--- /srv/rebuilderd/tmp/rebuilderdbZuw3N/inputs/qemu-system-riscv_10.2.2+ds-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdbZuw3N/out/qemu-system-riscv_10.2.2+ds-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-03-19 20:33:29.000000 debian-binary │ -rw-r--r-- 0 0 0 1164 2026-03-19 20:33:29.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3318624 2026-03-19 20:33:29.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3318428 2026-03-19 20:33:29.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-riscv32 │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x268641 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x8f5dd8 0x008f5dd8 0x008f5dd8 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x8f5e88 0x008f5e88 0x008f5e88 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x8f5e04 0x8f5e04 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x8f5eb4 0x8f5eb4 R E 0x10000 │ │ │ │ LOAD 0x8fd130 0x0090d130 0x0090d130 0x1ed5f8 0x233024 RW 0x10000 │ │ │ │ DYNAMIC 0x9eab20 0x009fab20 0x009fab20 0x001c8 0x001c8 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x8f5de4 0x008f5de4 0x008f5de4 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x8f5e94 0x008f5e94 0x008f5e94 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x8fd130 0x0090d130 0x0090d130 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x8fd130 0x0090d130 0x0090d130 0xf2ed0 0xf2ed0 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008f330 08f330 0b0607 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0013f938 13f938 00c66a 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0014bfa4 14bfa4 000400 00 A 5 18 4 │ │ │ │ [ 8] .rel.dyn REL 0014c3a4 14c3a4 1127e0 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 0025eb84 25eb84 001de8 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 0026096c 26096c 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00260978 260978 002ec4 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00263840 263840 4f42f4 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 00757b34 757b34 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00757b40 757b40 19e298 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 008f5dd8 8f5dd8 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 008f5de0 8f5de0 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 008f5de4 8f5de4 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00263840 263840 4f43a4 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 00757be4 757be4 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 00757bf0 757bf0 19e298 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 008f5e88 8f5e88 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 008f5e90 8f5e90 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 008f5e94 8f5e94 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 0090d130 8fd130 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 0090d130 8fd130 0007ac 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 0090d8dc 8fd8dc 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 0090d8e0 8fd8e0 0ed240 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 009fab20 9eab20 0001c8 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 009face8 9eace8 005318 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00a00000 9f0000 0fa728 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -977,167 +977,167 @@ │ │ │ │ 973: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (8) │ │ │ │ 974: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 975: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (16) │ │ │ │ 976: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 977: 00b3eb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 978: 0045d945 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 979: 00aebb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 980: 00634759 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 980: 00634809 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 981: 00a05680 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 982: 006169dd 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 982: 00616a8d 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 983: 00b3f01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 984: 00af50f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 985: 00afa810 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 986: 00af0874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 987: 00a0cc2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 988: 0054b979 354 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_w │ │ │ │ 989: 00b3d622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 990: 006bde11 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 990: 006bdec1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ 991: 00a514d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_b │ │ │ │ - 992: 006102ad 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 993: 0070e9d5 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 992: 0061035d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 993: 0070ea85 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 994: 0051019d 924 FUNC GLOBAL DEFAULT 12 riscv_ctr_add_entry │ │ │ │ 995: 00b3e280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 996: 00b3f588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 997: 00ae9440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 998: 0052a9d9 484 FUNC GLOBAL DEFAULT 12 helper_vlxei32_8_v │ │ │ │ 999: 009cff68 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1000: 00b3e9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ 1001: 00a5144c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_h │ │ │ │ - 1002: 006c041d 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1002: 006c04cd 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1003: 0053ead9 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_b │ │ │ │ 1004: 00294bb1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1005: 00b3f7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1006: 00b3e4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1007: 00af5158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1008: 006fd801 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1008: 006fd8b1 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1009: 0053ebb1 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_d │ │ │ │ - 1010: 006d8cdd 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 1010: 006d8d8d 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 1011: 00b3ed36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1012: 0053eb21 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_h │ │ │ │ 1013: 00ae5ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1014: 006f7335 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1014: 006f73e5 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1015: 00b3de30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1016: 0038a3b9 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1017: 006c6c0d 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1017: 006c6cbd 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1018: 002a2d31 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 1019: 00aec0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1020: 0072dc35 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ - 1021: 005a278d 80 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ + 1020: 0072dce5 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1021: 005a283d 80 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ 1022: 00b3dd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1023: 00b3f366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1024: 00af65e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1025: 00b3d776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1026: 00719795 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1026: 00719845 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1027: 00a513c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_w │ │ │ │ 1028: 00af2664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1029: 00af927c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 1030: 00a3dcdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_b │ │ │ │ - 1031: 006ba295 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1031: 006ba345 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1032: 009cd358 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1033: 00af7d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1034: 00b3e274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1035: 00b3e898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1036: 00ae52c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1037: 003be951 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1038: 00a3db50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_d │ │ │ │ 1039: 00b3d914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1040: 0063afa9 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1041: 005ca0b1 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1040: 0063b059 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1041: 005ca161 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1042: 00b3ec76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1043: 0053eb69 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_w │ │ │ │ 1044: 00aefd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1045: 00a3dc58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_h │ │ │ │ 1046: 00b3e498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1047: 00ae5f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1048: 00a4bdac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_b │ │ │ │ 1049: 00b3dcfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1050: 00af1514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1051: 00429e95 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1052: 00aebbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1053: 00a4bc20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_d │ │ │ │ 1054: 00b3eaba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1055: 006b01b5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1056: 006f55a5 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1055: 006b0265 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1056: 006f5655 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1057: 00b3ef50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1058: 00a4bd28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_h │ │ │ │ 1059: 00469d59 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1060: 00b3dd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1061: 00aebe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1062: 0042e98d 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1063: 006bcc99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1063: 006bcd49 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1064: 00b3daa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1065: 00b3f55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1066: 002d8a7d 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ 1067: 00a3dbd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_w │ │ │ │ - 1068: 00708595 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1068: 00708645 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1069: 00b3f516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1070: 00b3e450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1071: 00ae4c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1072: 004d9621 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1073: 003918f5 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1074: 004d7e3d 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1075: 006e294d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1076: 005cf72d 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1075: 006e29fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1076: 005cf7dd 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1077: 004a8369 284 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ 1078: 00a432f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_d │ │ │ │ - 1079: 006a2f99 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1079: 006a3049 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1080: 00a4bca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_w │ │ │ │ 1081: 00aecfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1082: 0064cc5d 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1082: 0064cd0d 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1083: 00a43400 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_h │ │ │ │ 1084: 00ae7218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1085: 004b8ee1 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1086: 002a6889 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1087: 00b3f262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1088: 00b1c680 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1089: 0043b5c5 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1090: 0070173d 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1090: 007017ed 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1091: 00ae1c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1092: 00b3e09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1093: 006fa3c5 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1093: 006fa475 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1094: 00aefca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1095: 004eb7cd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1096: 00b3eeac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1097: 00b3fad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1098: 00b3f4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1099: 006da60d 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1100: 007093c9 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1099: 006da6bd 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1100: 00709479 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1101: 00a4337c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_w │ │ │ │ 1102: 00b3e6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1103: 006a1c99 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1103: 006a1d49 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1104: 00b3f3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1105: 0047b0d9 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1106: 0033862d 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1107: 00b3d74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1108: 00af6cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1109: 0042e7a1 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1110: 003469d9 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1111: 00ae8444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1112: 00ae5dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1113: 00750065 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1113: 00750115 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1114: 002f5fdd 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1115: 00636799 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1115: 00636849 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1116: 0046bf3d 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1117: 0072bad5 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1117: 0072bb85 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1118: 00ae3ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1119: 00b3e83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1120: 00b3ef6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1121: 00af2e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1122: 00442129 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1123: 00b3df46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1124: 0091cc60 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1125: 00ae8544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1126: 002bfe89 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1127: 00b3f9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1128: 00ae9df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1129: 00af4cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1130: 00269e61 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1131: 00a4fa84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_b │ │ │ │ - 1132: 006f0c35 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1132: 006f0ce5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1133: 00b3e962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1134: 00ae7b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1135: 00a4f8f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_d │ │ │ │ 1136: 00aec310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1137: 00b3e8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1138: 00b3f1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1139: 00a4fa00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_h │ │ │ │ @@ -1145,131 +1145,131 @@ │ │ │ │ 1141: 00b3ec50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1142: 00a0e90c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1143: 00b3de56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1144: 00a3401c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_b │ │ │ │ 1145: 0041b3c1 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1146: 00b3d51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ 1147: 00a33e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_d │ │ │ │ - 1148: 006f47ed 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1148: 006f489d 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1149: 00ae7554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1150: 00a33f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_h │ │ │ │ 1151: 004a7661 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1152: 0071e1ad 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1153: 006e7f8d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1152: 0071e25d 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1153: 006e803d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1154: 00ae5fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1155: 0033617d 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1156: 00722d2d 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1157: 008d0cf0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1156: 00722ddd 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1157: 008d0da0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1158: 00b3e424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1159: 00a4f97c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_w │ │ │ │ 1160: 00b3ef58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1161: 00614e49 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1161: 00614ef9 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1162: 00b3f412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1163: 00af9620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1164: 006bb941 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1164: 006bb9f1 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1165: 002f1925 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1166: 006f6009 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1167: 006b3ce1 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1166: 006f60b9 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1167: 006b3d91 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1168: 00af3704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1169: 00af8300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1170: 00443b85 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1171: 00b3db66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1172: 00a33f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_w │ │ │ │ 1173: 00b3f60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1174: 004d3dc5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1175: 00b3d494 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1176: 006ff739 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1176: 006ff7e9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1177: 004a7bd5 92 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1178: 0041a8cd 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1179: 0029893d 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1180: 00a3fee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_b │ │ │ │ 1181: 00297c39 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1182: 00a3fd58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_d │ │ │ │ 1183: 004e8589 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1184: 00a3fe60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_h │ │ │ │ - 1185: 006e7805 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1185: 006e78b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1186: 00a0b708 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1187: 005f8af5 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1187: 005f8ba5 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1188: 00b3d618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1189: 0066c7a1 312 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1189: 0066c851 312 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1190: 00b3f4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1191: 002f0685 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1192: 003dc37d 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1193: 00b3e1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1194: 00af6d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1195: 00322751 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1196: 00ae6b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1197: 00ae7cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1198: 004ee609 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1199: 00a3fddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_w │ │ │ │ 1200: 00b3d572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1201: 006ad2fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1202: 005dbbad 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1203: 007046f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1201: 006ad3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1202: 005dbc5d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1203: 007047a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1204: 002fe8a5 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1205: 006abd31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ - 1206: 005a2831 190 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ + 1205: 006abde1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1206: 005a28e1 190 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ 1207: 004a0d85 244 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1208: 00aebae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1209: 00afa04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1210: 005f532d 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1210: 005f53dd 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1211: 0044fc9d 124 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1212: 00b3da4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1213: 0073ac3d 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1213: 0073aced 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1214: 00b3f6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1215: 00ae97c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1216: 00385351 106 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1217: 007157b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1217: 00715865 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1218: 00af335c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1219: 004c3849 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1220: 006e1871 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1220: 006e1921 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1221: 00ae20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1222: 006e7635 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1222: 006e76e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1223: 00af5418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1224: 00b3d828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1225: 00aefc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1226: 0063b385 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1227: 005c8375 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1226: 0063b435 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1227: 005c8425 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1228: 00aebcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1229: 002d182d 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1230: 00b3da6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1231: 00af9c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1232: 00681bcd 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1232: 00681c7d 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1233: 00a54b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_d │ │ │ │ 1234: 00ae7584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1235: 00aeee78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1236: 00b3f2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1237: 006d5091 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1237: 006d5141 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1238: 0038a311 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1239: 00a531b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_h │ │ │ │ 1240: 00ae46c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1241: 002af725 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1242: 00b3dd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1243: 00536e81 318 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_b │ │ │ │ 1244: 0051c549 126 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_hu │ │ │ │ 1245: 00af7720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1246: 00b3eaa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1247: 0061f1d5 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1247: 0061f285 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1248: 00af5988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1249: 00ae81c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1250: 006ea8a9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1250: 006ea959 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1251: 00b3ddd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1252: 00398fb1 148 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1253: 009cf028 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1254: 00a34e08 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_b │ │ │ │ 1255: 00b3dd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1256: 00a34c7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_d │ │ │ │ 1257: 00536fc1 274 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_h │ │ │ │ 1258: 00aee6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 1259: 00a532b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_s │ │ │ │ - 1260: 006f90c9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1260: 006f9179 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1261: 00a34d84 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_h │ │ │ │ 1262: 00ae46d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1263: 00ae7c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1264: 005cecd1 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1264: 005ced81 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1265: 00b3e110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1266: 0029ed19 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1267: 00ae298c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1268: 00b3eee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1269: 00ae9270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1270: 009cf6b0 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1271: 00af9d64 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ @@ -1284,47 +1284,47 @@ │ │ │ │ 1280: 002a1601 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1281: 00b3ea4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1282: 00b3df00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1283: 003fb741 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1284: 004ee3b1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1285: 00346995 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1286: 003f0a25 100 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1287: 0061a5b1 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1287: 0061a661 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1288: 002d603d 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1289: 0074e75d 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1290: 00631d25 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1291: 005a249d 120 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ - 1292: 006cf7ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1289: 0074e80d 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1290: 00631dd5 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1291: 005a254d 120 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ + 1292: 006cf85d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1293: 009cf834 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1294: 00b3d454 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1295: 00b3f73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1296: 004d41ad 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1297: 00445c99 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1298: 0071103d 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1298: 007110ed 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1299: 00b3d948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1300: 00ae9e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1301: 004f2f99 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1302: 0072e35d 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1302: 0072e40d 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1303: 00b3f428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1304: 004d055d 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1305: 00634a41 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1305: 00634af1 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1306: 0029eb1d 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1307: 00b3f396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1308: 00384325 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1309: 00b400c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1310: 006cab11 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1310: 006cabc1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1311: 00b3d9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1312: 006e2ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1312: 006e2b65 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1313: 00b3e228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1314: 005c4441 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1315: 006d0a21 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1314: 005c44f1 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1315: 006d0ad1 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1316: 004ef0ed 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1317: 004a5a69 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1318: 005a27dd 84 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ - 1319: 006d74a1 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1318: 005a288d 84 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ + 1319: 006d7551 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1320: 00464c05 40 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1321: 00aef838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1322: 00af2234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1323: 00b3ec80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1324: 003be8fd 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1325: 00af44a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1326: 00af05e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ @@ -1332,125 +1332,125 @@ │ │ │ │ 1328: 00af8658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1329: 0055a841 228 FUNC GLOBAL DEFAULT 12 helper_vfirst_m │ │ │ │ 1330: 00333699 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1331: 00ae4ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1332: 00afa688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1333: 00b3eb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1334: 00462649 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1335: 006c406d 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1335: 006c411d 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1336: 00ae99d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1337: 00afa388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1338: 00ae3220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1339: 00af2c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1340: 00b3e3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1341: 00b3ef26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1342: 00618835 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1343: 006f2e7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1342: 006188e5 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1343: 006f2f2d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1344: 00ae61dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1345: 00441845 212 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_get_dirty │ │ │ │ - 1346: 008d0d50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1346: 008d0e00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1347: 00aea180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1348: 00a09794 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1349: 004c3785 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1350: 00480169 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1351: 00b3fd7c 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1352: 003f64fd 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1353: 006f29a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1354: 005ec531 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1353: 006f2a51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1354: 005ec5e1 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1355: 00ae3f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1356: 006339a5 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ - 1357: 007470a1 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1358: 0074319d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1356: 00633a55 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ + 1357: 00747151 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1358: 0074324d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1359: 00b3ef1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1360: 004f90b9 124 FUNC GLOBAL DEFAULT 12 riscv_default_firmware_name │ │ │ │ 1361: 00aef5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1362: 00b3ee78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1363: 00b3f99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1364: 006ba7dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1364: 006ba88d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1365: 002a29e9 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1366: 005dffb9 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1366: 005e0069 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1367: 00b3de50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1368: 00af4364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1369: 00321e09 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1370: 0070cac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1370: 0070cb75 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1371: 00b3fab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1372: 00aed41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1373: 00b3de3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1374: 00b3f016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1375: 00b3e2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1376: 00b3e29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1377: 006f9675 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1377: 006f9725 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1378: 00b3efa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1379: 00ae9370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1380: 00b3f6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1381: 004bf945 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1382: 0073c569 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1382: 0073c619 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1383: 00b3fa1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1384: 005f3945 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1385: 00722eb9 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1384: 005f39f5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1385: 00722f69 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1386: 00ae1b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1387: 00a07c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1388: 00a42380 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_d │ │ │ │ 1389: 00b3f470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1390: 006207a1 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1390: 00620851 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1391: 00ae5ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1392: 00a3c314 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_d │ │ │ │ 1393: 004f2271 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1394: 005ef73d 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1394: 005ef7ed 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1395: 00a42488 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_h │ │ │ │ 1396: 002e9369 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1397: 00b3f626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1398: 00b3f9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1399: 004f6d89 144 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_excp_handler │ │ │ │ 1400: 00a3c41c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_h │ │ │ │ 1401: 00ae6788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1402: 00b3e6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1403: 00ae3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1404: 00a0b600 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1405: 00b3e2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1406: 005f8d11 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1406: 005f8dc1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1407: 00aeb230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1408: 00a52b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_d │ │ │ │ 1409: 00b3d874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1410: 00635f55 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1411: 007530dd 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1412: 006cdb5d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1410: 00636005 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1411: 0075318d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1412: 006cdc0d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1413: 00af51a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1414: 00af01e4 368 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1415: 00a524cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_h │ │ │ │ 1416: 00b3d922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1417: 00b3ddcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1418: 00744eb9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1419: 00723641 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1418: 00744f69 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1419: 007236f1 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ 1420: 00a42404 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_w │ │ │ │ - 1421: 0063aebd 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1421: 0063af6d 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1422: 0032ca11 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1423: 00a006d8 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1424: 00a3c398 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_w │ │ │ │ 1425: 00af2d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1426: 00ae4494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1427: 00a5711c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_l │ │ │ │ - 1428: 006d42a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1428: 006d4355 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1429: 004e2cb1 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1430: 00ae7348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1431: 00429d85 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1432: 0042ef01 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1433: 00a4c0c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_b │ │ │ │ 1434: 00a526dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_w │ │ │ │ 1435: 0052d9c9 84 FUNC GLOBAL DEFAULT 12 helper_vle64ff_v │ │ │ │ 1436: 00aed05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1437: 00b3f402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1438: 00ae658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1439: 00a4c040 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_h │ │ │ │ 1440: 003cedd5 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1441: 006eb205 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1442: 006ffa2d 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1441: 006eb2b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1442: 006ffadd 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1443: 00af2184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1444: 00ae32c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1445: 006fddc5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1445: 006fde75 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1446: 00b1bfb4 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1447: 00b3d64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1448: 0054efa5 302 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_d │ │ │ │ 1449: 00b3e5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1450: 00554ad9 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_h │ │ │ │ 1451: 00534789 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_b │ │ │ │ 1452: 004eb6f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ @@ -1460,102 +1460,102 @@ │ │ │ │ 1456: 00534861 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_d │ │ │ │ 1457: 0054ed71 278 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_h │ │ │ │ 1458: 00b1b82c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1459: 00418c9d 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1460: 00b3e4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1461: 0039353d 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1462: 004f2431 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1463: 0066aedd 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1463: 0066af8d 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ 1464: 005347d1 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_h │ │ │ │ - 1465: 006cd78d 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1465: 006cd83d 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1466: 00aeda78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1467: 004f2865 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1468: 009cf514 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1469: 00b3ec90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1470: 00a4bfbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_w │ │ │ │ 1471: 00af5258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1472: 00af2c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1473: 00b3f308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1474: 00aec200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1475: 006ed155 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1475: 006ed205 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1476: 00af9878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1477: 0063aa85 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1477: 0063ab35 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1478: 0042fd51 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1479: 00726719 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1479: 007267c9 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1480: 00af1bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1481: 00628c8d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1482: 006c4a7d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1481: 00628d3d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1482: 006c4b2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1483: 00b3faca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1484: 00554bed 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_w │ │ │ │ 1485: 004ea3c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1486: 00b3f7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1487: 00af45b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1488: 00430e41 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1489: 0054ee89 282 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_w │ │ │ │ 1490: 00294c61 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1491: 005ff075 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ - 1492: 006bbfd9 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1491: 005ff125 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ + 1492: 006bc089 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1493: 00534819 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_w │ │ │ │ 1494: 00ae1b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1495: 004a65a9 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1496: 006f6651 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1496: 006f6701 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1497: 00b3ea98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1498: 00b3efd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1499: 0044eb21 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1500: 00b3f9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1501: 00a09710 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1502: 00346955 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1503: 006b612d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1503: 006b61dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1504: 002f74e5 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1505: 002e07f1 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1506: 00461405 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1507: 00aee888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1508: 00b3fb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1509: 00b3d480 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1510: 006bef8d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1511: 0070a5e1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1510: 006bf03d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1511: 0070a691 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1512: 002a16ed 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1513: 00b3e8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1514: 00b3d808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1515: 00ae9860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1516: 0052d921 84 FUNC GLOBAL DEFAULT 12 helper_vle16ff_v │ │ │ │ 1517: 00b3f91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1518: 0045c941 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1519: 00b3f94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1520: 00b3f51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1521: 006aa2a5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1521: 006aa355 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1522: 00b3d57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1523: 00464979 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1524: 00b3e4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1525: 00ae7ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1526: 00ae31d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1527: 00b3dbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1528: 009bd748 64 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1529: 006c69d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1529: 006c6a81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1530: 00ae9700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1531: 004d5889 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ 1532: 0054b301 322 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vf_h │ │ │ │ - 1533: 006e3c59 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1533: 006e3d09 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1534: 00b3f4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1535: 00a54e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_h │ │ │ │ 1536: 003f0585 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ 1537: 00a35858 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re64_v │ │ │ │ - 1538: 0060fc0d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1538: 0060fcbd 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1539: 009fa808 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1540: 006927a1 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1540: 00692851 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1541: 004c312d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ 1542: 00a56f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_l │ │ │ │ - 1543: 00718399 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1543: 00718449 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1544: 00aef5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1545: 00ae7bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1546: 00542779 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_b │ │ │ │ 1547: 00a3e078 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmandn_mm │ │ │ │ - 1548: 00708e11 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1548: 00708ec1 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1549: 00b3ea3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1550: 0071e3cd 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1550: 0071e47d 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1551: 00ae80c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1552: 0051b341 1076 FUNC GLOBAL DEFAULT 12 riscv_cpu_register_gdb_regs_for_features │ │ │ │ 1553: 00ae5b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1554: 00294b01 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1555: 00542851 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_d │ │ │ │ 1556: 00381b75 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1557: 00a54d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_s │ │ │ │ @@ -1577,15 +1577,15 @@ │ │ │ │ 1573: 00b3f5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1574: 00b3f58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1575: 00390fe9 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1576: 00300221 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1577: 002f1205 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1578: 002992f9 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1579: 00b3f0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 1580: 0071f48d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1580: 0071f53d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1581: 0037eac9 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1582: 00542809 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_w │ │ │ │ 1583: 00b3ef16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1584: 00b3f9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1585: 00ae5edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1586: 00345dfd 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1587: 00af28e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ @@ -1594,38 +1594,38 @@ │ │ │ │ 1590: 004dbd99 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1591: 00b3e16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1592: 00b3f7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 1593: 004787ed 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1594: 0042f5c1 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1595: 00b3e524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1596: 00b3df88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1597: 007517ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1597: 0075185d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1598: 00af801c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1599: 00b3e248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1600: 005e71b1 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1601: 006d4395 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1600: 005e7261 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1601: 006d4445 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1602: 00af8cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1603: 004dc635 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1604: 007172e5 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1605: 0074ba51 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1604: 00717395 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1605: 0074bb01 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1606: 00af0694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_WRITE_EVENT │ │ │ │ 1607: 00af5668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1608: 00aed978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1609: 00700849 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1609: 007008f9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1610: 00347f35 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1611: 00ae7b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1612: 006ca45d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1612: 006ca50d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1613: 00b3f78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1614: 00b3f0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1615: 00b3e79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1616: 0063ba79 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1616: 0063bb29 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1617: 00aef8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1618: 006f9f5d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1619: 005f5de5 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1620: 0072d8bd 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1618: 006fa00d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1619: 005f5e95 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1620: 0072d96d 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1621: 00b3e1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1622: 0042fc49 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1623: 00b3ef8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1624: 00b3e9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1625: 00b3f8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1626: 00af1854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1627: 00b3edfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ @@ -1639,231 +1639,231 @@ │ │ │ │ 1635: 00b3ee20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1636: 00af307c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1637: 00aeedf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1638: 00b3f530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1639: 00ae655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1640: 00b3e4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1641: 005493b9 290 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_h │ │ │ │ - 1642: 007005cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1642: 0070067d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1643: 00b3f290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1644: 00a07fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1645: 00af5d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1646: 00af1c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1647: 005e314d 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1647: 005e31fd 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1648: 00af53f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1649: 00b3df50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1650: 004248d5 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1651: 006fec39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1651: 006fece9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1652: 00b3da7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1653: 003f35f9 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1654: 00b3d8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1655: 00b3dbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ 1656: 00a31e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm_v │ │ │ │ - 1657: 006f1799 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1657: 006f1849 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1658: 00af0cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1659: 00746491 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1659: 00746541 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1660: 00295c91 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1661: 00ae64dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1662: 00b3ed1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1663: 00269e21 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1664: 007109e9 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1664: 00710a99 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1665: 00b3e6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1666: 009b9c50 64 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1667: 00634e15 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1667: 00634ec5 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1668: 00b3de92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1669: 005494dd 290 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_w │ │ │ │ 1670: 00ae2360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1671: 006d5fe5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1672: 005f557d 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ + 1671: 006d6095 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1672: 005f562d 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ 1673: 00b3ddca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1674: 00b3de88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1675: 00ae4454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1676: 00af96bc 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1677: 00a367d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_32_v │ │ │ │ 1678: 0040ce99 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1679: 00b3e7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1680: 00699545 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1680: 006995f5 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1681: 004bbdc9 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1682: 00b3e93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1683: 00b3ddfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1684: 006ab4c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1684: 006ab571 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1685: 00b3d81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1686: 00b3dd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ 1687: 00a4691c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_d │ │ │ │ - 1688: 006e6dfd 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1688: 006e6ead 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1689: 0044dbbd 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1690: 00ae84c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1691: 00a46a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_h │ │ │ │ 1692: 00b3d7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1693: 006eb411 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1693: 006eb4c1 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1694: 00b3efa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1695: 00af86c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1696: 00ae9c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1697: 002f3035 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1698: 00734079 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1699: 006ff661 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1698: 00734129 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1699: 006ff711 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1700: 00b3e0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ 1701: 00a3e204 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxor_mm │ │ │ │ - 1702: 00727c9d 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1703: 006b786d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1704: 006e40f5 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1705: 006160b5 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1702: 00727d4d 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1703: 006b791d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1704: 006e41a5 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1705: 00616165 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1706: 003f41d1 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1707: 00af6adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1708: 002f61a5 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1709: 00b3db5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1710: 00b3db9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1711: 00af36f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1712: 00388d95 168 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1713: 0029838d 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1714: 00347d45 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1715: 00a469a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_w │ │ │ │ 1716: 002f09f9 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1717: 005ebfb1 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1717: 005ec061 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1718: 00b3e0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1719: 00aec250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1720: 00b3f63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1721: 002930ed 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1722: 006f0e85 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1723: 006eb681 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1722: 006f0f35 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1723: 006eb731 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1724: 00ae3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1725: 002d2e59 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1726: 00ae1890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1727: 00ae8ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1728: 006ab485 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1729: 005f3e0d 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1728: 006ab535 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1729: 005f3ebd 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1730: 00b3f54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ 1731: 004f8cb5 588 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1732: 003cc67d 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1733: 00b3dd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1734: 00b3e040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1735: 00aeeb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1736: 00684759 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1736: 00684809 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1737: 002a653d 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1738: 0091cc10 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1739: 00b3f358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1740: 00b3df9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1741: 00af9938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1742: 00ae71d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1743: 00744c9d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1744: 0065c17d 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1743: 00744d4d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1744: 0065c22d 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1745: 00af0514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1746: 006fcb19 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1746: 006fcbc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1747: 0041ce29 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1748: 00b3f6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1749: 00b3f126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1750: 009cce8c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1751: 0062bd21 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1751: 0062bdd1 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1752: 004a3da9 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1753: 005e3b41 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1754: 0070dfb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1755: 006d040d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1753: 005e3bf1 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1754: 0070e061 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1755: 006d04bd 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1756: 00af8fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1757: 00ae9340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1758: 00af57e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1759: 00756c41 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1759: 00756cf1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1760: 0043ca35 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1761: 00ae6a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1762: 007451d5 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1763: 006ad375 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1762: 00745285 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1763: 006ad425 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1764: 00aee5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TRANSFER_DATA_EVENT │ │ │ │ 1765: 00269e91 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1766: 00af08c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1767: 00b3f108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1768: 00418d3d 796 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1769: 006d7fe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1769: 006d8091 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1770: 00290c65 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1771: 00b3da96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1772: 006c6afd 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1773: 0061f8e1 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1772: 006c6bad 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1773: 0061f991 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1774: 003674c5 144 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1775: 004eed6d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1776: 00a357d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re32_v │ │ │ │ 1777: 00b3faba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1778: 00ae98b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1779: 006f4b9d 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1779: 006f4c4d 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1780: 004df1ed 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1781: 00af5b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1782: 004d1465 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1783: 00ae4718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1784: 00b3e778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1785: 00491f09 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1786: 002fc42d 436 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1787: 00af2fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1788: 002d9179 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1789: 00aebdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1790: 006daec1 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1790: 006daf71 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1791: 00b1ae6c 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1792: 003ced11 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1793: 00399485 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1794: 00b3d580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1795: 00b3fb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1796: 002a18d1 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1797: 00af99f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1798: 003f39a9 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1799: 00aeda28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1800: 00b3f02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1801: 005410d1 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_b │ │ │ │ 1802: 00af1f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1803: 002d94d9 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1804: 006bfbc5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1804: 006bfc75 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1805: 00ae9870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1806: 00af0d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1807: 00b3eaee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1808: 009d6e30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1809: 00393cc1 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1810: 00541119 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_h │ │ │ │ 1811: 00290761 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1812: 00b3ea72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1813: 00ae16c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1814: 0070f0a9 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1814: 0070f159 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1815: 00af45f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1816: 00ae6ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1817: 00328fcd 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1818: 006cb775 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1819: 005df0d9 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1818: 006cb825 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1819: 005df189 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1820: 00492599 176 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1821: 00ae2040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1822: 004e61d1 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1823: 00ae4888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1824: 00541161 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_w │ │ │ │ 1825: 003cc1dd 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1826: 0063bdc9 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1826: 0063be79 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1827: 00ae2630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1828: 00b3f512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1829: 004f2439 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1830: 00af07e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1831: 006fb615 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1832: 006f71ed 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1833: 0061ff85 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1834: 0061ca1d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1831: 006fb6c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1832: 006f729d 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1833: 00620035 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1834: 0061cacd 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1835: 00b3f5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1836: 002ac629 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1837: 00af3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1838: 00a0b0d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1839: 00a34b74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsof_m │ │ │ │ 1840: 00ae8b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1841: 0075327d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1841: 0075332d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1842: 00b3e1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1843: 00269ea1 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1844: 00b3f534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1845: 006a0a19 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1845: 006a0ac9 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1846: 00b3fa16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1847: 0044cfd1 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1848: 00aeba50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1849: 00b3f76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1850: 00aecbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1851: 009c9860 60 OBJECT GLOBAL DEFAULT 21 riscv_cpu_named_features │ │ │ │ - 1852: 008d0c78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1853: 00634e61 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1852: 008d0d28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1853: 00634f11 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1854: 00ae8174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1855: 00b3f9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1856: 00af79cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1857: 00a4fea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_b │ │ │ │ - 1858: 0071e4e9 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1858: 0071e599 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1859: 0052ee6d 600 FUNC GLOBAL DEFAULT 12 helper_vl4re16_v │ │ │ │ 1860: 00aefa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1861: 004ff891 28 FUNC GLOBAL DEFAULT 12 imsic_num_bits │ │ │ │ 1862: 00b3daf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1863: 00af7dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1864: 0029e335 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1865: 0052e9ed 672 FUNC GLOBAL DEFAULT 12 helper_vl2re64_v │ │ │ │ @@ -1873,43 +1873,43 @@ │ │ │ │ 1869: 00b3f45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1870: 00b3e4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1871: 004df269 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1872: 002931a5 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1873: 00a4fe20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_h │ │ │ │ 1874: 00b3d84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1875: 00b3e33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1876: 006eb35d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1877: 0072dc31 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1876: 006eb40d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1877: 0072dce1 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1878: 00b3dff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1879: 00af8d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1880: 006b606d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1880: 006b611d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1881: 00ae3380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1882: 00612bd1 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1882: 00612c81 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1883: 00b3efc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1884: 00b3ead0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1885: 006ac8ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1886: 006bd34d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1885: 006ac95d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1886: 006bd3fd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1887: 00ae7168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 1888: 002fa0ad 116 FUNC GLOBAL DEFAULT 12 machine_default_cpu_type │ │ │ │ 1889: 004befd1 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1890: 006e2fe5 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1890: 006e3095 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1891: 00b3f736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1892: 00aefc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1893: 00a4fd9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_w │ │ │ │ 1894: 00b3e2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1895: 006b097d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1895: 006b0a2d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1896: 00af0b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ - 1897: 00755e5d 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1897: 00755f0d 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1898: 00aee7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1899: 00b3d4a3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1900: 00b3f230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1901: 00b3f496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1902: 009d02d0 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1903: 00ae8134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1904: 00744a89 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1904: 00744b39 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1905: 00b3ebfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 1906: 004a7f69 80 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1907: 00b3f80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1908: 0049910d 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1909: 0046cfb9 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1910: 00ae6ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1911: 00b3eb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1919,104 +1919,104 @@ │ │ │ │ 1915: 00af75c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_EVENT │ │ │ │ 1916: 00af323c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 1917: 00b3fa2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1918: 00b3f53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1919: 00b3e114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1920: 00af347c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 1921: 004d237d 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1922: 006a9a35 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1922: 006a9ae5 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1923: 00555721 286 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_b │ │ │ │ 1924: 00ae8834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1925: 00a0b054 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1926: 00af9eb0 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1927: 004ed609 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1928: 00af4de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1929: 00b3de80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1930: 00b3f6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1931: 005dbbf1 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1932: 00615acd 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1931: 005dbca1 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1932: 00615b7d 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1933: 00555841 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_h │ │ │ │ 1934: 00b3d47b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1935: 00b3d4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1936: 00b3daba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1937: 00aed4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 1938: 00b3ec7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1939: 005e1295 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1939: 005e1345 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1940: 004d2671 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1941: 00b3d518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1942: 00aeea08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1943: 004ea949 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1944: 003a8c99 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1945: 005e5505 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1946: 006be2f1 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1945: 005e55b5 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1946: 006be3a1 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1947: 00af8d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1948: 00b3de46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1949: 00754e4d 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1949: 00754efd 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1950: 00b3e7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1951: 00ae38c0 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1952: 006efbc1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1953: 0070cbb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1952: 006efc71 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1953: 0070cc65 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1954: 00af344c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 1955: 00555955 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_w │ │ │ │ 1956: 0051c5c9 124 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_wu │ │ │ │ 1957: 00417191 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 1958: 00b3ed68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1959: 00336dd1 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1960: 00290851 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1961: 00b3f7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 1962: 005314a9 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_b │ │ │ │ - 1963: 0066b155 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1963: 0066b205 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 1964: 004d2bf9 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1965: 0053854d 484 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_b │ │ │ │ 1966: 00af2f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1967: 00538b21 508 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_d │ │ │ │ 1968: 00b3d48a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1969: 005314f1 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_h │ │ │ │ 1970: 00ae9500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 1971: 006e1aad 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 1971: 006e1b5d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 1972: 00b3f166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1973: 00afa4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ 1974: 00538731 504 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_h │ │ │ │ - 1975: 0063abed 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1976: 005b370d 624 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ - 1977: 0073ec89 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1975: 0063ac9d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1976: 005b37bd 624 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ + 1977: 0073ed39 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1978: 00af0674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 1979: 00b3ee9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1980: 00af8b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1981: 009d03d0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1982: 00af2984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1983: 003fafb5 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1984: 00af19e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1985: 00531539 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_w │ │ │ │ - 1986: 0066363d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1987: 00670249 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1986: 006636ed 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1987: 006702f9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1988: 00b3ee0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 1989: 004e1a01 1988 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1990: 004f227d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ 1991: 00538929 504 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_w │ │ │ │ - 1992: 006b60c1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1993: 00632af9 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1992: 006b6171 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1993: 00632ba9 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1994: 004a3171 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1995: 00738765 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1996: 006ae459 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1995: 00738815 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1996: 006ae509 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 1997: 00519b11 24 FUNC GLOBAL DEFAULT 12 helper_fmaxm_d │ │ │ │ - 1998: 00738655 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1998: 00738705 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1999: 00ae8884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2000: 0051a259 148 FUNC GLOBAL DEFAULT 12 helper_fmaxm_h │ │ │ │ 2001: 00b3f7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2002: 0033380d 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2003: 00631bfd 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2003: 00631cad 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2004: 00b3f9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2005: 00b3dde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2006: 00b3def8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2007: 004df2e9 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 2008: 004ed489 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 2009: 0043aced 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2010: 0047ae71 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2011: 005e6031 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2011: 005e60e1 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2012: 00a3a6b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_b │ │ │ │ 2013: 00b3eda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 2014: 004d3189 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2015: 002d9771 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2016: 00b3e53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2017: 00ae21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2018: 00391ec5 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ @@ -2029,226 +2029,226 @@ │ │ │ │ 2025: 00345585 48 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2026: 00aeb830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2027: 00b3f9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2028: 00af3734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 2029: 00ae6868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 2030: 00445965 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2031: 0032dfed 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 2032: 008db800 16 OBJECT GLOBAL DEFAULT 14 monitor_defs │ │ │ │ + 2032: 008db8b0 16 OBJECT GLOBAL DEFAULT 14 monitor_defs │ │ │ │ 2033: 005194f1 98 FUNC GLOBAL DEFAULT 12 helper_fmaxm_s │ │ │ │ - 2034: 005e50ed 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2034: 005e519d 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2035: 00af79bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2036: 00a3a634 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_h │ │ │ │ 2037: 00b3f1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2038: 00b3f1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2039: 00ae72b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2040: 005266a5 1600 FUNC GLOBAL DEFAULT 12 helper_vle32_v │ │ │ │ 2041: 002a29c1 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 2042: 004c22a5 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2043: 00708751 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2044: 006340d9 136 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 2045: 00748e2d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2046: 00633771 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2043: 00708801 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2044: 00634189 136 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2045: 00748edd 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2046: 00633821 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2047: 00af2d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2048: 00707305 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2049: 0072df51 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2048: 007073b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2049: 0072e001 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2050: 00af5c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2051: 00b3f7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2052: 006e5915 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2052: 006e59c5 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2053: 00ae4b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2054: 00a3a5b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_w │ │ │ │ 2055: 00b3dc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_DSTATE │ │ │ │ 2056: 003911a1 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2057: 0073d0f5 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2058: 0063f4d5 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2057: 0073d1a5 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2058: 0063f585 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2059: 00b3f702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2060: 00704825 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2060: 007048d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2061: 002a12a5 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2062: 00a3653c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse64_v │ │ │ │ 2063: 00b3f908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2064: 00af5e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2065: 005f36ad 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2065: 005f375d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2066: 002b33e5 172 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2067: 00afac74 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2068: 00ae4334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2069: 00ae5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2070: 00b3e7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2071: 00b3dda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2072: 00b3e210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2073: 0063d3b9 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2073: 0063d469 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2074: 00aebf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2075: 00b400e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2076: 00b3dd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2077: 0073ffe5 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2077: 00740095 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2078: 00a59028 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2079: 00ae87d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2080: 00aee558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2081: 00a0afd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2082: 002a1779 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2083: 006d7231 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2084: 00741679 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2083: 006d72e1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2084: 00741729 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2085: 004b9285 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2086: 0061f215 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2086: 0061f2c5 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2087: 004dae29 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2088: 004edcb5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2089: 00b3fa2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2090: 009d6ed0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2091: 00b3e5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2092: 00af16c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2093: 002ff481 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2094: 00b3ee58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2095: 00af0764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2096: 00ae4808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_READ_EVENT │ │ │ │ 2097: 00b3d486 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2098: 0038dea5 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2099: 002d5b5d 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2100: 006d3a45 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2101: 006b90a1 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2100: 006d3af5 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2101: 006b9151 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2102: 00b3f27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2103: 00aebf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2104: 00a500b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_b │ │ │ │ - 2105: 006cbae5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2105: 006cbb95 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2106: 002cff01 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2107: 00a4ff28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_d │ │ │ │ 2108: 00af0824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2109: 00b3dd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2110: 00b3e568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2111: 00af968c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2112: 0045ce31 196 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2113: 00a50030 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_h │ │ │ │ 2114: 002d44c5 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2115: 00b3db78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2116: 00464edd 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2117: 009cfbdc 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2118: 00b3d97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2119: 00b3d1e9 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2120: 006e3eb9 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2120: 006e3f69 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2121: 00af20d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2122: 00b1cfa4 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2123: 002d0365 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2124: 00b3dcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2125: 00b3d704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2126: 002f5dd5 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2127: 00ae2c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2128: 00b4013a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2129: 00b3f85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2130: 006b6325 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2130: 006b63d5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2131: 00b3e3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2132: 009cf4dc 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2133: 00a31c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v_mask │ │ │ │ 2134: 00b400de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2135: 005e27b5 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2135: 005e2865 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2136: 00557601 248 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_b │ │ │ │ 2137: 00b3d5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2138: 00b3fac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2139: 006ac871 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2139: 006ac921 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2140: 00b3e2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2141: 0072b421 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2141: 0072b4d1 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ 2142: 00557911 292 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_d │ │ │ │ - 2143: 0085a6bc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2143: 0085a76c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2144: 00a4ffac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_w │ │ │ │ 2145: 00b400d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2146: 005576f9 270 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_h │ │ │ │ 2147: 00a484f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_b │ │ │ │ 2148: 00a48368 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_d │ │ │ │ 2149: 00b3ecce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2150: 00b3dd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2151: 00af7d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2152: 00a52130 132 OBJECT GLOBAL DEFAULT 24 helper_info_mnret │ │ │ │ - 2153: 006a80c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2154: 007120d5 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2155: 00726ecd 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2153: 006a8171 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2154: 00712185 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2155: 00726f7d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 2156: 00a48470 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_h │ │ │ │ 2157: 00aec110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2158: 00615add 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2159: 00744515 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2158: 00615b8d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2159: 007445c5 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2160: 002998d1 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2161: 00af5ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2162: 00ae7484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2163: 0046da35 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2164: 0050fe75 40 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_geilen │ │ │ │ 2165: 00a0b78c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2166: 00af25f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2167: 0070bbb5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2167: 0070bc65 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2168: 00af3df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2169: 00b3d75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2170: 0072e0ad 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2170: 0072e15d 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2171: 00557809 264 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_w │ │ │ │ 2172: 00b3e522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2173: 0053f079 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_b │ │ │ │ 2174: 00ae88c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2175: 00aecc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2176: 00b3f2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2177: 004f2175 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ 2178: 0053f151 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_d │ │ │ │ - 2179: 006dd609 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2180: 00633989 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2179: 006dd6b9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2180: 00633a39 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2181: 00aeaa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2182: 002896bd 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2183: 00b3e350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2184: 00a483ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_w │ │ │ │ 2185: 00b3e2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2186: 00ae4748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2187: 00af5d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2188: 00363cf1 10 FUNC GLOBAL DEFAULT 12 vhost_net_get_features_ex │ │ │ │ - 2189: 0071afed 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2189: 0071b09d 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2190: 0053f0c1 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_h │ │ │ │ 2191: 00aee278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2192: 0063b1e1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2192: 0063b291 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2193: 00b3ee64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2194: 004daea9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2195: 002d9715 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2196: 0060dfc5 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2196: 0060e075 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2197: 002d23f1 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2198: 00634afd 188 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2198: 00634bad 188 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2199: 0045aef9 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2200: 00af5718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2201: 00b3f9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2202: 0072f7dd 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2202: 0072f88d 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2203: 00b3e36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_DUMP_DSTATE │ │ │ │ 2204: 0044d03d 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2205: 002c5d3d 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2206: 00ae94f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2207: 002d4ae9 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2208: 00af709c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2209: 00b3e368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TBD_DSTATE │ │ │ │ 2210: 00b3d978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2211: 004abb05 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2212: 0048b625 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2213: 0053f109 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_w │ │ │ │ 2214: 004ec009 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2215: 00af3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2216: 00aeedd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2217: 00755e61 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2217: 00755f11 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2218: 004ebd85 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2219: 00af9c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2220: 00295129 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2221: 006ed781 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2221: 006ed831 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2222: 004f4425 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2223: 00b3e89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2224: 00b3d82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2225: 00712571 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2225: 00712621 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2226: 00b3f37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2227: 00af1c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2228: 00730aa1 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2229: 006e5d91 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2230: 006dbe25 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2228: 00730b51 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2229: 006e5e41 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2230: 006dbed5 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2231: 00aed3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2232: 00b3d69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2233: 00a48b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_b │ │ │ │ 2234: 00b3d8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2235: 00af59c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2236: 0071e5a1 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2236: 0071e651 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2237: 00a48998 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_d │ │ │ │ 2238: 00aef6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2239: 00614eb9 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2240: 00634471 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2241: 006147f9 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2239: 00614f69 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2240: 00634521 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2241: 006148a9 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2242: 00b3e246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2243: 006eac5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2243: 006ead0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2244: 00a48aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_h │ │ │ │ 2245: 00ae4ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2246: 00a4ea04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_b │ │ │ │ 2247: 00473701 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2248: 00ae9a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2249: 00a4e878 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_d │ │ │ │ 2250: 00b3f636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ @@ -2256,39 +2256,39 @@ │ │ │ │ 2252: 00af6dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2253: 00b3e19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2254: 00a4e980 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_h │ │ │ │ 2255: 004a6691 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2256: 00b3e2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2257: 0039a5f1 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2258: 00b3eb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2259: 006332b1 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2259: 00633361 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2260: 003e662d 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2261: 0070f2a9 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2261: 0070f359 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2262: 00b3f6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2263: 006d05c5 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2263: 006d0675 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2264: 00aefd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2265: 007273e5 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2266: 006fd601 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2265: 00727495 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2266: 006fd6b1 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ 2267: 00a3dacc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_b │ │ │ │ 2268: 00a48a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_w │ │ │ │ - 2269: 006ad1d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2270: 0074e499 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2269: 006ad281 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2270: 0074e549 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2271: 00a3d940 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_d │ │ │ │ 2272: 00aec3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2273: 00a4e560 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_w │ │ │ │ - 2274: 006f8db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2274: 006f8e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2275: 003312a1 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2276: 00b3f632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2277: 002fbbcd 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2278: 00b3e00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2279: 00a3da48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_h │ │ │ │ 2280: 004d457d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2281: 00b3f848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 2282: 00a4e8fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_w │ │ │ │ - 2283: 006dcad5 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2283: 006dcb85 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2284: 00b3d228 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2285: 00b3f74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2286: 004eaa1d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2287: 00af9f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2288: 003fbb9d 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2289: 00ae9530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2290: 00296611 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2298,260 +2298,260 @@ │ │ │ │ 2294: 0044e581 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2295: 00b3ea8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2296: 00a3d9c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_w │ │ │ │ 2297: 004bff6d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2298: 00b3e06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2299: 00aeb130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2300: 003fbc85 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2301: 005f38e5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2301: 005f3995 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2302: 00b1af48 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2303: 00a538e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf2_vi │ │ │ │ 2304: 00ae8214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2305: 00ae55d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2306: 00a0096c 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2307: 00b3e984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2308: 00708ea1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2308: 00708f51 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2309: 004ca9a5 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2310: 006eec11 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2310: 006eecc1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ 2311: 0053f199 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_b │ │ │ │ - 2312: 008e4a7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2312: 008e4b2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2313: 004e9b0d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2314: 002d54b1 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2315: 0053f271 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_d │ │ │ │ 2316: 00af8de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2317: 004f2679 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2318: 00b3e656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2319: 0042e82d 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2320: 003f60e1 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2321: 00b3f032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2322: 00b3ec0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2323: 00b3d8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2324: 006299f1 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2324: 00629aa1 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2325: 003fbc11 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2326: 0053f1e1 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_h │ │ │ │ 2327: 00b3d872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2328: 00b3e9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2329: 005e6b6d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2329: 005e6c1d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2330: 00b3e294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2331: 00744fb5 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2332: 006caded 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2331: 00745065 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2332: 006cae9d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2333: 00aec9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2334: 00af5148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2335: 006fca65 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2335: 006fcb15 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2336: 00aebe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2337: 00b3f456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2338: 003912ed 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2339: 00ae55a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2340: 006d8185 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ + 2340: 006d8235 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ 2341: 00425675 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2342: 00ae55c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2343: 00af7b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2344: 0070c3ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2344: 0070c49d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2345: 0054cf19 506 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_d │ │ │ │ 2346: 00b3d8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2347: 005f8811 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2347: 005f88c1 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2348: 0053f229 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_w │ │ │ │ 2349: 0054cba1 442 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_h │ │ │ │ 2350: 00af9630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2351: 00b3edb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2352: 004daf21 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2353: 00af4e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2354: 00272b51 96 FUNC GLOBAL DEFAULT 12 decode_xtheadmemidx │ │ │ │ - 2355: 00642281 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2355: 00642331 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ 2356: 00b3e85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_CYCLE_WRITE_DSTATE │ │ │ │ - 2357: 0072d67d 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2357: 0072d72d 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2358: 00af1764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2359: 00b3e01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2360: 00b3efde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2361: 00b3e8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2362: 006e5da1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2362: 006e5e51 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2363: 00b3d8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2364: 0072cad9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2365: 006dac7d 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2366: 006e53bd 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2364: 0072cb89 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2365: 006dad2d 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2366: 006e546d 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2367: 00b3f9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2368: 0054cd5d 442 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_w │ │ │ │ 2369: 00af55a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2370: 00af5648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2371: 00b3d7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2372: 00af82c4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2373: 00b3e2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2374: 00b3e78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2375: 00b3f744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2376: 00af9804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2377: 00b3e4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2378: 006febc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2379: 006f5105 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2380: 006b354d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2381: 007253fd 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2382: 006cf555 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2378: 006fec71 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2379: 006f51b5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2380: 006b35fd 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2381: 007254ad 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2382: 006cf605 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2383: 00b3e8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2384: 003b4b55 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2385: 00b3e668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2386: 00b3fb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2387: 002d6b01 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2388: 004b917d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2389: 0040a259 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2390: 0046db35 560 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 2391: 002c37b9 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2392: 006314f9 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2392: 006315a9 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2393: 0091c204 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2394: 00aea140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2395: 00af6d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2396: 00724709 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2396: 007247b9 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2397: 00b4007c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2398: 003cf939 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2399: 00ae7db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2400: 002fa01d 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2401: 00b3e3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2402: 00b3d944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2403: 00b3e980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2404: 0062a221 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2404: 0062a2d1 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2405: 00ae640c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2406: 00b3fa1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2407: 00ae57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2408: 0029dd45 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2409: 006a860d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2409: 006a86bd 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2410: 004dcd25 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2411: 00713d75 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2411: 00713e25 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2412: 00547955 330 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_d │ │ │ │ 2413: 00a38198 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_b │ │ │ │ 2414: 00b400e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2415: 00b3fac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2416: 00430eb9 116 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2417: 00a3800c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_d │ │ │ │ 2418: 00547709 290 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_h │ │ │ │ 2419: 00b3dcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2420: 0062c4d1 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2420: 0062c581 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2421: 0038ac0d 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2422: 00b400b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2423: 004d1739 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2424: 00af1684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2425: 00a38114 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_h │ │ │ │ 2426: 004644f1 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2427: 00b3fbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2428: 00afa558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2429: 00b3ec7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2430: 00b3f4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2431: 00af1d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2432: 004ec959 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2433: 00b3f468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2434: 002c2e8d 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2435: 005dd50d 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2436: 00631fdd 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2435: 005dd5bd 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2436: 0063208d 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2437: 00b3dd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2438: 00af90cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2439: 0047a3a9 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2440: 004801c9 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ 2441: 0054782d 294 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_w │ │ │ │ - 2442: 0074dcc9 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2442: 0074dd79 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 2443: 004c4361 432 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2444: 004a8d7d 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2445: 00b3e80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2446: 00a38090 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_w │ │ │ │ 2447: 00aeca2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2448: 00ae648c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2449: 00b3f198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2450: 006da609 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2450: 006da6b9 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2451: 00432079 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2452: 00332a51 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2453: 00af93a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2454: 00b3edc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2455: 00aefb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2456: 0043c2fd 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2457: 00409601 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ - 2458: 006ae69d 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ + 2458: 006ae74d 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ 2459: 0051ba91 136 FUNC GLOBAL DEFAULT 12 helper_csrrw │ │ │ │ 2460: 00aeecd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2461: 00af5098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2462: 0073132d 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2462: 007313dd 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2463: 00ae9ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2464: 00aecedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2465: 00b3e704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2466: 00b3e7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2467: 00b3da72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2468: 00696b0d 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2469: 006ca7c5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2468: 00696bbd 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2469: 006ca875 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2470: 004f2ef9 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2471: 005f99a1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2471: 005f9a51 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2472: 00ae7504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2473: 002d9f59 240 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2474: 00b3e786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2475: 00ae2420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2476: 00b40071 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2477: 006dbe35 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2477: 006dbee5 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2478: 00af7490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2479: 006dd7f5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2480: 006e9d15 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2479: 006dd8a5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2480: 006e9dc5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2481: 00b3ee38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2482: 0060e061 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2482: 0060e111 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2483: 002f61ad 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2484: 00b3f722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2485: 00b3e138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2486: 006baf55 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2487: 006dd2b5 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2486: 006bb005 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2487: 006dd365 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2488: 004d61fd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2489: 003b16c5 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2490: 0029ca35 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2491: 00534c09 284 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_b │ │ │ │ 2492: 00a4e6ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_h │ │ │ │ 2493: 004f9a05 124 FUNC GLOBAL DEFAULT 12 riscv_setup_direct_kernel │ │ │ │ 2494: 0036cc79 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2495: 00534f45 350 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_d │ │ │ │ 2496: 00b3d55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2497: 00b3d520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2498: 004e5f45 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2499: 00a008bc 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2500: 00739549 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2500: 007395f9 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2501: 00534d25 272 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_h │ │ │ │ 2502: 00b3f596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2503: 00a008dc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2504: 002c234d 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2505: 00710239 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2505: 007102e9 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2506: 00a0091c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2507: 00469cb5 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2508: 00af21a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2509: 00741741 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2509: 007417f1 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2510: 00aee428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2511: 0042e7bd 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2512: 00aec9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2513: 006b6691 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2513: 006b6741 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2514: 00af5b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2515: 004f37f5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2516: 00af9a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2517: 0074a435 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2517: 0074a4e5 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2518: 004ec719 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2519: 0044df91 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2520: 00aeb450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2521: 006fccbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2521: 006fcd6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2522: 00a4e668 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_w │ │ │ │ 2523: 00b3d8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2524: 00a51b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_clean_flush │ │ │ │ 2525: 00af4564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2526: 00b3f336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2527: 00333141 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2528: 00620509 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2529: 00741921 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2528: 006205b9 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2529: 007419d1 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2530: 00534e35 272 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_w │ │ │ │ 2531: 00aeb9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2532: 0065a081 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2532: 0065a131 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2533: 00335e55 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2534: 004c0861 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2535: 00445929 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2536: 005d3415 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2537: 006b989d 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2536: 005d34c5 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2537: 006b994d 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2538: 00328bd1 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2539: 006dbf01 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2539: 006dbfb1 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2540: 00b3d49f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2541: 008cf0d8 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2541: 008cf188 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2542: 00b3d8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2543: 00aeaac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2544: 00b3f59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2545: 006b2315 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2546: 005e4e01 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2545: 006b23c5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2546: 005e4eb1 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2547: 00af1d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2548: 004e8c2d 32 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2549: 00b3ebca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2550: 00b3f208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2551: 00439239 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2552: 00af8678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 2553: 00af2874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ @@ -2559,105 +2559,105 @@ │ │ │ │ 2555: 00b3df7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2556: 00a0bfcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2557: 00ae43a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2558: 00a3c188 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_d │ │ │ │ 2559: 0053c509 526 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_b │ │ │ │ 2560: 00b3f6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2561: 00af71ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2562: 006f2785 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2562: 006f2835 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2563: 0044ca21 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2564: 0053cb2d 488 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_d │ │ │ │ 2565: 00af93d0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2566: 00a3c290 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_h │ │ │ │ 2567: 003cf76d 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2568: 0047a5a5 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2569: 00b3de28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2570: 00711319 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2571: 00705c99 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2570: 007113c9 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2571: 00705d49 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2572: 0029d66d 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2573: 00419d79 796 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ 2574: 0053c719 522 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_h │ │ │ │ - 2575: 0072eb65 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2575: 0072ec15 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2576: 00ae3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2577: 00aed35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2578: 00706485 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2578: 00706535 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2579: 00aef808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2580: 00b3f5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2581: 00aecf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2582: 00a37640 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_32_v │ │ │ │ 2583: 00ae48a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2584: 00b3e640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2585: 00af6b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2586: 00b3dfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2587: 00af6dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2588: 004d17b9 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2589: 00b3ebb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2590: 00b3df38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2591: 006f7505 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2591: 006f75b5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2592: 00b3ef98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2593: 0042de05 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2594: 0070ab09 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2595: 006fbdfd 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2594: 0070abb9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2595: 006fbead 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2596: 00a100c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2597: 00a3c20c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_w │ │ │ │ 2598: 00b3da8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ 2599: 005319b9 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_b │ │ │ │ - 2600: 00710ce9 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2600: 00710d99 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2601: 00b3e482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ 2602: 0053c925 518 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_w │ │ │ │ - 2603: 006bd52d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2603: 006bd5dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2604: 00b3f092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2605: 0062c18d 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2606: 005b3615 4 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ - 2607: 006002ad 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2605: 0062c23d 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2606: 005b36c5 4 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ + 2607: 0060035d 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2608: 00531a01 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_h │ │ │ │ 2609: 00b3f26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2610: 00b3f606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2611: 00629f25 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2612: 005dd8c9 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2611: 00629fd5 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2612: 005dd979 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2613: 009cf49c 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2614: 002a4a65 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2615: 00afa6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2616: 004ca199 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2617: 00616269 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2617: 00616319 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2618: 002b37fd 2808 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2619: 009cfd0c 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2620: 0038b859 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2621: 006f1f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2622: 005f34a5 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2621: 006f2001 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2622: 005f3555 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2623: 00aef248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2624: 00af6c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2625: 0063f4e9 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2625: 0063f599 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2626: 00391f1d 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2627: 00b3f78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2628: 009d6db8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2629: 00531a49 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_w │ │ │ │ 2630: 00519e15 16 FUNC GLOBAL DEFAULT 12 helper_froundnx_d │ │ │ │ 2631: 00aef638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2632: 00ae5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2633: 007099f1 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2634: 0072f0bd 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2633: 00709aa1 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2634: 0072f16d 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2635: 00ae70b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2636: 00b3dfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2637: 00b1bd74 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2638: 009d00d0 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2639: 00391a09 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2640: 00af2ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2641: 00a0ccb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2642: 00b3f49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2643: 0051a655 116 FUNC GLOBAL DEFAULT 12 helper_froundnx_h │ │ │ │ 2644: 00b3f6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2645: 0070065d 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2645: 0070070d 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ 2646: 00a34a6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_b │ │ │ │ - 2647: 0062a771 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2647: 0062a821 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2648: 00b3e608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2649: 00267d19 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2650: 00a348e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_d │ │ │ │ 2651: 00b3e304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2652: 006e682d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2652: 006e68dd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2653: 00a523c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sret │ │ │ │ 2654: 00af5fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2655: 00a349e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_h │ │ │ │ 2656: 00ae5eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2657: 00b3dfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2658: 00b3f1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2659: 005199b5 82 FUNC GLOBAL DEFAULT 12 helper_froundnx_s │ │ │ │ @@ -2665,15 +2665,15 @@ │ │ │ │ 2661: 009d6f98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2662: 0044df7d 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2663: 009d0518 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2664: 00a353b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re8_v │ │ │ │ 2665: 00a31c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v_mask │ │ │ │ 2666: 00ae1a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2667: 00b3fb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2668: 00633e41 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2668: 00633ef1 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2669: 00b3f250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2670: 00b3f364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2671: 002a0e1d 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2672: 002d60ed 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2673: 00b3e1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2674: 00296011 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2675: 00a53d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_zip │ │ │ │ @@ -2682,552 +2682,552 @@ │ │ │ │ 2678: 002d4c29 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2679: 00af85e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2680: 00aee578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_EVENT │ │ │ │ 2681: 0054f64d 298 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_d │ │ │ │ 2682: 00af8b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2683: 00b3e696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2684: 00299939 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2685: 008d0c48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2685: 008d0cf8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2686: 004ebc9d 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2687: 00af42f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ 2688: 0054f425 278 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_h │ │ │ │ - 2689: 005c8825 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2690: 006f2401 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2689: 005c88d5 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2690: 006f24b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2691: 00b3e64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2692: 004c538d 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2693: 00aef528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2694: 00ae2100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2695: 00b3ea90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2696: 00b3ede2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2697: 00b3f68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2698: 0040a391 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2699: 00aee5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 2700: 004d3a99 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2701: 00ae8484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2702: 0066cd81 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2702: 0066ce31 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2703: 00ae6718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2704: 00af7d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2705: 00b3e3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2706: 00b3f1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2707: 00b3f02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2708: 0054f53d 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_w │ │ │ │ 2709: 003bbb71 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2710: 00b3d958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2711: 00aeabd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2712: 006cbf31 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2712: 006cbfe1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2713: 00329531 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2714: 00b3d6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2715: 002fe71d 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2716: 00b3f060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2717: 004eb2f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2718: 00664961 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2719: 0071af0d 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2718: 00664a11 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2719: 0071afbd 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2720: 00a31d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v_mask │ │ │ │ 2721: 00b3fafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2722: 00a567d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_rems_i128 │ │ │ │ 2723: 0052de55 608 FUNC GLOBAL DEFAULT 12 helper_vl1re32_v │ │ │ │ 2724: 00b3f260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2725: 00ae53d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2726: 0074dd31 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2726: 0074dde1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2727: 00a0f6f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2728: 0069460d 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2728: 006946bd 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2729: 00af75e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2730: 00b3d9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ 2731: 004742ad 208 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2732: 00b3d96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2733: 00b3ea76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2734: 009c5604 12 OBJECT GLOBAL DEFAULT 21 SpdmTransport_lookup │ │ │ │ 2735: 002da2ad 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2736: 008e4a38 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2736: 008e4ae8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2737: 00b3e068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2738: 00ae5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2739: 00541f99 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_b │ │ │ │ 2740: 0043b515 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2741: 003faa99 504 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2742: 006e0439 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2742: 006e04e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2743: 00542071 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_d │ │ │ │ 2744: 00299851 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2745: 005e3e7d 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2745: 005e3f2d 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2746: 00af5578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2747: 00ae96e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2748: 006b3301 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2748: 006b33b1 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2749: 00b3f1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2750: 0041a135 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2751: 00391279 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2752: 00afa708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ 2753: 00541fe1 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_h │ │ │ │ - 2754: 0072ddbd 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2755: 0070e3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2754: 0072de6d 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2755: 0070e45d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2756: 00ae3624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2757: 00693605 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2758: 0064b8a9 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2757: 006936b5 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2758: 0064b959 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2759: 003ce95d 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2760: 00ae3340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2761: 00aecd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2762: 006c9045 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2762: 006c90f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2763: 009cf4f4 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2764: 0074fef5 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2764: 0074ffa5 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2765: 00af4db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2766: 0074af05 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2766: 0074afb5 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2767: 002c0ea9 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2768: 00b3f4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2769: 00b3f4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2770: 004e8905 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2771: 00af1e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2772: 00aeb5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2773: 00542029 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_w │ │ │ │ - 2774: 0074f901 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2774: 0074f9b1 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2775: 00aeb730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2776: 005bd0a9 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2776: 005bd159 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2777: 0042433d 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2778: 00447909 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2779: 0061e645 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2779: 0061e6f5 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2780: 00a0d574 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2781: 003648a5 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2782: 00a0e990 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2783: 006fdc51 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2783: 006fdd01 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2784: 009cf8e4 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2785: 00aed25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2786: 00b3f270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2787: 00751951 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2788: 00695dc9 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2787: 00751a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2788: 00695e79 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2789: 002c23ed 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2790: 00b3f0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2791: 00a32024 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_d │ │ │ │ 2792: 009d035c 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2793: 00543859 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_b │ │ │ │ 2794: 00ae8554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2795: 00b3da30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2796: 00b3dbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2797: 00af52d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ 2798: 00a53e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_brev8 │ │ │ │ - 2799: 006eb849 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2799: 006eb8f9 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2800: 00b3e586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2801: 00a3212c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_h │ │ │ │ 2802: 00af8454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2803: 00519a39 24 FUNC GLOBAL DEFAULT 12 helper_fmul_d │ │ │ │ 2804: 00b3cf60 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2805: 00519ac9 70 FUNC GLOBAL DEFAULT 12 helper_fmax_d │ │ │ │ 2806: 0031fd99 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2807: 00af0834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2808: 006ef001 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2808: 006ef0b1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2809: 005438a1 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_h │ │ │ │ 2810: 00519f4d 148 FUNC GLOBAL DEFAULT 12 helper_fmul_h │ │ │ │ 2811: 00af6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2812: 0051a1b1 166 FUNC GLOBAL DEFAULT 12 helper_fmax_h │ │ │ │ 2813: 00b3e970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2814: 00b3eaf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2815: 00af4fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2816: 00af967c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2817: 00713125 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2818: 006f56e1 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2817: 007131d5 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2818: 006f5791 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2819: 00b3ed6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2820: 00539cc5 488 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_b │ │ │ │ 2821: 00aef3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2822: 00a320a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_w │ │ │ │ 2823: 005192dd 98 FUNC GLOBAL DEFAULT 12 helper_fmul_s │ │ │ │ 2824: 0051947d 114 FUNC GLOBAL DEFAULT 12 helper_fmax_s │ │ │ │ - 2825: 0074d641 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2825: 0074d6f1 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ 2826: 0053a2a1 508 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_d │ │ │ │ - 2827: 006ce785 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2827: 006ce835 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2828: 00429e3d 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ 2829: 005438e9 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_w │ │ │ │ - 2830: 0063b1f9 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2831: 0063b661 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2832: 007046bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2830: 0063b2a9 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2831: 0063b711 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2832: 0070476d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2833: 00b3f3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2834: 003d5279 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2835: 00b3f54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2836: 00539ead 508 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_h │ │ │ │ - 2837: 00704915 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2837: 007049c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2838: 003cd36d 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2839: 0040b39d 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2840: 00ae3510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2841: 00ae8874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2842: 00ae5ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2843: 00b3e47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2844: 0072eed9 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2844: 0072ef89 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2845: 00af4514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2846: 00754fe9 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2847: 00707045 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2848: 00746381 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2846: 00755099 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2847: 007070f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2848: 00746431 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ 2849: 0047359d 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2850: 00b3ef56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2851: 00aeade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2852: 00af0b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ - 2853: 006a7ea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2853: 006a7f55 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2854: 004ccdad 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2855: 004e8a41 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2856: 00b3d9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2857: 00ae2abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2858: 009cf81c 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2859: 0029869d 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2860: 00ae18f0 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2861: 00b3e43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2862: 00aefa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2863: 0053a0a9 504 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_w │ │ │ │ 2864: 00b3eb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2865: 00afa6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2866: 00aed9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2867: 006d8705 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2867: 006d87b5 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2868: 00af976c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2869: 004504e1 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2870: 00af0a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2871: 007153c1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2871: 00715471 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2872: 002e93b9 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2873: 00b3f68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2874: 006e2ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2874: 006e2c55 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2875: 0044cc39 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2876: 006a3a1d 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2876: 006a3acd 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2877: 00af5ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2878: 002f9a71 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2879: 0063b4a5 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2880: 007334dd 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2879: 0063b555 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2880: 0073358d 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2881: 00af4ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2882: 009d0930 64 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2883: 0036ccd5 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2884: 00495ae1 684 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2885: 00ae8414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2886: 0042f5ed 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2887: 00ae7b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 2888: 005c0549 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 2888: 005c05f9 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2889: 00ae5174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2890: 00af50b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2891: 004d9fd1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2892: 00b3e1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2893: 002d30dd 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2894: 00ae1714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2895: 00ae1b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ 2896: 00a35018 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch64_vv │ │ │ │ - 2897: 0071e805 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2897: 0071e8b5 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2898: 00af00d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2899: 005dbc29 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 2899: 005dbcd9 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ 2900: 004a948d 216 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2901: 00b3efb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2902: 00af9390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2903: 00b3eb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2904: 00ae7604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2905: 00aeb680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2906: 00b3e42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2907: 00ae3560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2908: 006a82ad 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2908: 006a835d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2909: 00b3d560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2910: 00b3f13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 2911: 00b3ee46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2912: 0042edad 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2913: 00af7c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2914: 00aeb1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2915: 00718545 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2915: 007185f5 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2916: 00aee608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_HVERSION_EVENT │ │ │ │ 2917: 00af364c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2918: 00ae3998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2919: 00af2e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2920: 00b3df3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2921: 0063aae5 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2922: 006aba61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2921: 0063ab95 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2922: 006abb11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2923: 00b3de20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2924: 00b3d98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2925: 0047b385 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2926: 00b3e8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2927: 00a3b39c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_d │ │ │ │ - 2928: 006f4e79 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2929: 006fb741 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2928: 006f4f29 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2929: 006fb7f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2930: 00a3b4a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_h │ │ │ │ 2931: 00b3e13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2932: 00b3ec60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2933: 00299a29 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2934: 00b3d6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2935: 0063d70d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2935: 0063d7bd 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ 2936: 00af4534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 2937: 006d5d4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2937: 006d5dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2938: 00af2424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2939: 00723609 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2939: 007236b9 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2940: 00ae8854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2941: 00b3e8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TRANSFER_DATA_DSTATE │ │ │ │ 2942: 002a1755 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2943: 002feecd 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2944: 00af1554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 2945: 004e8e31 104 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2946: 00ae63cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2947: 006f4729 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2947: 006f47d9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2948: 00af50d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2949: 00615905 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2949: 006159b5 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2950: 00ae7ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2951: 00a3b420 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_w │ │ │ │ 2952: 00b3dad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ 2953: 0050fe9d 124 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rnmi │ │ │ │ - 2954: 006f9dd5 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2955: 0073e031 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2954: 006f9e85 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2955: 0073e0e1 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2956: 004a7b71 16 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2957: 00b3f9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2958: 00af21f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 2959: 00437485 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2960: 00ae3988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2961: 008e4a90 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2961: 008e4b40 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2962: 00a0860c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2963: 00b3ddf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 2964: 00a0eb1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 2965: 00695e81 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2965: 00695f31 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2966: 002af365 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2967: 002d46d1 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 2968: 005b1041 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2968: 005b10f1 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2969: 002a54ed 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2970: 00631b25 92 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2970: 00631bd5 92 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 2971: 004d3609 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 2972: 004e9ecd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2973: 00488b1d 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ 2974: 00473369 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 2975: 0061d485 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2975: 0061d535 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2976: 00b3f6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2977: 00af7580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2978: 00a07dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2979: 00aeb8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 2980: 004d7629 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2981: 00728da9 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2981: 00728e59 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2982: 003cee99 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2983: 00b3effc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ 2984: 0054ec3d 306 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_d │ │ │ │ - 2985: 006e4e91 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2985: 006e4f41 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2986: 00b3e91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_READ_DSTATE │ │ │ │ 2987: 002832d5 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 2988: 006dd485 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 2988: 006dd535 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 2989: 0038a54d 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2990: 0054ea15 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_h │ │ │ │ 2991: 00b3d696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ - 2992: 005f535d 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ + 2992: 005f540d 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ 2993: 00291ca1 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2994: 00b3e422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2995: 00b3e7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2996: 006129b1 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2996: 00612a61 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2997: 00af73d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2998: 00b3f6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2999: 00b3dc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 3000: 00615be9 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 3000: 00615c99 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 3001: 00ae6e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 3002: 00af8e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3003: 006d9931 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3003: 006d99e1 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 3004: 003cd631 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ 3005: 00369de9 8 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3006: 00709d6d 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3006: 00709e1d 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3007: 003c2281 3112 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3008: 00b3e9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3009: 00ae9470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 3010: 0054eb25 278 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_w │ │ │ │ 3011: 004f9f0d 140 FUNC GLOBAL DEFAULT 12 riscv_numa_cpu_index_to_props │ │ │ │ 3012: 00b3faf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3013: 00b3efbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3014: 00aeedb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3015: 007314c9 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3015: 00731579 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3016: 00b3fa78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3017: 00b3e13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3018: 00af81c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3019: 0049cdf9 4460 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3020: 00b3f0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3021: 00b3f4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3022: 00ae8564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3023: 0062bf01 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3023: 0062bfb1 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3024: 00b3db3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3025: 00b3f038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3026: 00af8938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3027: 002b8215 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3028: 00700db1 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3028: 00700e61 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3029: 00b3dd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ - 3030: 005a3441 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ + 3030: 005a34f1 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ 3031: 00aee348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3032: 00afa728 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ - 3033: 005a3489 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ + 3033: 005a3539 72 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ 3034: 00b3ed8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3035: 005f4211 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3035: 005f42c1 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3036: 00aeb010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3037: 009d6d68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3038: 00b3e356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_IOV_DSTATE │ │ │ │ 3039: 002a6761 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3040: 00b3dada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3041: 00b3db18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3042: 00af15e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3043: 00b3e10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 3044: 00b3e46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3045: 00a05b80 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3046: 00af5218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3047: 00b3e250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3048: 00730de9 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3048: 00730e99 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 3049: 004c5ba1 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3050: 006e6d05 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3050: 006e6db5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3051: 00b3f312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3052: 00af2974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3053: 00aee5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_EVENT │ │ │ │ 3054: 00388311 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3055: 00ae2550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3056: 007017a1 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3056: 00701851 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3057: 00ae31b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3058: 00a006e4 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3059: 00af0524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3060: 00b3d4bb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 3061: 00af1a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 3062: 0054b059 324 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_h │ │ │ │ 3063: 00a0c050 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 3064: 00750a85 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3065: 0074d1f9 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 3066: 005c93fd 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3064: 00750b35 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3065: 0074d2a9 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3066: 005c94ad 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3067: 00af34cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3068: 00aed0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3069: 00aea110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3070: 006e0021 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3070: 006e00d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3071: 00b3e96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3072: 009c37a8 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3073: 009c9950 1296 OBJECT GLOBAL DEFAULT 21 riscv_cpu_extensions │ │ │ │ 3074: 00af0154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ 3075: 0047587d 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3076: 00aebf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3077: 0070c805 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 3078: 006b276d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3079: 00691ef1 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3077: 0070c8b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 3078: 006b281d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3079: 00691fa1 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3080: 00ae2f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3081: 00425cd1 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3082: 0070ad41 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3082: 0070adf1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 3083: 0054b19d 354 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_w │ │ │ │ - 3084: 0071e76d 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ + 3084: 0071e81d 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ 3085: 00388ba5 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3086: 007054b1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3086: 00705561 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3087: 00aed23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3088: 006a95c1 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3089: 005dda6d 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3090: 006a55b9 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3088: 006a9671 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3089: 005ddb1d 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3090: 006a5669 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3091: 00aeca5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3092: 00519a51 24 FUNC GLOBAL DEFAULT 12 helper_fdiv_d │ │ │ │ 3093: 00af9360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 3094: 006ee005 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 3094: 006ee0b5 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 3095: 004ef515 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 3096: 00519fe1 148 FUNC GLOBAL DEFAULT 12 helper_fdiv_h │ │ │ │ 3097: 00ae2660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3098: 00aef268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3099: 00b3e7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3100: 00aedab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3101: 006c90bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3101: 006c916d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3102: 005348a9 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_b │ │ │ │ 3103: 00b3dc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3104: 00b3f7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 3105: 00af8dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3106: 00af1fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3107: 006fc69d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3107: 006fc74d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ 3108: 00534981 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_d │ │ │ │ - 3109: 005ec171 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3109: 005ec221 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3110: 00ae3230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3111: 00723141 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3111: 007231f1 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3112: 00aefb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3113: 00b3e500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3114: 00b3f0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3115: 00afa2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3116: 00af3744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3117: 004718c1 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ 3118: 005348f1 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_h │ │ │ │ - 3119: 007264e9 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3120: 0073abfd 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3119: 00726599 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3120: 0073acad 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3121: 00519341 98 FUNC GLOBAL DEFAULT 12 helper_fdiv_s │ │ │ │ 3122: 00aee978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3123: 00ae4758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3124: 00b3d4a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3125: 00ae3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3126: 0074ea85 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3126: 0074eb35 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3127: 00b3e2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3128: 00704a05 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3128: 00704ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ 3129: 00b3e370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SCB_COMMAND_DSTATE │ │ │ │ - 3130: 005e6689 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3130: 005e6739 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3131: 0050ebbd 392 FUNC GLOBAL DEFAULT 12 riscv_isa_write_fdt │ │ │ │ 3132: 00b3f32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3133: 00af8e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3134: 002f1451 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3135: 00b3de8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3136: 004f9ca9 136 FUNC GLOBAL DEFAULT 12 riscv_socket_check_hartids │ │ │ │ 3137: 004e9f79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3138: 0071233d 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3139: 0072f065 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3138: 007123ed 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3139: 0072f115 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3140: 00b3df82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3141: 00af5a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3142: 00534939 72 FUNC GLOBAL DEFAULT 12 helper_vand_vx_w │ │ │ │ 3143: 0038936d 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3144: 0061f2b5 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3144: 0061f365 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3145: 00a0cd34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3146: 005cf651 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3146: 005cf701 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3147: 00a443fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_b │ │ │ │ 3148: 00aeb480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3149: 00b3e714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3150: 0052cb35 504 FUNC GLOBAL DEFAULT 12 helper_vsxei32_16_v │ │ │ │ 3151: 00a44270 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_d │ │ │ │ 3152: 00ae1a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3153: 00af305c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3154: 00272fb9 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3155: 00b3f778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3156: 006b2619 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3157: 00727c19 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3156: 006b26c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3157: 00727cc9 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3158: 00a44378 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_h │ │ │ │ - 3159: 0061d029 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3159: 0061d0d9 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3160: 00b3df40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3161: 00b3dd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3162: 00730725 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3162: 007307d5 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3163: 00b3f798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_DSTATE │ │ │ │ 3164: 004e29b1 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3165: 00b3f2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ - 3166: 0074f991 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3166: 0074fa41 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3167: 00af53c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3168: 006a4b81 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3169: 005f9b3d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3168: 006a4c31 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3169: 005f9bed 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3170: 00b400f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3171: 00b3ea9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3172: 005f318d 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3172: 005f323d 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3173: 00aec080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3174: 007448a1 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3174: 00744951 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3175: 004a6e65 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3176: 00b3d1d8 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3177: 00b3dd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3178: 00616991 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3178: 00616a41 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3179: 00a442f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_w │ │ │ │ 3180: 00b3ed5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3181: 004dcca5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3182: 00aee748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3183: 002be435 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3184: 00519c99 64 FUNC GLOBAL DEFAULT 12 helper_feq_d │ │ │ │ 3185: 004c32a5 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3186: 00af5df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3187: 002a3481 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3188: 00b3d716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3189: 006f28ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3189: 006f299d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3190: 00ae8724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3191: 00b3eac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3192: 0051a529 114 FUNC GLOBAL DEFAULT 12 helper_feq_h │ │ │ │ - 3193: 00716c91 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3194: 006bbf15 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3193: 00716d41 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3194: 006bbfc5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3195: 004caab9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3196: 00aec210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3197: 00b3d940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3198: 006eb5f1 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3199: 00633a9d 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3200: 00712a95 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3198: 006eb6a1 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3199: 00633b4d 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3200: 00712b45 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3201: 00a52e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfirst_m │ │ │ │ 3202: 00519711 90 FUNC GLOBAL DEFAULT 12 helper_feq_s │ │ │ │ - 3203: 006d550d 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3203: 006d55bd 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3204: 002a14c5 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3205: 0047e6c9 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3206: 00aed32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3207: 00ae67b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3208: 004f40b5 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3209: 00b3dbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3210: 006b9ba5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3211: 0070a489 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3212: 006d78d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3210: 006b9c55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3211: 0070a539 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3212: 006d7989 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3213: 00920724 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3214: 00b3f124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3215: 0033075d 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3216: 00ae4c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3217: 00692325 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3217: 006923d5 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3218: 00b3dbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3219: 0070238d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3220: 006ac001 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3221: 005e736d 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3222: 006348c9 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3219: 0070243d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3220: 006ac0b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3221: 005e741d 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3222: 00634979 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3223: 009cd2e0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3224: 00aef068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3225: 00b3f852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3226: 0026a98d 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3227: 00488869 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3228: 00ae644c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3229: 00af1694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ @@ -3237,123 +3237,123 @@ │ │ │ │ 3233: 002b470d 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3234: 00ae6e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3235: 00ae5c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3236: 00b400f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3237: 00a0f674 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3238: 00b3d7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3239: 00b3d61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3240: 006ab791 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3240: 006ab841 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3241: 004123ad 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3242: 00af1fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3243: 00b3f814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3244: 00ae2c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ - 3245: 005a5fe9 332 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ + 3245: 005a6099 332 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ 3246: 00b3f240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3247: 00ae38b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3248: 00b3f8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3249: 0063b4f9 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3250: 005a5e99 336 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ + 3249: 0063b5a9 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3250: 005a5f49 336 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ 3251: 004427ad 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3252: 006b33c5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3252: 006b3475 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3253: 00b3f7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_READ_DSTATE │ │ │ │ - 3254: 0064c735 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3254: 0064c7e5 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3255: 00ae34d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3256: 00b3e8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3257: 00aeb220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3258: 00af9d70 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ 3259: 00aeae80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_INCOMPLETE_EVENT │ │ │ │ - 3260: 007004a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3260: 00700551 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3261: 0045340d 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3262: 00b3ef9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3263: 00b3e27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3264: 00b3e57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3265: 00b3fb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3266: 00a57448 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3267: 006f81fd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3267: 006f82ad 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3268: 00af79fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3269: 005f343d 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3270: 006ed8e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3269: 005f34ed 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3270: 006ed999 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3271: 00af4334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3272: 00aeabe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3273: 00631aad 96 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3273: 00631b5d 96 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3274: 00b3f620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3275: 009cf5b0 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3276: 00ae7fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3277: 00b3ea3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3278: 0028e0d9 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3279: 006edc95 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3279: 006edd45 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3280: 00ae74b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3281: 0072ad41 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3281: 0072adf1 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3282: 002a22c9 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3283: 0070cb01 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3283: 0070cbb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3284: 00a0d5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3285: 007045cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3285: 0070467d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3286: 00a0ea14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3287: 00a39e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_b │ │ │ │ 3288: 00493675 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3289: 00465b05 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3290: 00b3e950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3291: 00b3f236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3292: 006a975d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3293: 005f9e71 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3292: 006a980d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3293: 005f9f21 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3294: 00b3f354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3295: 00a39cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_d │ │ │ │ 3296: 00af8798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3297: 00b3f768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3298: 00aee318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3299: 003ffa81 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3300: 0091f8e4 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3301: 00a39df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_h │ │ │ │ - 3302: 0072d1d9 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3302: 0072d289 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3303: 00b3de96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3304: 00aeba40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3305: 00702a3d 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3305: 00702aed 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3306: 00b1bd84 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3307: 004613f5 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3308: 0038baf9 76 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3309: 00b3e166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3310: 0069af99 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3310: 0069b049 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3311: 0046da11 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3312: 00ae7eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3313: 00a39d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_w │ │ │ │ 3314: 00b3f8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3315: 0043a455 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3316: 009bad74 64 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3317: 0041b075 356 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3318: 006f3895 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3319: 006fb68d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3318: 006f3945 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3319: 006fb73d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3320: 002cfe11 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3321: 00734985 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3321: 00734a35 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3322: 00385b75 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3323: 00b3fb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3324: 004c321d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3325: 00ae75b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ 3326: 0041b321 92 FUNC GLOBAL DEFAULT 12 audio_add_audiodev │ │ │ │ - 3327: 006dbd49 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3327: 006dbdf9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3328: 00530a7d 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_b │ │ │ │ - 3329: 006b220d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3329: 006b22bd 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ 3330: 00530b55 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_d │ │ │ │ - 3331: 006979c5 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3331: 00697a75 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3332: 00530ac5 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_h │ │ │ │ 3333: 004ecffd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3334: 00446991 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3335: 00a3f494 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_b │ │ │ │ 3336: 004bfa4d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3337: 00a3f308 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_d │ │ │ │ 3338: 00b3de34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3339: 006a0005 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3339: 006a00b5 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3340: 00a3f410 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_h │ │ │ │ 3341: 00afa5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3342: 006bcad1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3343: 006d7645 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3344: 0073ba29 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3345: 005f4971 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3342: 006bcb81 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3343: 006d76f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3344: 0073bad9 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3345: 005f4a21 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 3346: 004c58a9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3347: 004a49b9 184 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3348: 0071f9d1 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3348: 0071fa81 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3349: 00297c01 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3350: 00af339c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3351: 00b400da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3352: 00b3dc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3353: 009cf180 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3354: 00b3f7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3355: 00530b0d 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_w │ │ │ │ @@ -3364,282 +3364,282 @@ │ │ │ │ 3360: 004be4e5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3361: 00b3fa52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3362: 00a3f38c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_w │ │ │ │ 3363: 00b3d53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3364: 00540399 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_b │ │ │ │ 3365: 00ae96a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3366: 00af6470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3367: 0060e9dd 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3367: 0060ea8d 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3368: 00a00198 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3369: 0047ab1d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3370: 00723349 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3370: 007233f9 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3371: 003cf42d 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3372: 002eec3d 192 FUNC GLOBAL DEFAULT 12 sifive_uart_create │ │ │ │ 3373: 00a37958 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_8_v │ │ │ │ 3374: 005403e1 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_h │ │ │ │ 3375: 00292549 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3376: 0073f83d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3376: 0073f8ed 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3377: 00b3dbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3378: 0074db1d 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3378: 0074dbcd 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3379: 00af88a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3380: 00b3e180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3381: 002d9885 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3382: 00b3f4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3383: 00391345 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3384: 00b3d74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3385: 0063cde1 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3385: 0063ce91 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3386: 00b3f850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3387: 004f1d65 284 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3388: 00b3e52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3389: 00531149 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_b │ │ │ │ 3390: 00b3dfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3391: 00540429 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_w │ │ │ │ 3392: 00b3e84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3393: 00af903c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3394: 00ae1bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3395: 00531191 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_h │ │ │ │ 3396: 00b3eb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3397: 0070fac5 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3398: 006a0a99 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3399: 0065fd65 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3397: 0070fb75 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3398: 006a0b49 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3399: 0065fe15 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3400: 003faea1 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3401: 0044e6bd 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3402: 00b3d461 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3403: 00631801 8 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3404: 006ed9d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3405: 0072d52d 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3406: 006f12dd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3403: 006318b1 8 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3404: 006eda89 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3405: 0072d5dd 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3406: 006f138d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3407: 00a50ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_b │ │ │ │ 3408: 00b3ea74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3409: 006e2e5d 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3409: 006e2f0d 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3410: 00ae57f4 744 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3411: 002ecd55 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3412: 00b3d7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3413: 00a50e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_h │ │ │ │ - 3414: 0072d189 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3414: 0072d239 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3415: 005311d9 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_w │ │ │ │ - 3416: 00625d75 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3417: 00700609 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3416: 00625e25 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3417: 007006b9 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3418: 00b3f286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3419: 00af1564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3420: 00aec150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ 3421: 0047851d 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3422: 00b3e7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3423: 00b3f8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3424: 007020fd 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3424: 007021ad 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3425: 004e1855 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3426: 006feda1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3427: 006daf9d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3426: 006fee51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3427: 006db04d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3428: 004a0f11 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3429: 00b3e082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3430: 00ae62ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3431: 006ab8f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3431: 006ab9a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3432: 002fc811 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3433: 00ae7cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3434: 00ae3ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3435: 00b3ec40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3436: 0072e2d1 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3436: 0072e381 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3437: 00a50d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_w │ │ │ │ 3438: 00aed54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3439: 00b3e772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3440: 00b3e7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3441: 00731059 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3441: 00731109 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3442: 00443e3d 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3443: 00a0eba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3444: 00390395 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3445: 00ae5504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3446: 005bd8bd 116 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3446: 005bd96d 116 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3447: 00b3ea9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3448: 00af8928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3449: 0044352d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3450: 004e9161 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3451: 00afa248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3452: 006a47b5 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3452: 006a4865 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3453: 00aed75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3454: 00b3dd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3455: 009c5bf4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3456: 00aec3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3457: 00a004b0 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3458: 004d6c81 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3459: 00b3e33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ 3460: 004cacd9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i128_chk │ │ │ │ - 3461: 006a0ec1 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3461: 006a0f71 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3462: 003cc279 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3463: 00ae46b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3464: 00ae5344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3465: 00b400e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3466: 00b3e38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3467: 00b3f03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3468: 0071e299 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3468: 0071e349 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3469: 0043e4d1 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3470: 00b3e17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3471: 00af09dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3472: 00b3df16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3473: 006d489d 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3473: 006d494d 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3474: 004c318d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3475: 00af7480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3476: 00af6bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3477: 00b3e8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3478: 0038d01d 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3479: 00a111a4 20 OBJECT GLOBAL DEFAULT 24 riscv_profiles │ │ │ │ 3480: 004922e9 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ 3481: 00b3ed2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3482: 005ec535 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3482: 005ec5e5 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3483: 00b3e300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3484: 0060d97d 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3484: 0060da2d 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3485: 00b3e254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3486: 00328ef1 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3487: 00465235 640 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3488: 00b3d750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3489: 00739bb1 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3489: 00739c61 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3490: 00aeadb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3491: 0073e835 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3492: 00704f7d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3491: 0073e8e5 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3492: 0070502d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3493: 00b3ee8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3494: 004936fd 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3495: 006a8085 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3495: 006a8135 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3496: 00b3de76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3497: 00692635 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3497: 006926e5 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3498: 00ae54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3499: 00a35960 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re64_v │ │ │ │ 3500: 00b3ec8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3501: 00aeb320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3502: 00af9d5c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3503: 00b3f65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3504: 004f73bd 384 FUNC GLOBAL DEFAULT 12 hmp_info_mem │ │ │ │ 3505: 00b3df84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3506: 006db34d 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3507: 005ce699 848 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3506: 006db3fd 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3507: 005ce749 848 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3508: 0038b7a9 176 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3509: 0070ff91 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3509: 00710041 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3510: 002738fd 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3511: 00af1814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3512: 004c1d15 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3513: 00b3d906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3514: 00b40142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3515: 00b3edf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3516: 007051ed 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3516: 0070529d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3517: 00ae24d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3518: 00b3dd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3519: 00367835 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3520: 00b3ec2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3521: 00af1ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3522: 00b3ed38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ - 3523: 006efc85 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3523: 006efd35 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3524: 002739b1 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3525: 00420175 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3526: 002fecc1 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3527: 00ae4314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3528: 00a315d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v_mask │ │ │ │ 3529: 0045d935 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3530: 006ccca9 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3531: 005f52f9 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3532: 006b6ac9 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3530: 006ccd59 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3531: 005f53a9 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3532: 006b6b79 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3533: 00b3f0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3534: 00a0a4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3535: 00aef708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3536: 005337c5 430 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_b │ │ │ │ 3537: 00ae5284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3538: 00b3dc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3539: 009d0bf0 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ 3540: 00533ccd 468 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_d │ │ │ │ - 3541: 00724575 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3541: 00724625 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3542: 0049e089 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3543: 0026a021 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3544: 003eec99 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3545: 00723c75 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3546: 006c48ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3545: 00723d25 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3546: 006c495d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3547: 00a0a0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3548: 003807a9 304 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3549: 00533975 426 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_h │ │ │ │ 3550: 004e2b55 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3551: 006ab3d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3551: 006ab481 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3552: 00471b11 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3553: 00b3f4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3554: 00741649 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3554: 007416f9 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3555: 00b3f586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3556: 0046cf5d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3557: 00af2e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3558: 0026a889 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3559: 005fb9fd 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3559: 005fbaad 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3560: 0038aaf5 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3561: 006ac21d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3561: 006ac2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3562: 00519bdd 66 FUNC GLOBAL DEFAULT 12 helper_fleq_d │ │ │ │ 3563: 00ae32e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3564: 004eb895 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ 3565: 0051a3d5 116 FUNC GLOBAL DEFAULT 12 helper_fleq_h │ │ │ │ - 3566: 005c969d 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3566: 005c974d 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3567: 00533b21 426 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_w │ │ │ │ - 3568: 005f5ca5 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3569: 0087b4d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3568: 005f5d55 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3569: 0087b580 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3570: 00b3ed74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3571: 006a9f19 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3571: 006a9fc9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3572: 00b3f30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3573: 00b40108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3574: 00b3dc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3575: 005e5b7d 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3576: 005e0d41 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ - 3577: 0087b4c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3575: 005e5c2d 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3576: 005e0df1 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3577: 0087b578 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3578: 00af0584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ - 3579: 005c7e21 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3579: 005c7ed1 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3580: 00b3f37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3581: 00543619 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_b │ │ │ │ 3582: 00af3b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3583: 00ae55f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ 3584: 005436f1 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_d │ │ │ │ - 3585: 005f5155 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3585: 005f5205 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3586: 00aeb1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3587: 00297ad1 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ 3588: 00519605 92 FUNC GLOBAL DEFAULT 12 helper_fleq_s │ │ │ │ - 3589: 006deba1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3589: 006dec51 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3590: 00a3f8b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_b │ │ │ │ 3591: 0044d2fd 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3592: 004de321 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3593: 003f4735 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3594: 00543661 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_h │ │ │ │ 3595: 00aeef18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3596: 00a3f728 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_d │ │ │ │ 3597: 00b3e06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3598: 00720969 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3598: 00720a19 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3599: 0040b3dd 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3600: 00a3f830 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_h │ │ │ │ 3601: 002c8cc9 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3602: 00b3f3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3603: 00af58d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3604: 006b7c99 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3604: 006b7d49 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3605: 003cbc91 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3606: 00450ef9 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3607: 006f4db5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3607: 006f4e65 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3608: 00492209 22 FUNC GLOBAL DEFAULT 12 qemu_has_tunnel │ │ │ │ 3609: 0046e589 1676 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3610: 005e51d9 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3610: 005e5289 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3611: 002e9299 80 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3612: 00b3d4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3613: 00b2db9c 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3614: 00b3dbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3615: 00709925 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3615: 007099d5 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ 3616: 00a43610 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_d │ │ │ │ - 3617: 00606a31 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3617: 00606ae1 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3618: 00aeecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3619: 005436a9 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_w │ │ │ │ 3620: 00a43718 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_h │ │ │ │ 3621: 004e8b21 216 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3622: 00a3f7ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_w │ │ │ │ - 3623: 006fc945 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3623: 006fc9f5 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3624: 00a5e42c 708 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3625: 007344a5 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3625: 00734555 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3626: 00b3d738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3627: 00b3efc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3628: 0072ea8d 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3628: 0072eb3d 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3629: 00b3f69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3630: 00af6a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3631: 002d6841 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3632: 00b3e840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 3633: 0029dce1 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3634: 00735661 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3634: 00735711 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3635: 00b3dfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3636: 00ae4c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3637: 00b3d5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3638: 00b3ea68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3639: 004b6755 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3640: 00a43694 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_w │ │ │ │ 3641: 00b3edc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ @@ -3647,128 +3647,128 @@ │ │ │ │ 3643: 00b3e81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_CHECKSUM_CHANGE_DSTATE │ │ │ │ 3644: 00b3d970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3645: 00b3eae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3646: 00b3f7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3647: 00af6b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3648: 0043c4ed 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3649: 004e9c79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3650: 0065a0b5 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3651: 0071f009 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3650: 0065a165 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3651: 0071f0b9 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3652: 00a595c8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3653: 00b3f05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3654: 009d0118 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3655: 00af3fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3656: 00b3d846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3657: 00af6294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3658: 00af715c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3659: 00b3d840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3660: 00722f59 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3660: 00723009 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3661: 004d0981 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3662: 00b3ed86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3663: 00b3e3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3664: 00af6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3665: 00af1b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3666: 00b3f134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3667: 002ffba9 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3668: 004f539d 66 FUNC GLOBAL DEFAULT 12 pmp_update_rule_nums │ │ │ │ 3669: 00ae2830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3670: 00367a2d 4 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3671: 0073adc9 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3671: 0073ae79 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3672: 00aef458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3673: 00433d6d 912 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 3674: 006139ad 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3674: 00613a5d 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3675: 00b3d6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3676: 0068283d 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3676: 006828ed 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3677: 002c3add 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3678: 00af366c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3679: 00ae4144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3680: 00ae5e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3681: 00aed38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3682: 004de3a5 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3683: 007251e5 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3684: 006dbf11 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3683: 00725295 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3684: 006dbfc1 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3685: 00b3d85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3686: 004626d1 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3687: 005f9ded 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3687: 005f9e9d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3688: 00ae5264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3689: 00b3fa4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3690: 005e0525 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3690: 005e05d5 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3691: 004e8c91 58 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3692: 00b3f00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 3693: 004d72d5 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3694: 00a35a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs1r_v │ │ │ │ 3695: 00b3ec3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3696: 0074567d 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3696: 0074572d 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3697: 002a1331 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3698: 0050f641 156 FUNC GLOBAL DEFAULT 12 cpu_get_bcfien │ │ │ │ 3699: 00af42e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3700: 0043f491 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3701: 00b3efe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3702: 006c42c5 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3702: 006c4375 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3703: 00b3d83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3704: 002fab65 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3705: 00416969 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3706: 00b3e392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3707: 006c271d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3707: 006c27cd 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3708: 00396c49 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3709: 00737275 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3709: 00737325 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3710: 00ae80b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3711: 006e2be1 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3711: 006e2c91 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3712: 00a4a90c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_b │ │ │ │ 3713: 004627fd 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3714: 00af8c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3715: 0074f33d 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3715: 0074f3ed 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3716: 00b3e066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3717: 0046ad0d 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3718: 00273a4d 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3719: 00b3f662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3720: 0071f049 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3720: 0071f0f9 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3721: 004f4391 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3722: 0070f559 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3722: 0070f609 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3723: 0047bd85 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3724: 00b3ed28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3725: 00b4006c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3726: 00b40140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ 3727: 00a4a888 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_h │ │ │ │ - 3728: 00707665 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3728: 00707715 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3729: 009cd304 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3730: 00af8214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3731: 009cf1b8 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3732: 009cf068 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3733: 00b3ed7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3734: 00283cd5 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3735: 0053758d 488 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_b │ │ │ │ - 3736: 006d4aa1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3736: 006d4b51 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3737: 00ae53e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3738: 00ae6958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3739: 0054546d 314 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_h │ │ │ │ 3740: 00537b6d 518 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_d │ │ │ │ 3741: 00b3dfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3742: 006942c9 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3743: 006c314d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3742: 00694379 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3743: 006c31fd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3744: 00af9ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3745: 00537775 508 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_h │ │ │ │ 3746: 00af2854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3747: 00b3eeec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3748: 006f20f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3748: 006f21a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3749: 00b3d8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3750: 00a421f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_d │ │ │ │ 3751: 00328775 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3752: 0073dae5 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3752: 0073db95 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3753: 004d4aad 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3754: 00b3ee4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3755: 00a4a804 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_w │ │ │ │ 3756: 00a422fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_h │ │ │ │ 3757: 00af8f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3758: 005455a9 336 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_w │ │ │ │ 3759: 00af4254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3760: 006ad7f9 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3760: 006ad8a9 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3761: 004257f5 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3762: 00ae299c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3763: 006fcb55 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3763: 006fcc05 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3764: 004d7ea1 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3765: 00b3e4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3766: 004d4a51 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3767: 00537971 508 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_w │ │ │ │ 3768: 009cf1e4 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3769: 00b3e2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3770: 00aecbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ @@ -3776,68 +3776,68 @@ │ │ │ │ 3772: 002d5f55 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3773: 00ae5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3774: 00af1a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3775: 00b3d9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3776: 00a42278 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_w │ │ │ │ 3777: 00af0dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3778: 00b3f98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3779: 006106b9 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3779: 00610769 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3780: 004e32f1 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3781: 00aec0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3782: 00a3e180 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmor_mm │ │ │ │ 3783: 0045854d 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3784: 00a4e038 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_h │ │ │ │ 3785: 009cf24c 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3786: 00a47ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_h │ │ │ │ 3787: 00b40116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3788: 00b3f79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3789: 00af32fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3790: 00744879 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3790: 00744929 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3791: 00ae2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3792: 00487cb5 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3793: 00b3e968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3794: 005c9315 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3795: 006f2da5 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3794: 005c93c5 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3795: 006f2e55 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3796: 00b3f4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3797: 00b3f10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3798: 004ea06d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3799: 003c2175 268 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3800: 00b3fa68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3801: 00a4dfb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_w │ │ │ │ 3802: 00af0e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3803: 0074d4e9 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3803: 0074d599 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3804: 00ae5fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3805: 00a47e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_w │ │ │ │ 3806: 004184d1 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3807: 00b3ee98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3808: 00b3ed1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3809: 00b3ef02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3810: 00b3f440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3811: 00af5e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3812: 00b3fade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3813: 00b3da36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3814: 00b3dd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3815: 006b9259 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3815: 006b9309 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3816: 004f485d 688 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3817: 00384d31 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3818: 00b3f2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3819: 00b3dab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3820: 00af8484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3821: 00af5cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3822: 00a0c0d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3823: 00af835c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3824: 00b3ecfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ - 3825: 0070ece1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3825: 0070ed91 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ 3826: 00426885 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3827: 006d7681 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3827: 006d7731 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3828: 00b3e02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3829: 00ae87c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3830: 006b0ecd 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3830: 006b0f7d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3831: 00ae7d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3832: 006a8a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3832: 006a8b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3833: 00b3e386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3834: 00a35e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_b │ │ │ │ 3835: 00b3dec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3836: 004de42d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3837: 00a35c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_d │ │ │ │ 3838: 0043b72d 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3839: 00aeac10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ @@ -3846,15 +3846,15 @@ │ │ │ │ 3842: 00a35d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_h │ │ │ │ 3843: 00ae8084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3844: 00a0acb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3845: 00b3f3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3846: 00b3f944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3847: 00ae9af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3848: 00af7cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3849: 006e26f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3849: 006e27a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3850: 00b3ec34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3851: 00af0134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3852: 0029ea6d 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3853: 00b3e326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3854: 00ae620c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3855: 0036c1c9 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ 3856: 004d9685 720 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ @@ -3863,145 +3863,145 @@ │ │ │ │ 3859: 00ae9580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3860: 00ae2c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3861: 00b3e074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3862: 002a6261 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3863: 00a35cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_w │ │ │ │ 3864: 00b3f86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3865: 0038d8fd 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3866: 006347dd 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3866: 0063488d 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3867: 00b3efa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3868: 00af2824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3869: 005dbb9d 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3869: 005dbc4d 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3870: 00ae4524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3871: 00aeb750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3872: 00aecb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3873: 00a46580 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_b │ │ │ │ 3874: 00b3d946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3875: 00a57440 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3876: 00698aa9 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3876: 00698b59 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3877: 00aee308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3878: 00ae9670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 3879: 004cb691 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3880: 00a464fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_h │ │ │ │ 3881: 00afa734 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3882: 00b3eeaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3883: 00aeeb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3884: 005e432d 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3885: 0063bb01 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3886: 0073e015 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3884: 005e43dd 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3885: 0063bbb1 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3886: 0073e0c5 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3887: 004a4ca9 104 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3888: 004e8ab1 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3889: 006a7f95 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3889: 006a8045 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3890: 00ae652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3891: 00af5508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 3892: 004eaf95 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3893: 002c4759 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3894: 0033166d 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3895: 006f0ca9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3895: 006f0d59 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3896: 00a46478 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_w │ │ │ │ 3897: 00347d89 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3898: 00af6480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3899: 00ae89d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3900: 00af5bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3901: 00297c15 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3902: 00aee3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3903: 00aeb9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3904: 009d022c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3905: 00b3f46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3906: 004efd41 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3907: 0049cc6d 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3908: 006e6fd1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3908: 006e7081 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3909: 002a04f9 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3910: 00b3ee44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3911: 00b3f162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3912: 00b3f2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 3913: 004a7b55 28 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3914: 00b3e3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3915: 00aeead8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3916: 00af361c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3917: 00ae8674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3918: 00ae4e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3919: 00b3eacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3920: 006e0645 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3920: 006e06f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3921: 00b3f28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ 3922: 00b3f66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3923: 00aee4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3924: 00af4098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3925: 00a0ac34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3926: 00ae4638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3927: 00af1504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3928: 00af31dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3929: 00a00a3c 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3930: 00b3e1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3931: 00a00abc 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3932: 00ae7f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3933: 00a00acc 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3934: 00ae6abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3935: 00658895 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3935: 00658945 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3936: 003e6019 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3937: 006b8db9 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3937: 006b8e69 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3938: 00af8648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3939: 006d31c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3940: 005f9f55 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3941: 006d3e61 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 3942: 005c062d 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 3939: 006d3271 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3940: 005fa005 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3941: 006d3f11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3942: 005c06dd 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3943: 00473475 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3944: 00b3e79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3945: 00b3d956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3946: 00ae662c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3947: 00462755 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3948: 00a09aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3949: 0062c475 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3949: 0062c525 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3950: 004a5af5 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3951: 00b3f0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3952: 003cca99 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ - 3953: 005ff019 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ + 3953: 005ff0c9 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ 3954: 003f4ea1 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3955: 00ae94d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3956: 002a1d49 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3957: 0049609d 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 3958: 00af1804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3959: 006971a5 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3959: 00697255 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3960: 00b3d77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3961: 00aeaa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3962: 0062a269 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3962: 0062a319 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3963: 00af6ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3964: 00ae1a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3965: 00aeaa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3966: 00754dfd 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3966: 00754ead 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3967: 00a39848 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_b │ │ │ │ 3968: 00ae3644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3969: 006bba9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3969: 006bbb4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3970: 0046b755 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3971: 00385845 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 3972: 00a396bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_d │ │ │ │ - 3973: 0071ee39 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3973: 0071eee9 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3974: 0046cdf5 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3975: 00aef488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3976: 00b3dace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3977: 00ae6968 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3978: 00a0f800 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3979: 004a4bd9 208 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3980: 00701c11 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3980: 00701cc1 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 3981: 004d6491 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 3982: 00af0a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ 3983: 00a397c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_h │ │ │ │ - 3984: 005a2259 196 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ + 3984: 005a2309 196 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ 3985: 00af5a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3986: 004632ed 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ - 3987: 005a2431 56 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ + 3987: 005a24e1 56 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ 3988: 00b3d6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3989: 00b3d493 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3990: 00a3e624 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_b │ │ │ │ 3991: 00b3f952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3992: 00367b09 14 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 3993: 009d0294 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3994: 00a3e498 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_d │ │ │ │ 3995: 00b3ed54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3996: 005db6b1 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3996: 005db761 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3997: 00ae8a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3998: 00a3e5a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_h │ │ │ │ 3999: 00536b19 284 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_b │ │ │ │ 4000: 0055c861 400 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_b │ │ │ │ 4001: 00b3f478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 4002: 00a39740 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_w │ │ │ │ 4003: 00b3e06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ @@ -4017,22 +4017,22 @@ │ │ │ │ 4013: 0040cca9 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 4014: 0055c9f1 306 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_h │ │ │ │ 4015: 00a52028 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw │ │ │ │ 4016: 003ffaf9 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 4017: 00b3f01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 4018: 00b3f3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 4019: 009cf108 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 4020: 0072dc25 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 4020: 0072dcd5 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 4021: 00af3fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 4022: 00b1c6a8 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 4023: 00269c9d 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 4024: 00a3e51c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_w │ │ │ │ 4025: 00a47fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_h │ │ │ │ 4026: 00b3dc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 4027: 0073e53d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4027: 0073e5ed 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4028: 00af0454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4029: 00a0d67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 4030: 004e5dd1 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 4031: 0034661d 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4032: 00b3f0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4033: 004dcfa5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4034: 00536d45 316 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_w │ │ │ │ @@ -4041,475 +4041,475 @@ │ │ │ │ 4037: 0055cb25 306 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_w │ │ │ │ 4038: 00ae46f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 4039: 00b3efe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4040: 0029e9b1 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4041: 004f0ac5 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4042: 00b3d56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4043: 00b3f8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 4044: 0070cc75 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4045: 0074511d 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4044: 0070cd25 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4045: 007451cd 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 4046: 00af6348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_BYTE_EVENT │ │ │ │ 4047: 00a47f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_w │ │ │ │ 4048: 00288589 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 4049: 00b3eb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_WRITE_BLOCK_DSTATE │ │ │ │ 4050: 00b3e9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 4051: 006c04a5 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4051: 006c0555 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4052: 00af35dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 4053: 00aeed78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4054: 002e4905 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 4055: 00b3e598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4056: 006b67c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4056: 006b6875 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4057: 00299881 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 4058: 003f3665 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4059: 0073b821 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4059: 0073b8d1 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4060: 00aec280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 4061: 00b3d628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4062: 00b3ea50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4063: 00ae9100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4064: 00268d79 16 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4065: 00b3f9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4066: 00ae8af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 4067: 006cc4cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4067: 006cc57d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4068: 00420f15 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 4069: 00364235 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 4070: 004423a1 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4071: 00348349 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 4072: 00a0abb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 4073: 00af3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4074: 00471ac5 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4075: 0074d205 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4076: 0060ad15 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4075: 0074d2b5 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4076: 0060adc5 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 4077: 00b3eaa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4078: 00b3f128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 4079: 0029412d 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4080: 006c956d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4080: 006c961d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4081: 00b3d954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4082: 00aee968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4083: 00af1954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4084: 00b3d81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4085: 00aeb0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 4086: 00b3f146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4087: 00b3d8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4088: 00630fed 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4089: 00742ed5 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4090: 0063a2bd 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4088: 0063109d 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4089: 00742f85 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4090: 0063a36d 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4091: 00b3fa46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4092: 0045344d 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4093: 00ae3b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4094: 00aecd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4095: 00aeed48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 4096: 00345db1 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 4097: 004eb941 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4098: 00af6580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4099: 00b3e15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 4100: 00a06c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4101: 00b3e492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4102: 007096dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4102: 0070978d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 4103: 00b3db20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4104: 00a4e3d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vf │ │ │ │ 4105: 0026a821 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4106: 00aef058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4107: 006dbc6d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4107: 006dbd1d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4108: 00af8224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4109: 00700195 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4109: 00700245 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4110: 00af8424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4111: 002a713d 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4112: 00aeb790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4113: 00afa258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4114: 004dd2a9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4115: 006c6869 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4115: 006c6919 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4116: 00af75d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4117: 006f29dd 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4117: 006f2a8d 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4118: 00af2024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4119: 00ae4868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4120: 00a47cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vv │ │ │ │ 4121: 00b3e172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4122: 00aeb4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 4123: 006b6209 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4123: 006b62b9 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4124: 00b3eba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4125: 00732ea9 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4125: 00732f59 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4126: 00b3de6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4127: 00af61c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4128: 006e6649 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4128: 006e66f9 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4129: 00af3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4130: 004dd025 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4131: 00492269 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4132: 005cf46d 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4132: 005cf51d 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4133: 00aef5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 4134: 004dffa5 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4135: 006c71cd 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4135: 006c727d 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4136: 00af7770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4137: 002d90b5 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4138: 0071d161 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4139: 006d5965 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4140: 00600e75 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4138: 0071d211 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4139: 006d5a15 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4140: 00600f25 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4141: 00b3e638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4142: 00af1924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4143: 0042ee41 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 4144: 005e0599 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4144: 005e0649 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4145: 00293f4d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4146: 00afa03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4147: 00b3e3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 4148: 004459a1 504 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4149: 00b3d4b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4150: 00b3ddc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4151: 0045ca95 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 4152: 00b3d508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 4153: 00ae70d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4154: 00b3f992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4155: 00af68fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4156: 0046b969 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4157: 004458ed 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4158: 00b3f1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4159: 00730b39 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4160: 006eb531 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4161: 00738b25 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4159: 00730be9 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4160: 006eb5e1 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4161: 00738bd5 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4162: 00445c59 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4163: 006f8ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4163: 006f8e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4164: 00498f7d 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4165: 00ae2e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4166: 006f2d15 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4167: 006cdd6d 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4166: 006f2dc5 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4167: 006cde1d 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4168: 00b3da0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4169: 00b3efdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ - 4170: 005a71a5 388 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ + 4170: 005a7255 388 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ 4171: 00b3dc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4172: 009cf658 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4173: 00b3d51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4174: 00b3ede0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4175: 00b3dd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4176: 00b3ef14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ 4177: 004eb7b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4178: 0054f2f5 304 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_d │ │ │ │ 4179: 00445b99 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4180: 00b3ea56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4181: 00438559 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4182: 00ae5bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4183: 00a06bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4184: 0063f0b5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4184: 0063f165 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ 4185: 0054f0d5 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_h │ │ │ │ - 4186: 0074f429 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4186: 0074f4d9 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4187: 00af88d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4188: 00b3d964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4189: 005c021d 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4189: 005c02cd 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4190: 00af79dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4191: 00af1634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4192: 006ed961 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4192: 006eda11 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4193: 00a0ec24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4194: 00445c19 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4195: 00b3d662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4196: 003312dd 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4197: 00a31b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v │ │ │ │ 4198: 009cf318 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4199: 00aee7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4200: 006b8831 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4200: 006b88e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4201: 0045d701 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4202: 00af69bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4203: 002a32b9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4204: 006d38cd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4204: 006d397d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4205: 0054f1e5 272 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_w │ │ │ │ - 4206: 006e7429 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4206: 006e74d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4207: 00ae39f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4208: 00b3dc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4209: 006acb05 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4209: 006acbb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4210: 00af7c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4211: 00af7dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4212: 0061d6a9 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4212: 0061d759 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4213: 00b3f04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4214: 00b3fadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4215: 00b3dbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4216: 00aefd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4217: 00af6620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4218: 00b3f086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4219: 004dd32d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4220: 0070dfed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4220: 0070e09d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4221: 00af6e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4222: 00b3e780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4223: 006ae21d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4224: 006bc88d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4223: 006ae2cd 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4224: 006bc93d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4225: 00af1e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4226: 006a8ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4226: 006a8b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4227: 00af834c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4228: 00b3e57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4229: 00af5278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4230: 00b3e54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4231: 00ae9f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4232: 006add5d 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4232: 006ade0d 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4233: 009cf94c 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4234: 003cf351 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4235: 00af2c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4236: 00b3f68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4237: 00b3d9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_WRITE_DSTATE │ │ │ │ 4238: 003c2ea9 2 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4239: 006a0f51 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4239: 006a1001 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4240: 00b3ef4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4241: 00a35228 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re8_v │ │ │ │ - 4242: 006e0851 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4242: 006e0901 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4243: 00af3b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4244: 006cf7e9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4245: 006e7be9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4246: 0085a42c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4244: 006cf899 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4245: 006e7c99 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4246: 0085a4dc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4247: 00386da1 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4248: 003fb461 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4249: 00af5f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4250: 006c8f19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4250: 006c8fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4251: 00af9838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 4252: 00557a35 264 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_b │ │ │ │ - 4253: 00731591 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4253: 00731641 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4254: 00a440e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_b │ │ │ │ 4255: 0042e935 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ 4256: 00557d39 278 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_d │ │ │ │ - 4257: 006e258d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4257: 006e263d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4258: 00aea0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4259: 00a43f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_d │ │ │ │ 4260: 00a07508 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4261: 00ae8bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4262: 0046007d 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ 4263: 00557b3d 256 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_h │ │ │ │ - 4264: 007100f1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4264: 007101a1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4265: 00ae4264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4266: 00b3f960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ 4267: 00a44060 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_h │ │ │ │ 4268: 004dd5d5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4269: 004645cd 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4270: 005cf1bd 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4271: 0072e9f1 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4270: 005cf26d 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4271: 0072eaa1 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4272: 00aef6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4273: 006c8789 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4273: 006c8839 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4274: 00b3e68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4275: 00ae9d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4276: 0043300d 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4277: 00b3eb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4278: 006fcc09 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4278: 006fccb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4279: 00b3ea96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4280: 00b1c048 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4281: 00b3f82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4282: 00b3dc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4283: 00425045 344 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4284: 00746bb1 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4284: 00746c61 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4285: 00aee728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4286: 00b3dcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4287: 00aec040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4288: 00b3d5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4289: 00557c3d 252 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_w │ │ │ │ 4290: 002d5d6d 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4291: 00a43fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_w │ │ │ │ 4292: 00af8274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4293: 002f747d 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ - 4294: 005a5045 378 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ + 4294: 005a50f5 378 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ 4295: 00afa428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4296: 00a0c158 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4297: 006f2041 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4298: 00728899 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4297: 006f20f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4298: 00728949 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4299: 00b3e1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ - 4300: 005a5409 318 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ + 4300: 005a54b9 318 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ 4301: 004ee6ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4302: 00aee3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4303: 00b4009c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4304: 006a83cd 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4304: 006a847d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4305: 00449dc9 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4306: 0044d6ad 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ - 4307: 005a51c1 276 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ + 4307: 005a5271 276 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ 4308: 00aeadd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4309: 00b3ed10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4310: 00ae9630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4311: 00b3f096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4312: 006fb365 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4312: 006fb415 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4313: 00ae5584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4314: 00ae7178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4315: 00713735 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4316: 0087b4a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4315: 007137e5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4316: 0087b558 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4317: 00ae2a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4318: 00aef5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4319: 002a192d 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4320: 0073c299 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4320: 0073c349 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4321: 002c41d5 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4322: 00ae47a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4323: 0073a949 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4324: 00694f31 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4325: 005e58b5 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4323: 0073a9f9 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4324: 00694fe1 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4325: 005e5965 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4326: 0038ac11 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4327: 006bf83d 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4328: 006402d5 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4329: 005a52d5 308 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ - 4330: 0061e05d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4327: 006bf8ed 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4328: 00640385 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4329: 005a5385 308 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ + 4330: 0061e10d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4331: 00b3f40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4332: 0074160d 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4333: 00631649 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 4334: 006f773d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4335: 007118dd 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4332: 007416bd 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4333: 006316f9 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4334: 006f77ed 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4335: 0071198d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4336: 002d3551 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4337: 0072dcf1 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4337: 0072dda1 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4338: 00af90fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4339: 0048e275 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4340: 006f9319 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4340: 006f93c9 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4341: 00af3fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4342: 006f1455 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4342: 006f1505 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4343: 00b3d4ba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4344: 00b1adfc 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4345: 003904c9 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4346: 00b3fb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4347: 00aeb3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4348: 004b6751 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4349: 00b3d1dc 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ 4350: 00426921 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4351: 0071da61 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4351: 0071db11 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4352: 00a06b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4353: 00b3f18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4354: 00b3e662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4355: 00b3d6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4356: 00b3dc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4357: 00af9fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4358: 0029a491 168 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4359: 006ddc15 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4360: 0074a4c9 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4359: 006ddcc5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4360: 0074a579 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4361: 00af88e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4362: 00754fc1 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4362: 00755071 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4363: 00aed30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 4364: 006c6a0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4364: 006c6abd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4365: 00aeba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4366: 00ae86c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4367: 00b3f184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4368: 006318a5 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4368: 00631955 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4369: 00417f6d 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4370: 004242a1 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4371: 0074878d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4371: 0074883d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4372: 004d6441 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4373: 00b3ea36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4374: 0044d495 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4375: 00b3e60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4376: 00b3d676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4377: 00b3eb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4378: 004f26d5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4379: 009cfa50 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4380: 003c71b5 42 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4381: 00af7740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4382: 00b3f6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4383: 00b3fb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4384: 0063a531 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4384: 0063a5e1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4385: 00aeab20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4386: 007047ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4386: 0070485d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4387: 00af338c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4388: 00ae1ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4389: 003f0f95 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4390: 004dd659 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4391: 005e27d1 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4391: 005e2881 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4392: 00ae6818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4393: 006338b9 96 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4393: 00633969 96 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4394: 00b3e51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4395: 00b3eec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4396: 00642845 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4397: 006fcc81 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4396: 006428f5 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4397: 006fcd31 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4398: 00af8bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 4399: 006ee6b1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4399: 006ee761 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4400: 00a51974 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsi │ │ │ │ 4401: 00af7a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4402: 006c691d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4403: 006d0065 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4404: 0072e89d 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4402: 006c69cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4403: 006d0115 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4404: 0072e94d 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4405: 004f1ec9 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4406: 00ae7268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4407: 00b3e18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4408: 006d8ae9 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4409: 0063a619 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4408: 006d8b99 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4409: 0063a6c9 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4410: 0046d891 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4411: 004d6fa9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4412: 00390ef9 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4413: 0074f845 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4413: 0074f8f5 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4414: 003ffad9 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4415: 008e4a1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4415: 008e4acc 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4416: 00b3db96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4417: 002d1285 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4418: 00b3f442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4419: 0043b109 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4420: 0043ba41 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4421: 00aead10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4422: 00ae2480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4423: 00694c01 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4423: 00694cb1 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4424: 00ae7f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4425: 00694d89 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4425: 00694e39 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4426: 00aeae30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4427: 00b3e40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4428: 00ae62dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4429: 00b3e9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4430: 00ae2800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4431: 0073b435 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4431: 0073b4e5 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4432: 00af4544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4433: 00b3fb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4434: 00425775 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4435: 00b3e004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4436: 00b3d65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4437: 0073df21 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4438: 00631291 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4439: 006fb6c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4437: 0073dfd1 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4438: 00631341 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4439: 006fb779 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4440: 00ae2e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4441: 005aaba1 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4441: 005aac51 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4442: 00b3dff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4443: 00b3ee5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4444: 00b3e35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_UPDATE_DSTATE │ │ │ │ 4445: 00ae9b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4446: 006a0d61 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4446: 006a0e11 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4447: 00b3f1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4448: 0055a959 52 FUNC GLOBAL DEFAULT 12 helper_vmsif_m │ │ │ │ 4449: 005185ad 348 FUNC GLOBAL DEFAULT 12 riscv_csrr_i128 │ │ │ │ 4450: 00b3d8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4451: 00af907c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4452: 00453db9 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4453: 00b1c198 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4454: 00718b59 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4455: 006db5a5 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4454: 00718c09 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4455: 006db655 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4456: 004d6ee9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4457: 004b679d 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4458: 00ae7238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4459: 00ae8ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4460: 00b3fb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4461: 00b3e534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4462: 00693c85 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4462: 00693d35 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4463: 00ae5fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4464: 00661679 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4464: 00661729 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4465: 00a0f77c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4466: 00b2db1c 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4467: 00af8d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4468: 00b3e590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4469: 00ae8894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4470: 00b3e86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_DSTATE │ │ │ │ 4471: 00b3edc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4472: 00af9bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4473: 00b3e1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4474: 006ac691 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4474: 006ac741 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4475: 00ae1fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4476: 00ae71c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ 4477: 00aeaf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_FLUSH_QUEUE_EVENT │ │ │ │ - 4478: 00737831 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4478: 007378e1 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4479: 00aee8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4480: 00ae2c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4481: 006cb785 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4481: 006cb835 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4482: 00aec1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4483: 00ae9240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4484: 008e4a5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4485: 006acb7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4484: 008e4b0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4485: 006acc2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4486: 00af7e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ 4487: 00b1af10 4 OBJECT GLOBAL DEFAULT 25 sig_file │ │ │ │ - 4488: 00610c99 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4488: 00610d49 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4489: 00af8398 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4490: 005cfabd 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4490: 005cfb6d 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4491: 00b3d866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ 4492: 00a46268 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_b │ │ │ │ - 4493: 00707401 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4493: 007074b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4494: 0038f9bd 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4495: 00afa5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4496: 006dcc1d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4496: 006dcccd 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4497: 00af702c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ 4498: 004a7fb9 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4499: 00720289 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4499: 00720339 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4500: 003f9ce5 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4501: 002f76f5 152 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4502: 006b8fd5 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4503: 005f0b51 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4504: 0070a6dd 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4502: 006b9085 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4503: 005f0c01 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4504: 0070a78d 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4505: 004e8fa1 240 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4506: 0053f979 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_b │ │ │ │ 4507: 00a461e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_h │ │ │ │ 4508: 00b3ef0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4509: 0053fa51 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_d │ │ │ │ 4510: 00a0d700 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4511: 00aee958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ @@ -4527,50 +4527,50 @@ │ │ │ │ 4523: 009b9db8 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4524: 00b3f444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4525: 00aed2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4526: 00b3e766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4527: 00b3e6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4528: 00a46160 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_w │ │ │ │ 4529: 00af4df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4530: 0070d451 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4530: 0070d501 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4531: 00af31bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4532: 00a0ffbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4533: 00464679 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 4534: 006d8c51 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4534: 006d8d01 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4535: 00b3e946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4536: 00b3d482 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4537: 00af3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4538: 0053fa09 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_w │ │ │ │ 4539: 00af8378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4540: 00345625 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4541: 00b3f46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4542: 00aeca9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4543: 00335eb5 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4544: 007283b1 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4544: 00728461 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4545: 00b3f48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4546: 006d1ca9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4546: 006d1d59 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4547: 00b3de0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4548: 00b3d60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4549: 00b3f1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4550: 006c1061 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4550: 006c1111 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ 4551: 00b3e352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_IOPORT_WRITE_DSTATE │ │ │ │ - 4552: 005f5121 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4552: 005f51d1 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4553: 0043ab1d 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4554: 00b3e072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4555: 004d9c85 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4556: 00af3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4557: 004cae99 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4558: 00449e65 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4559: 00b1bd88 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4560: 00b3f272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4561: 00b3f95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4562: 00b3e854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4563: 00af718c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4564: 007272d1 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4565: 0069ae61 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4564: 00727381 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4565: 0069af11 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4566: 00af97e8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4567: 00b3f488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4568: 00b3f6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4569: 00a060b0 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4570: 00b3de5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4571: 00b3e600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4572: 00af1614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ @@ -4581,347 +4581,347 @@ │ │ │ │ 4577: 004eac49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4578: 002d086d 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4579: 00aecafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4580: 00af2154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4581: 00af0004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4582: 0029f961 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4583: 002a10ad 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4584: 006f3075 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4584: 006f3125 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ 4585: 00549e79 296 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_h │ │ │ │ - 4586: 0071390d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4586: 007139bd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4587: 00ae5f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4588: 00af6a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4589: 007055d5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4589: 00705685 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4590: 00a3f284 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_b │ │ │ │ 4591: 00a372a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_16_v │ │ │ │ - 4592: 006d85e1 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4592: 006d8691 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4593: 004c0f7d 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4594: 00a3f0f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_d │ │ │ │ 4595: 00b3e078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4596: 0074efcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4596: 0074f07d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4597: 00aee898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4598: 00518fb5 42 FUNC GLOBAL DEFAULT 12 helper_fnmsub_d │ │ │ │ 4599: 00b3f244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4600: 0063650d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4600: 006365bd 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4601: 002d1389 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4602: 004e9d39 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4603: 00a3f200 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_h │ │ │ │ - 4604: 0062a38d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4604: 0062a43d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4605: 002838f1 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4606: 00b3fa60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4607: 002d0569 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4608: 00aef3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4609: 006ad339 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4609: 006ad3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4610: 00b3f61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4611: 00b3d68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4612: 00518fe1 194 FUNC GLOBAL DEFAULT 12 helper_fnmsub_h │ │ │ │ 4613: 0043a60d 104 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4614: 00af9868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4615: 00620395 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4615: 00620445 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4616: 00549fa1 294 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_w │ │ │ │ 4617: 002a5361 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4618: 004ed6dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ 4619: 00a331ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvtbf16_f_f_w │ │ │ │ - 4620: 006cf645 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4620: 006cf6f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4621: 00af0a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ 4622: 004990c1 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4623: 00af2334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4624: 00699571 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ + 4624: 00699621 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ 4625: 0047ec11 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4626: 002a6151 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4627: 00487371 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4628: 006fc555 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4629: 00744eed 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4628: 006fc605 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4629: 00744f9d 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4630: 00518f35 126 FUNC GLOBAL DEFAULT 12 helper_fnmsub_s │ │ │ │ 4631: 00af58f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4632: 004dafb1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4633: 003469dd 4712 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ 4634: 00a3f17c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_w │ │ │ │ - 4635: 006431c5 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4636: 00613539 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4637: 00717e19 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4638: 006f4a11 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4635: 00643275 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4636: 006135e9 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4637: 00717ec9 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4638: 006f4ac1 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4639: 0028a899 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4640: 00ae9d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4641: 0044d17d 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4642: 00b3e87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_CMD_DSTATE │ │ │ │ 4643: 002adf81 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4644: 00b3f758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4645: 005dbb99 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4645: 005dbc49 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4646: 009cd3f4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4647: 00af4cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4648: 004a5ddd 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4649: 00ae9a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4650: 0063af19 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4650: 0063afc9 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4651: 00af6ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4652: 006fb7b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4653: 006d80d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4652: 006fb869 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4653: 006d8181 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4654: 00af1874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4655: 00333cf5 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4656: 0041d2ed 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4657: 005e4775 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4657: 005e4825 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4658: 00b3fa9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4659: 00707995 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4659: 00707a45 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4660: 00ae2720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4661: 005e3071 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4661: 005e3121 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4662: 00555ff1 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_h │ │ │ │ 4663: 004a5db5 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4664: 004b1a25 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ - 4665: 005dbc31 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 4665: 005dbce1 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 4666: 00ae9a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4667: 002d82c5 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4668: 006acb41 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4668: 006acbf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4669: 00b3f214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4670: 00af56e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4671: 002a24b1 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4672: 00aeba10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4673: 006ab665 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4673: 006ab715 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ 4674: 0052f0c5 608 FUNC GLOBAL DEFAULT 12 helper_vl4re32_v │ │ │ │ - 4675: 00703ed1 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4675: 00703f81 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4676: 00b3f880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4677: 00b3e6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4678: 00af8758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4679: 00a0bbac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4680: 002836e1 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4681: 00519a09 24 FUNC GLOBAL DEFAULT 12 helper_fadd_d │ │ │ │ 4682: 00a385b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_b │ │ │ │ 4683: 003f9fed 388 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4684: 00a3842c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_d │ │ │ │ 4685: 004eaa09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4686: 00556105 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_w │ │ │ │ 4687: 00519e25 148 FUNC GLOBAL DEFAULT 12 helper_fadd_h │ │ │ │ 4688: 00ae649c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4689: 006c6a49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4689: 006c6af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4690: 00a56c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_lu │ │ │ │ 4691: 00a38534 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_h │ │ │ │ 4692: 00a0feb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4693: 00aeee88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4694: 002f0a29 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4695: 00ae3948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4696: 00a0eca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4697: 00445bd9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4698: 003cc2f5 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4699: 006daae1 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4699: 006dab91 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4700: 00ae83b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4701: 00b3e14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ 4702: 004f9dfd 272 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_distance_matrix │ │ │ │ - 4703: 00692709 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4704: 0072fb51 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4703: 006927b9 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4704: 0072fc01 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4705: 00519215 98 FUNC GLOBAL DEFAULT 12 helper_fadd_s │ │ │ │ 4706: 004eeb7d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4707: 00b3dade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4708: 00af3a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4709: 00290f11 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4710: 00ae1764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4711: 0047dab5 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4712: 0091dd8c 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4713: 00b3dc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4714: 00b3e0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4715: 006c6ac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4715: 006c6b71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4716: 00aecc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ 4717: 00a384b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_w │ │ │ │ - 4718: 006eb225 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4719: 006dbb0d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4718: 006eb2d5 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4719: 006dbbbd 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4720: 00ae6ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4721: 00b3f194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4722: 00534ae9 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_b │ │ │ │ 4723: 0041ce7d 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4724: 0046d9c9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4725: 00ae1784 76 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4726: 004d9d81 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4727: 00534bc1 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_d │ │ │ │ 4728: 009cfae4 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4729: 00b3e10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 4730: 00b3f3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4731: 00534b31 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_h │ │ │ │ 4732: 00ae19b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4733: 006d82ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4733: 006d839d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4734: 00525759 88 FUNC GLOBAL DEFAULT 12 helper_vlse16_v │ │ │ │ 4735: 00b3f4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4736: 00af40b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4737: 003fac91 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4738: 00ae5354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4739: 006dae21 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4739: 006daed1 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4740: 00345d15 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4741: 00aeb700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4742: 00b3d8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 4743: 004be769 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4744: 00b3d556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4745: 00728fa5 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4745: 00729055 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4746: 00ae2ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4747: 006adc9d 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4748: 006b94b9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4747: 006add4d 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4748: 006b9569 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4749: 00534b79 72 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_w │ │ │ │ 4750: 00af2994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4751: 0060f18d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4751: 0060f23d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4752: 004c2fdd 284 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4753: 006fcea5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4754: 00616655 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4755: 0063a9cd 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4756: 00744485 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4757: 006b1251 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4753: 006fcf55 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4754: 00616705 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4755: 0063aa7d 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4756: 00744535 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4757: 006b1301 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4758: 00b3ec4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4759: 00aefec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4760: 009c7fd0 64 OBJECT GLOBAL DEFAULT 21 vmstate_riscv_cpu │ │ │ │ 4761: 00268e71 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4762: 00713425 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4762: 007134d5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4763: 00aeeb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 4764: 00b3e8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REQUEST_CANCELLED_DSTATE │ │ │ │ - 4765: 005e7b51 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4766: 006c164d 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4767: 005cf15d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4765: 005e7c01 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4766: 006c16fd 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4767: 005cf20d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4768: 0038a361 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4769: 00b3d62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4770: 002ff5ed 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4771: 00afa348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4772: 0064032d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4772: 006403dd 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4773: 00b3d63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4774: 008391c0 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4775: 006e8681 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4776: 006fc9d5 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 4777: 005c7da1 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 4774: 00839270 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4775: 006e8731 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4776: 006fca85 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4777: 005c7e51 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 4778: 0050f94d 80 FUNC GLOBAL DEFAULT 12 riscv_cpu_all_pending │ │ │ │ 4779: 00ae7e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4780: 00700909 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4780: 007009b9 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4781: 00ae52d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4782: 00b3dfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4783: 0042fab5 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4784: 0071971d 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4784: 007197cd 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4785: 00398059 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4786: 007134a9 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4787: 007355d9 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4786: 00713559 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4787: 00735689 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ 4788: 0042f2f5 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4789: 00b3d56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4790: 00b3e11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4791: 0046fe65 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4792: 00453439 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4793: 005a7045 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ - 4794: 006e54f9 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4793: 005a70f5 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ + 4794: 006e55a9 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4795: 00b3f818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4796: 00aee5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_READ_EVENT │ │ │ │ 4797: 00b3f082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4798: 003bbcf5 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4799: 00b1c054 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4800: 00af5a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4801: 00af1cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4802: 00af07c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4803: 004317dd 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4804: 00ae4e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4805: 003f4529 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 4806: 00708469 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4806: 00708519 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4807: 0045c9cd 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4808: 00ae2d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4809: 00b3f09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4810: 00b3daf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4811: 00b3dcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4812: 00ae9f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4813: 00af7388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4814: 0061fb55 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4815: 006f2005 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 4816: 006f3fdd 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4814: 0061fc05 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4815: 006f20b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 4816: 006f408d 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4817: 00268c8d 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4818: 00ae637c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4819: 00b3dd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4820: 00739b4d 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 4821: 006a872d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4820: 00739bfd 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 4821: 006a87dd 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4822: 00ae4344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4823: 00b3dea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4824: 00650ebd 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4824: 00650f6d 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4825: 003d07b9 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4826: 00b3e4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4827: 006c0bc1 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4827: 006c0c71 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4828: 00b3e292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4829: 00746891 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4829: 00746941 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4830: 00ae4bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4831: 0063e891 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4831: 0063e941 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4832: 002d47a9 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4833: 00b3e684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4834: 0038d821 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4835: 00722e11 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4836: 006106a9 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4835: 00722ec1 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4836: 00610759 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 4837: 00aeb160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4838: 00af0054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 4839: 00ae9770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4840: 0044eac1 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4841: 00b3efc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4842: 00af32cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4843: 00aebd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4844: 00738119 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4844: 007381c9 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4845: 00b3e7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4846: 00b3ee28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4847: 0071f1d9 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4847: 0071f289 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4848: 002d7f15 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4849: 00b3e71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4850: 00283199 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4851: 00b3df2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4852: 00b2d938 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4853: 004f2875 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4854: 00b1b860 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 4855: 00b3dbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ 4856: 00a51d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsetvl │ │ │ │ - 4857: 0063afc9 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4858: 00692839 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4859: 006a818d 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4857: 0063b079 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4858: 006928e9 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4859: 006a823d 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 4860: 00433049 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 4861: 004e88b1 58 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4862: 00aefae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4863: 00b3f39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4864: 0044a3f1 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4865: 00b3e2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4866: 00b3f2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4867: 003f475d 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 4868: 004c1ec9 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4869: 006cf591 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4870: 0071f345 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4869: 006cf641 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4870: 0071f3f5 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4871: 00aed1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4872: 00ae5334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 4873: 00b3dc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_DSTATE │ │ │ │ 4874: 00b3f2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 4875: 00632b6d 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4875: 00632c1d 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4876: 00ae92e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4877: 00b3ea10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4878: 006d7a7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ - 4879: 006e145d 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ + 4878: 006d7b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4879: 006e150d 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ 4880: 00a593c4 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 4881: 0039247d 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ - 4882: 0063a74d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4883: 00615a01 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4882: 0063a7fd 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4883: 00615ab1 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4884: 00b3da9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4885: 003861d5 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 4886: 00b3db16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4887: 002ff2e5 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4888: 0052b761 504 FUNC GLOBAL DEFAULT 12 helper_vlxei64_64_v │ │ │ │ 4889: 002b4409 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4890: 005f5f31 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4890: 005f5fe1 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4891: 002a3859 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 4892: 003c2021 20 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 4893: 006d1829 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4893: 006d18d9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4894: 00b3e496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4895: 00b3d860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4896: 00615291 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4896: 00615341 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4897: 00399349 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4898: 003b195d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4899: 00b3d762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4900: 0046d765 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4901: 00aeb490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4902: 006d7d89 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4902: 006d7e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4903: 00ae82f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4904: 00b3e532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4905: 00ae2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4906: 00600225 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4906: 006002d5 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4907: 00af0644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 4908: 00aeeb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4909: 006d7c21 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4909: 006d7cd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 4910: 00448499 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4911: 00b3e9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4912: 00660de1 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4912: 00660e91 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 4913: 004d5b39 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ - 4914: 005ca121 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 4914: 005ca1d1 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 4915: 00b3f0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4916: 006fa125 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4916: 006fa1d5 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4917: 00aece4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4918: 0043ab95 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4919: 00b3e224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4920: 00af2174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4921: 00b3d522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4922: 00b3e2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4923: 00ae2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ @@ -4931,964 +4931,964 @@ │ │ │ │ 4927: 00b3f64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4928: 00b3deae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4929: 0048844d 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4930: 00386f91 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4931: 00aeefc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4932: 00b3e384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4933: 00488255 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4934: 005e0085 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4934: 005e0135 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4935: 00af5078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4936: 0073cc2d 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4936: 0073ccdd 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 4937: 004d44ed 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4938: 006f252d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4938: 006f25dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4939: 00aeec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4940: 00b3db4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4941: 00ae76a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4942: 00ae42c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4943: 003bb9f1 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4944: 0054667d 308 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_d │ │ │ │ 4945: 00b3e550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4946: 00386ea1 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4947: 00a0fa94 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 4948: 00546441 286 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_h │ │ │ │ 4949: 0051bc25 188 FUNC GLOBAL DEFAULT 12 helper_csrrw_i128 │ │ │ │ - 4950: 006fccf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4950: 006fcda9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 4951: 00a4460c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_b │ │ │ │ - 4952: 00742e11 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4953: 005b0f65 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4952: 00742ec1 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4953: 005b1015 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4954: 00ae3100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4955: 00a44480 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_d │ │ │ │ 4956: 00b3f51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4957: 00ae8ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4958: 005e61f1 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4958: 005e62a1 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ 4959: 00a44588 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_h │ │ │ │ - 4960: 006acec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4960: 006acf75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4961: 00455a49 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4962: 00742059 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4962: 00742109 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4963: 009d0068 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4964: 00b3fb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4965: 00b3dad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4966: 00659f81 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4966: 0065a031 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4967: 004a6a69 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4968: 00b3f64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4969: 00b3ef94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4970: 0029a541 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4971: 0091cc88 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4972: 006b861d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4972: 006b86cd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4973: 00546561 284 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_w │ │ │ │ 4974: 00af40a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4975: 00b3fac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4976: 00ae7128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4977: 00aed998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_WRITE_EVENT │ │ │ │ 4978: 00a07718 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4979: 00aee4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4980: 00b3f524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4981: 00b3f280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4982: 00618ae1 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4983: 006f658d 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4982: 00618b91 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4983: 006f663d 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 4984: 004e9bcd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4985: 006b0111 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4985: 006b01c1 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4986: 00b400be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4987: 00a44504 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_w │ │ │ │ 4988: 0034473d 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4989: 00344d49 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4990: 00af7f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 4991: 0040ce19 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4992: 00b3d410 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4993: 005ef3a9 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4994: 008e4a30 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4993: 005ef459 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4994: 008e4ae0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4995: 0044dbd1 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4996: 00b3f714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4997: 00aea210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4998: 002b53a1 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4999: 006c8af9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4999: 006c8ba9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 5000: 00b3f796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 5001: 005ec419 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 5001: 005ec4c9 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 5002: 00af0e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 5003: 004edafd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 5004: 00726bed 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 5004: 00726c9d 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 5005: 00b3d8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 5006: 00af6e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 5007: 0070de49 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 5008: 006fb651 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 5007: 0070def9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 5008: 006fb701 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 5009: 00a0f1d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 5010: 005f2f71 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 5010: 005f3021 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 5011: 00aea100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 5012: 00af29a4 664 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 5013: 00af3e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 5014: 008d0db0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 5014: 008d0e60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 5015: 00aee2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 5016: 0050a95d 4 FUNC GLOBAL DEFAULT 12 is_64bit_semihosting │ │ │ │ 5017: 00af4dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 5018: 002e9391 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 5019: 00aeca7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 5020: 00b3f22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 5021: 00af4464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 5022: 006f63d5 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 5022: 006f6485 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 5023: 00328f69 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 5024: 002a0a49 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 5025: 00b3e7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 5026: 0073e5a9 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 5026: 0073e659 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 5027: 00b3f06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 5028: 00b3d4a6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 5029: 009d0348 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 5030: 00b3e184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 5031: 00af6f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 5032: 00b3d93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 5033: 00ae2de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 5034: 00b3e0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 5035: 00b3f53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 5036: 009d00b8 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 5037: 006bb6ad 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 5037: 006bb75d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 5038: 00aedb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_EVENT │ │ │ │ - 5039: 005e38a1 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 5039: 005e3951 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 5040: 00b3d6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 5041: 00aee2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 5042: 00b3dfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 5043: 006d94c1 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 5043: 006d9571 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 5044: 00aef4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 5045: 00ae80f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 5046: 002d9785 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 5047: 00af0424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 5048: 008399a0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 5049: 005d1295 1688 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 5050: 006df64d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 5048: 00839a50 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 5049: 005d1345 1688 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 5050: 006df6fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 5051: 0043b6f1 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 5052: 006ac4b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 5052: 006ac561 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 5053: 00b3d7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 5054: 005cedf1 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 5054: 005ceea1 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 5055: 00510055 208 FUNC GLOBAL DEFAULT 12 riscv_cpu_update_mip │ │ │ │ 5056: 00b3d8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5057: 002690f1 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5058: 00ae633c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5059: 005feccd 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5059: 005fed7d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5060: 00af3714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 5061: 0036732d 4 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5062: 006f3625 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5062: 006f36d5 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5063: 00af0e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5064: 00aead60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5065: 00b3ed6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5066: 00b3d502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ 5067: 00a42b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_d │ │ │ │ - 5068: 005da97d 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5068: 005daa2d 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5069: 00b3da9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5070: 005cf615 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5070: 005cf6c5 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5071: 00a42c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_h │ │ │ │ 5072: 0042e4d5 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5073: 00b3e784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5074: 0063b219 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5074: 0063b2c9 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5075: 00ae5224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5076: 00b3d4b6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5077: 005cf6f5 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5078: 006cdf05 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5077: 005cf7a5 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5078: 006cdfb5 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5079: 00ae41e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5080: 00704115 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5080: 007041c5 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5081: 003d6055 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5082: 00b3decc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5083: 00b3e7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5084: 002d4db5 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5085: 00ae7d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5086: 00ae5464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5087: 00ae43c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5088: 006ac709 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5089: 006400d9 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5088: 006ac7b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5089: 00640189 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5090: 00b3e54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5091: 00a0af4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5092: 00508dbd 180 FUNC GLOBAL DEFAULT 12 riscv_iommu_pci_setup_iommu │ │ │ │ 5093: 00b3daf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ 5094: 00a42bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_w │ │ │ │ - 5095: 006abb51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5096: 008e4a98 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5097: 006d08cd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5095: 006abc01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5096: 008e4b48 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5097: 006d097d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5098: 00b3e108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 5099: 00b3e1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5100: 00ae5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 5101: 00447949 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 5102: 004ca19d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 5103: 004eee75 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ - 5104: 0072b495 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5105: 006b10a9 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5104: 0072b545 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5105: 006b1159 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5106: 00b3de12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5107: 00b3f846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5108: 00b3f7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5109: 00b3fa48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5110: 009cfab8 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 5111: 00b3d6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5112: 00af44d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5113: 006ab4fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5113: 006ab5ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 5114: 002a21ed 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ 5115: 00272621 36 FUNC GLOBAL DEFAULT 12 decode_xtheadba │ │ │ │ - 5116: 005f5579 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ - 5117: 0070defd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5116: 005f5629 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ + 5117: 0070dfad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5118: 00272645 434 FUNC GLOBAL DEFAULT 12 decode_xtheadbb │ │ │ │ 5119: 0029f5c5 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5120: 005571d5 244 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_b │ │ │ │ 5121: 0028aa29 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5122: 002fe7d1 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5123: 005574dd 292 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_d │ │ │ │ - 5124: 006a9409 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5124: 006a94b9 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ 5125: 00a56120 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_hu │ │ │ │ - 5126: 0074e7e1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5126: 0074e891 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5127: 003cf5c1 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5128: 006402b1 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5128: 00640361 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5129: 005572c9 268 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_h │ │ │ │ 5130: 002b2d81 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5131: 00b3fb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5132: 002a7e75 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 5133: 00af98e4 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 5134: 00442389 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5135: 00ae40d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 5136: 003f96d5 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ - 5137: 006f4ad9 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5137: 006f4b89 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5138: 002a2001 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 5139: 006ad945 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5139: 006ad9f5 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5140: 00aeb920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5141: 00af1994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5142: 0044a299 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5143: 00af1534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5144: 00ae9db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5145: 002727f9 40 FUNC GLOBAL DEFAULT 12 decode_xtheadbs │ │ │ │ 5146: 00b3d9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5147: 00b3f064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5148: 00ae3820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_EVENT │ │ │ │ 5149: 00b3e55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5150: 00b3f252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5151: 00b3f3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5152: 00aee9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5153: 00ae4738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 5154: 006db001 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5154: 006db0b1 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5155: 00b3edd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5156: 00b3e226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5157: 006db4e1 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5157: 006db591 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5158: 005573d5 264 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_w │ │ │ │ 5159: 00ae6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5160: 008f1568 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5161: 00729fb9 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5160: 008f1618 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5161: 0072a069 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5162: 00299969 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5163: 00af59f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5164: 006b0f55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5164: 006b1005 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5165: 00ae47f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_WRITE_EVENT │ │ │ │ 5166: 00b3d574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5167: 002f0909 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5168: 006b3d79 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5168: 006b3e29 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5169: 00af3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5170: 006f61c5 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5170: 006f6275 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5171: 004beebd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5172: 00ae2ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5173: 007381a1 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5173: 00738251 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5174: 00aef628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5175: 0032cb29 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5176: 00738219 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5176: 007382c9 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5177: 00ae5234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5178: 0040a9d9 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5179: 006e57cd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5179: 006e587d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5180: 00412761 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5181: 00b3f118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5182: 006d7eb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5182: 006d7f65 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5183: 00aeafe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5184: 00b40138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5185: 00288555 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5186: 00aed0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5187: 002a594d 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5188: 0071f9d9 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5188: 0071fa89 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5189: 00af04c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5190: 00aec350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5191: 0063233d 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5191: 006323ed 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5192: 00b40028 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5193: 006ea0d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5193: 006ea189 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5194: 00af14b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5195: 0029edd5 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5196: 005e032d 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ - 5197: 006ba779 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5196: 005e03dd 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ + 5197: 006ba829 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5198: 003f171d 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5199: 0072d415 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5200: 006a3bb1 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5199: 0072d4c5 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5200: 006a3c61 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5201: 005451e9 316 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_h │ │ │ │ 5202: 00a52658 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_wu │ │ │ │ 5203: 00aed9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5204: 0061d7c9 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5204: 0061d879 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5205: 00b1b80c 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5206: 00aed70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5207: 00b3df54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5208: 00ae3614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5209: 00ae629c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5210: 00af326c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5211: 00437ce1 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5212: 00b3e092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5213: 0070f72d 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5213: 0070f7dd 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5214: 00a3b084 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_d │ │ │ │ 5215: 00b3dd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5216: 009cd394 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5217: 00730b65 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5217: 00730c15 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5218: 00b3eac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5219: 00aee398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5220: 00af0c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5221: 0053b4f1 526 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_b │ │ │ │ 5222: 004c102d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5223: 00af39d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5224: 00a3b18c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_h │ │ │ │ 5225: 0053bb15 486 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_d │ │ │ │ 5226: 00545325 326 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_w │ │ │ │ 5227: 00b3f5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_DSTATE │ │ │ │ 5228: 0053b701 522 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_h │ │ │ │ - 5229: 0070fa1d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5229: 0070facd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5230: 00ae7f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5231: 00af5de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5232: 00386cb1 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5233: 00a00000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5234: 00ae7078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5235: 006caeb1 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5235: 006caf61 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5236: 00b3fa8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5237: 00b3d616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5238: 00af708c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5239: 0038a5c9 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5240: 0044d239 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5241: 00b3da28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5242: 00aeb070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5243: 0063e9b1 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5244: 00727365 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5243: 0063ea61 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5244: 00727415 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5245: 00a3b108 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_w │ │ │ │ 5246: 00aef418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5247: 00b3f0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5248: 002f5019 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5249: 0053b90d 518 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_w │ │ │ │ 5250: 00af5e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5251: 00b3e7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5252: 00aeea98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5253: 00aef6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5254: 00a47810 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_h │ │ │ │ 5255: 00b3f82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5256: 00b3f600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_EVENT_DSTATE │ │ │ │ - 5257: 006d7e3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5257: 006d7eed 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5258: 00af2494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5259: 00b3e5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5260: 00aecaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5261: 004d4081 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5262: 002ae399 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5263: 002d1121 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5264: 00296b61 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5265: 00b3d5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5266: 00369bd5 224 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5267: 00af9c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5268: 004c0f85 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5269: 00b3ed1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5270: 006e52ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5271: 006d9029 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5272: 006ac745 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5270: 006e535d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5271: 006d90d9 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5272: 006ac7f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5273: 002d5a6d 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ 5274: 00a41dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_b │ │ │ │ - 5275: 00696009 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5275: 006960b9 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5276: 00b3d754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5277: 00b3f138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5278: 00ae26a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5279: 00b3ef32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5280: 0063da79 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5280: 0063db29 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5281: 00a41c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_d │ │ │ │ 5282: 00af7a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5283: 00a4778c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_w │ │ │ │ 5284: 00ae9750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5285: 00b3ddb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5286: 00743f71 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5287: 005dea79 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5286: 00744021 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5287: 005deb29 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5288: 00a41d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_h │ │ │ │ 5289: 00b3f40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5290: 006b0849 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5290: 006b08f9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5291: 00b3e464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5292: 00ae4114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5293: 00aeb2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5294: 00b3e148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5295: 00b3f964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5296: 0073b31d 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5296: 0073b3cd 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5297: 00ae9a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5298: 00b3de74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5299: 0029afa1 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5300: 00b3f3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5301: 00aeb020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 5302: 00a41ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_w │ │ │ │ - 5303: 006d4bf1 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5303: 006d4ca1 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5304: 00ae9a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5305: 0034e8e1 360 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5306: 00436b21 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5307: 00b3fa30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5308: 006fd541 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5308: 006fd5f1 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5309: 009cd388 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5310: 00a0dfc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5311: 00615029 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5312: 00631bd9 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5311: 006150d9 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5312: 00631c89 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5313: 004c2131 200 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5314: 00439255 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5315: 0029750d 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5316: 00ae99c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5317: 00af58b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5318: 00ae5c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5319: 00b3e710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5320: 00347ef1 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 5321: 006b77e1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5321: 006b7891 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5322: 00a4526c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_b │ │ │ │ - 5323: 00751915 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5323: 007519c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5324: 00b3fa4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5325: 00aed5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5326: 00b3db12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5327: 00a450e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_d │ │ │ │ 5328: 00b3ea0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5329: 00b3fad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5330: 006abc7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5330: 006abd2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5331: 00aef698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5332: 00b3dd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5333: 00af5448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ 5334: 00a451e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_h │ │ │ │ - 5335: 0071cf75 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5335: 0071d025 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ 5336: 00a4db94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_d │ │ │ │ - 5337: 005ce245 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5338: 006cf375 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5337: 005ce2f5 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5338: 006cf425 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5339: 00510539 268 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_mode │ │ │ │ 5340: 002d8f29 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5341: 0029c915 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5342: 00a4dc9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_h │ │ │ │ 5343: 00b3e39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5344: 00b3e748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5345: 006acc6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5345: 006acd1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5346: 00aec400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5347: 007428d9 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5347: 00742989 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5348: 00297095 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5349: 0055dc51 272 FUNC GLOBAL DEFAULT 12 helper_vzext_vf8_d │ │ │ │ 5350: 00a45164 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_w │ │ │ │ 5351: 00af6fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5352: 00b3e442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5353: 006deed1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5353: 006def81 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5354: 004cb581 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5355: 00732735 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5356: 006aaa05 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5357: 00726915 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5358: 006ae141 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5359: 006d8239 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5360: 0065ea89 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5355: 007327e5 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5356: 006aaab5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5357: 007269c5 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5358: 006ae1f1 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5359: 006d82e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5360: 0065eb39 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5361: 00b3ef74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5362: 00409a21 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5363: 00a4dc18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_w │ │ │ │ 5364: 0041e24d 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5365: 00b3db64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5366: 004c5741 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5367: 00b3f8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5368: 00af5878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5369: 00ae638c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5370: 009cd2ec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5371: 004681b9 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5372: 00ae6bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5373: 006ae37d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5373: 006ae42d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5374: 00b3e8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5375: 00aec93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ - 5376: 00741a21 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5377: 0072b3c1 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5376: 00741ad1 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5377: 0072b471 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5378: 002fc655 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5379: 009d0880 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5380: 00b3f288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5381: 00af3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5382: 00530cfd 68 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs16 │ │ │ │ 5383: 00b3dafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5384: 0061f775 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5384: 0061f825 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5385: 00a3e30c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnand_mm │ │ │ │ 5386: 00ae8034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5387: 00b3de26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ 5388: 00a4ec14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_b │ │ │ │ - 5389: 006ea2e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5389: 006ea395 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5390: 00af3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5391: 00af8998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5392: 00a4ea88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_d │ │ │ │ 5393: 00af5058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5394: 00aef828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5395: 002c9ecd 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5396: 00631b0d 22 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5396: 00631bbd 22 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5397: 00a4eb90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_h │ │ │ │ 5398: 00b3e874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ICVEC_WRITE_DSTATE │ │ │ │ 5399: 00aec1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5400: 00af6acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5401: 00af4c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5402: 00283679 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5403: 00ae67d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5404: 00344f75 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5405: 006c7fe9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5405: 006c8099 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5406: 00471b21 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5407: 00ae68b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5408: 00aee6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_RESET_EVENT │ │ │ │ 5409: 004c56d1 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5410: 006e5891 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5410: 006e5941 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5411: 0053f4f9 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_b │ │ │ │ 5412: 00b3d7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5413: 0043ae55 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5414: 0053f5d1 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_d │ │ │ │ 5415: 004dbeb1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5416: 006fc371 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5416: 006fc421 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5417: 00a4eb0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_w │ │ │ │ 5418: 004a4fb9 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5419: 003eef1d 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5420: 00aeb330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ 5421: 0053f541 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_h │ │ │ │ - 5422: 0074d271 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5422: 0074d321 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5423: 004bf43d 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5424: 00af55e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5425: 00269c81 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5426: 006ef0c1 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5426: 006ef171 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5427: 00435331 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5428: 00af1cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5429: 00b3d472 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5430: 00a361a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs16 │ │ │ │ - 5431: 006d54fd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5431: 006d55ad 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5432: 004dc759 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5433: 00618bd9 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5433: 00618c89 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5434: 004f276d 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5435: 002a668d 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5436: 00af07b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5437: 0062a951 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5437: 0062aa01 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5438: 00af4138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5439: 0026a2e9 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5440: 00b3e342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 5441: 006ab809 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5441: 006ab8b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5442: 00b3e96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5443: 0053f589 72 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_w │ │ │ │ 5444: 00af39e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5445: 006f5c39 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5445: 006f5ce9 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5446: 00b3f27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5447: 00b3d862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5448: 00b3dbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5449: 00ae5f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5450: 0050fbdd 58 FUNC GLOBAL DEFAULT 12 riscv_cpu_fp_enabled │ │ │ │ 5451: 003465b1 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5452: 0044230d 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5453: 00aef888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5454: 009cd370 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5455: 00b3f2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5456: 004eef5d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 5457: 00719611 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5457: 007196c1 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5458: 00af957c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5459: 00b3f762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5460: 00b3df24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5461: 00b3e310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5462: 003f1409 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5463: 0060d8d9 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5463: 0060d989 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5464: 00a4f244 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_b │ │ │ │ 5465: 00553d6d 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_d │ │ │ │ 5466: 00a4f0b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_d │ │ │ │ 5467: 00af3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5468: 006b49e5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5468: 006b4a95 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5469: 00491a71 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5470: 00ae2930 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5471: 00af905c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5472: 007059c1 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5472: 00705a71 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5473: 004159bd 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5474: 002f30a1 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5475: 00aeccbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5476: 006b3ecd 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5476: 006b3f7d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5477: 00553b45 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_h │ │ │ │ 5478: 00a4f1c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_h │ │ │ │ - 5479: 00723059 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5479: 00723109 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5480: 00b3e0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5481: 004676b1 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5482: 00530d41 76 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs32 │ │ │ │ 5483: 004ea659 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5484: 0087b4fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5485: 00708f61 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5486: 006b7951 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5484: 0087b5ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5485: 00709011 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5486: 006b7a01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5487: 00aeb9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5488: 00739781 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5488: 00739831 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5489: 002e4e4d 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5490: 0087b4f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5490: 0087b5a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ 5491: 00518709 552 FUNC GLOBAL DEFAULT 12 riscv_csrrw_i128 │ │ │ │ - 5492: 007287b1 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5492: 00728861 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5493: 00af8be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5494: 00aed8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5495: 00a4f13c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_w │ │ │ │ 5496: 00553c59 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_w │ │ │ │ 5497: 00a43ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_b │ │ │ │ 5498: 00af1864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5499: 006b0a65 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5499: 006b0b15 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ 5500: 00a43d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_d │ │ │ │ - 5501: 0087b4ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5501: 0087b59c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5502: 00b3f41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5503: 002da2b9 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5504: 005f9681 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5504: 005f9731 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5505: 00b3e70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5506: 0029778d 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5507: 00a43e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_h │ │ │ │ 5508: 00b3f658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5509: 00670189 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5509: 00670239 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5510: 0048750d 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5511: 004a4ee5 212 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5512: 00ae9dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5513: 00ae46a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5514: 00b3d66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5515: 006d44c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5516: 0070f619 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5517: 0070d6a5 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5515: 006d4571 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5516: 0070f6c9 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5517: 0070d755 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5518: 00b3f25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5519: 002c0c99 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5520: 005f3591 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5520: 005f3641 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5521: 00af33dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5522: 00ae29fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5523: 00af00b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5524: 002fa015 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5525: 00ae1ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5526: 00b3f56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5527: 003925cd 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5528: 0029a5d1 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5529: 006db21d 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5529: 006db2cd 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5530: 00b3f716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ 5531: 004f9bb5 118 FUNC GLOBAL DEFAULT 12 riscv_socket_last_hartid │ │ │ │ - 5532: 0066641d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5532: 006664cd 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5533: 004e5d95 60 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5534: 00a43dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_w │ │ │ │ 5535: 00a3611c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs32 │ │ │ │ 5536: 00a00b8c 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5537: 006f3e9d 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5537: 006f3f4d 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5538: 00a00bfc 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5539: 00b3d45b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5540: 00a00c8c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5541: 00aeef78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ - 5542: 005fbde1 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ + 5542: 005fbe91 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ 5543: 00aebc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5544: 0053f619 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_b │ │ │ │ - 5545: 0060bd91 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5545: 0060be41 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5546: 0053f6f1 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_d │ │ │ │ 5547: 00b3e95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5548: 00b3f4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5549: 00ae6e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5550: 00b3f55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5551: 006ac079 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5552: 006e1f25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5551: 006ac129 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5552: 006e1fd5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5553: 00ae4184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5554: 0053f661 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_h │ │ │ │ 5555: 00af5eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5556: 00442399 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5557: 00b3ee84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5558: 002d9105 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5559: 00b3d453 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5560: 00af5548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5561: 004255dd 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5562: 006129c1 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5562: 00612a71 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5563: 00b3e396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5564: 007508b1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5564: 00750961 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5565: 0043bfd1 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5566: 00aee8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5567: 00af9f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5568: 00ae75c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5569: 004ea225 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5570: 00363d09 42 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features_ex │ │ │ │ 5571: 0053f6a9 72 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_w │ │ │ │ - 5572: 0066a251 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5572: 0066a301 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5573: 00aed00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5574: 00af7eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5575: 004c2829 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5576: 00746bdd 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5576: 00746c8d 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5577: 00ae6fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5578: 0074324d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5578: 007432fd 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5579: 00519d29 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_d │ │ │ │ 5580: 00b3f4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5581: 004debe1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5582: 00af43a4 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5583: 0055e801 88 FUNC GLOBAL DEFAULT 12 helper_zip │ │ │ │ 5584: 00aeada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5585: 00af0b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5586: 00a593d0 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ 5587: 0051a729 76 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_h │ │ │ │ - 5588: 006f5055 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5589: 0069880d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5590: 005e7419 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5588: 006f5105 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5589: 006988bd 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5590: 005e74c9 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5591: 00afa398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5592: 0026aa35 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5593: 006acdd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5594: 0066ca5d 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5593: 006ace85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5594: 0066cb0d 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5595: 00af8310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5596: 00aeb620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ 5597: 005197ad 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_s │ │ │ │ - 5598: 006dcccd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5599: 0063eda9 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5598: 006dcd7d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5599: 0063ee59 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5600: 00b3f500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5601: 00b3f400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5602: 00a5e418 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5603: 005c04a5 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5603: 005c0555 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5604: 00b1bda4 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5605: 00b3f2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5606: 00b3d9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5607: 00ae52a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5608: 00af0184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5609: 00ae5d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5610: 00ae1f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5611: 00aec5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5612: 00af33ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5613: 006bd3e9 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5613: 006bd499 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5614: 00aec520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5615: 00443261 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5616: 00b3d68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5617: 00b3d7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5618: 00b3e12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5619: 0072db55 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5619: 0072dc05 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 5620: 00b3e8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5621: 005dda31 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5622: 00707905 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5621: 005ddae1 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5622: 007079b5 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ 5623: 004a810d 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5624: 00aed7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5625: 007104f5 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5625: 007105a5 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5626: 00530d8d 92 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs64 │ │ │ │ 5627: 00b3f8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5628: 0073c8fd 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5628: 0073c9ad 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5629: 00a0a058 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5630: 004d7ee1 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5631: 00aef208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5632: 006b7fa1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5632: 006b8051 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5633: 00aed2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5634: 00af7bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5635: 0061f41d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5636: 0073e0a5 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5635: 0061f4cd 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5636: 0073e155 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5637: 00aebfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5638: 004dcc25 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5639: 00b3e26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5640: 00aebe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5641: 00a40f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_b │ │ │ │ 5642: 00b3ded8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5643: 00b3e896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5644: 00aeef28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5645: 0045602d 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5646: 00a40dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_d │ │ │ │ 5647: 002a1219 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5648: 004b141d 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5649: 00af974c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5650: 0046d789 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5651: 006fb705 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5652: 006d789d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5651: 006fb7b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5652: 006d794d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5653: 00b3e160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5654: 00b3e5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ 5655: 00b3ecac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_READ_DSTATE │ │ │ │ - 5656: 00746705 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5656: 007467b5 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5657: 00ae4f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5658: 00b3e832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5659: 002d0609 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5660: 00726f01 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5660: 00726fb1 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5661: 00a40ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_h │ │ │ │ - 5662: 006f3791 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5662: 006f3841 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5663: 009d003c 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5664: 00b3e27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5665: 005fa721 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5666: 00616f2d 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5665: 005fa7d1 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5666: 00616fdd 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5667: 00b3de70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5668: 00b3ee14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5669: 00af01b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ 5670: 00ae2610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5671: 00af804c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5672: 00464501 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5673: 00b3f672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5674: 00550d2d 484 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_d │ │ │ │ 5675: 004f0a6d 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5676: 00b3ecf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5677: 006ad069 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5677: 006ad119 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5678: 00aed77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_CONFLICT_EVENT │ │ │ │ 5679: 00392511 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 5680: 004dec5d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5681: 00550919 520 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_h │ │ │ │ 5682: 00464109 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5683: 00a36098 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs64 │ │ │ │ 5684: 00a40e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_w │ │ │ │ 5685: 00b3fbf4 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5686: 00b3d912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5687: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5688: 005f5f45 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5688: 005f5ff5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5689: 00b3f9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5690: 00ae4df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5691: 006d5395 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5691: 006d5445 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5692: 00ae1bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5693: 00a0b4f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5694: 0074d21d 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5694: 0074d2cd 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5695: 004ee8b1 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 5696: 00b3f21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5697: 0063671d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5697: 006367cd 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5698: 00550b21 524 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_w │ │ │ │ 5699: 00b3ee32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5700: 00753325 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5700: 007533d5 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5701: 00b3d6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5702: 00699489 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5703: 0071e8ad 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5702: 00699539 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5703: 0071e95d 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5704: 00b3ec8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5705: 003f0571 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 5706: 00ae6bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5707: 0063b365 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5707: 0063b415 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5708: 004917ed 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5709: 00afa00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5710: 00a029f0 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5711: 00af3b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5712: 00ae4e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5713: 0073ff39 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5714: 0074872d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5713: 0073ffe9 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5714: 007487dd 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5715: 00b3e938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5716: 00b3ec44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5717: 00b3fafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5718: 006c07cd 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5718: 006c087d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5719: 00ae2c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5720: 00ae2670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5721: 00607295 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5721: 00607345 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5722: 009b9de8 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5723: 002a60f5 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5724: 006a3471 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5724: 006a3521 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5725: 00b3dc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5726: 00b3e34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5727: 00af0b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ 5728: 00a09fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5729: 00b3dd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5730: 00b400ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5731: 00322b09 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5732: 0070737d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5732: 0070742d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5733: 0029068d 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5734: 00ae2010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5735: 0074b7c5 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5735: 0074b875 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5736: 00b3ebbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5737: 005359c9 314 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_b │ │ │ │ 5738: 004e19fd 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5739: 00b3dc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5740: 00535d29 328 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_d │ │ │ │ 5741: 00aeebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5742: 00aed0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5743: 00af4d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5744: 00af18a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5745: 007043c1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ - 5746: 006c7665 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5745: 00704471 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ + 5746: 006c7715 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5747: 00535b05 270 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_h │ │ │ │ - 5748: 005d286d 64 FUNC GLOBAL DEFAULT 12 virtio_bh_io_new_guarded_full │ │ │ │ + 5748: 005d291d 64 FUNC GLOBAL DEFAULT 12 virtio_bh_io_new_guarded_full │ │ │ │ 5749: 003fa855 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 5750: 004a5295 288 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5751: 00b3f896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5752: 00af3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5753: 003808d9 3632 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5754: 006eb109 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5754: 006eb1b9 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5755: 00496295 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5756: 007101b5 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ - 5757: 005a7e71 488 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ + 5756: 00710265 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5757: 005a7f21 488 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ 5758: 00a08f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5759: 00af360c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5760: 00b3edac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5761: 00aeb870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5762: 002f07a5 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5763: 006b8979 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5763: 006b8a29 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5764: 00aeb820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5765: 0052fc5d 672 FUNC GLOBAL DEFAULT 12 helper_vl8re64_v │ │ │ │ 5766: 00b400d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5767: 00535c15 274 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_w │ │ │ │ 5768: 00aeb1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5769: 00b3e906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_DSTATE │ │ │ │ 5770: 00b3e214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5771: 00558e59 252 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_d │ │ │ │ 5772: 002bfdb5 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5773: 00b3dce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5774: 0074545d 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5774: 0074550d 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5775: 00b3f2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 5776: 00b3f5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5777: 00b3f36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5778: 00558c99 222 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_h │ │ │ │ 5779: 00b3f8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5780: 006dafad 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5781: 006f6101 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5780: 006db05d 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5781: 006f61b1 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5782: 0041a771 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5783: 0045d799 156 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 5784: 00ae3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5785: 006ca685 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5785: 006ca735 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5786: 00347ca1 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5787: 0070d2d1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5787: 0070d381 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5788: 00af0024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 5789: 00aeb4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5790: 00b3f1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5791: 0052c755 504 FUNC GLOBAL DEFAULT 12 helper_vsxei16_64_v │ │ │ │ 5792: 00ae9aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5793: 00b3e35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_OUT_OF_RBDS_DSTATE │ │ │ │ 5794: 00b3e9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5795: 006f348d 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5795: 006f353d 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5796: 00aee768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5797: 00b3ef66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5798: 00a0b474 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5799: 00727d31 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5799: 00727de1 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5800: 00b3eb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5801: 008e4a54 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5801: 008e4b04 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5802: 00b3e59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5803: 00558d79 222 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_w │ │ │ │ 5804: 00ae626c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 5805: 00ae3870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 5806: 0061c7ad 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5806: 0061c85d 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5807: 00af4158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5808: 005eb5f5 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5808: 005eb6a5 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5809: 00b3f54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5810: 00291a89 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5811: 006c96d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5811: 006c9785 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5812: 0038b1b5 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5813: 00ae82b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5814: 00af0164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 5815: 00b3f276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5816: 00b3d766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5817: 00af1c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 5818: 00b3ec4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 5819: 006ff301 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5819: 006ff3b1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5820: 00a4cda8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_d │ │ │ │ 5821: 00af6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5822: 00b3ebc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5823: 00b3f548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5824: 00ae4c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5825: 00336cb5 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5826: 006eb049 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5827: 005e4bbd 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5826: 006eb0f9 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5827: 005e4c6d 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5828: 00a4ceb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_h │ │ │ │ 5829: 004a7b25 32 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5830: 00b3e090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5831: 00af0774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 5832: 003d5679 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5833: 004ee625 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 5834: 00af8988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5835: 00af0094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ 5836: 004decdd 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5837: 003fb249 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5838: 00701ac9 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5838: 00701b79 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 5839: 004d6b95 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5840: 00af6550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5841: 005e67fd 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5842: 006dc3f5 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5841: 005e68ad 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5842: 006dc4a5 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5843: 00b3e14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5844: 006f9169 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5845: 006fb8f1 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5846: 0074d139 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5844: 006f9219 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5845: 006fb9a1 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5846: 0074d1e9 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5847: 00ae8604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5848: 0045c8fd 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5849: 00b3ec24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 5850: 00ae607c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ 5851: 00a4ce2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_w │ │ │ │ - 5852: 00633cf1 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5852: 00633da1 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5853: 004a6539 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5854: 006e31c1 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5854: 006e3271 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5855: 004f29c9 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5856: 005feb31 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5856: 005febe1 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5857: 00b3f352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_EXEC_DSTATE │ │ │ │ 5858: 00b3f076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5859: 0055826d 264 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_b │ │ │ │ 5860: 00b3eab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5861: 00b3d96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5862: 0041a6cd 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 5863: 00558571 278 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_d │ │ │ │ 5864: 00a561a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_wu │ │ │ │ 5865: 00558375 256 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_h │ │ │ │ 5866: 00a3d8bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_b │ │ │ │ 5867: 00af04d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ 5868: 00a3d730 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_d │ │ │ │ - 5869: 007209c5 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5870: 006be755 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5869: 00720a75 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5870: 006be805 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5871: 004ab8d1 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ - 5872: 006dce3d 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ + 5872: 006dceed 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ 5873: 00a09f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ 5874: 00a3d838 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_h │ │ │ │ - 5875: 00728da5 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 5876: 0074fa15 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 5875: 00728e55 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5876: 0074fac5 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 5877: 00b3efe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5878: 006135c9 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5879: 006f4675 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5878: 00613679 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5879: 006f4725 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5880: 00493af9 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5881: 00aece2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ - 5882: 006d5f15 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5883: 005cf0ad 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5882: 006d5fc5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5883: 005cf15d 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 5884: 004d4e69 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5885: 00b3f1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5886: 00af2fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5887: 00540669 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_b │ │ │ │ 5888: 00ae5dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5889: 00558475 252 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_w │ │ │ │ 5890: 00b3f914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ @@ -5905,319 +5905,319 @@ │ │ │ │ 5901: 00ae64fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 5902: 004b91e5 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5903: 00b3f90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5904: 00a060c0 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5905: 00a3d7b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_w │ │ │ │ 5906: 00b3f8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ 5907: 005406b1 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_h │ │ │ │ - 5908: 005dba59 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5908: 005dbb09 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ 5909: 00473751 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5910: 0047a771 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 5911: 004d5015 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5912: 00ae9140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5913: 0052cd2d 504 FUNC GLOBAL DEFAULT 12 helper_vsxei32_32_v │ │ │ │ 5914: 00b3f854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5915: 00b3e9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5916: 005e2e59 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5916: 005e2f09 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5917: 004d51e9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5918: 0029a5f5 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5919: 00ae8c14 1164 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5920: 0038adc5 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 5921: 0070b3f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 5921: 0070b4a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 5922: 00493ba1 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5923: 0063da7d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5923: 0063db2d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5924: 00b3eb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5925: 00af4484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ 5926: 004425bd 340 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5927: 00b3ec54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 5928: 0070a94d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5928: 0070a9fd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5929: 005406f9 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_w │ │ │ │ 5930: 00af06c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 5931: 002a59cd 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5932: 002ffb2d 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5933: 002aa489 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 5934: 00b3ebf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 5935: 0066cc75 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5935: 0066cd25 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5936: 0047f439 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5937: 00b3e79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5938: 00b3e5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 5939: 0054e8e9 300 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_d │ │ │ │ - 5940: 006f9961 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5940: 006f9a11 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5941: 00a0c1dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5942: 006ffe55 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5942: 006fff05 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5943: 00aebdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5944: 00a0b3f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5945: 006caacd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5946: 0060ebfd 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5945: 006cab7d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5946: 0060ecad 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5947: 0054e6c1 274 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_h │ │ │ │ 5948: 00b3ef42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5949: 00b3e762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5950: 00af711c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5951: 00af82b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 5952: 00496129 364 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 5953: 0063d97d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5954: 007232d5 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5953: 0063da2d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5954: 00723385 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5955: 00b3eef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5956: 002a7cd5 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5957: 00b2d990 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5958: 00af25b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5959: 00af4168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5960: 00ae2c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5961: 005e39b9 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5961: 005e3a69 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5962: 00b3d4b2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ 5963: 00a39a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_b │ │ │ │ - 5964: 0070b9a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 5965: 0072e901 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5964: 0070ba59 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 5965: 0072e9b1 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5966: 002d4409 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 5967: 00a398cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_d │ │ │ │ - 5968: 0060b269 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5968: 0060b319 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5969: 002a06fd 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5970: 006eb215 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5970: 006eb2c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5971: 005420b9 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_b │ │ │ │ 5972: 00a399d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_h │ │ │ │ 5973: 00af87b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5974: 00542191 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_d │ │ │ │ 5975: 00b3e1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5976: 0054e7d5 274 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_w │ │ │ │ 5977: 00b3e706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5978: 00b3f612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5979: 00b3d470 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5980: 0041fa49 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ 5981: 00542101 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_h │ │ │ │ - 5982: 005c4f01 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5982: 005c4fb1 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5983: 004db6f5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5984: 002f18e5 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5985: 00af6d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5986: 00b3d72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5987: 00af6d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5988: 00ae54e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5989: 00b3ea1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5990: 007472a5 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5991: 00728335 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5992: 0072e49d 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5990: 00747355 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5991: 007283e5 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5992: 0072e54d 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5993: 00b3d4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5994: 00ae5fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5995: 006bf955 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5995: 006bfa05 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5996: 004a8485 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 5997: 00b3f3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5998: 00af25a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 5999: 00a39950 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_w │ │ │ │ - 6000: 00750285 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 6001: 00631289 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 6000: 00750335 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 6001: 00631339 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 6002: 00542149 72 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_w │ │ │ │ - 6003: 0070df39 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 6003: 0070dfe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 6004: 00b3e406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 6005: 00af5b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 6006: 00ae9f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 6007: 00b3f0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 6008: 004d9bed 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 6009: 0071ee91 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 6009: 0071ef41 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 6010: 00a5186c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esi │ │ │ │ 6011: 00b3d384 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 6012: 00b3e624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 6013: 009cd628 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 6014: 00670089 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 6015: 005cf17d 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 6016: 006732e9 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 6014: 00670139 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 6015: 005cf22d 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 6016: 00673399 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 6017: 00b3e8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_DSTATE │ │ │ │ 6018: 004a69d5 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 6019: 00b3e622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 6020: 004a104d 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 6021: 00b3d690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 6022: 0040ada9 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 6023: 00b3e5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 6024: 002a6271 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 6025: 006d53a5 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 6025: 006d5455 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 6026: 00543931 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_b │ │ │ │ 6027: 004ed875 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 6028: 003d05d9 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 6029: 00b3f21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 6030: 00a35438 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re16_v │ │ │ │ 6031: 003649cd 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 6032: 00aed16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 6033: 006a300d 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 6033: 006a30bd 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 6034: 009cf35c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 6035: 00b40092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 6036: 00b3eba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 6037: 00543979 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_h │ │ │ │ 6038: 003261b5 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 6039: 00345a85 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 6040: 00ae9380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 6041: 00b3d5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 6042: 003f0f15 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 6043: 004d9fb5 26 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 6044: 00b3d1d5 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 6045: 0046cb99 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 6046: 00ae4ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 6047: 0071d0fd 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 6047: 0071d1ad 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 6048: 00aecfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 6049: 005d19b5 1072 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 6049: 005d1a65 1072 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 6050: 00286079 5028 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 6051: 00b3f3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 6052: 004a05ed 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 6053: 00b3fad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 6054: 00b3f912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 6055: 00b3d88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 6056: 004f2fa1 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 6057: 006d1701 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 6057: 006d17b1 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 6058: 002c8b55 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 6059: 00b3f7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ 6060: 0053cd15 526 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_b │ │ │ │ - 6061: 0062bc9d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 6061: 0062bd4d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 6062: 00b3f886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6063: 0053d339 488 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_d │ │ │ │ 6064: 0038b635 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 6065: 002d642d 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 6066: 005439c1 72 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_w │ │ │ │ 6067: 00af7378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 6068: 003ce799 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 6069: 004e8209 148 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 6070: 0063a885 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 6071: 00698f5d 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 6070: 0063a935 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 6071: 0069900d 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 6072: 0053cf25 522 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_h │ │ │ │ - 6073: 006abe99 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 6074: 00633ec9 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 6073: 006abf49 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 6074: 00633f79 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ 6075: 00b3e916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ - 6076: 0062a2e5 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 6076: 0062a395 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 6077: 00b3e9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 6078: 00b1ae68 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 6079: 00ae86b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 6080: 0071e569 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 6080: 0071e619 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 6081: 00af4e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 6082: 00b3f8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 6083: 00aefbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 6084: 00aef0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 6085: 0053d131 518 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_w │ │ │ │ 6086: 00b3f36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 6087: 0044dee1 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 6088: 00b3ea7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 6089: 008d0c60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 6089: 008d0d10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 6090: 00549d2d 330 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_d │ │ │ │ 6091: 00b3d770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 6092: 00344609 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 6093: 00af3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 6094: 00b3db46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 6095: 004d6665 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 6096: 00b3ec88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6097: 003c2035 24 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ 6098: 00549ae5 290 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_h │ │ │ │ - 6099: 005e75a9 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6099: 005e7659 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6100: 00b3da7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6101: 00af2634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 6102: 004e891d 208 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6103: 00b3f542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6104: 00ae643c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6105: 00268cb5 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6106: 00af8688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6107: 0063ed65 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6107: 0063ee15 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6108: 0041a979 48 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6109: 00af6640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6110: 00a0f908 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6111: 0046ce61 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6112: 006ca51d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6112: 006ca5cd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6113: 00af3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6114: 00418551 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6115: 007392c5 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6115: 00739375 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6116: 00549c09 290 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_w │ │ │ │ 6117: 00b3f002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6118: 00ae9ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 6119: 00a0ce3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 6120: 00a45f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_b │ │ │ │ 6121: 00296a4d 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6122: 00b3f340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6123: 00ae6758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6124: 006fe685 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6124: 006fe735 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 6125: 004d5dbd 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6126: 00b3f8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6127: 00b3e306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6128: 00ae72a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6129: 00af32bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6130: 00af3f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6131: 0049e9e9 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6132: 00aeee28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6133: 0070f40d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6133: 0070f4bd 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6134: 00b1c690 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6135: 00af93b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6136: 005dd8a9 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6136: 005dd959 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6137: 00a45ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_h │ │ │ │ 6138: 004673f1 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 6139: 006d3275 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6139: 006d3325 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6140: 003b1941 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6141: 00b3e966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 6142: 006edc31 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6142: 006edce1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6143: 00b3f5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6144: 0038f8a5 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6145: 00b3da92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6146: 006abcb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6146: 006abd69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6147: 0048bd05 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6148: 0073ba11 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6148: 0073bac1 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 6149: 004bacf9 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6150: 00b3f954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6151: 00b3faf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 6152: 004ed61d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6153: 00a45e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_w │ │ │ │ 6154: 0047b80d 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6155: 006cb861 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6155: 006cb911 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6156: 00ae94a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 6157: 004b68fd 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6158: 009cbbf0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6159: 007413c9 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6159: 00741479 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6160: 00b3dc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6161: 00af8180 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6162: 004f26cd 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6163: 00af3fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6164: 00a0d784 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6165: 00aeb530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6166: 0073c2bd 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6166: 0073c36d 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6167: 00aefc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6168: 005e6b1d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 6169: 006ae2b1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6168: 005e6bcd 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6169: 006ae361 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6170: 00ae664c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6171: 009cc7c8 220 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6172: 00b3e18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6173: 005dc625 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6173: 005dc6d5 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6174: 00ae8aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6175: 00b3da32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6176: 005e0029 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6176: 005e00d9 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ 6177: 00b3e87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_DSTATE │ │ │ │ - 6178: 005ea3f1 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6178: 005ea4a1 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6179: 00b3f2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6180: 00b3d71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6181: 006fd031 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6181: 006fd0e1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6182: 00b3e34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6183: 0029a391 88 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6184: 0073dec5 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6185: 006a8d49 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6184: 0073df75 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6185: 006a8df9 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6186: 00297f25 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6187: 002730f9 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6188: 00b3fa54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6189: 00b3fb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_DSTATE │ │ │ │ 6190: 00b3f522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 6191: 004d4ec9 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6192: 00af42c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6193: 00ae4de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6194: 00b3ece2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6195: 0042e571 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6196: 00af363c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6197: 00b3f1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6198: 00b3f1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6199: 00755fb1 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6199: 00756061 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6200: 00ae23b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6201: 00b1bca0 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6202: 00417381 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6203: 00b3d6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ - 6204: 005a7a5d 1044 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ + 6204: 005a7b0d 1044 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ 6205: 00aec480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6206: 0065b869 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6206: 0065b919 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6207: 00b3d650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6208: 006c5e8d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6208: 006c5f3d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6209: 00af9b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 6210: 004d5059 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6211: 00b3e6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6212: 00651565 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6212: 00651615 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6213: 00331159 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 6214: 004d524d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6215: 00b3eca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6216: 00b3dfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 6217: 004bfd59 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6218: 00ae25c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6219: 00a49574 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_b │ │ │ │ @@ -6225,138 +6225,138 @@ │ │ │ │ 6221: 00ae632c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6222: 00b3e37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_QUEUE_FULL_DSTATE │ │ │ │ 6223: 00a493e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_d │ │ │ │ 6224: 004ece4d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6225: 0052c94d 486 FUNC GLOBAL DEFAULT 12 helper_vsxei32_8_v │ │ │ │ 6226: 00aef648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ 6227: 00a494f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_h │ │ │ │ - 6228: 006e25c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6229: 006ac565 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6228: 006e2679 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6229: 006ac615 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6230: 00af8244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6231: 00b3f27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6232: 006a4489 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6232: 006a4539 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6233: 00b3ec98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6234: 006ddab9 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6235: 006c6995 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6234: 006ddb69 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6235: 006c6a45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6236: 00b3e05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6237: 00b3f7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6238: 0070d049 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6238: 0070d0f9 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6239: 00b400d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6240: 004db4d5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6241: 004db135 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6242: 00b4014c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6243: 00aefa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6244: 00af74b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6245: 00aed8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6246: 00b3e41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6247: 0070c9d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6248: 006cfa7d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6249: 00664d89 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6247: 0070ca85 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6248: 006cfb2d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6249: 00664e39 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6250: 00a4946c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_w │ │ │ │ 6251: 00559115 252 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_d │ │ │ │ 6252: 00aecc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6253: 004d9661 34 FUNC GLOBAL DEFAULT 12 tcg_kick_vcpu_thread │ │ │ │ 6254: 00b3fa50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6255: 00b3f5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_WORD_DSTATE │ │ │ │ 6256: 00aec2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6257: 00af0554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6258: 00af9a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6259: 006b9c69 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6259: 006b9d19 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6260: 00b3d469 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6261: 00b3f86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6262: 00a0e360 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6263: 006e2da1 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6263: 006e2e51 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6264: 00558f55 222 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_h │ │ │ │ 6265: 00493b71 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6266: 00b3dc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6267: 006ada5d 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6267: 006adb0d 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6268: 00aef778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6269: 00b3d4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6270: 00b3e72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6271: 002c2f89 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6272: 00b3d6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6273: 004a59d9 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6274: 00ae5bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6275: 00a3dde4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vv │ │ │ │ 6276: 00a37538 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_8_v │ │ │ │ 6277: 003bbaf1 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6278: 00ae9950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6279: 008e4a70 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6280: 0074d225 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6279: 008e4b20 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6280: 0074d2d5 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6281: 00a441ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vx │ │ │ │ 6282: 00af7e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6283: 00af3a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6284: 00559035 222 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_w │ │ │ │ 6285: 004a3195 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6286: 009cf36c 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6287: 004a7c31 24 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6288: 00388999 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6289: 004467d9 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6290: 006ca9ed 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6290: 006caa9d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6291: 00b3e408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6292: 00709809 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6292: 007098b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6293: 00b3e87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_DSTATE │ │ │ │ 6294: 00b3ed82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6295: 00ae3440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6296: 00af7ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6297: 002ff9f5 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6298: 00634421 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6298: 006344d1 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6299: 00aefd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6300: 0041a805 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6301: 00488121 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6302: 00ae4134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6303: 00b3e24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6304: 004f228d 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6305: 005f5b81 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6305: 005f5c31 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6306: 0026aaf1 112 FUNC GLOBAL DEFAULT 12 target_arm │ │ │ │ 6307: 00b3ed44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6308: 0046d141 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6309: 00af5a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6310: 00b3e10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 6311: 0051c295 84 FUNC GLOBAL DEFAULT 12 helper_ctr_clear │ │ │ │ 6312: 00b3f8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6313: 00744955 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6314: 0061f52d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6313: 00744a05 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6314: 0061f5dd 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6315: 0042e73d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6316: 006bd33d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6317: 0061684d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6316: 006bd3ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6317: 006168fd 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6318: 00aed10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6319: 00b3dff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6320: 005ff0d9 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ - 6321: 006e848d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6320: 005ff189 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ + 6321: 006e853d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6322: 00ae4d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6323: 00b3ed0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6324: 0039082d 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6325: 00af0724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6326: 0045d89d 120 FUNC GLOBAL DEFAULT 12 cpr_walk_fd │ │ │ │ - 6327: 005f4331 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6328: 00606b29 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6327: 005f43e1 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6328: 00606bd9 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6329: 004ec01d 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6330: 004a5839 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6331: 00757b40 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6331: 00757bf0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6332: 00b3d3e4 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6333: 006a7db5 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6333: 006a7e65 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6334: 00b3df12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6335: 00b3daea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6336: 0072cbf1 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6336: 0072cca1 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6337: 00b3de22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6338: 00b3ee0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6339: 00a0ed2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6340: 00b3fd88 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6341: 00493979 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6342: 00b3d9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6343: 003fad8d 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6344: 00aeab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6345: 00af4274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6346: 00295b31 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6347: 00b3ebe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6348: 00aee9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6349: 0091eda0 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6350: 00af5c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 6351: 0060cc3d 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6351: 0060cced 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6352: 00b3da84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6353: 00ae627c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6354: 0027373d 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6355: 00a07bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6356: 00ae8124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6357: 00b3f1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6358: 00b3df42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ @@ -6368,15 +6368,15 @@ │ │ │ │ 6364: 00ae5e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6365: 0052e535 600 FUNC GLOBAL DEFAULT 12 helper_vl2re16_v │ │ │ │ 6366: 00aefad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6367: 004c41bd 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6368: 003ce9e5 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6369: 004a780d 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6370: 002fca91 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6371: 006c0201 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6371: 006c02b1 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6372: 00aeed98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6373: 002d38f9 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6374: 00af340c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6375: 00ae3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6376: 002d3951 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6377: 00ae2860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6378: 002d39b1 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6385,22 +6385,22 @@ │ │ │ │ 6381: 00434865 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6382: 00b3d54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6383: 00b3e0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6384: 002d3b15 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6385: 002d3b9d 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6386: 00b3dd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6387: 00b3e7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6388: 00724d41 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6388: 00724df1 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ 6389: 00b3f5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_QWORD_DSTATE │ │ │ │ - 6390: 0061e3cd 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6390: 0061e47d 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6391: 003931f9 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6392: 0045ea05 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6393: 00af9168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6394: 00af6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6395: 006af9ad 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6395: 006afa5d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6396: 00b3eb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6397: 00b3d852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6398: 00aea2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6399: 005350a5 284 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_b │ │ │ │ 6400: 00ae71b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6401: 00a59084 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6402: 00488ab5 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ @@ -6408,44 +6408,44 @@ │ │ │ │ 6404: 00b3d1e8 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6405: 00af8474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6406: 005353e1 350 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_d │ │ │ │ 6407: 00ae48e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6408: 002e08b5 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6409: 00ae5c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6410: 00299551 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6411: 0074f009 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6411: 0074f0b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6412: 00aeaaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6413: 00af80cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6414: 0072eda9 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6415: 006f45b1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6414: 0072ee59 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6415: 006f4661 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6416: 005351c1 272 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_h │ │ │ │ 6417: 00ae70c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6418: 006d7339 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6418: 006d73e9 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6419: 00af5248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6420: 00af26b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6421: 00713055 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6422: 00600b5d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6423: 006afd99 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6421: 00713105 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6422: 00600c0d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6423: 006afe49 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6424: 00aee418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6425: 00b4014f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6426: 004b6821 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6427: 00aee458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6428: 006a1c19 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6428: 006a1cc9 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6429: 00b3f406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ 6430: 00a32a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_h │ │ │ │ - 6431: 006bc0b5 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6431: 006bc165 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6432: 00ae82c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6433: 00b3e8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6434: 0032ca59 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6435: 006b917d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6435: 006b922d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6436: 005352d1 272 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_w │ │ │ │ 6437: 00aec360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6438: 00aeb3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6439: 00af2444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6440: 006d7541 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6440: 006d75f1 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6441: 00a536d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vs │ │ │ │ 6442: 00b3e414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6443: 00aec98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6444: 00a0c260 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6445: 00a329f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_w │ │ │ │ 6446: 00af5178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6447: 00a534c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vv │ │ │ │ @@ -6462,15 +6462,15 @@ │ │ │ │ 6458: 00b3de54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6459: 00aeb6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6460: 002d5d79 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6461: 00b3fa7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6462: 00b3d624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6463: 00b3deb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6464: 00ae6e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6465: 006cc8bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6465: 006cc96d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6466: 00b3e3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6467: 00a543bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmsub_s │ │ │ │ 6468: 00a0b810 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6469: 00ae4f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6470: 00b3dc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6471: 00b3dec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6472: 00a0968c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ @@ -6481,77 +6481,77 @@ │ │ │ │ 6477: 00b3faa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6478: 00af77e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ 6479: 004871e5 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6480: 0043b479 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6481: 00af5e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6482: 004a7779 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6483: 00af98b8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6484: 00698dcd 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6485: 006d7dc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6484: 00698e7d 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6485: 006d7e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ 6486: 005460d9 284 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_h │ │ │ │ - 6487: 006d6205 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6488: 0073cb2d 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6487: 006d62b5 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6488: 0073cbdd 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6489: 00aefa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6490: 00aed06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6491: 0042519d 344 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6492: 0071d0bd 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6492: 0071d16d 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6493: 0045dc45 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6494: 004f4355 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6495: 00b3d98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6496: 006f27c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6496: 006f2871 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6497: 00b3e344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6498: 00b3f2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6499: 00aee448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6500: 00af70dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6501: 00633919 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6501: 006339c9 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6502: 00447849 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6503: 00af7e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6504: 0061d229 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6504: 0061d2d9 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6505: 00ae3b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6506: 00389379 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6507: 00487219 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6508: 006b49d5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6508: 006b4a85 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ 6509: 005461f5 284 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_w │ │ │ │ - 6510: 005ec1fd 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6510: 005ec2ad 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6511: 00af6630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6512: 0061bf51 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6512: 0061c001 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6513: 00b40088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6514: 00ae9680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6515: 005cd0e1 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6515: 005cd191 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6516: 00a41bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_b │ │ │ │ 6517: 00388119 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6518: 0050fc19 58 FUNC GLOBAL DEFAULT 12 riscv_cpu_vector_enabled │ │ │ │ 6519: 002af2bd 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6520: 00b3ea84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6521: 00a41a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_d │ │ │ │ 6522: 00aefda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6523: 00b3ee92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6524: 00aed5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6525: 005ec4a5 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6525: 005ec555 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6526: 00af1ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6527: 0046c395 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6528: 004a6705 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6529: 004d4d99 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6530: 00a41b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_h │ │ │ │ 6531: 00af703c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6532: 00b3f594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 6533: 00af6308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_FETCH_DATA_KIND_EVENT │ │ │ │ 6534: 004d644d 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6535: 00ae8a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6536: 00b3dc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6537: 00743fc5 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6537: 00744075 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6538: 00b3d9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6539: 006f225d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6539: 006f230d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6540: 00aef188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6541: 006100d9 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6541: 00610189 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6542: 00af5888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6543: 00b3dad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6544: 00ae5e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6545: 00af3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6546: 005badcd 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6546: 005bae7d 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6547: 002ca3b5 112 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6548: 00b3e3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6549: 00a590cc 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6550: 004923a9 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6551: 002d9365 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6552: 00ae1fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6553: 00a41abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_w │ │ │ │ @@ -6560,600 +6560,600 @@ │ │ │ │ 6556: 00b3e6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6557: 004f7d19 102 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_cycles │ │ │ │ 6558: 00b3f1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6559: 002a7afd 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6560: 00ae19a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6561: 00ae6a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6562: 00b3eae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6563: 006cbd89 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6563: 006cbe39 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6564: 00b3ea86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6565: 0029a3e9 168 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6566: 00b3f0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6567: 00708649 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6567: 007086f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 6568: 003cc6e1 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6569: 00a36644 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse16_v │ │ │ │ 6570: 00b3e5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6571: 006e3fad 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6571: 006e405d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6572: 002d36e9 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6573: 00aebf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6574: 00af8608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6575: 0046dac5 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6576: 00702181 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6577: 00728d21 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6576: 00702231 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6577: 00728dd1 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6578: 00aea010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6579: 00b3e884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PRI_DSTATE │ │ │ │ 6580: 00b3dcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6581: 002a6469 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 6582: 007276f5 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6582: 007277a5 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6583: 00b3d528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6584: 00424411 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6585: 00b3e512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6586: 005fecc1 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6586: 005fed71 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6587: 00af3c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6588: 00af2684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6589: 00ae2640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6590: 00af17f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6591: 00b3db54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6592: 00a4d6f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_d │ │ │ │ 6593: 00ae62ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6594: 00b3dc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6595: 00b3ee18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6596: 006f1971 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6596: 006f1a21 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6597: 009cd8fc 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6598: 00b3e8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6599: 006f1f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6599: 006f203d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6600: 002d153d 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6601: 00b3e264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6602: 005ec2a5 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6602: 005ec355 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6603: 00b3ebf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ 6604: 00a4d7f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_h │ │ │ │ 6605: 004f380d 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6606: 0071b7ed 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6606: 0071b89d 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6607: 00af16f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ 6608: 0055a5ed 388 FUNC GLOBAL DEFAULT 12 helper_vmxnor_mm │ │ │ │ - 6609: 0062afbd 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6609: 0062b06d 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6610: 00af16e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6611: 002ae1dd 192 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6612: 004bbd41 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6613: 005f8db5 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6613: 005f8e65 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6614: 002dbf71 96 FUNC GLOBAL DEFAULT 12 audio_register_model │ │ │ │ 6615: 00a0f884 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6616: 00b3f7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6617: 009cf8d0 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6618: 00418635 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6619: 00a0cec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6620: 007423fd 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6620: 007424ad 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6621: 0046cc8d 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6622: 00a4d774 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_w │ │ │ │ 6623: 00b3eb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6624: 00b3e446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6625: 0064b7e5 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6625: 0064b895 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6626: 009faa00 32 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6627: 0053e899 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_b │ │ │ │ 6628: 0053e971 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_d │ │ │ │ 6629: 00aee518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ 6630: 00531809 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_b │ │ │ │ - 6631: 0070d131 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6631: 0070d1e1 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6632: 00b3ec0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6633: 0053e8e1 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_h │ │ │ │ 6634: 002d0a25 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 6635: 005e4689 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6635: 005e4739 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6636: 00531851 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_h │ │ │ │ 6637: 004f9da1 50 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_size │ │ │ │ - 6638: 006ae9c1 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6639: 0061f57d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6640: 006b25c5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 6641: 005c0879 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6642: 005db1cd 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6638: 006aea71 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6639: 0061f62d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6640: 006b2675 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6641: 005c0929 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 6642: 005db27d 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6643: 004a6321 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6644: 008e4a80 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6644: 008e4b30 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6645: 00b3d698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6646: 0043ef45 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6647: 0049cd49 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 6648: 004124cd 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6649: 006c46d5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6650: 0063218d 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6649: 006c4785 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6650: 0063223d 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6651: 0053e929 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_w │ │ │ │ 6652: 00531899 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_w │ │ │ │ 6653: 00ae95e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6654: 00a0d808 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6655: 00aebf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6656: 00af9d6c 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6657: 00b3e476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6658: 00af1bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6659: 00703535 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6659: 007035e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6660: 002a0465 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6661: 00519dcd 72 FUNC GLOBAL DEFAULT 12 helper_fround_d │ │ │ │ 6662: 004d080d 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6663: 006966a1 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6663: 00696751 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6664: 00b3d1e4 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6665: 00af0eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6666: 004de4cd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6667: 004efd25 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 6668: 006bc36d 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6668: 006bc41d 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6669: 0051a5c5 142 FUNC GLOBAL DEFAULT 12 helper_fround_h │ │ │ │ - 6670: 005eb569 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6670: 005eb619 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6671: 00ae7bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6672: 00b3f188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ 6673: 004a7ee9 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6674: 006d1b1d 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6675: 0074fdb9 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 6674: 006d1bcd 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6675: 0074fe69 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 6676: 004420c5 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6677: 00b3e6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6678: 006edb05 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6678: 006edbb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6679: 00ae2910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6680: 0042f19d 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6681: 009cff08 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6682: 004ee00d 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 6683: 00b3db30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 6684: 004a8aad 82 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6685: 00af7624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_EXCEPTION_EVENT │ │ │ │ 6686: 00aef148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6687: 00b3f668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6688: 00ae8264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6689: 00519949 106 FUNC GLOBAL DEFAULT 12 helper_fround_s │ │ │ │ 6690: 00aeb400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 6691: 0060cd3d 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6691: 0060cded 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6692: 002a1a19 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6693: 003fae1d 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6694: 00b3d744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6695: 004a74b9 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6696: 0044c841 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 6697: 0043ab31 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6698: 0069fcf5 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6698: 0069fda5 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6699: 00af5928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 6700: 004d4e09 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6701: 00afa5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6702: 00b3e89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6703: 00ae68c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6704: 0044e28d 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6705: 00ae8794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6706: 00b3fa90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6707: 00292841 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6708: 00b3dcae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6709: 006d37f5 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6709: 006d38a5 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6710: 00b3da2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6711: 0029cecd 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6712: 00af5308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6713: 009cf200 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6714: 00aed3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6715: 00af35fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6716: 00657bc5 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6716: 00657c75 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6717: 0046f0b5 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6718: 00ae26f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6719: 002fee69 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6720: 00ae3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 6721: 004d4fd1 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6722: 00b3eb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6723: 00a0a70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 6724: 004d5185 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6725: 00af3bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6726: 006c02ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6726: 006c039d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6727: 00b3f7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6728: 00ae51d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6729: 006caf35 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6729: 006cafe5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6730: 0038a65d 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6731: 00b3f2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6732: 0063fff1 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6732: 006400a1 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6733: 00ae40e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6734: 00615ab1 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6734: 00615b61 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6735: 004f934d 532 FUNC GLOBAL DEFAULT 12 riscv_load_kernel │ │ │ │ 6736: 004b1059 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6737: 00300211 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6738: 0070e191 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6738: 0070e241 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6739: 00b3d5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6740: 00ae36c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6741: 003bf4e5 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6742: 00b3d75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6743: 00b3e112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6744: 005ec309 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6744: 005ec3b9 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6745: 00b3efaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6746: 0044334d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6747: 00b3df92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 6748: 00b3ec14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 6749: 00af4178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6750: 00af6224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6751: 002d366d 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6752: 006bb0e5 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6752: 006bb195 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 6753: 00b3f72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 6754: 006b441d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6754: 006b44cd 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6755: 00b3e9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6756: 00af2dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6757: 00b3f1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6758: 00ae6768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6759: 00729541 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6759: 007295f1 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6760: 00ae1cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6761: 00b400aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6762: 00ae3754 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6763: 006eb9dd 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6763: 006eba8d 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6764: 00ae3880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6765: 00b3e3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6766: 006cb4e1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6767: 0072475d 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6766: 006cb591 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6767: 0072480d 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6768: 00ae2840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6769: 00460c29 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6770: 009d0214 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6771: 00b3f482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6772: 0070610d 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6772: 007061bd 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6773: 00aed73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6774: 002a4fd9 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6775: 00ae1af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6776: 00b3ec0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 6777: 003cdd89 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6778: 002ffc19 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6779: 0051bf91 406 FUNC GLOBAL DEFAULT 12 helper_mret │ │ │ │ 6780: 00aef818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6781: 00b3f532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 6782: 006f0ff5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6782: 006f10a5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6783: 00af88c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6784: 00498ba1 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6785: 004a60a5 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6786: 002f5b25 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6787: 00b3f8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 6788: 00af4fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6789: 006fb561 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6789: 006fb611 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6790: 00b3f416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6791: 00aee658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 6792: 00356671 220 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6793: 00b3eac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6794: 00ae8304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6795: 00aefb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 6796: 00542d19 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_b │ │ │ │ - 6797: 00698b65 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6797: 00698c15 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6798: 00b3e670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6799: 002d87c1 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6800: 00461e61 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 6801: 004be8ed 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ 6802: 00542df1 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_d │ │ │ │ - 6803: 006c6a85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ - 6804: 0070394d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ + 6803: 006c6b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6804: 007039fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ 6805: 0054d411 426 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_d │ │ │ │ 6806: 00aefd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6807: 00691619 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6807: 006916c9 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6808: 004efb19 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 6809: 00542d61 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_h │ │ │ │ 6810: 0042dcbd 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6811: 0061f5d9 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6811: 0061f689 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6812: 00543739 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_b │ │ │ │ 6813: 0029cd8d 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6814: 006ab755 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6814: 006ab805 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6815: 0054d115 386 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_h │ │ │ │ - 6816: 0073a3d5 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6816: 0073a485 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6817: 00ae3714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6818: 00a40724 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_b │ │ │ │ 6819: 00283591 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6820: 002c8905 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ 6821: 00543811 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_d │ │ │ │ - 6822: 00698181 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6822: 00698231 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6823: 00a40598 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_d │ │ │ │ 6824: 00b3ec84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 6825: 00b3dfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 6826: 004c1231 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6827: 00ae9a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6828: 00af51c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6829: 00543781 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_h │ │ │ │ 6830: 00a406a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_h │ │ │ │ 6831: 00b3f9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6832: 00b3dae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6833: 00b3f480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 6834: 00aeaf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_QUEUE_FULL_EVENT │ │ │ │ - 6835: 005f33e5 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6835: 005f3495 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6836: 00a57098 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_lu │ │ │ │ 6837: 00430c7d 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6838: 00542da9 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_w │ │ │ │ 6839: 00b3fa76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6840: 0073f815 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6840: 0073f8c5 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6841: 00a0edb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6842: 0054d299 374 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_w │ │ │ │ 6843: 0051832d 192 FUNC GLOBAL DEFAULT 12 riscv_new_csr_seed │ │ │ │ 6844: 00af8170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6845: 00af693c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6846: 00b3e5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6847: 0041a62d 160 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6848: 00af911c 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6849: 00738e99 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6849: 00738f49 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6850: 00aee878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6851: 005518e5 480 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_d │ │ │ │ 6852: 005437c9 72 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_w │ │ │ │ 6853: 002a7c5d 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6854: 0034f0a5 6 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 6855: 00a4061c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_w │ │ │ │ - 6856: 006f2929 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 6856: 006f29d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 6857: 00b3de90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 6858: 005514d9 516 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_h │ │ │ │ 6859: 0049231d 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6860: 0087b4b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6860: 0087b560 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6861: 00af2094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6862: 00ae605c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6863: 00b3df28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 6864: 0051c485 66 FUNC GLOBAL DEFAULT 12 helper_hyp_gvma_tlb_flush │ │ │ │ - 6865: 0070d1f9 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6865: 0070d2a9 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6866: 00af8c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6867: 00b3e4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6868: 00a47264 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_d │ │ │ │ 6869: 00aebca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6870: 006ec03d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6870: 006ec0ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6871: 00b3de4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6872: 0044fd19 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6873: 002fbf91 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6874: 0041e4e5 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6875: 00a4736c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_h │ │ │ │ 6876: 00447889 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6877: 0036780d 40 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6878: 005516dd 520 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_w │ │ │ │ 6879: 00af82a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6880: 00b3f0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6881: 00733d91 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6881: 00733e41 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6882: 0048890d 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6883: 002fc621 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6884: 00b3e864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_READ_DSTATE │ │ │ │ 6885: 00aec4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6886: 00af5f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6887: 006d34cd 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6887: 006d357d 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6888: 00b3ddaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6889: 00a3695c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_64_v │ │ │ │ 6890: 00b3e8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6891: 00711401 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6892: 0063a0e5 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6893: 006a399d 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6894: 0072bd25 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6895: 007246c1 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6891: 007114b1 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6892: 0063a195 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6893: 006a3a4d 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6894: 0072bdd5 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6895: 00724771 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6896: 00ae95f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6897: 00ae1c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6898: 005593d1 252 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_d │ │ │ │ 6899: 00b3e00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6900: 00b3f378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6901: 00ae25f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6902: 00b3d792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6903: 006dab2d 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6903: 006dabdd 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6904: 00b3dbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6905: 00b3ec82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 6906: 00559211 222 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_h │ │ │ │ 6907: 00a472e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_w │ │ │ │ - 6908: 00746869 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6909: 00631f3d 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6908: 00746919 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6909: 00631fed 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6910: 004f4329 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6911: 00b3d71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6912: 00aec140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6913: 00af91b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6914: 002834a9 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6915: 00b3ddb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6916: 00b3e8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6917: 0070e281 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6917: 0070e331 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6918: 009d0390 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6919: 002a7579 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6920: 00ae2850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6921: 005a39e1 350 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ - 6922: 00710709 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6921: 005a3a91 350 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ + 6922: 007107b9 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6923: 00420dfd 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ - 6924: 005a3da5 392 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ + 6924: 005a3e55 392 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ 6925: 00af4354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6926: 00af7e7c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6927: 00af8120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6928: 005592f1 222 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_w │ │ │ │ 6929: 00b3fbd8 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6930: 00b3e200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ - 6931: 005a3b41 308 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ + 6931: 005a3bf1 308 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ 6932: 0048aee9 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6933: 00ae5f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6934: 00b3d816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6935: 00af9798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6936: 005fa66d 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 6937: 00731a49 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6936: 005fa71d 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6937: 00731af9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6938: 00af2ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 6939: 004bf341 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6940: 00742e05 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6940: 00742eb5 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6941: 002effb5 440 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6942: 00af4c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6943: 00b3df80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6944: 00af5cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6945: 00a10250 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6946: 00b1bd90 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6947: 005edc79 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6948: 005fe6c5 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6947: 005edd29 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6948: 005fe775 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6949: 00af0044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ 6950: 00a5102c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_b │ │ │ │ - 6951: 005a3c75 304 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ + 6951: 005a3d25 304 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ 6952: 00b3f770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6953: 00af9a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 6954: 00aed1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6955: 00a52f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_egs_check │ │ │ │ 6956: 00b3ec22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 6957: 00a50fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_h │ │ │ │ 6958: 00b3e8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6959: 00b3e81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 6960: 00af77f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6961: 00526655 80 FUNC GLOBAL DEFAULT 12 helper_vle32_v_mask │ │ │ │ 6962: 00b3ef04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6963: 00af0354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 6964: 00701f3d 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6964: 00701fed 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6965: 0053a49d 530 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_b │ │ │ │ 6966: 00b3e62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6967: 00b3d980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6968: 0053aacd 518 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_d │ │ │ │ 6969: 004c1b2d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6970: 00af0124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 6971: 00aec160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6972: 00748399 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6972: 00748449 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6973: 0053a6b1 526 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_h │ │ │ │ 6974: 00b3e154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6975: 00ae9960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6976: 002a04a1 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6977: 0028ac61 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6978: 00b3e9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6979: 00b40118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6980: 004db119 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6981: 002a0ea5 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6982: 0074c9c9 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6982: 0074ca79 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6983: 00b3f4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6984: 00a50f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_w │ │ │ │ 6985: 00b3ddee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 6986: 004c1675 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6987: 00b3f44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6988: 0073df95 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6988: 0073e045 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6989: 00b3e218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6990: 0071ea55 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 6991: 006ce85d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6990: 0071eb05 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6991: 006ce90d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6992: 0047f7f9 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6993: 0053a8c1 522 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_w │ │ │ │ 6994: 00ae2f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6995: 00ae9160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6996: 00468005 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6997: 00b3e008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6998: 00291325 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 6999: 004b8bcd 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 7000: 00b3e6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 7001: 00b3fa44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 7002: 006ae38d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 7002: 006ae43d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 7003: 009ccdec 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 7004: 00b3defe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 7005: 00b3d6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ 7006: 00b3e1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 7007: 00420e11 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 7008: 00728d91 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 7008: 00728e41 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 7009: 00b3d830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 7010: 006e3b05 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 7011: 006c351d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 7010: 006e3bb5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 7011: 006c35cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 7012: 00af0714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 7013: 004ed1ad 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 7014: 00a542b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_d │ │ │ │ 7015: 002d5dd1 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 7016: 00b3f44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 7017: 00a54338 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_h │ │ │ │ - 7018: 006a1655 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 7018: 006a1705 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 7019: 00b3d5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 7020: 006d2fb9 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 7020: 006d3069 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 7021: 00b3fa1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 7022: 004a4a71 204 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 7023: 00ae2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 7024: 0091e13c 64 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 7025: 00aee828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 7026: 00a54230 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_s │ │ │ │ 7027: 00b3d4bd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 7028: 003f0a89 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 7029: 00b3f80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 7030: 00ae2bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 7031: 00b3f1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 7032: 006bc479 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 7032: 006bc529 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 7033: 00af719c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 7034: 00af18e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 7035: 00461415 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 7036: 00aeaa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 7037: 00b3f3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 7038: 0026a52d 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 7039: 006abc41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 7040: 006313b1 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 7039: 006abcf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 7040: 00631461 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 7041: 002b8291 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 7042: 0073d20d 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 7042: 0073d2bd 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 7043: 004f4055 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 7044: 006aca51 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 7044: 006acb01 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 7045: 00ae4234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 7046: 006ede9d 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 7046: 006edf4d 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 7047: 004dac29 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 7048: 00a35330 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re8_v │ │ │ │ 7049: 004db0ad 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 7050: 006f2749 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 7050: 006f27f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 7051: 00af8d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 7052: 00a36434 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_b │ │ │ │ 7053: 00ae41b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 7054: 00a08dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 7055: 006d8645 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 7055: 006d86f5 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 7056: 00a362a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_d │ │ │ │ 7057: 004651c1 116 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 7058: 006d0e39 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 7058: 006d0ee9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 7059: 00457cf9 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 7060: 006eb481 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 7060: 006eb531 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ 7061: 00a363b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_h │ │ │ │ - 7062: 00748f71 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 7063: 00615e5d 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 7064: 0063e0ad 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 7062: 00749021 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 7063: 00615f0d 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 7064: 0063e15d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 7065: 00b3ee40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 7066: 00ae4484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 7067: 00b3e100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 7068: 004c1c41 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 7069: 00a0ab2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 7070: 00b3e9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 7071: 00aef368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 7072: 00aec540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 7073: 0044d84d 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 7074: 00a08588 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 7075: 006106cd 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 7075: 0061077d 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 7076: 0043ade9 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 7077: 00ae1870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 7078: 0044dab9 212 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 7079: 00617969 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 7079: 00617a19 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 7080: 00aecc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 7081: 0060f105 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 7081: 0060f1b5 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 7082: 00a3632c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_w │ │ │ │ 7083: 003cf0f1 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 7084: 0036b345 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 7085: 009c49b0 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 7086: 00b3e974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 7087: 00b3e8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_READ_DSTATE │ │ │ │ 7088: 00490a39 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 7089: 006bc639 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 7089: 006bc6e9 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 7090: 005184cd 224 FUNC GLOBAL DEFAULT 12 riscv_csrrw │ │ │ │ 7091: 00b3ea4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 7092: 00a4c568 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_b │ │ │ │ 7093: 00b3fa32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 7094: 0050fb05 216 FUNC GLOBAL DEFAULT 12 riscv_cpu_vsirq_pending │ │ │ │ 7095: 00b3f426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 7096: 00ae3210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 7097: 00aeb840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 7098: 00a10670 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 7099: 00a4c4e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_h │ │ │ │ 7100: 00b3ef80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 7101: 0061f741 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 7101: 0061f7f1 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 7102: 00af6018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 7103: 00b3f67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 7104: 00b3e28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 7105: 002b83d9 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 7106: 00af300c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 7107: 00364045 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 7108: 00ae39b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 7109: 00b3e76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 7110: 004267b1 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 7111: 00af21c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 7112: 00b1b960 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 7113: 00b3f1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 7114: 005f8e85 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 7114: 005f8f35 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 7115: 00af06e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 7116: 006db881 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 7116: 006db931 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 7117: 00b3f08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ - 7118: 0074d229 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 7118: 0074d2d9 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 7119: 0045cb91 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 7120: 003cdff1 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 7121: 0072e12d 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7122: 006b6379 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 7121: 0072e1dd 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7122: 006b6429 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7123: 00a4c460 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_w │ │ │ │ 7124: 00b3deec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7125: 00b3d4ae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7126: 0042d855 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7127: 0074d6c5 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7127: 0074d775 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 7128: 004b8c91 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7129: 00632aed 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7129: 00632b9d 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7130: 00b400a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7131: 00b3f67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7132: 006fc00d 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7133: 005e2809 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7132: 006fc0bd 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7133: 005e28b9 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7134: 00b3dbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7135: 00aebec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7136: 00b1d120 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7137: 00b3d8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7138: 00391fd5 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7139: 004daca9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7140: 00b3de04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7141: 00b3e85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7142: 00b3e890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7143: 00420e21 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 7144: 004c34b5 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 7145: 00aed9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7146: 00b3f302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7147: 00af942c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7148: 006b0af5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7148: 006b0ba5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7149: 009cf1d0 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7150: 003cfa41 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7151: 00b3d95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7152: 00b3f764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7153: 00af2594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7154: 004eee59 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 7155: 002a1c85 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ @@ -7161,438 +7161,438 @@ │ │ │ │ 7157: 00b3dd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7158: 00a00d3c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7159: 00af82f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7160: 00462fe1 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 7161: 00b3e872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_DSTATE │ │ │ │ 7162: 00a00d5c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 7163: 00b3e2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7164: 005f2f5d 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7164: 005f300d 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7165: 003f3965 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7166: 00b3eb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7167: 00af57d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7168: 0066c795 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7168: 0066c845 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7169: 00ae4c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 7170: 00442385 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7171: 006bee11 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7171: 006beec1 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7172: 00ae86a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7173: 00669bd1 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7173: 00669c81 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7174: 00b3f920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7175: 00452195 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7176: 00aeb8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7177: 00b3f0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7178: 00af800c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7179: 00af2714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7180: 00aeb000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7181: 0054db61 308 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_d │ │ │ │ 7182: 00431041 116 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7183: 005df02d 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7183: 005df0dd 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7184: 00af1d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7185: 00ae2880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7186: 00af9f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7187: 00550725 500 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_d │ │ │ │ 7188: 00b3f072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7189: 00b3d51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7190: 00af965c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_EVENT │ │ │ │ 7191: 00b3f10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7192: 0054d925 286 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_h │ │ │ │ 7193: 00550345 494 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_h │ │ │ │ - 7194: 006aadcd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7194: 006aae7d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7195: 00ae3694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7196: 002d8f4d 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7197: 0033d4e9 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7198: 00aeda38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7199: 00364229 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7200: 004db029 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7201: 00732f45 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7201: 00732ff5 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7202: 00b2f6c0 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7203: 00b3f150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ 7204: 00519ab1 24 FUNC GLOBAL DEFAULT 12 helper_fminm_d │ │ │ │ - 7205: 0074c9b1 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7205: 0074ca61 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7206: 00b3f1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7207: 00b3f3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7208: 00443f95 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_read │ │ │ │ 7209: 003989b5 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ 7210: 0051a11d 148 FUNC GLOBAL DEFAULT 12 helper_fminm_h │ │ │ │ - 7211: 0074d221 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7211: 0074d2d1 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7212: 0054da45 284 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_w │ │ │ │ 7213: 00af32ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7214: 00b3d7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7215: 008f4448 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7215: 008f44f8 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7216: 00550535 494 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_w │ │ │ │ 7217: 00aef3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7218: 00ae9400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 7219: 00724c39 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7219: 00724ce9 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7220: 00519419 98 FUNC GLOBAL DEFAULT 12 helper_fminm_s │ │ │ │ 7221: 00af0464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7222: 00b3d5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7223: 00537205 318 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_b │ │ │ │ 7224: 00af4294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7225: 00b3e0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 7226: 004cb361 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7227: 006a9bd9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7227: 006a9c89 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 7228: 004ecbc5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7229: 00420365 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7230: 00b3d6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7231: 00b3f322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7232: 00b3effe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ 7233: 00537345 274 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_h │ │ │ │ - 7234: 006315f9 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7234: 006316a9 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 7235: 004f11fd 104 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7236: 00a0f5f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 7237: 00b3f842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7238: 002dbe21 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7239: 0071da5d 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7240: 006bfce9 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7239: 0071db0d 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7240: 006bfd99 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7241: 003222fd 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7242: 0046cf39 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7243: 00b3dfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7244: 00af1bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7245: 00b3f9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7246: 00aef308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 7247: 0070c5f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 7247: 0070c6a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ 7248: 00385451 62 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7249: 006c9135 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7249: 006c91e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7250: 00b3dbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 7251: 0062ac19 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7251: 0062acc9 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7252: 00aee638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_EVENT │ │ │ │ 7253: 00ae88b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7254: 00b3e664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7255: 00a10460 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7256: 002a0efd 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7257: 004ef0d1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 7258: 00537459 306 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_w │ │ │ │ 7259: 00b3ea48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7260: 00aec3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 7261: 00b3eba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7262: 004dd865 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7263: 00b3e002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7264: 0038a89d 496 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7265: 006d7af5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7265: 006d7ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7266: 00ae6a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7267: 00633bfd 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7267: 00633cad 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7268: 00ae3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7269: 00ae9ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 7270: 004e88ed 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 7271: 006d04cd 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7271: 006d057d 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7272: 0029f659 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7273: 006c7ca9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7273: 006c7d59 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7274: 00b3d6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7275: 00ae67c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7276: 00b3d564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 7277: 00aecd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7278: 00af1e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7279: 00b3e808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_DSTATE │ │ │ │ 7280: 00b3d7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 7281: 005e4a29 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7281: 005e4ad9 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7282: 00b3d712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7283: 009cf050 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7284: 00b3d5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 7285: 00af2cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7286: 006b6a05 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7286: 006b6ab5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7287: 002cf1d9 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7288: 004dad1d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7289: 0060f129 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7289: 0060f1d9 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7290: 00af7b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7291: 00aeae90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_OUT_OF_RBDS_EVENT │ │ │ │ 7292: 00451ff1 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 7293: 004c365d 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7294: 00ae7258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7295: 00b3ec46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7296: 005e543d 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7296: 005e54ed 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7297: 00b3d85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7298: 00510839 172 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_unaligned_access │ │ │ │ 7299: 00b3eb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7300: 00742b95 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7300: 00742c45 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7301: 002f7475 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7302: 004b114d 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7303: 006ebdd5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7303: 006ebe85 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7304: 002c0a25 152 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7305: 00a0f98c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7306: 0063a15d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7307: 00731985 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7306: 0063a20d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7307: 00731a35 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7308: 004a7a29 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7309: 00b3f2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7310: 00ae8824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7311: 006d801d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7311: 006d80cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7312: 00b3f458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7313: 004a0701 724 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7314: 00af5b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7315: 006b2a4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7315: 006b2afd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7316: 00af2134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7317: 00b3e7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7318: 0029b385 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7319: 0072dad5 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7319: 0072db85 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7320: 005536ed 294 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_d │ │ │ │ 7321: 00b3df9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7322: 002f7051 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7323: 002a2ee5 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ 7324: 005534dd 264 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_h │ │ │ │ - 7325: 006cc099 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7325: 006cc149 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7326: 00ae5e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7327: 00a07274 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7328: 0034e3e9 132 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7329: 00724b2d 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7329: 00724bdd 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7330: 00ae73e8 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7331: 00750a51 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7331: 00750b01 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7332: 00ae5d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7333: 00ae1f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7334: 00af0b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7335: 00b3de7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7336: 0043e4b5 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7337: 00698329 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7337: 006983d9 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7338: 004bfd19 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ 7339: 00272c19 80 FUNC GLOBAL DEFAULT 12 decode_xtheadsync │ │ │ │ - 7340: 00722e05 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7340: 00722eb5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7341: 00b1cee0 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7342: 00ae4628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7343: 00393549 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7344: 002998f1 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7345: 00af5f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ 7346: 005322d5 216 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_b │ │ │ │ - 7347: 006cd715 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7347: 006cd7c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7348: 0029d9e1 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ 7349: 005535e5 264 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_w │ │ │ │ - 7350: 00698f19 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7350: 00698fc9 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7351: 0053256d 250 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_d │ │ │ │ 7352: 00b3db1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7353: 002b8255 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7354: 00af94f4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7355: 0060de35 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7356: 00728371 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7355: 0060dee5 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7356: 00728421 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7357: 004dcda5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7358: 005dc279 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7358: 005dc329 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7359: 004ec96d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7360: 00a0cf44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ 7361: 005323ad 222 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_h │ │ │ │ 7362: 00a52760 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_wu │ │ │ │ - 7363: 006cb6a9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7364: 005f9a11 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7363: 006cb759 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7364: 005f9ac1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7365: 00ae4c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7366: 004f6d85 4 FUNC GLOBAL DEFAULT 12 tinfo_csr_read │ │ │ │ 7367: 009cfca8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7368: 0052a5f1 500 FUNC GLOBAL DEFAULT 12 helper_vlxei16_32_v │ │ │ │ 7369: 004b1501 960 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7370: 006b39d9 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7370: 006b3a89 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7371: 00356551 54 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7372: 00b3f486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7373: 004dd8e5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7374: 0069a285 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7374: 0069a335 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7375: 00b3f6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7376: 003f27d5 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7377: 00a37220 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_32_v │ │ │ │ 7378: 00556975 244 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_b │ │ │ │ 7379: 00b3f86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7380: 002d3471 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7381: 003936ed 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ 7382: 00556c7d 292 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_d │ │ │ │ - 7383: 006ac439 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7383: 006ac4e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7384: 00ae5f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7385: 0053248d 222 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_w │ │ │ │ 7386: 00aeed18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7387: 00556a69 268 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_h │ │ │ │ 7388: 003eed4d 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7389: 00af1b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7390: 006a8b59 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7391: 006ae535 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7390: 006a8c09 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7391: 006ae5e5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7392: 00b3e394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7393: 004d3401 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7394: 00b3e0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7395: 0048aab1 576 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7396: 006edbf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7396: 006edca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7397: 00aefc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7398: 0029ce61 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7399: 0073a149 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7400: 008ced40 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7401: 006ad429 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7399: 0073a1f9 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7400: 008cedf0 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7401: 006ad4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7402: 00b3e6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7403: 00556b75 264 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_w │ │ │ │ 7404: 00b3db2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7405: 00b3f8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7406: 00ae3860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7407: 00af8948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 7408: 005e55c1 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7408: 005e5671 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7409: 00b3dc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7410: 00ae5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7411: 002d77ad 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7412: 00a00740 1 OBJECT GLOBAL DEFAULT 24 line_size │ │ │ │ 7413: 00b3e348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7414: 005e313d 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7414: 005e31ed 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7415: 002994a1 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7416: 006fa875 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7416: 006fa925 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7417: 00328bd5 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7418: 00ae3330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7419: 00b3f8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7420: 00a071f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7421: 00447be9 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7422: 00b3e992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7423: 00af2954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7424: 0072e9dd 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7425: 006f977d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7424: 0072ea8d 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7425: 006f982d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7426: 00b3d89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7427: 00ae5364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7428: 00b3e8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7429: 00b3f492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7430: 00291db5 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7431: 004f57e5 172 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_read │ │ │ │ 7432: 00b3d8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7433: 00b3f16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7434: 00af975c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7435: 00b3f05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7436: 0041b6a1 92 FUNC GLOBAL DEFAULT 12 audio_be_get_id │ │ │ │ 7437: 0054e591 304 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_d │ │ │ │ - 7438: 005e2d19 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7438: 005e2dc9 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7439: 003d5ff5 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7440: 00328541 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7441: 006bb75d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7441: 006bb80d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7442: 00ae5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7443: 006fe7a9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7444: 0070f909 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7443: 006fe859 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7444: 0070f9b9 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7445: 00b3def0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7446: 006d5ff5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7446: 006d60a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7447: 0054e36d 274 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_h │ │ │ │ 7448: 003f9819 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7449: 00af1c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7450: 006003dd 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7451: 006fec75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7450: 0060048d 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7451: 006fed25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7452: 002afc85 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7453: 0063bf01 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7453: 0063bfb1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7454: 00ae5c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7455: 00b3f504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7456: 00714e05 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7456: 00714eb5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7457: 00b3f5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7458: 00af4c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7459: 00af0574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 7460: 004dce25 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7461: 00b3f558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7462: 00aee668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 7463: 00b3e354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CA_INIT_DSTATE │ │ │ │ 7464: 004035cd 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7465: 004ea2fd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7466: 0054e481 270 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_w │ │ │ │ - 7467: 00631d0d 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7467: 00631dbd 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7468: 00af4bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7469: 00ae3f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7470: 006b48ad 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7471: 006bd9b5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7470: 006b495d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7471: 006bda65 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7472: 00b3d48e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7473: 00673355 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7473: 00673405 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7474: 00b3eb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7475: 00af925c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7476: 004c41ad 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7477: 00af30cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7478: 00ae9250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7479: 00af723c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7480: 00ae5394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7481: 00ae5cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7482: 00af6204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7483: 002a046d 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7484: 00299a89 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7485: 00ae34a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7486: 00a07928 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7487: 0062cc2d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7487: 0062ccdd 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7488: 00ae6dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7489: 0091cd28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7490: 005257b1 88 FUNC GLOBAL DEFAULT 12 helper_vlse32_v │ │ │ │ - 7491: 00695f51 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7491: 00696001 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7492: 00525fc9 80 FUNC GLOBAL DEFAULT 12 helper_vle16_v_mask │ │ │ │ - 7493: 0063227d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7493: 0063232d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7494: 00af1544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7495: 00b3fafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7496: 00b3d7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 7497: 00722f1d 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7497: 00722fcd 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7498: 00b3f950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7499: 006ac1a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7499: 006ac255 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7500: 00467605 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7501: 00ae31a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7502: 00af7d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7503: 006ca641 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7504: 006701c9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7503: 006ca6f1 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7504: 00670279 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7505: 00aeff64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ - 7506: 006fdf21 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7506: 006fdfd1 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7507: 00ae8714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7508: 00af3784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7509: 0047bf95 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7510: 004f91e9 284 FUNC GLOBAL DEFAULT 12 riscv_load_firmware │ │ │ │ 7511: 00b3d99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7512: 00b3db0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7513: 005fe7b1 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7513: 005fe861 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7514: 00b3f0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7515: 0063678d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7516: 0064b7ed 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7515: 0063683d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7516: 0064b89d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7517: 002d525d 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7518: 0047f169 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7519: 0043c189 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7520: 00b3dde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7521: 00aeda98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7522: 0047f865 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7523: 00b3d6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7524: 002f1261 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7525: 005f2fa5 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7525: 005f3055 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7526: 00437d25 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7527: 004eb305 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ - 7528: 006d6b4d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7528: 006d6bfd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7529: 004a4d11 144 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7530: 0072490d 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7530: 007249bd 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7531: 00420535 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7532: 00b3e93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7533: 00320bed 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7534: 00718cc1 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7534: 00718d71 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7535: 00b3f1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7536: 00ae93a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7537: 00ae1fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7538: 00345ac5 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7539: 00aedba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_EVENT │ │ │ │ 7540: 00b3dae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7541: 006f0cfd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 7542: 006176ad 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7541: 006f0dad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7542: 0061775d 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7543: 00b3e58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7544: 004a5a2d 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7545: 00b3e728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7546: 003fb1ad 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7547: 00ae2090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7548: 0070e065 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7549: 005e410d 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7548: 0070e115 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7549: 005e41bd 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7550: 00aed31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7551: 00b3d8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7552: 00b3e208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7553: 00ae3b08 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7554: 003bba71 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7555: 0039230d 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7556: 0029a739 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7557: 00b3f75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7558: 002f1a9d 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7559: 006d7ab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7559: 006d7b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7560: 00afa498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7561: 00b3f59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7562: 0069fe71 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7563: 00606a71 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7564: 006f261d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7562: 0069ff21 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7563: 00606b21 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7564: 006f26cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7565: 00af714c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7566: 006a573d 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7566: 006a57ed 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7567: 00af62e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_EVENT │ │ │ │ 7568: 00af799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7569: 005aaae5 132 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ - 7570: 006bb991 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7571: 00691579 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7569: 005aab95 132 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ + 7570: 006bba41 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7571: 00691629 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7572: 00430e55 100 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7573: 00a0716c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7574: 00633ca1 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7575: 006f9bfd 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7574: 00633d51 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7575: 006f9cad 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7576: 00b3d950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7577: 007145ed 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7577: 0071469d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7578: 00af2844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7579: 00b3e2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7580: 00ae9e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7581: 00b3daf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7582: 00b3d1dd 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7583: 00aeaae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7584: 0044df55 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7585: 002c8c41 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7586: 0062be85 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7587: 0075695d 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7586: 0062bf35 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7587: 00756a0d 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7588: 00b3f994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7589: 00b3dea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7590: 002a2b6d 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7591: 0039359d 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7592: 002c3929 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7593: 00af59a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7594: 0046d849 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ @@ -7602,128 +7602,128 @@ │ │ │ │ 7598: 00466fe9 60 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7599: 004f1185 66 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7600: 0042f439 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7601: 00b3da48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7602: 00aebac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7603: 00a32e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_b │ │ │ │ 7604: 00af3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7605: 006dcb99 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7606: 0063d0dd 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7605: 006dcc49 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7606: 0063d18d 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7607: 00ae9260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7608: 00aedb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_INCR_CTR_EVENT │ │ │ │ 7609: 002a64b5 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7610: 00b3f404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7611: 00b3e4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7612: 00b3f422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7613: 006d1039 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7613: 006d10e9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7614: 00a32d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_h │ │ │ │ 7615: 002f081d 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 7616: 006e5229 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7617: 00745aa9 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7616: 006e52d9 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7617: 00745b59 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7618: 00af2274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7619: 00b3e364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RBD_DSTATE │ │ │ │ 7620: 0091ccb0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7621: 00b3e6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7622: 004da439 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7623: 006cb5cd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7623: 006cb67d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7624: 00367555 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7625: 0061cd61 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7625: 0061ce11 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7626: 009ceff0 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7627: 00b3fb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7628: 005df13d 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7628: 005df1ed 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7629: 0042597d 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7630: 00633239 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7630: 006332e9 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7631: 00ae9410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7632: 00b3ec06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ 7633: 00ae97f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7634: 00ae2330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7635: 00a32d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_w │ │ │ │ 7636: 00af1674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7637: 006fd4d1 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7637: 006fd581 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7638: 002db4b9 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7639: 006cf465 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7639: 006cf515 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7640: 003ee9f1 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7641: 003cec51 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7642: 00b3f1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7643: 00ae9c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7644: 005e3fd9 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7644: 005e4089 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7645: 00b40076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7646: 006f27fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7646: 006f28ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7647: 00af3fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7648: 00b3dfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7649: 00ae75a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 7650: 004e25b5 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7651: 006950b1 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7651: 00695161 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7652: 002f6ef1 352 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 7653: 0043be55 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7654: 00aeb140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7655: 00b3da86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7656: 0041adc1 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7657: 00731325 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7657: 007313d5 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7658: 00ae80e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7659: 00aed09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7660: 00b3da52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7661: 00ae91d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7662: 00ae9620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7663: 0026a5c9 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 7664: 005e6619 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7664: 005e66c9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 7665: 00af1cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 7666: 004cb251 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 7667: 004ecaed 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7668: 006a0919 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7669: 00723e01 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7668: 006a09c9 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7669: 00723eb1 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7670: 003561c1 132 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7671: 006615a9 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ - 7672: 006ff599 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7671: 00661659 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ + 7672: 006ff649 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7673: 00af08d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7674: 006c93c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7674: 006c9479 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7675: 00b3e2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7676: 004613d9 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7677: 00614cc1 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7678: 006c6959 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7679: 005cf5bd 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7677: 00614d71 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7678: 006c6a09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7679: 005cf66d 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7680: 0041f92d 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7681: 00ae42a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7682: 0038b0dd 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7683: 00b3f052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7684: 00af73c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7685: 00b3eeb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7686: 00b3ed4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7687: 00ae5c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7688: 00b3f2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7689: 0043047d 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7690: 0063b2ed 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7691: 007286f9 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7692: 006ac4ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7690: 0063b39d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7691: 007287a9 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7692: 006ac59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7693: 0042ec45 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7694: 00ae4cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7695: 00aebdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7696: 00aeb690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7697: 00b3dad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7698: 00b3efea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7699: 00af19d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7700: 00af8ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7701: 00aeecf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7702: 006b775d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 7703: 005e6359 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7702: 006b780d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7703: 005e6409 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7704: 00a32f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_h │ │ │ │ 7705: 00b3fb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7706: 004da4b1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7707: 004924c5 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 7708: 004c00ed 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7709: 003ffb85 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7710: 00af336c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7711: 006ad3b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7711: 006ad461 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7712: 00aee4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7713: 005ce221 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7713: 005ce2d1 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7714: 004a5475 456 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7715: 00b3dd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7716: 00398421 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7717: 002facad 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 7718: 0065ca95 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7718: 0065cb45 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7719: 00b3e972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7720: 00b3e596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7721: 00b3dcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7722: 002f16f9 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 7723: 004d4775 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ 7724: 0047343d 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7725: 00ae91f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ @@ -7731,15 +7731,15 @@ │ │ │ │ 7727: 0039128d 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7728: 00449c01 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7729: 004201c9 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7730: 00419061 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7731: 00af8a5c 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7732: 0053fed1 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_d │ │ │ │ 7733: 00b3ebb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7734: 0071e9f9 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7734: 0071eaa9 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7735: 00430271 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7736: 00a32e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_w │ │ │ │ 7737: 00af2d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7738: 0043f925 252 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_flag │ │ │ │ 7739: 004ee159 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 7740: 004f4fa9 300 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf64_note │ │ │ │ 7741: 0053fe41 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_h │ │ │ │ @@ -7762,105 +7762,105 @@ │ │ │ │ 7758: 00b3eada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7759: 002f75a1 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7760: 0026a7a1 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7761: 00aea1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7762: 00af2604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7763: 0053fe89 72 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_w │ │ │ │ 7764: 00299891 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7765: 006d9771 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7766: 006dd4d9 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7765: 006d9821 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7766: 006dd589 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7767: 00ae3890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7768: 00af3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7769: 004a0679 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7770: 00b3d465 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 7771: 00ae5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 7772: 00af9848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 7773: 00b3f71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ 7774: 002902e5 248 FUNC GLOBAL DEFAULT 12 float64_rem │ │ │ │ 7775: 00af75a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7776: 00ae6f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7777: 00aef5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7778: 0045ca41 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7779: 00aed59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7780: 002c8959 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7781: 005da989 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7782: 006fe529 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7781: 005daa39 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7782: 006fe5d9 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7783: 00af3c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7784: 006fcadd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7785: 006db945 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7784: 006fcb8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7785: 006db9f5 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7786: 00b3d8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7787: 002f27f5 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7788: 00b3de14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7789: 00b3fa08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7790: 00b3db72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7791: 00661451 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7791: 00661501 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7792: 00a316dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v_mask │ │ │ │ 7793: 00a339ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_d │ │ │ │ 7794: 00aeec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7795: 0044ea7d 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7796: 006b968d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7796: 006b973d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ 7797: 00a33af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_h │ │ │ │ - 7798: 005de98d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7798: 005dea3d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7799: 002d91e1 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7800: 00a06a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7801: 006b8731 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7802: 0074ddb5 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7803: 00701039 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7801: 006b87e1 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7802: 0074de65 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7803: 007010e9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7804: 00ae6c3c 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7805: 004a6b19 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7806: 00aeba00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7807: 0055a98d 52 FUNC GLOBAL DEFAULT 12 helper_vmsof_m │ │ │ │ 7808: 0041df9d 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7809: 00b3e086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7810: 00b3e470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 7811: 005cb16d 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 7811: 005cb21d 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 7812: 002d33c1 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7813: 002a5055 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7814: 006feecd 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7814: 006fef7d 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7815: 00b3dae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7816: 006cf6bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7816: 006cf76d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7817: 00b3d6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7818: 0063868d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7818: 0063873d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7819: 00b3f324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7820: 0048b531 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7821: 00a33a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_w │ │ │ │ 7822: 00aee858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7823: 00711a3d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7823: 00711aed 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7824: 00b3d477 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7825: 00420f31 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7826: 00b3ed9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7827: 00aecbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7828: 005e67a9 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7828: 005e6859 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7829: 0047b9a9 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7830: 0073dd9d 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7830: 0073de4d 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7831: 00af33cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7832: 00a0cfc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7833: 0043237d 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7834: 00aee3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7835: 002999f9 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7836: 00ae56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 7837: 0043c0dd 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7838: 005dbbd1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7839: 005dc251 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7838: 005dbc81 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7839: 005dc301 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7840: 003cc3b5 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7841: 00ae4678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7842: 00b3e03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7843: 00b3e52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7844: 00b3f526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7845: 006d90ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7845: 006d915d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7846: 00ae3684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ 7847: 0050ea69 68 FUNC GLOBAL DEFAULT 12 priv_spec_to_str │ │ │ │ - 7848: 00618c61 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7849: 006a930d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7848: 00618d11 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7849: 006a93bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7850: 0041d20d 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7851: 00b3da76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7852: 002e93a5 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 7853: 00ae4778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7854: 00af5348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 7855: 00720925 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7855: 007209d5 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7856: 00aee358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7857: 00ae48b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7858: 00ae9170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 7859: 004ca9a1 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7860: 004f9015 108 FUNC GLOBAL DEFAULT 12 riscv_boot_info_init │ │ │ │ 7861: 00299ed9 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7862: 00b3faf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ @@ -7870,453 +7870,453 @@ │ │ │ │ 7866: 00b3fac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7867: 004da52d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7868: 004095c1 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 7869: 004c4529 432 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7870: 0051c6c5 138 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_b │ │ │ │ 7871: 002f1bfd 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 7872: 0051c869 156 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_d │ │ │ │ - 7873: 00706fb5 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7873: 00707065 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7874: 00aed4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7875: 0051c751 138 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_h │ │ │ │ 7876: 003f1a4d 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 7877: 0070860d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7877: 007086bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7878: 00af8698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7879: 00ae28d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7880: 00ae25d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7881: 004f01d9 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 7882: 00b3e398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7883: 00a36014 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_b │ │ │ │ 7884: 00b3f484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7885: 0073ad85 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7885: 0073ae35 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7886: 00a35e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_d │ │ │ │ 7887: 00b3e118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7888: 00b3efd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7889: 00b3eb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7890: 00b3f0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7891: 0042e111 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ 7892: 00a559e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_d │ │ │ │ 7893: 00a35f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_h │ │ │ │ - 7894: 005dbaf1 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7895: 007245d9 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7896: 0074f7dd 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 7897: 007263dd 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7894: 005dbba1 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7895: 00724689 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7896: 0074f88d 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 7897: 0072648d 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7898: 00a41384 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_b │ │ │ │ 7899: 00af3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7900: 00a55af0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_h │ │ │ │ 7901: 002a2dbd 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7902: 005e28bd 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7902: 005e296d 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7903: 00b3e190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7904: 0038a855 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7905: 00af353c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 7906: 004edd81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7907: 0051c7dd 138 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_w │ │ │ │ 7908: 00a33230 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_d │ │ │ │ 7909: 00a411f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_d │ │ │ │ 7910: 00af1cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7911: 00aefd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7912: 00299871 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7913: 0041d071 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7914: 00ae9f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7915: 005eb855 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7915: 005eb905 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7916: 00a33338 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_h │ │ │ │ 7917: 00a069b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ 7918: 00a41300 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_h │ │ │ │ - 7919: 005accd1 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7919: 005acd81 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7920: 009cce3c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7921: 005f3e3d 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7921: 005f3eed 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 7922: 0043b385 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7923: 00b3e08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7924: 00af7664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_READ_EVENT │ │ │ │ 7925: 002fc8f9 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7926: 0062018d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7926: 0062023d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7927: 00a558e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_s │ │ │ │ 7928: 00a35f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_w │ │ │ │ 7929: 00464131 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7930: 00af0114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 7931: 00ae7308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 7932: 002c4aed 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7933: 00afa478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7934: 00b4014a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7935: 0060f0f5 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7935: 0060f1a5 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7936: 00b40150 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7937: 00633a61 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7937: 00633b11 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7938: 00a332b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_w │ │ │ │ 7939: 00af2e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7940: 00b3f6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7941: 00a4127c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_w │ │ │ │ - 7942: 0063f375 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7943: 0072ea7d 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7942: 0063f425 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7943: 0072eb2d 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7944: 00af7d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7945: 006cb4f1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7945: 006cb5a1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ 7946: 00a314cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v │ │ │ │ - 7947: 0074e185 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7947: 0074e235 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7948: 002d229d 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7949: 007185b5 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ - 7950: 006dcda1 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ + 7949: 00718665 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7950: 006dce51 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ 7951: 00b3d800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7952: 005e0a6d 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7953: 006428bd 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7952: 005e0b1d 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7953: 0064296d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 7954: 0048744d 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7955: 00b3f652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7956: 00ae3704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7957: 00b400ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7958: 00aeb4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7959: 002959f9 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7960: 003ffd69 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7961: 00af5358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7962: 00704681 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7963: 006eda51 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7962: 00704731 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7963: 006edb01 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7964: 002a02d5 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 7965: 004c0bd5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7966: 00b3d52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7967: 00a35540 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re16_v │ │ │ │ 7968: 00b3d4c0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7969: 00ae19f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7970: 009d0404 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7971: 0063aacd 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7971: 0063ab7d 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7972: 004db3c5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 7973: 0070bdc1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 7973: 0070be71 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 7974: 00afa3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7975: 00b3f346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7976: 00ae4658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7977: 005f37e9 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7977: 005f3899 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7978: 00ae6908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7979: 007484c5 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 7980: 0069fd51 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7979: 00748575 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7980: 0069fe01 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7981: 00295a81 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7982: 00ae16a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7983: 00af806c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7984: 00b3dc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7985: 00af690c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7986: 00af8d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7987: 00b3ef60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7988: 0029ccb5 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7989: 00b3ef52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7990: 0065c881 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7990: 0065c931 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7991: 00ae5594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7992: 00b3e1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7993: 00451ead 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 7994: 0043f569 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7995: 004db779 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7996: 00534669 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_b │ │ │ │ 7997: 00534741 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_d │ │ │ │ 7998: 00af30bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7999: 00b3eb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 8000: 0041b731 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 8001: 00ae37b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 8002: 00722f25 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 8002: 00722fd5 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 8003: 004eec85 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 8004: 00aeed38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 8005: 006700c9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 8005: 00670179 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 8006: 005346b1 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_h │ │ │ │ 8007: 002d5f0d 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 8008: 00755e85 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 8008: 00755f35 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 8009: 00a52c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_d │ │ │ │ 8010: 00ae1704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 8011: 00b3e050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 8012: 00ae3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 8013: 00aebfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 8014: 00aef1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 8015: 009cda4c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 8016: 00722ec5 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 8016: 00722f75 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 8017: 00b3ecd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 8018: 004a5e35 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 8019: 00b3e852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ 8020: 00a56cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_l │ │ │ │ - 8021: 006c8f55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 8021: 006c9005 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 8022: 00aef718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 8023: 00ae8684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 8024: 006c0529 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 8024: 006c05d9 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 8025: 0045ddb9 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 8026: 003c78a9 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 8027: 00b3e826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 8028: 00b3f550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ 8029: 005346f9 72 FUNC GLOBAL DEFAULT 12 helper_vor_vv_w │ │ │ │ 8030: 00a52550 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_s │ │ │ │ - 8031: 006feed1 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 8032: 006f6311 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 8031: 006fef81 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 8032: 006f63c1 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 8033: 00b3e21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 8034: 006a32ed 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 8034: 006a339d 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 8035: 00b3f66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 8036: 00a525d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_w │ │ │ │ 8037: 00b3f7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 8038: 005f5b29 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 8038: 005f5bd9 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 8039: 00b3f4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 8040: 00555071 272 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_b │ │ │ │ 8041: 00b3f9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 8042: 005bd819 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 8042: 005bd8c9 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 8043: 00b3ebb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 8044: 00b3eb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 8045: 00ae56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 8046: 00555181 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_h │ │ │ │ - 8047: 006b9d71 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 8047: 006b9e21 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 8048: 0029f199 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 8049: 006d7b6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 8049: 006d7c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 8050: 004900e9 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 8051: 0029a859 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 8052: 00a0692c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 8053: 00b3ece4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 8054: 00af5568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 8055: 00b3dd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 8056: 00af6c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 8057: 00390285 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 8058: 00b3ec64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 8059: 00b3eff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 8060: 00b3e9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 8061: 006ce241 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 8061: 006ce2f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 8062: 00b3ec20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 8063: 006af495 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 8064: 006200dd 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 8063: 006af545 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 8064: 0062018d 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 8065: 00a090e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 8066: 00b3d4a2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ - 8067: 005a4611 316 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ + 8067: 005a46c1 316 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ 8068: 00555295 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_w │ │ │ │ 8069: 00b3d47a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 8070: 003cc819 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 8071: 007108a5 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 8071: 00710955 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 8072: 00a0947c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 8073: 005a49d1 396 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ - 8074: 006873a9 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 8073: 005a4a81 396 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ + 8074: 00687459 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 8075: 00ae7d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 8076: 00ae75e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 8077: 005a474d 340 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ - 8078: 00723729 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 8079: 0071fc8d 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 8077: 005a47fd 340 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ + 8078: 007237d9 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 8079: 0071fd3d 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 8080: 00a46dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_d │ │ │ │ 8081: 00487895 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 8082: 00b3fae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 8083: 00aec430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 8084: 00b3f3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 8085: 00b3d96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 8086: 00b3efc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 8087: 00a46ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_h │ │ │ │ 8088: 00aed14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 8089: 006ce971 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 8090: 0060e2d9 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 8089: 006cea21 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 8090: 0060e389 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 8091: 00aef478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 8092: 006d2dcd 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 8092: 006d2e7d 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 8093: 00b3de62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 8094: 00b3ecdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 8095: 0047e2a1 500 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 8096: 00701a31 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 8096: 00701ae1 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 8097: 0028343d 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 8098: 00af8a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 8099: 005a48a1 304 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ - 8100: 00600339 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 8099: 005a4951 304 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ + 8100: 006003e9 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 8101: 00b3df02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 8102: 00720971 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 8102: 00720a21 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 8103: 00af4e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 8104: 00ae18fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 8105: 00a46e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_w │ │ │ │ 8106: 00af0e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 8107: 009cf43c 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 8108: 005f9fdd 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 8109: 0072fb39 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 8108: 005fa08d 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 8109: 0072fbe9 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 8110: 00299305 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 8111: 004c4511 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 8112: 00aece8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 8113: 0029a619 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 8114: 006b2d1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 8114: 006b2dcd 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 8115: 00af0634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 8116: 00398429 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 8117: 00af3ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 8118: 00af7810 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 8119: 005deca5 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 8119: 005ded55 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 8120: 003931c5 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 8121: 00b3dac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 8122: 00b3db8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 8123: 008d0e58 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 8123: 008d0f08 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 8124: 002917e9 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 8125: 006f36e5 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 8126: 0071de91 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 8127: 0074dfb9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 8125: 006f3795 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 8126: 0071df41 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 8127: 0074e069 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 8128: 00b3f0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 8129: 004ea595 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 8130: 00af1d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 8131: 006ce4a5 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 8131: 006ce555 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 8132: 00b3fb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 8133: 0073ab01 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 8133: 0073abb1 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 8134: 0043204d 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 8135: 00b3d608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8136: 00b3d8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8137: 00aee788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8138: 00291415 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8139: 00af86a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8140: 00b3ede8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8141: 004f07ad 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8142: 006e3b89 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8142: 006e3c39 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8143: 00af81d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 8144: 006c2d01 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8145: 0072fbad 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 8146: 0074fbcd 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 8144: 006c2db1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8145: 0072fc5d 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8146: 0074fc7d 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 8147: 00b3db24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8148: 0044ea21 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8149: 006f83d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8149: 006f8489 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8150: 009cfa34 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8151: 005176b5 52 FUNC GLOBAL DEFAULT 12 riscv_set_csr_ops │ │ │ │ 8152: 00b3f256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8153: 00af9178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8154: 003ce909 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8155: 00b3e31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8156: 0061052d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8156: 006105dd 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8157: 00b3ef24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8158: 00af00a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ 8159: 00af6368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_DWORD_EVENT │ │ │ │ - 8160: 0073da35 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 8161: 006164f5 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8160: 0073dae5 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8161: 006165a5 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8162: 00af343c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8163: 00710925 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8163: 007109d5 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8164: 00ae8404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 8165: 00b3f882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8166: 002d0185 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8167: 006acbb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8168: 0066a515 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8169: 006c38bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8167: 006acc69 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8168: 0066a5c5 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8169: 006c396d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8170: 0053e539 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_b │ │ │ │ 8171: 00ae2e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ 8172: 0053e611 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_d │ │ │ │ 8173: 00a48914 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_b │ │ │ │ - 8174: 0070503d 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8175: 00741541 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8174: 007050ed 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8175: 007415f1 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8176: 00af700c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 8177: 00a48788 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_d │ │ │ │ 8178: 00b3edbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8179: 0053e581 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_h │ │ │ │ 8180: 00b3e11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8181: 00b3d548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8182: 00667251 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8182: 00667301 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8183: 0046cd89 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8184: 00b3e77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8185: 00a48890 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_h │ │ │ │ 8186: 00af1fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8187: 00b3f56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8188: 00b1ce6c 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 8189: 002a31ed 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8190: 00b3e400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8191: 00ae4204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8192: 00480209 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8193: 003861a9 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8194: 00b3dab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8195: 006fcb91 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8195: 006fcc41 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8196: 004d9b21 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8197: 00299cb1 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8198: 00723531 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8198: 007235e1 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8199: 00ae4c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 8200: 004d1469 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8201: 008e4a88 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8201: 008e4b38 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8202: 00ae610c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8203: 002d0ab1 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8204: 0053e5c9 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_w │ │ │ │ 8205: 00b3e1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8206: 00af1e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8207: 00af900c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8208: 00356589 232 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8209: 00af4d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8210: 00a4880c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_w │ │ │ │ 8211: 002998c9 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8212: 0069a299 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8212: 0069a349 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8213: 0047e045 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8214: 00b3e2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 8215: 004b12ed 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ 8216: 00487f9d 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8217: 00b3e960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8218: 00aed8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8219: 00700025 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8219: 007000d5 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8220: 00b3f6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8221: 00b1bd80 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8222: 006b1969 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8222: 006b1a19 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8223: 00467a5d 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8224: 0038e351 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8225: 00b3d700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8226: 00b3d499 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8227: 00b3eabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 8228: 004ca851 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8229: 00b3ecde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8230: 00ae61fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ 8231: 004f53e1 576 FUNC GLOBAL DEFAULT 12 pmp_hart_has_privs │ │ │ │ - 8232: 006960b5 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8233: 006b2075 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8232: 00696165 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8233: 006b2125 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8234: 004f37fd 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8235: 00af8fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8236: 0042e7d9 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8237: 004f2331 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 8238: 003f17b9 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8239: 00ae4898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8240: 004a40cd 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8241: 00ae3654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8242: 00b3ef48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8243: 004ef1c5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 8244: 00b3f0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8245: 00519ce9 48 FUNC GLOBAL DEFAULT 12 helper_fcvtmod_w_d │ │ │ │ 8246: 00b3f3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8247: 0072e245 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8247: 0072e2f5 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8248: 00ae3130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8249: 0045e431 152 FUNC GLOBAL DEFAULT 12 cpr_exec_output │ │ │ │ 8250: 004d8185 164 FUNC GLOBAL DEFAULT 12 accel_irqchip_update_msi_route │ │ │ │ 8251: 00ae88a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8252: 00b3eff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8253: 00722e09 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8253: 00722eb9 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8254: 00b40090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8255: 00ae4828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 8256: 00af85f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 8257: 003387a9 144 FUNC GLOBAL DEFAULT 12 sifive_test_create │ │ │ │ - 8258: 005fa041 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8258: 005fa0f1 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8259: 00aebd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 8260: 005dc609 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8260: 005dc6b9 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8261: 00a0d4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8262: 00328e31 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8263: 0047af31 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8264: 003fa171 980 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 8265: 0042d8ad 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8266: 00b1b810 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8267: 00aed04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8268: 0051aad5 92 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_bf16 │ │ │ │ 8269: 002b81a5 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8270: 00291579 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 8271: 006eda15 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8272: 00704ab9 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8273: 006cbf41 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8271: 006edac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8272: 00704b69 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8273: 006cbff1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8274: 00ae3460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8275: 0071dbb1 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8275: 0071dc61 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8276: 00a35aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs2r_v │ │ │ │ 8277: 00b3e47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8278: 0047dbf9 992 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8279: 006f8e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8279: 006f8ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8280: 0029ce2d 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8281: 00b1af40 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8282: 00ae9450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8283: 00b3f924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8284: 00b3fa42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8285: 009be704 64 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 8286: 00a51f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvtmod_w_d │ │ │ │ 8287: 00b3facc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8288: 00aefba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 8289: 006cf5cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8289: 006cf67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8290: 00ae8bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 8291: 00aec390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 8292: 00a51c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 8293: 00641645 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8293: 006416f5 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8294: 00a5165c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_b │ │ │ │ 8295: 00b3e926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8296: 005d1ea5 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8296: 005d1f55 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8297: 004f2451 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8298: 0047b1b9 312 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8299: 006299fd 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8299: 00629aad 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8300: 00ae4be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ 8301: 00545e61 304 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_h │ │ │ │ - 8302: 007067c5 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8302: 00706875 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8303: 00b3e034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8304: 002a13e5 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8305: 00af1f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8306: 006e3c0d 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8306: 006e3cbd 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8307: 005512e9 496 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_d │ │ │ │ 8308: 00a515d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_h │ │ │ │ 8309: 00550f11 490 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_h │ │ │ │ 8310: 00b3f94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 8311: 005ef081 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 8311: 005ef131 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 8312: 00a52c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_bf16 │ │ │ │ 8313: 004a3c3d 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8314: 00b3e800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8315: 00afa2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 8316: 00aef448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8317: 00aef0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8318: 003f1979 96 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ @@ -8325,258 +8325,258 @@ │ │ │ │ 8321: 00545f91 326 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_w │ │ │ │ 8322: 00b3f772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8323: 00b3ed7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8324: 00b3dca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8325: 00a51554 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_w │ │ │ │ 8326: 003f04c5 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 8327: 00b3e058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8328: 00742e99 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8328: 00742f49 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8329: 00b3e08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8330: 00ae2230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ 8331: 005510fd 490 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_w │ │ │ │ - 8332: 0062072d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8332: 006207dd 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8333: 002a3029 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8334: 00b3d452 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8335: 002a3069 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8336: 0063a4e1 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8336: 0063a591 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8337: 00af836c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8338: 00b3d870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8339: 00743cc9 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8339: 00743d79 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8340: 00b3deb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8341: 006320fd 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8341: 006321ad 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8342: 0042f461 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8343: 0047ec59 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8344: 00af56c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8345: 00ae4d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8346: 00704861 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8346: 00704911 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ 8347: 00a4e248 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_h │ │ │ │ - 8348: 005ddad1 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8349: 00710e91 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8348: 005ddb81 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8349: 00710f41 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8350: 0042ef8d 84 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8351: 00b3dc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8352: 00659281 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8353: 006c641d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8354: 00625de1 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8352: 00659331 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8353: 006c64cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8354: 00625e91 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8355: 00403a15 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8356: 006abfc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8356: 006ac075 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8357: 00b3ec5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ - 8358: 0087911c 64 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8358: 008791cc 64 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ 8359: 004ed0c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8360: 00733e11 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8360: 00733ec1 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8361: 00b3f328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8362: 00b3d6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8363: 005c0849 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8363: 005c08f9 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8364: 00ae9650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8365: 00b3f684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8366: 00ae8784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8367: 00636345 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8368: 006583d5 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8367: 006363f5 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8368: 00658485 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8369: 0044480d 212 FUNC GLOBAL DEFAULT 12 address_space_is_io │ │ │ │ 8370: 002c3849 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8371: 00b3d57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8372: 00b3f8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8373: 00af1b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8374: 007103a1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8374: 00710451 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8375: 00a0aec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8376: 00aef678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ 8377: 00a4e1c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_w │ │ │ │ - 8378: 007265bd 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8379: 0073c5ad 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8378: 0072666d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8379: 0073c65d 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8380: 0030021d 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8381: 006a10f1 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8381: 006a11a1 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8382: 00b3ea8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8383: 0040b45d 96 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8384: 00af805c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8385: 009d018c 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8386: 00299861 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8387: 008f43c8 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8387: 008f4478 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8388: 002d3f59 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8389: 00b3d812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8390: 00b400b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8391: 005dbbe5 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8391: 005dbc95 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8392: 00ae9d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8393: 00b3f976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8394: 0063633d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8394: 006363ed 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 8395: 0043c779 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8396: 00aeef68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8397: 00ae8664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8398: 00b3d76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8399: 00b3e81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8400: 007075a9 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8400: 00707659 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8401: 00b3d888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8402: 00b3d5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8403: 002d5a15 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8404: 0051b12d 300 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_read_register │ │ │ │ 8405: 00b3ea06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8406: 00aece0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8407: 00aeb950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8408: 00af5a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8409: 00541bfd 224 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_b │ │ │ │ 8410: 00b3ee2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8411: 00af1c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8412: 005dc3f5 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8412: 005dc4a5 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8413: 00af9fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8414: 00519125 42 FUNC GLOBAL DEFAULT 12 helper_fnmadd_d │ │ │ │ 8415: 00541ea9 240 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_d │ │ │ │ 8416: 00b3f3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8417: 00b3dddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8418: 00711b19 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8419: 005e02e9 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8418: 00711bc9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8419: 005e0399 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8420: 004da6a9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8421: 00519151 194 FUNC GLOBAL DEFAULT 12 helper_fnmadd_h │ │ │ │ 8422: 00541cdd 230 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_h │ │ │ │ 8423: 00b3dde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8424: 00616981 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8424: 00616a31 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8425: 004c0ded 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8426: 00aeda48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8427: 002852b9 3520 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8428: 00b3df86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8429: 00b3ef8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8430: 00411fc9 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8431: 00703e15 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8431: 00703ec5 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8432: 00b3e9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8433: 006e6a59 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8433: 006e6b09 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8434: 00b3e63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8435: 0070e335 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8435: 0070e3e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8436: 00aeb650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8437: 00b3f91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8438: 004e998d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8439: 002f195d 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8440: 00b3f77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8441: 005c550d 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8441: 005c55bd 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8442: 005190a5 126 FUNC GLOBAL DEFAULT 12 helper_fnmadd_s │ │ │ │ 8443: 00aeaf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_STATE_CHANGE_EVENT │ │ │ │ - 8444: 006a450d 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8444: 006a45bd 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8445: 004f26bd 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8446: 00af8b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8447: 004dbf39 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8448: 00541dc5 228 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_w │ │ │ │ 8449: 00b3e0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8450: 00b3db6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8451: 00af931c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8452: 00af08a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ 8453: 0026ab61 128 FUNC GLOBAL DEFAULT 12 target_aarch64 │ │ │ │ - 8454: 0060ccb1 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8454: 0060cd61 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8455: 009cf758 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8456: 00a49fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_b │ │ │ │ 8457: 00af2c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8458: 00391ff1 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8459: 00b3e518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8460: 00b3e554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8461: 00af42d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8462: 00aeac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8463: 00b3e044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8464: 00b3e912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DISCONNECT_DSTATE │ │ │ │ 8465: 004dc7e1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8466: 00b3e07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ 8467: 00a49f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_h │ │ │ │ - 8468: 0085a94c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8469: 006f54e1 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8470: 00661ee9 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8471: 006cf2fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8468: 0085a9fc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8469: 006f5591 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8470: 00661f99 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8471: 006cf3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8472: 00ae8114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8473: 0029e895 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8474: 004ed309 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8475: 00a0ae44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8476: 00723b9d 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8476: 00723c4d 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8477: 00468f81 704 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8478: 00696165 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8478: 00696215 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8479: 00af71dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8480: 00a54e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_d │ │ │ │ 8481: 0032d701 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8482: 00a52fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_h │ │ │ │ 8483: 00b3f248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8484: 00b3ee48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8485: 006e5fa5 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8485: 006e6055 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8486: 00af7cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8487: 006f21a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8487: 006f2259 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8488: 00a49ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_w │ │ │ │ 8489: 00b3e94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8490: 00660b69 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8490: 00660c19 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8491: 00ae4dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8492: 00ae6ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8493: 00b3e592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8494: 00a101cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8495: 00b3eede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8496: 00b3fa96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8497: 004e835d 256 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8498: 00a530a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_s │ │ │ │ 8499: 00b3e4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ 8500: 004f9871 404 FUNC GLOBAL DEFAULT 12 riscv_setup_rom_reset_vec │ │ │ │ - 8501: 006c7085 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8501: 006c7135 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8502: 00b3e0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8503: 00723335 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8503: 007233e5 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8504: 00ae9fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8505: 00af7358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8506: 006caff9 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8506: 006cb0a9 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8507: 00afa5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8508: 00af53d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8509: 00b3e3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8510: 00747369 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8510: 00747419 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8511: 00af2354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8512: 00b3d966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8513: 0034e8d5 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8514: 006d3709 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8514: 006d37b9 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8515: 0044663d 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8516: 00b3daaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ 8517: 00b3ee10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8518: 0091ccd8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 8519: 00af5328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8520: 00712a11 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8521: 00739d31 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8520: 00712ac1 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8521: 00739de1 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8522: 00af1654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8523: 00ae8b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8524: 00ae92c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 8525: 00470531 408 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 8526: 006d49b1 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8526: 006d4a61 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8527: 004f06d9 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8528: 00af4d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8529: 0061ff75 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8529: 00620025 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8530: 00a565c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64dsm │ │ │ │ 8531: 0043ac01 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8532: 00af6e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8533: 00af4524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8534: 002d2619 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8535: 00a4cb98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_b │ │ │ │ 8536: 00367a89 74 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ 8537: 004e98d1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8538: 0046fd95 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8539: 00ae5324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8540: 006bdf19 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8540: 006bdfc9 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8541: 00386f89 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8542: 00a4ca0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_d │ │ │ │ 8543: 0029f9e1 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8544: 00b3f4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8545: 00a42068 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_d │ │ │ │ 8546: 002a6805 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8547: 00a4cb14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_h │ │ │ │ - 8548: 006d5205 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8548: 006d52b5 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8549: 00b3d810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8550: 00ae3350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8551: 0050d41d 18 FUNC GLOBAL DEFAULT 12 riscv_cpu_max_xlen │ │ │ │ 8552: 00b3f088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8553: 00a42170 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_h │ │ │ │ 8554: 00aeacc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8555: 00ae2d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8556: 00b3e3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8557: 0085a574 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8557: 0085a624 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8558: 00b3f5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_BYTE_DSTATE │ │ │ │ 8559: 0048bbc1 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8560: 00ae9970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8561: 00af8bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8562: 00b3f974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8563: 00af63a8 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8564: 00705b19 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8564: 00705bc9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8565: 004da731 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8566: 00659f8d 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8566: 0065a03d 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8567: 00ae9610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 8568: 004c2ec5 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8569: 004713e5 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8570: 0055e415 384 FUNC GLOBAL DEFAULT 12 do_vext_vv │ │ │ │ - 8571: 005a23c5 56 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ + 8571: 005a2475 56 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ 8572: 00a4ca90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_w │ │ │ │ 8573: 0055e595 384 FUNC GLOBAL DEFAULT 12 do_vext_vx │ │ │ │ 8574: 00af7790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8575: 00a420ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_w │ │ │ │ 8576: 002fab1d 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8577: 00b3da8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8578: 002998e9 6 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ @@ -8586,170 +8586,170 @@ │ │ │ │ 8582: 00a4df30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_h │ │ │ │ 8583: 00268f29 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8584: 00aeef88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8585: 00457dad 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8586: 00b3d70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8587: 002998d9 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 8588: 004b11f1 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8589: 005e4ed1 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8589: 005e4f81 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8590: 00ae9330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8591: 00b3eaaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8592: 00b3e47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8593: 00aeb7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8594: 0063670d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8594: 006367bd 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8595: 00b3eb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8596: 00487eed 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8597: 002a3129 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8598: 00b3f1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8599: 00b3e60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8600: 00af1944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8601: 00ae1b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8602: 00ae8a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8603: 005e7ea9 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8603: 005e7f59 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 8604: 004a8141 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8605: 00a4deac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_w │ │ │ │ 8606: 00b3eaa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8607: 00701295 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8608: 006cb329 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8607: 00701345 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8608: 006cb3d9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8609: 00af4fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8610: 00b3f57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 8611: 004cb031 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8612: 00aedc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_EVENT │ │ │ │ 8613: 00b3d5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8614: 00460ce1 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8615: 00ae2a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8616: 00a0adc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8617: 00398ead 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8618: 00aeee58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8619: 00b3e734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8620: 00b3d4b3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8621: 0041fa0d 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8622: 00b3dfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8623: 0087b4b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8624: 005f5a39 232 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8623: 0087b568 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8624: 005f5ae9 232 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8625: 00b3f8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8626: 00af5ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8627: 0028328d 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8628: 005f9cfd 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8628: 005f9dad 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8629: 00b3da94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8630: 00ae7d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8631: 00b3eb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8632: 00b3dec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8633: 00430b1d 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8634: 00b3daae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8635: 00460a45 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8636: 00b3ebaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 8637: 00b3e804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_BIT_DSTATE │ │ │ │ 8638: 004d7009 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8639: 00b3dbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8640: 006a3a55 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8640: 006a3b05 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8641: 00b3f1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8642: 0070ca11 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8642: 0070cac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8643: 00b3f610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8644: 00a0cdb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ 8645: 00a37118 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse8_v │ │ │ │ - 8646: 00694465 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8646: 00694515 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8647: 00b3d466 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8648: 003907bd 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ 8649: 00a48d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_b │ │ │ │ - 8650: 007190ed 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8650: 0071919d 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8651: 0041e559 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8652: 002c84b5 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 8653: 00447581 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8654: 00aed824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8655: 00a48ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_d │ │ │ │ 8656: 00b3d7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ 8657: 0054d7f5 304 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_d │ │ │ │ - 8658: 007052d5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 8659: 00662455 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8660: 0062c435 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8658: 00705385 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8659: 00662505 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8660: 0062c4e5 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8661: 00a48cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_h │ │ │ │ 8662: 00411a1d 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8663: 0054d5bd 284 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_h │ │ │ │ 8664: 00ae4384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8665: 00b3da3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8666: 002fab61 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8667: 00344cd1 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8668: 00b3df8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8669: 00430225 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 8670: 0043c48d 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8671: 00ae3f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 8672: 006a0a81 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8673: 006149e1 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8674: 0071ce9d 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8672: 006a0b31 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8673: 00614a91 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8674: 0071cf4d 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8675: 00b3f864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8676: 00af17c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8677: 00b3d6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8678: 00b3ef86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8679: 009cd95c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8680: 0070e869 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8680: 0070e919 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8681: 002738f1 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8682: 00a48c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_w │ │ │ │ 8683: 00b3e634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8684: 00b3f5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8685: 0054d6d9 284 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_w │ │ │ │ 8686: 004d6f49 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8687: 00ae3744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8688: 006a8e05 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8688: 006a8eb5 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8689: 002d1611 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8690: 00298e91 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8691: 00ae47c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8692: 0042ea41 100 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events_common │ │ │ │ 8693: 0044eba9 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8694: 00b3dd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8695: 005ffce9 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8695: 005ffd99 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8696: 00af6670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8697: 00ae81d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8698: 006c965d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8698: 006c970d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8699: 00ae7cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8700: 005db409 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8701: 006c78c9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8700: 005db4b9 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8701: 006c7979 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8702: 00af3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8703: 00af5688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8704: 00aee548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8705: 006d4575 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8706: 00624e35 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8705: 006d4625 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8706: 00624ee5 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8707: 00494f2d 1800 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8708: 00b34f38 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8709: 00b3ed62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8710: 006c0695 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8711: 0063b1e9 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8710: 006c0745 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8711: 0063b299 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8712: 00b3f998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8713: 00ae3300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8714: 00b3df74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8715: 00b3e0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 8716: 002c2f59 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8717: 00b3f3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8718: 00ae3410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8719: 00295671 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8720: 006fa0a1 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8721: 006421d9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8720: 006fa151 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8721: 00642289 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8722: 00af6358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_QWORD_EVENT │ │ │ │ 8723: 00b3f47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8724: 00a089a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8725: 00afa6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8726: 00b3f20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8727: 002eff39 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8728: 005b0e15 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8728: 005b0ec5 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8729: 00b3f536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8730: 006b4099 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8730: 006b4149 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8731: 00b3ebcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8732: 00457ab1 72 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8733: 006b31fd 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8733: 006b32ad 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8734: 00b3dc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8735: 00af1524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8736: 005f51fd 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8736: 005f52ad 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8737: 00b3df78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 8738: 00b3f6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8739: 002a62c9 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8740: 00aed2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8741: 002ff7a5 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8742: 00aee498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8743: 007519c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 8744: 0074ca75 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8743: 00751a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 8744: 0074cb25 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8745: 002f0f4d 400 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8746: 00b3e644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ 8747: 00476fd1 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8748: 00ae9da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8749: 00b3d77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8750: 00ae8494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8751: 00b3fa28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ @@ -8757,237 +8757,237 @@ │ │ │ │ 8753: 00ae656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8754: 00a08168 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8755: 00b3e0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8756: 00af4038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8757: 00b3f02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8758: 00ae5bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8759: 009cd3b8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8760: 007191e5 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8760: 00719295 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8761: 00a00d6c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8762: 006d3805 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8762: 006d38b5 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8763: 00b3d7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8764: 00a00d8c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8765: 003222e5 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8766: 00a00dcc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8767: 003910ed 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ 8768: 00b3e834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_WRITE_DSTATE │ │ │ │ - 8769: 00696529 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8769: 006965d9 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8770: 00af910c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8771: 0072a16d 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8772: 006cc2fd 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8771: 0072a21d 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8772: 006cc3ad 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8773: 00ae17f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8774: 00b3d594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8775: 00330b31 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 8776: 00af0534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 8777: 0071e1a9 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8777: 0071e259 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 8778: 004c5b0d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8779: 00af5818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8780: 002f06dd 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8781: 00293d39 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8782: 006cd919 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8782: 006cd9c9 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8783: 00b3d8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8784: 00af932c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8785: 0061ddb9 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8785: 0061de69 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 8786: 004bf6dd 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8787: 00b4010a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8788: 003923b5 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8789: 0061f535 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8789: 0061f5e5 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8790: 00a35648 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re32_v │ │ │ │ - 8791: 0074c9dd 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8791: 0074ca8d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8792: 00aed5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8793: 006ab1f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8793: 006ab2a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8794: 00b3db92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8795: 0046ccd5 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 8796: 00aee6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ - 8797: 005f5b21 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8797: 005f5bd1 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8798: 00af0844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 8799: 00aeec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8800: 0039156d 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8801: 006abf4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8801: 006abffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8802: 003337c5 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8803: 00af24c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8804: 00b3f590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8805: 00b3faac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8806: 0074c931 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 8807: 007452e9 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8806: 0074c9e1 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8807: 00745399 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8808: 00ae8634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8809: 00712e21 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8809: 00712ed1 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8810: 00b3e75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8811: 00b3f774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8812: 00ae95b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8813: 00af8340 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8814: 00aef1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8815: 00b3daa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8816: 004dc9c9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8817: 00b3e86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_DSTATE │ │ │ │ 8818: 00295721 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8819: 006d7ba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8820: 006c974d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8819: 006d7c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8820: 006c97fd 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8821: 004a7425 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8822: 0071d1ad 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8822: 0071d25d 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8823: 002a212d 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8824: 0071e0d1 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8825: 0061ddfd 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8824: 0071e181 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8825: 0061dead 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8826: 00b3fba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8827: 00b3d6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8828: 00b3e15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8829: 00b3deba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8830: 00ae7ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8831: 00298001 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8832: 00300545 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8833: 00b3ef30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8834: 002a5ab9 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8835: 00b3f206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8836: 006f3355 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8836: 006f3405 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8837: 002d3261 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8838: 00ae23e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8839: 00b1c1f0 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8840: 00af1ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8841: 00706209 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8841: 007062b9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8842: 0032d90d 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8843: 00b3e192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8844: 00aeff24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 8845: 00af7acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8846: 006cf8f1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8847: 00697691 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8846: 006cf9a1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8847: 00697741 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8848: 0043228d 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8849: 00a39c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_b │ │ │ │ 8850: 00b3e96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 8851: 004d3495 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8852: 005c2b95 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8852: 005c2c45 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8853: 00a39adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_d │ │ │ │ 8854: 0032d121 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8855: 0073c385 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8855: 0073c435 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8856: 0042e845 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 8857: 002c196d 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8858: 0033d549 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8859: 00730afd 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8859: 00730bad 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ 8860: 00a39be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_h │ │ │ │ - 8861: 006edb41 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8862: 006a8bdd 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8861: 006edbf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8862: 006a8c8d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 8863: 00af3724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 8864: 006b93f5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8864: 006b94a5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8865: 00af8d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8866: 009d052c 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8867: 004cac51 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8868: 00ae7038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8869: 00af7c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 8870: 00aefaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_WRITE_BLOCK_EVENT │ │ │ │ 8871: 00af5d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 8872: 004be3f9 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8873: 00aec3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ 8874: 00a39b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_w │ │ │ │ - 8875: 00682495 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8875: 00682545 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8876: 00ae7138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8877: 006a43c1 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8877: 006a4471 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8878: 00b3d576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8879: 00ae98c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8880: 00367a29 2 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8881: 00a0d154 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8882: 007047e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8882: 00704899 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8883: 00328d7d 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8884: 00b3f78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 8885: 004b18c1 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8886: 00b3e336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8887: 00ae2adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8888: 002f685d 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8889: 00b3db02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8890: 00530cbd 64 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs8 │ │ │ │ 8891: 00b3ef0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ 8892: 00b3f4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8893: 00b3e904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_WRITE_DSTATE │ │ │ │ 8894: 00aec060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8895: 0042efe1 60 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8896: 007192d5 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8897: 006e6299 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8896: 00719385 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8897: 006e6349 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8898: 002a5c89 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 8899: 0071365d 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8899: 0071370d 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8900: 00af7654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_WRITE_EVENT │ │ │ │ 8901: 00aeb2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8902: 00613ce5 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8902: 00613d95 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8903: 00b3e6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8904: 0036c215 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8905: 00af944c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 8906: 006aeba9 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8906: 006aec59 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8907: 009d0c54 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 8908: 00b3e5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8909: 00af98a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8910: 00a51a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ed │ │ │ │ 8911: 00af2e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8912: 00a0b36c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8913: 002d93b9 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 8914: 004eff5d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 8915: 0063f9e9 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8915: 0063fa99 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8916: 00a0ca1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 8917: 00b3f326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8918: 006edead 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8918: 006edf5d 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8919: 004f0e11 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8920: 00b3d5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8921: 006fc0f5 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8921: 006fc1a5 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8922: 004f5291 46 FUNC GLOBAL DEFAULT 12 pmp_unlock_entries │ │ │ │ 8923: 00b3e954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8924: 00ae90c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8925: 002f995d 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 8926: 0087be44 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8926: 0087bef4 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 8927: 004c2aed 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8928: 00ae6f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8929: 002d4a05 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8930: 00b3f40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8931: 007505ad 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 8932: 006f7fc5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8931: 0075065d 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 8932: 006f8075 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8933: 00466605 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8934: 00b3db08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8935: 00aed47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8936: 00a0b57c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8937: 008e4a58 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8937: 008e4b08 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8938: 00aecdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ - 8939: 005a70f5 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ + 8939: 005a71a5 176 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ 8940: 00b400fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8941: 00aead50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8942: 00b3f95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 8943: 00b3d45c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8944: 00b3dcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8945: 00af955c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8946: 006ea4f1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8947: 005cf079 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8946: 006ea5a1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8947: 005cf129 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8948: 00ae3570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8949: 00ae7df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8950: 00403931 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8951: 006cdad9 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8951: 006cdb89 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8952: 00af5598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8953: 0061f25d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8953: 0061f30d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8954: 00af4cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8955: 00b3dc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8956: 0072e959 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8956: 0072ea09 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8957: 00ae6778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8958: 006e68c9 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8959: 006c2f41 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8960: 006ddd8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8958: 006e6979 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8959: 006c2ff1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8960: 006dde3d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8961: 00aebd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8962: 00ae5384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8963: 00af5658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8964: 00b3de84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8965: 00aee488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 8966: 0075198d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 8966: 00751a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 8967: 002957cd 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8968: 00b3f306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ 8969: 004ec4d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8970: 00754cb5 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8970: 00754d65 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8971: 00b3e19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8972: 00aef4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 8973: 0062879d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8973: 0062884d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 8974: 004c5da5 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8975: 00b3f294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8976: 00b3eaa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ 8977: 00477279 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8978: 00613cc5 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8978: 00613d75 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8979: 00b3d7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8980: 00b3d77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 8981: 004d6101 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8982: 006d8329 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8982: 006d83d9 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8983: 00af0664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 8984: 00af2214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8985: 00b3e022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8986: 00ae2380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8987: 00b3f784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8988: 00b3e7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8989: 00b3e462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8997,118 +8997,118 @@ │ │ │ │ 8993: 00af1824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 8994: 00b3df3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 8995: 0046d931 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8996: 00af1904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8997: 00b3f884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8998: 002a84ad 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8999: 00af6a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 9000: 0061e8c9 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 9000: 0061e979 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 9001: 00b3d87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 9002: 00af0434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 9003: 0060699d 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 9003: 00606a4d 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 9004: 00ae9bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 9005: 004d67a5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 9006: 00ae24e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 9007: 00b3f726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 9008: 00b3db6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 9009: 00b3f58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 9010: 00af4374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 9011: 003c7215 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 9012: 006596a1 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 9013: 006163b5 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 9014: 006d4eed 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 9012: 00659751 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 9013: 00616465 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 9014: 006d4f9d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 9015: 004c1399 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ - 9016: 006cdf89 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 9016: 006ce039 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 9017: 00b3d818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 9018: 007097cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 9019: 00746e31 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 9018: 0070987d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 9019: 00746ee1 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 9020: 00492361 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 9021: 006da151 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 9022: 00704c5d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 9021: 006da201 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 9022: 00704d0d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 9023: 00af4ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 9024: 00739b45 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 9024: 00739bf5 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 9025: 00af941c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 9026: 00b4013c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 9027: 00b3e2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 9028: 00b3e426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 9029: 00702e59 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 9029: 00702f09 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 9030: 00b3dd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 9031: 005d192d 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 9031: 005d19dd 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 9032: 00b3f254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 9033: 008dd170 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ + 9033: 008dd220 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ 9034: 004d6429 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 9035: 00af34ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 9036: 00b3e55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 9037: 0032f38d 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 9038: 00af9720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 9039: 0049203d 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 9040: 002a2e61 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 9041: 004919ed 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 9042: 00ae6918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 9043: 00ae2250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 9044: 008e4a60 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 9044: 008e4b10 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 9045: 00aed874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 9046: 00ae9320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 9047: 00af73a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 9048: 00b3f972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 9049: 00af4494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 9050: 00b3f2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 9051: 00b3e52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 9052: 00b3e042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 9053: 00ae85e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 9054: 0046b67d 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 9055: 00af0d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 9056: 004431c9 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 9057: 005fe6b5 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 9057: 005fe765 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 9058: 00ae4d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 9059: 00703475 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ + 9059: 00703525 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ 9060: 00b3dc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 9061: 00ae4464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 9062: 00aeaed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RBD_EVENT │ │ │ │ 9063: 0029b66d 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 9064: 002c8ad1 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 9065: 00b3f0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 9066: 004d5e31 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 9067: 009cf560 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 9068: 00b3fa04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 9069: 0061d665 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 9069: 0061d715 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 9070: 00ae9b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 9071: 00b3dc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 9072: 006e27a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 9073: 006ff8f1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 9072: 006e2859 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 9073: 006ff9a1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 9074: 002a73d5 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 9075: 006b92c5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 9075: 006b9375 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 9076: 002a2075 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 9077: 006d45ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 9078: 006f898d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 9079: 0070e155 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 9077: 006d469d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 9078: 006f8a3d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 9079: 0070e205 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 9080: 00a43cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_b │ │ │ │ 9081: 00a43b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_d │ │ │ │ 9082: 00af7f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 9083: 00ae6f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 9084: 002f0a01 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 9085: 00af54e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 9086: 0074e00d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 9086: 0074e0bd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 9087: 002bd925 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 9088: 00a43c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_h │ │ │ │ 9089: 00af0f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 9090: 003888bd 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 9091: 002b529d 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 9092: 007084a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 9092: 00708555 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 9093: 002a36f5 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 9094: 004c0c1d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 9095: 00b3ed18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 9096: 00737f11 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 9096: 00737fc1 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 9097: 004dede5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 9098: 0074ce89 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 9098: 0074cf39 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 9099: 00540ae9 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_b │ │ │ │ 9100: 00437a89 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ 9101: 00540bc1 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_d │ │ │ │ - 9102: 0062c021 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ - 9103: 007033bd 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ + 9102: 0062c0d1 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 9103: 0070346d 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ 9104: 00b3f860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 9105: 0052b959 500 FUNC GLOBAL DEFAULT 12 helper_vsxei8_8_v │ │ │ │ 9106: 00aefc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 9107: 002904d9 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 9108: 00a43bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_w │ │ │ │ 9109: 00540b31 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_h │ │ │ │ 9110: 0052e78d 608 FUNC GLOBAL DEFAULT 12 helper_vl2re32_v │ │ │ │ @@ -9118,630 +9118,630 @@ │ │ │ │ 9114: 004d3f35 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 9115: 00b3f868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 9116: 004a76c5 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 9117: 004f0209 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 9118: 00b3eb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 9119: 00a0a268 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 9120: 00af5338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 9121: 00631065 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 9121: 00631115 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 9122: 00ae5b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 9123: 0062c4cd 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 9123: 0062c57d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 9124: 00b3f7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 9125: 00b3f84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 9126: 00ae2400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 9127: 00b3e0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 9128: 00540b79 72 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_w │ │ │ │ 9129: 00ae3120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 9130: 00af6fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ - 9131: 00708a81 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 9131: 00708b31 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 9132: 00b3f2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 9133: 006dc2b9 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 9134: 006c68a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 9133: 006dc369 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 9134: 006c6955 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 9135: 00af6118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 9136: 00b3d510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 9137: 0038fa2d 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 9138: 0062bfdd 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 9138: 0062c08d 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 9139: 00af2cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 9140: 00ae7298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 9141: 00a09e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 9142: 006c7c25 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 9142: 006c7cd5 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 9143: 00ae8b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 9144: 00ae8004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 9145: 006ae86d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ + 9145: 006ae91d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ 9146: 00ae7654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 9147: 00b3dabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 9148: 002f0431 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 9149: 00b3ec72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 9150: 005fa34d 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 9150: 005fa3fd 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 9151: 004c4521 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 9152: 00719369 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 9153: 0071eb1d 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 9152: 00719419 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 9153: 0071ebcd 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 9154: 00b3e8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 9155: 0038a5e5 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 9156: 004c5d59 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 9157: 006f3b69 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 9157: 006f3c19 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 9158: 00392a15 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 9159: 005a6edd 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ - 9160: 008e4a24 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 9161: 0073dc69 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 9159: 005a6f8d 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ + 9160: 008e4ad4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 9161: 0073dd19 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 9162: 00ae36d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 9163: 002847b9 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 9164: 00b3dee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9165: 00b3dfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9166: 00ae28a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 9167: 00293bb1 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9168: 002944c1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9169: 009cfb78 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9170: 005b0e95 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9170: 005b0f45 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9171: 00b3eb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9172: 006df441 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9173: 006ff229 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9172: 006df4f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9173: 006ff2d9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9174: 00b3f3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9175: 00af8bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9176: 00aeeab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9177: 00a048bc 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9178: 00ae6898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9179: 0041e371 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9180: 0042e4e1 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9181: 006da779 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9181: 006da829 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9182: 00b3defc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9183: 0060710d 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9183: 006071bd 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 9184: 00b3ded4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 9185: 004eb579 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9186: 00711f7d 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9186: 0071202d 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 9187: 004dee61 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9188: 00704d19 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9188: 00704dc9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 9189: 0091c8f8 64 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9190: 002d2539 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ 9191: 004ebe65 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9192: 0071e21d 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9192: 0071e2cd 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9193: 0047a65d 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9194: 00aeed28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9195: 0072fbb9 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9195: 0072fc69 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9196: 00b3e34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9197: 00af2d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9198: 0038356d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9199: 00b3e66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9200: 00b3e314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9201: 00b3f020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9202: 004632d5 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9203: 002d34ed 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9204: 003eeae1 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 9205: 004d6c25 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9206: 00ae4b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9207: 007077e1 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9207: 00707891 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9208: 00298b15 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 9209: 00498cf1 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9210: 005dbbc9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9210: 005dbc79 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9211: 00b3e16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9212: 00b3db68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9213: 00af09cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9214: 00b3f5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9215: 0063222d 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9215: 006322dd 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9216: 00a0a1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9217: 00ae4838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9218: 00afa05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9219: 005da9c9 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9219: 005daa79 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9220: 00aead90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9221: 005f9b99 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9221: 005f9c49 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 9222: 0041fdcd 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9223: 002d66dd 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9224: 00aef348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9225: 00b3d778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9226: 00a51b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ks │ │ │ │ 9227: 00ae7008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9228: 00b3d4b9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9229: 00af23f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9230: 0041dd31 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9231: 00a57e74 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9232: 00b3dd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9233: 006faf89 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9233: 006fb039 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 9234: 002fc6f5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9235: 00aee3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9236: 00af722c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9237: 00af9d68 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9238: 005dc479 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9239: 006f02a5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9238: 005dc529 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9239: 006f0355 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9240: 002d07ad 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9241: 00a09dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 9242: 00ae63dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9243: 00b3f0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 9244: 004c4519 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9245: 00542f59 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_b │ │ │ │ 9246: 0038d635 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 9247: 00543031 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_d │ │ │ │ - 9248: 00711d5d 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9248: 00711e0d 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9249: 00af2ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9250: 009cd364 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 9251: 0043b0b5 84 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9252: 00b3e7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9253: 00542fa1 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_h │ │ │ │ 9254: 00af5608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9255: 00b3e78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9256: 002d1801 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9257: 006e8125 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9258: 005da935 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9259: 005e5f69 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9257: 006e81d5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9258: 005da9e5 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9259: 005e6019 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9260: 009cf640 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9261: 00712635 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 9262: 006eac21 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9263: 00723095 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9261: 007126e5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9262: 006eacd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9263: 00723145 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9264: 00b3f704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9265: 004d7f11 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 9266: 00b3f694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9267: 00b3f0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9268: 006f5cbd 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9268: 006f5d6d 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9269: 002a2e21 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9270: 0066abf9 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9270: 0066aca9 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 9271: 00b3e360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_SHORT_FRAME_DSTATE │ │ │ │ - 9272: 00631c4d 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9272: 00631cfd 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9273: 00283379 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9274: 002a5939 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9275: 00391fa1 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9276: 00b3ebde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9277: 00b3f676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9278: 00388eed 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9279: 00af0144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9280: 006effcd 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9280: 006f007d 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9281: 00b3da90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 9282: 004d62f5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9283: 006b8321 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9284: 006993c9 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9283: 006b83d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9284: 00699479 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9285: 00542fe9 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_w │ │ │ │ 9286: 00af959c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9287: 006e285d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9287: 006e290d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 9288: 00443d15 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9289: 002f2a69 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9290: 00b3e78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9291: 00af0494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9292: 007531d5 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9292: 00753285 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9293: 004deb65 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9294: 00b3f4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9295: 00ae663c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9296: 00aef738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9297: 00ae3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9298: 00b3e09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9299: 00af4b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 9300: 00b3e7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9301: 00aebe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9302: 005e0b19 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9302: 005e0bc9 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9303: 00417e6d 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9304: 00322c81 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9305: 002a1431 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9306: 00b3e2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 9307: 00b3e6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9308: 003836a9 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9309: 00b3f180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 9310: 00aeb110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9311: 00b3d9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9312: 00b3dd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9313: 0073c65d 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9313: 0073c70d 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9314: 00b3d428 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9315: 00333a11 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9316: 00ae98f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9317: 005cf16d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9317: 005cf21d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9318: 00a365c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse32_v │ │ │ │ 9319: 004f9dd5 40 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_id │ │ │ │ 9320: 00321fc1 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 9321: 005c2aa9 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 9321: 005c2b59 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9322: 00b3edaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9323: 00b3eeea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9324: 00af0444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9325: 0041b769 136 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9326: 006e5411 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9327: 006ff0cd 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9326: 006e54c1 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9327: 006ff17d 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9328: 009be8d8 64 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9329: 006d8095 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9330: 006cf771 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9329: 006d8145 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9330: 006cf821 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 9331: 004d6da9 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9332: 00b3d986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9333: 005cd0f5 404 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9334: 006948fd 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9333: 005cd1a5 404 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9334: 006949ad 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9335: 00b3db06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9336: 00b3db3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9337: 00a4c250 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_b │ │ │ │ 9338: 00a56f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_d │ │ │ │ 9339: 00b3d806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9340: 00af6cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9341: 0047aa5d 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9342: 00af2254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9343: 005f8b05 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9344: 0072ea19 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9343: 005f8bb5 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9344: 0072eac9 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9345: 00a56d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_h │ │ │ │ 9346: 00af3f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9347: 00739f79 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9347: 0073a029 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9348: 00a4c1cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_h │ │ │ │ - 9349: 006f2695 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9349: 006f2745 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9350: 00ae7c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 9351: 00740d79 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ - 9352: 005aab69 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ + 9351: 00740e29 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9352: 005aac19 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ 9353: 00aebbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9354: 00af9898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9355: 004deee1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9356: 00b3eae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9357: 005e2871 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9357: 005e2921 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9358: 00552abd 488 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_d │ │ │ │ 9359: 0047e69d 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 9360: 006cd545 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9361: 006598b5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9360: 006cd5f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9361: 00659965 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9362: 0052b381 496 FUNC GLOBAL DEFAULT 12 helper_vlxei64_16_v │ │ │ │ 9363: 005526a1 524 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_h │ │ │ │ 9364: 00b3e4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9365: 002a1939 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 9366: 00a571a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_s │ │ │ │ - 9367: 00750295 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9367: 00750345 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9368: 00b3e626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9369: 00b3f4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9370: 00b1c040 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9371: 00af55b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ - 9372: 006d11b9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9372: 006d1269 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9373: 00ae9ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9374: 00aed4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9375: 004d9f49 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9376: 006c51bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9376: 006c526d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9377: 00b3eb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9378: 006822bd 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9378: 0068236d 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9379: 00ae623c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9380: 00a4c148 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_w │ │ │ │ 9381: 00ae636c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9382: 006bf9e1 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9382: 006bfa91 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9383: 004a8fa1 312 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9384: 002a5949 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9385: 0087b49c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9385: 0087b54c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9386: 00299075 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9387: 0074de6d 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9387: 0074df1d 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9388: 0037f45d 1648 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9389: 0070e4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9390: 0074e269 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9389: 0070e589 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9390: 0074e319 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9391: 00336ddd 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9392: 005e3ce9 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9392: 005e3d99 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9393: 003904d1 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9394: 006b617d 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9394: 006b622d 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9395: 00b3d864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9396: 002bd379 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9397: 0063b4d9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9397: 0063b589 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 9398: 005528ad 528 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_w │ │ │ │ - 9399: 006d7cd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9399: 006d7d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9400: 00a0a160 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9401: 0032c511 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9402: 00336cbd 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9403: 006a7f1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9403: 006a7fcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9404: 00437455 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9405: 00ae5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9406: 009d03b8 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9407: 005e7ad1 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9407: 005e7b81 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9408: 00b3ee80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9409: 002db4ad 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9410: 00aef3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9411: 0070a2a5 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9411: 0070a355 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9412: 003667f5 152 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9413: 00ae39e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9414: 00b3f1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9415: 00a09d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9416: 003ce0a1 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9417: 00ae2e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9418: 0063bfe1 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9419: 0061f6d1 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9418: 0063c091 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9419: 0061f781 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9420: 00ae25b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9421: 00b3d788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 9422: 004e5f51 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 9423: 0040ca89 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9424: 00aeb640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9425: 00af5d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9426: 005edb3d 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9426: 005edbed 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9427: 004935a1 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9428: 00b3e7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9429: 004a69ed 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9430: 00af9cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9431: 00b3fa40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9432: 006f581d 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9433: 006b7bd5 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9434: 00718425 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9435: 006d4665 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9432: 006f58cd 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9433: 006b7c85 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9434: 007184d5 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9435: 006d4715 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9436: 00aea150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9437: 00ae7be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9438: 00632981 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9438: 00632a31 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ 9439: 0050a8b1 88 FUNC GLOBAL DEFAULT 12 common_semi_arg │ │ │ │ - 9440: 00693941 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9441: 006a0829 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9440: 006939f1 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9441: 006a08d9 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9442: 00b3e98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9443: 00af39c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9444: 00af8e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 9445: 00a4fc94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_b │ │ │ │ - 9446: 006ef30d 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9446: 006ef3bd 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9447: 00b4009a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9448: 00a4fb08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_d │ │ │ │ - 9449: 007467e1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9449: 00746891 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9450: 00b3e6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9451: 00a4fc10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_h │ │ │ │ 9452: 00b3dc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9453: 004a6449 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9454: 00b3dc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9455: 0072e981 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9456: 00755e7d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9455: 0072ea31 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9456: 00755f2d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ 9457: 0052a019 502 FUNC GLOBAL DEFAULT 12 helper_vlxei8_64_v │ │ │ │ - 9458: 007203bd 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9458: 0072046d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9459: 004a09d5 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9460: 00741569 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9460: 00741619 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9461: 004f2c2d 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 9462: 0070e8ed 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9462: 0070e99d 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9463: 00ae3a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9464: 00b3f104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9465: 00ae6858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9466: 002fc31d 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9467: 00b3ed64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9468: 00b3d84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9469: 007440c5 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9469: 00744175 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9470: 004a7b45 16 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9471: 00b3e2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9472: 00b3e468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9473: 00b3f49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9474: 00af89f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9475: 004ee305 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ 9476: 004f9081 54 FUNC GLOBAL DEFAULT 12 riscv_calc_kernel_start_addr │ │ │ │ - 9477: 006d1445 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9478: 00615111 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9477: 006d14f5 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9478: 006151c1 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9479: 003837e5 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9480: 00a4fb8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_w │ │ │ │ 9481: 004908f1 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9482: 006d72b5 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9483: 0070dd95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9482: 006d7365 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9483: 0070de45 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9484: 00af91a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9485: 009d0458 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9486: 00ae3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9487: 00afa4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9488: 00ae9c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9489: 00b3fb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9490: 0050f6dd 34 FUNC GLOBAL DEFAULT 12 riscv_env_smode_dbltrp_enabled │ │ │ │ 9491: 00b3f748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9492: 00ae9e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9493: 006e2911 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9493: 006e29c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9494: 00b3f172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9495: 005e7545 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9495: 005e75f5 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 9496: 004c1081 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9497: 00544835 308 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_d │ │ │ │ 9498: 00b400a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9499: 00b3f6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9500: 006b1315 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9500: 006b13c5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9501: 00b3f614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 9502: 004c1309 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9503: 005445f9 286 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_h │ │ │ │ 9504: 00b3ebea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 9505: 00a0d04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9506: 00b1b840 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 9507: 0073ba25 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9507: 0073bad5 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9508: 003c7219 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 9509: 00b3eaae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9510: 00449ef1 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9511: 004db1b5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9512: 00a36d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_64_v │ │ │ │ - 9513: 006d45b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9514: 006d4fad 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9513: 006d4661 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9514: 006d505d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9515: 00b3e0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 9516: 008e4a18 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9516: 008e4ac8 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9517: 00441919 828 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_lebitmap │ │ │ │ 9518: 00b3e4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9519: 00b3eef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9520: 002a2cdd 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9521: 009d6d90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9522: 00544719 284 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_w │ │ │ │ 9523: 00419cd9 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9524: 00aef8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9525: 00b3ee66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9526: 0036c93d 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9527: 0074f685 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9527: 0074f735 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9528: 00aebed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9529: 00b3de5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9530: 00493c4d 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9531: 009d0104 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9532: 004f8115 36 FUNC GLOBAL DEFAULT 12 riscv_pmu_timer_cb │ │ │ │ 9533: 00aeb0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9534: 004d9f55 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9535: 00b3fa9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ 9536: 0050a8a5 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 9537: 00b3fbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9538: 004ab97d 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9539: 006b2029 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9539: 006b20d9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 9540: 004c0fd9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9541: 00b3fb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9542: 0085a2dc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9542: 0085a38c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9543: 00aed6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9544: 00a0fd28 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9545: 007428f1 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ - 9546: 005fbbd9 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ + 9545: 007429a1 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9546: 005fbc89 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ 9547: 00ae2300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9548: 0044f945 164 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9549: 00ae7594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9550: 005e6abd 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9551: 0061ff7d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9550: 005e6b6d 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9551: 0062002d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9552: 00af5d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9553: 00ae6a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9554: 00b3ee1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9555: 005e501d 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9555: 005e50cd 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9556: 00b40154 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9557: 00498d9d 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9558: 006bf575 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9558: 006bf625 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9559: 00293ecd 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9560: 00b3f580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9561: 006b6f5d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9561: 006b700d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 9562: 00af6efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 9563: 006c1da1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9563: 006c1e51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9564: 00b3dda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9565: 00ae8764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9566: 006bbdb1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9567: 0062bcf1 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9566: 006bbe61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9567: 0062bda1 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9568: 004f260d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9569: 00af6a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9570: 00ae3840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9571: 00b3ed5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9572: 0074c8c9 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9572: 0074c979 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9573: 00af5e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9574: 00b3e604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9575: 00b3fb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9576: 006a4f01 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9576: 006a4fb1 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9577: 0055a469 386 FUNC GLOBAL DEFAULT 12 helper_vmorn_mm │ │ │ │ 9578: 00b3d9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9579: 006be9f1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9579: 006beaa1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9580: 004ee23d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 9581: 00b4012e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9582: 00b3e59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9583: 006dc561 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9583: 006dc611 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9584: 00b3dc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9585: 005df0e9 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9585: 005df199 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9586: 004da825 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9587: 00aeb770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9588: 00b3eee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 9589: 004d6371 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9590: 002a3275 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9591: 00ae84d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ - 9592: 0074ffcd 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 9592: 0075007d 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ 9593: 0038b471 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9594: 00b3e84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9595: 00ae76b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9596: 00ae3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9597: 00728bdd 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9597: 00728c8d 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9598: 00b400cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9599: 005cf461 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 9600: 006aa835 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9599: 005cf511 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9600: 006aa8e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 9601: 00b3e5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9602: 00af45a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ 9603: 00535e71 314 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_b │ │ │ │ 9604: 004a31cd 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9605: 00b3eebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9606: 00aef878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9607: 00af313c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9608: 005361d1 328 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_d │ │ │ │ 9609: 004a427d 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9610: 00af2264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9611: 00b3f390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9612: 00ae28f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9613: 0074e699 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9613: 0074e749 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9614: 00b3db70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ - 9615: 005a5a01 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ + 9615: 005a5ab1 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ 9616: 00b3d4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9617: 00535fad 270 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_h │ │ │ │ 9618: 00b3e0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9619: 00b3e444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9620: 005f0be5 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9620: 005f0c95 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9621: 00b3ed16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 9622: 00ae3a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9623: 00b3d550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9624: 00b3e0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ - 9625: 005a5a49 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ + 9625: 005a5af9 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ 9626: 00363d3d 40 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features_ex │ │ │ │ 9627: 00b3e43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9628: 00711241 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9628: 007112f1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9629: 004c5775 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9630: 0038d5b9 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9631: 00a39428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_b │ │ │ │ 9632: 00a3929c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_d │ │ │ │ 9633: 0044db8d 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9634: 00a368d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_8_v │ │ │ │ 9635: 00b3d46b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9636: 00b3e124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 9637: 004c186d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9638: 00ae8194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9639: 006a3935 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9639: 006a39e5 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9640: 00a393a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_h │ │ │ │ - 9641: 005a5d4d 332 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ + 9641: 005a5dfd 332 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ 9642: 00af7a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 9643: 005360bd 274 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_w │ │ │ │ 9644: 004750dd 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9645: 002d36dd 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9646: 005dd645 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9647: 005e7b91 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ - 9648: 005a5bfd 336 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ + 9646: 005dd6f5 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9647: 005e7c41 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9648: 005a5cad 336 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ 9649: 00347ea9 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9650: 00ae4918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 9651: 005a5a91 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ + 9651: 005a5b41 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ 9652: 00b3ddfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9653: 00ae6f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9654: 0048dac9 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 9655: 00b3dba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9656: 006bf04d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9656: 006bf0fd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 9657: 00a3b840 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_d │ │ │ │ - 9658: 0087be3c 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9658: 0087beec 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9659: 0029f731 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9660: 00a39320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_w │ │ │ │ 9661: 00ae5b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9662: 00a3b948 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_h │ │ │ │ 9663: 00b3daec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 9664: 00448619 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9665: 006b1a2d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9665: 006b1add 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9666: 00af4ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9667: 00b3eaf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 9668: 004c5709 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9669: 00aee7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9670: 00a0fca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9671: 004da89d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9672: 00732791 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9672: 00732841 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9673: 00ae67a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9674: 00aead00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9675: 00af0e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9676: 00af9d74 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9677: 00ae8864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9678: 00b3e508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9679: 00a3b8c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_w │ │ │ │ 9680: 00b40144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9681: 00ae4544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9682: 00af6f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9683: 006ad8b9 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9683: 006ad969 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9684: 0038df89 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9685: 00ae38a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9686: 00b3dd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9687: 00ae6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9688: 00aefa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9689: 004a3141 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9690: 00ae63ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9691: 00b3df5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9692: 005dbba9 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9692: 005dbc59 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 9693: 004ef5c9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 9694: 00712cdd 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9694: 00712d8d 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9695: 004df171 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9696: 00292e11 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9697: 00540039 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_b │ │ │ │ 9698: 00a36cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_8_v │ │ │ │ - 9699: 0071f0a9 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9699: 0071f159 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9700: 00ae9880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9701: 0028df91 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9702: 00ae4fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9703: 00af726c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9704: 006b9eed 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9704: 006b9f9d 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9705: 00ae5184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ 9706: 0055a161 386 FUNC GLOBAL DEFAULT 12 helper_vmor_mm │ │ │ │ - 9707: 00745755 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9707: 00745805 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9708: 00b3f97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9709: 00540081 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_h │ │ │ │ 9710: 00336da5 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9711: 00af5cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9712: 003465e1 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 9713: 00549271 326 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_d │ │ │ │ 9714: 00531f15 238 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_b │ │ │ │ 9715: 00af2324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9716: 00b3dd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9717: 005321d5 256 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_d │ │ │ │ 9718: 0029a539 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ 9719: 00549021 296 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_h │ │ │ │ - 9720: 00634c31 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9720: 00634ce1 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9721: 00af16a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9722: 0074ce4d 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9722: 0074cefd 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9723: 00532005 232 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_h │ │ │ │ 9724: 00b3e9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9725: 00b3f970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9726: 00457f2d 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9727: 002b42f5 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9728: 00b3e2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9729: 005400c9 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_w │ │ │ │ 9730: 0036688d 184 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9731: 00b3f800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9732: 00aec95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9733: 00b3ece8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 9734: 002fb26d 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9735: 00493c95 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9736: 006e50f9 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9736: 006e51a9 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 9737: 00549149 294 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_w │ │ │ │ 9738: 005320ed 232 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_w │ │ │ │ 9739: 00a55e8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrs_nto │ │ │ │ 9740: 00ae7f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9741: 00b3dffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9742: 00b3eb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9743: 00aed3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ @@ -9758,19 +9758,19 @@ │ │ │ │ 9754: 00ae7524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9755: 00b3e418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9756: 00b4011e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9757: 00b3d5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9758: 00af1a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9759: 003cf65d 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9760: 00af5848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9761: 0065f7a9 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9762: 00618dc5 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 9763: 00741435 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9761: 0065f859 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9762: 00618e75 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9763: 007414e5 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 9764: 004b8abd 164 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9765: 006bd789 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9765: 006bd839 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9766: 00b3e578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9767: 0028dda1 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9768: 00af2534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 9769: 002c0bbd 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9770: 0042e905 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 9771: 004f0171 52 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 9772: 00b3f18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_IRQ_INFO_DSTATE │ │ │ │ @@ -9779,40 +9779,40 @@ │ │ │ │ 9775: 00b3f0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9776: 00af79ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9777: 009d025c 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9778: 00ae91c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9779: 00b3d928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 9780: 00af99a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 9781: 004423dd 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9782: 005f5879 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9783: 005dbbdd 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9782: 005f5929 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9783: 005dbc8d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9784: 00af6a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9785: 0042fe7d 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9786: 00292ec9 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9787: 006f5435 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9788: 005f9a81 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9787: 006f54e5 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9788: 005f9b31 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9789: 00b3f660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9790: 00a091e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9791: 00704609 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9791: 007046b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9792: 00b3e1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9793: 00b3faea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9794: 00665d4d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9795: 006b4dc5 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9794: 00665dfd 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9795: 006b4e75 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 9796: 004be811 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9797: 0050f845 68 FUNC GLOBAL DEFAULT 12 riscv_cpu_virt_mem_enabled │ │ │ │ 9798: 002e6ecd 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9799: 00af9380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9800: 00b3df7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9801: 0070498d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9801: 00704a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9802: 00b3fa62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 9803: 00700519 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 9803: 007005c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 9804: 00aed60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9805: 0071de29 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9805: 0071ded9 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9806: 00b3d91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9807: 0070f9c9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9807: 0070fa79 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9808: 00aeaca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9809: 002b2d41 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9810: 00b3d764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9811: 00b3d98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9812: 00b3d902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9813: 00a08e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 9814: 00b3e8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ @@ -9822,115 +9822,115 @@ │ │ │ │ 9818: 009d0ae0 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 9819: 00b3ddd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9820: 00af5318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9821: 00a38a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_d │ │ │ │ 9822: 004da919 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9823: 00b3f332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9824: 00b3f046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9825: 0074d895 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9825: 0074d945 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9826: 00b3f386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9827: 00a38b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_h │ │ │ │ 9828: 0053ed19 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_b │ │ │ │ 9829: 004e61f5 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9830: 00aeb850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9831: 007102bd 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 9832: 0074faed 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 9831: 0071036d 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9832: 0074fb9d 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 9833: 0053edf1 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_d │ │ │ │ 9834: 00b3d7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9835: 00b3f160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9836: 004a501d 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 9837: 006339c9 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9837: 00633a79 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9838: 00af5108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 9839: 004ef359 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 9840: 006432b9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9840: 00643369 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9841: 00b3f0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9842: 0053ed61 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_h │ │ │ │ 9843: 00432215 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9844: 002d4461 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9845: 00b3f1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9846: 00545d19 326 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wv_w │ │ │ │ 9847: 00ae4214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ 9848: 00b3ec38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 9849: 005c4379 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9849: 005c4429 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9850: 00ae2470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9851: 00ae9820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 9852: 005dbc25 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ + 9852: 005dbcd5 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ 9853: 004ddae9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9854: 009cd328 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9855: 003fb385 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ 9856: 00a38ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_w │ │ │ │ - 9857: 006f58a9 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9858: 006de3e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9857: 006f5959 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9858: 006de495 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9859: 00ae5534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9860: 005e321d 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9860: 005e32cd 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9861: 00ae3a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9862: 00aea0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9863: 0053ef59 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_b │ │ │ │ 9864: 0053eda9 72 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_w │ │ │ │ 9865: 00af5fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ 9866: 0053f031 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_d │ │ │ │ - 9867: 005e42c5 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9868: 005d1e45 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9867: 005e4375 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9868: 005d1ef5 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9869: 00ae5294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9870: 00a3a4a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_b │ │ │ │ 9871: 004be939 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9872: 005e4229 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9872: 005e42d9 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9873: 0053efa1 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_h │ │ │ │ 9874: 00b3e164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9875: 00a47b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_h │ │ │ │ 9876: 00a3a31c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_d │ │ │ │ 9877: 00b3d6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9878: 00b3dfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9879: 004606f9 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9880: 00a3a424 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_h │ │ │ │ 9881: 002b843d 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9882: 00ae9a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 9883: 00af03f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 9884: 00708559 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9884: 00708609 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ 9885: 00913514 2520 OBJECT GLOBAL DEFAULT 21 xthead_opcode_data │ │ │ │ - 9886: 006f0615 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9886: 006f06c5 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 9887: 00b3ec70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 9888: 00b3d4ac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_hest_c │ │ │ │ 9889: 00b3ed32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 9890: 0074cba5 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9890: 0074cc55 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 9891: 004ed31d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9892: 0060ff51 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9892: 00610001 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9893: 00af53a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9894: 00739669 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9894: 00739719 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9895: 0053efe9 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_w │ │ │ │ 9896: 00a47aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_w │ │ │ │ 9897: 00af1ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9898: 0070d5e5 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9899: 006ac781 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9900: 00714249 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9898: 0070d695 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9899: 006ac831 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9900: 007142f9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9901: 00af64b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9902: 00a3a3a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_w │ │ │ │ 9903: 00af8e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9904: 00449c55 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 9905: 00741a15 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9905: 00741ac5 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9906: 00b3e144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9907: 00b3ec74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 9908: 00b3dd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9909: 007013a9 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9909: 00701459 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9910: 003d09dd 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9911: 00b3f6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9912: 0029a215 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9913: 00399fbd 260 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9914: 006af72d 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 9915: 006efb15 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9916: 007455f1 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9914: 006af7dd 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9915: 006efbc5 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9916: 007456a1 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9917: 00b3e4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9918: 004a99c5 4 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible │ │ │ │ 9919: 00b3d83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9920: 007244ed 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9920: 0072459d 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9921: 00ae1970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9922: 00b3f6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 9923: 00af6eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 9924: 004345a9 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9925: 0063713d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9925: 006371ed 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9926: 00b3dba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9927: 00af20c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9928: 00ae98d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9929: 00ae33a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9930: 00b3e372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 9931: 004d3e2d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9932: 00b3dc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ @@ -9940,92 +9940,92 @@ │ │ │ │ 9936: 00292f7d 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9937: 00b3d886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9938: 00ae9bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9939: 004f3f09 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_hostcall_cb │ │ │ │ 9940: 009cd01c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9941: 00ae7b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9942: 00b40082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9943: 006ecd35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9943: 006ecde5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ 9944: 00aee688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_BAD_SELECTION_EVENT │ │ │ │ 9945: 00476b35 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9946: 008395e0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9946: 00839690 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9947: 00ae54c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9948: 006ddf99 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9948: 006de049 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 9949: 004c1abd 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9950: 00470419 48 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9951: 00b3dc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9952: 002a2429 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 9953: 004d439d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9954: 00b3e41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9955: 0038f8b9 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9956: 007463fd 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9956: 007464ad 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9957: 00ae2d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9958: 004db449 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9959: 00b3ecb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 9960: 00b3d8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9961: 006e3921 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9962: 006d440d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9961: 006e39d1 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9962: 006d44bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9963: 00b3dbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9964: 0087b4d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9964: 0087b584 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9965: 00b3e0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9966: 0036adf9 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9967: 00af27d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9968: 00a0d0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9969: 00af0084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 9970: 00b3ddd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9971: 00af21e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9972: 0044f161 192 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9973: 00b3dfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9974: 00b3d67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 9975: 0040cd49 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9976: 00746b61 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9976: 00746c11 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 9977: 0032fbd9 70 FUNC GLOBAL DEFAULT 12 ide_dma_buf_commit │ │ │ │ - 9978: 006ab5b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9978: 006ab661 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9979: 00b3f65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9980: 00b3f11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9981: 00b3e014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9982: 0029e80d 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9983: 00b3e880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MSI_DSTATE │ │ │ │ 9984: 004a6481 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9985: 00b3f87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9986: 005ce211 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9986: 005ce2c1 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9987: 00b3fa26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9988: 00aead80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9989: 0070e3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 9990: 0070489d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9989: 0070e499 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9990: 0070494d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9991: 00399709 264 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9992: 002fc871 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9993: 00542e39 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_b │ │ │ │ 9994: 00b3d94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9995: 004f2ac5 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9996: 00606be1 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9996: 00606c91 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9997: 0041b459 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9998: 00542f11 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_d │ │ │ │ 9999: 00b3e44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 10000: 00b3f826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 10001: 004f3e41 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 10002: 005cdbdd 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 10002: 005cdc8d 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 10003: 00af31cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 10004: 00ae24c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 10005: 00700249 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 10005: 007002f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 10006: 00af1a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 10007: 00542e81 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_h │ │ │ │ 10008: 004c1f81 224 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 10009: 00af05c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 10010: 00707e91 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 10010: 00707f41 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 10011: 00b3eb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 10012: 0073cdd5 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 10012: 0073ce85 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 10013: 00afa718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 10014: 00b3ec7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 10015: 006cdd7d 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 10015: 006cde2d 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 10016: 00b3e63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 10017: 00b3eb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 10018: 0066ab2d 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 10019: 00754d69 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 10020: 00711819 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 10018: 0066abdd 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 10019: 00754e19 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 10020: 007118c9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 10021: 00296561 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 10022: 002c8889 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 10023: 00b3dae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 10024: 00a594d0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 10025: 00b3f3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 10026: 004ec0e5 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 10027: 00b3d47e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ @@ -10033,53 +10033,53 @@ │ │ │ │ 10029: 00af5d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 10030: 00b3dc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 10031: 00443319 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 10032: 00a568dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_divs_i128 │ │ │ │ 10033: 00542ec9 72 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_w │ │ │ │ 10034: 00b3e7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ 10035: 0055e7a9 88 FUNC GLOBAL DEFAULT 12 helper_unzip │ │ │ │ - 10036: 005ce5e9 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 10036: 005ce699 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 10037: 00b3e6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 10038: 00b3db82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 10039: 00aef7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 10040: 00b3ea60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 10041: 004d9955 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 10042: 002cf129 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 10043: 00b3e802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 10044: 003fb77d 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 10045: 006a447d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 10045: 006a452d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 10046: 004885c9 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 10047: 0072fb71 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 10047: 0072fc21 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 10048: 002a0fa1 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 10049: 00af924c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 10050: 00659515 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 10050: 006595c5 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 10051: 00b3d460 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 10052: 00af2614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 10053: 00ae659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 10054: 0073bd4d 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 10054: 0073bdfd 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 10055: 00b3dd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 10056: 0092051c 64 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 10057: 00a3ad6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_d │ │ │ │ 10058: 00b3f0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 10059: 007501bd 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 10060: 006829cd 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 10059: 0075026d 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 10060: 00682a7d 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 10061: 003fb861 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ 10062: 00a3ae74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_h │ │ │ │ - 10063: 006fd0b5 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 10063: 006fd165 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 10064: 0044f8a9 156 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 10065: 00b3dfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 10066: 00ae40c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 10067: 003f4c61 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 10068: 00af2484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 10069: 006ed33d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 10070: 0060e281 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 10069: 006ed3ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 10070: 0060e331 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 10071: 00af62f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_EVENT_EVENT │ │ │ │ 10072: 0038b045 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 10073: 00aed44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 10074: 007062cd 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 10074: 0070637d 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 10075: 00528e75 1472 FUNC GLOBAL DEFAULT 12 helper_vlm_v │ │ │ │ 10076: 003fb7e9 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 10077: 00ae4194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 10078: 00a07694 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 10079: 004a47e1 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 10080: 004de019 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 10081: 004e1999 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ @@ -10090,223 +10090,223 @@ │ │ │ │ 10086: 0046cd41 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 10087: 003b192d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 10088: 0043bbbd 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 10089: 00a47600 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_h │ │ │ │ 10090: 0045d5a1 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 10091: 004bf9d9 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 10092: 00b3f696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 10093: 00636515 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 10093: 006365c5 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 10094: 00b3da10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 10095: 00b3ef7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 10096: 00af1af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 10097: 00b3f1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 10098: 007244a9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 10098: 00724559 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 10099: 002d5fd1 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 10100: 00b3e9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10101: 00b3ec5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 10102: 003f0485 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 10103: 00b3d5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 10104: 00b3d5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 10105: 0074c92d 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 10105: 0074c9dd 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 10106: 0026a8fd 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 10107: 0043bbcd 228 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 10108: 00a4757c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_w │ │ │ │ 10109: 002b2d65 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 10110: 005cfa8d 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 10111: 0070d121 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 10110: 005cfb3d 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 10111: 0070d1d1 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 10112: 00367c85 38 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 10113: 00b3d7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 10114: 004d3e95 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 10115: 00af51b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 10116: 004a75d9 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 10117: 00af94c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 10118: 005c6849 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 10118: 005c68f9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 10119: 00ae2710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 10120: 00aeda88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 10121: 00b3f97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ - 10122: 0072a4c9 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 10123: 006316a1 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 10122: 0072a579 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 10123: 00631751 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 10124: 00afa318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 10125: 00283ed5 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 10126: 0071dd9d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 10126: 0071de4d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 10127: 0051bbad 120 FUNC GLOBAL DEFAULT 12 helper_csrw_i128 │ │ │ │ 10128: 00af9d28 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 10129: 00aed62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 10130: 0051bdc9 456 FUNC GLOBAL DEFAULT 12 helper_sret │ │ │ │ 10131: 00aeaea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_UPDATE_EVENT │ │ │ │ 10132: 00b400f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 10133: 00384761 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 10134: 00709af9 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 10134: 00709ba9 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 10135: 00283a71 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 10136: 009d6de0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 10137: 00af2904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 10138: 00b3fb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 10139: 00726f05 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 10139: 00726fb5 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 10140: 0052d975 84 FUNC GLOBAL DEFAULT 12 helper_vle32ff_v │ │ │ │ 10141: 0029eee1 264 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 10142: 00a3d28c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_b │ │ │ │ 10143: 004c10d5 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 10144: 003853bd 148 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ 10145: 004d42d9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ 10146: 00a3d100 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_d │ │ │ │ - 10147: 0072d5e5 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 10148: 006b55a5 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 10147: 0072d695 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 10148: 006b5655 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 10149: 00b400a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ 10150: 0050f7fd 70 FUNC GLOBAL DEFAULT 12 riscv_pm_get_virt_pmm │ │ │ │ 10151: 00a56750 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64esm │ │ │ │ - 10152: 00631075 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 10152: 00631125 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 10153: 00a3d208 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_h │ │ │ │ 10154: 00415c71 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 10155: 00b2d940 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 10156: 00af6690 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 10157: 0073adc1 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 10157: 0073ae71 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 10158: 00aec0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 10159: 00b3f8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 10160: 00a58f7c 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 10161: 00b3fa24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 10162: 00aeb060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 10163: 00af2674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 10164: 00393ef9 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 10165: 00412799 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 10166: 00a07610 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10167: 006b6589 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10167: 006b6639 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10168: 00a3d184 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_w │ │ │ │ 10169: 0044da65 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10170: 00afa5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10171: 004ee799 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 10172: 00b3d46f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10173: 0060d909 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10174: 006bda09 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10173: 0060d9b9 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10174: 006bdab9 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10175: 00b3e410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10176: 00b3f7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10177: 00b3f42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 10178: 004d10a9 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10179: 00614d95 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10179: 00614e45 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10180: 002e07ad 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10181: 00b3dcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10182: 007226d5 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10183: 0070e425 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10182: 00722785 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10183: 0070e4d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10184: 00b3ffa0 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10185: 009cf740 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10186: 007357c1 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10186: 00735871 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 10187: 0028ad99 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10188: 00ae2a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10189: 00705f11 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10189: 00705fc1 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10190: 00a07484 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10191: 0070fd69 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10191: 0070fe19 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10192: 00b3d4af 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10193: 005421d9 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_b │ │ │ │ 10194: 004e6319 1244 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 10195: 007334f1 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10195: 007335a1 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 10196: 005422b1 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_d │ │ │ │ - 10197: 005f658d 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10197: 005f663d 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10198: 00a00000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10199: 00b3db58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10200: 00af0d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10201: 00b3f808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 10202: 00542221 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_h │ │ │ │ - 10203: 005c4ea9 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10204: 006adf2d 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10203: 005c4f59 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10204: 006adfdd 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10205: 002836e9 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10206: 006eacd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10206: 006ead85 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10207: 00ae2acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 10208: 004ebbbd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10209: 0073a319 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10209: 0073a3c9 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10210: 002a6635 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10211: 0052f7a5 600 FUNC GLOBAL DEFAULT 12 helper_vl8re16_v │ │ │ │ 10212: 0041a9a9 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_be │ │ │ │ 10213: 00aeeaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10214: 006e63a1 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10214: 006e6451 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10215: 00b3e738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10216: 005de72d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10216: 005de7dd 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10217: 00af8638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10218: 00aee268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10219: 00af41e8 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10220: 00b3fae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10221: 00ae7118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10222: 002a57b5 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10223: 003907d9 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10224: 009d01f4 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10225: 005df005 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10225: 005df0b5 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10226: 00b3e012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 10227: 004a9615 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10228: 00542269 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_w │ │ │ │ 10229: 00b3e0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10230: 00b3dccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 10231: 00a4250c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_d │ │ │ │ 10232: 00473669 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10233: 006fe4a5 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10233: 006fe555 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10234: 00b3ec92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10235: 0038a371 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 10236: 00a34e8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3me_vv │ │ │ │ 10237: 0052c345 514 FUNC GLOBAL DEFAULT 12 helper_vsxei16_16_v │ │ │ │ 10238: 00a42614 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_h │ │ │ │ 10239: 00b3e814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ 10240: 00a366c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse8_v │ │ │ │ - 10241: 0063a4d1 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10242: 00711971 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10241: 0063a581 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10242: 00711a21 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10243: 00ae3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10244: 00b3f898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10245: 00aef358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 10246: 006cdbe1 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10246: 006cdc91 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10247: 00ae63bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10248: 00a42cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_d │ │ │ │ 10249: 00b3f0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 10250: 004c315d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10251: 006b616d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10252: 005c9e95 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 10251: 006b621d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10252: 005c9f45 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ 10253: 00a545cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_d │ │ │ │ 10254: 00a42dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_h │ │ │ │ - 10255: 0060eb29 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10255: 0060ebd9 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10256: 00b3f1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10257: 006af669 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10257: 006af719 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10258: 00b3ecba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 10259: 00451ee9 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10260: 00b3e430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10261: 00aeb810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ 10262: 00a54650 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_h │ │ │ │ 10263: 00369d15 70 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ 10264: 00a42590 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_w │ │ │ │ - 10265: 006f94a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10265: 006f9555 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10266: 00b3f16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10267: 00af930c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10268: 00b3f11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10269: 003e64c1 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10270: 006a5915 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10270: 006a59c5 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 10271: 004e07e9 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10272: 004d9b89 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10273: 00b3e08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10274: 00a54548 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_s │ │ │ │ 10275: 00367579 252 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 10276: 00a42d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_w │ │ │ │ - 10277: 006dfe15 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10277: 006dfec5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10278: 00af33bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10279: 00b3d4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10280: 0039a1c1 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 10281: 00697e89 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10281: 00697f39 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10282: 00383939 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 10283: 006ef65d 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10283: 006ef70d 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10284: 00a07400 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10285: 00b3dd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10286: 00b3d7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10287: 0063ad55 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10288: 007286f5 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10287: 0063ae05 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10288: 007287a5 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10289: 00b3e182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 10290: 004ea059 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10291: 004dc941 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 10292: 004c57a9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 10293: 0072544d 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 10294: 006d5d89 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10293: 007254fd 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10294: 006d5e39 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10295: 00b3edd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10296: 0063b0e1 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10296: 0063b191 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10297: 004f2391 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10298: 008f2a68 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10298: 008f2b18 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ 10299: 00b3edbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10300: 002e4c2d 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10301: 00721915 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10301: 007219c5 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10302: 00af7d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10303: 00b3e0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10304: 003d9325 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10305: 00b3e978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10306: 00aefb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10307: 00ae9b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10308: 00367899 30 FUNC GLOBAL DEFAULT 12 desc_ring_reset │ │ │ │ @@ -10315,424 +10315,424 @@ │ │ │ │ 10311: 002d36d1 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10312: 00b3ec32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10313: 00b3ef84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10314: 00a0758c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10315: 00ae6eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10316: 00485bcd 400 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10317: 002a2879 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10318: 006ccac9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10319: 006d8a65 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10320: 005f9b91 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10321: 006ae545 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10318: 006ccb79 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10319: 006d8b15 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10320: 005f9c41 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10321: 006ae5f5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10322: 00aeec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 10323: 005db975 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10323: 005dba25 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10324: 0038b9dd 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 10325: 00afa338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10326: 006da1b9 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10326: 006da269 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10327: 00ae95d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10328: 00b400d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10329: 0061c13d 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10329: 0061c1ed 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10330: 00363d05 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10331: 00b3f69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10332: 00710a79 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10332: 00710b29 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10333: 00b3e2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10334: 00384945 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10335: 00b3e1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10336: 00ae3270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10337: 00b3f33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10338: 0048bc21 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 10339: 006a3a41 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10339: 006a3af1 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 10340: 004eb955 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 10341: 0044258d 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10342: 00b3e9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10343: 00ae90d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10344: 00a07d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10345: 00b3da22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10346: 0042e89d 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10347: 00aeb1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10348: 00aece7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10349: 00ae3a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 10350: 006d9b21 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10350: 006d9bd1 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10351: 003cd47d 296 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10352: 00ae9d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10353: 00b3d5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10354: 00af20f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10355: 00af4444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10356: 00aef7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10357: 00af39f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10358: 00713f59 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10358: 00714009 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10359: 00aee7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10360: 00ae2820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10361: 00b3d2dc 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10362: 00613a19 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10362: 00613ac9 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10363: 00af8718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10364: 00ae8654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10365: 00aec090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10366: 00a00e0c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10367: 00a00e2c 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10368: 00a00e9c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10369: 00b3ddf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10370: 00a521b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw │ │ │ │ 10371: 00b3d916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10372: 004933d9 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10373: 00660bd1 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10374: 006ab719 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10375: 006d19b5 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10373: 00660c81 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10374: 006ab7c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10375: 006d1a65 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10376: 00b3f4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10377: 00710b91 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 10378: 006154f1 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10377: 00710c41 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10378: 006155a1 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10379: 00b3daac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10380: 00aeff84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10381: 0043f895 144 FUNC GLOBAL DEFAULT 12 physical_memory_range_includes_clean │ │ │ │ 10382: 00b3fb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10383: 00452065 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10384: 00b3e9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10385: 006f0369 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10385: 006f0419 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10386: 00b3ddc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10387: 00b3db3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10388: 00b3e764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10389: 00ae8ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10390: 0071714d 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10391: 006e6931 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10390: 007171fd 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10391: 006e69e1 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10392: 00b3e788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10393: 00af6cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10394: 00268d55 36 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 10395: 006c9fa5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10395: 006ca055 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 10396: 00aee5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REQUEST_CANCELLED_EVENT │ │ │ │ 10397: 004ea721 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10398: 00671d01 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10398: 00671db1 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 10399: 004be89d 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10400: 002a33fd 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10401: 0038b001 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10402: 00b3e830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10403: 00631e85 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10403: 00631f35 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10404: 002a0eb5 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10405: 00ae20a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 10406: 004eb14d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 10407: 0074d34d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 10407: 0074d3fd 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 10408: 00b3ef5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10409: 00b3d475 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10410: 002e92e9 16 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 10411: 002a1d8d 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10412: 00635f8d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10412: 0063603d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10413: 00b3ed60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10414: 009cf548 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10415: 0053e779 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_b │ │ │ │ 10416: 004d83ad 100 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_irqfd_notifier_gsi │ │ │ │ 10417: 00b3e770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10418: 0053e851 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_d │ │ │ │ 10419: 0051bce1 134 FUNC GLOBAL DEFAULT 12 helper_cbo_zero │ │ │ │ 10420: 00b3d6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10421: 00aebeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10422: 00618eb1 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10422: 00618f61 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10423: 00519dc9 4 FUNC GLOBAL DEFAULT 12 helper_fclass_d │ │ │ │ 10424: 00b3e4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10425: 00b3d772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10426: 00aec9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10427: 00ae36f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ 10428: 0053e7c1 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_h │ │ │ │ - 10429: 006ad4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10429: 006ad58d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10430: 00ae7fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10431: 00af5d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 10432: 0051a59d 40 FUNC GLOBAL DEFAULT 12 helper_fclass_h │ │ │ │ - 10433: 00747c55 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10433: 00747d05 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10434: 00aee948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 10435: 00b3f5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10436: 00b3e21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10437: 00b1c058 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10438: 00b3d52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10439: 00b1c034 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10440: 00a0737c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10441: 006fd649 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10441: 006fd6f9 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10442: 00b3df58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 10443: 00a0dcac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 10444: 004c5a29 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10445: 00b3fa8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10446: 00711a4d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10446: 00711afd 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10447: 00519925 34 FUNC GLOBAL DEFAULT 12 helper_fclass_s │ │ │ │ 10448: 00b3d8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10449: 00ae2370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10450: 0053e809 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_w │ │ │ │ 10451: 009d6f48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10452: 006d6eed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10452: 006d6f9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10453: 00391f05 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10454: 00af5958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10455: 00493ea1 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10456: 00b3e402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10457: 004d4811 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 10458: 0072fb2d 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10458: 0072fbdd 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 10459: 004d3a41 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10460: 00659501 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10460: 006595b1 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 10461: 004c0605 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10462: 00751681 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10462: 00751731 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10463: 00344ea9 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10464: 004eb075 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10465: 00b3e666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10466: 006bebe9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10466: 006bec99 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10467: 002af3f1 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10468: 0071949d 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10468: 0071954d 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10469: 00ae53a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 10470: 002c18f5 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 10471: 0043315d 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10472: 004d9ee1 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10473: 00b3ea16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10474: 0071d9a9 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10474: 0071da59 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 10475: 004b8859 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10476: 00b3f5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 10477: 004331a5 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10478: 00af9c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10479: 005a67a1 312 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ - 10480: 006d7609 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10481: 008d28a4 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10479: 005a6851 312 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ + 10480: 006d76b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10481: 008d2954 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10482: 00af9888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10483: 0060ce69 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10483: 0060cf19 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10484: 00b3f57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10485: 0060d32d 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10485: 0060d3dd 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10486: 003f76f9 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 10487: 00a56bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrr_i128 │ │ │ │ 10488: 00a0e3e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 10489: 00af7348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10490: 00b3f04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10491: 005cfb85 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10491: 005cfc35 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10492: 00b3efee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10493: 00b3d48d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10494: 00b3d5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10495: 00b3ec02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 10496: 00b3eb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10497: 006ab31d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10497: 006ab3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10498: 00b40084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10499: 004de705 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10500: 00aefbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10501: 006d5d11 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10502: 006bf6ed 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10503: 008e4a50 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10501: 006d5dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10502: 006bf79d 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10503: 008e4b00 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10504: 00b3f3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10505: 00ae3968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10506: 006ac0b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10506: 006ac165 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10507: 00b3d6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10508: 00700cf1 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10508: 00700da1 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 10509: 004bef39 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10510: 009b8f3c 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 10511: 004eb3d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10512: 00aebd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10513: 006d7915 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10513: 006d79c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10514: 002fb8b1 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10515: 00620511 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10515: 006205c1 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10516: 0034ea49 384 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ 10517: 00a56e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_lu │ │ │ │ - 10518: 005cd419 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10519: 007290a1 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10518: 005cd4c9 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10519: 00729151 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10520: 00af5858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10521: 00525969 88 FUNC GLOBAL DEFAULT 12 helper_vsse64_v │ │ │ │ 10522: 00aeb350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 10523: 004d4211 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10524: 00aecccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10525: 00ae8234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10526: 006fac35 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10526: 006face5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ 10527: 009d031c 12 OBJECT GLOBAL DEFAULT 21 Accelerator_lookup │ │ │ │ - 10528: 006f5735 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10529: 0070e2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10530: 00725de1 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10528: 006f57e5 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10529: 0070e36d 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10530: 00725e91 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10531: 00aefb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10532: 00ae7ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10533: 006cbe65 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10534: 006d9611 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10535: 0063a6d1 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10533: 006cbf15 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10534: 006d96c1 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10535: 0063a781 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10536: 00b3e270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10537: 00718711 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10538: 006b1dbd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10537: 007187c1 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10538: 006b1e6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10539: 00aef118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10540: 00a068a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10541: 00ae3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10542: 00b3f592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10543: 00b3f9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10544: 004d2099 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 10545: 00ae2220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10546: 003ca845 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10547: 00aea1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 10548: 004c3101 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10549: 009cf480 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10550: 00af7afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10551: 006c4e1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10552: 006c005d 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10551: 006c4ecd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10552: 006c010d 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10553: 00af4304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10554: 0052d6e5 488 FUNC GLOBAL DEFAULT 12 helper_vsxei64_64_v │ │ │ │ 10555: 00b3e790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10556: 00b3fb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10557: 003ce859 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10558: 00b3fa18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ - 10559: 0074d455 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 10559: 0074d505 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 10560: 004d9ca5 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10561: 00aebc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10562: 00ae29ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10563: 007231bd 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10564: 00694119 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10563: 0072326d 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10564: 006941c9 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10565: 002d52b1 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10566: 00b3d768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10567: 0061bec5 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10567: 0061bf75 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10568: 00b3e672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10569: 0071f115 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10569: 0071f1c5 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 10570: 004b95bd 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10571: 0087b4d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10571: 0087b588 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10572: 00af1de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10573: 00aead20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10574: 002a3901 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10575: 00b3f37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10576: 006b3409 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10576: 006b34b9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10577: 00af2564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 10578: 0040cd41 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10579: 00389aa9 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10580: 00466dad 372 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10581: 00ae8b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10582: 00af3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 10583: 00509c51 292 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_iocntinh_cy │ │ │ │ 10584: 00b3ecb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 10585: 00633aa9 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10585: 00633b59 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10586: 0041a569 194 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10587: 0039827d 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10588: 00367cad 68 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10589: 002a5169 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10590: 00af5428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10591: 00b3f538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 10592: 005f403d 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10592: 005f40ed 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10593: 00b3f050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10594: 006d9ec1 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10594: 006d9f71 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10595: 0039a351 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10596: 00ae93d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10597: 007084e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10597: 00708591 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 10598: 004c510d 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10599: 006c0949 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10599: 006c09f9 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10600: 00aeb5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10601: 004eb629 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10602: 0063d381 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10602: 0063d431 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 10603: 004cb7a1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10604: 00388b65 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 10605: 004e829d 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10606: 00b3dd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10607: 004d9f19 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 10608: 005cbc7d 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10609: 0071fbc5 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 10610: 00670c29 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10608: 005cbd2d 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10609: 0071fc75 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10610: 00670cd9 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10611: 00ae6ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10612: 006aca8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10612: 006acb3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10613: 00290ff5 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10614: 009cf7f4 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10615: 00b3d9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10616: 002937e9 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10617: 00af5538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10618: 00b3f342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10619: 006af20d 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10619: 006af2bd 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10620: 00b3e65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10621: 006202c1 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10621: 00620371 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10622: 00b3f274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10623: 00b3ef90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 10624: 00b3ed22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 10625: 006d640d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10626: 006a94e1 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10625: 006d64bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10626: 006a9591 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10627: 00b3d83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10628: 00b3e2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10629: 00aee838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10630: 00b3db5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10631: 00b3fb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ 10632: 00b3f4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10633: 00aed56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10634: 00ae9d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10635: 0070f369 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10636: 00636781 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10635: 0070f419 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10636: 00636831 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10637: 003467c1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10638: 00af4c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10639: 00b3e7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10640: 00ae23d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 10641: 004c21f9 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 10642: 004ebad5 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10643: 006108a1 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10643: 00610951 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10644: 00b3e128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10645: 00737ead 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10645: 00737f5d 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10646: 00540789 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_b │ │ │ │ 10647: 00b3d479 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10648: 002a6b79 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10649: 00b3d4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_START_DSTATE │ │ │ │ 10650: 00540861 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_d │ │ │ │ 10651: 00b3dc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10652: 006efa51 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10652: 006efb01 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10653: 00ae7288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10654: 00b3f48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10655: 00b3d424 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10656: 00b3e098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 10657: 004e8e99 108 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10658: 00aeca4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ 10659: 005407d1 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_h │ │ │ │ - 10660: 006ce205 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10660: 006ce2b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10661: 009d042c 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 10662: 004477c9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10663: 00b3e5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10664: 0066729d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10664: 0066734d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10665: 00b3e6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10666: 00aeffc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 10667: 00af3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10668: 00b3edc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10669: 009d04d8 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10670: 007151e1 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10670: 00715291 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10671: 00b3f806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10672: 002e5081 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10673: 00ae5214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10674: 00aed01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10675: 006b660d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10676: 006cd139 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10675: 006b66bd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10676: 006cd1e9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10677: 00aee8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10678: 00b3de16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10679: 00ae1f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10680: 00b3ee42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10681: 00b3f14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10682: 00aecaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10683: 00b3eed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10684: 00af88f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10685: 006a9c3d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10685: 006a9ced 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10686: 00417a29 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10687: 0029cd0d 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10688: 00b3f502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10689: 0048834d 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 10690: 004ea2e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10691: 00af7fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 10692: 00540819 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_w │ │ │ │ - 10693: 006366b1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10693: 00636761 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10694: 00af26d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10695: 00aeab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10696: 00b3debc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 10697: 00448415 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10698: 0047da79 60 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10699: 00aeef48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10700: 00b3e9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10701: 004d9da1 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10702: 00ae2a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10703: 006aa665 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10704: 006b9719 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10703: 006aa715 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10704: 006b97c9 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10705: 00b3dcf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10706: 0072049d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10707: 006ad6f9 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10706: 0072054d 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10707: 006ad7a9 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10708: 002c7ffd 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 10709: 007289ad 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10709: 00728a5d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 10710: 004b9669 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10711: 00a35750 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re32_v │ │ │ │ 10712: 00aebd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10713: 0046ba45 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 10714: 0042eaa5 116 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events │ │ │ │ 10715: 004b9919 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10716: 00b3d5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 10717: 00707485 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10717: 00707535 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10718: 00ae7c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10719: 004d5eb9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10720: 002a7325 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10721: 00b3f182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10722: 0070e0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10722: 0070e18d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10723: 0042e865 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10724: 008f2b68 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10725: 006cb92d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10724: 008f2c18 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10725: 006cb9dd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10726: 0047bba9 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10727: 00631d31 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10727: 00631de1 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10728: 009d02e4 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10729: 00af9aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10730: 00b3f2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10731: 00b3fd70 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10732: 00af2704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10733: 002f1b9d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10734: 00aed8f4 100 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ @@ -10740,550 +10740,550 @@ │ │ │ │ 10736: 00b3fada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 10737: 0044ffc5 152 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 10738: 00ae32a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 10739: 00556221 280 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_h │ │ │ │ 10740: 00492221 22 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ 10741: 004b924d 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10742: 00a0f254 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ - 10743: 005a75ed 1136 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ + 10743: 005a769d 1136 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ 10744: 002a532d 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10745: 00487a8d 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10746: 00b3dc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10747: 00430051 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10748: 00b3d9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10749: 006feddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10750: 00631a41 92 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10749: 006fee8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10750: 00631af1 92 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10751: 00ae3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10752: 00af34ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10753: 008d31f0 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10753: 008d32a0 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10754: 00ae9290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10755: 00af2244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10756: 00296241 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10757: 00b3fdc0 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10758: 0071f121 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10758: 0071f1d1 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10759: 00367331 196 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ - 10760: 005dbc05 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ - 10761: 006d77e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 10760: 005dbcb5 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ + 10761: 006d7899 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 10762: 00b3f498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10763: 006bc1f9 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10763: 006bc2a9 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 10764: 004a8705 332 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 10765: 00a110e4 168 OBJECT GLOBAL DEFAULT 24 riscv_multi_ext_implied_rules │ │ │ │ 10766: 00291119 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10767: 00af330c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10768: 00b3dec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10769: 00ae3f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ - 10770: 006e2131 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 10770: 006e21e1 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 10771: 00af6a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10772: 00717dcd 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10772: 00717e7d 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ 10773: 00556339 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_w │ │ │ │ - 10774: 006e5c49 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10774: 006e5cf9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10775: 00b3e86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_PRGR_DSTATE │ │ │ │ - 10776: 00698899 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10777: 005f42c1 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10776: 00698949 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10777: 005f4371 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 10778: 00b3e902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_ID_DSTATE │ │ │ │ - 10779: 008f1668 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10779: 008f1718 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10780: 0049907d 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10781: 00b3da14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10782: 00466f51 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_modes │ │ │ │ 10783: 00b1c068 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10784: 00424409 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10785: 00b3d78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10786: 002d8fed 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10787: 00ae96b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 10788: 006ba42d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10788: 006ba4dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10789: 00af1e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10790: 00b3d4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_END_DSTATE │ │ │ │ 10791: 00aed4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10792: 0041acf1 206 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10793: 002d34d5 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 10794: 0066c8d9 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10794: 0066c989 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10795: 004a5219 28 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10796: 00322cb1 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10797: 00a00604 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10798: 0073e9e9 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10798: 0073ea99 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10799: 00af1604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10800: 00a54128 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_d │ │ │ │ 10801: 00b3df6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10802: 00b3d86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10803: 006c01a9 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10803: 006c0259 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10804: 00af9730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10805: 00a541ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_h │ │ │ │ 10806: 00b3d714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10807: 004db881 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10808: 00af52a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10809: 006a84ed 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10809: 006a859d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10810: 00b3d660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10811: 009d0b8c 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10812: 006f4219 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10812: 006f42c9 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10813: 004f63b9 150 FUNC GLOBAL DEFAULT 12 riscv_itrigger_enabled │ │ │ │ 10814: 00b3d6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10815: 00af8668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 10816: 004a419d 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10817: 00b3d746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10818: 00af2d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10819: 00a540a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_s │ │ │ │ 10820: 009cd334 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10821: 00b3de32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10822: 00b3f0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10823: 004da5ad 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10824: 004dc111 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10825: 00af4ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10826: 0047e5dd 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10827: 0069fef9 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10827: 0069ffa9 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10828: 0055e715 48 FUNC GLOBAL DEFAULT 12 helper_clmul │ │ │ │ - 10829: 006ce591 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10829: 006ce641 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10830: 00b3f9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10831: 003f4641 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 10832: 006ee771 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10832: 006ee821 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10833: 00a04900 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10834: 00aeda18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10835: 00457fed 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10836: 004d9e4d 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10837: 0054c599 322 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_h │ │ │ │ 10838: 00af5d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 10839: 00412589 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 10840: 005c9ac5 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 10840: 005c9b75 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 10841: 00b3dc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10842: 006e615d 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10842: 006e620d 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10843: 00af3774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 10844: 002f4e09 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10845: 005e0ea1 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10846: 00712f91 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10845: 005e0f51 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10846: 00713041 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10847: 0055c031 318 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_b │ │ │ │ 10848: 00b3eae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10849: 00b3ecb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 10850: 00a383a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_b │ │ │ │ 10851: 00a08d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10852: 00af2e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10853: 00a3821c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_d │ │ │ │ 10854: 0055c179 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_d │ │ │ │ 10855: 00ae1fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10856: 006b3955 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10856: 006b3a05 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10857: 00af0404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 10858: 003f050d 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 10859: 00aed63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10860: 00ae21e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10861: 00b3f83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 10862: 005a2681 6 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ + 10862: 005a2731 6 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ 10863: 003fa545 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 10864: 00a38324 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_h │ │ │ │ 10865: 0055c171 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_h │ │ │ │ 10866: 00ae1800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 10867: 0069143d 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10868: 007267b9 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10867: 006914ed 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10868: 00726869 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10869: 0054c6dd 366 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_w │ │ │ │ 10870: 004f2449 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10871: 006c7e29 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10872: 006daeb1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10873: 006edbb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10874: 00620475 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10871: 006c7ed9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10872: 006daf61 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10873: 006edc69 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10874: 00620525 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10875: 00ae3580 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10876: 0041b855 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10877: 00a08504 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10878: 00af0a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 10879: 00461edd 1740 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10880: 00ae3490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10881: 00b3ea40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10882: 00a382a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_w │ │ │ │ 10883: 0055c175 4 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_w │ │ │ │ 10884: 00af54a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10885: 00b3f6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10886: 00aea280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10887: 0064b831 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10887: 0064b8e1 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10888: 00ae57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10889: 0032895d 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10890: 00ae3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10891: 0046b1e1 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10892: 00b3f750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10893: 006fb77d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10893: 006fb82d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10894: 00b3edf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 10895: 00b3e8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_DSTATE │ │ │ │ - 10896: 00698e51 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10897: 005e54cd 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10898: 0060b4bd 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10896: 00698f01 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10897: 005e557d 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10898: 0060b56d 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10899: 00af0b9c 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10900: 00b3f4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10901: 004321d9 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10902: 008e4a64 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10902: 008e4b14 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 10903: 00a0dd30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 10904: 004ed789 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10905: 00aef378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10906: 00af367c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10907: 00ae83a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10908: 002fa029 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10909: 004a6215 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10910: 006f0c45 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10910: 006f0cf5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ 10911: 00b3e36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_FLUSH_QUEUE_DSTATE │ │ │ │ - 10912: 0070fb41 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10912: 0070fbf1 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10913: 002a7b6d 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10914: 006ce27d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10915: 006ad465 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10916: 006164b1 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10914: 006ce32d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10915: 006ad515 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10916: 00616561 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10917: 00af9cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10918: 00386441 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10919: 0073cb51 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10919: 0073cc01 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10920: 00b3ee6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10921: 006ae469 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10921: 006ae519 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10922: 009cda8c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10923: 00ae1ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10924: 0071e3d5 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10924: 0071e485 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10925: 00af5f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 10926: 00721dad 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10926: 00721e5d 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10927: 00af15a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10928: 00aeeca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10929: 00b3ee50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10930: 006be7d9 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10930: 006be889 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10931: 00aee4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10932: 00b3eec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10933: 00a5e708 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10934: 00aeb960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 10935: 004d3fc9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10936: 005cde11 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10936: 005cdec1 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10937: 004941d9 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 10938: 0043b6dd 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10939: 00615b8d 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10939: 00615c3d 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10940: 005444c9 304 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_d │ │ │ │ 10941: 00a0e468 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 10942: 002c2571 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10943: 00b3e198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10944: 002d230d 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10945: 0044ca05 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10946: 006cc415 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10947: 006abc05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10946: 006cc4c5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10947: 006abcb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10948: 00aeb720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 10949: 004d3f99 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10950: 00544291 284 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_h │ │ │ │ - 10951: 00713bfd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10951: 00713cad 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10952: 00556da1 248 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_b │ │ │ │ 10953: 00ae9930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10954: 00691161 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10954: 00691211 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10955: 0048a871 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10956: 0043f821 40 FUNC GLOBAL DEFAULT 12 physical_memory_dirty_bits_cleared │ │ │ │ 10957: 00b3e88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10958: 0046ce85 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10959: 005570b1 292 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_d │ │ │ │ 10960: 00af44b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 10961: 00af86d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10962: 006a3b71 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10962: 006a3c21 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10963: 0040b775 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10964: 00b3f282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10965: 00af5918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10966: 00556e99 270 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_h │ │ │ │ - 10967: 005b21c1 424 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ + 10967: 005b2271 424 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ 10968: 00b3d876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10969: 002c810d 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 10970: 0074df29 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 10971: 005c071d 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 10970: 0074dfd9 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10971: 005c07cd 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ 10972: 005443ad 284 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_w │ │ │ │ - 10973: 00725d79 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 10974: 005cf475 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10973: 00725e29 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10974: 005cf525 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10975: 0029f999 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10976: 00b3d49d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10977: 006bd29d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10977: 006bd34d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10978: 0032f9a9 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 10979: 004b9e11 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10980: 00af3ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10981: 002d3145 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10982: 009cf0a8 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10983: 0041248d 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10984: 00711639 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10984: 007116e9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10985: 00a590a8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ 10986: 00556fa9 264 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_w │ │ │ │ - 10987: 005d0bb1 1636 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10987: 005d0c61 1636 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10988: 00b3e088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 10989: 004f013d 52 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10990: 00a3a8c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_b │ │ │ │ 10991: 00b3f986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10992: 006cfb85 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10992: 006cfc35 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10993: 00a3a73c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_d │ │ │ │ 10994: 00aed8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ 10995: 00a338e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_d │ │ │ │ 10996: 00b3ecbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 10997: 0062be99 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10997: 0062bf49 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10998: 00b3e452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10999: 00aeda68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 11000: 006d7c5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 11000: 006d7d0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 11001: 00b3f3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 11002: 006e8a41 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 11003: 005e58fd 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 11002: 006e8af1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 11003: 005e59ad 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 11004: 00a3a844 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_h │ │ │ │ 11005: 00b3f7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 11006: 0043ad6d 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 11007: 00ae9300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 11008: 00b3ec04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ 11009: 00b3f510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 11010: 00364231 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 11011: 00a07064 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 11012: 002993f1 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 11013: 0040b3f5 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 11014: 00aebe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 11015: 00b3d7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 11016: 00640205 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 11017: 005ce571 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 11018: 007251ad 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 11016: 006402b5 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 11017: 005ce621 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 11018: 0072525d 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 11019: 002f723d 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 11020: 00b3d988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 11021: 00452199 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ - 11022: 005a7329 708 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ + 11022: 005a73d9 708 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ 11023: 00af5f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 11024: 00b3f6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 11025: 00af6f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 11026: 00aea250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 11027: 0072efe5 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 11027: 0072f095 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 11028: 00a33968 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_w │ │ │ │ 11029: 00a3a7c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_w │ │ │ │ 11030: 00af71bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 11031: 006d8ecd 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 11031: 006d8f7d 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 11032: 00b3e276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 11033: 00ae4b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 11034: 0060ddcd 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 11035: 00728621 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 11034: 0060de7d 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 11035: 007286d1 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 11036: 004d9acd 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 11037: 004340fd 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 11038: 00ae18d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 11039: 0047a3e1 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 11040: 005f8d61 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 11040: 005f8e11 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 11041: 00a55c7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_wu │ │ │ │ 11042: 00a554c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_d │ │ │ │ 11043: 003469d5 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 11044: 00b3d71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 11045: 00b3db94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 11046: 00af4f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 11047: 005cf09d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 11047: 005cf14d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 11048: 00b3d908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 11049: 002ff7e9 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 11050: 00a55754 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_h │ │ │ │ 11051: 00ae4304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 11052: 00386261 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 11053: 00b3e8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 11054: 005f8285 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 11054: 005f8335 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 11055: 00ae7388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 11056: 0071f315 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 11057: 006cbbd1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 11056: 0071f3c5 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 11057: 006cbc81 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 11058: 004ed549 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 11059: 007516f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 11059: 007517a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 11060: 00b3e460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 11061: 0046cc45 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 11062: 004124ad 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 11063: 00af9350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 11064: 00b3e40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 11065: 0046ce19 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 11066: 00af2784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 11067: 00b3e5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 11068: 00a5522c 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_s │ │ │ │ 11069: 00b3ee6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 11070: 00b3d496 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ - 11071: 0070167d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 11071: 0070172d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 11072: 002f61b5 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 11073: 006c3325 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 11073: 006c33d5 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 11074: 004ec5ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 11075: 00b3d94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 11076: 005d29d5 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 11076: 005d2a85 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 11077: 003a2cf1 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 11078: 00b3e6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 11079: 00ae2050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 11080: 0042e185 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 11081: 00b3e62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 11082: 006d82b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 11083: 005ce29d 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 11082: 006d8361 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 11083: 005ce34d 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 11084: 00af54f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 11085: 00af35bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 11086: 002cfc65 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 11087: 005f9969 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 11088: 007116fd 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 11087: 005f9a19 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 11088: 007117ad 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 11089: 00aec270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 11090: 004ea7c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 11091: 00b3eec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 11092: 00b3f604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 11093: 00af4e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 11094: 00b3f120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 11095: 00b3d7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 11096: 0074f4e9 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 11096: 0074f599 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 11097: 00b3d774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 11098: 006c4fed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 11098: 006c509d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 11099: 00b3f878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 11100: 00af5fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 11101: 0073889d 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 11101: 0073894d 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 11102: 002d049d 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 11103: 007386e1 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 11104: 006aedd1 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 11105: 006d7e79 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 11103: 00738791 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 11104: 006aee81 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 11105: 006d7f29 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 11106: 00a06fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 11107: 00ae2a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 11108: 002f4fe9 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 11109: 005107c5 116 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_transaction_failed │ │ │ │ 11110: 00b3e4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 11111: 00b3e024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 11112: 0074d301 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 11112: 0074d3b1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 11113: 00b3da4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 11114: 004c1159 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 11115: 006c0285 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 11115: 006c0335 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 11116: 00b3f39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 11117: 00af2394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 11118: 00aefc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 11119: 008e4a28 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 11120: 0073b315 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 11119: 008e4ad8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 11120: 0073b3c5 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 11121: 00b3d59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 11122: 00a312bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush │ │ │ │ 11123: 00af96f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 11124: 002ae29d 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 11125: 00b3e866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_DSTATE │ │ │ │ 11126: 00b3dfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 11127: 00ae6938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 11128: 00613bf5 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 11128: 00613ca5 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 11129: 00af5808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 11130: 00ae19d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 11131: 006d9ba5 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 11131: 006d9c55 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 11132: 00342475 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 11133: 00ae9730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 11134: 006d0685 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 11134: 006d0735 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 11135: 0043b3d1 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 11136: 00b3f384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 11137: 0073a67d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 11137: 0073a72d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 11138: 00b3ea5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 11139: 006f4341 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 11139: 006f43f1 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 11140: 00b3e8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 11141: 005f89e1 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 11141: 005f8a91 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 11142: 00b3db74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 11143: 005f33f1 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 11144: 00707ba1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 11143: 005f34a1 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 11144: 00707c51 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11145: 00b3e080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11146: 00384c6d 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11147: 00ae8924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11148: 009cd3e8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 11149: 0043bbad 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11150: 00b3f11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11151: 009ccfa4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11152: 0038a041 708 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11153: 00af695c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11154: 00710c5d 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11154: 00710d0d 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11155: 00b3df06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11156: 005eefbd 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11156: 005ef06d 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11157: 00b3f202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11158: 00aec410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11159: 00aed58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11160: 00af9490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11161: 002d9889 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11162: 0061870d 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11162: 006187bd 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11163: 002f088d 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 11164: 004a90d9 384 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 11165: 00269f95 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11166: 006cda55 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11166: 006cdb05 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11167: 00b3d388 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11168: 00aea9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ 11169: 00b3e8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ - 11170: 006bfb05 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11170: 006bfbb5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11171: 0044f9e9 228 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11172: 00af3a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11173: 00af9948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11174: 00356a11 452 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 11175: 00700bb1 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11176: 006a55e9 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11175: 00700c61 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11176: 006a5699 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 11177: 00b3ebe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 11178: 00b3f300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 11179: 005c2b8d 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 11180: 00754c35 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11179: 005c2c3d 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 11180: 00754ce5 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11181: 00ae2680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11182: 00b3dcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11183: 0042e7f5 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 11184: 006d0279 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11184: 006d0329 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11185: 005349c9 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_b │ │ │ │ 11186: 00548ed5 330 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_d │ │ │ │ 11187: 00b3d414 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11188: 00744109 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ - 11189: 005a6521 332 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ + 11188: 007441b9 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11189: 005a65d1 332 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ 11190: 00b3dd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11191: 00b3d734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11192: 00534aa1 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_d │ │ │ │ 11193: 00300c91 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ - 11194: 005a63d1 336 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ - 11195: 0063310d 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11194: 005a6481 336 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ + 11195: 006331bd 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11196: 003bb395 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11197: 00af5838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11198: 00548c89 290 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_h │ │ │ │ 11199: 004f11c9 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11200: 00b3e3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11201: 00b3f9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11202: 00534a11 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_h │ │ │ │ 11203: 00ae36a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11204: 006e5339 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11204: 006e53e9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11205: 00aee4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11206: 00ae96c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11207: 00b3df2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11208: 00b3df08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 11209: 007434c9 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11209: 00743579 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11210: 00480199 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11211: 002d0d15 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11212: 004930e9 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11213: 00af3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11214: 00381b6d 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11215: 00b3eda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11216: 0091cbc0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11217: 00aeb8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11218: 00a06454 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11219: 00ae97d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11220: 006fcfad 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11220: 006fd05d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11221: 002a794d 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 11222: 002c2b71 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11223: 005f5b7d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11223: 005f5c2d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11224: 00548dad 294 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_w │ │ │ │ 11225: 00534a59 72 FUNC GLOBAL DEFAULT 12 helper_vor_vx_w │ │ │ │ - 11226: 005e6109 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11226: 005e61b9 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11227: 00ae661c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11228: 007114b9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11228: 00711569 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11229: 004efe55 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 11230: 00490bc9 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11231: 006bf7b1 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11231: 006bf861 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11232: 0050e539 468 FUNC GLOBAL DEFAULT 12 riscv_cpu_finalize_features │ │ │ │ 11233: 002c8d6d 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11234: 00af3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11235: 00b3e4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11236: 00b3e9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11237: 00af8284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 11238: 00a0f2d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 11239: 0066c965 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11240: 005ce51d 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11239: 0066ca15 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11240: 005ce5cd 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11241: 00af9fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11242: 004bf38d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11243: 00614e51 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11243: 00614f01 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11244: 0044ad6d 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ 11245: 00b3e234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_IGNORE_CMD_DSTATE │ │ │ │ - 11246: 00631ff9 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11247: 005dbbf5 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11246: 006320a9 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11247: 005dbca5 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11248: 00af4fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11249: 00268d89 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11250: 0072d31d 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11251: 0073dbf1 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11250: 0072d3cd 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11251: 0073dca1 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11252: 00a06f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11253: 00aebb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11254: 00b40106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11255: 00b3da1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11256: 00af2194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11257: 00b3ed30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ 11258: 002c24f1 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11259: 0032fd21 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11260: 005d32ed 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11260: 005d339d 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11261: 00ae603c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11262: 0065e895 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11262: 0065e945 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11263: 00ae7e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11264: 00b3f5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11265: 00b3e1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11266: 00af2fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11267: 00607289 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11267: 00607339 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 11268: 004c1529 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11269: 00b3d732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11270: 006a8e95 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11270: 006a8f45 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11271: 00aef288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11272: 002f70a9 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11273: 00aeae40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_IOPORT_WRITE_EVENT │ │ │ │ 11274: 00af2284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 11275: 003f360d 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 11276: 005e0a99 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11276: 005e0b49 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 11277: 00b3db8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11278: 006a1791 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11278: 006a1841 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 11279: 004cbad1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11280: 00aec560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11281: 00b3f4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11282: 00b3e6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11283: 00471b2d 320 FUNC GLOBAL DEFAULT 12 postcopy_incoming_setup │ │ │ │ 11284: 00ae6728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11285: 00430f2d 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ @@ -11298,78 +11298,78 @@ │ │ │ │ 11294: 00a36a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_16_v │ │ │ │ 11295: 00556455 274 FUNC GLOBAL DEFAULT 12 helper_vfncvtbf16_f_f_w │ │ │ │ 11296: 00b3e892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11297: 0029abb1 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11298: 00a093f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11299: 009ccf54 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11300: 00b3de08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11301: 00669c91 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11301: 00669d41 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11302: 00b1ae54 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11303: 009ccf2c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 11304: 00b3f856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11305: 00aee328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11306: 00ae90a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11307: 00b3f2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11308: 0063da55 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11308: 0063db05 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11309: 00b3e3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11310: 00b3ecc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11311: 00af5be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11312: 003855b1 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11313: 00aefbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11314: 0070e76d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11314: 0070e81d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11315: 00ae2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11316: 00b3d5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11317: 00b3f360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11318: 0066a1b9 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11318: 0066a269 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11319: 00ae3320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11320: 00429db1 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11321: 00b3fac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11322: 0047ed69 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11323: 005c2b91 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11323: 005c2c41 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11324: 004a2d09 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11325: 00b3e944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11326: 00b3f8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11327: 00af0abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 11328: 00b3e530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11329: 00af1aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 11330: 00b3ed2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 11331: 006d1d2d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11332: 006bd13d 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11331: 006d1ddd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11332: 006bd1ed 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11333: 00b3f8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11334: 006ac12d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11334: 006ac1dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11335: 00b3f100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11336: 00aea2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11337: 002c9ded 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 11338: 0071da19 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11338: 0071dac9 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11339: 00af9fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11340: 00aec440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11341: 00b3d4ad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 11342: 00b3f304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ - 11343: 005c8d6d 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 11344: 007517e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 11343: 005c8e1d 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 11344: 00751899 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ 11345: 00aeffe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 11346: 006d8431 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11346: 006d84e1 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11347: 00b3efcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11348: 00af5908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11349: 0040a405 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11350: 00b3e006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11351: 00af1db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11352: 006f3011 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11353: 006b5261 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11352: 006f30c1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11353: 006b5311 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11354: 002b44f9 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11355: 00ae2e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11356: 00385691 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11357: 00712b31 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11357: 00712be1 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11358: 002a5c91 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 11359: 002da2b5 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11360: 00ae37a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 11361: 00b3d952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11362: 003467bd 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ 11363: 0042ecbd 24 FUNC GLOBAL DEFAULT 12 mutex_is_bql │ │ │ │ - 11364: 0061f555 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11364: 0061f605 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11365: 00ae4bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11366: 00b3eb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11367: 00a3e288 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmorn_mm │ │ │ │ 11368: 0052fefd 520 FUNC GLOBAL DEFAULT 12 helper_vs1r_v │ │ │ │ 11369: 00ae2f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11370: 00aec1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11371: 00af4bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ @@ -11386,81 +11386,81 @@ │ │ │ │ 11382: 0053ea91 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_d │ │ │ │ 11383: 00a4316c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_d │ │ │ │ 11384: 00a4eea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_d │ │ │ │ 11385: 004c26b1 376 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11386: 00ae4504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11387: 00b3e7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 11388: 0053ea01 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_h │ │ │ │ - 11389: 005e3c2d 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11389: 005e3cdd 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11390: 00b3f0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 11391: 004a8e41 352 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11392: 00a43274 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_h │ │ │ │ 11393: 00330f25 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ 11394: 00509bb5 154 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_timer_cb │ │ │ │ 11395: 00a4efb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_h │ │ │ │ - 11396: 00620d1d 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11396: 00620dcd 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 11397: 004eaebd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11398: 00ae8bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 11399: 004ecad9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11400: 004f51e9 136 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11401: 00ae1aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11402: 00aed79c 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11403: 00492189 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11404: 006c95e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11405: 006ace4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11404: 006c9695 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11405: 006acefd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11406: 00b3f330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11407: 006d96ed 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11407: 006d979d 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11408: 00b3e9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ 11409: 004f8f61 180 FUNC GLOBAL DEFAULT 12 riscv_plic_hart_config_string │ │ │ │ - 11410: 006fa545 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11410: 006fa5f5 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11411: 004a5c31 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11412: 003cf3dd 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11413: 00af2624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11414: 00710799 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11414: 00710849 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11415: 00b3e3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11416: 0053ea49 72 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_w │ │ │ │ 11417: 00aee778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11418: 0044d981 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11419: 00b3f918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11420: 006c794d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11420: 006c79fd 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11421: 00b3d9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11422: 00a431f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_w │ │ │ │ 11423: 00a4ef2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_w │ │ │ │ 11424: 00540549 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_b │ │ │ │ 11425: 00b3f740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11426: 009cf890 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11427: 00b3f69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11428: 00aebda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11429: 00540621 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_d │ │ │ │ 11430: 003667a5 64 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11431: 00724915 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11431: 007249c5 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11432: 004da049 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11433: 00ae4b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ 11434: 00540591 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_h │ │ │ │ - 11435: 006fc3fd 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11435: 006fc4ad 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11436: 00268dd9 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11437: 00740ea5 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11437: 00740f55 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11438: 00b3d584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11439: 00b3de10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11440: 00aec5b0 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11441: 00ae1c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11442: 00631b81 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11443: 0071fbf5 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11442: 00631c31 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11443: 0071fca5 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11444: 00b3fad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 11445: 00a3ca4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_b │ │ │ │ - 11446: 006cdce9 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ - 11447: 006cf609 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11446: 006cdd99 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11447: 006cf6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11448: 002a2959 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11449: 006fbe51 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11449: 006fbf01 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11450: 00aeafc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11451: 00b3e412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11452: 00b3ebb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11453: 005e2e4d 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11453: 005e2efd 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ 11454: 00a3c8c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_d │ │ │ │ - 11455: 0062b125 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11455: 0062b1d5 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11456: 0038504d 68 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11457: 00ae9f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11458: 00af55c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11459: 00a55a6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_d │ │ │ │ 11460: 00b1b870 20 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 11461: 005405d9 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_w │ │ │ │ 11462: 00b1b888 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ @@ -11469,34 +11469,34 @@ │ │ │ │ 11465: 0091ce28 64 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11466: 00ae9cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11467: 00a55b74 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_h │ │ │ │ 11468: 00aebc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11469: 00b3f990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11470: 00ae7338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11471: 00a58ff4 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11472: 00704951 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11472: 00704a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11473: 00aece5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11474: 00af2864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11475: 004a680d 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11476: 0051b9c9 128 FUNC GLOBAL DEFAULT 12 helper_csrr │ │ │ │ 11477: 004713f9 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11478: 00b3e99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11479: 006a1725 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11479: 006a17d5 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11480: 00b3ed14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 11481: 00a55964 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_s │ │ │ │ 11482: 0051ba49 72 FUNC GLOBAL DEFAULT 12 helper_csrw │ │ │ │ 11483: 003928e9 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 11484: 0074d5cd 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 11484: 0074d67d 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 11485: 00b3d822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11486: 00ae4474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11487: 00a3c944 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_w │ │ │ │ 11488: 00ae8514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11489: 00b3f3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11490: 00ae5ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11491: 006b9641 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11491: 006b96f1 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11492: 00ae8474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11493: 002d0075 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11494: 00aebcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11495: 00b3d4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11496: 0046d7d1 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11497: 004db671 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11498: 00af902c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ @@ -11506,199 +11506,199 @@ │ │ │ │ 11502: 00b1b834 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 11503: 00b3f576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11504: 004533e1 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11505: 00299879 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11506: 004a459d 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11507: 0091cb98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ 11508: 00559789 242 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_h │ │ │ │ - 11509: 0074582d 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11509: 007458dd 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11510: 00b3f044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11511: 00ae3e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11512: 0071ef85 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11512: 0071f035 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 11513: 00444c15 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11514: 0041b6fd 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11515: 00b3de9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11516: 00b3eece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 11517: 005c0825 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 11517: 005c08d5 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 11518: 00b3ee3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11519: 002d40b9 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11520: 002a0589 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11521: 0063b4f1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11521: 0063b5a1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11522: 00af8968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11523: 00b3df8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11524: 00492271 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11525: 006cf86d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11525: 006cf91d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11526: 00b3d459 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11527: 0055987d 248 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_w │ │ │ │ 11528: 00ae4818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11529: 00728a91 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11529: 00728b41 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11530: 00ae6838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11531: 00b3d7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11532: 006b3139 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11532: 006b31e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11533: 00b3f8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11534: 0041091d 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11535: 004da0c1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11536: 00b400a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11537: 00af342c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11538: 00ae5aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11539: 0073ccb9 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11539: 0073cd69 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11540: 00455b6d 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 11541: 004eac5d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 11542: 0044377d 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11543: 00b3e856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11544: 0046d71d 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11545: 00322b95 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11546: 005dea41 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11546: 005deaf1 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11547: 003d084d 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11548: 00604bf1 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11548: 00604ca1 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11549: 00ae6afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11550: 00b3e6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11551: 00ae8324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11552: 00af6d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11553: 009cf1a4 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11554: 00af798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11555: 003cd9b9 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11556: 005fa20d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11556: 005fa2bd 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11557: 00b3d63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11558: 006b13a5 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11558: 006b1455 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11559: 00ae631c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11560: 00aece9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11561: 005deb8d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11561: 005dec3d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11562: 00b3da98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11563: 00af5048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 11564: 004ec7d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11565: 00b3d5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11566: 006658ad 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11567: 00748389 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11566: 0066595d 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11567: 00748439 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11568: 00b3fa36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11569: 006ba359 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11569: 006ba409 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11570: 00ae1f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11571: 002fc5e1 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11572: 002cfa01 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11573: 0055c315 400 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_b │ │ │ │ 11574: 0055c70d 340 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_d │ │ │ │ 11575: 00ae4354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11576: 0063d07d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11576: 0063d12d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11577: 00b3dbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11578: 005f8e09 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11578: 005f8eb9 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11579: 00b3d790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11580: 00b3f9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11581: 0055c4a5 306 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_h │ │ │ │ 11582: 00aeed58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11583: 00aebaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11584: 00aef328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ 11585: 00a319f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v │ │ │ │ - 11586: 005db925 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11586: 005db9d5 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11587: 00b3dbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11588: 00b3f6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11589: 00ae9b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11590: 0047be2d 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 11591: 004e00f9 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11592: 00a00008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 11593: 004e0155 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11594: 00b3d4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11595: 002f73e5 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11596: 0044f221 232 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11597: 00b3deb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11598: 0036add1 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11599: 006d31fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 11600: 006d8b79 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11599: 006d32ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11600: 006d8c29 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11601: 00b3f056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11602: 0055c5d9 306 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_w │ │ │ │ 11603: 004674fd 244 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11604: 00b3dc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11605: 00ae60cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 11606: 00af98c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 11607: 006bde95 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11607: 006bdf45 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11608: 00aeb050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11609: 00b3e2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11610: 002beb31 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11611: 00b3da5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 11612: 00b3ecb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 11613: 006a915d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11614: 008d0d98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11613: 006a920d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11614: 008d0e48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11615: 00b3f1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11616: 00b3fb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11617: 005f32ed 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11617: 005f339d 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 11618: 00446b2d 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11619: 00620ff5 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11619: 006210a5 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11620: 00b3d9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11621: 00664ebd 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11621: 00664f6d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11622: 00542899 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_b │ │ │ │ 11623: 00ae4ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 11624: 00542971 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_d │ │ │ │ 11625: 00af04a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 11626: 005f5595 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ - 11627: 006e2b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11626: 005f5645 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ + 11627: 006e2bdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 11628: 005428e1 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_h │ │ │ │ - 11629: 0061de85 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11629: 0061df35 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11630: 00b3e39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11631: 006acca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11632: 006d2bfd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11631: 006acd59 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11632: 006d2cad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11633: 0029cf91 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11634: 0073dde9 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11635: 006fb195 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11634: 0073de99 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11635: 006fb245 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11636: 0046cf15 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11637: 006b0b8d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11637: 006b0c3d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11638: 002985ed 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11639: 003289b5 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11640: 008cf0e0 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11640: 008cf190 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11641: 00558689 260 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_b │ │ │ │ - 11642: 005e4c55 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11642: 005e4d05 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11643: 00ae37e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11644: 0047f271 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11645: 00aefa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11646: 005eef9d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11647: 006efdd9 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11646: 005ef04d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11647: 006efe89 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11648: 00af9460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11649: 00b3d451 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11650: 006acce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11650: 006acd95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ 11651: 0055878d 250 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_h │ │ │ │ - 11652: 006d5fd5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11652: 006d6085 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11653: 00ae8954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11654: 00af95dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11655: 00615a61 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11655: 00615b11 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11656: 00afa0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11657: 00b3d476 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11658: 00ae4404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11659: 0048851d 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11660: 00542929 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_w │ │ │ │ 11661: 0046abf9 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11662: 006a909d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11663: 007318b9 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11664: 005bf959 2060 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 11665: 006b3f5d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11662: 006a914d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11663: 00731969 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11664: 005bfa09 2060 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 11665: 006b400d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11666: 00af1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11667: 00aeb4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11668: 00af7a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11669: 002f7481 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11670: 00b3ea30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11671: 00a32af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvtbf16_f_f_v │ │ │ │ 11672: 00aed844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ 11673: 00a35bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs8r_v │ │ │ │ - 11674: 00745239 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11674: 007452e9 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11675: 009d6e58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11676: 002b81c1 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11677: 002bd341 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11678: 00b3dcb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11679: 00558889 260 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_w │ │ │ │ 11680: 00af09bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 11681: 0061cb29 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11681: 0061cbd9 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11682: 0034ebc9 292 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11683: 007309b9 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11683: 00730a69 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11684: 00b3e9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11685: 0029e285 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11686: 006d5e91 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11686: 006d5f41 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11687: 00af8e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11688: 00ae65ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11689: 0045daa1 420 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11690: 00b3ee8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11691: 0073b325 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11691: 0073b3d5 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11692: 00af1784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11693: 0072a4b9 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11693: 0072a569 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 11694: 0048d5d1 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11695: 00a0ddb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11696: 00b3f09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11697: 00b40152 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 11698: 00af6b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11699: 004f2ddd 284 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_hwaddr │ │ │ │ 11700: 00a506e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_b │ │ │ │ @@ -11712,530 +11712,530 @@ │ │ │ │ 11708: 00b3f688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11709: 00a50660 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_h │ │ │ │ 11710: 00291b95 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11711: 00ae64ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11712: 00b400c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11713: 00b3e2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11714: 00b3e62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11715: 006eda8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11715: 006edb3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 11716: 003f1a99 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 11717: 00615225 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11718: 006c9171 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11717: 006152d5 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11718: 006c9221 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11719: 00a0b894 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 11720: 004d3bed 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 11721: 00b3f8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11722: 009cfb38 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11723: 0071efc9 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11724: 0063b3d9 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11723: 0071f079 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11724: 0063b489 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11725: 00a505dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_w │ │ │ │ 11726: 004e1615 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 11727: 003f3119 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11728: 00b3db7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11729: 00a0e4ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11730: 00298bd5 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11731: 00b3fd80 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11732: 00b3f956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11733: 00661d39 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11733: 00661de9 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11734: 004e8ccd 252 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11735: 005bae45 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11736: 007107fd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11735: 005baef5 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11736: 007108ad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11737: 00a3b6b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_d │ │ │ │ 11738: 00441c55 1136 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11739: 00620f81 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11739: 00621031 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11740: 00b3d99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11741: 00ae7dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11742: 00aeb0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11743: 00a3b7bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_h │ │ │ │ 11744: 00530ec1 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_b │ │ │ │ 11745: 00b3f122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 11746: 00af0aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 11747: 005e3145 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11747: 005e31f5 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 11748: 003fb8d5 116 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 11749: 004478c9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11750: 00530f09 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_h │ │ │ │ 11751: 0038f159 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11752: 009cf808 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11753: 00b3e0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 11754: 004c3dd1 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11755: 005e65c1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11755: 005e6671 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11756: 00ae21d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11757: 00336de1 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11758: 009c28dc 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 11759: 00b3f130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11760: 00b3ea20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11761: 00b3ec2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 11762: 00aeac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 11763: 003fb9d5 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 11764: 00447351 500 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 11765: 00a3b738 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_w │ │ │ │ - 11766: 007502e9 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 11766: 00750399 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 11767: 00ae617c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11768: 009c8c68 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnames │ │ │ │ 11769: 00af94e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11770: 00af7b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 11771: 00530f51 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_w │ │ │ │ - 11772: 005c2b19 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 11772: 005c2bc9 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 11773: 00b3f430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11774: 00b3f6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11775: 00b3db9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11776: 00b3f494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11777: 0046d825 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11778: 003fb949 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11779: 0044d86d 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11780: 002a6f3d 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 11781: 004e5e85 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11782: 00af94a0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11783: 004eab9d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 11784: 00395a5d 34 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 11785: 0073dd0d 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11785: 0073ddbd 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11786: 00ae645c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11787: 00b3efce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11788: 00b40120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11789: 0074bf3d 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11789: 0074bfed 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11790: 00aecf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 11791: 0043a3bd 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 11792: 00a49e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_b │ │ │ │ - 11793: 00730b91 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11794: 00698cf9 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11793: 00730c41 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11794: 00698da9 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11795: 00b3f098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11796: 004f137d 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11797: 00af86b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11798: 005dbc0d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ - 11799: 006ebb2d 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11798: 005dbcbd 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ + 11799: 006ebbdd 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11800: 00aee708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ 11801: 00a49db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_h │ │ │ │ - 11802: 00747a21 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11802: 00747ad1 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11803: 00b3dd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 11804: 00b3d7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11805: 00ae51c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11806: 009cf62c 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11807: 0044e2a1 264 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11808: 00af1b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11809: 0053f739 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_b │ │ │ │ 11810: 00b3ef78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11811: 006da9c5 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11811: 006daa75 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11812: 00af2004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11813: 0053f811 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_d │ │ │ │ 11814: 00b3f546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11815: 00af93fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11816: 006cb699 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11816: 006cb749 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11817: 00b3e7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11818: 00aed1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11819: 0053f781 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_h │ │ │ │ 11820: 00a49d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_w │ │ │ │ 11821: 00af7c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11822: 007411bd 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11822: 0074126d 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11823: 00ae7c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 11824: 00504ead 288 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ - 11825: 006d3239 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 11826: 006c7d6d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11825: 006d32e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11826: 006c7e1d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11827: 00a01100 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11828: 0045e19d 244 FUNC GLOBAL DEFAULT 12 cpr_exec_persist_state │ │ │ │ 11829: 00b3e918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ 11830: 0053f7c9 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_w │ │ │ │ 11831: 00b3d4aa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11832: 0070e209 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11832: 0070e2b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11833: 00ae52e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11834: 002a0885 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11835: 004dca51 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11836: 00492bd9 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11837: 0054b6f5 320 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vf │ │ │ │ 11838: 00ae7ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11839: 00ae4ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11840: 00b3f6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11841: 00ae4fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11842: 0042f4d5 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 11843: 004e087d 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11844: 005e3f69 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11844: 005e4019 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11845: 00b3f7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11846: 00aeb3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11847: 00ae3e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11848: 00b400b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 11849: 003a2945 92 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11850: 00b3e37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11851: 00ae43d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11852: 00ae3a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11853: 00295879 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11854: 0054b5b5 320 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vv │ │ │ │ 11855: 00af85c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 11856: 004eaddd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11857: 00ae4eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11858: 0074e131 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11858: 0074e1e1 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11859: 00af14d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11860: 00b3d7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11861: 0085a0e4 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11861: 0085a194 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11862: 00ae7d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11863: 0029913d 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 11864: 004d49f9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11865: 00ae16d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11866: 00ae3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11867: 00aedca8 1456 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11868: 005a3f2d 314 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ - 11869: 005e108d 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11868: 005a3fdd 314 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ + 11869: 005e113d 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11870: 0050d331 52 FUNC GLOBAL DEFAULT 12 riscv_cpu_option_set │ │ │ │ 11871: 00b3e594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11872: 00738c9d 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11873: 005a42b1 288 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ + 11872: 00738d4d 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11873: 005a4361 288 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ 11874: 00aed46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11875: 00a4f454 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_b │ │ │ │ 11876: 00a4f2c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_d │ │ │ │ 11877: 00b3ee22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11878: 0029ca91 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11879: 009d04a4 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11880: 00aec1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ - 11881: 005a4069 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ + 11881: 005a4119 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ 11882: 00b3f5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11883: 00af28c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11884: 0087b500 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11884: 0087b5b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11885: 00b3f81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11886: 00a4f3d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_h │ │ │ │ 11887: 00392021 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ 11888: 004c5cb1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11889: 006fcaa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11889: 006fcb51 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11890: 00b3f12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11891: 0087b4f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11892: 006f5a15 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11891: 0087b5a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11892: 006f5ac5 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 11893: 004c3eb5 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11894: 00aec240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11895: 0048d621 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11896: 0044f6b5 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ - 11897: 005a418d 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ + 11897: 005a423d 290 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ 11898: 004162dd 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11899: 00b3d786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11900: 00631d19 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11900: 00631dc9 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11901: 00b3f224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11902: 00af1734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11903: 00b3ea6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 11904: 00aeabb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11905: 00492021 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11906: 00527419 1520 FUNC GLOBAL DEFAULT 12 helper_vse8_v │ │ │ │ 11907: 00b3d1e0 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ 11908: 00a4f34c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_w │ │ │ │ - 11909: 006b83e5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11909: 006b8495 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11910: 004f8821 128 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11911: 002f35b1 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11912: 00afa4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11913: 00b3f008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11914: 00b3ee90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11915: 005f9aed 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11915: 005f9b9d 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 11916: 0043b7e1 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11917: 00718ad1 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11918: 0074bd11 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11917: 00718b81 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11918: 0074bdc1 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11919: 00af41d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11920: 00ae8394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11921: 0061d1bd 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11922: 006d9621 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11921: 0061d26d 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11922: 006d96d1 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11923: 00b3e7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11924: 00b3e1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11925: 00ae602c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11926: 006385a1 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11926: 00638651 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11927: 00b3e6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11928: 00b3d9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11929: 00af2f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11930: 00b3ddd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 11931: 006b47fd 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11931: 006b48ad 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11932: 002a1165 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 11933: 00aeffb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 11934: 0063ac41 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11934: 0063acf1 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11935: 00b3d8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11936: 004e04ed 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11937: 00b3d648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11938: 00af1f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 11939: 0026a94d 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 11940: 00b3ebe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 11941: 0064c2a5 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11941: 0064c355 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11942: 00ae5d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11943: 00af95cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11944: 006b3bf5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11944: 006b3ca5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11945: 0053071d 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_b │ │ │ │ 11946: 00af4fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11947: 00af4454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 11948: 00aec180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11949: 00ae4d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ 11950: 00aedbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ICVEC_WRITE_EVENT │ │ │ │ - 11951: 006d7825 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11951: 006d78d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 11952: 005307f5 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_d │ │ │ │ - 11953: 006baba9 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11953: 006bac59 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11954: 00b3cf99 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11955: 00b3ebd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11956: 00af65a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11957: 005d3655 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11957: 005d3705 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11958: 00b3f38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ 11959: 00530765 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_h │ │ │ │ - 11960: 0074d4a1 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 11960: 0074d551 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 11961: 00518af5 60 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_fflags │ │ │ │ 11962: 00af4d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11963: 00af0784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 11964: 00b3e1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11965: 00a0eeb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 11966: 0036a809 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11967: 006c44f9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11967: 006c45a9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 11968: 009efe68 64 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ - 11969: 006b2c4d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11969: 006b2cfd 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11970: 00b3e8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11971: 00a00edc 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11972: 00a00f3c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11973: 005307ad 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_w │ │ │ │ 11974: 00a00f4c 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11975: 004e0329 340 FUNC GLOBAL DEFAULT 12 tb_flush__exclusive_or_serial │ │ │ │ 11976: 004f1315 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11977: 005f5571 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11977: 005f5621 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11978: 00559975 242 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_h │ │ │ │ 11979: 00ae9fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11980: 00272821 444 FUNC GLOBAL DEFAULT 12 decode_xtheadcmo │ │ │ │ 11981: 00b3df9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11982: 00b3ec68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 11983: 00af5498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11984: 00af5798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11985: 00aeb2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11986: 0045dc8d 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 11987: 00b3dcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11988: 00aed5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11989: 00a0f35c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11990: 0074f589 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ - 11991: 0074d201 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11992: 006abbc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11993: 005ce235 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11994: 007155a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11995: 006b5669 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11990: 0074f639 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ + 11991: 0074d2b1 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11992: 006abc79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11993: 005ce2e5 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11994: 00715659 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11995: 006b5719 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11996: 00ae44c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11997: 00b3e8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ 11998: 00559a69 248 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_w │ │ │ │ - 11999: 005a34d1 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ - 12000: 00631ea9 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11999: 005a3581 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ + 12000: 00631f59 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 12001: 00aeffa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 12002: 00b3d9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 12003: 006b6c91 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 12004: 00682401 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 12005: 006d5175 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 12003: 006b6d41 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 12004: 006824b1 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 12005: 006d5225 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 12006: 00ae4284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ - 12007: 005a3519 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ + 12007: 005a35c9 72 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ 12008: 00ae7e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 12009: 0073c651 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 12009: 0073c701 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 12010: 00295939 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 12011: 00ae3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 12012: 00b3dd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 12013: 002a1685 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 12014: 00385cad 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 12015: 00b3f6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 12016: 009c568c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 12017: 002fa021 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 12018: 00b3d66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 12019: 00b3f31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 12020: 00b3d536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 12021: 00ae4ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 12022: 00721d4d 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 12022: 00721dfd 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 12023: 00af6ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 12024: 00b3fa98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 12025: 00ae3200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 12026: 00381c75 30 FUNC GLOBAL DEFAULT 12 nvme_ns_atomic_configure_boundary │ │ │ │ 12027: 00b3db80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 12028: 00b3eb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 12029: 00755e65 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 12029: 00755f15 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 12030: 00af3a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 12031: 00a08ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 12032: 00ae5ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 12033: 00af25d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 12034: 009cf388 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 12035: 00a51e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode_chkfrm │ │ │ │ - 12036: 006ebb81 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 12037: 00698919 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 12036: 006ebc31 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 12037: 006989c9 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 12038: 00ae67e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 12039: 00b3dd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 12040: 00838c60 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 12041: 005f9c35 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 12040: 00838d10 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 12041: 005f9ce5 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 12042: 0044161d 18 FUNC GLOBAL DEFAULT 12 physical_memory_test_and_clear_dirty │ │ │ │ 12043: 00b3f2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 12044: 008e4a84 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 12045: 006cf975 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 12044: 008e4b34 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 12045: 006cfa25 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 12046: 00b3dd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 12047: 00afa568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 12048: 005eb619 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 12048: 005eb6c9 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 12049: 00af44f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ 12050: 00b3d6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 12051: 00af03a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 12052: 00300509 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 12053: 006eb7b9 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 12053: 006eb869 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 12054: 00389025 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 12055: 00a3fac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_b │ │ │ │ 12056: 004e25ed 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 12057: 00a3f938 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_d │ │ │ │ 12058: 00af92ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 12059: 006d431d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 12059: 006d43cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 12060: 0046fdad 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 12061: 00ae9510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 12062: 005df6ad 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 12062: 005df75d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 12063: 00b3e5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 12064: 00b3ef8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 12065: 006f2875 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 12065: 006f2925 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 12066: 00467025 84 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 12067: 00b34f30 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 12068: 00a3fa40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_h │ │ │ │ 12069: 00b3d6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 12070: 004d6459 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 12071: 00b3f29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 12072: 00415a55 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 12073: 00b3f168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 12074: 00b3f6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 12075: 00af74a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 12076: 0061def5 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 12076: 0061dfa5 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 12077: 00b3e3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 12078: 00ae7494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 12079: 00b3ebd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 12080: 006c929d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 12080: 006c934d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 12081: 00af1624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 12082: 00af9c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 12083: 004d39b1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 12084: 00633d79 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 12084: 00633e29 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 12085: 00af8414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 12086: 0026aa81 112 FUNC GLOBAL DEFAULT 12 target_base_arm │ │ │ │ 12087: 00a3f9bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_w │ │ │ │ 12088: 003671f9 132 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 12089: 006c73a5 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 12089: 006c7455 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 12090: 0051c905 108 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_hu │ │ │ │ 12091: 004c5c09 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 12092: 00b3d40d 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 12093: 0074f695 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 12093: 0074f745 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 12094: 00ae4af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 12095: 00af9520 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 12096: 00aecb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 12097: 00b3e566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ 12098: 00a3dff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_b │ │ │ │ - 12099: 00713a85 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 12099: 00713b35 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 12100: 00a3de68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_d │ │ │ │ 12101: 00b3e3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 12102: 009cd3a0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 12103: 00aeb9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 12104: 00aecf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 12105: 004921d9 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 12106: 00a3df70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_h │ │ │ │ - 12107: 0072d871 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 12107: 0072d921 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 12108: 0052b571 494 FUNC GLOBAL DEFAULT 12 helper_vlxei64_32_v │ │ │ │ 12109: 00331281 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 12110: 006cf2c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 12110: 006cf371 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 12111: 00b3daca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 12112: 00af1984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 12113: 00b3f730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 12114: 006eadf9 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 12114: 006eaea9 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 12115: 004b90ad 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 12116: 00b3e4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 12117: 004bbc91 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 12118: 00b3dcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 12119: 00af5b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 12120: 00b3e000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 12121: 0046304d 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 12122: 00b3eca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 12123: 00344555 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 12124: 006ac259 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 12124: 006ac309 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 12125: 00457d49 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 12126: 00aef408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 12127: 006956cd 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 12127: 0069577d 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 12128: 00b3d5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 12129: 00a3deec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_w │ │ │ │ 12130: 004f2cb5 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 12131: 00ae86e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 12132: 00450119 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 12133: 00b3f0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 12134: 00af0794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 12135: 002ef355 376 FUNC GLOBAL DEFAULT 12 htif_mm_init │ │ │ │ 12136: 0045585d 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 12137: 00b3f5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 12138: 00ae9600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 12139: 00449c91 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 12140: 00b3d4b5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ 12141: 00af7674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_WRITE_EVENT │ │ │ │ - 12142: 006937a1 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 12142: 00693851 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 12143: 00b3eea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 12144: 00b3e46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 12145: 003674bd 6 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 12146: 00b3eee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 12147: 00af310c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 12148: 00af7470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 12149: 0072def9 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 12149: 0072dfa9 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 12150: 00b3ee3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 12151: 00a0de38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 12152: 007312fd 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 12152: 007313ad 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 12153: 002d8281 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 12154: 00295479 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 12155: 00af958c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 12156: 00b3f006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 12157: 00b3f4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 12158: 00b3d49b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 12159: 00b3d720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 12160: 002ff535 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 12161: 00388a69 184 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 12162: 00aed1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 12163: 00a4da08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_d │ │ │ │ 12164: 0043f849 4 FUNC GLOBAL DEFAULT 12 physical_memory_get_dirty_flag │ │ │ │ 12165: 00b3efb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 12166: 006f03ed 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 12167: 0072d91d 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 12166: 006f049d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 12167: 0072d9cd 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 12168: 00a4db10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_h │ │ │ │ - 12169: 006d2845 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 12169: 006d28f5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 12170: 00af01d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 12171: 00b3dcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 12172: 004036b1 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 12173: 00b3d6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 12174: 00b3e0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 12175: 004c5875 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 12176: 0070cde5 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 12176: 0070ce95 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 12177: 00af0c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 12178: 004d46cd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 12179: 0041a09d 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 12180: 0029e91d 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 12181: 00ae51a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 12182: 005dbbcd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 12183: 006d127d 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 12182: 005dbc7d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 12183: 006d132d 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 12184: 00b3ec1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 12185: 00b3d97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12186: 005cee6d 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12186: 005cef1d 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12187: 004a5f51 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12188: 00af3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12189: 00aef008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12190: 00a0b918 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 12191: 00aef518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 12192: 004d4b51 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 12193: 0046b6f5 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12194: 0062c319 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12195: 006ce2b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12194: 0062c3c9 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12195: 006ce369 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12196: 00a4da8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_w │ │ │ │ 12197: 00ae6e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12198: 0029f219 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12199: 00634071 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12199: 00634121 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12200: 00b3f870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12201: 00af5d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12202: 006fb7f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12202: 006fb8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12203: 00b3f026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12204: 00a0e570 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12205: 002ae41d 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12206: 00708b41 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12206: 00708bf1 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12207: 00af0cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12208: 00aea1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12209: 00af8264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 12210: 004d4af5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12211: 004675f1 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12212: 006bed8d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12212: 006bee3d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12213: 00b3ec42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12214: 00aeb100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12215: 002f13e9 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12216: 004673e1 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12217: 00b3e542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12218: 00b3ec52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12219: 00aeb880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 12220: 00aeba20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12221: 00ae6a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12222: 00b3e998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12223: 00ae3724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12224: 00b3e4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12225: 00b3ef64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12226: 0046d9a5 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12227: 006f2ad5 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 12228: 00730ebd 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12227: 006f2b85 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12228: 00730f6d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12229: 00b4011c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12230: 006c9351 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12230: 006c9401 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12231: 00af6f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12232: 002b81b1 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 12233: 004c5a91 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12234: 00ae90f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12235: 0055898d 254 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_b │ │ │ │ 12236: 00b3f664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12237: 00333d39 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ @@ -12244,135 +12244,135 @@ │ │ │ │ 12240: 00ae4434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12241: 004a5749 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12242: 00b3edf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12243: 00558a8d 248 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_h │ │ │ │ 12244: 00b400c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12245: 00388295 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12246: 00b3dee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12247: 005e80f1 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12247: 005e81a1 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12248: 00af71cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12249: 00af1a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12250: 0074e51d 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12250: 0074e5cd 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 12251: 0041252d 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12252: 00612c71 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12252: 00612d21 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12253: 00295521 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12254: 0046b04d 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12255: 005e7d5d 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12255: 005e7e0d 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12256: 00b3d532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 12257: 004423ad 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12258: 00558b85 276 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_w │ │ │ │ 12259: 002cffc1 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 12260: 0073c449 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12261: 006ab9ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12260: 0073c4f9 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12261: 006aba5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12262: 00ae7624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12263: 00ae3500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12264: 00ae9550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12265: 0029cdbd 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12266: 00af2e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12267: 006f005d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12267: 006f010d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12268: 00ae8a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12269: 00aebfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12270: 00aed4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 12271: 004b9115 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12272: 00af2f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12273: 00728569 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12273: 00728619 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12274: 00b3edfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12275: 00283131 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12276: 00b3d500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12277: 00ae4f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12278: 00b3ee54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12279: 00ae85b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 12280: 004ba0b5 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12281: 00a42fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_d │ │ │ │ 12282: 00346801 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12283: 009cf4c8 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12284: 00af9998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 12285: 00b3f3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ 12286: 00a430e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_h │ │ │ │ - 12287: 0073adc5 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12287: 0073ae75 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12288: 00af7f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12289: 00ae9d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12290: 0034f4d9 10 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12291: 00b3d492 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12292: 002a7d2d 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12293: 006d65dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12293: 006d668d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12294: 00b3e5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12295: 00b3de6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12296: 00b3e9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ 12297: 00487191 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12298: 006d406d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12299: 007205ad 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12298: 006d411d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12299: 0072065d 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12300: 003bb781 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12301: 00548b45 322 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_d │ │ │ │ 12302: 00b3efa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 12303: 00ae4164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ 12304: 00a43064 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_w │ │ │ │ 12305: 005488f5 296 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_h │ │ │ │ - 12306: 006d4449 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12306: 006d44f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 12307: 00b3d90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12308: 006ade6d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12309: 005e4fd9 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12308: 006adf1d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12309: 005e5089 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12310: 00ae65ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12311: 0041b7f1 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12312: 00ae8374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12313: 0072f55d 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12314: 00631a9d 14 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12313: 0072f60d 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12314: 00631b4d 14 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ 12315: 004a9565 176 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 12316: 00b3ec3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ 12317: 004bfef1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12318: 00535541 284 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_b │ │ │ │ 12319: 00b3e4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12320: 00b3dac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12321: 00b3ee04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ 12322: 0053587d 332 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_d │ │ │ │ - 12323: 0073ed4d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12323: 0073edfd 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12324: 0091ce70 64 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12325: 00aef858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 12326: 00548a1d 294 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_w │ │ │ │ 12327: 004c3489 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12328: 003b1951 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12329: 00af57b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 12330: 0053565d 272 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_h │ │ │ │ 12331: 00510e75 4096 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_interrupt │ │ │ │ - 12332: 006e2345 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 12332: 006e23f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 12333: 00b3d78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 12334: 00a36f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse64_v │ │ │ │ 12335: 00aeea38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12336: 005c4671 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12336: 005c4721 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12337: 00b3e69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12338: 00af99c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 12339: 00ae3150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12340: 00a3c62c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_b │ │ │ │ 12341: 00aebb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12342: 006cb5bd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12342: 006cb66d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12343: 0054c2f1 324 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_h │ │ │ │ 12344: 00299889 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 12345: 004b82e5 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ 12346: 00a3c4a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_d │ │ │ │ - 12347: 006f8b25 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12348: 006b97d9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12349: 006cf3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12347: 006f8bd5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12348: 006b9889 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12349: 006cf49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12350: 00a3c5a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_h │ │ │ │ 12351: 00b3e56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12352: 006fee91 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12352: 006fef41 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ 12353: 00473c11 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12354: 00af2104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12355: 00b3e22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 12356: 00b3d724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12357: 0053576d 272 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_w │ │ │ │ 12358: 002d98a5 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 12359: 009c98b4 156 OBJECT GLOBAL DEFAULT 21 riscv_cpu_vendor_exts │ │ │ │ - 12360: 006b8e95 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12360: 006b8f45 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12361: 00aeac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12362: 00af1a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12363: 0054c435 354 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_w │ │ │ │ 12364: 00b3fa3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12365: 00ae89c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12366: 003919e9 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12367: 005e290d 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12367: 005e29bd 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12368: 00b3f264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 12369: 0043b769 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12370: 00a3c524 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_w │ │ │ │ 12371: 002d146d 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12372: 00ae42f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 12373: 00444e85 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12374: 002e0865 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ @@ -12384,198 +12384,198 @@ │ │ │ │ 12380: 00a10568 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12381: 002f1551 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12382: 00b3f2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ 12383: 00af3c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12384: 00b3dc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12385: 002955c9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12386: 0029acb9 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 12387: 006a7df1 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12388: 006f3975 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12387: 006a7ea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12388: 006f3a25 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12389: 00af8cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12390: 00aeb460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12391: 00b3e136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12392: 0074cb19 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12392: 0074cbc9 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 12393: 009f1f98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_spdm_trans │ │ │ │ - 12394: 00698d51 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12394: 00698e01 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 12395: 00b3f7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12396: 006bd5f1 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12396: 006bd6a1 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12397: 0046bfa5 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12398: 0065872d 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12398: 006587dd 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12399: 002926c9 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12400: 00aec500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12401: 00af4d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12402: 0072e8e9 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12402: 0072e999 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12403: 00b3e7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12404: 0071db69 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12405: 006f51c9 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12404: 0071dc19 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12405: 006f5279 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12406: 00495e0d 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 12407: 00b3f174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 12408: 00b3f75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12409: 00b3e20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12410: 0040ae75 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12411: 005f2f45 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12412: 00718889 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 12413: 006ac9d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 12414: 00615a35 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12411: 005f2ff5 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12412: 00718939 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12413: 006aca89 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12414: 00615ae5 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 12415: 004edd95 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12416: 00ae4d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 12417: 0043b6b1 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 12418: 004c5d7d 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12419: 006f72b1 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12419: 006f7361 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12420: 00a4547c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_b │ │ │ │ 12421: 004ee175 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 12422: 00b3e6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12423: 00b3d1da 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12424: 00a452f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_d │ │ │ │ 12425: 00ae4b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12426: 00a0ef3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 12427: 00b3f066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12428: 00a4ac24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_b │ │ │ │ 12429: 00af6108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12430: 00b3ee94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12431: 00a453f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_h │ │ │ │ 12432: 00af9a78 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12433: 00b3ef72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12434: 006f4059 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12434: 006f4109 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12435: 00b3e298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12436: 00487d6d 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 12437: 006aefbd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 12438: 005f5ef5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12437: 006af06d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 12438: 005f5fa5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ 12439: 00a4aba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_h │ │ │ │ - 12440: 00632a65 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12440: 00632b15 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12441: 00293729 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12442: 003311a9 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12443: 0073de41 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12443: 0073def1 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12444: 00b3f8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12445: 00b3f186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 12446: 00b3e3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12447: 00543079 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_b │ │ │ │ 12448: 003911a9 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12449: 00703119 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 12450: 00612979 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12449: 007031c9 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12450: 00612a29 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ 12451: 00a45374 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_w │ │ │ │ - 12452: 006b80e9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12452: 006b8199 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12453: 00543151 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_d │ │ │ │ 12454: 00af34bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12455: 00af7e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12456: 00af0754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12457: 005e4009 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ - 12458: 00727205 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ + 12457: 005e40b9 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12458: 007272b5 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ 12459: 00ae9940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12460: 002d3845 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 12461: 004d3b1d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12462: 005430c1 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_h │ │ │ │ 12463: 00b3d498 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12464: 00a4ab1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_w │ │ │ │ 12465: 00432371 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12466: 00554d1d 272 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_b │ │ │ │ 12467: 00b3e7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12468: 00b3f46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12469: 00a0f3e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 12470: 004c49b5 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12471: 00b3d58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 12472: 006963b1 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12472: 00696461 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12473: 00b3f232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12474: 00af22d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12475: 002dbfd1 104 FUNC GLOBAL DEFAULT 12 audio_print_available_models │ │ │ │ 12476: 00b400fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12477: 006366c1 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12477: 00636771 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12478: 00554e2d 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_h │ │ │ │ 12479: 00af60c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 12480: 00aeaeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_SHORT_FRAME_EVENT │ │ │ │ 12481: 004c3591 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12482: 00b3d5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 12483: 004c0761 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12484: 00269c8d 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12485: 00336ce5 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ 12486: 004724fd 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 12487: 004d7385 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12488: 003ef4b9 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12489: 00ae9850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12490: 007048d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12491: 00620265 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12490: 00704989 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12491: 00620315 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12492: 00b3d5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12493: 00af6fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 12494: 00b3f5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_DWORD_DSTATE │ │ │ │ 12495: 0052e355 480 FUNC GLOBAL DEFAULT 12 helper_vl2re8_v │ │ │ │ 12496: 00543109 72 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_w │ │ │ │ 12497: 0042636d 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12498: 003980dd 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12499: 00b3d708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12500: 0074788d 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12501: 00636785 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12500: 0074793d 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12501: 00636835 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12502: 00af1c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 12503: 00554f41 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_w │ │ │ │ 12504: 00af5f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 12505: 00a373ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_64_v │ │ │ │ 12506: 00b3f556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12507: 00aef558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12508: 00aeb660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12509: 002d2ef9 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12510: 00397f39 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 12511: 004d40e5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12512: 00b3e754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12513: 00328fd1 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12514: 0072e1a9 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12514: 0072e259 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12515: 00b3fa56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12516: 00b3f6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ - 12517: 0074b311 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12517: 0074b3c1 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12518: 00293a29 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12519: 00b3fbb4 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12520: 00b3e66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12521: 00af926c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12522: 009cf76c 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12523: 00283dc5 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12524: 0063b15d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12524: 0063b20d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12525: 00af6520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12526: 00b3f92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12527: 00af2944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12528: 00b3d463 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12529: 005f9ab5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 12530: 006aba9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12529: 005f9b65 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 12530: 006abb4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12531: 00b3f8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12532: 00aee2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12533: 009d0c2c 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12534: 00a10358 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 12535: 004cb609 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12536: 006c7261 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 12537: 0062c3e1 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12536: 006c7311 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12537: 0062c491 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12538: 00b3f7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12539: 002998b9 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12540: 00b3f2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 12541: 004f82e1 456 FUNC GLOBAL DEFAULT 12 riscv_timer_write_timecmp │ │ │ │ 12542: 002e6d21 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12543: 0046d9ed 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12544: 00aeab30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12545: 005f93fd 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12545: 005f94ad 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12546: 00af6e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 12547: 00af4e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12548: 005255c5 314 FUNC GLOBAL DEFAULT 12 helper_vsetvl │ │ │ │ 12549: 00b3ead4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12550: 006cef1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12550: 006cefcd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12551: 00297089 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12552: 00b3fb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 12553: 003f0ba1 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 12554: 003b48dd 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12555: 0038a571 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12556: 006bdaf1 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12556: 006bdba1 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12557: 0047f749 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 12558: 00b3ed04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 12559: 006edc85 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12559: 006edd35 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12560: 00ae7018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 12561: 006e022d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12562: 006d46a1 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12561: 006e02dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12562: 006d4751 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12563: 00455b49 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12564: 00af8ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12565: 00342079 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12566: 0073e505 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12566: 0073e5b5 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12567: 00b3dfac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12568: 00b3e3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12569: 00b3d7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12570: 00745b25 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12570: 00745bd5 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12571: 00528099 80 FUNC GLOBAL DEFAULT 12 helper_vse32_v_mask │ │ │ │ 12572: 00af6cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12573: 00aeb970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12574: 00ae4a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12575: 00b3d41c 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12576: 00af80ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12577: 0027360d 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ @@ -12583,168 +12583,168 @@ │ │ │ │ 12579: 00af5398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12580: 00af351c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12581: 00b3e2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12582: 00aeb370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12583: 00b3da6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12584: 00af69ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12585: 00b3eaac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12586: 006a9d9d 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ - 12587: 00727e31 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12586: 006a9e4d 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12587: 00727ee1 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12588: 00af5118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12589: 005dbbd5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12589: 005dbc85 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12590: 00b3e196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12591: 00b3d47d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12592: 00ae83c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12593: 00ae93e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12594: 004e04a5 56 FUNC GLOBAL DEFAULT 12 queue_tb_flush │ │ │ │ 12595: 00ae39c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12596: 00b3e3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12597: 00b3ed72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12598: 0029f851 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12599: 003f4889 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12600: 0073fea5 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12601: 006cf339 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12600: 0073ff55 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12601: 006cf3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12602: 00aeb8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12603: 00aed6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12604: 00b3f8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12605: 00b3dcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12606: 00aebde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12607: 0034f4cd 10 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12608: 00b3fb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 12609: 00b3eed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 12610: 00b3fd74 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12611: 00a4d564 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_d │ │ │ │ 12612: 004ccde1 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12613: 00631709 172 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12613: 006317b9 172 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 12614: 00b3e61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12615: 006ad285 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12616: 006b5dcd 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12615: 006ad335 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12616: 006b5e7d 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12617: 00a4d66c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_h │ │ │ │ 12618: 00b3f114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12619: 00b3e67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12620: 00615945 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12620: 006159f5 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12621: 00ae8844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12622: 0065a04d 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12622: 0065a0fd 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12623: 00af9714 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 12624: 005f8d21 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12624: 005f8dd1 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12625: 00af3ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 12626: 004c5271 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12627: 00b3e8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12628: 00b3d6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 12629: 004c16e1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12630: 003ca911 264 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12631: 00b3f1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 12632: 00b3dbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12633: 003824e5 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12634: 00b3fa4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12635: 00af8748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12636: 00367a75 18 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12637: 00b3e93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12638: 00b3eb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12639: 006b183d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12639: 006b18ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12640: 00a4d5e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_w │ │ │ │ 12641: 00b3f43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12642: 006105c9 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12643: 00734559 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12642: 00610679 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12643: 00734609 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12644: 00b3f904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 12645: 0040cdc1 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12646: 00b3dac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 12647: 002c17f9 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12648: 00ae7098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12649: 00b3ea64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12650: 0073c2f1 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12650: 0073c3a1 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 12651: 004e9c8d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12652: 00b3f0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12653: 0070905d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 12654: 005df8b5 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12653: 0070910d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12654: 005df965 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12655: 00ae9f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12656: 00a56858 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i128 │ │ │ │ 12657: 00b3d748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12658: 00747475 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12658: 00747525 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12659: 00b3e794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12660: 00b3e174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12661: 0044cb21 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12662: 00698bc1 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12662: 00698c71 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 12663: 00b3ecd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 12664: 0073e975 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12664: 0073ea25 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12665: 00af0ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12666: 006c3a8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12666: 006c3b3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12667: 0028741d 4408 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12668: 00af2554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12669: 00ae2350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12670: 00b3f9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12671: 00b3f724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 12672: 00aeb780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12673: 006dd6c1 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12674: 00740255 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12673: 006dd771 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12674: 00740305 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12675: 00ae24f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12676: 00606ba5 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12676: 00606c55 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12677: 00af3f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12678: 00b3ec9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 12679: 002a4bb9 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12680: 006c1351 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12681: 00737295 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12680: 006c1401 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12681: 00737345 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 12682: 004be3cd 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 12683: 00443705 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12684: 00719579 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12684: 00719629 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12685: 00af45e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 12686: 00b3f830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12687: 006ac295 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12687: 006ac345 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 12688: 00a53c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_inval │ │ │ │ - 12689: 006ad11d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12689: 006ad1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 12690: 0029f8cd 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12691: 00ae3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12692: 0038f785 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 12693: 00b3d4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12694: 00706b61 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12694: 00706c11 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12695: 00ae601c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12696: 004f33ed 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12697: 006e6425 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12697: 006e64d5 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12698: 00b3d92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12699: 00b3ebec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 12700: 00ae7f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12701: 00af322c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12702: 0072aba9 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 12703: 005bd481 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12702: 0072ac59 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12703: 005bd531 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12704: 00b400fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12705: 005eb3b9 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12705: 005eb469 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12706: 00b3f706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12707: 00b3e514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 12708: 00445d19 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12709: 00703b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12709: 00703c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12710: 003ccee1 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 12711: 0073b7f1 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12711: 0073b8a1 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12712: 00aeb7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12713: 006ca39d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12713: 006ca44d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12714: 00b3f5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12715: 00a53f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmulr │ │ │ │ 12716: 00a58fc4 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12717: 00af8330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12718: 006d4629 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12718: 006d46d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12719: 002998a9 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12720: 0071dd39 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12720: 0071dde9 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12721: 00b3edd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12722: 00b3d802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12723: 00b3df30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12724: 0036749d 4 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12725: 00b3e3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 12726: 005cf4d5 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12726: 005cf585 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12727: 009d04bc 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12728: 00af70ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 12729: 004d12e9 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 12730: 00474f25 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12731: 007015c1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12731: 00701671 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12732: 00b3f20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12733: 003cc8e5 268 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12734: 00559e61 378 FUNC GLOBAL DEFAULT 12 helper_vmandn_mm │ │ │ │ - 12735: 0073e041 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12736: 00702079 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12735: 0073e0f1 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12736: 00702129 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12737: 004921f1 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12738: 00ae6a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12739: 00699d95 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12739: 00699e45 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12740: 00ae9570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12741: 003a0d45 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12742: 00ae22c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 12743: 00b3e552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12744: 00b3d45a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 12745: 004e04dd 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12746: 00ae5524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ @@ -12758,672 +12758,672 @@ │ │ │ │ 12754: 00ae7248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12755: 00b3f996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12756: 00b3e716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12757: 00aeefa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 12758: 00b3e096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12759: 00b3f3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ 12760: 005470c5 308 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_d │ │ │ │ - 12761: 0085a2e4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12761: 0085a394 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12762: 00b1bda8 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12763: 009cf850 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12764: 00b3ed4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12765: 00b3fae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12766: 004db7fd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12767: 00546e89 286 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_h │ │ │ │ 12768: 00aeb570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12769: 00b3ec86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 12770: 00b3da5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12771: 005fbd71 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ - 12772: 00719409 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12771: 005fbe21 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ + 12772: 007194b9 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12773: 00ae7de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12774: 004a5771 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 12775: 00701615 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12775: 007016c5 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12776: 0040ac55 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12777: 004da9a9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12778: 006ba101 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12779: 0072e5c5 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12778: 006ba1b1 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12779: 0072e675 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12780: 00ae93b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12781: 00b3e2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12782: 00346005 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12783: 004dc085 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12784: 00546fa9 284 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_w │ │ │ │ 12785: 00b3dadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12786: 00709665 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12786: 00709715 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12787: 00b3d730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12788: 006c6de9 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12788: 006c6e99 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12789: 00af8cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12790: 00af7ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12791: 0073e56d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ - 12792: 005a5ad9 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ + 12791: 0073e61d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12792: 005a5b89 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ 12793: 009d0240 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12794: 00aeb740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 12795: 00448565 180 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 12796: 004eca2d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 12797: 0051c971 106 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_wu │ │ │ │ 12798: 00af8c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12799: 00aecb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 12800: 003f11d1 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 12801: 00744e85 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ - 12802: 005a5b21 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ + 12801: 00744f35 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12802: 005a5bd1 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ 12803: 00b40134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12804: 00aec99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12805: 00b3e122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12806: 0070e67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12806: 0070e72d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12807: 00a00488 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12808: 0063ea79 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12808: 0063eb29 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12809: 00af00f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 12810: 0032923d 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12811: 00ae7cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12812: 00732929 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12812: 007329d9 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12813: 004d9ced 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12814: 003d0f25 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12815: 00b40102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ 12816: 0050e801 36 FUNC GLOBAL DEFAULT 12 riscv_cpu_accelerator_compatible │ │ │ │ - 12817: 006db799 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12818: 005a5b69 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ - 12819: 00859ee8 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 12820: 00730f8d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12817: 006db849 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12818: 005a5c19 72 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ + 12819: 00859f98 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12820: 0073103d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12821: 00a53b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3c_vi │ │ │ │ 12822: 00af6b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12823: 009cf158 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12824: 00b3f24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12825: 00b3e16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12826: 00ae2590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12827: 009d0bd4 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12828: 00717d05 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12828: 00717db5 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12829: 00aecd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12830: 005e568d 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12830: 005e573d 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12831: 00aec320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12832: 006c6cc9 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12832: 006c6d79 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12833: 00b3eb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12834: 00b3f298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12835: 006dbfdd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12836: 005f9e85 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12837: 0062aef9 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12835: 006dc08d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12836: 005f9f35 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12837: 0062afa9 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12838: 00b3f30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ 12839: 004bfea9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 12840: 0048b3a9 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ 12841: 00aedc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_DMA_EVENT │ │ │ │ - 12842: 00731339 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12842: 007313e9 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12843: 002998b1 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 12844: 004d4bc9 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12845: 00a3bffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_d │ │ │ │ 12846: 00a0bf48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12847: 00afa308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12848: 00af8320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12849: 00b3e188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12850: 00b3fe80 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ 12851: 00a3c104 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_h │ │ │ │ - 12852: 006f939d 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12852: 006f944d 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12853: 00ae7684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12854: 002be679 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12855: 00b3eeba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12856: 00b3d568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12857: 00aec1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12858: 006abb8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12858: 006abc3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12859: 005402c1 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_b │ │ │ │ 12860: 00b3eeb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12861: 00b3d9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 12862: 00af0014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 12863: 0070dec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12863: 0070df71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12864: 0042e4a1 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12865: 00ae88f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12866: 00ae36b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12867: 0070e029 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 12868: 0074fa99 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 12867: 0070e0d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12868: 0074fb49 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 12869: 00b3f91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 12870: 005330f5 430 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_b │ │ │ │ - 12871: 006fe469 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12871: 006fe519 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12872: 00540309 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_h │ │ │ │ 12873: 00b3edd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12874: 00b3e53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12875: 0061eab9 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12876: 00703065 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12877: 00726625 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12875: 0061eb69 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12876: 00703115 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12877: 007266d5 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12878: 005335fd 456 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_d │ │ │ │ 12879: 00b3f6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12880: 00518e45 42 FUNC GLOBAL DEFAULT 12 helper_fmsub_d │ │ │ │ 12881: 00afa02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12882: 00b3f45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12883: 00a3c080 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_w │ │ │ │ 12884: 005332a5 428 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_h │ │ │ │ - 12885: 00634521 568 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12885: 006345d1 568 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12886: 00af5ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12887: 00b3e88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 12888: 00aee368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12889: 00518e71 194 FUNC GLOBAL DEFAULT 12 helper_fmsub_h │ │ │ │ 12890: 004e9bb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12891: 0054c03d 322 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_h │ │ │ │ 12892: 004c59c1 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12893: 00af5a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12894: 00a58f94 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12895: 00b3f7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_READ_DSTATE │ │ │ │ 12896: 00af699c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12897: 007002fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12897: 007003ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12898: 00af6ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12899: 00a0b99c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 12900: 00540351 72 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_w │ │ │ │ 12901: 00b3e7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12902: 00b3e948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12903: 0072756d 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12903: 0072761d 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12904: 004881e1 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 12905: 00443c4d 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12906: 00af7760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 12907: 00518dc5 126 FUNC GLOBAL DEFAULT 12 helper_fmsub_s │ │ │ │ - 12908: 0070cd61 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12908: 0070ce11 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12909: 00af922c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12910: 006ab1b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12910: 006ab265 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 12911: 00533451 428 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_w │ │ │ │ - 12912: 00669d79 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12912: 00669e29 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12913: 00aed968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 12914: 00a389d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_b │ │ │ │ 12915: 00473539 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12916: 0090d914 22944 OBJECT GLOBAL DEFAULT 21 rvi_opcode_data │ │ │ │ 12917: 00aef4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12918: 00632b79 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12918: 00632c29 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12919: 00af0894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 12920: 00ae7644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12921: 00a3884c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_d │ │ │ │ 12922: 0054c181 366 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_w │ │ │ │ 12923: 00a0a478 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12924: 0029874d 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12925: 00b3fb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 12926: 00ae43e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12927: 0072ccbd 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12927: 0072cd6d 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12928: 00ae2700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12929: 00a56a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_d │ │ │ │ 12930: 00a38954 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_h │ │ │ │ 12931: 004e2625 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12932: 00aedb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_EVENT │ │ │ │ 12933: 004e0249 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12934: 00292609 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 12935: 00913fb4 64 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 12936: 0070fc01 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12936: 0070fcb1 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12937: 00b3e5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12938: 00b3f9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12939: 005fbcf5 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12939: 005fbda5 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12940: 00aed02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12941: 00ae9d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12942: 00b3e4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12943: 006c9711 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12943: 006c97c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12944: 004864e9 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12945: 00aea240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12946: 00a388d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_w │ │ │ │ 12947: 0052f9fd 608 FUNC GLOBAL DEFAULT 12 helper_vl8re32_v │ │ │ │ 12948: 00aed64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12949: 0029a101 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12950: 00af2084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12951: 00b3e558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12952: 005dd529 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12952: 005dd5d9 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12953: 00a33d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_d │ │ │ │ 12954: 0046cea9 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12955: 00704771 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12955: 00704821 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12956: 00a31d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v_mask │ │ │ │ 12957: 00b3deac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12958: 00a33e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_h │ │ │ │ 12959: 00af95ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 12960: 00b3eca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 12961: 00629bed 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12961: 00629c9d 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12962: 0052c549 524 FUNC GLOBAL DEFAULT 12 helper_vsxei16_32_v │ │ │ │ 12963: 0045ea91 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12964: 004628ad 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12965: 0026a131 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12966: 00b3f79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12967: 00712455 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12967: 00712505 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12968: 00af92ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12969: 00af75f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12970: 006ec249 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12971: 005d2121 1816 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12970: 006ec2f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12971: 005d21d1 1816 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12972: 00b3f106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12973: 00b3eec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12974: 00493bf9 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12975: 00b3eb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 12976: 007529f9 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12976: 00752aa9 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12977: 004675fd 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ 12978: 00a33d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_w │ │ │ │ - 12979: 0074ee59 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12979: 0074ef09 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12980: 004f52c1 220 FUNC GLOBAL DEFAULT 12 pmp_update_rule_addr │ │ │ │ 12981: 00b3f034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12982: 00b3e5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12983: 006c7321 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12984: 00615095 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12983: 006c73d1 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12984: 00615145 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12985: 00b3dc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12986: 005a4b5d 374 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ - 12987: 006e0c69 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12986: 005a4c0d 374 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ + 12987: 006e0d19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12988: 004d9c61 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12989: 004f0861 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12990: 005a4f11 306 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ + 12990: 005a4fc1 306 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ 12991: 00b3d92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12992: 00a3ec54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_b │ │ │ │ 12993: 00af25c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12994: 0063665d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12994: 0063670d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12995: 00b3d99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ 12996: 00a3eac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_d │ │ │ │ - 12997: 006f8d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ - 12998: 005a4cd5 274 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ + 12997: 006f8de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12998: 005a4d85 274 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ 12999: 00ae6b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 13000: 0074fca5 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 13000: 0074fd55 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 13001: 00b3f4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 13002: 00a3ebd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_h │ │ │ │ 13003: 00b3e582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 13004: 004c434d 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 13005: 0060fc09 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 13005: 0060fcb9 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 13006: 004f4825 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 13007: 003c7fb1 368 FUNC GLOBAL DEFAULT 12 hmp_info_firmware_log │ │ │ │ - 13008: 007473e1 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 13008: 00747491 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 13009: 004d0929 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 13010: 006d7951 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 13010: 006d7a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ 13011: 00a3a088 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_b │ │ │ │ - 13012: 006f411d 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 13013: 006f8f6d 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 13012: 006f41cd 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 13013: 006f901d 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 13014: 00a39efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_d │ │ │ │ 13015: 00a0a3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 13016: 00b3fb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 13017: 00aee2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 13018: 003c2ead 2 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 13019: 00ae613c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 13020: 006f26d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 13020: 006f2781 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 13021: 00a3a004 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_h │ │ │ │ 13022: 004ebac1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 13023: 002d9891 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 13024: 00b3ed94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 13025: 004dd0a5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 13026: 00742f59 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 13026: 00743009 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 13027: 00386e4d 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 13028: 00b3f1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 13029: 00af8254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ - 13030: 005a4de9 296 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ + 13030: 005a4e99 296 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ 13031: 00ae1c30 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 13032: 00b3fa8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 13033: 00a3eb4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_w │ │ │ │ - 13034: 006b7699 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 13034: 006b7749 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 13035: 00b3fb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ 13036: 00a4a5f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_b │ │ │ │ - 13037: 006c947d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 13037: 006c952d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 13038: 002fc361 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 13039: 002d5c45 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 13040: 006b9e29 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 13040: 006b9ed9 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 13041: 00b4011a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 13042: 0029764d 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 13043: 004e02a5 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ 13044: 0053f3d9 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_b │ │ │ │ - 13045: 006fae19 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 13045: 006faec9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 13046: 00af8b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 13047: 00a4a570 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_h │ │ │ │ 13048: 0053f4b1 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_d │ │ │ │ 13049: 00b3f608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 13050: 00af96c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 13051: 00ae2aec 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ 13052: 00a39f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_w │ │ │ │ 13053: 00a400f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_b │ │ │ │ - 13054: 006ab5ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 13054: 006ab69d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 13055: 0053f421 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_h │ │ │ │ 13056: 00b3d9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ - 13057: 005c9831 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ + 13057: 005c98e1 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ 13058: 00ae1850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 13059: 00a3ff68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_d │ │ │ │ 13060: 00b3f9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 13061: 00b3f84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 13062: 00528771 80 FUNC GLOBAL DEFAULT 12 helper_vse64_v_mask │ │ │ │ 13063: 00ae5bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 13064: 006d7a41 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 13064: 006d7af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 13065: 00a40070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_h │ │ │ │ 13066: 00aeee68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 13067: 00b3dfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 13068: 00b3e46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 13069: 007445a5 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 13069: 00744655 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ 13070: 00a4a4ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_w │ │ │ │ - 13071: 0072e4e1 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 13071: 0072e591 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 13072: 00af0364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 13073: 00ae92a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 13074: 00aef388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 13075: 0053f469 72 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_w │ │ │ │ 13076: 00b3e0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 13077: 0029a981 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 13078: 00af0b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 13079: 00b3fb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 13080: 0046dae9 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 13081: 00b3f42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 13082: 004a3ccd 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 13083: 00a3ffec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_w │ │ │ │ 13084: 00b3d9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 13085: 005cf64d 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 13086: 006cdc65 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 13085: 005cf6fd 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 13086: 006cdd15 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 13087: 002f7431 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 13088: 00af807c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 13089: 004da7ad 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 13090: 00b3f892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 13091: 002d823d 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 13092: 0071200d 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 13092: 007120bd 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 13093: 002d35b5 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 13094: 00ae96d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 13095: 00b3dc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 13096: 00b3e7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 13097: 0070d941 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 13098: 0070df75 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 13099: 0074d399 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 13097: 0070d9f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 13098: 0070e025 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 13099: 0074d449 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 13100: 00a3485c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_b │ │ │ │ 13101: 00b3f2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 13102: 00a346d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_d │ │ │ │ 13103: 00b3f562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 13104: 005da8ed 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 13104: 005da99d 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 13105: 00af5388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 13106: 002af375 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 13107: 00a347d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_h │ │ │ │ 13108: 00527a09 80 FUNC GLOBAL DEFAULT 12 helper_vse16_v_mask │ │ │ │ 13109: 00ae46e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 13110: 00afa4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 13111: 00b3f21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 13112: 004d43fd 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 13113: 007253b5 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 13113: 00725465 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 13114: 00384f0d 30 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 13115: 004dd3b1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 13116: 00295ea1 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 13117: 006a07d9 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 13118: 006e6079 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 13119: 0070cb79 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 13117: 006a0889 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 13118: 006e6129 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 13119: 0070cc29 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 13120: 00ae6b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 13121: 00606fc5 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 13121: 00607075 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 13122: 00b3f3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 13123: 00a31340 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64_v │ │ │ │ 13124: 00af0544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 13125: 005f39a5 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 13125: 005f3a55 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 13126: 00aeebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 13127: 009cf088 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 13128: 00aebc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 13129: 00510125 20 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rdtime_fn │ │ │ │ 13130: 002ff399 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 13131: 00a34754 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_w │ │ │ │ 13132: 00b3eeb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 13133: 0034551d 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 13134: 006ab845 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 13134: 006ab8f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 13135: 0043c1c5 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 13136: 00ae4728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 13137: 00b3e0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 13138: 00b2dba0 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 13139: 00670109 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 13139: 006701b9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 13140: 00a37f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_b │ │ │ │ 13141: 00ae43b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 13142: 005408a9 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_b │ │ │ │ 13143: 00b3ed4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 13144: 00a417a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_b │ │ │ │ 13145: 00b3ef34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 13146: 0073d2d1 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 13146: 0073d381 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 13147: 00a37dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_d │ │ │ │ 13148: 00425eb1 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 13149: 00540981 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_d │ │ │ │ 13150: 00a41618 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_d │ │ │ │ 13151: 00b3f53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 13152: 006d7135 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 13152: 006d71e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 13153: 0045d915 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 13154: 00b3de3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 13155: 0070a059 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 13156: 006c6069 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 13155: 0070a109 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 13156: 006c6119 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 13157: 00b3dc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 13158: 00a0f56c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ 13159: 00a41720 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_h │ │ │ │ - 13160: 006c99d5 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 13160: 006c9a85 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 13161: 002d5381 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 13162: 004d9d5d 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 13163: 00a37f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_h │ │ │ │ 13164: 005408f1 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_h │ │ │ │ 13165: 004919a5 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 13166: 00b3dc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 13167: 00b3de40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 13168: 006d1be5 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 13168: 006d1c95 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 13169: 003cef69 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 13170: 00429ef9 14520 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 13171: 00b3e76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 13172: 00b3e758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 13173: 00297c2d 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 13174: 006f99e5 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 13174: 006f9a95 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 13175: 003f9d31 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 13176: 00a0efc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 13177: 004f0049 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 13178: 00a4e140 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_h │ │ │ │ 13179: 00af4e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 13180: 006d4b61 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 13180: 006d4c11 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 13181: 004eb881 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 13182: 00ae4444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 13183: 00a0a370 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 13184: 00a4169c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_w │ │ │ │ 13185: 00ae2450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 13186: 00a37e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_w │ │ │ │ 13187: 00540939 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_w │ │ │ │ 13188: 00b3f928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 13189: 00af5088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 13190: 00ae25a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 13191: 00b3e994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 13192: 005deb81 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 13192: 005dec31 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 13193: 00af07d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 13194: 0048df81 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 13195: 005dbbc5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 13195: 005dbc75 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 13196: 00b3e7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 13197: 00ae57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 13198: 00a4e0bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_w │ │ │ │ 13199: 0039a4bd 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 13200: 00715b55 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 13201: 0074eedd 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 13200: 00715c05 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 13201: 0074ef8d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 13202: 0036a489 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 13203: 004a5aa9 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 13204: 003667e5 16 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 13205: 00b3f1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 13206: 004d3c29 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 13207: 004a5ded 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 13208: 00aeafd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 13209: 0074509d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 13210: 005eb2b5 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 13211: 0072df49 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 13212: 005fa399 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 13209: 0074514d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 13210: 005eb365 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 13211: 0072dff9 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 13212: 005fa449 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 13213: 00ae37c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 13214: 002a136d 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 13215: 0087b4b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 13215: 0087b564 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 13216: 003c7371 128 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 13217: 00744241 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 13217: 007442f1 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 13218: 003c3a79 164 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 13219: 003f56a9 172 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 13220: 006c710d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 13220: 006c71bd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 13221: 00ae63ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 13222: 00430c05 120 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 13223: 009cf6fc 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 13224: 00731a4d 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 13224: 00731afd 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 13225: 00530b9d 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_b │ │ │ │ 13226: 0046ddfd 1932 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13227: 00aeacb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 13228: 00530c75 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_d │ │ │ │ 13229: 00b3e95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13230: 00b3e434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13231: 006e2605 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13231: 006e26b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13232: 002a32fd 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13233: 0071ea6d 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13233: 0071eb1d 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13234: 004558fd 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13235: 00530be5 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_h │ │ │ │ 13236: 00336d7d 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13237: 0041b4ad 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13238: 0063e85d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13238: 0063e90d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13239: 009cd3dc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13240: 0046ae5d 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13241: 00b3f0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13242: 00b3fba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13243: 00b3e0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13244: 00af3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13245: 004f4245 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 13246: 009d03f0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 13247: 00b40132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 13248: 0063ab99 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 13248: 0063ac49 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 13249: 0046a41d 720 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 13250: 002f1a25 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 13251: 00b3e4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 13252: 0074b191 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 13253: 00711961 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 13252: 0074b241 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 13253: 00711a11 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 13254: 004e8065 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 13255: 006d7531 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 13255: 006d75e1 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 13256: 00a10040 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 13257: 002836f1 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 13258: 00530c2d 72 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_w │ │ │ │ - 13259: 007432fd 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 13259: 007433ad 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 13260: 00b3e404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13261: 00b3dea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 13262: 00ae7da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13263: 00aecadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13264: 00af704c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13265: 00ae97a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13266: 00b3fa5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13267: 00b3f20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13268: 006dcf61 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13268: 006dd011 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13269: 00b3e61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13270: 00b400bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13271: 00af1f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13272: 006a2dd9 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13272: 006a2e89 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13273: 00467341 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13274: 00693df9 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13274: 00693ea9 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13275: 00af7710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13276: 006dc841 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13276: 006dc8f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 13277: 009cf194 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13278: 006f3dbd 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13278: 006f3e6d 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 13279: 00a49cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_b │ │ │ │ 13280: 00af9be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13281: 00709a75 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13282: 005e452d 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13281: 00709b25 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13282: 005e45dd 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13283: 00b3df3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13284: 00ae29cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13285: 00390cd5 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13286: 006fb5d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13287: 00745a59 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13286: 006fb689 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13287: 00745b09 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13288: 00a49c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_h │ │ │ │ 13289: 004dd6dd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13290: 00a06cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13291: 002905b9 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13292: 00b3e71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 13293: 0060b2e5 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13293: 0060b395 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 13294: 002c4b85 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13295: 00b3dff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13296: 00284b01 1976 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 13297: 006ebcf1 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13298: 005a6f91 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ - 13299: 00632191 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13300: 00698ba5 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13297: 006ebda1 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13298: 005a7041 178 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ + 13299: 00632241 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13300: 00698c55 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13301: 003f0df9 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 13302: 00af5978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13303: 002d530d 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13304: 0034e861 116 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13305: 00b3f89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13306: 006f32b5 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13306: 006f3365 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13307: 00aedb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_EVENT │ │ │ │ 13308: 00495f79 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 13309: 00af60b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13310: 00aebd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13311: 006fee55 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13311: 006fef05 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13312: 00aecf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 13313: 00ae2690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CQE_HANDLER_EVENT │ │ │ │ 13314: 00a49ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_w │ │ │ │ - 13315: 006317b5 76 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13315: 00631865 76 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 13316: 0043ef95 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13317: 00b3e606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13318: 003858cd 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13319: 004da231 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13320: 00b3f56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13321: 00510159 68 FUNC GLOBAL DEFAULT 12 riscv_ctr_clear │ │ │ │ 13322: 00aecf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 13323: 00aeb7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13324: 00b3f414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13325: 00448eb1 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13326: 00709719 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13326: 007097c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13327: 00aeb800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13328: 004dcf25 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13329: 00b3f350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13330: 00463261 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13331: 009cd3d0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13332: 00b3e29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13333: 002afb41 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 13334: 002c41e9 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13335: 0071e169 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13336: 0070bfa9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 13337: 006dc495 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13335: 0071e219 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13336: 0070c059 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 13337: 006dc545 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13338: 00ae85c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13339: 006c538d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13339: 006c543d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ 13340: 0053f859 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_b │ │ │ │ - 13341: 005fa2dd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13341: 005fa38d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 13342: 00ae8154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13343: 003b193d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13344: 005cf53d 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13344: 005cf5ed 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13345: 0053f931 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_d │ │ │ │ 13346: 00b3d856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13347: 00b3e540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13348: 0072ac71 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13348: 0072ad21 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13349: 00ae4f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13350: 006f42dd 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13351: 005f4531 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13350: 006f438d 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13351: 005f45e1 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13352: 009d0808 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13353: 0072cc3d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13353: 0072cced 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13354: 0053f8a1 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_h │ │ │ │ 13355: 00b3f1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 13356: 0061f241 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13356: 0061f2f1 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13357: 0044d315 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13358: 005f08ed 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13359: 005f3fc1 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13358: 005f099d 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13359: 005f4071 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13360: 002da26d 44 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 13361: 004a4851 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13362: 006ae0f1 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13362: 006ae1a1 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13363: 004dbfb5 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13364: 002a053d 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 13365: 006e4f55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13365: 006e5005 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13366: 00aecffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13367: 00af1914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13368: 002998f9 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13369: 0032bd9d 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13370: 00ae7b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 13371: 00a0b2e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13372: 007049c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 13373: 007041a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13372: 00704a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13373: 00704255 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13374: 0053f8e9 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_w │ │ │ │ 13375: 00b3dd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13376: 00b3e25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13377: 00733b71 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13377: 00733c21 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13378: 002a1f41 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13379: 004f7cb1 104 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_instructions │ │ │ │ 13380: 004dc85d 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13381: 002ff491 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13382: 002f23e9 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13383: 006a896d 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13383: 006a8a1d 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13384: 002f7141 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13385: 00420e35 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13386: 005ba4e5 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13386: 005ba595 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13387: 00a072f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13388: 00af8738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13389: 00a105ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13390: 00b3d481 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 13391: 00b3fa86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13392: 00aee3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13393: 002f5719 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13394: 006a3e55 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13394: 006a3f05 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13395: 00b3f5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 13396: 0043a949 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13397: 005e79cd 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13397: 005e7a7d 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13398: 00ae1f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13399: 004317d9 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13400: 00af0374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13401: 002f2dc9 54 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13402: 0029cc65 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13403: 005dd991 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13403: 005dda41 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13404: 00ae51e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13405: 00a06ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13406: 005422f9 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_b │ │ │ │ 13407: 00a0ff38 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13408: 0046da59 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13409: 00b3d72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13410: 005423d1 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_d │ │ │ │ 13411: 00b3d62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13412: 00a0bc30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 13413: 003eee51 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13414: 00aee4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13415: 006cc6b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 13416: 0070e605 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13415: 006cc761 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13416: 0070e6b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ 13417: 00542341 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_h │ │ │ │ - 13418: 00632405 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13418: 006324b5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13419: 00a564bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks1i │ │ │ │ 13420: 004da2b9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13421: 00a0ba20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13422: 00b3dcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13423: 00af03b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13424: 00b3f810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13425: 00ae8054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ @@ -13433,63 +13433,63 @@ │ │ │ │ 13429: 00ae2900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13430: 00a32c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_b │ │ │ │ 13431: 00ae29dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13432: 00367a39 32 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13433: 00aeaad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13434: 00a32c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_h │ │ │ │ 13435: 00b3e74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13436: 00748de9 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13436: 00748e99 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13437: 00542389 72 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_w │ │ │ │ 13438: 00aebb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13439: 00b3f94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13440: 00b3d672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13441: 002dc039 128 FUNC GLOBAL DEFAULT 12 audio_set_model │ │ │ │ 13442: 0043b879 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13443: 006e64b5 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13443: 006e6565 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13444: 00aec2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13445: 00aebd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13446: 004875a5 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13447: 00b3f212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13448: 0036b575 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13449: 004a6939 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13450: 008d0cc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13450: 008d0d70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13451: 00298c95 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13452: 009cf798 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 13453: 0041b421 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13454: 0029cb71 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13455: 00b3d8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13456: 00aeea88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13457: 004a3b59 228 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13458: 00ae55e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13459: 00b3e9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13460: 006ce149 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13460: 006ce1f9 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13461: 00ae25e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13462: 00b3f4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13463: 00a32b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_w │ │ │ │ 13464: 00af2d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13465: 00ae82e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13466: 00b3d4bc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 13467: 00b400f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13468: 00aecdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13469: 006cc00d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13469: 006cc0bd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13470: 00b3db44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13471: 00af6ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13472: 00ae2080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13473: 00a0b264 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13474: 007182dd 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13474: 0071838d 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13475: 00b3e7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13476: 00b3f102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 13477: 00b3fb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13478: 00ae642c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13479: 0044dec5 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13480: 00aeb7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13481: 007549b5 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13481: 00754a65 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13482: 00aec030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13483: 00b3e9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13484: 0070e461 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13484: 0070e511 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13485: 00aeb7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13486: 00af0cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13487: 00af2eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13488: 00b3dab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13489: 00aed71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13490: 00ae8184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13491: 00b3fa38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ @@ -13498,796 +13498,796 @@ │ │ │ │ 13494: 00af8c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 13495: 004579c1 232 FUNC GLOBAL DEFAULT 12 spdm_socket_receive │ │ │ │ 13496: 004ae6a5 10056 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13497: 00272619 6 FUNC GLOBAL DEFAULT 12 print_insn_riscv128 │ │ │ │ 13498: 002920c5 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13499: 0037fe71 1124 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ 13500: 004a0bb1 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_tunnel │ │ │ │ - 13501: 007428ed 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13501: 0074299d 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 13502: 00269031 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13503: 00af60a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13504: 00b3df1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13505: 00b3e536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13506: 00a070e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13507: 00af940c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13508: 006d7861 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13508: 006d7911 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13509: 00aec550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 13510: 0069fce9 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 13510: 0069fd99 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 13511: 00af1d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 13512: 00b3fb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 13513: 002981bd 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 13514: 006a88dd 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 13514: 006a898d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 13515: 00446ccd 400 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 13516: 00b3e9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 13517: 00b3d992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 13518: 0071e3a1 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 13518: 0071e451 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 13519: 00ae76c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ - 13520: 005f586d 12 FUNC GLOBAL DEFAULT 12 qio_task_free │ │ │ │ + 13520: 005f591d 12 FUNC GLOBAL DEFAULT 12 qio_task_free │ │ │ │ 13521: 00aeb2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 13522: 00b3e01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 13523: 00aed26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 13524: 00b3ee02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 13525: 00afa698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 13526: 00b3ea1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13527: 0061be81 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 13527: 0061bf31 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 13528: 00af97d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13529: 002f35ed 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 13530: 002a294d 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 13531: 0074114d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 13531: 007411fd 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 13532: 0038db79 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 13533: 00ae4bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 13534: 004246e5 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 13535: 00415bc9 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 13536: 004eadc9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 13537: 002f15d5 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 13538: 00ae2270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 13539: 004ddb6d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 13540: 0073e51d 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 13540: 0073e5cd 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 13541: 00b3dfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 13542: 006cea7d 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ - 13543: 008dd3f4 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ + 13542: 006ceb2d 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 13543: 008dd4a4 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ 13544: 00a103dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 13545: 006e3869 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 13546: 006f3145 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 13547: 006dd8b9 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 13545: 006e3919 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 13546: 006f31f5 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 13547: 006dd969 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 13548: 00ae9bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 13549: 006c7725 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 13549: 006c77d5 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 13550: 00391565 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 13551: 002f5429 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 13552: 006c9d41 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 13553: 006ac30d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 13552: 006c9df1 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 13553: 006ac3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 13554: 00af0394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 13555: 0072ee49 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 13555: 0072eef9 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 13556: 00aea0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 13557: 00b3fa02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 13558: 0038ab99 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 13559: 00b3d7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 13560: 007072c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 13560: 00707379 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 13561: 004b9b49 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ 13562: 00554769 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_d │ │ │ │ - 13563: 0071e721 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 13563: 0071e7d1 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 13564: 00434621 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 13565: 004da341 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 13566: 00ae3aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 13567: 00af1f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 13568: 00ae1c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 13569: 007130d9 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 13569: 00713189 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 13570: 00b3d61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 13571: 00554541 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_h │ │ │ │ 13572: 00b3ef4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 13573: 004dd549 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ 13574: 00a3d6ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_b │ │ │ │ - 13575: 006ba4f1 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 13575: 006ba5a1 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 13576: 00a3d520 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_d │ │ │ │ 13577: 002fec29 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 13578: 00a0a688 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 13579: 00aee378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 13580: 00a3d628 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_h │ │ │ │ 13581: 00af17b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13582: 00b3e458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13583: 006d810d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13584: 006f5f45 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13583: 006d81bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13584: 006f5ff5 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 13585: 003c7709 268 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ - 13586: 0061dd5d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13586: 0061de0d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13587: 00b3f4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13588: 00554655 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_w │ │ │ │ - 13589: 005a6a75 1126 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ + 13589: 005a6b25 1126 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ 13590: 00398f75 60 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13591: 00a05ba4 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13592: 00ae3604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ 13593: 00b3e878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_DSTATE │ │ │ │ - 13594: 006acd21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13594: 006acdd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13595: 0047f58d 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13596: 00af5f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13597: 00b3df98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13598: 00af5868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13599: 006b6849 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13599: 006b68f9 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13600: 00492649 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13601: 00a3d5a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_w │ │ │ │ - 13602: 0073c4e9 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13602: 0073c599 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13603: 00ae82d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13604: 00a0b1e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13605: 00430cb5 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13606: 00af5368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13607: 006d0d75 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13607: 006d0e25 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13608: 00afa438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13609: 00b3f0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 13610: 00af16d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13611: 003a2af1 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13612: 00ae1b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13613: 00b3eb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13614: 00b3d7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13615: 00615895 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13615: 00615945 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13616: 002a0679 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ 13617: 00b3e85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_DSTATE │ │ │ │ 13618: 0053ebf9 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_b │ │ │ │ - 13619: 006b7d25 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13619: 006b7dd5 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13620: 00b3ddba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13621: 0053ecd1 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_d │ │ │ │ 13622: 0054ca75 300 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_d │ │ │ │ 13623: 00b3db42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13624: 00b3d844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 13625: 004ed0d5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13626: 0053ec41 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_h │ │ │ │ 13627: 0054c84d 274 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_h │ │ │ │ 13628: 004dddf9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13629: 00394f05 2 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13630: 0071af75 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13630: 0071b025 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13631: 00a4e7f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_h │ │ │ │ 13632: 002a38c5 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 13633: 006fcbcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13633: 006fcc7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13634: 00b3fd6c 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13635: 006178d1 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13635: 00617981 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13636: 00af803c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 13637: 006e26b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13637: 006e2769 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13638: 002da2a5 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13639: 004f2491 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13640: 00af6dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13641: 00aec290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13642: 00b3f8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13643: 006f234d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13643: 006f23fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 13644: 004e86fd 228 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13645: 003cc5ad 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13646: 0054c961 274 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_w │ │ │ │ 13647: 0053ec89 72 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_w │ │ │ │ 13648: 0038e3a9 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13649: 00a4e770 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_w │ │ │ │ 13650: 00b3ed3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13651: 00a470d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_d │ │ │ │ 13652: 0041b37d 68 FUNC GLOBAL DEFAULT 12 audio_add_default_audiodev │ │ │ │ - 13653: 006afb49 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13654: 006fcc45 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13653: 006afbf9 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13654: 006fccf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13655: 00384c69 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13656: 002a7c31 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13657: 00417165 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 13658: 00a471e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_h │ │ │ │ 13659: 00b3f782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_FLUSH_DSTATE │ │ │ │ 13660: 00af5938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13661: 003870c9 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13662: 00367ad9 48 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13663: 002d6e31 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13664: 00b3dd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13665: 00470b01 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13666: 0069782d 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ - 13667: 006f2389 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13666: 006978dd 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13667: 006f2439 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13668: 004a0e79 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 13669: 0062a549 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 13669: 0062a5f9 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 13670: 00ae9ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13671: 00a0f044 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 13672: 002c25d9 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13673: 00a0a604 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 13674: 004ee541 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 13675: 004eaac9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13676: 00498dc9 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13677: 006b7b1d 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13678: 00694781 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 13679: 006f9b75 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 13677: 006b7bcd 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13678: 00694831 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13679: 006f9c25 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 13680: 003911d5 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13681: 00af4ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13682: 00b3e1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13683: 00af35cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13684: 00aefa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13685: 00464a59 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13686: 006c98fd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13686: 006c99ad 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ 13687: 00a4715c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_w │ │ │ │ - 13688: 0070ef95 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 13689: 006f8e65 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13688: 0070f045 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13689: 006f8f15 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13690: 00ae8694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 13691: 005a9519 4012 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ + 13691: 005a95c9 4012 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ 13692: 00b3e90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 13693: 00af6f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ - 13694: 008dd418 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ + 13694: 008dd4c8 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ 13695: 00b3fb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 13696: 006b34e9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13696: 006b3599 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13697: 00b3e4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13698: 00ae6948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13699: 00642b45 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13699: 00642bf5 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13700: 00269995 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13701: 0029a339 88 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13702: 002f1191 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13703: 006b0e09 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13703: 006b0eb9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13704: 00af0ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13705: 00b3eff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13706: 00b3e308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 13707: 004d445d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13708: 005e7089 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13708: 005e7139 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13709: 00b3e83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13710: 00b3f6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13711: 007187a9 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13711: 00718859 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13712: 00ae7e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13713: 00b3df76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13714: 00b40122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13715: 00b3e486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13716: 00733b8d 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13716: 00733c3d 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13717: 00af8628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13718: 00b3f62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13719: 0051c25d 54 FUNC GLOBAL DEFAULT 12 helper_ctr_add_entry │ │ │ │ - 13720: 006d20e9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13721: 006e613d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13722: 0061df45 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13720: 006d2199 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13721: 006e61ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13722: 0061dff5 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13723: 00b3eb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13724: 004201fd 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13725: 006abda9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13725: 006abe59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13726: 009ccbc4 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13727: 00af50e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13728: 007080c9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13729: 005e0f8d 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13728: 00708179 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13729: 005e103d 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13730: 00af8cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13731: 00b3fb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13732: 00299859 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ - 13733: 005a81dd 352 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ + 13733: 005a828d 352 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ 13734: 00ae9430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 13735: 006134bd 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13735: 0061356d 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13736: 009cf228 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13737: 00b3e63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13738: 009cf03c 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 13739: 00af0194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 13740: 005e32e9 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ - 13741: 005a8059 388 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ + 13740: 005e3399 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13741: 005a8109 388 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ 13742: 00ae67f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13743: 00af9ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13744: 00b3f2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13745: 00ae2870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13746: 005f96bd 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13747: 005fdde9 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13746: 005f976d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13747: 005fde99 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13748: 00af4048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13749: 006402fd 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13750: 0071f109 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13749: 006403ad 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13750: 0071f1b9 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13751: 00afa0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13752: 0053d521 526 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_b │ │ │ │ 13753: 00b3f70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 13754: 00709459 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13754: 00709509 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13755: 00b3de4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13756: 0053db45 488 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_d │ │ │ │ 13757: 00ae48c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13758: 00af7c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13759: 00b3fba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13760: 002ff3e9 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ 13761: 0053d731 522 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_h │ │ │ │ 13762: 00506885 220 FUNC GLOBAL DEFAULT 12 riscv_iommu_notify │ │ │ │ - 13763: 007290cd 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13763: 0072917d 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 13764: 004435a1 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 13765: 00b3f81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13766: 00af7800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13767: 00b3e726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13768: 009cd34c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 13769: 004ca195 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13770: 00334765 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13771: 00af9fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13772: 0061f63d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13772: 0061f6ed 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13773: 00b3f890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13774: 00b3da04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13775: 00a3be70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_d │ │ │ │ 13776: 00447e5d 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13777: 00af6660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13778: 00b3f708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13779: 004de0b9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13780: 00750631 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 13780: 007506e1 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ 13781: 0053d93d 518 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_w │ │ │ │ - 13782: 0073155d 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13782: 0073160d 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ 13783: 00a3bf78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_h │ │ │ │ - 13784: 0071e859 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13784: 0071e909 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13785: 00b3efae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13786: 00b3ed40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13787: 0066592d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13787: 006659dd 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13788: 00af1d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13789: 00b3e212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ - 13790: 005def81 92 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ + 13790: 005df031 92 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ 13791: 00b3f15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13792: 0073b365 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13793: 0074d045 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13794: 006b6d79 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13795: 00718da5 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13796: 0063b4e1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13792: 0073b415 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13793: 0074d0f5 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13794: 006b6e29 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13795: 00718e55 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13796: 0063b591 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13797: 00b3f18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 13798: 00aedc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MSI_EVENT │ │ │ │ 13799: 00af2cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13800: 00a0debc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13801: 00ae24b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13802: 00aecb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13803: 002a16f9 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13804: 00b3d4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13805: 005487b5 318 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_d │ │ │ │ 13806: 002da049 56 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ 13807: 0055af09 286 FUNC GLOBAL DEFAULT 12 helper_vid_v_b │ │ │ │ 13808: 00a3bef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_w │ │ │ │ 13809: 00b3d670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ 13810: 00548569 290 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_h │ │ │ │ - 13811: 006b2105 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13811: 006b21b5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13812: 0055b239 302 FUNC GLOBAL DEFAULT 12 helper_vid_v_d │ │ │ │ 13813: 00444081 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_write │ │ │ │ - 13814: 0074ee49 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13814: 0074eef9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13815: 004887b1 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13816: 002a15bd 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13817: 006d4539 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13817: 006d45e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13818: 0055b029 262 FUNC GLOBAL DEFAULT 12 helper_vid_v_h │ │ │ │ 13819: 00aead40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13820: 00b3e1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13821: 006a916d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13821: 006a921d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13822: 00af0b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 13823: 00af8728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13824: 006e5d25 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13824: 006e5dd5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13825: 00aee538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 13826: 005a5549 328 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ - 13827: 0062c3f9 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13826: 005a55f9 328 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ + 13827: 0062c4a9 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13828: 009cf000 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13829: 00b3e676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13830: 00a0a580 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13831: 005a58e1 288 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ - 13832: 006fd6b1 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13831: 005a5991 288 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ + 13832: 006fd761 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ 13833: 0050e9dd 140 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_description │ │ │ │ - 13834: 006d44fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13834: 006d45ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13835: 00b3e8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13836: 0046baad 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13837: 00711c05 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13837: 00711cb5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13838: 0054868d 294 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_w │ │ │ │ 13839: 0042eba9 104 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ - 13840: 005a5691 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ + 13840: 005a5741 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ 13841: 00ae5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13842: 0085a428 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13842: 0085a4d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13843: 00ae4878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13844: 00ae3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13845: 00ae3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 13846: 005f8bd9 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13846: 005f8c89 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13847: 00aec2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 13848: 0055b131 262 FUNC GLOBAL DEFAULT 12 helper_vid_v_w │ │ │ │ - 13849: 005c7ddd 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 13849: 005c7e8d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 13850: 002a182d 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13851: 00af22b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13852: 004db901 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13853: 00af1e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13854: 00a0e5f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13855: 00b3f888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13856: 006e3725 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13856: 006e37d5 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13857: 00ae9760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13858: 00ae8454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 13859: 004d3d11 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13860: 0061590d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13861: 006ca561 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13860: 006159bd 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13861: 006ca611 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13862: 002da2b1 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13863: 0044f4e9 460 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ - 13864: 005a57b9 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ + 13864: 005a5869 296 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ 13865: 00b3d636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13866: 00559b61 378 FUNC GLOBAL DEFAULT 12 helper_vmand_mm │ │ │ │ 13867: 00334535 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13868: 00b3e6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13869: 00b3dc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13870: 00b3d904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13871: 004dc18d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13872: 0071d9dd 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13872: 0071da8d 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13873: 00b3efda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13874: 0038a305 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 13875: 003c71e1 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 13876: 006b0929 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13876: 006b09d9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13877: 00ae68a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13878: 006643dd 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13878: 0066448d 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13879: 0044d67d 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13880: 00b3debe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 13881: 0067100d 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13881: 006710bd 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13882: 00b3dcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13883: 00aeb200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13884: 00540c09 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_b │ │ │ │ 13885: 00ae8224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13886: 00ae7028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13887: 00b3e1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ - 13888: 008dd9a8 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ + 13888: 008dda58 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ 13889: 00b40154 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13890: 006fa25d 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13891: 00718e85 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13890: 006fa30d 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13891: 00718f35 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13892: 00540ce1 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_d │ │ │ │ 13893: 00529c21 508 FUNC GLOBAL DEFAULT 12 helper_vlxei8_16_v │ │ │ │ 13894: 00aef228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13895: 00af20e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13896: 00af1ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13897: 00a08cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13898: 007068ed 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13898: 0070699d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13899: 00aebf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13900: 006a3d35 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13900: 006a3de5 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13901: 00afa278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13902: 00540c51 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_h │ │ │ │ 13903: 00af1f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13904: 00ae60bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13905: 00ae5624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13906: 004929f9 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13907: 00b3e1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13908: 00ae65cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13909: 00af8eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 13910: 004be35d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13911: 00a0bcb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ - 13912: 005a231d 168 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ + 13912: 005a23cd 168 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ 13913: 00391309 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13914: 00b3efb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13915: 00a08480 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ - 13916: 005a2105 172 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ + 13916: 005a21b5 172 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ 13917: 00ae2f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13918: 0060e8a1 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13918: 0060e951 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13919: 00540c99 72 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_w │ │ │ │ 13920: 00ae2d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13921: 00737ed1 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13921: 00737f81 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13922: 00af5298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13923: 00b3de6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 13924: 00aed43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13925: 00633d01 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13925: 00633db1 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13926: 00ae8354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13927: 00393425 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13928: 00b3de1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13929: 00a4379c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_d │ │ │ │ 13930: 00aec4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13931: 00af2514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13932: 00ae3938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13933: 0071ed89 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13934: 006a8049 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13933: 0071ee39 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13934: 006a80f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13935: 003f1ba5 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 13936: 00ae2130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13937: 00a438a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_h │ │ │ │ 13938: 00b3e648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13939: 00b3e32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 13940: 0073a9d9 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13940: 0073aa89 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13941: 002f19d5 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13942: 00730bbd 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13943: 006c0a11 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13942: 00730c6d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13943: 006c0ac1 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13944: 002f2901 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13945: 00ae2000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 13946: 00af9a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 13947: 006e16a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 13948: 006a9235 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13947: 006e1751 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 13948: 006a92e5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13949: 00b3f756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13950: 00a36e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_16_v │ │ │ │ 13951: 00b3f43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13952: 00b3d620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13953: 00ae87b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13954: 00b3fa2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13955: 00631de1 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13955: 00631e91 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13956: 00b3f14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13957: 005ebe61 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13958: 0073d1e9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 13959: 0063eec5 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 13957: 005ebf11 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13958: 0073d299 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13959: 0063ef75 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 13960: 00a43820 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_w │ │ │ │ 13961: 004f35b9 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13962: 00aef0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13963: 00369ea9 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13964: 003dc271 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13965: 00b3eb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13966: 0047d56d 1292 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13967: 009d0894 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ 13968: 00a36b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_64_v │ │ │ │ - 13969: 0063adc1 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13969: 0063ae71 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13970: 00b3e1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13971: 00b400ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13972: 00aed51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13973: 00af64f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13974: 006ace11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13974: 006acec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13975: 004f88a1 1032 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13976: 00b3e768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13977: 00614c61 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13977: 00614d11 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13978: 00af1894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13979: 00ae3ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13980: 0075672d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13981: 0074ec25 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13982: 008d0dc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13980: 007567dd 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13981: 0074ecd5 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13982: 008d0e78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 13983: 00b40151 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 13984: 00733c5d 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13984: 00733d0d 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13985: 00aef548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13986: 00af2edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13987: 00b3de3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13988: 00af5968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13989: 00af8878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13990: 00b3ebba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13991: 0070020d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13991: 007002bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13992: 00425c3d 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13993: 00b3df48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13994: 005eb819 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13994: 005eb8c9 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13995: 00392351 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13996: 0048b2f9 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13997: 00328bd9 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13998: 005e02cd 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13998: 005e037d 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13999: 0050f99d 142 FUNC GLOBAL DEFAULT 12 riscv_cpu_mirq_pending │ │ │ │ 14000: 0041b1d9 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 14001: 00b3faae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 14002: 00b3e99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 14003: 006d8525 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 14003: 006d85d5 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 14004: 00ae3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 14005: 00b3d45e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 14006: 009d01d8 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 14007: 00ae4ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 14008: 00b3e436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 14009: 00aeb630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 14010: 00b3f742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 14011: 004d61a9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 14012: 00b3e702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 14013: 00389039 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 14014: 00b3f058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 14015: 00b3d81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 14016: 00af9f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 14017: 006e59cd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 14017: 006e5a7d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 14018: 00b3da26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 14019: 00739879 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 14020: 006dfc09 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 14019: 00739929 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 14020: 006dfcb9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 14021: 00af71fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 14022: 00ae4b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 14023: 00ae2560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 14024: 00b3e6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 14025: 00b3e858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 14026: 00b3dff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 14027: 00b3e052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 14028: 00af7ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 14029: 00b3e5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 14030: 003925f5 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 14031: 004cb4f9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 14032: 00b3e74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 14033: 00ae75d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 14034: 00718f65 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 14034: 00719015 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 14035: 00b3fd85 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 14036: 0062a81d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 14036: 0062a8cd 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 14037: 004f26f5 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 14038: 00b3e70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 14039: 00ae1ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 14040: 00aee738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ 14041: 00487f79 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 14042: 00af20b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 14043: 00b3f2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 14044: 00b3ef18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 14045: 00754671 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 14045: 00754721 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 14046: 002a049d 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 14047: 0066ff89 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 14047: 00670039 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 14048: 00ae4a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 14049: 00b3ed2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ 14050: 00411e95 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 14051: 00b3d726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 14052: 005e833d 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 14052: 005e83ed 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 14053: 0050fe5d 24 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_geilen │ │ │ │ 14054: 00aea9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 14055: 00af3a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 14056: 00737a0d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 14056: 00737abd 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 14057: 00af30ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 14058: 0047e8b9 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 14059: 00ae44d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 14060: 0074eca9 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 14061: 0071e511 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 14060: 0074ed59 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 14061: 0071e5c1 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 14062: 004eb63d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 14063: 00aeaf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 14064: 0036c4a9 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 14065: 00b3de64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 14066: 004648f1 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 14067: 00b3da46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 14068: 00b3e0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 14069: 00b3f454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 14070: 0070851d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 14070: 007085cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 14071: 00b3efd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 14072: 00aeaf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SCB_COMMAND_EVENT │ │ │ │ 14073: 00af5f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 14074: 00b3dca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 14075: 00aebff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 14076: 00a369e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_32_v │ │ │ │ 14077: 00a41174 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_b │ │ │ │ 14078: 00b3effa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ 14079: 00a40fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_d │ │ │ │ - 14080: 0061d701 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 14080: 0061d7b1 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 14081: 00b3e822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 14082: 00b3dcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 14083: 005e03d5 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 14083: 005e0485 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 14084: 00b3e2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 14085: 00aea0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 14086: 00a410f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_h │ │ │ │ 14087: 00b3ee1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 14088: 00492791 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 14089: 00701f91 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 14089: 00702041 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 14090: 004445b1 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 14091: 005e6f15 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 14091: 005e6fc5 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 14092: 00a0fb18 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 14093: 009fa830 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 14094: 0063aa21 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 14095: 006af0f9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 14094: 0063aad1 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 14095: 006af1a9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 14096: 00b3d495 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 14097: 00ae9ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 14098: 00af5e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 14099: 00b3f436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 14100: 00af77d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 14101: 00493ffd 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 14102: 00615825 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 14103: 006ed8ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 14104: 007518d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 14102: 006158d5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 14103: 006ed95d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 14104: 00751989 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 14105: 00b3f31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 14106: 00aecc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 14107: 0075045d 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 14107: 0075050d 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ 14108: 005401e9 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_b │ │ │ │ 14109: 00a4106c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_w │ │ │ │ 14110: 00a46c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_d │ │ │ │ - 14111: 00705751 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 14112: 006b2de1 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 14111: 00705801 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 14112: 006b2e91 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 14113: 00540231 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_h │ │ │ │ 14114: 00a0f464 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 14115: 005f3a2d 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 14115: 005f3add 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 14116: 00aea060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 14117: 00aeeb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 14118: 00ae3ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 14119: 00a46d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_h │ │ │ │ 14120: 004d8411 80 FUNC GLOBAL DEFAULT 12 accel_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 14121: 00aeee18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 14122: 006c95a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 14123: 005f385d 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 14124: 006e91d1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ - 14125: 0070324d 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ + 14122: 006c9659 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 14123: 005f390d 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 14124: 006e9281 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 14125: 007032fd 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ 14126: 00ae34b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 14127: 00b3f63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 14128: 00633879 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 14128: 00633929 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 14129: 003c204d 296 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 14130: 0091ddbc 64 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 14131: 006c7a09 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 14131: 006c7ab9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 14132: 00b3d640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ 14133: 005553c5 280 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_h │ │ │ │ - 14134: 005e4f5d 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 14134: 005e500d 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 14135: 00af0a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ 14136: 004ca1b5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 14137: 005dbba1 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 14137: 005dbc51 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 14138: 00b3f13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 14139: 005ef9e1 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 14139: 005efa91 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 14140: 00540279 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_w │ │ │ │ 14141: 00b3eb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 14142: 006324c5 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 14143: 00717f95 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 14142: 00632575 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 14143: 00718045 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 14144: 00a46cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_w │ │ │ │ - 14145: 007430d5 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 14145: 00743185 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ 14146: 00478811 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 14147: 00ae7198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 14148: 0072db5d 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 14148: 0072dc0d 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 14149: 00b3ecaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_WRITE_DSTATE │ │ │ │ 14150: 00492749 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 14151: 00b3e17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 14152: 0026a8c9 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 14153: 002fcb31 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 14154: 00334511 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 14155: 00b3f6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 14156: 005554dd 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_w │ │ │ │ 14157: 0046acd1 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 14158: 008e4a40 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 14158: 008e4af0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 14159: 00b3da74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 14160: 004643e5 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 14161: 00aed76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_BIT_EVENT │ │ │ │ 14162: 00389b69 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 14163: 006b2b65 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 14164: 0061e235 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 14163: 006b2c15 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 14164: 0061e2e5 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 14165: 0046ca91 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 14166: 00aef3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 14167: 0071e99d 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 14167: 0071ea4d 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 14168: 00b3dd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 14169: 00b3d7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 14170: 00b3d95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 14171: 0060af81 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 14171: 0060b031 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 14172: 0044619d 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 14173: 00b3dbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 14174: 007018b9 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 14174: 00701969 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 14175: 00ae9a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 14176: 00b3e98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 14177: 00aeab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 14178: 004cb8b1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 14179: 00af5c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 14180: 00af7c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 14181: 006f4f91 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 14181: 006f5041 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 14182: 00ae8204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 14183: 006207f5 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 14183: 006208a5 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 14184: 00ae8314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 14185: 00aee848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 14186: 00a59618 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 14187: 00b3f942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 14188: 00b3d60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 14189: 006fe5c9 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 14189: 006fe679 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 14190: 003f98a5 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ 14191: 00af9f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 14192: 00ae8774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 14193: 004dba91 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 14194: 00705695 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 14194: 00705745 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 14195: 00ae3734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 14196: 00709881 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 14197: 006ffd19 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 14198: 005cdf5d 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 14199: 00659929 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 14196: 00709931 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 14197: 006ffdc9 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 14198: 005ce00d 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 14199: 006599d9 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 14200: 00356c41 6 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 14201: 00b3e02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 14202: 00727195 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 14202: 00727245 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 14203: 00ae190c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 14204: 006986a9 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 14204: 00698759 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 14205: 002a0dd1 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 14206: 005f3f8d 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 14207: 006e9575 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 14206: 005f403d 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 14207: 006e9625 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 14208: 00af2efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 14209: 005ce269 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 14209: 005ce319 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 14210: 00b400dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 14211: 00613b69 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 14211: 00613c19 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 14212: 00531071 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_b │ │ │ │ - 14213: 005a666d 308 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ + 14213: 005a671d 308 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ 14214: 004dc329 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 14215: 006b7a15 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 14216: 00633b69 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 14215: 006b7ac5 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 14216: 00633c19 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 14217: 00b3ec2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 14218: 00aed03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 14219: 004a78d9 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 14220: 00630ddd 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 14220: 00630e8d 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 14221: 005310b9 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_h │ │ │ │ 14222: 00aee298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 14223: 00aed24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 14224: 00b3f654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 14225: 00b3edd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 14226: 00aeebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 14227: 00ae8594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 14228: 0042ec91 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 14229: 002f5a99 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 14230: 00af9610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ 14231: 00a41fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_b │ │ │ │ - 14232: 005c46e1 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 14232: 005c4791 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 14233: 00a41e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_d │ │ │ │ - 14234: 006b4535 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 14234: 006b45e5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 14235: 00531101 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_w │ │ │ │ 14236: 00a41f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_h │ │ │ │ 14237: 00a08b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 14238: 00af3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 14239: 00b3d4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 14240: 00299dc5 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 14241: 00af40e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 14242: 0045d925 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 14243: 006bb9e1 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 14243: 006bba91 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ 14244: 00a06698 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 14245: 00b3f062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 14246: 0044e6f9 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 14247: 00af99b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 14248: 006d6149 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 14248: 006d61f9 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 14249: 00af62a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 14250: 00b3f09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 14251: 00afa01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 14252: 005f3089 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 14252: 005f3139 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 14253: 00ae47e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 14254: 00b3f50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 14255: 00ae8094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 14256: 00a5609c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_gvma_tlb_flush │ │ │ │ 14257: 00b3ebe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 14258: 00b3df56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 14259: 00af7aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 14260: 00a082f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 14261: 005c4759 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 14261: 005c4809 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 14262: 009d6e08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 14263: 00a41edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_w │ │ │ │ 14264: 00b3f866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 14265: 00b3ea38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 14266: 0044d385 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 14267: 0074ce85 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 14267: 0074cf35 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 14268: 00af57a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 14269: 00b3fa7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 14270: 00ae5e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 14271: 00aead30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 14272: 0032bf11 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 14273: 00af1c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 14274: 00afa268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 14275: 00b3f8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 14276: 00740fed 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 14277: 007564fd 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 14276: 0074109d 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 14277: 007565ad 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 14278: 00ae3af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 14279: 0029fba9 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 14280: 00b3ede4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 14281: 00af0d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 14282: 0070cb3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 14282: 0070cbed 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 14283: 00b3d1eb 1 OBJECT GLOBAL DEFAULT 25 mshv_allowed │ │ │ │ 14284: 00b3e084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 14285: 004d60ad 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 14286: 002a56e1 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 14287: 00af2eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 14288: 0047ac41 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 14289: 00af324c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ @@ -14300,22 +14300,22 @@ │ │ │ │ 14296: 00b2db18 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 14297: 00b3f29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 14298: 00ae3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 14299: 00b40074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 14300: 00af8bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 14301: 00aef898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 14302: 00af08b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 14303: 007254c9 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 14303: 00725579 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 14304: 00aef758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14305: 00aee7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14306: 00b3ef44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14307: 00b3d598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 14308: 00701ead 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 14308: 00701f5d 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 14309: 00b3e8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14310: 00732889 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14310: 00732939 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14311: 002ca371 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14312: 00b3fa5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14313: 00b3dd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 14314: 00af7d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14315: 00b400c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 14316: 00aee2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 14317: 00b3f382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ @@ -14328,333 +14328,333 @@ │ │ │ │ 14324: 00af5af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14325: 0046d591 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14326: 00ae4154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14327: 00a0e678 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14328: 00ae6fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14329: 00ae8294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14330: 00b40130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14331: 00734951 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14331: 00734a01 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14332: 00b3e6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14333: 00b3d796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 14334: 00445f9d 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 14335: 0029dc4d 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14336: 00b3d644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14337: 00af6440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 14338: 004909bd 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14339: 0046b90d 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ 14340: 00a39008 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_b │ │ │ │ - 14341: 0068280d 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14341: 006828bd 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14342: 00b3d728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14343: 00a38e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_d │ │ │ │ 14344: 00af3ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14345: 00ae1f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14346: 00af1bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14347: 006cf3b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14347: 006cf461 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14348: 00af8778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 14349: 00291fc1 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14350: 006c0591 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14350: 006c0641 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14351: 00a38f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_h │ │ │ │ - 14352: 0074ff05 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 14352: 0074ffb5 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 14353: 0041dfe1 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14354: 00b3f216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14355: 00293969 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14356: 00b3d4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 14357: 00b3de2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14358: 00b3ea46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14359: 00742db1 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14359: 00742e61 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14360: 00398501 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14361: 00af42a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14362: 009cf138 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14363: 002d3c2d 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14364: 00b3d7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14365: 00b3ead6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14366: 00b3ebfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 14367: 00b3e25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14368: 00ae9c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14369: 00703b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14370: 0074d535 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 14371: 00698001 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14372: 0060d8d1 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14369: 00703c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14370: 0074d5e5 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 14371: 006980b1 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14372: 0060d981 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14373: 00b3dda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14374: 00b3ef2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14375: 00b3f2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 14376: 00ae9490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14377: 00732af9 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14377: 00732ba9 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14378: 002951d9 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14379: 0062615d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14379: 0062620d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14380: 00b3fa82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14381: 00a38f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_w │ │ │ │ 14382: 00aef618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14383: 00b3ec28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 14384: 004a0b51 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14385: 00ae5b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14386: 00af331c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14387: 005e1011 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14387: 005e10c1 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14388: 00af93ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14389: 00af26f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14390: 00738281 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14390: 00738331 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14391: 00b3f148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14392: 00b3ef4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14393: 00b3f5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14394: 00b3f24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14395: 00b3ed8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 14396: 004b9a75 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14397: 00b3f732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 14398: 0037ee0d 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14399: 006fbcb1 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14399: 006fbd61 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14400: 00b3de02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 14401: 005bd931 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14401: 005bd9e1 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14402: 0038489d 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14403: 00aee2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14404: 0026aa15 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 14405: 00b3f152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14406: 00430b9d 104 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14407: 00b3ebae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14408: 0073d009 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14408: 0073d0b9 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 14409: 009cfc7c 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 14410: 0070f245 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14410: 0070f2f5 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14411: 0044e29d 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14412: 0047f52d 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14413: 00742ff9 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14413: 007430a9 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14414: 00afa08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14415: 009c6ee4 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14416: 00731865 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14416: 00731915 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14417: 00ae5544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14418: 004a7b81 84 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14419: 0066c6b9 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14419: 0066c769 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14420: 00b3f0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14421: 00af8868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 14422: 004be3c1 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14423: 00af7600 36 OBJECT GLOBAL DEFAULT 24 target_riscv_trace_events │ │ │ │ 14424: 002a08a1 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14425: 00b3f906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14426: 00af2d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14427: 00a57014 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_d │ │ │ │ 14428: 004f270d 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 14429: 004edff9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14430: 0054bd91 324 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_h │ │ │ │ 14431: 00afa458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14432: 00b3f89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14433: 006f2965 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14433: 006f2a15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14434: 00a56e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_h │ │ │ │ 14435: 004d9d11 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14436: 00b3faa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14437: 0070aa79 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14437: 0070ab29 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14438: 00ae85a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14439: 00aeef98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14440: 00526ce5 80 FUNC GLOBAL DEFAULT 12 helper_vle64_v_mask │ │ │ │ 14441: 009cd2f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 14442: 0040c9d5 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14443: 00632f1d 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14443: 00632fcd 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 14444: 004b9149 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14445: 00ae4f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14446: 00b3d538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 14447: 006ca0c9 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14447: 006ca179 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14448: 00a57224 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_s │ │ │ │ - 14449: 005a37a1 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ + 14449: 005a3851 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ 14450: 00b3f544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14451: 00b3f74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14452: 0054bed5 358 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_w │ │ │ │ - 14453: 005a3879 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ + 14453: 005a3929 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ 14454: 009bdee4 64 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 14455: 00b3fa74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14456: 005a37e9 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ - 14457: 006d1fa5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14456: 005a3899 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ + 14457: 006d2055 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14458: 00b3f958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14459: 00b40018 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14460: 006b2291 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14460: 006b2341 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14461: 00b3f6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14462: 006ce6a1 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14462: 006ce751 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 14463: 00ae6fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14464: 00720701 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14464: 007207b1 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14465: 00b3e4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14466: 0045cd4d 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 14467: 004dbc21 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 14468: 00af5ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 14469: 00af3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 14470: 0026a9f5 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 14471: 0046a91d 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 14472: 00b3eefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 14473: 00b3f62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 14474: 00af8f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 14475: 0074fbdd 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 14475: 0074fc8d 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 14476: 00aec230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 14477: 00af7ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 14478: 004d08ed 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 14479: 006ab359 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 14479: 006ab409 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 14480: 00b3dcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 14481: 00b3df7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 14482: 00b3ea5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 14483: 00386941 600 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 14484: 00ae4688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 14485: 002b3491 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 14486: 00b3e6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ - 14487: 005a3831 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ + 14487: 005a38e1 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ 14488: 00b3d972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 14489: 004a0ce9 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 14490: 00b3dca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 14491: 0070f4cd 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 14492: 007110cd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 14491: 0070f57d 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 14492: 0071117d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 14493: 00af4f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 14494: 00b3ea0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 14495: 00b3ea1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 14496: 00385609 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 14497: 0044e649 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 14498: 004dc4b9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 14499: 00b3e910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_BAD_SELECTION_DSTATE │ │ │ │ 14500: 00aefde4 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 14501: 002a2f69 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ 14502: 004f7e3d 368 FUNC GLOBAL DEFAULT 12 riscv_pmu_setup_timer │ │ │ │ - 14503: 005f0ce5 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 14503: 005f0d95 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 14504: 00af3a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 14505: 006cd375 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 14506: 005e0205 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 14505: 006cd425 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 14506: 005e02b5 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 14507: 00b3d604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 14508: 00b3d884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 14509: 0072f7a9 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 14510: 006d9261 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 14509: 0072f859 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 14510: 006d9311 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 14511: 00b3e602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 14512: 00364225 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 14513: 00b3d742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 14514: 00299205 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 14515: 002d8a79 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 14516: 00b3efb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 14517: 003336ad 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 14518: 00af1d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 14519: 004cadb9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 14520: 00630f6d 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 14521: 00709291 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 14520: 0063101d 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 14521: 00709341 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 14522: 00aee8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 14523: 00460585 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 14524: 00b3d304 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 14525: 007516bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 14526: 00724615 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 14525: 0075176d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 14526: 007246c5 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 14527: 00b3f3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 14528: 00b1bd70 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 14529: 004f6edd 204 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_watchpoint │ │ │ │ 14530: 004805b5 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 14531: 00b3f1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 14532: 00b3d652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 14533: 004ef8e9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 14534: 00aec170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 14535: 00b3d73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 14536: 006d2a2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 14536: 006d2add 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 14537: 00af713c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 14538: 00635fd1 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 14538: 00636081 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 14539: 00b3d826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 14540: 006d9139 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 14540: 006d91e9 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 14541: 00b3f77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 14542: 00af5268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 14543: 00495e75 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 14544: 00af2464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 14545: 006b6441 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 14546: 0072a439 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 14547: 006b2841 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 14545: 006b64f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 14546: 0072a4e9 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 14547: 006b28f1 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 14548: 00b3f452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 14549: 004f0769 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 14550: 0071dfb1 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 14550: 0071e061 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 14551: 00b3eee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 14552: 002d59bd 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 14553: 004f4b0d 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 14554: 006d6005 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 14554: 006d60b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 14555: 004b9aa9 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 14556: 0043b2f9 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 14557: 00b3f58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 14558: 00ae5cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 14559: 00a317e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64ff_v │ │ │ │ - 14560: 00703741 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 14560: 007037f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 14561: 003863cd 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 14562: 004f35f1 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 14563: 004d09f1 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 14564: 00b3eeb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 14565: 00ae9280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 14566: 006e6c75 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 14567: 006acff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 14566: 006e6d25 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 14567: 006ad0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 14568: 004d9b0d 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 14569: 00af40f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 14570: 00ae6ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 14571: 00a38df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_b │ │ │ │ 14572: 004e91d1 124 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 14573: 00b3e1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ 14574: 0045e5ed 24 FUNC GLOBAL DEFAULT 12 cpr_exec_init │ │ │ │ - 14575: 006d546d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 14575: 006d551d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 14576: 00aefd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 14577: 00aef508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 14578: 00a38c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_d │ │ │ │ 14579: 00af5618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 14580: 004ef6d9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 14581: 00b3ed84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 14582: 00a0d1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 14583: 00b3faa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 14584: 00a38d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_h │ │ │ │ 14585: 00af6078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 14586: 00b3ece0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 14587: 00693ae1 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 14588: 005fa735 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 14587: 00693b91 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 14588: 005fa7e5 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 14589: 0044f309 480 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ 14590: 004e5e39 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 14591: 00ae6748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 14592: 00b3f0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 14593: 004672f5 22 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 14594: 00af6b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 14595: 009d6ea8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 14596: 009b9d48 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 14597: 0091fcc0 64 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 14598: 00af96e8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_hest_trace_events_trace_events │ │ │ │ 14599: 00a38cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_w │ │ │ │ - 14600: 0073dd69 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 14601: 00743bb5 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 14600: 0073de19 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 14601: 00743c65 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 14602: 00ae7b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 14603: 004cbbe1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 14604: 00525861 88 FUNC GLOBAL DEFAULT 12 helper_vsse8_v │ │ │ │ 14605: 00b3ef76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 14606: 00750125 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 14607: 00705395 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 14608: 0060cbc9 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 14606: 007501d5 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 14607: 00705445 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 14608: 0060cc79 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 14609: 00af4eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 14610: 00b3ed08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 14611: 00af2344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 14612: 005c03fd 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 14612: 005c04ad 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 14613: 004b1965 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 14614: 00b3eba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 14615: 00af2914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 14616: 006b8d35 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 14616: 006b8de5 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 14617: 004d1505 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 14618: 0066b2d5 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 14619: 006f25a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 14618: 0066b385 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 14619: 006f2655 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 14620: 00b3d76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 14621: 004d6435 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 14622: 00a0f4e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 14623: 006e2a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 14624: 0064219d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 14623: 006e2ab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 14624: 0064224d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 14625: 00a318ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16ff_v │ │ │ │ 14626: 00b3dcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 14627: 00b3db40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 14628: 004e8c4d 68 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14629: 002afcb9 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14630: 00ae99e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 14631: 00b3ecc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 14632: 005dc6c1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14633: 006b8cb1 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14632: 005dc771 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14633: 006b8d61 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14634: 0047b32d 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14635: 00367ad5 4 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 14636: 00b3dfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14637: 00b3f472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14638: 00b3f570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14639: 00709ccd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14639: 00709d7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14640: 009cf8bc 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ 14641: 00af345c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 14642: 00692665 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14643: 00714fd5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14642: 00692715 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14643: 00715085 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14644: 00ae9740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14645: 00ae2200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14646: 003b1931 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14647: 00af5b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14648: 00a04af4 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14649: 005ff6ed 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14649: 005ff79d 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14650: 00b3e2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14651: 00af65d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14652: 0038ad31 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14653: 00b3dcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14654: 00ae609c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14655: 003b1945 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 14656: 009d0440 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ @@ -14662,150 +14662,150 @@ │ │ │ │ 14658: 0052bf59 502 FUNC GLOBAL DEFAULT 12 helper_vsxei8_64_v │ │ │ │ 14659: 0043efc5 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14660: 00ae3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14661: 00aecdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14662: 00aef0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14663: 00ae2430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14664: 00b3f4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14665: 006af341 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14665: 006af3f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14666: 002d26d1 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14667: 005409c9 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_b │ │ │ │ 14668: 0046cfdd 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 14669: 0043bd69 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14670: 00540aa1 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_d │ │ │ │ 14671: 00a0bd38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14672: 00ae5614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14673: 00728701 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14674: 006a0991 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14675: 005decdd 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14673: 007287b1 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14674: 006a0a41 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14675: 005ded8d 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14676: 00af89d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ 14677: 00540a11 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_h │ │ │ │ - 14678: 0073c3e9 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14679: 0063b4c1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14678: 0073c499 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14679: 0063b571 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14680: 004da1bd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14681: 00706829 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 14682: 008e4a78 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14683: 006faabd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14681: 007068d9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14682: 008e4b28 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14683: 006fab6d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14684: 00b3e30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14685: 00b3f3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14686: 00b3f718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14687: 00aed72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14688: 002c38dd 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14689: 00a0d910 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 14690: 00b3eb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14691: 00af1704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14692: 00b3d9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14693: 002d5cf1 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14694: 005e49a5 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14695: 008d0ca8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14694: 005e4a55 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14695: 008d0d58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14696: 00540a59 72 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_w │ │ │ │ 14697: 00b3e8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14698: 0047f3f1 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ 14699: 00a377cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_64_v │ │ │ │ - 14700: 005dd7ad 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14700: 005dd85d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14701: 00aee258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14702: 00b3eb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14703: 006eecd1 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14703: 006eed81 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14704: 0045eaa1 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14705: 00ae2600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14706: 009d012c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14707: 006e31d1 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14707: 006e3281 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14708: 00af89e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14709: 00a47a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_h │ │ │ │ 14710: 004f0825 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14711: 00af0d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 14712: 00b3ec58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 14713: 005ebcd5 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14713: 005ebd85 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14714: 00420229 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14715: 0070dd59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14715: 0070de09 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14716: 00b3ddea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14717: 00a048f0 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14718: 00b3e9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14719: 006287ad 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14719: 0062885d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14720: 00b3e202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14721: 00af24b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14722: 00b3e870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_INVAL_DSTATE │ │ │ │ 14723: 00b400c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14724: 00b3d46e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14725: 00af0ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14726: 006a0ab9 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14726: 006a0b69 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14727: 00b3e284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14728: 00395d79 1764 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 14729: 00aeb590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14730: 00734929 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14730: 007349d9 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14731: 002db139 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14732: 00b3fa22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14733: 00a4799c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_w │ │ │ │ 14734: 00b3fb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14735: 00430b39 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14736: 00746819 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14736: 007468c9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14737: 00b3e678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14738: 00a0e048 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 14739: 00b3e1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14740: 00b3f136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14741: 00af7328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14742: 007463e9 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14742: 00746499 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14743: 0031f255 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14744: 0038462d 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14745: 00746561 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14746: 005ec331 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14745: 00746611 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14746: 005ec3e1 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14747: 00ae4aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14748: 0062a5bd 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14748: 0062a66d 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14749: 00aeba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14750: 00b3e2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14751: 00af1724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14752: 0042ef5d 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14753: 00afa298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14754: 00ae2520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14755: 006ec5ed 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14755: 006ec69d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14756: 002a33a9 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14757: 00aee288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14758: 00ae5414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14759: 004a6861 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14760: 00b3e31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14761: 0073aadd 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14762: 006d71ad 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14763: 006b858d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14761: 0073ab8d 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14762: 006d725d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14763: 006b863d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14764: 00af7d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14765: 003f0c05 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 14766: 0044d5a9 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14767: 0071fa71 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14768: 006af189 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14767: 0071fb21 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14768: 006af239 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14769: 00af2cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14770: 0032e289 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 14771: 005c7da5 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 14771: 005c7e55 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 14772: 00af4ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14773: 00b3f164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14774: 00b3e5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14775: 0042f01d 192 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14776: 00af7f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14777: 0044d4ad 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 14778: 00af099c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ - 14779: 005c9085 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 14779: 005c9135 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 14780: 0042edb1 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14781: 0055df99 274 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_d │ │ │ │ 14782: 00ae9de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14783: 00b3e56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14784: 00ae5efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14785: 007235ad 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14785: 0072365d 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ 14786: 0055dd61 284 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_h │ │ │ │ - 14787: 00839ab4 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14787: 00839b64 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14788: 00af3f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 14789: 004d6985 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14790: 009d0b48 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14791: 00b3d9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14792: 00b3f804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14793: 00492529 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14794: 00b3eabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14795: 00b3e106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 14796: 003a28bd 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14797: 00b3dc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14798: 00afa3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14799: 00b3d614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14800: 005dd7ed 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14800: 005dd89d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14801: 0055cdb9 384 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_b │ │ │ │ 14802: 002ae0a1 316 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14803: 00299899 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14804: 004f4ec1 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14805: 00b3de48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14806: 0055d1e5 324 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_d │ │ │ │ 14807: 004f3005 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ @@ -14818,327 +14818,327 @@ │ │ │ │ 14814: 00b3f57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14815: 0038a681 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14816: 0055cf39 342 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_h │ │ │ │ 14817: 00b3d516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14818: 00b3e690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14819: 00af58e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 14820: 00446e5d 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14821: 0074ee39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14821: 0074eee9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14822: 00af8b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14823: 003cf771 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14824: 009cf7ac 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14825: 0045ea7d 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14826: 00ae81b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14827: 00b3f8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14828: 00af27a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14829: 002bfb45 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 14830: 00b3ec36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 14831: 0070073d 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14831: 007007ed 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14832: 00299901 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14833: 0074d20d 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14833: 0074d2bd 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14834: 00b3f210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14835: 00b3f932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14836: 00b3e828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14837: 0044e3a9 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14838: 006d7d4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14838: 006d7dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14839: 00b3d4a5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14840: 00b3d5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14841: 0072f5dd 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14841: 0072f68d 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14842: 00b400e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14843: 0055d091 340 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_w │ │ │ │ 14844: 00af6abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14845: 00b3e5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14846: 00b1bd64 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14847: 0029a331 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14848: 00af22f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 14849: 006c9bbd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14850: 007058fd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14849: 006c9c6d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14850: 007059ad 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14851: 00aee388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14852: 00b3f4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14853: 005ec3ad 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14854: 00692541 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14853: 005ec45d 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14854: 006925f1 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 14855: 00b3de8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 14856: 00614f69 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14856: 00615019 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14857: 00b40098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14858: 005429b9 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_b │ │ │ │ 14859: 00af2794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14860: 00542a91 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_d │ │ │ │ 14861: 00b3ea9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14862: 00b3f018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14863: 00291245 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14864: 006c5905 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14864: 006c59b5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14865: 00af6a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14866: 00b3db7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14867: 00723ead 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14867: 00723f5d 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14868: 00b3f388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 14869: 00b3cf64 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14870: 0070eb41 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14870: 0070ebf1 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14871: 00542a01 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_h │ │ │ │ 14872: 0031ff1d 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14873: 00839ab0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14873: 00839b60 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 14874: 004bfb35 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14875: 00af0504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 14876: 00ae71e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14877: 00af8b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14878: 002f13a1 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14879: 00b3ea7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14880: 00322475 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14881: 00b3f9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14882: 002a4ab9 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14883: 004abab5 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14884: 0046103d 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14885: 00af1e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14886: 00a3464c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_b │ │ │ │ - 14887: 006fb831 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14887: 006fb8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14888: 00a344c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_d │ │ │ │ 14889: 00ae5c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 14890: 00542a49 72 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_w │ │ │ │ - 14891: 0074d219 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14892: 0065b4e1 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14893: 006e6d81 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14891: 0074d2c9 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14892: 0065b591 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14893: 006e6e31 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14894: 00a345c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_h │ │ │ │ 14895: 00aeb120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14896: 00367839 12 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14897: 00700465 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14898: 00718819 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14897: 00700515 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14898: 007188c9 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14899: 00b3e584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14900: 00af4c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14901: 00b3e516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 14902: 004d75e1 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14903: 006db411 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14903: 006db4c1 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14904: 004f4021 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14905: 00af314c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14906: 00af1584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14907: 0074c865 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14907: 0074c915 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14908: 00b3e846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14909: 00b3de8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 14910: 00325b61 1620 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14911: 004a5235 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14912: 00a34544 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_w │ │ │ │ 14913: 00ae9230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14914: 00b3e66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14915: 00b3f278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14916: 0041f615 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 14917: 005e2e71 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14917: 005e2f21 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14918: 00b3eda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14919: 00ae18c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14920: 00af64e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14921: 00aed53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14922: 00b3f6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14923: 00af7ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14924: 006b6b79 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14924: 006b6c29 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14925: 00b3e13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14926: 00ae8014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14927: 0073a5d5 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14928: 005d2961 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14927: 0073a685 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14928: 005d2a11 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14929: 00297be9 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14930: 0047f855 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 14931: 004ec899 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14932: 00b3f738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14933: 00a5501c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_d │ │ │ │ 14934: 00ae2510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14935: 006feced 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14935: 006fed9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14936: 00b3e3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14937: 00a550a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_h │ │ │ │ 14938: 00a3ce6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_b │ │ │ │ 14939: 00b3e2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14940: 0049385d 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14941: 002a52f5 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ 14942: 00a3cce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_d │ │ │ │ - 14943: 005dd86d 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14943: 005dd91d 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14944: 00b3e4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14945: 005e2f25 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14945: 005e2fd5 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ 14946: 00a3cde8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_h │ │ │ │ - 14947: 006be45d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14947: 006be50d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14948: 002b36ed 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14949: 002ae2a9 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14950: 00aeb470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 14951: 004c2be5 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14952: 00b3f4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14953: 0070aa0d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14953: 0070aabd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14954: 00b3f520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14955: 00aea9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_TX_SIZE_TOO_BIG_EVENT │ │ │ │ 14956: 00b3e816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14957: 00b3d6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14958: 005dbb91 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14958: 005dbc41 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14959: 00ae8904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14960: 00a54f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_s │ │ │ │ - 14961: 006aa485 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14962: 005f5f09 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14961: 006aa535 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14962: 005f5fb9 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14963: 00ae3540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14964: 004f9305 72 FUNC GLOBAL DEFAULT 12 riscv_find_and_load_firmware │ │ │ │ 14965: 00437bc9 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14966: 003f14f9 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 14967: 002f604d 148 FUNC GLOBAL DEFAULT 12 hmp_info_accelerators │ │ │ │ 14968: 002f0bd5 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14969: 00b3d68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14970: 005aaba5 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14970: 005aac55 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ 14971: 00531581 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_b │ │ │ │ - 14972: 00733da9 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14972: 00733e59 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14973: 00b3f7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14974: 00a3cd64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_w │ │ │ │ 14975: 00af41a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14976: 00613891 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14976: 00613941 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14977: 00ae74d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14978: 00af2434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14979: 00af65f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14980: 00af2164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14981: 005f53e5 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14981: 005f5495 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14982: 005315c9 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_h │ │ │ │ 14983: 00b3ed48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14984: 00af2f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14985: 005ebf09 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14985: 005ebfb9 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14986: 00af56d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14987: 002af059 612 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14988: 00b3d340 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 14989: 00a358dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re64_v │ │ │ │ 14990: 003c2eb1 44 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ - 14991: 005ec3ed 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14991: 005ec49d 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ 14992: 005258b9 88 FUNC GLOBAL DEFAULT 12 helper_vsse16_v │ │ │ │ 14993: 004a0c4d 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14994: 00aeeed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14995: 00b3f5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14996: 0072d245 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 14997: 006ab539 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14996: 0072d2f5 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14997: 006ab5e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14998: 00431369 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14999: 00b3dd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 15000: 002f14bd 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 15001: 00b3e0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 15002: 00531611 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_w │ │ │ │ - 15003: 0065864d 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 15004: 0061517d 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 15003: 006586fd 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 15004: 0061522d 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 15005: 00b3f32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 15006: 004c31ed 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 15007: 0038f9b5 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 15008: 00367a31 8 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 15009: 0046daa1 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 15010: 006c91ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 15010: 006c925d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 15011: 00b3db6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 15012: 00aebd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 15013: 00ae2a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 15014: 00541431 138 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_b │ │ │ │ 15015: 00a50558 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_b │ │ │ │ - 15016: 007030dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ + 15016: 0070318d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ 15017: 00ae4668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 15018: 00b3f036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 15019: 0043cd21 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 15020: 005415e5 140 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_d │ │ │ │ - 15021: 0060fdc9 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 15021: 0060fe79 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 15022: 0052d2f5 504 FUNC GLOBAL DEFAULT 12 helper_vsxei64_16_v │ │ │ │ 15023: 005414bd 146 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_h │ │ │ │ 15024: 004eea79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ 15025: 00a504d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_h │ │ │ │ - 15026: 005f9695 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 15026: 005f9745 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 15027: 00af8e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 15028: 00aea040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 15029: 006d5fc5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 15030: 005f9d85 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 15029: 006d6075 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 15030: 005f9e35 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 15031: 004a0b81 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 15032: 00b3dbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 15033: 0040ce21 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 15034: 00af04b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ 15035: 0053fbb9 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_b │ │ │ │ - 15036: 0063a4d5 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 15037: 0073414d 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 15036: 0063a585 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 15037: 007341fd 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 15038: 0053fc91 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_d │ │ │ │ 15039: 009cf694 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 15040: 009d0980 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 15041: 00ae9ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 15042: 00ae4f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 15043: 0087b4c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 15043: 0087b570 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 15044: 0053fc01 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_h │ │ │ │ 15045: 00aef668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ 15046: 00541551 146 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_w │ │ │ │ 15047: 00a50450 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_w │ │ │ │ - 15048: 0065f939 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 15048: 0065f9e9 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 15049: 00b3eac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 15050: 006eaab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 15050: 006eab69 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 15051: 00a53af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vgmul_vv │ │ │ │ - 15052: 008e4a14 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 15053: 0087b4bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 15052: 008e4ac4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 15053: 0087b56c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 15054: 00aed814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 15055: 005dc3f1 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 15056: 007321d5 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 15057: 006ab6dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 15055: 005dc4a1 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 15056: 00732285 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 15057: 006ab78d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 15058: 00b3e362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 15059: 00634a8d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 15059: 00634b3d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 15060: 00b3faf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 15061: 00b3d7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 15062: 00722e0d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 15062: 00722ebd 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 15063: 004f5c45 224 FUNC GLOBAL DEFAULT 12 pmp_get_tlb_size │ │ │ │ 15064: 004f635d 60 FUNC GLOBAL DEFAULT 12 tdata_available │ │ │ │ 15065: 00b3d4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 15066: 00a09374 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 15067: 00af9ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 15068: 00b2daf8 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 15069: 00b3e812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 15070: 0042f219 68 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 15071: 0060e5c9 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 15071: 0060e679 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 15072: 00b3edea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 15073: 0053fc49 72 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_w │ │ │ │ 15074: 004ee895 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 15075: 0041b501 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 15076: 00ae44e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 15077: 00b3f836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 15078: 00a0d25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 15079: 00ae1830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 15080: 00ae9710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 15081: 00aeba30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 15082: 004c0499 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 15083: 00ae17d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 15084: 005eb35d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 15084: 005eb40d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 15085: 004f1e81 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 15086: 00b3dc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 15087: 00ae8254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 15088: 00272609 6 FUNC GLOBAL DEFAULT 12 print_insn_riscv32 │ │ │ │ 15089: 00b3dbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 15090: 00443891 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 15091: 00b3e2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 15092: 00aecb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 15093: 006d7f2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 15093: 006d7fdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 15094: 00aeb5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 15095: 006ffb55 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 15095: 006ffc05 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 15096: 00a0baa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 15097: 00ae68f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 15098: 00af3f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 15099: 00aecd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 15100: 0072e545 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 15100: 0072e5f5 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 15101: 00b3eace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ - 15102: 005a68d9 412 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ + 15102: 005a6989 412 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ 15103: 00b3d924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 15104: 00b3e4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 15105: 00b3f99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 15106: 00333c1d 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 15107: 00b3f61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 15108: 004e9979 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 15109: 00af69ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 15110: 0085a2e0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 15110: 0085a390 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 15111: 00300215 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 15112: 00b3d630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 15113: 004a0a9d 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 15114: 00707d19 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 15114: 00707dc9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 15115: 00aeea68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 15116: 006fd771 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 15116: 006fd821 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 15117: 004a5085 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 15118: 00a5b4fc 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 15119: 00af7bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 15120: 00b3d8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 15121: 00b3e914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ 15122: 00af51e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 15123: 00aed37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 15124: 00b3ed56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 15125: 004be71d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ 15126: 00b3ec1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 15127: 006a8b1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 15127: 006a8bcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 15128: 0026a045 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 15129: 00299a59 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 15130: 006dabed 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 15131: 006fbbf1 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 15132: 0073acd1 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 15133: 005ec529 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 15130: 006dac9d 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 15131: 006fbca1 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 15132: 0073ad81 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 15133: 005ec5d9 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 15134: 00af17d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 15135: 0045e5e1 12 FUNC GLOBAL DEFAULT 12 cpr_exec_unpreserve_fds │ │ │ │ 15136: 004cbd91 160 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i128_chk │ │ │ │ 15137: 004f2681 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 15138: 00b3e8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 15139: 00af72f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 15140: 004ba3b1 2376 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ @@ -15152,20 +15152,20 @@ │ │ │ │ 15148: 00af3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 15149: 00aeef38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 15150: 00aeea58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 15151: 00a0bdbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 15152: 00afa728 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 15153: 00b3f158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 15154: 00af4d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_EXEC_EVENT │ │ │ │ - 15155: 006ffbf1 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 15155: 006ffca1 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 15156: 00369cc5 40 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 15157: 00670149 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 15158: 005d79fd 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 15159: 005edc11 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 15160: 005f3255 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 15157: 006701f9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 15158: 005d7aad 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 15159: 005edcc1 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 15160: 005f3305 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 15161: 00ae9f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 15162: 00a419b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_b │ │ │ │ 15163: 00a48050 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_w │ │ │ │ 15164: 00322a55 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 15165: 0091e3b4 64 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 15166: 003844c1 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 15167: 0053095d 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_b │ │ │ │ @@ -15175,219 +15175,219 @@ │ │ │ │ 15171: 00530a35 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_d │ │ │ │ 15172: 00391325 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 15173: 00a0d994 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 15174: 009cf16c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 15175: 004c0219 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 15176: 00b3e9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 15177: 00a41930 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_h │ │ │ │ - 15178: 00730a19 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 15178: 00730ac9 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 15179: 005309a5 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_h │ │ │ │ 15180: 009cf6d8 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 15181: 006d8fa5 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 15181: 006d9055 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 15182: 00b3f07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 15183: 00b3e9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 15184: 00af0074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 15185: 00b3d9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 15186: 00b3e9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 15187: 00b3f4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 15188: 00621135 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 15188: 006211e5 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 15189: 00b3e258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 15190: 00b3d89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 15191: 006dc30d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 15192: 005cd0bd 34 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 15191: 006dc3bd 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 15192: 005cd16d 34 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 15193: 004cb141 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 15194: 00b3da44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 15195: 00aedac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 15196: 00730c5d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 15196: 00730d0d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 15197: 00b3d850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 15198: 00b400ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 15199: 004a4329 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ 15200: 00a418ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_w │ │ │ │ - 15201: 007376d5 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 15201: 00737785 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 15202: 002c2b3d 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 15203: 00ae615c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 15204: 005309ed 72 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_w │ │ │ │ 15205: 0041aa19 116 FUNC GLOBAL DEFAULT 12 AUD_backend_check │ │ │ │ - 15206: 006e7df5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 15206: 006e7ea5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 15207: 00af14e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 15208: 0066cc45 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 15208: 0066ccf5 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 15209: 00ae8a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 15210: 005ded41 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 15210: 005dedf1 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 15211: 00af694c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 15212: 00af8f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 15213: 0038aa8d 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 15214: 003f7845 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 15215: 00a0c704 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 15216: 00ae3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 15217: 00b3f7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 15218: 004ec385 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 15219: 00b3ddbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 15220: 00aeee98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 15221: 00af7c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 15222: 004f3fa5 122 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_discon_cb │ │ │ │ - 15223: 0074c999 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 15223: 0074ca49 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 15224: 00ae2580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 15225: 005f9c95 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 15226: 0063d3b5 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 15225: 005f9d45 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 15226: 0063d465 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 15227: 004c4e05 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 15228: 00b3db88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 15229: 00a0e0cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 15230: 0034efd5 208 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 15231: 00b3df36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 15232: 00721de5 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 15232: 00721e95 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 15233: 00b3f348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 15234: 00aeabc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 15235: 00aed49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 15236: 0043ac6d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 15237: 00af07f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 15238: 006f96f9 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 15238: 006f97a9 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ 15239: 00272611 6 FUNC GLOBAL DEFAULT 12 print_insn_riscv64 │ │ │ │ - 15240: 007463d9 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 15241: 00711bf5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 15240: 00746489 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 15241: 00711ca5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 15242: 0043a675 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 15243: 005dc679 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 15243: 005dc729 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 15244: 00ae5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 15245: 0091f8a4 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 15246: 00b3f6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 15247: 00aebba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 15248: 00aed894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 15249: 00ae6b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 15250: 0028fbdd 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 15251: 00ae3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 15252: 006b5d09 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 15252: 006b5db9 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 15253: 00b3f48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 15254: 006d35a1 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 15254: 006d3651 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 15255: 00467079 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 15256: 00b3e80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 15257: 00b3e38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 15258: 00ae54f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 15259: 006b9389 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 15259: 006b9439 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 15260: 00389029 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 15261: 004a4da1 172 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 15262: 00ae2280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 15263: 0029325d 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 15264: 009b91f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 15265: 00ae4908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 15266: 00ae20b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 15267: 006107d9 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 15267: 00610889 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 15268: 00b3f3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 15269: 00ae61ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 15270: 002a2ea1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 15271: 004c1a4d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 15272: 002a2531 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 15273: 00af6bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 15274: 002a09ed 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 15275: 00b3fb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 15276: 004f16e9 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 15277: 00ae97b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 15278: 00af70cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 15279: 00b3e5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 15280: 00b3f77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 15281: 006e3df9 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 15282: 0066a755 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 15281: 006e3ea9 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 15282: 0066a805 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 15283: 00ae94e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 15284: 004ea581 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 15285: 004ca85d 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 15286: 0069138d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 15286: 0069143d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 15287: 004678c1 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 15288: 0062a08d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 15288: 0062a13d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 15289: 002ff339 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 15290: 00388e3d 176 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 15291: 00b3e798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 15292: 0038f7fd 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 15293: 004ea89d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 15294: 00ae32d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 15295: 005aaba9 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 15295: 005aac59 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 15296: 009d0418 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 15297: 00af358c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 15298: 006af605 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 15298: 006af6b5 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 15299: 004c0331 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 15300: 00b3e8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 15301: 00b3e168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 15302: 00b3fb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 15303: 003d62b1 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ 15304: 00afa618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_ADD_SQE_EVENT │ │ │ │ - 15305: 0063d3f9 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 15306: 006822ed 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 15307: 006dd155 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 15305: 0063d4a9 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 15306: 0068239d 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 15307: 006dd205 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 15308: 00a593e8 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 15309: 00b3ebc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 15310: 00ae99b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 15311: 00b3e692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 15312: 00b3ede6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 15313: 0040a13d 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 15314: 00af51d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 15315: 005f96a9 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 15315: 005f9759 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 15316: 00ae16f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 15317: 0044e3f5 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 15318: 00b3d9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 15319: 00ae27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 15320: 002f9a11 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 15321: 006c90f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 15321: 006c91a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 15322: 00af5a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 15323: 00b3d75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 15324: 00af1ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 15325: 0039097d 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 15326: 0051bd69 46 FUNC GLOBAL DEFAULT 12 helper_cbo_clean_flush │ │ │ │ 15327: 004c4899 284 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ 15328: 00a42824 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_d │ │ │ │ - 15329: 00711b29 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 15329: 00711bd9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 15330: 00ae641c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 15331: 00ae621c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 15332: 004edbdd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 15333: 00b3f90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 15334: 00a4292c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_h │ │ │ │ 15335: 00a0f0c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 15336: 005df8fd 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 15336: 005df9ad 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 15337: 00ae33c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 15338: 00555a71 286 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_b │ │ │ │ 15339: 0048053d 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 15340: 002fc6a5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 15341: 00633cf5 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 15341: 00633da5 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 15342: 00b4006e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 15343: 0034f0ad 100 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 15344: 00555b91 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_h │ │ │ │ - 15345: 0061d0c1 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 15345: 0061d171 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 15346: 00b3d654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 15347: 00ae27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 15348: 00b3e22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15349: 00af7b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15350: 002f6489 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15351: 0038ba79 128 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 15352: 00a428a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_w │ │ │ │ 15353: 00b3f372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15354: 00b3f4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15355: 006fc2a5 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15355: 006fc355 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15356: 00ae85f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15357: 006d77ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15357: 006d785d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15358: 00b3d4b8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15359: 004f3b55 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15360: 002aa425 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15361: 005dfdf9 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15361: 005dfea9 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15362: 00b3f8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15363: 00b3f83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15364: 00af4d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15365: 00b3e45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15366: 00b3db14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 15367: 00555ca5 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_w │ │ │ │ 15368: 00ae1ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15369: 00b3eafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 15370: 00699019 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15370: 006990c9 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15371: 00b3f010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15372: 00af9cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15373: 00aeb390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15374: 00af8908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15375: 00b3e3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 15376: 00b3fb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15377: 00ae8be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15378: 00af22c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15379: 00aec9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 15380: 00391eed 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 15381: 00294701 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15382: 0070e6f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15382: 0070e7a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15383: 00b3eab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15384: 00b3f9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15385: 002bedb1 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15386: 00293329 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15387: 00b3f81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15388: 00a4e4dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_h │ │ │ │ 15389: 00b3f178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ @@ -15399,209 +15399,209 @@ │ │ │ │ 15395: 004cbd15 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15396: 00aeeee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15397: 00af321c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 15398: 00aef258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15399: 00b3eb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15400: 00b3d4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15401: 002a3389 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 15402: 00701d41 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 15402: 00701df1 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 15403: 00a0fe30 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15404: 00a4e458 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_w │ │ │ │ 15405: 00b3d6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15406: 00ae8914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15407: 00425a21 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15408: 006bbb61 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15408: 006bbc11 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15409: 00aebad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15410: 00b3d9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15411: 00afa4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15412: 003457f1 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15413: 002c38c9 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15414: 00aeaa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15415: 002f6115 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 15416: 006a9c91 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 15417: 0073cf95 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 15416: 006a9d41 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 15417: 0073d045 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 15418: 004bebf5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 15419: 003455b5 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 15420: 00b3e528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 15421: 00aeb040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ 15422: 004c4c9d 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 15423: 00ae5554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 15424: 00b3da16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 15425: 00af3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 15426: 00b3e23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 15427: 002a55cd 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 15428: 00b3e510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 15429: 006bbcc5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 15429: 006bbd75 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 15430: 00b3f1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 15431: 00711cd1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 15432: 005ef48d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 15431: 00711d81 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 15432: 005ef53d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 15433: 00af717c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 15434: 004f3f3d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 15435: 00af20a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 15436: 006ac5dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 15436: 006ac68d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 15437: 00aec300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 15438: 00b3e698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 15439: 00aea190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 15440: 005deec5 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 15441: 006f4ad5 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 15440: 005def75 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 15441: 006f4b85 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 15442: 00ae6f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 15443: 00b3f068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 15444: 00b1bfac 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 15445: 00af3a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 15446: 0072ed01 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 15447: 006a4821 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 15448: 0063b451 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 15446: 0072edb1 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 15447: 006a48d1 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 15448: 0063b501 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 15449: 004375f5 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 15450: 006d0829 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 15450: 006d08d9 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 15451: 00295df1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 15452: 00b34f51 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 15453: 00b3ec16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 15454: 0074271d 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ - 15455: 007032d1 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ + 15454: 007427cd 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 15455: 00703381 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ 15456: 00af6f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 15457: 00af4ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 15458: 0040aa3d 200 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 15459: 004dcea5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ - 15460: 00727451 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ + 15460: 00727501 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ 15461: 00b3f968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 15462: 00b3e186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 15463: 002d70ad 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 15464: 0091ef88 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 15465: 00723325 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 15465: 007233d5 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 15466: 00b3d4bf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 15467: 0048b989 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 15468: 00385091 172 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 15469: 00af2dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 15470: 005a1f49 144 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ - 15471: 006f3851 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 15470: 005a1ff9 144 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ + 15471: 006f3901 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 15472: 00ae22e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 15473: 0047179d 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 15474: 0041aa8d 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 15475: 00af39a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 15476: 00b3f43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 15477: 00af4344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 15478: 00aef0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 15479: 00723581 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 15479: 00723631 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 15480: 00b3d4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 15481: 00b3e318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 15482: 006acbf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 15482: 006acca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 15483: 004886ed 196 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ 15484: 00a37d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_b │ │ │ │ 15485: 00a37bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_d │ │ │ │ - 15486: 006a8c61 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 15486: 006a8d11 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 15487: 0038361d 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 15488: 00a36f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_8_v │ │ │ │ 15489: 00a37cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_h │ │ │ │ 15490: 004c58dd 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 15491: 00610015 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 15491: 006100c5 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 15492: 00b3f9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 15493: 00292bf5 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 15494: 00b3d50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 15495: 005d0b89 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 15496: 005eb745 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 15495: 005d0c39 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 15496: 005eb7f5 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 15497: 003cf885 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 15498: 003cf729 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 15499: 006e2989 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 15500: 0061e2d9 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 15501: 0072cd09 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 15499: 006e2a39 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 15500: 0061e389 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 15501: 0072cdb9 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 15502: 00ae4788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 15503: 00aeaec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 15504: 00607021 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 15505: 006d365d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 15506: 006342cd 76 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 15504: 006070d1 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 15505: 006d370d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 15506: 0063437d 76 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 15507: 00af8a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 15508: 00426159 348 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 15509: 00409671 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 15510: 00af5138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 15511: 005fa729 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 15511: 005fa7d9 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 15512: 004852c1 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 15513: 00a106f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 15514: 00b3e4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 15515: 00ae90e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 15516: 00a37c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_w │ │ │ │ 15517: 00b3ee34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 15518: 00b3e15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 15519: 00744c21 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 15519: 00744cd1 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 15520: 00297e45 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 15521: 009cf92c 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 15522: 00b3f6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 15523: 00aef178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 15524: 00b3f00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 15525: 00750821 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 15525: 007508d1 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 15526: 004c0021 204 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 15527: 0063b039 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 15527: 0063b0e9 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 15528: 00b1bd68 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 15529: 00af5ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 15530: 00af6378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_WORD_EVENT │ │ │ │ 15531: 00b3e420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 15532: 006c986d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 15533: 0064c639 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 15532: 006c991d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 15533: 0064c6e9 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 15534: 00536319 314 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_b │ │ │ │ - 15535: 0073e8e1 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 15535: 0073e991 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 15536: 00af54b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 15537: 00ae2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ 15538: 00536679 318 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_d │ │ │ │ - 15539: 006e4185 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 15540: 0070e245 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 15539: 006e4235 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 15540: 0070e2f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 15541: 00a0bb28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 15542: 00b3edc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ 15543: 00544f5d 314 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_h │ │ │ │ - 15544: 0063da9d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 15545: 0072dc09 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 15544: 0063db4d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 15545: 0072dcb9 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 15546: 00aef1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 15547: 00536455 270 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_h │ │ │ │ 15548: 00afa518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 15549: 0044ed39 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 15550: 00b3e6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 15551: 00a0fdac 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 15552: 00b3ea14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 15553: 004dd1a5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 15554: 00708be1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 15555: 006e5db1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 15554: 00708c91 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 15555: 006e5e61 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 15556: 00a539f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vs │ │ │ │ 15557: 002f2cd1 248 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 15558: 00b3e8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 15559: 006fcf29 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 15559: 006fcfd9 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 15560: 00a5396c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vv │ │ │ │ 15561: 00a09c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 15562: 00ae8754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 15563: 0042e919 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 15564: 002d53c5 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 15565: 00545099 336 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_w │ │ │ │ 15566: 004c2061 208 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 15567: 006ecb65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 15567: 006ecc15 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 15568: 0050d40d 14 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_misa_ext │ │ │ │ 15569: 00536565 274 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_w │ │ │ │ 15570: 002c47c1 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 15571: 00b3f408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ 15572: 00a4505c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_b │ │ │ │ - 15573: 0070d735 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 15573: 0070d7e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 15574: 00b3e42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 15575: 00a44ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_d │ │ │ │ 15576: 00b3f094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 15577: 003563e9 240 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 15578: 0071e8f9 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 15579: 006314a9 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 15580: 006a4301 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 15578: 0071e9a9 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 15579: 00631559 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 15580: 006a43b1 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 15581: 0042edd5 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 15582: 00b3d87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 15583: 002d2f51 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 15584: 00a44fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_h │ │ │ │ 15585: 00b3e11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 15586: 00aeca3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 15587: 0032d655 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 15588: 00b3d784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 15589: 006d8b89 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 15589: 006d8c39 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 15590: 00383759 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 15591: 00b3d49e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 15592: 00aec570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 15593: 00af4088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 15594: 00ae7514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 15595: 006320b1 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 15596: 005c4f41 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 15595: 00632161 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 15596: 005c4ff1 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 15597: 00b3d5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 15598: 004f25a5 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 15599: 002d496d 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 15600: 004be44d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 15601: 00537d75 482 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_b │ │ │ │ 15602: 00292cad 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 15603: 00388375 228 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ @@ -15613,61 +15613,61 @@ │ │ │ │ 15609: 00537f59 502 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_h │ │ │ │ 15610: 00b3e28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 15611: 00af6068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 15612: 00ae89f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 15613: 00af904c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 15614: 009bac08 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 15615: 002c466d 152 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 15616: 007236a9 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 15616: 00723759 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 15617: 00a44f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_w │ │ │ │ - 15618: 006fb945 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 15619: 006ba5ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 15618: 006fb9f5 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 15619: 006ba69d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 15620: 00b3eefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 15621: 00af352c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 15622: 00af8f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 15623: 002d5021 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 15624: 00442111 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 15625: 00b3def4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 15626: 00525a0d 1468 FUNC GLOBAL DEFAULT 12 helper_vle8_v │ │ │ │ 15627: 00aef2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 15628: 004cae41 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i128_chk │ │ │ │ 15629: 00538151 502 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_w │ │ │ │ 15630: 00ae3978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 15631: 00726ed5 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 15631: 00726f85 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 15632: 00b3d6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 15633: 00b3f93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 15634: 00af5cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 15635: 00af1e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 15636: 005c4405 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 15636: 005c44b5 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 15637: 00b3ec6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 15638: 00b3edf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 15639: 0041b8c9 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 15640: 006b3aad 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 15640: 006b3b5d 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 15641: 00ae5f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 15642: 00b3e820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 15643: 00272bb1 102 FUNC GLOBAL DEFAULT 12 decode_xtheadmempair │ │ │ │ 15644: 00b3f380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 15645: 00a4b77c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_b │ │ │ │ 15646: 0047ad49 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 15647: 0071441d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 15647: 007144cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 15648: 00a4b5f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_d │ │ │ │ 15649: 009b9688 64 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 15650: 00ae6a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 15651: 006cdec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 15652: 00751609 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 15653: 0070ef09 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 15654: 006bc575 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 15651: 006cdf79 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 15652: 007516b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 15653: 0070efb9 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 15654: 006bc625 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 15655: 00a51344 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_b │ │ │ │ 15656: 00b3f93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 15657: 00af716c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 15658: 00a4b6f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_h │ │ │ │ 15659: 00af3ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 15660: 00691511 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 15660: 006915c1 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 15661: 00a09bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 15662: 006ac619 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 15662: 006ac6c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 15663: 00a00010 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 15664: 00aefb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 15665: 00b3ed88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 15666: 00a512c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_h │ │ │ │ 15667: 00283f61 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 15668: 009cd3c4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 15669: 00b3e818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ @@ -15676,819 +15676,819 @@ │ │ │ │ 15672: 00af7b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 15673: 0043bfb1 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 15674: 00a104e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 15675: 00b3f04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 15676: 00ae6828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 15677: 0043ce01 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 15678: 00a0c788 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 15679: 007098bd 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 15679: 0070996d 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15680: 00b3fb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 15681: 00437a31 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15682: 00a4b674 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_w │ │ │ │ 15683: 00a3e0fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmand_mm │ │ │ │ 15684: 00488a21 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15685: 00b3e894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15686: 00542419 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_b │ │ │ │ 15687: 0049916d 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15688: 00b3d656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15689: 006165b1 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15689: 00616661 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15690: 004f2b31 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 15691: 00b3e3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15692: 00af9ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ 15693: 005424f1 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_d │ │ │ │ - 15694: 00621115 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15694: 006211c5 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15695: 00aeb5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15696: 00b3e1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15697: 00704dd5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15697: 00704e85 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15698: 00a5123c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_w │ │ │ │ 15699: 00b3d9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 15700: 004c1e99 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15701: 008393e0 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15701: 00839490 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15702: 009cd31c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15703: 00542461 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_h │ │ │ │ 15704: 002903dd 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15705: 005cf0c9 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15705: 005cf179 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15706: 00aef168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ 15707: 00ae9e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_READ_EVENT │ │ │ │ - 15708: 006e98dd 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15708: 006e998d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15709: 0044a089 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15710: 00af65c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15711: 005fbbed 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15711: 005fbc9d 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15712: 00b3dc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15713: 00431421 488 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 15714: 0043f281 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15715: 006ca8c9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15716: 006d9445 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15715: 006ca979 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15716: 006d94f5 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15717: 00af7d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15718: 0040a521 1208 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15719: 0061c8fd 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15719: 0061c9ad 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15720: 00b400b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15721: 004dd4b9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15722: 00b3f834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15723: 00b3ee5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15724: 006af7bd 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15725: 006e9ad9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15724: 006af86d 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15725: 006e9b89 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15726: 00b3f5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_EVENT_DSTATE │ │ │ │ 15727: 005424a9 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_w │ │ │ │ 15728: 00af92bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15729: 003c39d9 72 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 15730: 00b3faec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15731: 006ce795 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 15732: 006d4359 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15731: 006ce845 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15732: 006d4409 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15733: 0048bed9 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 15734: 00b3d1ea 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 15735: 003f1015 444 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 15736: 00733da1 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15737: 00682a29 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15736: 00733e51 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15737: 00682ad9 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15738: 00ae2d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15739: 0066c669 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15740: 00621145 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15739: 0066c719 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15740: 006211f5 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15741: 003af299 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15742: 00aed0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15743: 00709791 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15744: 006f489d 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15743: 00709841 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15744: 006f494d 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15745: 009cfcf0 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15746: 00b3f4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15747: 00490791 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 15748: 0072a271 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15748: 0072a321 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ 15749: 00a44c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_b │ │ │ │ - 15750: 007401f1 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 15751: 006d697d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15750: 007402a1 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15751: 006d6a2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15752: 00a44ab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_d │ │ │ │ 15753: 00b3ed42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15754: 00b3f680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15755: 003cc47d 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15756: 00b3f622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15757: 005f0b4d 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15758: 0072efb1 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15757: 005f0bfd 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15758: 0072f061 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15759: 00aeb930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15760: 003838a5 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15761: 00a44bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_h │ │ │ │ 15762: 00ae4fd0 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15763: 0042ecd5 68 FUNC GLOBAL DEFAULT 12 bql_update_status │ │ │ │ 15764: 00b3dbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15765: 00b3eb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15766: 004c14b1 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15767: 00b3db76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15768: 00b3f4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15769: 00292d61 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15770: 005f3ac1 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15770: 005f3b71 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15771: 004eda11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15772: 00af27e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15773: 004883cd 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15774: 00ae2f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15775: 006cbaf5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15775: 006cbba5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15776: 00af3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15777: 00aeeb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15778: 003cc745 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15779: 006a528d 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15780: 0087b4a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15781: 006133a5 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15782: 005eb4e9 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15779: 006a533d 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15780: 0087b550 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15781: 00613455 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15782: 005eb599 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15783: 00ae1960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15784: 0072024d 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15785: 0072486d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15786: 006e5a91 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15784: 007202fd 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15785: 0072491d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15786: 006e5b41 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15787: 00b3e652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15788: 00a44b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_w │ │ │ │ 15789: 002d432d 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15790: 006b7de5 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15791: 006aba25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15790: 006b7e95 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15791: 006abad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15792: 00b3e2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15793: 005ef17d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15794: 005eb839 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15793: 005ef22d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15794: 005eb8e9 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15795: 00aefc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15796: 00b3e718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15797: 0062626d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15797: 0062631d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15798: 002feb95 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15799: 005e7211 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15799: 005e72c1 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15800: 00aebe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15801: 00b3e3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15802: 00af58c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15803: 00b3d64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CQE_HANDLER_DSTATE │ │ │ │ 15804: 00b3ed9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15805: 00b3edfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15806: 00ae7c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15807: 00b3e976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15808: 00b3f8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15809: 00498fd9 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15810: 00ae89e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15811: 0061f7f5 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15811: 0061f8a5 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15812: 00b3f66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15813: 00af4604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 15814: 00ae622c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ 15815: 004f96e5 396 FUNC GLOBAL DEFAULT 12 riscv_rom_copy_firmware_info │ │ │ │ - 15816: 0073edb1 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15816: 0073ee61 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 15817: 004ed861 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15818: 00b3efac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15819: 00b3ec62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 15820: 00aefab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_READ_BLOCK_EVENT │ │ │ │ 15821: 00a0d2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15822: 00b3f85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15823: 00b3ed80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15824: 00af6d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 15825: 004d8089 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 15826: 00660f49 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15826: 00660ff9 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15827: 00af4be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15828: 00afa5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15829: 00487e11 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15830: 008d0cd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15830: 008d0d88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15831: 00a0f14c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15832: 00b3ec94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 15833: 0046ce3d 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15834: 00a09b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15835: 0073e8cd 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15835: 0073e97d 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15836: 00b3f45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 15837: 004eba15 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15838: 00aeace0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15839: 00b3ddb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15840: 00b4010c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15841: 00ae34e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15842: 004a7d55 72 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15843: 00a54a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_d │ │ │ │ 15844: 00ae56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15845: 00af56f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15846: 00467351 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15847: 00af6098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15848: 0072e3fd 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15848: 0072e4ad 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15849: 00b3df66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ 15850: 00a54c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_h │ │ │ │ - 15851: 00739a25 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15852: 006d83ad 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15851: 00739ad5 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15852: 006d845d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15853: 00430191 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15854: 006ce00d 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15854: 006ce0bd 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15855: 003facf1 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15856: 00af8150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15857: 006cf129 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15857: 006cf1d9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15858: 003679c5 84 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15859: 00af84b4 276 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15860: 009f2348 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15861: 00b3e544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15862: 00a004c4 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15863: 00ae8624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15864: 00b3eea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15865: 00ae53c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15866: 00af5828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15867: 00b40146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15868: 0061d5d1 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15868: 0061d681 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15869: 00b3e8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15870: 00a54968 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_s │ │ │ │ 15871: 00aea1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15872: 0051a8b9 86 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_lu │ │ │ │ - 15873: 00631d85 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15873: 00631e35 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15874: 00b3fa58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 15875: 0029db65 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15876: 00aecfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15877: 00af7368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15878: 00b3e0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15879: 00269de1 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15880: 0073ec55 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15881: 007286fd 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15880: 0073ed05 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15881: 007287ad 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15882: 00b3ddc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15883: 006b44e1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15883: 006b4591 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15884: 00ae3170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15885: 00aec4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15886: 00ae2310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15887: 00b3fa3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15888: 006b004d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15888: 006b00fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15889: 00269c59 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15890: 007107a9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15890: 00710859 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15891: 00b3d8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15892: 006cbd79 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15892: 006cbe29 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15893: 0039645d 200 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 15894: 00492251 22 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15895: 00b3d8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15896: 009be254 64 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ 15897: 004cb2d9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15898: 0037e87d 164 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15899: 006f22d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15899: 006f2385 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15900: 0036a889 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15901: 003b194d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15902: 0042dba1 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15903: 00b3deaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15904: 00367879 32 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 15905: 004471b1 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15906: 00b3d5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15907: 00b3d534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15908: 00af5038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15909: 00ae6e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15910: 00488649 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15911: 00492b59 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15912: 006f87b5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15912: 006f8865 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15913: 00ae9c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15914: 00ae7c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15915: 002af7d5 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 15916: 00b4014e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 15917: 00af8a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15918: 00ae8364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15919: 00726861 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15919: 00726911 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15920: 00ae9d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15921: 00aeab10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 15922: 00a0da18 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15923: 00b1bd78 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15924: 005d79b1 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15924: 005d7a61 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15925: 00ae27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15926: 009ccedc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15927: 006bd041 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15927: 006bd0f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15928: 00af2044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 15929: 004d82a9 124 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_routes │ │ │ │ 15930: 0043bfb9 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15931: 00ae72e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15932: 006ab395 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15933: 006e3f49 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15934: 006a89f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15935: 006a99b1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15932: 006ab445 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15933: 006e3ff9 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15934: 006a8aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15935: 006a9a61 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15936: 00b3e54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15937: 006c9261 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15937: 006c9311 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 15938: 0043a9ad 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15939: 00b3dc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15940: 004f4845 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15941: 00b3d632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15942: 006e614d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15942: 006e61fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15943: 00af84a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15944: 005ce1c1 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15944: 005ce271 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15945: 00296c5d 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15946: 0042eb19 144 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 15947: 004b69a1 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15948: 00a04960 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15949: 00b3db50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15950: 006e8c15 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15950: 006e8cc5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15951: 0055a2e5 388 FUNC GLOBAL DEFAULT 12 helper_vmnor_mm │ │ │ │ 15952: 003642b1 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15953: 00b3dc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 15954: 00b3ed0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 15955: 007025c5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15956: 0070a1e5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15957: 005f9b4d 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15955: 00702675 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15956: 0070a295 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15957: 005f9bfd 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15958: 00b3e7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15959: 00b3df70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15960: 00b3d490 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15961: 00ae4f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15962: 00af7318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15963: 003863ed 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15964: 002d60a9 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15965: 0063a6c5 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15966: 00682891 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15967: 00715985 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15965: 0063a775 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15966: 00682941 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15967: 00715a35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15968: 00336215 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15969: 004310b5 232 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15970: 00a0e150 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15971: 006d58d5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15971: 006d5985 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15972: 00aecddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15973: 0063b341 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15973: 0063b3f1 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15974: 00af8978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15975: 00b3eb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15976: 002fcb71 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15977: 00b3efb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15978: 00b3db98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15979: 002f71cd 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15980: 00af77b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15981: 00b3e3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ 15982: 00519c21 60 FUNC GLOBAL DEFAULT 12 helper_flt_d │ │ │ │ - 15983: 006f0d0d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15983: 006f0dbd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15984: 00b3f142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15985: 006f25e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15985: 006f2691 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15986: 004f3ed5 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exception_cb │ │ │ │ 15987: 0051a449 110 FUNC GLOBAL DEFAULT 12 helper_flt_h │ │ │ │ 15988: 00b3d854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15989: 0072da69 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15989: 0072db19 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ 15990: 0054e239 308 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_d │ │ │ │ - 15991: 005f4245 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15991: 005f42f5 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15992: 004dabb1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15993: 00347dd9 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 15994: 004ea4a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15995: 002f4d15 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15996: 00af95ec 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15997: 0054dffd 286 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_h │ │ │ │ 15998: 004d5d55 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15999: 00b3e7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 16000: 00b3f05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16001: 00b3f6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ 16002: 00519661 86 FUNC GLOBAL DEFAULT 12 helper_flt_s │ │ │ │ - 16003: 006fa731 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 16003: 006fa7e1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 16004: 00b3e4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 16005: 0044238d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 16006: 0046a975 644 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 16007: 005cf095 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 16007: 005cf145 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ 16008: 00476951 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 16009: 00530105 520 FUNC GLOBAL DEFAULT 12 helper_vs2r_v │ │ │ │ 16010: 00b3f3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 16011: 004940f1 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 16012: 00a48704 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_b │ │ │ │ 16013: 004da3c1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 16014: 006e2551 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 16014: 006e2601 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ 16015: 00a48578 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_d │ │ │ │ - 16016: 0060af19 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 16017: 007003ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 16016: 0060afc9 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 16017: 0070049d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 16018: 00ae2920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 16019: 00a3d07c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_b │ │ │ │ 16020: 004dcba5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 16021: 00a48680 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_h │ │ │ │ 16022: 0054e11d 284 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_w │ │ │ │ 16023: 00b3f568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 16024: 00729431 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 16025: 00745165 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 16024: 007294e1 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 16025: 00745215 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 16026: 00b3ddec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 16027: 00a09164 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 16028: 00a3cef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_d │ │ │ │ 16029: 00aecf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 16030: 00ae7358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 16031: 00af0aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 16032: 006c2549 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 16032: 006c25f9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 16033: 00af697c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 16034: 0063b2d5 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 16034: 0063b385 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 16035: 00b3dc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ 16036: 00a3cff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_h │ │ │ │ - 16037: 00633a31 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 16038: 005cdb1d 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 16039: 006e9efd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 16040: 006b0785 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 16037: 00633ae1 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 16038: 005cdbcd 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 16039: 006e9fad 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 16040: 006b0835 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 16041: 00ae22b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 16042: 002971ad 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 16043: 00b3df8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 16044: 0044d4c9 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 16045: 00a485fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_w │ │ │ │ 16046: 002bdba5 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 16047: 004e314d 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 16048: 005f8b4d 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 16049: 008d0d38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 16048: 005f8bfd 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 16049: 008d0de8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 16050: 00ae18a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 16051: 00a31afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v │ │ │ │ 16052: 00431741 152 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 16053: 004e87e1 208 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 16054: 00af0cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 16055: 00b3e836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_READ_DSTATE │ │ │ │ 16056: 00a593b8 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 16057: 00b3ddfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 16058: 0065fcbd 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 16058: 0065fd6d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ 16059: 00a3cf74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_w │ │ │ │ - 16060: 0066ffc9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 16060: 00670079 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 16061: 004a62f5 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 16062: 006ac961 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 16062: 006aca11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 16063: 00b3f910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 16064: 005ff759 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 16064: 005ff809 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 16065: 00aeeea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 16066: 00b3d4a9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ 16067: 00ae18b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 16068: 00b3f8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 16069: 0047c179 1440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 16070: 0070ed99 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 16071: 0062abe9 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 16070: 0070ee49 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 16071: 0062ac99 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 16072: 00ae3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 16073: 0043b8b9 14 FUNC GLOBAL DEFAULT 12 memory_region_enable_lockless_io │ │ │ │ 16074: 00468105 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 16075: 00ae8434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 16076: 00b3e746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 16077: 00aeff14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ 16078: 00b3e05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 16079: 00b3f1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 16080: 00728ec9 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 16081: 006f2b91 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 16082: 0063d7d1 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 16083: 005c8ce9 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 16080: 00728f79 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 16081: 006f2c41 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 16082: 0063d881 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 16083: 005c8d99 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 16084: 00b1b83c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 16085: 0038d065 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 16086: 005e0371 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 16087: 00612a61 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 16086: 005e0421 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 16087: 00612b11 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 16088: 00af6530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 16089: 00af23a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 16090: 00458085 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 16091: 00a49b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_b │ │ │ │ 16092: 00b3ed8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 16093: 00b3d5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 16094: 00b3dad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 16095: 00b3ecf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 16096: 00af14c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 16097: 00ae2d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 16098: 00519b99 66 FUNC GLOBAL DEFAULT 12 helper_fle_d │ │ │ │ 16099: 00b3dc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 16100: 00296771 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 16101: 006f73ed 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 16101: 006f749d 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 16102: 00af357c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 16103: 00a49a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_h │ │ │ │ 16104: 002be599 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 16105: 0051a361 116 FUNC GLOBAL DEFAULT 12 helper_fle_h │ │ │ │ 16106: 0038d0d5 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 16107: 005defdd 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 16107: 005df08d 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 16108: 0047edb1 200 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 16109: 00af0e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 16110: 00704a41 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 16111: 006f1d79 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 16110: 00704af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 16111: 006f1e29 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 16112: 00b3ec5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 16113: 00b3f938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 16114: 00720359 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 16114: 00720409 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 16115: 004db561 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 16116: 00ae47b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 16117: 006fd249 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 16117: 006fd2f9 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 16118: 00a048e0 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 16119: 005195a9 92 FUNC GLOBAL DEFAULT 12 helper_fle_s │ │ │ │ 16120: 00ae2a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 16121: 00a3dd60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vv │ │ │ │ 16122: 00aee588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_EVENT │ │ │ │ 16123: 00a49a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_w │ │ │ │ 16124: 00b3ecd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 16125: 005d1f65 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 16126: 005ec621 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 16125: 005d2015 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 16126: 005ec6d1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 16127: 00af6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 16128: 002f1411 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 16129: 0036799d 40 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 16130: 00af5468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 16131: 007122b1 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 16131: 00712361 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ 16132: 00a44168 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vx │ │ │ │ - 16133: 0061570d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 16133: 006157bd 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 16134: 004f08b1 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 16135: 00af83f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 16136: 007422a9 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 16136: 00742359 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 16137: 00af2dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 16138: 00b3e986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 16139: 00af5438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 16140: 00ae9be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 16141: 00b3ef22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 16142: 00490061 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 16143: 0063a06d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 16143: 0063a11d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 16144: 00b40124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 16145: 006bd105 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 16146: 006dfa31 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 16147: 006ab22d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 16145: 006bd1b5 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 16146: 006dfae1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 16147: 006ab2dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ 16148: 00a53f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm4 │ │ │ │ - 16149: 006d4c69 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 16150: 006d1e35 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 16149: 006d4d19 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 16150: 006d1ee5 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 16151: 00a54020 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm8 │ │ │ │ 16152: 00a4589c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_b │ │ │ │ 16153: 00ae5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 16154: 00b3dabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 16155: 00b3dce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 16156: 00ae7068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 16157: 0043b8c9 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 16158: 002da2a9 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 16159: 00af0d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 16160: 00af5758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 16161: 0038d42d 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 16162: 00630fad 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 16162: 0063105d 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ 16163: 00a1118c 24 OBJECT GLOBAL DEFAULT 24 riscv_misa_ext_implied_rules │ │ │ │ 16164: 00a45710 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_d │ │ │ │ - 16165: 006a9385 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 16165: 006a9435 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 16166: 00ae4394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 16167: 006eaba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 16167: 006eac59 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 16168: 00b3de9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 16169: 00af4584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ 16170: 00a45818 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_h │ │ │ │ - 16171: 007236d5 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 16171: 00723785 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 16172: 00ae21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 16173: 005e0f21 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 16173: 005e0fd1 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 16174: 00aed8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 16175: 00ae68d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ 16176: 00af966c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_EVENT │ │ │ │ - 16177: 0061cd19 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 16177: 0061cdc9 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 16178: 003f1af9 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 16179: 002e4d59 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 16180: 009cf978 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 16181: 00b3f01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 16182: 00b3e8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 16183: 00b3d46c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 16184: 006a821d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 16184: 006a82cd 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 16185: 00aeff34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 16186: 002e52e1 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 16187: 0041a095 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 16188: 00b3e1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 16189: 0072063d 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 16189: 007206ed 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 16190: 00b3eaf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 16191: 00aec90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 16192: 00af1834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 16193: 00a364b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmvr_v │ │ │ │ 16194: 002bd3b1 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 16195: 006d2031 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 16195: 006d20e1 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 16196: 00b3d820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 16197: 006cd811 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 16197: 006cd8c1 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 16198: 00a45794 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_w │ │ │ │ 16199: 00ae1990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 16200: 00af4ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 16201: 00a48f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_b │ │ │ │ 16202: 00b3ec1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 16203: 002fa121 2556 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 16204: 00457e29 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ 16205: 00a48db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_d │ │ │ │ 16206: 00af4434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 16207: 006f24f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 16207: 006f25a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 16208: 00b3d878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 16209: 005c2bf5 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 16209: 005c2ca5 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 16210: 00b4013e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 16211: 00b3dfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 16212: 00a48ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_h │ │ │ │ 16213: 00aeb540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 16214: 00af4028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 16215: 002978a9 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 16216: 00af2694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 16217: 00aebbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 16218: 00a3ea44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_b │ │ │ │ 16219: 0026a6cd 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 16220: 006adfc9 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 16220: 006ae079 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 16221: 00b3dfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 16222: 00af70bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 16223: 00a3e8b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_d │ │ │ │ 16224: 00b3db86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 16225: 00b3e686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 16226: 00525701 88 FUNC GLOBAL DEFAULT 12 helper_vlse8_v │ │ │ │ 16227: 00b3f7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPCFG_CSR_READ_DSTATE │ │ │ │ 16228: 00a0ea98 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 16229: 00633ffd 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 16229: 006340ad 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 16230: 0029caf9 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 16231: 00a3e9c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_h │ │ │ │ 16232: 00b3d1f5 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 16233: 00a59034 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 16234: 00b3f8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 16235: 00745b7d 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 16235: 00745c2d 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 16236: 00b3e32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 16237: 005dbb8d 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 16237: 005dbc3d 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 16238: 00b3e720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 16239: 003cc7b1 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 16240: 00a48e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_w │ │ │ │ 16241: 00ae3810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 16242: 00b3ea3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 16243: 004d0439 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 16244: 00aee6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_WRITE_EVENT │ │ │ │ 16245: 00af19f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 16246: 00b3f4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 16247: 00b3d794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 16248: 006b6fe1 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 16248: 006b7091 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 16249: 00328bc5 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 16250: 0061e9c9 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 16250: 0061ea79 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 16251: 00366945 580 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 16252: 00708831 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 16252: 007088e1 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 16253: 00ae6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 16254: 0071dc41 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 16254: 0071dcf1 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 16255: 00b3d5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 16256: 00457e71 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 16257: 00a51c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_itrigger_match │ │ │ │ - 16258: 006ab269 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 16258: 006ab319 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 16259: 00b3e3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 16260: 00498bb9 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 16261: 00a3e93c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_w │ │ │ │ 16262: 00b3d46a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 16263: 006c9405 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 16263: 006c94b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 16264: 00af3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 16265: 00b3d9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_READ_DSTATE │ │ │ │ 16266: 00b3ec66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 16267: 009cff20 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 16268: 006a3ebd 1092 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 16269: 0074f1d9 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 16268: 006a3f6d 1092 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 16269: 0074f289 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 16270: 00b3e7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 16271: 00a33bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_d │ │ │ │ 16272: 00ae4534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 16273: 00b3da2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 16274: 006dad5d 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 16274: 006dae0d 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 16275: 009cf59c 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 16276: 00aee798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 16277: 007270e9 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 16277: 00727199 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 16278: 009cf9cc 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 16279: 00712745 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 16280: 00614c11 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 16279: 007127f5 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 16280: 00614cc1 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 16281: 00ae6b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 16282: 0070de0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 16283: 0074e37d 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 16282: 0070debd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 16283: 0074e42d 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 16284: 00b3eff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 16285: 0073cd05 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 16285: 0073cdb5 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 16286: 00aef078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 16287: 00af362c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 16288: 00b3f3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 16289: 006f33a9 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 16289: 006f3459 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 16290: 00b3d60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 16291: 00447fe9 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 16292: 00b3f8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 16293: 00b3e17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 16294: 00a33c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_w │ │ │ │ 16295: 00b3d4a7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 16296: 004f6629 1884 FUNC GLOBAL DEFAULT 12 tdata_csr_write │ │ │ │ 16297: 004ecd61 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 16298: 0032bec1 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 16299: 004d1691 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 16300: 006d0339 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 16301: 005fadd9 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 16300: 006d03e9 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 16301: 005fae89 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ 16302: 00a321b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_d │ │ │ │ - 16303: 00615d85 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 16303: 00615e35 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 16304: 00b3f9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 16305: 00af7b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 16306: 00b3e900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_HVERSION_DSTATE │ │ │ │ 16307: 00af8c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 16308: 00b3d7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 16309: 00a322b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_h │ │ │ │ 16310: 00af7780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 16311: 00aeae10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 16312: 006ac3c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 16312: 006ac471 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 16313: 00448315 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 16314: 004f84a9 208 FUNC GLOBAL DEFAULT 12 riscv_timer_stce_changed │ │ │ │ 16315: 004ff8ad 16 FUNC GLOBAL DEFAULT 12 virt_is_iommu_sys_enabled │ │ │ │ - 16316: 006dd431 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 16316: 006dd4e1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 16317: 00492085 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 16318: 009d0868 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 16319: 003908f1 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 16320: 002d4679 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 16321: 00b3da68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 16322: 00739545 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 16322: 007395f5 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 16323: 0047149d 768 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 16324: 00b3d570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 16325: 00aeb2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 16326: 0063b2e5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 16326: 0063b395 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 16327: 00ae3a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 16328: 00367675 364 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 16329: 00b3d484 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 16330: 00af8d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 16331: 00b3d88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 16332: 009cce14 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 16333: 00aebb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 16334: 004f2285 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 16335: 00a32234 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_w │ │ │ │ - 16336: 00718be5 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 16336: 00718c95 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 16337: 002d4ce1 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 16338: 00aed6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 16339: 005dd651 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 16339: 005dd701 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 16340: 0038a621 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 16341: 00ae9350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 16342: 004dd965 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 16343: 0065d1ed 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 16344: 007353f5 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 16343: 0065d29d 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 16344: 007354a5 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 16345: 00a50d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_b │ │ │ │ 16346: 00ae2340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 16347: 006ce331 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 16348: 0061a581 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 16349: 0063ae7d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 16347: 006ce3e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 16348: 0061a631 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 16349: 0063af2d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 16350: 004ecbb1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 16351: 00a0d364 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 16352: 00ae4768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 16353: 00af3794 532 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ 16354: 00a50c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_h │ │ │ │ - 16355: 00700285 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 16355: 00700335 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 16356: 00425b89 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 16357: 006d1621 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 16357: 006d16d1 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 16358: 00aee508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 16359: 00b3f4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 16360: 00b3e116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 16361: 006de7fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 16361: 006de8ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 16362: 00af6a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 16363: 00ae1ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 16364: 009cf46c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 16365: 00ae2530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 16366: 0047197d 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 16367: 00b3ec08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ - 16368: 0066a835 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16368: 0066a8e5 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16369: 00b3ee70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16370: 0046c479 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 16371: 00a53654 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vs │ │ │ │ 16372: 004a8b01 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 16373: 00b3f93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 16374: 00a53444 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vv │ │ │ │ 16375: 003a0df1 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16376: 00aeacf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ 16377: 00a50c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_w │ │ │ │ - 16378: 006fbf45 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16378: 006fbff5 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16379: 00b3e94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16380: 005cf449 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16380: 005cf4f9 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16381: 00aeb4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16382: 003ce711 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16383: 00b3ee7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 16384: 004bfbc9 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16385: 00af724c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 16386: 00af3bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 16387: 006d7be5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 16388: 0073bc91 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 16387: 006d7c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 16388: 0073bd41 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 16389: 00b3d6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 16390: 00b3de24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 16391: 00aea200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 16392: 00af8ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 16393: 00a09cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 16394: 00ae6f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 16395: 00531221 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_b │ │ │ │ 16396: 00b3d930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 16397: 004cb1c9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 16398: 00ae7b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 16399: 00b3faaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 16400: 008d0e10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 16400: 008d0ec0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 16401: 00b3f418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 16402: 0044d709 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 16403: 00b3f450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 16404: 00b3e38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 16405: 0050e951 140 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_name │ │ │ │ 16406: 00531269 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_h │ │ │ │ - 16407: 0060df29 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 16407: 0060dfd9 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 16408: 00b3dcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 16409: 009cb0a8 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 16410: 00460e35 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 16411: 004d7d8d 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 16412: 004258ed 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 16413: 003f35e9 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 16414: 00b3d64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 16415: 006c1b61 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 16415: 006c1c11 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 16416: 00b3eb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ 16417: 00a3233c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_d │ │ │ │ - 16418: 005f457d 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 16418: 005f462d 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 16419: 00ae9920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 16420: 00b3e290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 16421: 00af6e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 16422: 00b3d722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 16423: 0042dd31 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 16424: 00aeda08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 16425: 00a32444 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_h │ │ │ │ 16426: 00b3f8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 16427: 00b3f2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 16428: 005312b1 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_w │ │ │ │ 16429: 0043a8e5 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 16430: 00ae6b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 16431: 00335b45 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 16432: 00633ac5 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 16432: 00633b75 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 16433: 00444ea9 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 16434: 0061f699 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 16434: 0061f749 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 16435: 00afa288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 16436: 00aeed88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 16437: 00480c29 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 16438: 00b3f266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 16439: 006b1be5 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 16439: 006b1c95 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 16440: 004450d9 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 16441: 006ead11 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 16441: 006eadc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 16442: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 16443: 003fa60d 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ 16444: 00ae6928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 16445: 0070b1b9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 16445: 0070b269 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 16446: 00b3f9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 16447: 00a323c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_w │ │ │ │ 16448: 002bda9d 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ 16449: 00a4a468 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_b │ │ │ │ 16450: 00540d29 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_b │ │ │ │ - 16451: 005e046d 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 16451: 005e051d 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 16452: 002a6bf9 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 16453: 00a40d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_b │ │ │ │ 16454: 0051a811 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_wu │ │ │ │ 16455: 00540e01 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_d │ │ │ │ 16456: 00b3ef2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 16457: 00464e19 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 16458: 00a40bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_d │ │ │ │ 16459: 00a4a3e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_h │ │ │ │ 16460: 004904e1 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 16461: 00a555c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_d │ │ │ │ 16462: 00a40cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_h │ │ │ │ 16463: 00b3f246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 16464: 00540d71 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_h │ │ │ │ 16465: 00aeb3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 16466: 006d4811 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 16467: 006be60d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 16466: 006d48c1 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 16467: 006be6bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ 16468: 00a5585c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_h │ │ │ │ - 16469: 0075477d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 16469: 0075482d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 16470: 00a0da9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 16471: 0043ca95 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 16472: 0073c43d 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 16472: 0073c4ed 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 16473: 002f36a9 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 16474: 00b3d74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 16475: 00aed5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 16476: 00b3ebd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 16477: 00ae4cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 16478: 00b3da54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 16479: 00b3dba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 16480: 004475f9 464 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ 16481: 00a55334 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_s │ │ │ │ 16482: 00a4a360 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_w │ │ │ │ - 16483: 006f67c9 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 16483: 006f6879 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 16484: 00a40c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_w │ │ │ │ 16485: 00540db9 72 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_w │ │ │ │ 16486: 00af0a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ 16487: 00474c91 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 16488: 004f27e5 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 16489: 00b3da12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 16490: 00af39b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ @@ -16520,188 +16520,188 @@ │ │ │ │ 16516: 004f11f9 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 16517: 00ae7ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 16518: 00af06f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 16519: 003ce0a9 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 16520: 00aecc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 16521: 00ae6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 16522: 00b3e9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 16523: 006d18ed 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 16523: 006d199d 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 16524: 00b3f218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 16525: 006f9ab5 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 16525: 006f9b65 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 16526: 004719a5 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 16527: 007265c1 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 16527: 00726671 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 16528: 00b3f318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 16529: 009cf11c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 16530: 00b3d8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 16531: 00384d89 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 16532: 006cb93d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 16533: 006ab9e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 16534: 005f93cd 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 16532: 006cb9ed 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 16533: 006aba99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 16534: 005f947d 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 16535: 00b3d8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 16536: 006c36ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 16536: 006c379d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 16537: 00b3f116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 16538: 004bbe79 7760 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 16539: 00b3f858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 16540: 00aec130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 16541: 004c401d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 16542: 0061e4e1 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 16542: 0061e591 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 16543: 00af6eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 16544: 0062a459 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 16544: 0062a509 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 16545: 002afc19 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 16546: 00b3e3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 16547: 00b3f15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 16548: 00afa528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 16549: 006a5885 144 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 16549: 006a5935 144 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 16550: 002a2c25 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 16551: 00b3e580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ 16552: 00aedb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_READ_EVENT │ │ │ │ - 16553: 005ff889 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 16553: 005ff939 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 16554: 00b3fa94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 16555: 008d0c30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 16555: 008d0ce0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 16556: 00ae5c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 16557: 00b3d489 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 16558: 006aec6d 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 16559: 005f9c81 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 16558: 006aed1d 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 16559: 005f9d31 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 16560: 00a4e350 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_h │ │ │ │ 16561: 00b3f022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 16562: 00ae95a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 16563: 0044dbf5 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 16564: 0049fe2d 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 16565: 00b3ee16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 16566: 00b3ea58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 16567: 00af4f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 16568: 00391791 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 16569: 00aef538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 16570: 00b3da66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 16571: 004930f1 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 16572: 006c81e9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 16572: 006c8299 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 16573: 00af9bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 16574: 00b3dc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 16575: 00b3e488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16576: 00af6d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 16577: 00b3f2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 16578: 006d7171 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 16578: 006d7221 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 16579: 00b3f700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 16580: 00af7730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 16581: 00b3ddb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 16582: 00af8140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 16583: 00ae3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 16584: 004346ad 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 16585: 006b6e99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 16585: 006b6f49 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 16586: 00b3de52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 16587: 00b3fb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 16588: 00a4e2cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_w │ │ │ │ 16589: 00a503cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_b │ │ │ │ 16590: 00b3d524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 16591: 00699449 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 16591: 006994f9 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 16592: 00b3f1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 16593: 00b3f9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 16594: 00ae660c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 16595: 00aeea48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 16596: 00a50348 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_h │ │ │ │ 16597: 00a429b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_d │ │ │ │ 16598: 00af17e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 16599: 00659791 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 16599: 00659841 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 16600: 004ecf25 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 16601: 00aecfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 16602: 00b3f9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16603: 00a42ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_h │ │ │ │ 16604: 00ae71a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 16605: 00ae3664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 16606: 006e5ee1 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 16606: 006e5f91 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 16607: 00543a09 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_b │ │ │ │ 16608: 00b3d8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 16609: 0073007d 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 16610: 006c06e9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 16609: 0073012d 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 16610: 006c0799 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 16611: 00b3dbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 16612: 002e4b49 228 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 16613: 00b3e1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 16614: 00a39218 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_b │ │ │ │ 16615: 00543a51 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_h │ │ │ │ - 16616: 005dbbfd 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 16616: 005dbcad 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 16617: 00a3908c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_d │ │ │ │ 16618: 00a502c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_w │ │ │ │ 16619: 00b3dbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 16620: 007244e1 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 16620: 00724591 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ 16621: 00a39194 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_h │ │ │ │ - 16622: 005e9a09 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 16622: 005e9ab9 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 16623: 00a45c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_b │ │ │ │ 16624: 00b3eebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 16625: 00a42a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_w │ │ │ │ 16626: 00393515 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 16627: 002f4dc5 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 16628: 00aeaef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TBD_EVENT │ │ │ │ 16629: 00b3d450 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 16630: 004f9f99 128 FUNC GLOBAL DEFAULT 12 riscv_numa_get_default_cpu_node_id │ │ │ │ 16631: 00b3e222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 16632: 00ae5434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 16633: 00634369 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 16633: 00634419 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 16634: 00a45bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_h │ │ │ │ 16635: 00af9704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 16636: 003ccf65 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 16637: 005e39bd 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 16637: 005e3a6d 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ 16638: 00543a99 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_w │ │ │ │ - 16639: 00620095 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 16639: 00620145 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 16640: 00b3f23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 16641: 006ca9a9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 16641: 006caa59 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 16642: 00af1fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 16643: 0040ad55 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ 16644: 004ec371 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 16645: 0042e5c1 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 16646: 004f2275 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 16647: 002afbad 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 16648: 004a64dd 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 16649: 004a82a5 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 16650: 002fcba9 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 16651: 002a19d1 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 16652: 00a39110 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_w │ │ │ │ 16653: 00559cdd 388 FUNC GLOBAL DEFAULT 12 helper_vmnand_mm │ │ │ │ 16654: 00b1d16c 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 16655: 006abd6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 16656: 00859ee4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 16655: 006abe1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 16656: 00859f94 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 16657: 0053fcd9 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_b │ │ │ │ 16658: 00422ab1 2888 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 16659: 00b3d858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 16660: 00a45b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_w │ │ │ │ 16661: 00b3d48c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 16662: 00457cb9 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 16663: 0053fdb1 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_d │ │ │ │ 16664: 00b3da7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 16665: 009cd2d4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 16666: 0053fd21 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_h │ │ │ │ 16667: 00b3f792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 16668: 00aef798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 16669: 0060b381 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 16669: 0060b431 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 16670: 00af04f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 16671: 0052b19d 484 FUNC GLOBAL DEFAULT 12 helper_vlxei64_8_v │ │ │ │ 16672: 00afa2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 16673: 00346901 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 16674: 00363d65 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 16675: 00af9814 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 16676: 00b3efe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 16677: 00af6264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 16678: 00731331 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 16678: 007313e1 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 16679: 00b3d55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 16680: 00ae8104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 16681: 00aeda58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 16682: 00b3e502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 16683: 00af5ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 16684: 0029a58d 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 16685: 008e4a20 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 16685: 008e4ad0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 16686: 00b3d638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 16687: 0053fd69 72 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_w │ │ │ │ 16688: 00b3f844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 16689: 0073f8c1 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 16689: 0073f971 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 16690: 00af34fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 16691: 00af4424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 16692: 00b3f678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 16693: 006b2325 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 16693: 006b23d5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 16694: 00b3ea08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 16695: 00273abd 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 16696: 00730311 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 16696: 007303c1 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 16697: 00b3e58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 16698: 00b3eca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 16699: 00449f61 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 16700: 00b3f2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 16701: 00b3e3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 16702: 00af5c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 16703: 00b3f190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ @@ -16716,77 +16716,77 @@ │ │ │ │ 16712: 00a0a2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 16713: 00a3aad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_b │ │ │ │ 16714: 00b3e73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 16715: 00b3e7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 16716: 00b3eb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 16717: 00a3a94c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_d │ │ │ │ 16718: 00443625 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 16719: 00696cb1 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 16719: 00696d61 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 16720: 00444e31 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 16721: 00b3ef00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 16722: 00704735 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 16722: 007047e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 16723: 00a3aa54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_h │ │ │ │ 16724: 00b3d642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 16725: 00b3f13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 16726: 0043c2c1 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 16727: 008e4a44 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 16727: 008e4af4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 16728: 004b88bd 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 16729: 00b3fa6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16730: 00b3f5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 16731: 006bc271 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 16731: 006bc321 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 16732: 0052a211 490 FUNC GLOBAL DEFAULT 12 helper_vlxei16_8_v │ │ │ │ 16733: 00529e1d 506 FUNC GLOBAL DEFAULT 12 helper_vlxei8_32_v │ │ │ │ 16734: 00af6570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 16735: 00af92fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 16736: 00ae1b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 16737: 0070316d 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 16738: 006e69f5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 16737: 0070321d 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 16738: 006e6aa5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 16739: 00ae3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 16740: 00470c0d 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 16741: 00b3f4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16742: 00b3df0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 16743: 005c9f95 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 16744: 0069681d 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 16743: 005ca045 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 16744: 006968cd 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 16745: 00ae1b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 16746: 002a780d 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ 16747: 00a3a9d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_w │ │ │ │ - 16748: 006fed65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16748: 006fee15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16749: 00b3e286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16750: 00b3d92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16751: 00434741 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16752: 00b3f564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16753: 00af6c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 16754: 002c2969 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16755: 00af354c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16756: 00698ca1 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16757: 0072eaf9 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16756: 00698d51 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16757: 0072eba9 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16758: 00af356c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16759: 0062c0c9 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16759: 0062c179 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16760: 00b3f3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16761: 006d15dd 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16761: 006d168d 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ 16762: 009f64e8 100 OBJECT GLOBAL DEFAULT 21 riscv_tcg_ops │ │ │ │ - 16763: 00616c5d 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 16763: 00616d0d 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 16764: 004e8bf9 26 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16765: 0042464d 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16766: 006326f9 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16766: 006327a9 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16767: 00ae61cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16768: 00a08bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16769: 0032cae1 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16770: 00b3e062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16771: 00540ff9 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_b │ │ │ │ 16772: 00451f29 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16773: 00aeb310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16774: 00af0564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 16775: 00a36e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_32_v │ │ │ │ 16776: 004e9d4d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16777: 006bd32d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16777: 006bd3dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16778: 0046730d 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 16779: 007206a5 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16779: 00720755 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ 16780: 00541041 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_h │ │ │ │ - 16781: 006f2e8d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16781: 006f2f3d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16782: 00a08378 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16783: 004f2565 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16784: 00ae2240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16785: 00b3dfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16786: 00af0b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 16787: 009cf4b4 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 16788: 004906f1 160 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ @@ -16804,75 +16804,75 @@ │ │ │ │ 16800: 00b3e046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16801: 00ae7368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16802: 00af03e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 16803: 00541089 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_w │ │ │ │ 16804: 00af27c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16805: 00ae4514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16806: 00ae2cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16807: 006ead4d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16807: 006eadfd 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16808: 0038b28d 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 16809: 006f1fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 16809: 006f2079 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 16810: 00ae7208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16811: 006f5b51 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16811: 006f5c01 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16812: 00aed50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16813: 00af1d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16814: 006ff4c1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16814: 006ff571 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16815: 00aea070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16816: 00b3e9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16817: 00b3d920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 16818: 00518cd5 42 FUNC GLOBAL DEFAULT 12 helper_fmadd_d │ │ │ │ 16819: 00a40934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_b │ │ │ │ - 16820: 0060fd15 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16820: 0060fdc5 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16821: 00538d1d 488 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_b │ │ │ │ 16822: 00a407a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_d │ │ │ │ 16823: 0046a319 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16824: 002d58a5 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16825: 005392f9 508 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_d │ │ │ │ 16826: 00518d01 194 FUNC GLOBAL DEFAULT 12 helper_fmadd_h │ │ │ │ 16827: 00ae41c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16828: 0038f96d 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16829: 00a408b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_h │ │ │ │ 16830: 002a5461 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16831: 00ae4174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16832: 00538f05 508 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_h │ │ │ │ 16833: 004dcac9 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 16834: 006cde45 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16835: 0063b16d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16834: 006cdef5 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16835: 0063b21d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16836: 004dd125 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16837: 00af70ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16838: 00aeaa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 16839: 006d81fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 16839: 006d82ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 16840: 00b3f734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 16841: 00ae657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ 16842: 00518c55 126 FUNC GLOBAL DEFAULT 12 helper_fmadd_s │ │ │ │ - 16843: 006e0a5d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16843: 006e0b0d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16844: 003fb035 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16845: 0050d431 216 FUNC GLOBAL DEFAULT 12 satp_mode_str │ │ │ │ 16846: 0032fc99 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16847: 00aeb710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16848: 00a4082c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_w │ │ │ │ 16849: 00539101 504 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_w │ │ │ │ 16850: 00460bb1 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16851: 00b3dd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16852: 00ae3520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16853: 004905c5 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16854: 00a0be40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16855: 00af9198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16856: 005fe0b1 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16856: 005fe161 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16857: 00af7f98 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16858: 00431f7d 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16859: 00b3daf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16860: 006d76bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16861: 005e2a09 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16860: 006d776d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16861: 005e2ab9 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 16862: 00af01a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 16863: 00612d0d 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16863: 00612dbd 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16864: 00af1dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16865: 00b3d4a8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 16866: 002b8391 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16867: 006ac7f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16867: 006ac8a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16868: 00a37094 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse16_v │ │ │ │ 16869: 00a43ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_b │ │ │ │ 16870: 004be419 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16871: 00a43928 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_d │ │ │ │ 16872: 00ae5f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16873: 00af9600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16874: 004d4625 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ @@ -16888,73 +16888,73 @@ │ │ │ │ 16884: 004d49b1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16885: 00a3bc60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_h │ │ │ │ 16886: 00b3e5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16887: 00af3bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16888: 00ae3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 16889: 004bf075 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16890: 00b3eb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16891: 0071e631 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16891: 0071e6e1 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16892: 00434465 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16893: 00af9a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 16894: 00ae56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16895: 00ae9e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16896: 00b3fbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16897: 00b3e9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16898: 00ae8704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 16899: 00b3f5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_QWORD_DSTATE │ │ │ │ 16900: 004d4955 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16901: 00a439ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_w │ │ │ │ 16902: 00af2f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16903: 0039354d 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16904: 00b4012c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16905: 005ec721 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16905: 005ec7d1 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16906: 00ae616c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 16907: 004cb0b9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16908: 00ae2ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16909: 00a3bbdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_w │ │ │ │ 16910: 003648bd 272 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16911: 00b3e474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16912: 005f31f1 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 16913: 005c2a8d 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16914: 006ae2a1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16912: 005f32a1 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16913: 005c2b3d 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 16914: 006ae351 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16915: 00af8ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16916: 00519b29 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_d │ │ │ │ 16917: 004d8131 84 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_msi_route │ │ │ │ 16918: 002f362d 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16919: 004877dd 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16920: 00720435 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16920: 007204e5 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16921: 0051a97d 94 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_h │ │ │ │ 16922: 004dd435 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 16923: 005c06b9 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 16923: 005c0769 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ 16924: 00a44e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_b │ │ │ │ - 16925: 006b8f01 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16925: 006b8fb1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16926: 00342101 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16927: 00aeb900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16928: 00b3f75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16929: 00a44cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_d │ │ │ │ 16930: 005198a5 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_l │ │ │ │ 16931: 00ae8424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16932: 00ae4848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 16933: 00a44dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_h │ │ │ │ 16934: 00b3e8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_DSTATE │ │ │ │ - 16935: 005f43a1 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16935: 005f4451 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16936: 00b3e016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16937: 00b1c044 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16938: 00b3ec26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ 16939: 00b3eaec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16940: 0038ab25 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16941: 00ae9660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16942: 0051982d 58 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_w │ │ │ │ 16943: 00aefaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16944: 00b3ddc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16945: 00b3f310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16946: 00701c7d 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16946: 00701d2d 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16947: 0038a80d 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16948: 004a6981 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16949: 005e5435 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16949: 005e54e5 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16950: 00a44d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_w │ │ │ │ 16951: 00a47dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_h │ │ │ │ 16952: 0026a16d 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16953: 00ae1860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16954: 00af4394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16955: 002d0e79 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ 16956: 004d52b1 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ @@ -16964,38 +16964,38 @@ │ │ │ │ 16960: 00b3e3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16961: 00b3dc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16962: 00b3e51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16963: 00b3eafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 16964: 004d6a25 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 16965: 00437c55 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ 16966: 00a47d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_w │ │ │ │ - 16967: 005db219 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16967: 005db2c9 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16968: 00a10148 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16969: 00b3e7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16970: 00ae87f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16971: 003f040d 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 16972: 00b3eaf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16973: 00a0c890 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 16974: 00af2c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 16975: 0073d775 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16975: 0073d825 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16976: 00b3e2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16977: 00b3d752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16978: 00643219 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16978: 006432c9 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16979: 00aeb560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16980: 00ae1774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16981: 00b3f95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 16982: 002e92f9 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 16983: 00aedbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_EVENT │ │ │ │ 16984: 004d7069 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 16985: 009c9e60 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnamesh │ │ │ │ - 16986: 006a9245 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16986: 006a92f5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16987: 004d289d 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 16988: 00b3f7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ 16989: 004a8095 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ - 16990: 006a4999 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16990: 006a4a49 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16991: 0040974d 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16992: 00a327e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_b │ │ │ │ 16993: 00ae5b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16994: 0049281d 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16995: 00b3d658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16996: 00aedb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_EVENT │ │ │ │ 16997: 00ae3310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ @@ -17007,457 +17007,457 @@ │ │ │ │ 17003: 00b3e51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 17004: 00b3f4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 17005: 0038bd61 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 17006: 003564d9 120 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ 17007: 004c13e1 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 17008: 00b3e3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 17009: 00ae9540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 17010: 006b84c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 17011: 00698bb1 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 17012: 00743351 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 17010: 006b8579 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 17011: 00698c61 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 17012: 00743401 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 17013: 00ae4dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 17014: 00ae6df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 17015: 0087b4e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 17015: 0087b594 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 17016: 00ae9b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 17017: 006c2951 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 17017: 006c2a01 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 17018: 00b3d838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 17019: 004190f9 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 17020: 00696235 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 17021: 0087b4dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 17020: 006962e5 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 17021: 0087b58c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 17022: 0051aa35 50 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_h │ │ │ │ 17023: 00a374b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_16_v │ │ │ │ 17024: 00a326d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_w │ │ │ │ 17025: 003ca905 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 17026: 00b3eedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 17027: 00a590b4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 17028: 006f0b71 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 17028: 006f0c21 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 17029: 00519da9 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_l │ │ │ │ 17030: 00af5708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 17031: 00ae5f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 17032: 00ae2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 17033: 00b3f5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 17034: 004c2365 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 17035: 0052d8cd 84 FUNC GLOBAL DEFAULT 12 helper_vle8ff_v │ │ │ │ - 17036: 006b38c5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 17036: 006b3975 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 17037: 002e930d 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 17038: 00b3eca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 17039: 00b3eb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ 17040: 00a4cc1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_d │ │ │ │ - 17041: 006b2b11 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 17041: 006b2bc1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ 17042: 00519b69 32 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_s │ │ │ │ - 17043: 00718c1d 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 17043: 00718ccd 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 17044: 00af18f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 17045: 006b1901 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 17045: 006b19b1 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 17046: 00b3e658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 17047: 0054af11 326 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_d │ │ │ │ 17048: 00b3ecfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 17049: 00af32ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 17050: 00b3de82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 17051: 00a4cd24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_h │ │ │ │ 17052: 00519d89 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_w │ │ │ │ 17053: 00b3df60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 17054: 0041fab9 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 17055: 0054acc1 296 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_h │ │ │ │ 17056: 00b4006f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_hest_c │ │ │ │ 17057: 00b3dcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 17058: 007504ed 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 17058: 0075059d 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 17059: 00b3f6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 17060: 0041b575 164 FUNC GLOBAL DEFAULT 12 audio_be_by_name │ │ │ │ 17061: 00af8ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 17062: 00b3f85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 17063: 00ae1c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 17064: 00a590c0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 17065: 004423d1 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 17066: 00b400ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 17067: 00af9a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 17068: 004dd761 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 17069: 00b3d488 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 17070: 006f900d 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 17071: 0074ef91 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 17070: 006f90bd 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 17071: 0074f041 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 17072: 00a4cca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_w │ │ │ │ - 17073: 006f98a1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 17073: 006f9951 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 17074: 00b3f226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 17075: 00af929c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 17076: 00b3f36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 17077: 0054ade9 294 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_w │ │ │ │ 17078: 00b3de0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 17079: 00ae4ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 17080: 00b3f962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ - 17081: 006dd1e9 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 17081: 006dd299 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 17082: 00300219 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 17083: 004a9259 216 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ 17084: 004ead1d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 17085: 00b3f5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 17086: 00af3a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 17087: 00ae6b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 17088: 00ae7b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 17089: 00491ad1 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 17090: 00b3d7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 17091: 003f55c9 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 17092: 00704591 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 17093: 0063d8e1 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 17092: 00704641 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 17093: 0063d991 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 17094: 00a102d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 17095: 00af0654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 17096: 00ae44f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 17097: 00b3d6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 17098: 002962c1 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 17099: 00af6d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 17100: 00b3eddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 17101: 00b3e1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 17102: 00af1594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 17103: 00b3d46d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 17104: 00b3d7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 17105: 00b3d4a1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 17106: 004eab89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 17107: 005e5439 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 17107: 005e54e9 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ 17108: 00a519f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsmi │ │ │ │ - 17109: 005db389 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 17109: 005db439 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 17110: 009cf0dc 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 17111: 002c8d41 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 17112: 00af61a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 17113: 006eaaf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 17114: 008e4a94 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 17113: 006eaba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 17114: 008e4b44 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ 17115: 00544cd9 316 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_h │ │ │ │ - 17116: 0073a53d 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 17116: 0073a5ed 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 17117: 00ae8bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 17118: 006f15c5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 17119: 005f9b9d 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 17118: 006f1675 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 17119: 005f9c4d 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 17120: 00b3e12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 17121: 00af319c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 17122: 00b3dc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 17123: 00aea080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 17124: 00b3dd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ 17125: 00518b79 220 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode_chkfrm │ │ │ │ 17126: 00272a11 188 FUNC GLOBAL DEFAULT 12 decode_xtheadfmemidx │ │ │ │ - 17127: 006c6d0d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 17127: 006c6dbd 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 17128: 00af2504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 17129: 0064c8c1 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 17129: 0064c971 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 17130: 00aee758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 17131: 0046d009 120 FUNC GLOBAL DEFAULT 12 migrate_can_snapshot │ │ │ │ 17132: 00b3dc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 17133: 0038d075 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 17134: 0074f579 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 17135: 00704a7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 17134: 0074f629 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 17135: 00704b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 17136: 00544e15 326 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_w │ │ │ │ 17137: 00b3d4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 17138: 006fee19 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 17139: 006ff815 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 17140: 006b918d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 17138: 006feec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 17139: 006ff8c5 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 17140: 006b923d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 17141: 00ae6e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 17142: 00ae2890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 17143: 0048bd9d 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 17144: 00b3f4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 17145: 00af5bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 17146: 00af8110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 17147: 00367559 32 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ 17148: 0047395d 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 17149: 00ae16b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 17150: 00b3ebce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 17151: 0044f745 204 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 17152: 007121ed 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 17152: 0071229d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 17153: 00b3d7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 17154: 00b3e708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 17155: 00b3da2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 17156: 00b3f7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 17157: 004d6001 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 17158: 00731001 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 17159: 0073bef5 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 17160: 00695ced 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 17158: 007310b1 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 17159: 0073bfa5 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 17160: 00695d9d 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 17161: 0045e2bd 200 FUNC GLOBAL DEFAULT 12 cpr_exec_unpersist_state │ │ │ │ 17162: 00b3f50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 17163: 00aeeb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 17164: 0070d511 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 17164: 0070d5c1 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 17165: 0046d981 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 17166: 002d9875 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 17167: 008d0e28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 17167: 008d0ed8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 17168: 009d02fc 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 17169: 004f9b2d 24 FUNC GLOBAL DEFAULT 12 riscv_socket_count │ │ │ │ 17170: 00af0adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 17171: 006e5b21 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 17171: 006e5bd1 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 17172: 00aef6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 17173: 00ae7108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 17174: 00aefb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 17175: 00444635 216 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 17176: 00b3ee36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 17177: 007170a5 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 17177: 00717155 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 17178: 00ae95c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 17179: 004c0a71 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 17180: 00b3e484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 17181: 00ae9790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 17182: 00b3e3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 17183: 008395e4 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 17184: 00700375 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 17183: 00839694 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 17184: 00700425 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 17185: 002a31ad 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ - 17186: 005cfbd1 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ + 17186: 005cfc81 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ 17187: 00ae1950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 17188: 004a7435 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 17189: 0047e151 336 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 17190: 00b3f780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 17191: 002a2fa9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 17192: 004ee495 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 17193: 00559fdd 386 FUNC GLOBAL DEFAULT 12 helper_vmxor_mm │ │ │ │ 17194: 00b3eb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 17195: 00aeb980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 17196: 00aeeac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 17197: 00b3d824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 17198: 00a0d88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 17199: 00af098c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 17200: 00af7b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 17201: 006b2189 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 17202: 006ef769 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 17201: 006b2239 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 17202: 006ef819 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 17203: 00b3eb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 17204: 005524b9 486 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_d │ │ │ │ 17205: 004f231d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 17206: 00b3ea82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 17207: 00b3eb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 17208: 003cc559 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 17209: 005c82d1 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 17209: 005c8381 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ 17210: 0055209d 522 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_h │ │ │ │ - 17211: 0063b9f1 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 17211: 0063baa1 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 17212: 00af1574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 17213: 00b3db5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 17214: 00b3d67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 17215: 005dbb95 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 17215: 005dbc45 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 17216: 00af332c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 17217: 00af9510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 17218: 00ae9890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 17219: 00af4574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 17220: 00723165 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 17220: 00723215 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 17221: 00b3e256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 17222: 00b3dc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 17223: 00b3f822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 17224: 00642c3d 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 17224: 00642ced 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 17225: 0029b01d 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ 17226: 005522a9 526 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_w │ │ │ │ - 17227: 006a460d 424 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 17227: 006a46bd 424 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 17228: 00b3d408 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ 17229: 00476c71 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 17230: 006ac475 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 17230: 006ac525 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 17231: 00b3db84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 17232: 0063ee09 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 17232: 0063eeb9 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 17233: 00b3db34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 17234: 0047b7b5 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 17235: 00b3e64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 17236: 003f0905 288 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 17237: 006e3a81 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 17238: 007287f9 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 17237: 006e3b31 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 17238: 007288a9 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 17239: 00b3d7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 17240: 00a5901c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 17241: 005cd2c9 336 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 17242: 006ef829 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 17243: 0071d91d 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 17241: 005cd379 336 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 17242: 006ef8d9 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 17243: 0071d9cd 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 17244: 00aed45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 17245: 00aeccec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 17246: 00ae8b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 17247: 006dcf51 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 17248: 006e2f25 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 17249: 005c5005 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 17247: 006dd001 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 17248: 006e2fd5 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 17249: 005c50b5 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 17250: 00b3f52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 17251: 00b3d456 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 17252: 00492239 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 17253: 0060f225 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 17253: 0060f2d5 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 17254: 00af4e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 17255: 004dbb11 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 17256: 00af5ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 17257: 00af8d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 17258: 00b3f50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 17259: 00ae2810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 17260: 00b3f92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 17261: 00aed13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 17262: 00aea230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 17263: 00709845 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 17263: 007098f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 17264: 00b3f476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 17265: 003cda05 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 17266: 00aee6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 17267: 00b3e230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_READ_DSTATE │ │ │ │ 17268: 00b3ed90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 17269: 004dc3a5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 17270: 00b3d57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 17271: 00af6fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 17272: 00b3e618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 17273: 0063b4cd 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 17273: 0063b57d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 17274: 00458431 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 17275: 00b3d52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 17276: 00afa418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 17277: 00b3eb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 17278: 006f2db5 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 17279: 006dd949 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 17278: 006f2e65 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 17279: 006dd9f9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 17280: 00ae3370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 17281: 00aef8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 17282: 00ae64cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 17283: 00b3f1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 17284: 00b3e028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 17285: 00b3df32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 17286: 00403aad 120 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 17287: 00273961 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 17288: 00ae8744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 17289: 003b1955 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 17290: 003922c1 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 17291: 00344ef9 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 17292: 00738ac1 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 17292: 00738b71 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 17293: 009d00e8 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 17294: 00415a09 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 17295: 00b3e0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 17296: 00b3ddc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ 17297: 00473901 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 17298: 00b3d780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 17299: 005fe8a9 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 17300: 006a4555 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 17301: 006c9fe9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 17302: 006ebe51 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 17299: 005fe959 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 17300: 006a4605 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 17301: 006ca099 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 17302: 006ebf01 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 17303: 00a08ab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 17304: 00b3e07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 17305: 006d3c55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 17305: 006d3d05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 17306: 00ae4ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 17307: 00aee6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_READ_EVENT │ │ │ │ 17308: 00b3ef3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 17309: 00ae2dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 17310: 00377099 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 17311: 00b3f926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 17312: 00aecd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 17313: 004c55d5 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 17314: 00b3fa10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 17315: 00b3d50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 17316: 006261e5 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 17316: 00626295 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 17317: 00367b1d 60 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 17318: 00b3d680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 17319: 00a0bec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 17320: 0052afb1 492 FUNC GLOBAL DEFAULT 12 helper_vlxei32_64_v │ │ │ │ - 17321: 00673fd9 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 17321: 00674089 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 17322: 004166ed 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 17323: 00ae4e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 17324: 00af2034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 17325: 003980d1 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 17326: 00aeb280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 17327: 00a08270 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 17328: 00b3f474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 17329: 00af0edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 17330: 00b3d70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 17331: 006b748d 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 17331: 006b753d 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 17332: 00af5588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 17333: 00295d41 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 17334: 004cafa9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 17335: 00b3eb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 17336: 005ddcd5 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 17337: 005d1f05 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 17338: 006ad02d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 17339: 006d7c99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 17340: 00673f39 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 17336: 005ddd85 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 17337: 005d1fb5 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 17338: 006ad0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 17339: 006d7d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 17340: 00673fe9 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 17341: 00af0624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 17342: 00b3ef12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 17343: 00295281 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 17344: 006ac169 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 17344: 006ac219 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 17345: 00b3d91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 17346: 00b3ea04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 17347: 00af64d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 17348: 006a0065 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 17349: 006abf89 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 17348: 006a0115 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 17349: 006ac039 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 17350: 0051c9dd 60 FUNC GLOBAL DEFAULT 12 helper_ssamoswap_disabled │ │ │ │ 17351: 00b3f448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 17352: 00ae2190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 17353: 00b3ecc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 17354: 008d0d80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 17355: 00733425 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 17354: 008d0e30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 17355: 007334d5 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 17356: 002c9ea1 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 17357: 003316ad 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 17358: 002734d1 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 17359: 0046fd85 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 17360: 00b3db38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 17361: 006e9369 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 17361: 006e9419 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 17362: 00af73b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 17363: 006ad0a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 17363: 006ad155 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 17364: 00b3df1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 17365: 00b3e252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 17366: 002f18dd 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 17367: 0087b508 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 17367: 0087b5b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 17368: 003823fd 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 17369: 002fa031 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 17370: 0044375d 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 17371: 00aee7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 17372: 00af9b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 17373: 00b3edba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 17374: 00296f39 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 17375: 002fa091 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 17376: 009d0560 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 17377: 006fdb91 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 17377: 006fdc41 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 17378: 00540471 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_b │ │ │ │ 17379: 003f3635 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 17380: 00b3e930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 17381: 00385491 140 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 17382: 002be391 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 17383: 00ae2060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 17384: 00b3f3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 17385: 00ae3260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 17386: 005404b9 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_h │ │ │ │ 17387: 00b3f820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 17388: 00af0604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ 17389: 004f6fa9 104 FUNC GLOBAL DEFAULT 12 riscv_trigger_realize │ │ │ │ - 17390: 006f5291 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 17391: 008e4a10 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 17390: 006f5341 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 17391: 008e4ac0 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 17392: 003f1575 424 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 17393: 00615c61 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 17393: 00615d11 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 17394: 00aee998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 17395: 006d7771 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 17395: 006d7821 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 17396: 00b3eb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 17397: 00b3f2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 17398: 00706a6d 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 17398: 00706b1d 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 17399: 00492561 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 17400: 00af72e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_FLUSH_EVENT │ │ │ │ 17401: 00b3d6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 17402: 00b3e244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 17403: 00ae56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 17404: 00aeb2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 17405: 004a776d 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 17406: 00af5488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 17407: 00af60d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ 17408: 00540501 72 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_w │ │ │ │ - 17409: 00626035 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 17409: 006260e5 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 17410: 00b3eaa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 17411: 00b3e5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 17412: 00ae72d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 17413: 006cacc9 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 17414: 0072dc15 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 17415: 006a7d79 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 17413: 006cad79 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 17414: 0072dcc5 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 17415: 006a7e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 17416: 0047f7e5 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 17417: 005aab9d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 17418: 00701501 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 17417: 005aac4d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 17418: 007015b1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 17419: 00b3e338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 17420: 00af27b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 17421: 00aea2c0 1792 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 17422: 009cba70 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 17423: 00af923c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 17424: 00b3eefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 17425: 006afa6d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 17425: 006afb1d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 17426: 00aed834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 17427: 00b3f92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 17428: 0063beb9 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 17428: 0063bf69 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 17429: 00a547dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_d │ │ │ │ - 17430: 006f2f71 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 17430: 006f3021 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 17431: 00ae6b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 17432: 006d5b05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 17432: 006d5bb5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 17433: 00af9ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 17434: 00a52868 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_h │ │ │ │ 17435: 00432251 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 17436: 00b3dbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 17437: 00295329 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 17438: 00af7b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 17439: 002b3661 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 17440: 006c2379 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 17440: 006c2429 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 17441: 00a01080 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 17442: 00369d5d 44 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 17443: 00b3e2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 17444: 0072f6b9 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 17444: 0072f769 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 17445: 00b3f25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 17446: 00ae6798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 17447: 005e2bf5 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 17448: 007111bd 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 17449: 006ded39 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 17447: 005e2ca5 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 17448: 0071126d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 17449: 006dede9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 17450: 00ae5254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 17451: 003ce4d1 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 17452: 008e4a3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 17452: 008e4aec 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 17453: 00afa0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 17454: 00b3f2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 17455: 00a529f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_s │ │ │ │ 17456: 00af42b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 17457: 00283db5 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 17458: 0091cc38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 17459: 00b3f7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ @@ -17465,78 +17465,78 @@ │ │ │ │ 17461: 003c1f5d 120 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ 17462: 0043bdc1 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 17463: 00a0a898 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 17464: 00ae9ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 17465: 00b3e382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 17466: 00aeac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 17467: 00af1eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 17468: 0060fcad 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 17468: 0060fd5d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 17469: 00531731 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_b │ │ │ │ 17470: 0042e8f5 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 17471: 004df375 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 17472: 00656d0d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 17472: 00656dbd 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 17473: 0038bb99 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 17474: 00afa2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 17475: 009cf5c8 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 17476: 006d67ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 17476: 006d685d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 17477: 00ae3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 17478: 00531779 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_h │ │ │ │ 17479: 00af15f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 17480: 00a112bc 0x20000 OBJECT GLOBAL DEFAULT 24 csr_ops │ │ │ │ 17481: 00b3d910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 17482: 00ae8074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 17483: 0070d209 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 17483: 0070d2b9 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 17484: 00399045 136 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 17485: 006984f5 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 17486: 006fe1f1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 17485: 006985a5 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 17486: 006fe2a1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 17487: 00ae7534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 17488: 0041d9d9 308 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 17489: 00b1ae60 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 17490: 00a33860 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf8_d │ │ │ │ 17491: 00b3f506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 17492: 007019a1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 17492: 00701a51 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 17493: 00b3e55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 17494: 00728325 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 17494: 007283d5 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 17495: 00451e35 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 17496: 00b40080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 17497: 005317c1 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_w │ │ │ │ 17498: 004edf3d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 17499: 00af7b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 17500: 006e1ce9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 17500: 006e1d99 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 17501: 004e981d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 17502: 00b3d760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 17503: 00473691 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 17504: 00b3df0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 17505: 00734981 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 17505: 00734a31 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 17506: 00b3f34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 17507: 00666061 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 17508: 00685131 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 17507: 00666111 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 17508: 006851e1 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 17509: 00af6510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 17510: 006ad20d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 17511: 005faa39 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 17510: 006ad2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 17511: 005faae9 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 17512: 00af9ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 17513: 00b3dc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 17514: 005e62d9 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 17514: 005e6389 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 17515: 00ae3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ 17516: 0054decd 304 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_d │ │ │ │ - 17517: 005e6189 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 17517: 005e6239 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 17518: 00b3e700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 17519: 00a06488 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 17520: 006b73c9 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 17520: 006b7479 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 17521: 004cb9c1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ 17522: 0054dc95 284 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_h │ │ │ │ - 17523: 005f5f51 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 17523: 005f6001 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 17524: 004f29a5 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 17525: 00af9cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 17526: 003bb681 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 17527: 004464a5 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 17528: 00ae9c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 17529: 00356cad 300 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 17530: 002f7565 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 17531: 006a9869 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 17531: 006a9919 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 17532: 002f7659 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 17533: 00b3fba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 17534: 00b3e6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 17535: 004e21c5 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 17536: 00a35b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs4r_v │ │ │ │ 17537: 00b3faee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 17538: 00aef7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ @@ -17546,238 +17546,238 @@ │ │ │ │ 17542: 00437c81 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 17543: 004f9b45 110 FUNC GLOBAL DEFAULT 12 riscv_socket_first_hartid │ │ │ │ 17544: 00b3ecf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 17545: 0054ddb1 284 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_w │ │ │ │ 17546: 00af1714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 17547: 00af2fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 17548: 00b3eb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 17549: 005ee06d 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 17549: 005ee11d 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 17550: 00385e99 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 17551: 00434609 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 17552: 004efe39 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 17553: 00ae9bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 17554: 0071294d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 17554: 007129fd 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 17555: 00b3fb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 17556: 00af4ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 17557: 00a0a814 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 17558: 00b3e320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 17559: 00aeae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_COMPLETE_EVENT │ │ │ │ 17560: 00b3e288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 17561: 00b3e4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ 17562: 005287c1 1716 FUNC GLOBAL DEFAULT 12 helper_vse64_v │ │ │ │ - 17563: 006fc619 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 17564: 00732f95 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 17563: 006fc6c9 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 17564: 00733045 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 17565: 009d0154 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 17566: 00b3dc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 17567: 00269e49 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ - 17568: 005a1fd9 300 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ + 17568: 005a2089 300 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ 17569: 00b3e48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 17570: 006b1a95 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 17571: 006d76f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 17570: 006b1b45 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 17571: 006d77a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 17572: 003f41fd 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 17573: 00ae3480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 17574: 002a5655 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 17575: 004a3259 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 17576: 005dc41d 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 17576: 005dc4cd 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 17577: 00b3e940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 17578: 0038b551 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 17579: 00af5e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 17580: 00aeec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 17581: 00ae21f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 17582: 00ae8574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 17583: 00af24f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 17584: 006106e1 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 17584: 00610791 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 17585: 00b3e5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 17586: 0061e06d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 17586: 0061e11d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 17587: 00af7338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 17588: 004cabc9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 17589: 00746439 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 17590: 007001d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 17589: 007464e9 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 17590: 00700281 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 17591: 00b3ebd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 17592: 00af6c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 17593: 00b3f1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 17594: 00727eb1 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 17594: 00727f61 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 17595: 00ae9cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 17596: 0045e291 44 FUNC GLOBAL DEFAULT 12 cpr_exec_has_state │ │ │ │ 17597: 00ae56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 17598: 006ff3d9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 17598: 006ff489 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 17599: 002953d1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 17600: 00afa328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 17601: 007086fd 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 17601: 007087ad 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 17602: 00af9af4 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 17603: 00aedc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_FLT_EVENT │ │ │ │ 17604: 00b3fb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 17605: 002d8419 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 17606: 00b3e3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 17607: 004a5fe5 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 17608: 00b3d8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 17609: 00afa538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 17610: 0073c391 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 17610: 0073c441 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 17611: 00518b31 72 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode │ │ │ │ 17612: 00ae4648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 17613: 00b3e2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ 17614: 00aeaee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_EVENT │ │ │ │ - 17615: 006366e9 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 17616: 007085d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 17615: 00636799 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 17616: 00708681 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 17617: 00b3ef2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 17618: 0072d87d 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 17619: 0070a3c9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 17618: 0072d92d 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 17619: 0070a479 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 17620: 00a3f074 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_b │ │ │ │ - 17621: 0063b2dd 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 17621: 0063b38d 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 17622: 00a3eee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_d │ │ │ │ 17623: 00b3e7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 17624: 00b3e7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 17625: 00af6b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 17626: 00b3f41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 17627: 00a3eff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_h │ │ │ │ - 17628: 006c91e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 17628: 006c9299 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 17629: 00b4009e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 17630: 006ec785 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 17630: 006ec835 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 17631: 00b3f376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 17632: 00714bf9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 17632: 00714ca9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 17633: 00b3e3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 17634: 00af3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 17635: 006f3ae5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 17635: 006f3b95 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 17636: 004e9091 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 17637: 00b3e45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ 17638: 0051b259 232 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_write_register │ │ │ │ - 17639: 00744bb5 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 17639: 00744c65 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 17640: 00b3e282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 17641: 00b3f4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 17642: 00aef7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 17643: 0039257d 38 FUNC GLOBAL DEFAULT 12 pcie_pri_get_req_alloc │ │ │ │ 17644: 00b3f674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 17645: 00ae20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 17646: 006d7735 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 17647: 005f5b71 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 17646: 006d77e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 17647: 005f5c21 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 17648: 0041e18d 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 17649: 002f1185 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 17650: 00703c0d 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 17650: 00703cbd 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 17651: 003bbbf5 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 17652: 00a3ef6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_w │ │ │ │ 17653: 00b3e620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 17654: 00b3f7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 17655: 00afa588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 17656: 00b3ea18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 17657: 006c990d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 17658: 00631809 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 17657: 006c99bd 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 17658: 006318b9 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 17659: 004646c9 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 17660: 005a6285 332 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ + 17660: 005a6335 332 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ 17661: 00ae4274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 17662: 0067401d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 17662: 006740cd 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 17663: 004d6705 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 17664: 005a6135 336 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ - 17665: 005e4e49 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 17664: 005a61e5 336 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ + 17665: 005e4ef9 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 17666: 003222f1 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 17667: 005e11c5 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 17667: 005e1275 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 17668: 00af7590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 17669: 002c8cc5 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 17670: 00b3e614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 17671: 004f2321 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 17672: 0072cdb1 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 17672: 0072ce61 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ 17673: 00a31448 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16_v │ │ │ │ - 17674: 005f92fd 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 17674: 005f93ad 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 17675: 00294d11 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 17676: 00b3d8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 17677: 003cf7e9 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 17678: 002af2d5 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 17679: 00b3ee60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 17680: 00af9b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 17681: 00b40154 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 17682: 00b3e20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 17683: 00af60e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 17684: 0028eadd 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 17685: 005ce225 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 17686: 0071da9d 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 17687: 006b8dc9 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 17685: 005ce2d5 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 17686: 0071db4d 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 17687: 006b8e79 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 17688: 00ae3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 17689: 00ae29ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 17690: 002f4d69 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 17691: 006171e1 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 17692: 006b6c3d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 17691: 00617291 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 17692: 006b6ced 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 17693: 00aeba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 17694: 006828e5 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 17694: 00682995 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 17695: 00b3d474 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 17696: 00aeafa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 17697: 00b3df5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 17698: 00ae1754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 17699: 004d4c01 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 17700: 00a0a790 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 17701: 0029cbbd 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 17702: 00ae7674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 17703: 00b3f5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 17704: 0063a53d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 17704: 0063a5ed 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 17705: 00b3e97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 17706: 00b3ef9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 17707: 00b3f6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 17708: 00b3ecea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ 17709: 00442711 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 17710: 00b3dc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 17711: 00ae3ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 17712: 00ae9fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 17713: 00b3e010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 17714: 005a38c1 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ + 17714: 005a3971 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ 17715: 004d4f49 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ - 17716: 005a3999 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ + 17716: 005a3a49 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ 17717: 00b3e654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 17718: 00b3f728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 17719: 004d50bd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 17720: 00ae4cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 17721: 006974f5 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 17721: 006975a5 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 17722: 004f3f71 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ - 17723: 005a3909 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ + 17723: 005a39b9 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ 17724: 00af304c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 17725: 00aebc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 17726: 00af309c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 17727: 00ae31e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 17728: 0032bd19 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 17729: 00b3fb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 17730: 00b3e260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 17731: 00b3e322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 17732: 00b3eda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 17733: 00632831 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 17733: 006328e1 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 17734: 00af9b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 17735: 0029884d 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 17736: 00af83d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 17737: 00aee8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 17738: 00b3e7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ - 17739: 005a3951 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ + 17739: 005a3a01 72 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ 17740: 00a0e6fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 17741: 005e0c15 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 17741: 005e0cc5 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 17742: 00ae4564 196 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 17743: 009d6ef8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 17744: 00b3efbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 17745: 00af1da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 17746: 00b3f08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 17747: 00b3ee26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 17748: 009cfcc0 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 17749: 00b3def2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 17750: 00b3db8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 17751: 00b3e860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_DSTATE │ │ │ │ 17752: 004a9a11 5912 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 17753: 00aefb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 17754: 00af41b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 17755: 0073a639 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 17755: 0073a6e9 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 17756: 00aec330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 17757: 00aef1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 17758: 00ae3420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 17759: 00b3daa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 17760: 0047a385 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 17761: 004d7d29 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 17762: 002e9321 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 17763: 00ae2030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 17764: 0029c85d 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ 17765: 00473511 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 17766: 002e9339 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 17767: 006c0939 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 17767: 006c09e9 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 17768: 00b3f616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 17769: 00b3dc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17770: 00b3dbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17771: 00b3ebb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17772: 0071e08d 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17772: 0071e13d 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17773: 00b3d4c1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17774: 00ae6adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17775: 00aec94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17776: 004521a1 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17777: 00b3e9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17778: 00b3d478 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 17779: 00525911 88 FUNC GLOBAL DEFAULT 12 helper_vsse32_v │ │ │ │ @@ -17786,35 +17786,35 @@ │ │ │ │ 17782: 00a04aa0 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17783: 00ae71f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17784: 00ae7fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17785: 00ae93c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17786: 00b3d5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17787: 00aecd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17788: 00b3fa88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17789: 0060e0fd 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17789: 0060e1ad 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17790: 002fa039 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17791: 005ebc55 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17792: 005e2bb1 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17791: 005ebd05 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17792: 005e2c61 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 17793: 0026aa55 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 17794: 006bcb95 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 17795: 006312ed 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17794: 006bcc45 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17795: 0063139d 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17796: 00ae8a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17797: 00af9d60 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17798: 00a3e390 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnor_mm │ │ │ │ 17799: 00b3d758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17800: 005cf665 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17800: 005cf715 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17801: 00b3f872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17802: 0052d4ed 504 FUNC GLOBAL DEFAULT 12 helper_vsxei64_32_v │ │ │ │ 17803: 00a3ee64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_b │ │ │ │ 17804: 00a3ecd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_d │ │ │ │ 17805: 002d06a9 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17806: 006c8fcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17806: 006c907d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17807: 00a3ede0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_h │ │ │ │ 17808: 0044d85d 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 17809: 0070e58d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17809: 0070e63d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17810: 00b3fb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17811: 002d0965 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17812: 004de299 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17813: 00b3f00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17814: 00b3faa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17815: 00b3df20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 17816: 00ae2a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -17828,108 +17828,108 @@ │ │ │ │ 17824: 00390611 420 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 17825: 004a4b3d 156 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 17826: 00af5128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17827: 00af4bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17828: 00b40110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17829: 00b3d84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 17830: 0042d8f5 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 17831: 0073e5d9 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17831: 0073e689 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17832: 00293ae9 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17833: 006eb8cd 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17833: 006eb97d 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 17834: 004378d1 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17835: 00af7550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17836: 00af7520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17837: 002d5589 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17838: 00aebc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17839: 00b3f9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17840: 002973c5 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17841: 009d6f70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 17842: 006959e1 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17843: 0061293d 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 17844: 006c2189 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17845: 006d99d1 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17842: 00695a91 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17843: 006129ed 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17844: 006c2239 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17845: 006d9a81 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17846: 00b3e5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17847: 00af6234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 17848: 004eb3e5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17849: 00b3d578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17850: 00a07b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ 17851: 00aedc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_EVENT │ │ │ │ - 17852: 006ace89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17852: 006acf39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17853: 00af1844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17854: 0072f1ed 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17854: 0072f29d 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17855: 00b3eb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17856: 006c9621 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17856: 006c96d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 17857: 00b3eb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_READ_BLOCK_DSTATE │ │ │ │ 17858: 004448e1 820 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17859: 00a006a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17860: 004efc2d 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 17861: 009cfd44 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17862: 006c6fc5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17862: 006c7075 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17863: 00a0a91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17864: 00b3e1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17865: 00ae22a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17866: 004f286d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17867: 00b3dc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17868: 00b3fb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17869: 00b3e6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17870: 0071dc91 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17870: 0071dd41 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17871: 00432151 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17872: 002d17fd 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17873: 00322c21 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17874: 004d7cc5 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 17875: 002c4665 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 17876: 006acc31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 17877: 00745b6d 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17876: 006acce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17877: 00745c1d 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17878: 00aeb030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17879: 00737c71 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17879: 00737d21 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17880: 00af7e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17881: 005e53a1 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17881: 005e5451 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17882: 00b3ee74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17883: 003cdca5 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17884: 002fe94d 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17885: 0033d715 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17886: 006eb199 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17886: 006eb249 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17887: 00aec4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17888: 00aeb210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17889: 005e5291 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17889: 005e5341 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17890: 00aeadf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 17891: 004a84ed 66 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 17892: 00afa658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17893: 0043b859 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17894: 00b3dc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ 17895: 004f5aed 224 FUNC GLOBAL DEFAULT 12 mseccfg_csr_write │ │ │ │ - 17896: 00619edd 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17897: 006fa179 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17896: 00619f8d 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17897: 006fa229 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17898: 00356779 372 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17899: 00aeb420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 17900: 002d9899 2 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17901: 00b3f41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17902: 00296821 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ 17903: 00b3e91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_WRITE_DSTATE │ │ │ │ 17904: 00473679 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 17905: 004ebd71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17906: 00ae3390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17907: 005f3721 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17907: 005f37d1 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17908: 00a4a2dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_b │ │ │ │ 17909: 00af32dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17910: 00ae5e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17911: 00723275 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17911: 00723325 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 17912: 004e22a5 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 17913: 006429d5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17913: 00642a85 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17914: 00b4007a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17915: 00704055 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17915: 00704105 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17916: 00b3e448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17917: 00ae33f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17918: 00b3df64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17919: 00a4a258 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_h │ │ │ │ 17920: 00af59e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17921: 00b3f876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17922: 00631365 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17922: 00631415 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17923: 00af57c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17924: 006ab40d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17924: 006ab4bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17925: 00b3fae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17926: 004dbca1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17927: 00b3e8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17928: 00b3df44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17929: 00afac70 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17930: 00b3f4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ 17931: 002c2391 92 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ @@ -17938,110 +17938,110 @@ │ │ │ │ 17934: 00ae27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17935: 0050d509 164 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_name │ │ │ │ 17936: 00b3e140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17937: 00af350c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17938: 00a0905c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17939: 00480459 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17940: 00b3de38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17941: 0071daa1 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17942: 006ed871 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17941: 0071db51 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17942: 006ed921 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17943: 00a4a1d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_w │ │ │ │ 17944: 00aed36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17945: 00af4d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17946: 00b3dd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17947: 00b3d684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17948: 004dc541 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 17949: 004ebba9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17950: 00b3d6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17951: 002ef25d 248 FUNC GLOBAL DEFAULT 12 htif_symbol_callback │ │ │ │ 17952: 00a0d3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17953: 00af8dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17954: 0060f3d1 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17954: 0060f481 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 17955: 004437c1 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17956: 00af33fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17957: 00aef2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 17958: 005cfa01 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17958: 005cfab1 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17959: 00b3dcbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17960: 002fc87d 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17961: 00ae7f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 17962: 004d4ccd 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17963: 00b3dcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17964: 0060bf79 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17964: 0060c029 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17965: 00b3e428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17966: 00706049 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17966: 007060f9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 17967: 004d93a1 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17968: 00b3ec10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 17969: 00ae5fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17970: 00a08924 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17971: 00ae4fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17972: 00aef868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17973: 00b3ed3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17974: 00a31760 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlm_v │ │ │ │ 17975: 004d4f8d 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17976: 00b3d5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17977: 004f2855 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 17978: 004d5121 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17979: 00aea020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17980: 0073e3c5 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17980: 0073e475 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17981: 00af9988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 17982: 00ae60ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17983: 00b3fa5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17984: 00b3f23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17985: 00b3f000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17986: 006c01ad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17986: 006c025d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17987: 00ae42b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17988: 00705571 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17988: 00705621 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17989: 00aeaba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17990: 0055e1c9 274 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_d │ │ │ │ 17991: 0044470d 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17992: 004e2c09 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 17993: 00a080e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17994: 00b3dc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17995: 00ae63fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17996: 00af8f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17997: 00a47c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_h │ │ │ │ 17998: 004ec66d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17999: 00af0864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 18000: 00af89b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 18001: 006e3299 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 18001: 006e3349 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 18002: 003f96ad 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 18003: 00744295 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 18003: 00744345 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 18004: 00af3ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 18005: 006f5d81 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 18005: 006f5e31 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 18006: 005198e5 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_lu │ │ │ │ - 18007: 006ac8e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 18007: 006ac999 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 18008: 009cebf4 1020 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 18009: 00aef598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 18010: 00b3e7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 18011: 00ae8804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 18012: 0029fa55 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 18013: 0071328d 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 18013: 0071333d 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 18014: 004eef41 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 18015: 00af721c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 18016: 00af0dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 18017: 006acf3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 18017: 006acfed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 18018: 00b3e5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 18019: 002d38a9 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 18020: 004f2441 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 18021: 00ae9590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 18022: 002da299 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 18023: 00b3ebac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 18024: 00a32654 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_x_f_v_h │ │ │ │ 18025: 00b3f916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 18026: 00b3f98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 18027: 00ae7328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 18028: 00633ab5 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 18028: 00633b65 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 18029: 00a47bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_w │ │ │ │ 18030: 0055e0ad 284 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_w │ │ │ │ 18031: 00aed804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 18032: 006a869d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 18032: 006a874d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 18033: 00b3f862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 18034: 006ed549 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 18034: 006ed5f9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 18035: 0042f1a5 116 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 18036: 005f9b45 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 18036: 005f9bf5 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 18037: 0051b81d 132 FUNC GLOBAL DEFAULT 12 riscv_raise_exception │ │ │ │ 18038: 00a3bce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_d │ │ │ │ 18039: 00af0ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 18040: 00b3e8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 18041: 00ae647c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 18042: 00a3bdec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_h │ │ │ │ 18043: 00b3f99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ @@ -18050,83 +18050,83 @@ │ │ │ │ 18046: 00af50c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 18047: 00345d69 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 18048: 00b3e5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 18049: 00b3d5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 18050: 00550161 484 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_d │ │ │ │ 18051: 00347c45 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 18052: 00ae64ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_EVENT │ │ │ │ - 18053: 00703bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 18053: 00703c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 18054: 0054fd4d 520 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_h │ │ │ │ 18055: 002f099d 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 18056: 00aea130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 18057: 0029f0a1 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 18058: 00a3bd68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_w │ │ │ │ 18059: 00a0db20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 18060: 00529435 1536 FUNC GLOBAL DEFAULT 12 helper_vsm_v │ │ │ │ 18061: 004d7f51 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 18062: 00443195 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 18063: 0042dfdd 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 18064: 00af1c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 18065: 00722dd1 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 18065: 00722e81 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 18066: 00b3de2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 18067: 00af2e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 18068: 0041d211 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 18069: 00b3efc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 18070: 006e517d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 18070: 006e522d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 18071: 0054ff55 524 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_w │ │ │ │ 18072: 004d4149 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 18073: 006ac5a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 18074: 0061d6d9 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 18073: 006ac651 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 18074: 0061d789 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 18075: 00b3f9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 18076: 00344a99 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 18077: 00b3ee24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ 18078: 0052f5c5 480 FUNC GLOBAL DEFAULT 12 helper_vl8re8_v │ │ │ │ - 18079: 006e2641 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 18080: 006b3b71 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 18079: 006e26f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 18080: 006b3c21 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 18081: 00af55d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 18082: 00b3f7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 18083: 00ae2f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 18084: 00632d7d 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 18084: 00632e2d 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 18085: 00283e4d 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 18086: 00aeedc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 18087: 00af0904 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 18088: 003f532d 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 18089: 006a857d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 18089: 006a862d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 18090: 00ae1880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 18091: 00af3e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ 18092: 00b3e36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TFD_DSTATE │ │ │ │ - 18093: 006c7f25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 18093: 006c7fd5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 18094: 00af4f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 18095: 00b3d5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 18096: 005f5f1d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 18096: 005f5fcd 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 18097: 00b3dd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 18098: 00a3c83c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_b │ │ │ │ 18099: 0046dd65 152 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 18100: 00a0e258 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 18101: 00543199 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_b │ │ │ │ 18102: 00a3c6b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_d │ │ │ │ - 18103: 006e2731 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 18103: 006e27e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 18104: 00b3d934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 18105: 00b3d9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 18106: 00543271 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_d │ │ │ │ 18107: 00b3e8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 18108: 0046c2c5 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 18109: 00a3c7b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_h │ │ │ │ 18110: 005431e1 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_h │ │ │ │ - 18111: 005a5bb1 76 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ + 18111: 005a5c61 76 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ 18112: 002a67a9 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 18113: 00aeea78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 18114: 002ff85d 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 18115: 00b3ed52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 18116: 00ae42e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 18117: 00a0dc28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 18118: 002c2805 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 18119: 00628e49 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 18119: 00628ef9 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 18120: 00af74f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 18121: 00756641 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 18121: 007566f1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 18122: 00af25e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 18123: 0038a6c9 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 18124: 00b3e312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 18125: 00b3e97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 18126: 00b3d546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 18127: 00a3c734 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_w │ │ │ │ 18128: 00b3e120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ @@ -18136,193 +18136,193 @@ │ │ │ │ 18132: 00ae6738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 18133: 0044923d 2364 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 18134: 0034eced 744 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 18135: 004e812d 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 18136: 00b3d8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 18137: 00af3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 18138: 00b3eef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 18139: 0070e0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 18140: 006c8edd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 18141: 00727e79 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 18142: 006eaa7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 18139: 0070e151 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 18140: 006c8f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 18141: 00727f29 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 18142: 006eab2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 18143: 00af5dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 18144: 00388b6d 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 18145: 00b3e92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 18146: 006b0b39 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 18147: 006acd99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 18146: 006b0be9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 18147: 006ace49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 18148: 00aeb1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 18149: 00b3e266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 18150: 006da901 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 18151: 006ce529 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 18150: 006da9b1 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 18151: 006ce5d9 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 18152: 00b3ed20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 18153: 002f1c5d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 18154: 00b3e572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 18155: 00b3f9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 18156: 005cf1e9 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 18156: 005cf299 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 18157: 004ab211 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 18158: 00b3f710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 18159: 00b3d756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 18160: 00b3e1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 18161: 00af4324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 18162: 003921f9 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 18163: 0063bc69 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 18164: 006cbe55 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 18163: 0063bd19 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 18164: 006cbf05 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 18165: 004ba0b9 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 18166: 00b3d53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 18167: 004ba0c1 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 18168: 00b3e83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 18169: 00aef298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 18170: 00397ff9 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 18171: 004ba0ed 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 18172: 002941e1 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 18173: 00b3edf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 18174: 004ba159 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 18175: 004ba1c9 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 18176: 006d8149 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 18176: 006d81f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 18177: 00b3f242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 18178: 009be294 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ 18179: 004ba23d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 18180: 00b3e50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 18181: 004ba2b5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 18182: 004be351 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 18183: 006d5fb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 18183: 006d6065 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 18184: 004ba331 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 18185: 00393051 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 18186: 004bbe0d 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 18187: 00ae7fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 18188: 00470d79 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 18189: 0046c081 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 18190: 00aed28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 18191: 00298d99 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 18192: 0047c065 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 18193: 004eb4bd 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 18194: 006f089d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 18194: 006f094d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 18195: 00b3f8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 18196: 004d4c61 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 18197: 00b3d58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 18198: 00615e45 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 18198: 00615ef5 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 18199: 00b3da82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 18200: 004ca1a1 16 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 18201: 00b3da88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 18202: 00464191 368 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 18203: 00425411 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 18204: 00b3dfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 18205: 00b3f2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 18206: 00328819 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 18207: 00af52c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 18208: 00b3dd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 18209: 006ab2a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 18209: 006ab355 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 18210: 00411a69 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 18211: 00b3d7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 18212: 00af54c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 18213: 00ae3830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 18214: 00af691c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 18215: 007007dd 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 18216: 005ec5dd 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 18217: 00710f79 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 18218: 00723d69 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 18215: 0070088d 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 18216: 005ec68d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 18217: 00711029 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 18218: 00723e19 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 18219: 00b3d6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 18220: 00633f85 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 18220: 00634035 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 18221: 00541671 152 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_b │ │ │ │ 18222: 00b3f794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 18223: 006f23c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 18223: 006f2475 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 18224: 0038b10d 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 18225: 00a4d87c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_d │ │ │ │ 18226: 00541811 138 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_d │ │ │ │ 18227: 00ae3674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 18228: 006a30f5 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 18229: 0072a3bd 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 18230: 007237cd 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 18228: 006a31a5 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 18229: 0072a46d 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 18230: 0072387d 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 18231: 00af4c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 18232: 00ae7228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 18233: 007239f9 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 18233: 00723aa9 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 18234: 00a4d984 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_h │ │ │ │ 18235: 00541709 130 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_h │ │ │ │ 18236: 00a05604 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 18237: 00554895 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_h │ │ │ │ 18238: 00af1974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 18239: 006d4e01 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 18239: 006d4eb1 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 18240: 004c18b5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 18241: 004ddbf1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 18242: 00ae6b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 18243: 003677e9 34 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 18244: 00634ca5 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 18244: 00634d55 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 18245: 00ae7f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 18246: 006abed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 18246: 006abf85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 18247: 002c2a59 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 18248: 00af91c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 18249: 00b3e0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 18250: 00b3d868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 18251: 00af55f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 18252: 00ae5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 18253: 002b3359 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 18254: 002f1cbd 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 18255: 006c5735 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 18255: 006c57e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 18256: 00ae9220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 18257: 00336dcd 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 18258: 00af5998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 18259: 00b3da3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ 18260: 005549a9 302 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_w │ │ │ │ - 18261: 006a87bd 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 18261: 006a886d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 18262: 0054178d 130 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_w │ │ │ │ 18263: 00a4d900 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_w │ │ │ │ 18264: 002982b1 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 18265: 003cc355 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 18266: 005ea3dd 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 18266: 005ea48d 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 18267: 00b3e18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 18268: 006cf6f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 18268: 006cf7a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 18269: 00a56648 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ds │ │ │ │ 18270: 00b3dea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 18271: 004d3545 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 18272: 00a06e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 18273: 00ae9e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_HANDLE_CMD_EVENT │ │ │ │ 18274: 00b1b848 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 18275: 00b3f47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 18276: 00367999 4 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 18277: 0048062d 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 18278: 00294299 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 18279: 00aef768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 18280: 005bd71d 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 18281: 00633605 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 18280: 005bd7cd 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 18281: 006336b5 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 18282: 00af9640 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 18283: 00b3e3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 18284: 00b3e194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 18285: 0071e53d 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 18285: 0071e5ed 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 18286: 00b3f540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 18287: 00af9148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 18288: 00af6328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_DWORD_EVENT │ │ │ │ 18289: 00b3df10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 18290: 00a06824 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 18291: 00a33548 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_d │ │ │ │ 18292: 004f23f5 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 18293: 005f57cd 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 18293: 005f587d 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 18294: 004b9715 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 18295: 00751a7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 18296: 0087b504 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 18295: 00751b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 18296: 0087b5b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 18297: 00a33650 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_h │ │ │ │ 18298: 002c8bbd 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 18299: 00b3d4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 18300: 00ae358c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 18301: 006dd0d1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 18301: 006dd181 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 18302: 00af7dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 18303: 00739649 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 18304: 0073af25 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 18303: 007396f9 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 18304: 0073afd5 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 18305: 00b3dee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 18306: 00af87f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 18307: 00721ded 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 18307: 00721e9d 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 18308: 00b3f0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ 18309: 00a36ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_8_v │ │ │ │ - 18310: 0070ebcd 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 18310: 0070ec7d 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 18311: 00b3d7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 18312: 00b3daee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 18313: 006ac385 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 18313: 006ac435 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 18314: 009d0468 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 18315: 00aef7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 18316: 005f35e9 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 18317: 0063af15 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 18316: 005f3699 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 18317: 0063afc5 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 18318: 00a335cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_w │ │ │ │ 18319: 00af65b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 18320: 00a566cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64es │ │ │ │ 18321: 00ae9210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 18322: 00aeaa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 18323: 0038816d 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 18324: 00446049 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ @@ -18333,82 +18333,82 @@ │ │ │ │ 18329: 00ae73c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 18330: 0047af91 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 18331: 00aef238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 18332: 00b3d54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 18333: 00517681 52 FUNC GLOBAL DEFAULT 12 riscv_get_csr_ops │ │ │ │ 18334: 00284a21 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 18335: 004dde79 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 18336: 0074ed7d 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 18337: 006eac99 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 18336: 0074ee2d 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 18337: 006ead49 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 18338: 003c387d 156 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 18339: 00b3e238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 18340: 00718c2d 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 18340: 00718cdd 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 18341: 00af7ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 18342: 00b3e3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 18343: 00b3eb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 18344: 009cfa80 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 18345: 006ba8a1 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 18346: 006260a9 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 18347: 0064c1b1 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 18345: 006ba951 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 18346: 00626159 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 18347: 0064c261 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 18348: 00ae3ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 18349: 00296369 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 18350: 004d06d1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 18351: 00659ead 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 18351: 00659f5d 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ 18352: 004f8f01 96 FUNC GLOBAL DEFAULT 12 riscv_is_32bit │ │ │ │ - 18353: 006ef59d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 18353: 006ef64d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 18354: 00ae7dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 18355: 009cfacc 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 18356: 004f3d45 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 18357: 00681fe9 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 18358: 005e79b9 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 18359: 005ce1d1 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 18357: 00682099 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 18358: 005e7a69 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 18359: 005ce281 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 18360: 00aed18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 18361: 0055560d 274 FUNC GLOBAL DEFAULT 12 helper_vfwcvtbf16_f_f_v │ │ │ │ 18362: 00a06dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 18363: 00b3e494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 18364: 00b3d552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 18365: 00af316c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 18366: 00b3dfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 18367: 00ae2d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 18368: 00af8234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 18369: 003e3361 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 18370: 00ae4ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 18371: 0044228d 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 18372: 003f11e5 244 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 18373: 005db485 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 18373: 005db535 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 18374: 00b3e054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 18375: 00b3e990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 18376: 00b3f9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 18377: 00670049 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 18377: 006700f9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 18378: 00af1f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 18379: 00425d3d 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 18380: 00aed39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 18381: 00aef158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 18382: 00b3dd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 18383: 0028de91 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 18384: 0065fa6d 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 18385: 0073bbfd 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 18384: 0065fb1d 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 18385: 0073bcad 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 18386: 00a067a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 18387: 00ae9fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 18388: 0046c3d5 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 18389: 0072d9c9 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 18389: 0072da79 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 18390: 002d3045 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 18391: 0062a8bd 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 18392: 006f688d 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 18391: 0062a96d 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 18392: 006f693d 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 18393: 00386145 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 18394: 004eb061 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 18395: 00b3f1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 18396: 002c41d9 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 18397: 00b3d63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 18398: 00b3f3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 18399: 00b3db4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 18400: 00b3f6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 18401: 00ae74e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 18402: 00af333c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 18403: 006cfd25 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 18403: 006cfdd5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 18404: 0038f5a1 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 18405: 00336cb9 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 18406: 00a4568c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_b │ │ │ │ 18407: 00b3ded6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 18408: 00af8808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 18409: 00b3e988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 18410: 00a45500 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_d │ │ │ │ @@ -18417,569 +18417,569 @@ │ │ │ │ 18413: 00b3e2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 18414: 00b4008e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 18415: 00ae54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 18416: 00a45608 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_h │ │ │ │ 18417: 00af6460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 18418: 00ae2cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 18419: 00ae7158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 18420: 006d7e01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 18420: 006d7eb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 18421: 004d35a9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 18422: 00b3e26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 18423: 002a6c85 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 18424: 00b3d6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 18425: 00b3e236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 18426: 00ae8384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ 18427: 00a36c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_16_v │ │ │ │ - 18428: 005c0521 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 18428: 005c05d1 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ 18429: 00a4d3d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_d │ │ │ │ - 18430: 006d8795 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 18430: 006d8845 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 18431: 0029434d 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 18432: 002c2fc1 2040 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 18433: 00af7308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 18434: 004eaea9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 18435: 006bf439 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 18436: 006ff589 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 18435: 006bf4e9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 18436: 006ff639 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 18437: 00391465 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 18438: 00af7cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 18439: 00a4d4e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_h │ │ │ │ 18440: 00a0d46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 18441: 00557e51 264 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_b │ │ │ │ 18442: 00af06d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 18443: 00a45584 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_w │ │ │ │ 18444: 004a99c9 72 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible_init │ │ │ │ 18445: 00558155 278 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_d │ │ │ │ 18446: 00b3dd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 18447: 0074f599 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 18447: 0074f649 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 18448: 00b3d668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 18449: 006a7ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 18449: 006a7f91 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 18450: 00296d51 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 18451: 006f270d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 18451: 006f27bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 18452: 00557f59 256 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_h │ │ │ │ 18453: 00af4da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 18454: 00296411 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 18455: 00b3fb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 18456: 006cfec5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 18456: 006cff75 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 18457: 00b3e020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 18458: 00af8494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 18459: 00a4d45c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_w │ │ │ │ 18460: 00b3e0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 18461: 004f3ab5 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 18462: 006d798d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 18462: 006d7a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 18463: 00384f2d 124 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 18464: 003dbfc1 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 18465: 00b3eadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 18466: 006beab1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 18466: 006beb61 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 18467: 00b3f398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 18468: 00b3d9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 18469: 00aec340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 18470: 00ae4bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 18471: 00558059 252 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_w │ │ │ │ 18472: 00553a4d 246 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_d │ │ │ │ 18473: 00b3dc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 18474: 00b3e170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 18475: 006db159 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 18475: 006db209 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 18476: 00b3e038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 18477: 00b3d8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 18478: 003f4d29 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 18479: 00b3da64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 18480: 00553815 284 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_h │ │ │ │ 18481: 00b3e7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 18482: 00321e29 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 18483: 00b3f9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 18484: 006d52d5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 18484: 006d5385 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 18485: 00aeb860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 18486: 00b3ddde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 18487: 006ce8ed 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 18488: 006ef8e5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 18487: 006ce99d 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 18488: 006ef995 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 18489: 00aeac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 18490: 00ae2320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 18491: 0038347d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 18492: 006f8cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 18493: 00722011 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 18492: 006f8dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 18493: 007220c1 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 18494: 004de159 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 18495: 005de93d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 18495: 005de9ed 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 18496: 00aecbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 18497: 00732195 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 18497: 00732245 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 18498: 00a46604 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_d │ │ │ │ 18499: 004625a9 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 18500: 002d16d1 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 18501: 00553931 284 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_w │ │ │ │ 18502: 00b3eee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 18503: 00af2124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 18504: 0054ab75 330 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_d │ │ │ │ 18505: 00af6028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 18506: 00af6680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 18507: 00a4670c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_h │ │ │ │ - 18508: 005b4159 644 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ + 18508: 005b4209 644 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ 18509: 00b3eef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 18510: 00b3fa06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 18511: 0054a92d 290 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_h │ │ │ │ 18512: 00b3e056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 18513: 00aed15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 18514: 00a56438 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64im │ │ │ │ 18515: 00af5e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 18516: 006a7e69 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 18516: 006a7f19 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 18517: 004a0fa9 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 18518: 003673f5 168 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 18519: 00691915 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 18520: 006c8079 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 18519: 006919c5 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 18520: 006c8129 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 18521: 00a06d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 18522: 00af7f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 18523: 00af7f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 18524: 00aea0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 18525: 00ae8b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 18526: 00a46688 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_w │ │ │ │ 18527: 00b3e19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ 18528: 0054aa51 290 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_w │ │ │ │ - 18529: 005e0d81 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 18530: 0074fe35 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 18529: 005e0e31 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 18530: 0074fee5 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 18531: 004d70f1 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 18532: 0039fd9d 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 18533: 00b3e060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 18534: 002a5c39 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 18535: 00af36e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 18536: 00a0671c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 18537: 003f6149 948 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 18538: 006ac03d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 18538: 006ac0ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 18539: 00369ced 40 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 18540: 0060fd6d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 18540: 0060fe1d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 18541: 00af9968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 18542: 002972b9 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 18543: 00b3dd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 18544: 00519869 58 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_wu │ │ │ │ - 18545: 0071e6d1 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 18546: 0073a249 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 18545: 0071e781 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 18546: 0073a2f9 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 18547: 003b1939 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 18548: 00aebe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 18549: 00af1a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 18550: 002d4849 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 18551: 00aedc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_EVENT │ │ │ │ 18552: 00a0dba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 18553: 0083978c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 18554: 00733bcd 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 18553: 0083983c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 18554: 00733c7d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 18555: 00af00c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 18556: 003674a1 4 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 18557: 00af1e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 18558: 00ae5cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 18559: 003c7b75 1084 FUNC GLOBAL DEFAULT 12 qmp_query_firmware_log │ │ │ │ 18560: 00ae4ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 18561: 00aefc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 18562: 0051c129 308 FUNC GLOBAL DEFAULT 12 helper_mnret │ │ │ │ 18563: 00ae651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 18564: 00af4264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 18565: 00aefc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 18566: 00756591 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 18566: 00756641 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 18567: 00af802c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 18568: 0070e551 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 18568: 0070e601 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 18569: 004171e9 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 18570: 00af348c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 18571: 00aeefe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 18572: 00b3f26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 18573: 00b3d586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 18574: 00b3d9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 18575: 00a0c914 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 18576: 006edac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 18577: 006b1019 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 18576: 006edb79 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 18577: 006b10c9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 18578: 00af728c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 18579: 009cf7bc 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 18580: 00ae8814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ 18581: 00913eec 72 OBJECT GLOBAL DEFAULT 21 ventana_opcode_data │ │ │ │ 18582: 00532a09 438 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_b │ │ │ │ - 18583: 006d7ef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 18583: 006d7fa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 18584: 005106d1 244 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_phys_page_debug │ │ │ │ 18585: 00a0e2dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 18586: 003287f5 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ 18587: 00532f15 480 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_d │ │ │ │ - 18588: 00707509 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 18588: 007075b9 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 18589: 00b3e328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 18590: 00aecc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 18591: 00532bc1 436 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_h │ │ │ │ 18592: 002964b9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 18593: 00a05b5c 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 18594: 00b3e71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 18595: 00b3d78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 18596: 006cba19 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 18596: 006cbac9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 18597: 004a3cd1 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 18598: 00ae3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 18599: 00b3eb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 18600: 006a994d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 18600: 006a99fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 18601: 00b3e89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 18602: 0061fb49 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 18603: 00709cdd 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 18602: 0061fbf9 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 18603: 00709d8d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 18604: 00ae5c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 18605: 006cd751 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 18605: 006cd801 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 18606: 002c2695 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 18607: 00ae608c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 18608: 00af5068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 18609: 00434821 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 18610: 00ae54d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 18611: 00532d75 416 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_w │ │ │ │ 18612: 003c1fd5 76 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 18613: 00b3d56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 18614: 00b3dfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 18615: 00a57444 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 18616: 00b3d5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 18617: 00344951 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 18618: 00b3e630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 18619: 00747429 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 18619: 007474d9 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 18620: 00aef468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 18621: 004d4c99 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 18622: 0063bfe5 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 18622: 0063c095 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 18623: 00b3e030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 18624: 002d9529 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 18625: 005e6431 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 18626: 006acf01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 18625: 005e64e1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 18626: 006acfb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 18627: 00b3ecc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 18628: 00a39638 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_b │ │ │ │ 18629: 00aeefb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 18630: 00a394ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_d │ │ │ │ - 18631: 006169fd 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 18631: 00616aad 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 18632: 00b3ed66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 18633: 00ae7e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ 18634: 00a351a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl32_vv │ │ │ │ - 18635: 00744aa5 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 18635: 00744b55 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 18636: 00aef688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 18637: 0072fbd1 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 18637: 0072fc81 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 18638: 004b9b89 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 18639: 00afa598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 18640: 00a395b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_h │ │ │ │ 18641: 00b3f284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 18642: 00aebfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 18643: 00712c59 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 18643: 00712d09 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 18644: 0046b94d 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 18645: 006cb09d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 18645: 006cb14d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 18646: 009c8f38 1704 OBJECT GLOBAL DEFAULT 21 isa_edata_arr │ │ │ │ 18647: 0029dafd 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 18648: 00b3f0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 18649: 00b3e1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 18650: 00b3f07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 18651: 006c7485 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 18651: 006c7535 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 18652: 0041f7f5 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 18653: 00ae1be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 18654: 00af5898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 18655: 004423c1 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 18656: 00551ea5 502 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_d │ │ │ │ 18657: 00ae31f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 18658: 00551ac5 496 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_h │ │ │ │ 18659: 00b3f9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 18660: 005dedbd 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 18660: 005dee6d 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 18661: 0046bf59 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 18662: 00b3e76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 18663: 004ec7ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 18664: 00b3e156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 18665: 00af97c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 18666: 00a39530 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_w │ │ │ │ 18667: 00b3f638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 18668: 00ae1c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 18669: 00754fad 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 18670: 006c17d1 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 18669: 0075505d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 18670: 006c1881 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 18671: 00ae6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 18672: 00af21d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 18673: 00b3dcdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 18674: 00ae60fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 18675: 00733d85 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 18676: 00633571 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 18675: 00733e35 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 18676: 00633621 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 18677: 00551cb5 496 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_w │ │ │ │ 18678: 00b3f3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 18679: 002979bd 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 18680: 0045882d 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 18681: 00366b89 692 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 18682: 00b3d5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 18683: 00b3edb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 18684: 0047db45 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 18685: 008e4a8c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 18685: 008e4b3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 18686: 00af6a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 18687: 00af301c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 18688: 004c3d6d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 18689: 00460461 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 18690: 00b400d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 18691: 00630d8d 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 18691: 00630e3d 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 18692: 00b3da24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 18693: 0055c17d 372 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_b │ │ │ │ 18694: 00ae7c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 18695: 006a9349 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 18695: 006a93f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 18696: 00aed884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ 18697: 0055c2f9 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_d │ │ │ │ - 18698: 006dc1f5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 18698: 006dc2a5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 18699: 00ae84a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 18700: 005e5cdd 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 18700: 005e5d8d 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 18701: 00aec96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 18702: 00b3e4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 18703: 004ff8bd 12 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 18704: 0055c2f1 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_h │ │ │ │ 18705: 0047c0dd 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 18706: 0074669d 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 18706: 0074674d 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 18707: 00af64a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 18708: 00af61f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 18709: 00b1bfb0 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 18710: 00aee478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 18711: 004dd7e5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 18712: 005e6751 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 18713: 006d9e3d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 18712: 005e6801 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 18713: 006d9eed 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 18714: 00b3e07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 18715: 003cdbc5 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 18716: 0038ebb9 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 18717: 00701355 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 18717: 00701405 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 18718: 00b3e130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 18719: 005ff1e1 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 18719: 005ff291 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 18720: 00af5ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 18721: 009cfdf0 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 18722: 0073e535 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 18723: 0070b79d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 18724: 006added 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 18722: 0073e5e5 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 18723: 0070b84d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 18724: 006ade9d 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 18725: 009d0574 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 18726: 00aec000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 18727: 00b3d69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 18728: 004f8139 208 FUNC GLOBAL DEFAULT 12 riscv_pmu_init │ │ │ │ - 18729: 00713de1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 18729: 00713e91 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 18730: 0055c2f5 4 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_w │ │ │ │ 18731: 00417df9 40 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 18732: 00aed27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 18733: 00634279 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 18734: 006ac99d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 18733: 00634329 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 18734: 006aca4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 18735: 002d3799 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 18736: 00ae5514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 18737: 00b3f06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 18738: 006f3205 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 18738: 006f32b5 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 18739: 00b3e0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 18740: 00b3e4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 18741: 00a40b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_b │ │ │ │ 18742: 00aeb170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 18743: 00a409b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_d │ │ │ │ 18744: 00b3eaca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 18745: 00ae9e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 18746: 00b3e4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 18747: 00348051 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ 18748: 00a53e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmul │ │ │ │ - 18749: 00755095 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 18750: 00634bb9 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 18751: 0069585d 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 18749: 00755145 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 18750: 00634c69 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 18751: 0069590d 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 18752: 00a3674c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_64_v │ │ │ │ 18753: 00af22e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 18754: 00ae650c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 18755: 00a40ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_h │ │ │ │ - 18756: 007147e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 18756: 00714891 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 18757: 004d65c5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 18758: 00b3e09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 18759: 00b40096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 18760: 006e631d 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 18760: 006e63cd 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 18761: 004ede59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 18762: 00aeec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 18763: 00af0f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 18764: 00b3d8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 18765: 005ebab1 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 18765: 005ebb61 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 18766: 00af92dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 18767: 00ae7398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 18768: 00af1664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 18769: 00615591 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 18769: 00615641 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 18770: 0026a369 232 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 18771: 00aed48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 18772: 00b3d9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ 18773: 00a40a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_w │ │ │ │ - 18774: 005f9349 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 18775: 006aafa9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 18774: 005f93f9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 18775: 006ab059 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 18776: 00b3ded2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 18777: 002da081 492 FUNC GLOBAL DEFAULT 12 build_pci_host_bridge_osc_method │ │ │ │ 18778: 004cab41 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 18779: 00742615 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 18779: 007426c5 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 18780: 00b3e40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 18781: 002f1621 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 18782: 00b3e158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 18783: 00b3d9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 18784: 004d0711 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 18785: 004ef9e9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 18786: 00613e39 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 18786: 00613ee9 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 18787: 00af0e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 18788: 00ae630c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 18789: 004d3ed1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 18790: 00b3df4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 18791: 004db979 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 18792: 00b3e82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 18793: 00750761 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 18794: 0060fb05 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 18793: 00750811 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 18794: 0060fbb5 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 18795: 00b3e7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 18796: 00af6aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 18797: 00af6f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 18798: 0043a785 188 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 18799: 003cd5a5 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 18800: 00b3e3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 18801: 00b3ec6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 18802: 00ae22f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 18803: 00b3dd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 18804: 00ae2aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 18805: 00b3e7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 18806: 00b3e5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 18807: 004dc205 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 18808: 002943fd 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ - 18809: 006b519d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 18810: 00750ac9 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 18809: 006b524d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 18810: 00750b79 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 18811: 00b3e02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 18812: 006f51cd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 18812: 006f527d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 18813: 009d0c14 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ 18814: 00a31a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v │ │ │ │ - 18815: 006b9ced 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 18816: 006b615d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 18815: 006b9d9d 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 18816: 006b620d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18817: 00b3e176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18818: 00b3f06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 18819: 002c4219 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18820: 00a31970 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8ff_v │ │ │ │ 18821: 0091cd00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18822: 002d94e9 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 18823: 004bf1d9 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18824: 00392a1d 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18825: 00b3ed24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ 18826: 004ef7d9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 18827: 002c47f1 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 18828: 0070c1e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 18828: 0070c291 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ 18829: 00a4b56c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_b │ │ │ │ - 18830: 00720311 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18830: 007203c1 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ 18831: 005313d1 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_b │ │ │ │ - 18832: 007284a1 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18832: 00728551 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18833: 00a4b3e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_d │ │ │ │ 18834: 002837f1 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18835: 00aeaaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18836: 006f9531 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18836: 006f95e1 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 18837: 004ea4b5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18838: 00af4f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 18839: 00a4b4e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_h │ │ │ │ 18840: 00531419 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_h │ │ │ │ 18841: 00b3e2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18842: 00a08c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18843: 004b9ae1 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 18844: 00b3db7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18845: 00b3ddf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 18846: 0074eb11 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 18846: 0074ebc1 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 18847: 0053acd5 524 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_b │ │ │ │ 18848: 00af729c 76 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18849: 00b3e32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18850: 0053b2ed 516 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_d │ │ │ │ 18851: 004c3955 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18852: 0070cbf1 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18852: 0070cca1 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18853: 00a3f6a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_b │ │ │ │ 18854: 00b3e3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18855: 00b3dee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18856: 00a3f518 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_d │ │ │ │ 18857: 00b3ea34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18858: 002cf971 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18859: 00af696c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18860: 0073f981 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18860: 0073fa31 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ 18861: 0053aee1 520 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_h │ │ │ │ - 18862: 00725c81 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18863: 0072e6a5 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18862: 00725d31 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18863: 0072e755 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18864: 002d8f09 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18865: 00746749 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18865: 007467f9 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18866: 00b3f754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18867: 00347cf5 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 18868: 00a359e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re64_v │ │ │ │ 18869: 00aeff04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ 18870: 00a3f620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_h │ │ │ │ - 18871: 006ad159 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18871: 006ad209 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18872: 00ae7ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18873: 00a4b464 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_w │ │ │ │ 18874: 00a083fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18875: 006be6d1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18876: 0074f115 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18875: 006be781 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18876: 0074f1c5 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18877: 00531461 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_w │ │ │ │ 18878: 00b3f420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18879: 006e8de5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18880: 0072e285 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18879: 006e8e95 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18880: 0072e335 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18881: 00ae69fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18882: 003f985d 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 18883: 00b3dd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18884: 00b3dfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18885: 006beb05 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18886: 006668c1 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18885: 006bebb5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18886: 00666971 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18887: 00af6318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_QWORD_EVENT │ │ │ │ 18888: 00b3e8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18889: 00af0684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 18890: 00b3f2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18891: 00469d69 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18892: 00af1934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18893: 003bb91d 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ 18894: 0053b0e9 516 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_w │ │ │ │ 18895: 00a3f59c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_w │ │ │ │ - 18896: 00646a31 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18896: 00646ae1 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18897: 00ae7ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18898: 00b3fab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18899: 0046814d 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18900: 00b3f518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18901: 0074a575 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18902: 006cf429 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18903: 00641b01 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18901: 0074a625 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18902: 006cf4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18903: 00641bb1 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18904: 00af5b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18905: 00ae2c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 18906: 00b3fbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18907: 003f48dd 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18908: 00afac8c 0x20068 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18909: 00af0734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 18910: 00b3ebf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 18911: 00b3f3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18912: 00b3e77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18913: 00705bdd 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18914: 006da465 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18913: 00705c8d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18914: 006da515 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18915: 00b3dc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18916: 002f2361 136 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18917: 006aeef9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18917: 006aefa9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18918: 002d4899 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18919: 00292b41 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18920: 00b3d95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18921: 009d6d40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18922: 00b3e8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18923: 00367b19 4 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 18924: 0046cecd 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18925: 00ae2390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 18926: 00aedbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_EVENT │ │ │ │ 18927: 00b3ecae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 18928: 006ab2e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18928: 006ab391 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 18929: 00b3fb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18930: 0066a6a1 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18931: 006e6b8d 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18930: 0066a751 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18931: 006e6c3d 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 18932: 004e845d 300 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18933: 004b10d5 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18934: 0073313d 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18934: 007331ed 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18935: 003c39d5 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 18936: 00b3f528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18937: 00b3db60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18938: 007498a1 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18938: 00749951 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18939: 00b3d5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18940: 00542539 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_b │ │ │ │ 18941: 00542611 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_d │ │ │ │ 18942: 00ae9f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18943: 005e64f9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18943: 005e65a9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18944: 00532669 226 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_b │ │ │ │ 18945: 00532915 242 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_d │ │ │ │ 18946: 00542581 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_h │ │ │ │ 18947: 00b3eb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18948: 0062c025 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18948: 0062c0d5 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18949: 0053274d 226 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_h │ │ │ │ 18950: 00ae9ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18951: 00aeb3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18952: 00b3f8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18953: 003c7815 148 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 18954: 00ae65fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18955: 006ad249 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18955: 006ad2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18956: 00399f65 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18957: 00ae7f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18958: 00ae8164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18959: 00b3dcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18960: 00b3fb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_DSTATE │ │ │ │ 18961: 002a211d 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18962: 00ae3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18963: 00af15c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18964: 002a2f29 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 18965: 004a3f45 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 18966: 004d5f61 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ 18967: 005425c9 72 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_w │ │ │ │ - 18968: 007295e5 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18968: 00729695 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18969: 00aec0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 18970: 0044376d 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18971: 00b3d702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18972: 00af3c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18973: 00532831 226 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_w │ │ │ │ - 18974: 0070e515 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18974: 0070e5c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18975: 00af0e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18976: 002dbdd5 76 FUNC GLOBAL DEFAULT 12 qmp_inject_ghes_v2_error │ │ │ │ 18977: 00b3ed02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 18978: 00af6398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_BYTE_EVENT │ │ │ │ 18979: 002ffa91 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18980: 00af9a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 18981: 0048c4e5 2660 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ @@ -18991,258 +18991,258 @@ │ │ │ │ 18987: 00b3e8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18988: 00aee5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_EVENT │ │ │ │ 18989: 00b3d706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18990: 00a4c778 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_b │ │ │ │ 18991: 00aef908 252 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18992: 00a4c5ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_d │ │ │ │ 18993: 00b3d9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18994: 006dc5f1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18994: 006dc6a1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18995: 00b3f238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ - 18996: 006af011 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 18996: 006af0c1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 18997: 002a5c95 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18998: 00a4c6f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_h │ │ │ │ 18999: 00afa06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 19000: 006b8bed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 19000: 006b8c9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 19001: 00398941 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 19002: 00494085 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 19003: 00b3de78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 19004: 006e1251 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 19004: 006e1301 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 19005: 00b2d988 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 19006: 004f4501 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 19007: 00b3ea6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 19008: 00aee628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_WRITE_EVENT │ │ │ │ 19009: 00b3df62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 19010: 00b3dbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 19011: 0040b3ad 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 19012: 00295079 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 19013: 00af0d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 19014: 00670289 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 19014: 00670339 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 19015: 002a0339 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 19016: 00af1df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 19017: 0072ae65 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 19018: 0083907c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 19019: 0072cf51 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 19020: 00615e65 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 19017: 0072af15 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 19018: 0083912c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 19019: 0072d001 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 19020: 00615f15 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 19021: 00292249 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 19022: 00b3e750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 19023: 004717c1 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 19024: 0073ec45 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 19024: 0073ecf5 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 19025: 00aefb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 19026: 00aed9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 19027: 00299b9d 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 19028: 00294841 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 19029: 0036ccc9 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 19030: 00a4c670 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_w │ │ │ │ 19031: 00aeb550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 19032: 00b3ed06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_DSTATE │ │ │ │ 19033: 00b1bfa8 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 19034: 005c7ea9 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 19034: 005c7f59 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 19035: 00b3f2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 19036: 00b3ed00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 19037: 00af5628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 19038: 00b3d6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 19039: 002a1511 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 19040: 0042daf1 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 19041: 00ae98a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 19042: 0072ae09 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 19043: 005d2839 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 19042: 0072aeb9 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 19043: 005d28e9 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 19044: 00aefd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 19045: 00b3ef40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 19046: 00af5678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 19047: 003faf29 140 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 19048: 00ae4364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 19049: 00af1754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 19050: 00450325 200 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 19051: 00455ee5 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 19052: 00640169 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 19052: 00640219 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 19053: 00b3d4b4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 19054: 00b3dbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 19055: 00aef5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 19056: 00403971 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 19057: 00425545 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 19058: 0060fc81 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 19058: 0060fd31 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 19059: 00b3f334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 19060: 00ae9b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 19061: 00ae48d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 19062: 004423fd 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 19063: 00699e6d 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 19063: 00699f1d 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 19064: 002f63a1 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 19065: 0060cb2d 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 19065: 0060cbdd 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 19066: 0032d7e5 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 19067: 00b3e80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 19068: 004238d1 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 19069: 0045218d 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 19070: 00af23b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 19071: 006e72b9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 19072: 005c2ae1 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 19073: 00700555 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 19071: 006e7369 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 19072: 005c2b91 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 19073: 00700605 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 19074: 00ae3a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 19075: 00a0c368 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ 19076: 00530f99 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_b │ │ │ │ - 19077: 006fecb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 19078: 00751825 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 19079: 006bcd5d 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 19077: 006fed61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 19078: 007518d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 19079: 006bce0d 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 19080: 00af4504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 19081: 003229e9 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 19082: 004db341 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 19083: 0055b369 340 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_b │ │ │ │ 19084: 00ae80d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 19085: 006fc729 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 19085: 006fc7d9 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 19086: 00b3fa12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 19087: 003cea3d 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 19088: 0032dac5 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 19089: 00530fe1 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_h │ │ │ │ 19090: 0055b705 290 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_d │ │ │ │ 19091: 009cf900 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 19092: 006ed835 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 19092: 006ed8e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ 19093: 009c8478 80 OBJECT GLOBAL DEFAULT 21 th_csr_list │ │ │ │ - 19094: 005bd35d 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 19094: 005bd40d 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 19095: 00b3e03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 19096: 00b3f628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 19097: 00af54d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 19098: 0055b4bd 292 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_h │ │ │ │ 19099: 00b3dfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 19100: 00aef4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 19101: 00ae6fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 19102: 00a0c998 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 19103: 00386b99 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 19104: 00b3f07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 19105: 00367a19 16 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 19106: 002a316d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 19107: 006ad4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 19107: 006ad551 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 19108: 00b3db0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 19109: 00af2884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 19110: 00af6b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 19111: 006f2131 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 19111: 006f21e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 19112: 00b3d7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 19113: 004db5ed 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 19114: 00706e19 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 19115: 00692985 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 19114: 00706ec9 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 19115: 00692a35 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 19116: 00ae65dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 19117: 00af727c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ 19118: 00531029 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_w │ │ │ │ - 19119: 0071eec9 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 19119: 0071ef79 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 19120: 002e937d 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 19121: 00aef2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 19122: 00ae9b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 19123: 0070de85 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 19123: 0070df35 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 19124: 0041e471 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 19125: 0055b5e1 292 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_w │ │ │ │ - 19126: 0072f861 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 19126: 0072f911 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 19127: 00b3d4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 19128: 004e8c15 24 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 19129: 0074f2b1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 19130: 006b26dd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 19129: 0074f361 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 19130: 006b278d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 19131: 002d268d 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 19132: 00b3ea12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 19133: 00399e19 332 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 19134: 00b3ee68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 19135: 00ae1734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_END_EVENT │ │ │ │ 19136: 004a8301 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ 19137: 00af2314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 19138: 00624ec9 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 19138: 00624f79 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 19139: 009cfba4 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 19140: 0052bb4d 512 FUNC GLOBAL DEFAULT 12 helper_vsxei8_16_v │ │ │ │ 19141: 00b3ecec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 19142: 0066cde9 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 19142: 0066ce99 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 19143: 004f4575 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 19144: 0072cea5 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 19144: 0072cf55 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 19145: 00a09a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 19146: 00526d35 1688 FUNC GLOBAL DEFAULT 12 helper_vle64_v │ │ │ │ 19147: 00b3f8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 19148: 00356c49 100 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 19149: 00aeaf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_DUMP_EVENT │ │ │ │ 19150: 002d2475 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 19151: 00ae9990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 19152: 005f48bd 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 19152: 005f496d 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 19153: 00b3f670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 19154: 00b3dbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 19155: 002cfb09 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 19156: 005f9e5d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 19157: 00631ca1 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 19158: 005e4d59 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 19159: 006ca2dd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 19160: 005f3501 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 19156: 005f9f0d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 19157: 00631d51 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 19158: 005e4e09 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 19159: 006ca38d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 19160: 005f35b1 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 19161: 002fe839 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 19162: 00b3d80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 19163: 0027335d 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 19164: 00b3da6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 19165: 00b3e628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 19166: 00ae33b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 19167: 006cabf1 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 19168: 00631f91 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 19167: 006caca1 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 19168: 00632041 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 19169: 00ae2e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 19170: 006d0711 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 19170: 006d07c1 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 19171: 00aeb6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 19172: 00af90ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 19173: 006ff311 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 19173: 006ff3c1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 19174: 0041f871 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 19175: 00af6540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 19176: 00b3f084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 19177: 005c0b39 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 19177: 005c0be9 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 19178: 00af9c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 19179: 005ce161 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 19179: 005ce211 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 19180: 00af8a08 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 19181: 00b3dbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 19182: 005c443d 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 19183: 006cb2a5 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 19182: 005c44ed 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 19183: 006cb355 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 19184: 00aed3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 19185: 00af5768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 19186: 007140d1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 19186: 00714181 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 19187: 00af74d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 19188: 00ae4224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 19189: 00b3d8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 19190: 0036424d 98 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 19191: 00a378d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_16_v │ │ │ │ 19192: 00af7f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 19193: 004d1399 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 19194: 00b3f598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 19195: 00ae2f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 19196: 002998e1 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 19197: 002cfd65 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 19198: 003c3a21 88 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 19199: 006eab31 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 19199: 006eabe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 19200: 003ce919 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 19201: 00af901c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 19202: 0073a689 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 19203: 006c6f09 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 19204: 006df859 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 19202: 0073a739 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 19203: 006c6fb9 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 19204: 006df909 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 19205: 00b3dbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 19206: 0072cc7d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 19206: 0072cd2d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 19207: 00b3da38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 19208: 00b3ecbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 19209: 00af9480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 19210: 006bc951 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 19210: 006bca01 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 19211: 0055e779 48 FUNC GLOBAL DEFAULT 12 helper_brev8 │ │ │ │ - 19212: 006ac655 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 19213: 005c9da5 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 19214: 006e307d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 19212: 006ac705 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 19213: 005c9e55 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 19214: 006e312d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 19215: 00398591 942 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 19216: 004f5bcd 120 FUNC GLOBAL DEFAULT 12 mseccfg_csr_read │ │ │ │ 19217: 009d0b34 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 19218: 005eb411 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 19218: 005eb4c1 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 19219: 00aef2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 19220: 00467379 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 19221: 00a0ad3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 19222: 003bf511 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 19223: 00af92cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 19224: 00b3de72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 19225: 004e89ed 60 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 19226: 00aee698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DISCONNECT_EVENT │ │ │ │ 19227: 00ae8944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 19228: 0044f811 152 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 19229: 0050f889 96 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmlen │ │ │ │ - 19230: 005cf281 232 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 19230: 005cf331 232 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 19231: 002aa1fd 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 19232: 00b3defa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 19233: 0041a501 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 19234: 002b8345 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 19235: 00ae4db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 19236: 005e4921 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 19237: 006b88f5 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 19236: 005e49d1 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 19237: 006b89a5 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 19238: 00af4384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 19239: 00b3f686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 19240: 00a099a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 19241: 00af2804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 19242: 002d4629 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 19243: 009cfc90 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 19244: 003f9a59 72 FUNC GLOBAL DEFAULT 12 vfio_user_set_handler │ │ │ │ @@ -19257,309 +19257,309 @@ │ │ │ │ 19253: 00b3e5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 19254: 00ae4d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 19255: 00b3ef54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 19256: 00b3dacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 19257: 00a4ee24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_b │ │ │ │ 19258: 00a4ec98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_d │ │ │ │ 19259: 00b3dd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 19260: 006a1445 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 19261: 0063b165 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 19260: 006a14f5 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 19261: 0063b215 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 19262: 00b3f89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 19263: 00aec4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 19264: 00b3f1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 19265: 00b3f552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 19266: 00a4eda0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_h │ │ │ │ 19267: 00b3df14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 19268: 003dc185 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 19269: 00393295 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 19270: 00af60f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 19271: 006fc0e5 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 19271: 006fc195 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 19272: 004ed199 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 19273: 00ae4cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 19274: 00b3f720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 19275: 0039ffcd 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 19276: 0044c891 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 19277: 00ae5454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 19278: 00ae7088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 19279: 00aed17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 19280: 00b3f040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ - 19281: 006f3345 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 19281: 006f33f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 19282: 00a4ed1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_w │ │ │ │ 19283: 00b3f220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 19284: 0062a129 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 19284: 0062a1d9 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 19285: 0043c949 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 19286: 00b3e358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_COMPLETE_DSTATE │ │ │ │ 19287: 00ae6dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 19288: 00af6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 19289: 004eeb61 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 19290: 00726561 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 19290: 00726611 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 19291: 0044cd19 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 19292: 00363d35 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 19293: 00701865 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 19293: 00701915 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 19294: 00a08714 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 19295: 00a53c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_zero │ │ │ │ 19296: 00aed66c 64 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ 19297: 00a55d84 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_d │ │ │ │ - 19298: 00631115 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 19299: 006822ad 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 19300: 006c5ad9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 19298: 006311c5 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 19299: 0068235d 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 19300: 006c5b89 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 19301: 002f6291 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 19302: 00af8df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 19303: 008d0d68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 19303: 008d0e18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 19304: 00aecefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 19305: 00a55e08 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_h │ │ │ │ 19306: 00aed22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 19307: 0041a78d 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 19308: 00b3e1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 19309: 00aef018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 19310: 005f5f5d 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 19310: 005f600d 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 19311: 00455c35 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 19312: 00b3df4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 19313: 00aee678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_PARITY_SENSE_CHANGED_EVENT │ │ │ │ 19314: 004ddc75 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 19315: 00ae2070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 19316: 00b3fb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 19317: 00a07ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 19318: 0074e091 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 19319: 0063191d 284 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 19318: 0074e141 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 19319: 006319cd 284 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 19320: 004cb719 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 19321: 00a59090 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 19322: 004efafd 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 19323: 00a55d00 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_s │ │ │ │ 19324: 00397e6d 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 19325: 00ae7e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 19326: 006f2479 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 19327: 006cbc9d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 19326: 006f2529 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 19327: 006cbd4d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 19328: 0040cd15 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 19329: 0043b009 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 19330: 00b3e162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 19331: 00b3ebf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ - 19332: 008791c8 64 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 19332: 00879278 64 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 19333: 00aefff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 19334: 00aeb090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 19335: 00a50240 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_b │ │ │ │ 19336: 00af317c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 19337: 00aec260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 19338: 00b3fb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 19339: 00692449 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 19339: 006924f9 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 19340: 00aeca6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 19341: 004ee97d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 19342: 00afa4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ 19343: 00a501bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_h │ │ │ │ - 19344: 006d0ebd 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 19345: 006fa94d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 19344: 006d0f6d 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 19345: 006fa9fd 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 19346: 00aed7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 19347: 00731349 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 19347: 007313f9 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 19348: 0040b4bd 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 19349: 00b2db98 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 19350: 002d5355 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 19351: 00b3e150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 19352: 00ae3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 19353: 0060f2b1 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 19353: 0060f361 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 19354: 00aeac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 19355: 00b3dbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 19356: 00b3d471 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 19357: 005e2e5d 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 19358: 006c0341 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 19357: 005e2f0d 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 19358: 006c03f1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 19359: 009cf330 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 19360: 004262b5 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 19361: 006d1db1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 19362: 00718a49 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 19361: 006d1e61 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 19362: 00718af9 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 19363: 00af6490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 19364: 00a50138 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_w │ │ │ │ 19365: 00b3fb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 19366: 0062a6a5 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 19367: 00718ff9 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 19368: 0073502d 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 19366: 0062a755 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 19367: 007190a9 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 19368: 007350dd 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 19369: 0045e971 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 19370: 00b3dbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 19371: 002e6edd 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 19372: 00b3ead2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 19373: 006c0d59 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 19373: 006c0e09 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 19374: 00386201 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 19375: 00aeb6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 19376: 003cdb41 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 19377: 006ce36d 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 19377: 006ce41d 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 19378: 00a06614 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 19379: 00ae3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 19380: 005e0b45 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 19380: 005e0bf5 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 19381: 00b3efba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 19382: 00746d0d 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 19383: 006edf75 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 19382: 00746dbd 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 19383: 006ee025 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 19384: 00b3e390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 19385: 00af0b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 19386: 00b3ebbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 19387: 00a09920 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 19388: 00b3e14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 19389: 00b3e850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 19390: 00643361 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 19390: 00643411 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 19391: 00b3f4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 19392: 00a4bb9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_b │ │ │ │ 19393: 00aead70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 19394: 0063b4d1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 19395: 006b47b5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 19394: 0063b581 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 19395: 006b4865 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 19396: 00af3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 19397: 00a4ba10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_d │ │ │ │ 19398: 00322811 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 19399: 00a54860 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_d │ │ │ │ 19400: 00a54af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_d │ │ │ │ 19401: 00444381 560 FUNC GLOBAL DEFAULT 12 address_space_flush_icache_range │ │ │ │ - 19402: 005f3e9d 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 19403: 00697349 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 19402: 005f3f4d 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 19403: 006973f9 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 19404: 00b3e88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 19405: 0072a335 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 19405: 0072a3e5 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 19406: 00afa07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 19407: 00ae5e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 19408: 004a4e4d 152 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 19409: 00a528ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_h │ │ │ │ 19410: 004d9ef1 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 19411: 00a4bb18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_h │ │ │ │ 19412: 00a54d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_h │ │ │ │ 19413: 00aea260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 19414: 009cfe3c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 19415: 00b3f7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 19416: 003641bd 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 19417: 00530515 520 FUNC GLOBAL DEFAULT 12 helper_vs8r_v │ │ │ │ 19418: 0041d959 128 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 19419: 00b3e1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 19420: 005c98dd 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 19420: 005c998d 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 19421: 00b3eac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 19422: 0053fa99 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_b │ │ │ │ 19423: 00b3e57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 19424: 006cf4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 19424: 006cf58d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 19425: 00b3eb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 19426: 0053fb71 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_d │ │ │ │ - 19427: 00612f65 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 19427: 00613015 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 19428: 00b3f62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ 19429: 00472605 90 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 19430: 00b3d72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 19431: 00b40064 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 19432: 00b3e94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 19433: 00389049 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 19434: 004ddef9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 19435: 0053fae1 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_h │ │ │ │ 19436: 00af9188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 19437: 00a55f10 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_clear │ │ │ │ 19438: 00a52a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_s │ │ │ │ 19439: 00a549ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_s │ │ │ │ 19440: 00b2db24 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 19441: 00aef108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 19442: 007274d1 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 19442: 00727581 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 19443: 00ae5cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 19444: 005ae119 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 19444: 005ae1c9 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 19445: 00a4ba94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_w │ │ │ │ 19446: 00a4f664 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_b │ │ │ │ 19447: 00aecf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 19448: 00a4f4d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_d │ │ │ │ 19449: 00b3e73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 19450: 004aba61 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 19451: 00b3e868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_DSTATE │ │ │ │ 19452: 00b3e952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 19453: 00a4f5e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_h │ │ │ │ 19454: 0053fb29 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_w │ │ │ │ 19455: 00b3ece6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 19456: 006b6505 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 19456: 006b65b5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 19457: 00b3e9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 19458: 00b3f1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 19459: 003f4769 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 19460: 004ea66d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 19461: 005f0d39 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 19461: 005f0de9 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 19462: 00391199 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 19463: 0041a6f1 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 19464: 004171bd 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 19465: 00a078a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 19466: 005aa4c5 1568 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ - 19467: 007448ed 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 19468: 00632061 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 19466: 005aa575 1568 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ + 19467: 0074499d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 19468: 00632111 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 19469: 0044304d 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 19470: 00af3754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 19471: 00b1bda0 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 19472: 00b3e99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 19473: 00af6148 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 19474: 00b3e1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ 19475: 004fa019 192 FUNC GLOBAL DEFAULT 12 riscv_numa_possible_cpu_arch_ids │ │ │ │ - 19476: 008d0c90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 19477: 006f9421 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 19476: 008d0d40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 19477: 006f94d1 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 19478: 00ae9cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 19479: 00ae8734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 19480: 004c0b45 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 19481: 0072de25 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 19481: 0072ded5 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 19482: 00a4f55c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_w │ │ │ │ 19483: 00b3f96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 19484: 007004dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 19484: 0070058d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 19485: 00470449 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 19486: 00af2814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 19487: 00af91e8 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 19488: 00b3eb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 19489: 00a06590 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 19490: 00af2574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 19491: 00613af1 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 19491: 00613ba1 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 19492: 00328801 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 19493: 00af2304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 19494: 00a354bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re16_v │ │ │ │ 19495: 00ae8b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 19496: 003cdc1d 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 19497: 00727d35 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 19497: 00727de5 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 19498: 00aea1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 19499: 0060fb61 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 19499: 0060fc11 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 19500: 0044dca1 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 19501: 00b3f9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 19502: 00af7bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 19503: 00b3e5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 19504: 00b3f0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 19505: 00b3dd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 19506: 002fe909 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 19507: 00af5ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 19508: 008d5ae0 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 19508: 008d5b90 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 19509: 00382141 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 19510: 00aeae20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 19511: 00aebc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 19512: 003449f9 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 19513: 00b3eb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 19514: 004d6845 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 19515: 00369df1 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 19516: 00299999 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 19517: 00b3da42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 19518: 00a0562c 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 19519: 00b3dfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 19520: 005ebcbd 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 19520: 005ebd6d 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 19521: 00b3edce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 19522: 00b3e5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 19523: 0070fa71 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 19523: 0070fb21 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ 19524: 00ae1744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_START_EVENT │ │ │ │ - 19525: 005f07d1 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 19526: 006fe725 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 19525: 005f0881 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 19526: 006fe7d5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 19527: 00388d39 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 19528: 00b3f9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 19529: 00af368c 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 19530: 0055a9c1 348 FUNC GLOBAL DEFAULT 12 helper_viota_m_b │ │ │ │ 19531: 00b3f132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 19532: 004f38d5 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 19533: 0074155d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 19533: 0074160d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ 19534: 0055adb5 340 FUNC GLOBAL DEFAULT 12 helper_viota_m_d │ │ │ │ - 19535: 005e6271 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 19535: 005e6321 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 19536: 002b828d 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 19537: 005ff585 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 19538: 006ce64d 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 19537: 005ff635 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 19538: 006ce6fd 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 19539: 00af808c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 19540: 004e9e0d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 19541: 008399a4 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 19542: 00734859 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 19541: 00839a54 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 19542: 00734909 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 19543: 0055ab1d 330 FUNC GLOBAL DEFAULT 12 helper_viota_m_h │ │ │ │ 19544: 00b3e506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 19545: 00aef6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 19546: 006a7fd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 19546: 006a8081 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 19547: 004f9d31 110 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_offset │ │ │ │ 19548: 00ae4f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 19549: 00a52238 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_bu │ │ │ │ 19550: 00af6c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 19551: 006d6295 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 19551: 006d6345 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 19552: 00afa548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 19553: 004631c5 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 19554: 006c5565 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 19554: 006c5615 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 19555: 00b3d996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 19556: 00b3e29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 19557: 00aedc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_CMD_EVENT │ │ │ │ 19558: 00292309 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 19559: 00aef318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 19560: 0055ac69 330 FUNC GLOBAL DEFAULT 12 helper_viota_m_w │ │ │ │ 19561: 00af4058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ @@ -19568,40 +19568,40 @@ │ │ │ │ 19564: 00b3dfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 19565: 00416141 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 19566: 0029b0c1 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 19567: 00a4aeb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_h │ │ │ │ 19568: 00b3e680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 19569: 004578b9 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 19570: 00ae4b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 19571: 006e39e1 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 19571: 006e3a91 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 19572: 00aecf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 19573: 00af8958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 19574: 006cf4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 19574: 006cf551 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 19575: 00b3deee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 19576: 00b3f2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 19577: 00b3e316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 19578: 006bdd4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 19578: 006bddfd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 19579: 00ae99f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 19580: 002c4571 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 19581: 00ae5f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 19582: 004ebf41 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 19583: 0064cffd 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 19584: 006b74d1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 19583: 0064d0ad 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 19584: 006b7581 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 19585: 00af9a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 19586: 00ae2c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 19587: 003862ed 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 19588: 00ae16e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 19589: 004de1f9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 19590: 00b3e67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 19591: 00a4ae34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_w │ │ │ │ 19592: 00af0efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 19593: 00a0c3ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 19594: 00af22a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 19595: 006e486d 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 19596: 005c2b99 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 19595: 006e491d 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 19596: 005c2c49 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 19597: 0054fb59 500 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_d │ │ │ │ 19598: 00b3f7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 19599: 004e1929 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 19600: 00af2414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 19601: 00af2924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 19602: 00ae41d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 19603: 00490511 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ @@ -19610,26 +19610,26 @@ │ │ │ │ 19606: 00a52d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_cm_jalt │ │ │ │ 19607: 0054f779 494 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_h │ │ │ │ 19608: 00aebb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 19609: 00b3f666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 19610: 002d98a9 2 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 19611: 00af8898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 19612: 00294fc9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 19613: 006a7f59 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 19613: 006a8009 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 19614: 004d7e6d 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 19615: 00b3d688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 19616: 0042edb5 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 19617: 006101a5 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 19617: 00610255 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 19618: 00b40070 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 19619: 004f8579 168 FUNC GLOBAL DEFAULT 12 riscv_timer_init │ │ │ │ 19620: 00b3e242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 19621: 00356bd5 108 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 19622: 00292189 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 19623: 00b4006d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 19624: 0072a05d 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 19624: 0072a10d 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 19625: 00af3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 19626: 00ae51b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 19627: 0042ec11 52 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 19628: 00ae4e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 19629: 00b3dd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 19630: 004de9c1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 19631: 0029dbb9 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ @@ -19639,175 +19639,175 @@ │ │ │ │ 19635: 004be561 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 19636: 0029403d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 19637: 00b3f5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 19638: 005318e1 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_b │ │ │ │ 19639: 004c2d2d 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 19640: 0054f969 494 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_w │ │ │ │ 19641: 00aef8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 19642: 006cf681 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 19642: 006cf731 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 19643: 00af4f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 19644: 00b400ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 19645: 00531929 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_h │ │ │ │ 19646: 00b3d686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 19647: 00734561 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 19647: 00734611 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 19648: 00a0650c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 19649: 009d0c00 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 19650: 00af5d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 19651: 00b3e23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 19652: 00488581 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 19653: 00a37010 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse32_v │ │ │ │ 19654: 00ae61ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 19655: 004f30f5 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 19656: 0072301d 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 19656: 007230cd 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 19657: 004e95d9 200 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 19658: 00384fa9 164 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 19659: 00ae2ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 19660: 003873e9 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 19661: 00290e2d 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 19662: 00300efd 180 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 19663: 00b3d59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 19664: 00734f49 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 19664: 00734ff9 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 19665: 00b3e330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 19666: 00ae88d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ 19667: 00b3e888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NEW_DSTATE │ │ │ │ - 19668: 0073bc39 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 19668: 0073bce9 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 19669: 00b3ed34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 19670: 00b3fb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 19671: 006b4ab1 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 19671: 006b4b61 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 19672: 00af3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ 19673: 00531971 72 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_w │ │ │ │ 19674: 0054a7e9 322 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_d │ │ │ │ - 19675: 0063bcb9 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 19675: 0063bd69 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 19676: 00388c05 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 19677: 0065655d 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 19677: 0065660d 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 19678: 00aec0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 19679: 004f285d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 19680: 006aca15 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 19680: 006acac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 19681: 004c11e9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 19682: 0054a599 296 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_h │ │ │ │ 19683: 00a34f10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vghsh_vv │ │ │ │ 19684: 004e25c5 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 19685: 00a50b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_b │ │ │ │ 19686: 009cf0c0 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 19687: 00b3d974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 19688: 009cfcd4 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 19689: 00b3db22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 19690: 00b3d7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 19691: 006a0ef1 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 19692: 006d0bf5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 19691: 006a0fa1 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 19692: 006d0ca5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 19693: 00ae6f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 19694: 00a50b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_h │ │ │ │ 19695: 0050d375 18 FUNC GLOBAL DEFAULT 12 isa_ext_update_enabled │ │ │ │ 19696: 00b3f6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 19697: 00697b65 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 19697: 00697c15 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 19698: 00b3f5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 19699: 00409b3d 1536 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 19700: 00a375bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_64_v │ │ │ │ 19701: 00b3d62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 19702: 00b3eab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 19703: 00b3fa7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 19704: 00af0d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ 19705: 0054a6c1 294 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_w │ │ │ │ - 19706: 006ef9a5 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 19706: 006efa55 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 19707: 002f75fd 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 19708: 00b3f1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 19709: 00b3ddce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 19710: 0061d139 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 19710: 0061d1e9 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 19711: 00b3e636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 19712: 00437ac9 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 19713: 00ae1724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 19714: 00b3f630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 19715: 00aed07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 19716: 00464b95 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 19717: 00b3d491 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 19718: 006e7a11 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 19718: 006e7ac1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 19719: 00a548e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_d │ │ │ │ - 19720: 006bbc01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 19720: 006bbcb1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 19721: 00a50a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_w │ │ │ │ 19722: 004ef29d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 19723: 00a0779c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 19724: 0045dcb5 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 19725: 00b3def6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 19726: 00a52970 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_h │ │ │ │ 19727: 004dea3d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 19728: 0045cc55 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 19729: 005fe995 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 19729: 005fea45 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 19730: 0050eaad 272 FUNC GLOBAL DEFAULT 12 riscv_isa_string │ │ │ │ 19731: 00af2474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 19732: 00b3f33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 19733: 00aee9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 19734: 00b3f812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 19735: 00423669 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 19736: 002f2681 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 19737: 00b3e9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 19738: 004303c5 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 19739: 005f8aa1 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 19739: 005f8b51 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 19740: 002d3741 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 19741: 00b3f156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 19742: 0052da1d 480 FUNC GLOBAL DEFAULT 12 helper_vl1re8_v │ │ │ │ 19743: 00b3e562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 19744: 00a52afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_s │ │ │ │ 19745: 00aeece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 19746: 00b3eb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 19747: 00462a71 1284 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 19748: 00a3e414 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxnor_mm │ │ │ │ 19749: 0041cded 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 19750: 004f0065 216 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 19751: 00af05a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 19752: 0061f78d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 19753: 006f7d85 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 19752: 0061f83d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 19753: 006f7e35 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 19754: 003cfef1 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 19755: 006d8df5 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 19755: 006d8ea5 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 19756: 005530c1 486 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_d │ │ │ │ 19757: 0050fa2d 214 FUNC GLOBAL DEFAULT 12 riscv_cpu_sirq_pending │ │ │ │ 19758: 009d0b64 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 19759: 00aeab40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 19760: 00369af9 220 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 19761: 004f14c9 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 19762: 00af19a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ 19763: 00475071 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 19764: 00af7fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 19765: 00388459 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 19766: 00a590d8 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 19767: 00552ca5 522 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_h │ │ │ │ 19768: 00ae604c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ 19769: 00a387c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_b │ │ │ │ - 19770: 006ff749 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 19770: 006ff7f9 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 19771: 00a3863c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_d │ │ │ │ 19772: 009cf780 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 19773: 00af6d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 19774: 008e4a74 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 19774: 008e4b24 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 19775: 00b3f64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 19776: 00b3e388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 19777: 00aeadc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 19778: 00a38744 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_h │ │ │ │ 19779: 00af2ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ - 19780: 0070e119 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 19780: 0070e1c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 19781: 004b103d 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 19782: 00af7a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 19783: 00af5c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 19784: 00af7644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_READ_EVENT │ │ │ │ 19785: 00aef578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 19786: 0074f5a9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 19787: 0065b5e1 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 19786: 0074f659 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 19787: 0065b691 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 19788: 00a3cc5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_b │ │ │ │ 19789: 00b3f5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 19790: 002c4ac5 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 19791: 00a3cad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_d │ │ │ │ 19792: 00b3ecf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 19793: 00552eb1 526 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_w │ │ │ │ 19794: 00af2074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 19795: 00b3f35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 19796: 004c19a1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 19797: 00a3cbd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_h │ │ │ │ 19798: 00af15d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 19799: 00af5aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 19800: 00b3eb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 19801: 003f0549 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 19802: 0070e641 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 19802: 0070e6f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 19803: 00b3ee7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 19804: 00af7bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 19805: 00ae3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 19806: 00a386c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_w │ │ │ │ 19807: 00af18c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 19808: 0040ab05 168 FUNC GLOBAL DEFAULT 12 vhost_get_features_ex │ │ │ │ 19809: 00aedaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ @@ -19818,283 +19818,283 @@ │ │ │ │ 19814: 0047be91 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 19815: 0049030d 296 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 19816: 00330cb9 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 19817: 00b3da80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 19818: 00a46f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_d │ │ │ │ 19819: 00a56540 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks2 │ │ │ │ 19820: 0049caa1 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 19821: 0074e2ed 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 19821: 0074e39d 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 19822: 00af69cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 19823: 00b3f4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 19824: 006e2a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 19825: 007389cd 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 19824: 006e2aed 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 19825: 00738a7d 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 19826: 00a47054 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_h │ │ │ │ 19827: 00a3cb54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_w │ │ │ │ 19828: 00af5c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 19829: 0062a609 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 19829: 0062a6b9 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ 19830: 00b3d890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 19831: 00b3ea52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 19832: 00ae3f98 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ - 19833: 005fe0a5 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 19833: 005fe155 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 19834: 00a58fdc 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 19835: 00b3f196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 19836: 0051aa69 106 FUNC GLOBAL DEFAULT 12 helper_fcvt_bf16_s │ │ │ │ 19837: 009cf348 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 19838: 00af30ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 19839: 00a37430 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_32_v │ │ │ │ 19840: 00423ded 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 19841: 00346135 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 19842: 00aeecb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 19843: 00af03c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 19844: 004c1605 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 19845: 005b3621 236 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ + 19845: 005b36d1 236 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ 19846: 00473ee5 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 19847: 00af0e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 19848: 006d99c1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 19848: 006d9a71 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 19849: 00543ae1 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_b │ │ │ │ 19850: 00a46fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_w │ │ │ │ 19851: 00b3d506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 19852: 0061cc0d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 19853: 006c3e31 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 19852: 0061ccbd 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 19853: 006c3ee1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 19854: 0046d081 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 19855: 002a2fe9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 19856: 006b7a99 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 19856: 006b7b49 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 19857: 0048d8fd 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 19858: 00543b29 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_h │ │ │ │ 19859: 0052e0b5 672 FUNC GLOBAL DEFAULT 12 helper_vl1re64_v │ │ │ │ 19860: 004c1279 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 19861: 00af0854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 19862: 00b3ee4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 19863: 00710e05 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 19863: 00710eb5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 19864: 004884f1 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 19865: 00a4bf38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_b │ │ │ │ 19866: 00a522bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_hu │ │ │ │ 19867: 00af2384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 19868: 00b3de9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 19869: 002833c9 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 19870: 00b3f574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 19871: 00afa488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 19872: 00b3e1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 19873: 004eec69 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ - 19874: 0074a731 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 19874: 0074a7e1 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 19875: 00ae2620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 19876: 004ede6d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 19877: 00a4beb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_h │ │ │ │ 19878: 00b3deda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 19879: 00ae6e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 19880: 00543b71 72 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_w │ │ │ │ 19881: 00af74c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 19882: 0032ce39 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 19883: 0047e595 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 19884: 00af69fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 19885: 00749fd5 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 19885: 0074a085 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 19886: 003cd851 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 19887: 00ae5574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 19888: 00af6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 19889: 00af23e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 19890: 00751771 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 19890: 00751821 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 19891: 00aed0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 19892: 00aec470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 19893: 00af81f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 19894: 004e2ab5 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 19895: 006ed7bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 19895: 006ed86d 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 19896: 004deabd 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 19897: 0044def1 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 19898: 00b3ec6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 19899: 00aee808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 19900: 005a2469 52 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ - 19901: 0072bb95 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 19902: 00634d8d 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 19900: 005a2519 52 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ + 19901: 0072bc45 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 19902: 00634e3d 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ 19903: 00a4be30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_w │ │ │ │ - 19904: 0073a901 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 19904: 0073a9b1 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 19905: 00aebf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 19906: 00b3d5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 19907: 0042e6f5 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 19908: 006f24b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 19908: 006f2565 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 19909: 0042d88d 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 19910: 003674a5 22 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 19911: 00aefed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 19912: 00af5c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 19913: 0072fba1 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 19913: 0072fc51 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 19914: 00b3ed96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 19915: 002f59c1 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 19916: 002a6a79 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 19917: 0071157d 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 19918: 008e4a2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 19917: 0071162d 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 19918: 008e4adc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 19919: 00b3e346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 19920: 00ae4c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 19921: 00ae5274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 19922: 004d6bc5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 19923: 006e2821 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 19924: 006abf11 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 19925: 006fc1cd 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 19923: 006e28d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 19924: 006abfc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 19925: 006fc27d 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 19926: 00417241 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 19927: 00ae1840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 19928: 00ae4324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 19929: 00af2f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 19930: 00b3f96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 19931: 004648cd 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 19932: 00aeb290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19933: 0053ee39 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_b │ │ │ │ 19934: 00af6600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19935: 002db4b1 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ 19936: 0053ef11 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_d │ │ │ │ - 19937: 00732685 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19937: 00732735 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19938: 00b3f23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19939: 00ae2fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19940: 009d0838 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19941: 00430cdd 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19942: 0055d329 204 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_b │ │ │ │ 19943: 0053ee81 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_h │ │ │ │ 19944: 002ff745 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19945: 0055d5a5 234 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_d │ │ │ │ 19946: 00aebf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 19947: 004434ed 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19948: 00618899 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19948: 00618949 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19949: 00b3d79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19950: 00b3ea22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19951: 0055d3f5 218 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_h │ │ │ │ 19952: 00ae7634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19953: 00ae93f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19954: 00aeeaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19955: 0048013d 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19956: 00290a89 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19957: 00af6b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19958: 00a40304 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_b │ │ │ │ 19959: 00b3e8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 19960: 00a40178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_d │ │ │ │ - 19961: 0072ad85 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19961: 0072ae35 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19962: 0053eec9 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_w │ │ │ │ 19963: 004e5e45 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19964: 0044a129 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19965: 00a40280 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_h │ │ │ │ 19966: 00aeb080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19967: 006a845d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19967: 006a850d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19968: 0045d651 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19969: 0055d4d1 212 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_w │ │ │ │ 19970: 00b3dac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19971: 00b3da8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19972: 00ae359c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19973: 00ae628c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19974: 0091cbe8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19975: 00af00e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 19976: 00af5bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19977: 00ae6fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19978: 00af3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19979: 0066a9d5 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19979: 0066aa85 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19980: 00ae8964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19981: 00b3ea2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 19982: 004462f5 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19983: 0048bce5 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 19984: 006b1b59 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19985: 0064b7f5 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19984: 006b1c09 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19985: 0064b8a5 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19986: 002f68e5 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19987: 009cbe1c 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ 19988: 00a401fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_w │ │ │ │ - 19989: 00718c0d 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19990: 007358a5 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19989: 00718cbd 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19990: 00735955 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19991: 00509d75 288 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmcycle_write │ │ │ │ 19992: 003b1921 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 19993: 006f2839 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19993: 006f28e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19994: 004e100d 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 19995: 00a592f4 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19996: 00ae5cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19997: 00269135 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19998: 00b3ee9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19999: 009d04f8 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 20000: 00b3e268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 20001: 00ae5adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 20002: 00432fa9 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ - 20003: 006ac1e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 20003: 006ac291 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 20004: 00ae70a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 20005: 002c4ab5 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 20006: 0042e811 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 20007: 00aed3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 20008: 0072d2b1 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 20008: 0072d361 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 20009: 00af1964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 20010: 009b8efc 64 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 20011: 00b3eae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 20012: 00af692c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 20013: 00ae8b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 20014: 005dc8c9 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 20014: 005dc979 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 20015: 004c17bd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 20016: 007329a1 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 20017: 006ce2f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 20016: 00732a51 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 20017: 006ce3a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 20018: 00af1d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 20019: 004202b1 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 20020: 00aed21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 20021: 00b3e3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 20022: 00ae5c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ 20023: 00a46aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_d │ │ │ │ - 20024: 006d7d11 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 20024: 006d7dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 20025: 00b3d8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 20026: 00b3dc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 20027: 00b3ea44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 20028: 00a46bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_h │ │ │ │ 20029: 00b3d5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 20030: 006acfb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ - 20031: 005c016d 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 20030: 006ad065 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 20031: 005c021d 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 20032: 00541281 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_b │ │ │ │ 20033: 00ae2290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 20034: 00b3de36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 20035: 00292789 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 20036: 00b3e1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 20037: 003f9f21 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 20038: 00af701c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 20039: 00aeba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 20040: 005412c9 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_h │ │ │ │ 20041: 004a6e05 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 20042: 00b3f0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 20043: 0074b021 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 20043: 0074b0d1 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 20044: 002cf03d 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 20045: 009d027c 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 20046: 0063d345 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 20046: 0063d3f5 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 20047: 00ae18e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 20048: 00af720c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 20049: 00a46b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_w │ │ │ │ - 20050: 006a833d 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 20050: 006a83ed 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 20051: 0042f625 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 20052: 0069522d 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 20053: 0075618d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 20052: 006952dd 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 20053: 0075623d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 20054: 00af14f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 20055: 006073ed 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 20055: 0060749d 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 20056: 004c0285 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 20057: 00b3f712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 20058: 00290b85 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 20059: 00b3d6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 20060: 00632991 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 20060: 00632a41 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 20061: 00541311 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_w │ │ │ │ 20062: 00ae6878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 20063: 0047b539 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 20064: 00a59040 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 20065: 005273cd 76 FUNC GLOBAL DEFAULT 12 helper_vse8_v_mask │ │ │ │ 20066: 0055d915 272 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_d │ │ │ │ - 20067: 005b1f29 664 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ + 20067: 005b1fd9 664 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ 20068: 00aed33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 20069: 006671b1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 20069: 00667261 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 20070: 00ae92b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 20071: 0070911d 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 20071: 007091cd 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 20072: 002f1375 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 20073: 00aefcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 20074: 00b3d473 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 20075: 0055d6dd 284 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_h │ │ │ │ 20076: 00b3db62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 20077: 004cba49 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 20078: 007420dd 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 20078: 0074218d 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 20079: 004e90f9 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 20080: 00a56960 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i128 │ │ │ │ 20081: 004ca1b9 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 20082: 0053bcfd 526 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_b │ │ │ │ 20083: 00af956c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 20084: 00b3f39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 20085: 00448515 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 20086: 0053c321 486 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_d │ │ │ │ 20087: 00af4bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 20088: 00b3fb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 20089: 00749ed9 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 20089: 00749f89 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 20090: 00b3e30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 20091: 0053bf0d 522 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_h │ │ │ │ 20092: 004e9df9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 20093: 00af0afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 20094: 00ae9420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 20095: 003cf02d 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 20096: 00af9f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ @@ -20105,637 +20105,637 @@ │ │ │ │ 20101: 009cf7e4 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 20102: 00aed5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 20103: 0055d7f9 284 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_w │ │ │ │ 20104: 004dd9e5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 20105: 00af6e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 20106: 00b3ec9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 20107: 00367849 48 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 20108: 00704645 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 20108: 007046f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 20109: 00ae9b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 20110: 004a3155 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 20111: 008d0d20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 20111: 008d0dd0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 20112: 004edae9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 20113: 0085a954 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 20113: 0085aa04 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 20114: 0053c119 518 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_w │ │ │ │ 20115: 00b3d582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 20116: 00612f79 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 20117: 006ac7bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 20116: 00613029 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 20117: 006ac86d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 20118: 00ae7664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 20119: 002f55a9 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 20120: 0085a950 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 20120: 0085aa00 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 20121: 00b3e49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 20122: 00af4614 1396 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 20123: 006d4485 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 20123: 006d4535 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 20124: 003708b1 832 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 20125: 00b3ea78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 20126: 0063f2f5 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 20126: 0063f3a5 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 20127: 00b3fb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 20128: 0050f92d 32 FUNC GLOBAL DEFAULT 12 riscv_cpu_default_priority │ │ │ │ 20129: 0047e651 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 20130: 006c08a9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 20131: 00732e69 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 20130: 006c0959 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 20131: 00732f19 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 20132: 00aeb440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 20133: 00b3f090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 20134: 0075514d 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 20134: 007551fd 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 20135: 002cf045 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 20136: 006f2f1d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 20136: 006f2fcd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 20137: 00af44c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ - 20138: 005a3561 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ + 20138: 005a3611 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ 20139: 00b3d1df 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 20140: 00af9e5c 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 20141: 0085a804 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 20141: 0085a8b4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 20142: 00a4481c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_b │ │ │ │ - 20143: 005a3639 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ + 20143: 005a36e9 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ 20144: 0047bdc9 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 20145: 00b3f024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 20146: 00ae5244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 20147: 00a44690 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_d │ │ │ │ 20148: 004e8f05 156 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 20149: 0046da7d 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 20150: 00b3fb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ - 20151: 005a35a9 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ + 20151: 005a3659 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ 20152: 00b3e4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 20153: 005ce9e9 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 20153: 005cea99 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 20154: 00a44798 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_h │ │ │ │ - 20155: 00734475 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 20156: 006e267d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 20155: 00734525 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 20156: 006e272d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 20157: 002a29f1 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 20158: 00afa448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 20159: 004ed939 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 20160: 00b3f5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 20161: 00693f6d 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 20161: 0069401d 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 20162: 0050a909 84 FUNC GLOBAL DEFAULT 12 common_semi_set_ret │ │ │ │ 20163: 0034237d 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 20164: 00af4314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 20165: 00ae6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 20166: 005a35f1 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ - 20167: 007549ad 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 20166: 005a36a1 72 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ + 20167: 00754a5d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 20168: 00afa2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 20169: 00b3e5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 20170: 006abb15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 20170: 006abbc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 20171: 00a44714 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_w │ │ │ │ 20172: 00af2c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 20173: 004e96a1 172 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 20174: 00722595 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 20174: 00722645 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 20175: 004e924d 180 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 20176: 004377ed 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ 20177: 00aedc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PRI_EVENT │ │ │ │ - 20178: 006cc469 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 20178: 006cc519 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 20179: 00b3f88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 20180: 00af9d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 20181: 003421ed 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 20182: 006c938d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 20182: 006c943d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ 20183: 00473809 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 20184: 00ae2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 20185: 0046cef1 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 20186: 00b3db9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 20187: 0073c395 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 20188: 007089d1 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 20187: 0073c445 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 20188: 00708a81 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 20189: 009cd044 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 20190: 006e47a9 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 20190: 006e4859 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 20191: 0038b941 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 20192: 00708299 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 20193: 006990c9 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 20192: 00708349 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 20193: 00699179 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 20194: 00a4c988 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_b │ │ │ │ 20195: 00a4c7fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_d │ │ │ │ 20196: 00ae606c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ 20197: 00af7694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_TRAP_EVENT │ │ │ │ 20198: 00a460dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_b │ │ │ │ - 20199: 006325e5 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 20199: 00632695 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 20200: 00b3ef70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 20201: 006d1a59 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 20201: 006d1b09 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 20202: 00b3d4b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 20203: 004f2f9d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 20204: 00a4c904 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_h │ │ │ │ 20205: 00b3ff28 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 20206: 002f2ea1 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 20207: 002c4b39 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 20208: 00a46058 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_h │ │ │ │ 20209: 00af8db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 20210: 00b3e838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 20211: 006c9315 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 20211: 006c93c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 20212: 00b3e6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 20213: 004c4c75 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 20214: 00aeaf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 20215: 005e3a35 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 20215: 005e3ae5 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 20216: 00a55544 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_d │ │ │ │ 20217: 00b3f17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 20218: 00b3ec8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 20219: 00651075 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 20219: 00651125 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 20220: 00b3edcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 20221: 00b3f946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 20222: 00a557d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_h │ │ │ │ - 20223: 005fa185 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 20223: 005fa235 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 20224: 004f50d5 276 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf32_note │ │ │ │ 20225: 004e9f8d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ 20226: 00a4c880 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_w │ │ │ │ - 20227: 006f5ea1 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 20227: 006f5f51 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 20228: 00af7700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 20229: 006c4c4d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 20229: 006c4cfd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 20230: 00aeccdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 20231: 00b3f424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 20232: 00292489 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 20233: 002cf621 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 20234: 00b3e026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 20235: 00a45fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_w │ │ │ │ 20236: 00ae5c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 20237: 005eb5fd 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 20237: 005eb6ad 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 20238: 00aea090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 20239: 00b3e1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 20240: 00b3ec30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 20241: 00aeee38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 20242: 003d03d5 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 20243: 004ca525 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 20244: 00b3ed70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 20245: 00a552b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_s │ │ │ │ 20246: 00ae1980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 20247: 006ac2d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 20247: 006ac381 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 20248: 00b3d9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 20249: 006ec91d 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 20249: 006ec9cd 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 20250: 00490821 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 20251: 00b3d4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 20252: 00730941 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 20252: 007309f1 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 20253: 00b3f7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 20254: 00aee8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 20255: 00b3d514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 20256: 006e8fc5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 20256: 006e9075 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 20257: 00af7bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 20258: 00af7c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 20259: 005f9a91 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 20259: 005f9b41 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 20260: 002a49f9 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 20261: 0069fea9 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 20262: 00703f55 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 20261: 0069ff59 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 20262: 00704005 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 20263: 004caf21 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 20264: 00af349c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 20265: 00aeb6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 20266: 0060e49d 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 20267: 006e2af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 20266: 0060e54d 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 20267: 006e2ba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 20268: 00b3da18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 20269: 009d0084 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 20270: 00705815 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 20270: 007058c5 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 20271: 004a0be1 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 20272: 00aeca8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 20273: 00aee528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 20274: 006f5295 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 20275: 0072b991 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 20276: 006cfdb1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 20274: 006f5345 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 20275: 0072ba41 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 20276: 006cfe61 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 20277: 00b3ea28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 20278: 00af0064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ 20279: 00436bd9 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 20280: 00b3dda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 20281: 00af5638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_EVENT │ │ │ │ 20282: 00545971 304 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_h │ │ │ │ - 20283: 006ab6a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 20284: 005e7561 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 20283: 006ab751 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 20284: 005e7611 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 20285: 00b3f7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 20286: 00afa628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 20287: 005108e5 1424 FUNC GLOBAL DEFAULT 12 riscv_cpu_tlb_fill │ │ │ │ 20288: 00ae9d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 20289: 00b3d6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 20290: 004f5621 452 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_write │ │ │ │ 20291: 009cf0f4 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 20292: 00756109 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 20292: 007561b9 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 20293: 0050f701 252 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmm │ │ │ │ 20294: 00b3dd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 20295: 0043f84d 70 FUNC GLOBAL DEFAULT 12 physical_memory_is_clean │ │ │ │ 20296: 00b3e0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 20297: 00296181 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 20298: 00af76a4 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 20299: 00aec3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 20300: 005e0c71 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 20300: 005e0d21 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 20301: 0042f9f1 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 20302: 0040cb19 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 20303: 0066cd71 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 20303: 0066ce21 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 20304: 00b3fae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 20305: 004739a9 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 20306: 00af1ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 20307: 00af7560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ 20308: 00545aa1 326 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_w │ │ │ │ - 20309: 005ef64d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ - 20310: 00661645 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 20309: 005ef6fd 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 20310: 006616f5 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 20311: 0032e30d 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 20312: 00717ea5 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 20312: 00717f55 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 20313: 0029cdf1 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 20314: 006edde1 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 20314: 006ede91 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 20315: 00af2734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 20316: 006b4911 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 20316: 006b49c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 20317: 00b3ea92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 20318: 00642a8d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 20318: 00642b3d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 20319: 00b3f356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 20320: 00ae57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 20321: 00700af1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 20322: 0070ced1 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 20323: 0065a14d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 20321: 00700ba1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 20322: 0070cf81 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 20323: 0065a1fd 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 20324: 00b3da06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 20325: 00aee338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ 20326: 00ae64bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_EVENT │ │ │ │ - 20327: 0069ff85 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 20327: 006a0035 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 20328: 004e31e1 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 20329: 00aed6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ 20330: 00aedad8 96 OBJECT GLOBAL DEFAULT 24 hw_riscv_trace_events │ │ │ │ - 20331: 007112c5 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 20331: 00711375 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 20332: 00af4c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 20333: 00afa6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 20334: 00491e19 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 20335: 00af5408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 20336: 006adb19 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 20337: 006fba25 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 20336: 006adbc9 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 20337: 006fbad5 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 20338: 00aeffd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ 20339: 00b3d80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 20340: 005f8c59 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 20341: 0073b1b9 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 20340: 005f8d09 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 20341: 0073b269 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 20342: 00ae5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 20343: 00b3eba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 20344: 00b3db32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 20345: 00aeea18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 20346: 00751a41 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 20346: 00751af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 20347: 0043bf5d 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 20348: 006d18f1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 20348: 006d19a1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 20349: 00af329c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ - 20350: 005dbc11 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ + 20350: 005dbcc1 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ 20351: 00af7540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 20352: 006fed29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 20352: 006fedd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 20353: 00ae5f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 20354: 00272c69 64 FUNC GLOBAL DEFAULT 12 decode_xventanacondops │ │ │ │ 20355: 00b3d674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 20356: 0048bb19 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 20357: 006b89fd 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 20358: 007372e9 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 20357: 006b8aad 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 20358: 00737399 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 20359: 00b3f618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 20360: 005ceec5 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 20361: 0073e1c9 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 20360: 005cef75 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 20361: 0073e279 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 20362: 00a33128 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_h │ │ │ │ 20363: 0055341d 192 FUNC GLOBAL DEFAULT 12 fclass_d │ │ │ │ 20364: 0046d86d 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 20365: 00b3d94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 20366: 00ae94c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 20367: 005532a9 188 FUNC GLOBAL DEFAULT 12 fclass_h │ │ │ │ - 20368: 006fda25 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 20368: 006fdad5 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 20369: 00b3f2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 20370: 00367b99 236 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 20371: 00b3dd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 20372: 00717bb1 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 20372: 00717c61 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 20373: 00af0c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 20374: 00470041 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 20375: 00751a05 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 20375: 00751ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ 20376: 00b3ea88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 20377: 006d10fd 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 20377: 006d11ad 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 20378: 00a0c470 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 20379: 0044fc49 84 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 20380: 00aed2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 20381: 00ae2fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 20382: 002a3851 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 20383: 0063f3f5 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 20383: 0063f4a5 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 20384: 00af7f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 20385: 002a7701 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 20386: 00ae1b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 20387: 00ae5eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 20388: 00a330a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_w │ │ │ │ 20389: 00553365 184 FUNC GLOBAL DEFAULT 12 fclass_s │ │ │ │ 20390: 00b3dfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 20391: 00af6058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 20392: 00af2cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 20393: 00b3ddb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 20394: 00297c0d 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 20395: 00aed11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 20396: 00725575 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 20397: 00707341 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 20396: 00725625 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 20397: 007073f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 20398: 00ae7d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 20399: 00437c6d 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 20400: 00755e6d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 20400: 00755f1d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 20401: 00457aa9 8 FUNC GLOBAL DEFAULT 12 spdm_socket_send │ │ │ │ 20402: 00b3d458 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 20403: 005cf659 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 20403: 005cf709 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 20404: 00af2c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 20405: 00af97b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 20406: 00af8fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 20407: 00b3e3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 20408: 00632149 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 20409: 006ac6cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 20408: 006321f9 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 20409: 006ac77d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 20410: 00aebf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 20411: 004a7e85 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 20412: 0046cd1d 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 20413: 006cc149 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 20413: 006cc1f9 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 20414: 004e5dd5 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 20415: 00aeb6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 20416: 0048d799 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 20417: 00493eed 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 20418: 005e5ae5 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 20418: 005e5b95 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 20419: 004d6525 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 20420: 007351e5 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 20420: 00735295 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ 20421: 00b3e8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_DSTATE │ │ │ │ - 20422: 00720515 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 20423: 006260d1 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 20422: 007205c5 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 20423: 00626181 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 20424: 004d48ad 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 20425: 0070a521 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 20425: 0070a5d1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 20426: 00ae2e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 20427: 00ae4104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 20428: 00aeb430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 20429: 0029e419 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 20430: 006abe21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 20430: 006abed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 20431: 00aeec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 20432: 006cc4bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 20433: 005cee75 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 20432: 006cc56d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 20433: 005cef25 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 20434: 002f17b9 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 20435: 00710465 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 20435: 00710515 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 20436: 003422e1 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 20437: 00af4e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 20438: 004a50fd 284 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 20439: 00b3e842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 20440: 00af28b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 20441: 004f3169 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 20442: 00aea000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 20443: 006211a5 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 20443: 00621255 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 20444: 00342171 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 20445: 0040aee9 1204 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 20446: 00aecd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 20447: 00ae8274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 20448: 00a54bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_d │ │ │ │ 20449: 00ae2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 20450: 00b3e0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 20451: 00b3dc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 20452: 006ff825 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 20452: 006ff8d5 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 20453: 00a53234 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_h │ │ │ │ - 20454: 006d5661 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 20455: 005dc3e9 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 20456: 006efd15 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 20454: 006d5711 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 20455: 005dc499 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 20456: 006efdc5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 20457: 00b3f5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_WORD_DSTATE │ │ │ │ 20458: 003a20e5 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 20459: 006b6701 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 20459: 006b67b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 20460: 00a5333c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_s │ │ │ │ 20461: 004b91b1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 20462: 002c9e41 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 20463: 00b3ee6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 20464: 0046275d 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 20465: 0062a4f1 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 20465: 0062a5a1 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 20466: 00b3f25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 20467: 00a36224 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs8 │ │ │ │ 20468: 00a313c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v │ │ │ │ 20469: 00341715 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 20470: 00b3eb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 20471: 004db125 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 20472: 004a3e2d 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 20473: 00b3ddac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 20474: 00b1c6a4 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 20475: 00aef4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 20476: 0029931d 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 20477: 00732a95 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 20477: 00732b45 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 20478: 00b3f790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 20479: 00aebcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 20480: 00b3fb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 20481: 004bdff9 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 20482: 00ae8614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 20483: 004be02d 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ 20484: 002d80f5 328 FUNC GLOBAL DEFAULT 12 aml_error_device │ │ │ │ - 20485: 00708911 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 20485: 007089c1 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 20486: 00b3f34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 20487: 004be065 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 20488: 004be129 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 20489: 004be169 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 20490: 00af26a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 20491: 00af5dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 20492: 004be1ad 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 20493: 006d8275 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 20493: 006d8325 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 20494: 00b3f560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 20495: 00af56b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 20496: 00437c59 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 20497: 00b3ef28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 20498: 005fa731 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 20498: 005fa7e1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 20499: 00af2724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 20500: 00b3e6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 20501: 00af5c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 20502: 00aef4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 20503: 00706ef1 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 20504: 00751861 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 20503: 00706fa1 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 20504: 00751911 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 20505: 00b3dd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 20506: 002d13a1 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 20507: 006d32f9 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 20507: 006d33a9 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 20508: 00ae9310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 20509: 00b3fa0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 20510: 004e5e61 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 20511: 00aed864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 20512: 00af0eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 20513: 006953a5 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 20513: 00695455 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ 20514: 00476db1 544 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 20515: 00b3d4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 20516: 006d5e0d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 20517: 00615455 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 20516: 006d5ebd 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 20517: 00615505 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 20518: 00aef428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 20519: 00ae7f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 20520: 0055e745 52 FUNC GLOBAL DEFAULT 12 helper_clmulr │ │ │ │ 20521: 00af2374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 20522: 006f09b9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 20522: 006f0a69 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 20523: 00aec370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 20524: 00af6244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 20525: 004673a1 64 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 20526: 00b3f902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20527: 002ff695 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 20528: 002f6d0d 152 FUNC GLOBAL DEFAULT 12 qmp_query_accelerators │ │ │ │ 20529: 00ae4928 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 20530: 006fc295 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 20531: 005f0ad5 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 20530: 006fc345 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 20531: 005f0b85 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 20532: 00aeff54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 20533: 00af2fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 20534: 0046d8d9 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 20535: 006fcd35 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 20536: 00634d19 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 20535: 006fcde5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 20536: 00634dc9 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 20537: 00af6214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 20538: 00aebef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 20539: 009cfe24 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 20540: 00419079 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 20541: 004b9e59 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 20542: 004f5285 10 FUNC GLOBAL DEFAULT 12 pmp_get_num_rules │ │ │ │ 20543: 00b3e03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 20544: 00aed2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 20545: 00aef568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 20546: 0074a8e1 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 20547: 005c65ed 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 20546: 0074a991 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 20547: 005c669d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 20548: 00b3d55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 20549: 00447545 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 20550: 00b3e296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 20551: 0050d3b9 84 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_trap_name │ │ │ │ 20552: 00b3f70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 20553: 004d040d 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 20554: 00b3e0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 20555: 0049fe75 192 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 20556: 0046bef5 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 20557: 00393f69 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 20558: 0046cf81 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 20559: 006f216d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 20559: 006f221d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 20560: 00b3e3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 20561: 00555dc1 274 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_h │ │ │ │ 20562: 00b3e22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_PROG_DSTATE │ │ │ │ 20563: 00b3d485 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 20564: 00b3ecb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 20565: 00b3dcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 20566: 005f9a49 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 20567: 0060ad69 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 20568: 007092e5 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ - 20569: 00615289 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 20566: 005f9af9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 20567: 0060ae19 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 20568: 00709395 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 20569: 00615339 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 20570: 00ae7e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 20571: 004ece39 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 20572: 005dc489 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 20572: 005dc539 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ 20573: 00517945 192 FUNC GLOBAL DEFAULT 12 riscv_pmu_read_ctr │ │ │ │ - 20574: 00720671 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 20574: 00720721 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 20575: 00b40069 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 20576: 002b34e5 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 20577: 00af9d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 20578: 00ae37f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 20579: 00a52340 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_wu │ │ │ │ 20580: 00555ed5 284 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_w │ │ │ │ 20581: 00af6274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 20582: 00ae4374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 20583: 006d7a05 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 20583: 006d7ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 20584: 00b3f3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 20585: 0063f221 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 20585: 0063f2d1 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 20586: 00b3e37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 20587: 006c5ca9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 20587: 006c5d59 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 20588: 00519d59 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_d │ │ │ │ 20589: 002d69c9 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 20590: 0072db59 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 20591: 007249fd 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 20590: 0072dc09 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 20591: 00724aad 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 20592: 00b3ee82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 20593: 00aea050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 20594: 0051a775 76 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_h │ │ │ │ 20595: 004edbc9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 20596: 00b3e6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 20597: 00b3e3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 20598: 00491921 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 20599: 00b3ed12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 20600: 0045d529 120 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 20601: 005fa72d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 20602: 00604bd1 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 20601: 005fa7dd 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 20602: 00604c81 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 20603: 00af57f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 20604: 004ecc89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 20605: 003b4de1 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 20606: 005197ed 62 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_s │ │ │ │ 20607: 00af2ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 20608: 00af0d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 20609: 00afa468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 20610: 00af74e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 20611: 0073b321 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 20612: 005df0c9 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 20611: 0073b3d1 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 20612: 005df179 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 20613: 00af3e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 20614: 002a2965 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 20615: 00ae19c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 20616: 00b3f682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 20617: 0063f011 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 20617: 0063f0c1 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 20618: 00b3eb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 20619: 00b3eec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 20620: 00498bb5 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 20621: 00542ad9 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_b │ │ │ │ 20622: 004374c1 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 20623: 006f5afd 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 20623: 006f5bad 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 20624: 00ae1820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_EVENT │ │ │ │ 20625: 00542bb1 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_d │ │ │ │ 20626: 00af0744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 20627: 00b3e27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 20628: 00b3d7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 20629: 00b3f52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 20630: 004c0b8d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 20631: 00ae2d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 20632: 004f9c2d 124 FUNC GLOBAL DEFAULT 12 riscv_socket_hart_count │ │ │ │ 20633: 004719e1 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 20634: 00af06a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_READ_EVENT │ │ │ │ 20635: 00542b21 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_h │ │ │ │ 20636: 00b3df6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 20637: 00b3ddae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 20638: 006ac3fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 20638: 006ac4ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 20639: 00293479 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 20640: 00631431 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 20640: 006314e1 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 20641: 00b3e612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 20642: 00b3efec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 20643: 00aeb0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 20644: 00b3dc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 20645: 00af2754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 20646: 00b3daa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 20647: 00af5ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 20648: 0071ef41 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 20648: 0071eff1 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 20649: 0044239d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 20650: 00430f61 224 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 20651: 006eaf99 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 20651: 006eb049 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 20652: 00b3f368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 20653: 00b3e4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 20654: 00b3eea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 20655: 0060f149 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 20655: 0060f1f9 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 20656: 00b3cfb8 148 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 20657: 00b3e7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 20658: 00aefbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 20659: 00ae5d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 20660: 002d98a1 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ 20661: 00542b69 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_w │ │ │ │ - 20662: 00682365 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 20663: 006df25d 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 20662: 00682415 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 20663: 006df30d 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 20664: 0040b3c5 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 20665: 006f5dc1 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 20665: 006f5e71 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 20666: 00af70fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 20667: 00af59b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 20668: 006eb279 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 20669: 005ddc29 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 20668: 006eb329 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 20669: 005ddcd9 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 20670: 009cd340 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 20671: 00ae84b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 20672: 0047a9fd 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 20673: 00aeb7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 20674: 00ae74f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 20675: 00b3f70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 20676: 004bdcc9 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 20677: 00441631 532 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_and_clear_dirty │ │ │ │ 20678: 00ae2410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 20679: 00754955 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 20679: 00754a05 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 20680: 00aef6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 20681: 00ae5b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 20682: 00aed6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ 20683: 004734c1 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 20684: 00b3ef36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 20685: 00b3e752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 20686: 00af0034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ - 20687: 00700591 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 20687: 00700641 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 20688: 00af346c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 20689: 00b3ec78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 20690: 0070e6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 20690: 0070e769 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 20691: 004c2ddd 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 20692: 00ae1c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 20693: 00b3f60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 20694: 00630ef1 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 20695: 0073cf15 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 20694: 00630fa1 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 20695: 0073cfc5 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 20696: 00b3df96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 20697: 002996cd 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 20698: 00aee468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 20699: 00b3d4b7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 20700: 0060ae39 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 20700: 0060aee9 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 20701: 009b9f74 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 20702: 00369ffd 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 20703: 00b3e302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 20704: 00a09608 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 20705: 00738091 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 20705: 00738141 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 20706: 004e9a4d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ 20707: 00474171 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ 20708: 0050e825 300 FUNC GLOBAL DEFAULT 12 riscv_add_satp_mode_properties │ │ │ │ - 20709: 006e5661 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 20709: 006e5711 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 20710: 0026a569 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 20711: 00445ff9 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 20712: 00b3d740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 20713: 00aec530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 20714: 00344bfd 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 20715: 00aecbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 20716: 00328cd1 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 20717: 004124fd 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 20718: 00aec2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 20719: 006dc905 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 20719: 006dc9b5 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 20720: 00af8a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 20721: 0064ceed 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 20721: 0064cf9d 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 20722: 00af7cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 20723: 00ae9ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 20724: 009d6f20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 20725: 002f2e01 160 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 20726: 00b3f76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 20727: 004f3a31 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 20728: 006f0a55 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 20728: 006f0b05 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 20729: 00af9bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 20730: 006bd8f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 20730: 006bd9a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 20731: 00b3de1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 20732: 00268641 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 20733: 0032228d 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 20734: 00b3d467 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 20735: 00b3d8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 20736: 00b3d6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 20737: 009cf9a0 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ @@ -20749,500 +20749,500 @@ │ │ │ │ 20745: 00508d3d 128 FUNC GLOBAL DEFAULT 12 riscv_iommu_reset │ │ │ │ 20746: 004420e9 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 20747: 00aeed68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 20748: 00af96ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 20749: 00a4a150 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_b │ │ │ │ 20750: 004f24f9 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 20751: 00b3fab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 20752: 006658fd 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 20752: 006659ad 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 20753: 002a7d0d 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 20754: 00b3e2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 20755: 0038f261 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 20756: 0072276d 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 20756: 0072281d 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 20757: 00b3f96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 20758: 00b3e8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 20759: 00732ad9 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 20760: 006fd3fd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 20759: 00732b89 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 20760: 006fd4ad 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 20761: 00a4a0cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_h │ │ │ │ 20762: 00a04810 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 20763: 002d8f11 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 20764: 003460fd 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 20765: 00ae86f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 20766: 006ca765 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 20766: 006ca815 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 20767: 00b3d646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 20768: 006b7ea9 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 20768: 006b7f59 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 20769: 00ae1cc0 640 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 20770: 00b3f3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 20771: 006ad519 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 20771: 006ad5c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 20772: 00b3d626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 20773: 00b3e032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 20774: 00b3eb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 20775: 00b3e44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 20776: 002a4b3d 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 20777: 00659ef1 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 20777: 00659fa1 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 20778: 002aa4d1 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 20779: 00710afd 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 20779: 00710bad 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 20780: 00ae65bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 20781: 004d9f75 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 20782: 006d43d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 20782: 006d4481 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 20783: 002e46c1 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 20784: 00aeaa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 20785: 00464159 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 20786: 00b3df68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 20787: 006dbb91 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 20787: 006dbc41 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 20788: 00a4a048 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_w │ │ │ │ 20789: 004c2d85 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 20790: 00463efd 428 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 20791: 00b3d5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 20792: 00aeeec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 20793: 005df661 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 20793: 005df711 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 20794: 00b3d1d9 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 20795: 00702c89 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 20795: 00702d39 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 20796: 00af8ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 20797: 00293571 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 20798: 00b3ddd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 20799: 00b3fa14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 20800: 0074562d 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 20800: 007456dd 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 20801: 00b3d6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 20802: 00b3f4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 20803: 006d5a39 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 20803: 006d5ae9 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 20804: 00aefd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 20805: 003cdf71 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 20806: 004eb22d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 20807: 00b3dc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 20808: 004ef021 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ - 20809: 008f0300 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 20809: 008f03b0 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 20810: 00a5d9a0 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 20811: 00b3ed76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 20812: 004f5271 18 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 20813: 002d82ed 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 20814: 00a09584 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 20815: 006d1381 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 20815: 006d1431 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 20816: 00ae9eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 20817: 0055a925 52 FUNC GLOBAL DEFAULT 12 helper_vmsbf_m │ │ │ │ 20818: 00b3f292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 20819: 004efa05 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 20820: 0048a7b9 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 20821: 006a3dbd 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 20821: 006a3e6d 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 20822: 00b3f88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 20823: 00b3e2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 20824: 00af1fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 20825: 006fd36d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 20826: 007501ad 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 20827: 006d9a9d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 20825: 006fd41d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 20826: 0075025d 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 20827: 006d9b4d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 20828: 00b3dd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 20829: 00b3e3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 20830: 006c85b1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 20830: 006c8661 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 20831: 00b3d842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 20832: 0065a211 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 20832: 0065a2c1 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 20833: 00437705 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 20834: 0091c9bc 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 20835: 00b3f7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 20836: 00b3da78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 20837: 00af73e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 20838: 00ae4d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 20839: 0055a771 208 FUNC GLOBAL DEFAULT 12 helper_vcpop_m │ │ │ │ 20840: 00aecb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 20841: 0061f831 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 20841: 0061f8e1 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 20842: 00b3f432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 20843: 00aed2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 20844: 00ae70e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 20845: 00632925 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 20845: 006329d5 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 20846: 00af5fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 20847: 00af6038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 20848: 004706c9 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 20849: 00a0c4f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 20850: 0070e371 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 20850: 0070e421 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 20851: 00b3e4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 20852: 00b3da60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 20853: 00650f9d 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 20853: 0065104d 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 20854: 0043762d 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 20855: 00b3e7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ 20856: 002dc0b9 168 FUNC GLOBAL DEFAULT 12 audio_model_init │ │ │ │ - 20857: 005fb28d 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 20857: 005fb33d 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 20858: 00b3f460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 20859: 00b3d7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 20860: 00b3f7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 20861: 00b3f3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 20862: 00b3e574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 20863: 004d9209 408 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 20864: 00ae5204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 20865: 00633a8d 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 20865: 00633b3d 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 20866: 002835f5 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 20867: 00aed52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 20868: 0063b4e9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 20868: 0063b599 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 20869: 004ef905 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 20870: 006e27e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 20870: 006e2895 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 20871: 00b3e490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 20872: 00b3dbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 20873: 00aeeeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 20874: 00b3d590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 20875: 00b3e74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 20876: 00b3dffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 20877: 00ae70f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 20878: 0072d311 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 20878: 0072d3c1 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 20879: 00af4f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 20880: 006ed7f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 20880: 006ed8a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 20881: 004e32c1 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 20882: 003329b1 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 20883: 00b3ef20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 20884: 0071c28d 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 20884: 0071c33d 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 20885: 004d9dc5 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 20886: 00b3e2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 20887: 006be521 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 20888: 005d7929 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 20889: 0073fc15 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 20887: 006be5d1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 20888: 005d79d9 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 20889: 0073fcc5 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 20890: 00b3ef46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 20891: 00b3dbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 20892: 006dc485 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 20892: 006dc535 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 20893: 004e9471 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 20894: 00af328c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 20895: 00b3fb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20896: 002a1c15 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 20897: 00af6650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 20898: 006c9009 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 20899: 006e4fe1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 20898: 006c90b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 20899: 006e5091 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 20900: 00b3e0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 20901: 00af2064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 20902: 00b3d9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ - 20903: 00725de9 54 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ + 20903: 00725e99 54 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ 20904: 00b3d4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 20905: 00b3db10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 20906: 005f88f1 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 20906: 005f89a1 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 20907: 00b3e262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 20908: 00b3fa72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20909: 00b3ec3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ - 20910: 006f207d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 20910: 006f212d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 20911: 00af64c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 20912: 00af06b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 20913: 00744221 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 20914: 006daed1 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 20915: 007003b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 20913: 007442d1 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 20914: 006daf81 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 20915: 00700461 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 20916: 009d0478 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 20917: 006d70f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 20917: 006d71a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 20918: 00b3fb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 20919: 00ae28c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 20920: 00b3e0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 20921: 00708ca1 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 20922: 0070db4d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 20921: 00708d51 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 20922: 0070dbfd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 20923: 004ee3cd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 20924: 00b3f624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 20925: 00b3eb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 20926: 00af8618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 20927: 00af6e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 20928: 00b1bd81 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 20929: 00ae654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 20930: 00b3e922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 20931: 00af6fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 20932: 00afa800 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 20933: 004d9f95 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 20934: 005f2cd9 212 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 20935: 0073e009 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 20936: 006b75e1 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 20934: 005f2d89 212 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 20935: 0073e0b9 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 20936: 006b7691 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 20937: 00510139 30 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_aia_ireg_rmw_fn │ │ │ │ 20938: 00b4012a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_ADD_SQE_DSTATE │ │ │ │ 20939: 00b3ea5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 20940: 00519b89 16 FUNC GLOBAL DEFAULT 12 helper_fsqrt_d │ │ │ │ 20941: 00b3dfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 20942: 0070ca89 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 20943: 005d73b5 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 20942: 0070cb39 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 20943: 005d7465 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 20944: 00b3d86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 20945: 006c8cd1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 20945: 006c8d81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 20946: 00b3f7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_EXCEPTION_DSTATE │ │ │ │ 20947: 00af24e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 20948: 0051a2ed 116 FUNC GLOBAL DEFAULT 12 helper_fsqrt_h │ │ │ │ 20949: 00b3d79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 20950: 0062ccdd 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 20950: 0062cd8d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 20951: 00b3dc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 20952: 00a09500 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 20953: 00492005 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 20954: 004ec1c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 20955: 0038e559 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 20956: 004099f1 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 20957: 00af50a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 20958: 00ae6f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 20959: 00728aed 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 20959: 00728b9d 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 20960: 00b3eccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 20961: 002a1c4d 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20962: 00af2f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20963: 00b3e876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_DSTATE │ │ │ │ - 20964: 006ff671 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20964: 006ff721 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 20965: 00519555 82 FUNC GLOBAL DEFAULT 12 helper_fsqrt_s │ │ │ │ - 20966: 0071d8a1 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20966: 0071d951 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20967: 00b3f028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20968: 00b3fa00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20969: 00ae8584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20970: 00af2014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20971: 006d6015 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20971: 006d60c5 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20972: 00aec380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20973: 00af4188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20974: 00b3d558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20975: 00b3edb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20976: 00ae40f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20977: 00369de5 4 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 20978: 004a7c49 268 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20979: 0085a430 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20979: 0085a4e0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 20980: 00b3f2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ - 20981: 005e7f8d 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20981: 005e803d 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20982: 00aed0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20983: 004ab879 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20984: 00b3d9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20985: 00453445 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20986: 00b3f84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20987: 00ae3190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20988: 00ae3800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20989: 00425fbd 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20990: 006c3c5d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20990: 006c3d0d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20991: 00af3a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ - 20992: 006c68e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20992: 006c6991 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20993: 00ae2540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20994: 00b3f296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20995: 00b3f3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 20996: 005de6dd 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20996: 005de78d 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20997: 0032e02d 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 20998: 004beba9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20999: 00b3fa9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 21000: 009cfeec 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 21001: 00af4f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 21002: 00334361 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 21003: 002d0411 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 21004: 00b3e730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 21005: 00ae6aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 21006: 005fb1dd 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 21006: 005fb28d 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 21007: 00b3da70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 21008: 00b3dc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 21009: 007309cd 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 21009: 00730a7d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 21010: 00aea220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 21011: 00a56228 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_b │ │ │ │ 21012: 00b3f38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 21013: 006b0279 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 21013: 006b0329 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 21014: 00a569e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_d │ │ │ │ 21015: 00b3e45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 21016: 004dbd21 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 21017: 00aeaab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ - 21018: 005b3619 4 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ + 21018: 005b36c9 4 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ 21019: 002a3879 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 21020: 00b3d66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 21021: 00a562ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_h │ │ │ │ 21022: 00b3e77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 21023: 00aec050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 21024: 00ae44b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 21025: 005ce639 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 21025: 005ce6e9 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 21026: 00b3da58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 21027: 002f17e9 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 21028: 00423e25 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 21029: 002c477d 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 21030: 00b3f0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 21031: 004dc5bd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 21032: 0061f2c1 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 21032: 0061f371 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 21033: 00a593dc 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 21034: 0044569d 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 21035: 00af4244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 21036: 00746851 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 21036: 00746901 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 21037: 00ae5dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 21038: 0050ff51 260 FUNC GLOBAL DEFAULT 12 riscv_cpu_interrupt │ │ │ │ - 21039: 006bfe09 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 21039: 006bfeb9 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 21040: 00ae9e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_IGNORE_CMD_EVENT │ │ │ │ 21041: 00a56330 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_w │ │ │ │ 21042: 00403841 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 21043: 006c7a8d 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 21043: 006c7b3d 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 21044: 0048ad81 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 21045: 006702c9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 21045: 00670379 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 21046: 00af8388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 21047: 00416855 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 21048: 0074a265 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 21048: 0074a315 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 21049: 00b3fecc 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 21050: 0042e665 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 21051: 002f4ff9 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 21052: 004ec4ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 21053: 004f6e19 196 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_breakpoint │ │ │ │ 21054: 00ae51f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 21055: 004eb705 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 21056: 00b3dc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 21057: 00707251 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 21057: 00707301 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 21058: 004f6519 272 FUNC GLOBAL DEFAULT 12 tdata_csr_read │ │ │ │ 21059: 00b3fb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 21060: 002d17ad 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 21061: 003bb56d 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 21062: 00af2764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 21063: 00af6128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 21064: 00aeb340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 21065: 00b3e760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 21066: 00a088a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 21067: 00ae6708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 21068: 004db239 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 21069: 00b3f392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 21070: 002a0775 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 21071: 009d0c8c 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 21072: 0073ed39 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 21072: 0073ede9 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 21073: 002a11c9 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 21074: 00b3e1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 21075: 006dd00d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 21075: 006dd0bd 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 21076: 004f5d25 32 FUNC GLOBAL DEFAULT 12 pmp_priv_to_page_prot │ │ │ │ 21077: 00ae8984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 21078: 00b3fa70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 21079: 00af5ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 21080: 006329f9 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 21080: 00632aa9 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 21081: 00aed3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 21082: 00af8d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 21083: 004d15bd 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 21084: 004f37f1 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 21085: 00b3e23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 21086: 00a08060 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 21087: 004ecf11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 21088: 00b3e6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 21089: 006cbcad 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 21089: 006cbd5d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 21090: 00ae97e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 21091: 006baa61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 21091: 006bab11 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 21092: 00b3e504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 21093: 004ea3dd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 21094: 00b3f9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 21095: 009cf580 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 21096: 00b3f462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 21097: 00ae5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 21098: 00ae6b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 21099: 00336cb1 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 21100: 005e4499 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 21101: 005fa0b1 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 21102: 006e9745 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 21100: 005e4549 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 21101: 005fa161 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 21102: 006e97f5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 21103: 002e9351 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 21104: 00b3f4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 21105: 00710b81 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 21105: 00710c31 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 21106: 00af6194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 21107: 00ae7d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 21108: 004d6279 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 21109: 00ae3e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ 21110: 004d2331 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 21111: 004d2ba9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 21112: 00b3d497 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 21113: 006c9c91 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 21114: 00669ee5 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 21113: 006c9d41 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 21114: 00669f95 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 21115: 004d2ed5 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 21116: 00af6560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 21117: 0034f111 956 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 21118: 00afa10c 316 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 21119: 0074e689 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 21119: 0074e739 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 21120: 00aed854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 21121: 006615f5 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 21121: 006616a5 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 21122: 003cdac9 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 21123: 00b3f1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 21124: 009be524 64 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 21125: 00af9c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 21126: 00b3e24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 21127: 00af6f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 21128: 003bbc75 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 21129: 002d7a0d 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 21130: 004c1b89 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 21131: 00386739 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 21132: 00b3ee86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 21133: 006b86ad 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 21133: 006b875d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 21134: 00ae2e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 21135: 00af4474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 21136: 005ef8c9 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 21136: 005ef979 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 21137: 0029c139 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 21138: 0071fc25 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 21138: 0071fcd5 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 21139: 00ae72c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ 21140: 00509e95 372 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmevt_write │ │ │ │ - 21141: 006f9209 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 21141: 006f92b9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 21142: 00aeb910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 21143: 00aefc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 21144: 00af4e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 21145: 005eb99d 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 21145: 005eba4d 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 21146: 00af0dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 21147: 004a5ed9 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 21148: 0051b9b5 20 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 21149: 00af1b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 21150: 00b3f6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 21151: 00b3f222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 21152: 002ff6e5 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 21153: 004560b5 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 21154: 002fe649 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 21155: 003ccd69 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 21156: 0054a459 318 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_d │ │ │ │ 21157: 00ae9840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 21158: 005e026d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 21159: 00744dad 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 21158: 005e031d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 21159: 00744e5d 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 21160: 00b3f7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 21161: 00708d51 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 21161: 00708e01 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 21162: 00b3dd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 21163: 002af2e9 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 21164: 002a13a9 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 21165: 00b3dd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 21166: 0054a211 290 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_h │ │ │ │ 21167: 00491ff1 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 21168: 00b3d936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 21169: 00b3da3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 21170: 00af1884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 21171: 00af7e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 21172: 00417a71 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 21173: 0038dd11 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 21174: 00701d51 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 21174: 00701e01 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 21175: 00b3d5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 21176: 00293665 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 21177: 00ae7048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 21178: 00b3f9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 21179: 0074d1fd 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 21180: 00607a05 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 21179: 0074d2ad 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 21180: 00607ab5 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 21181: 00b3e98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 21182: 006b1e81 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 21182: 006b1f31 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ 21183: 00a509fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_b │ │ │ │ - 21184: 006a80fd 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 21184: 006a81ad 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 21185: 00b3f760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 21186: 0054a335 290 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_w │ │ │ │ 21187: 00aeae50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CA_INIT_EVENT │ │ │ │ 21188: 00b3e886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_FLT_DSTATE │ │ │ │ 21189: 00ae26b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 21190: 005f5f55 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 21190: 005f6005 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ 21191: 00a50978 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_h │ │ │ │ - 21192: 00739b7d 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 21193: 006d89a5 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 21194: 0073bcd9 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 21192: 00739c2d 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 21193: 006d8a55 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 21194: 0073bd89 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 21195: 00b3e84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 21196: 00a3443c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_b │ │ │ │ 21197: 00aec220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 21198: 006175a5 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 21198: 00617655 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 21199: 002d5111 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 21200: 00ae2e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 21201: 00a342b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_d │ │ │ │ 21202: 0045d835 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 21203: 00b3da08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 21204: 00af4148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 21205: 005c2b51 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 21205: 005c2c01 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 21206: 0048dbd9 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 21207: 004be499 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 21208: 0038a5bd 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 21209: 00a343b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_h │ │ │ │ - 21210: 006fde85 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 21211: 00616351 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 21210: 006fdf35 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 21211: 00616401 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 21212: 00b3d1db 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 21213: 006829c9 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 21213: 00682a79 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 21214: 009cfa9c 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 21215: 007063c1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 21215: 00706471 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 21216: 00ae4f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 21217: 00a508f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_w │ │ │ │ 21218: 00b3df22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 21219: 00af87d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21220: 00a54f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_d │ │ │ │ - 21221: 005fed95 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 21221: 005fee45 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 21222: 004ded69 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 21223: 00b3f204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 21224: 00b3fb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 21225: 00b3e724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 21226: 00af337c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 21227: 00b3d5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 21228: 00a53024 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_h │ │ │ │ 21229: 009cfd6c 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 21230: 004ed49d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 21231: 0038b3e1 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 21232: 00b3edda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 21233: 00a34334 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_w │ │ │ │ 21234: 009c239c 64 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 21235: 006d9db9 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 21235: 006d9e69 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 21236: 0036b5c5 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 21237: 005e480d 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 21237: 005e48bd 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 21238: 00a33020 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_h │ │ │ │ 21239: 00434699 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 21240: 0029a549 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 21241: 00aed9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_READ_EVENT │ │ │ │ 21242: 00aed78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_EVENT │ │ │ │ 21243: 00a5312c 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_s │ │ │ │ 21244: 004eff41 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ @@ -21251,159 +21251,159 @@ │ │ │ │ 21247: 00b3f9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 21248: 004d39ed 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 21249: 00b3f90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 21250: 00b3ee08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 21251: 0048a81d 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 21252: 00af2774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 21253: 004f4275 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 21254: 00638119 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 21254: 006381c9 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ 21255: 0037edf1 26 FUNC GLOBAL DEFAULT 12 nvme_atomic_configure_max_write_size │ │ │ │ - 21256: 0060dcb5 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 21257: 00612bc1 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 21256: 0060dd65 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 21257: 00612c71 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 21258: 00a36bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_32_v │ │ │ │ 21259: 00aebb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ 21260: 00a4aa98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_b │ │ │ │ - 21261: 0062bdb9 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 21261: 0062be69 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 21262: 00a32f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_w │ │ │ │ 21263: 00ae4b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 21264: 00a57398 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 21265: 005e1241 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 21265: 005e12f1 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 21266: 00b3fb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 21267: 003b4ae1 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 21268: 00a4aa14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_h │ │ │ │ 21269: 00b3f2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ 21270: 004b8b61 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 21271: 005d1de5 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 21272: 00732eb9 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 21271: 005d1e95 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 21272: 00732f69 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 21273: 004ef4f9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 21274: 00ae42d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 21275: 002a67f5 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 21276: 00b3f98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 21277: 00ae3140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 21278: 002a6711 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 21279: 00af7bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 21280: 00b3e018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 21281: 00b3fba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 21282: 00ae6f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 21283: 005ec6a1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 21283: 005ec751 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 21284: 00af31ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 21285: 006ac349 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 21285: 006ac3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 21286: 003f19d9 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 21287: 006e6aa9 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 21287: 006e6b59 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 21288: 00af4cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ 21289: 00a54758 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_d │ │ │ │ - 21290: 006ef24d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 21291: 007403f5 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 21290: 006ef2fd 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 21291: 007404a5 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 21292: 00b3e05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 21293: 00b3daa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 21294: 00b3dba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 21295: 00af5fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 21296: 00a4a990 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_w │ │ │ │ 21297: 00ae1bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 21298: 0062c569 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 21299: 006f8ee9 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 21300: 006fa809 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 21298: 0062c619 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 21299: 006f8f99 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 21300: 006fa8b9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 21301: 00b3d487 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 21302: 00b3f0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ 21303: 00a527e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_h │ │ │ │ - 21304: 006b3e3d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 21304: 006b3eed 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 21305: 00b3ee3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 21306: 009cfa04 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 21307: 00af45d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 21308: 00b3d504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 21309: 00aefbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 21310: 00ae4294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 21311: 00ae2c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 21312: 00b3f644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 21313: 006ba03d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 21313: 006ba0ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 21314: 00b40086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 21315: 004ef7f5 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 21316: 004d3b85 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 21317: 00b3dee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 21318: 00af5738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 21319: 0047e539 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 21320: 003f0e99 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 21321: 00b3e6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 21322: 00aed12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 21323: 00ae3450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 21324: 00b3f7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 21325: 006c7545 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 21325: 006c75f5 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 21326: 00b3e4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ 21327: 00a546d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_s │ │ │ │ - 21328: 006d2631 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 21328: 006d26e1 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 21329: 00b3dcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 21330: 006c9e01 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 21330: 006c9eb1 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ 21331: 00a42e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_d │ │ │ │ - 21332: 0072f739 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 21332: 0072f7e9 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 21333: 00471969 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 21334: 004bf54d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 21335: 0072ca79 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 21335: 0072cb29 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ 21336: 00a42f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_h │ │ │ │ - 21337: 006cbbc1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 21338: 006eabe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 21337: 006cbc71 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 21338: 006eac95 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 21339: 00ae4d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 21340: 00ae3f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 21341: 00a5909c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 21342: 00b3e2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 21343: 00aec450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ - 21344: 005a43d1 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ + 21344: 005a4481 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ 21345: 00b3ebdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ - 21346: 005a44a9 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ + 21346: 005a4559 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ 21347: 00529a35 490 FUNC GLOBAL DEFAULT 12 helper_vlxei8_8_v │ │ │ │ 21348: 00aeec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 21349: 005a4419 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ - 21350: 006d4d39 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 21349: 005a44c9 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ + 21350: 006d4de9 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 21351: 00b3ee62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 21352: 0044d57d 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 21353: 00b3d7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 21354: 002f13f9 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 21355: 00af6aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 21356: 00b3f4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 21357: 00aeed08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 21358: 00a42ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_w │ │ │ │ 21359: 0041d8f9 96 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 21360: 0046d955 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 21361: 006aa099 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 21361: 006aa149 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 21362: 009b8bf8 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 21363: 00b3d6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 21364: 0065d195 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 21365: 00731779 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 21364: 0065d245 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 21365: 00731829 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 21366: 0029cc11 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 21367: 005a4461 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ + 21367: 005a4511 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ 21368: 002c4909 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 21369: 004c1965 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 21370: 006e4ff1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 21370: 006e50a1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 21371: 00b3d8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 21372: 00ae9fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 21373: 003be7f9 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 21374: 00733481 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 21375: 0074c3d1 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 21374: 00733531 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 21375: 0074c481 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 21376: 00b3d4a4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 21377: 00af308c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 21378: 00ae3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 21379: 00ae52b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 21380: 006cba09 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 21381: 006f243d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 21382: 0070e7a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 21383: 00705d5d 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 21384: 0060b205 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 21380: 006cbab9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 21381: 006f24ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 21382: 0070e859 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 21383: 00705e0d 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 21384: 0060b2b5 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 21385: 00af9370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 21386: 004e9529 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 21387: 00af7dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 21388: 00744e51 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 21388: 00744f01 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 21389: 002d9381 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 21390: 003641b9 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 21391: 006e2a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 21391: 006e2b29 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 21392: 00af320c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 21393: 006f07d9 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 21393: 006f0889 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 21394: 002f9fcd 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 21395: 00af7aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 21396: 006dcd91 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 21396: 006dce41 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 21397: 00385c69 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 21398: 005c8325 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 21398: 005c83d5 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 21399: 005432b9 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_b │ │ │ │ 21400: 00543391 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_d │ │ │ │ 21401: 004452c9 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 21402: 00af1ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 21403: 00490435 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 21404: 00b3ea7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 21405: 00af7e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ @@ -21418,47 +21418,47 @@ │ │ │ │ 21414: 00543f21 286 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_h │ │ │ │ 21415: 00b3fb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 21416: 00b3e576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 21417: 00ae9ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 21418: 00b3f8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 21419: 00b3e4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 21420: 00b3d59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 21421: 006ff049 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 21421: 006ff0f9 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 21422: 00b3ed78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 21423: 00733395 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 21423: 00733445 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 21424: 00aee718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 21425: 0070e731 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 21425: 0070e7e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 21426: 00ae62fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 21427: 005ddbc9 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 21427: 005ddc79 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 21428: 00a3ace8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_b │ │ │ │ 21429: 00b3d4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ 21430: 00a3ab5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_d │ │ │ │ - 21431: 0073527d 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 21431: 0073532d 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 21432: 00b3f3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 21433: 00aecbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 21434: 002d85a9 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ - 21435: 007482f9 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 21435: 007483a9 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 21436: 00af77a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 21437: 00af0d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 21438: 00543349 72 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_w │ │ │ │ 21439: 00a3ac64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_h │ │ │ │ 21440: 00a352ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re8_v │ │ │ │ 21441: 00af0104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 21442: 00544041 284 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_w │ │ │ │ 21443: 00aed9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 21444: 004a6b41 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 21445: 0042ea31 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 21446: 0070f12d 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 21446: 0070f1dd 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 21447: 00a49154 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_b │ │ │ │ - 21448: 005c5665 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 21448: 005c5715 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 21449: 00a48fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_d │ │ │ │ 21450: 00af8888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 21451: 00ae2d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 21452: 00a01120 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 21453: 006bf4c5 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 21453: 006bf575 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 21454: 00aeee48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 21455: 002f5bb5 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 21456: 00a490d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_h │ │ │ │ 21457: 00ae32b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 21458: 00b3ea42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 21459: 00aef028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 21460: 00af23d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ @@ -21469,255 +21469,255 @@ │ │ │ │ 21465: 00aef278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 21466: 004eb4a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 21467: 00aeac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 21468: 00b3e5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 21469: 00a3abe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_w │ │ │ │ 21470: 00af18d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 21471: 00b3f344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 21472: 006c92d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 21472: 006c9389 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 21473: 002a3759 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 21474: 006ad2c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 21474: 006ad371 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 21475: 00b3eed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 21476: 00b3f3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 21477: 00b3ec9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 21478: 00ae87e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 21479: 00a4904c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_w │ │ │ │ 21480: 00aef728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 21481: 00af61b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 21482: 009caecc 24 OBJECT GLOBAL DEFAULT 21 decoder_table │ │ │ │ 21483: 00af7cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 21484: 00741575 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 21484: 00741625 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 21485: 00b3fa84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 21486: 006bb021 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 21486: 006bb0d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 21487: 00aeeb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 21488: 0049316d 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 21489: 00b3d5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ 21490: 0047717d 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 21491: 00709c0d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 21491: 00709cbd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 21492: 00b3f394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 21493: 00b3e6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 21494: 004c296d 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 21495: 00b3e742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 21496: 006e55d5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 21496: 006e5685 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 21497: 00ae2490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 21498: 00744639 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 21498: 007446e9 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 21499: 00b3f698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 21500: 00aebd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 21501: 0074acd9 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 21502: 006666b1 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 21503: 006e1081 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 21501: 0074ad89 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 21502: 00666761 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 21503: 006e1131 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 21504: 00b3d606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 21505: 007030a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ - 21506: 005a23fd 52 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ + 21505: 00703151 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ + 21506: 005a24ad 52 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ 21507: 009cfd2c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 21508: 002929c1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 21509: 00b3f936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 21510: 00294f19 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 21511: 00aec97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 21512: 00b3f874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 21513: 004f12b1 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 21514: 00b3ef1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 21515: 0087b4cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 21516: 0073e2a5 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 21517: 00739901 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 21518: 006f7425 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 21519: 006c9531 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 21520: 006da311 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 21515: 0087b57c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 21516: 0073e355 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 21517: 007399b1 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 21518: 006f74d5 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 21519: 006c95e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 21520: 006da3c1 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 21521: 00afa3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 21522: 006f2659 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 21522: 006f2709 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 21523: 00297bf5 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 21524: 00aeb9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 21525: 0087b4c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 21526: 0063d4f9 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 21525: 0087b574 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 21526: 0063d5a9 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 21527: 00367329 4 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 21528: 00af2544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 21529: 00a463f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_b │ │ │ │ 21530: 0028bee9 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 21531: 00b3ea32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 21532: 00b3e782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 21533: 00aef398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 21534: 006dbc7d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 21534: 006dbd2d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 21535: 00aefd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 21536: 006f2569 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 21537: 006b0c75 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 21536: 006f2619 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 21537: 006b0d25 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 21538: 00a46370 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_h │ │ │ │ 21539: 00b3e7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 21540: 00af2894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 21541: 00606a6d 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 21541: 00606b1d 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 21542: 004f4381 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 21543: 002f6335 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 21544: 00af4d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 21545: 004454e5 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 21546: 00b3d596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 21547: 00af6590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 21548: 00b3ec00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 21549: 00aefcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 21550: 005dbbb1 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 21550: 005dbc61 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 21551: 00386471 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 21552: 0063639d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 21552: 0063644d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 21553: 00b3dbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 21554: 0028331d 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 21555: 00b3de94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 21556: 00af6e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 21557: 00b3e68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 21558: 00b3fa3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 21559: 006e82bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 21559: 006e836d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 21560: 0044416d 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 21561: 00b3d8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 21562: 00491e91 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 21563: 00b3d455 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 21564: 00a462ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_w │ │ │ │ 21565: 00aec100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 21566: 00b3f10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 21567: 00af6b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 21568: 00afa0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 21569: 00ae7544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 21570: 005f0d8d 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 21570: 005f0e3d 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 21571: 00460c59 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 21572: 00b3d542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 21573: 00b3f6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 21574: 007350fd 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 21574: 007351ad 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 21575: 00ae4e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 21576: 00aecb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 21577: 00af7dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 21578: 00aeeda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 21579: 004d9c41 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 21580: 00b3e732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 21581: 006a0f25 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 21581: 006a0fd5 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 21582: 002e6ed5 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 21583: 00af0acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 21584: 00b3deb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 21585: 00b3d962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 21586: 002a724d 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 21587: 009cceb4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 21588: 00ae2be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ 21589: 004d5f09 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 21590: 00ae8a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 21591: 004e0605 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 21592: 00af3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 21593: 00706c25 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 21594: 0072d329 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 21593: 00706cd5 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 21594: 0072d3d9 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 21595: 002a3341 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 21596: 002998c1 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 21597: 00430cf5 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 21598: 00b3d89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 21599: 008f0100 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 21599: 008f01b0 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 21600: 004f7d81 188 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_event_map │ │ │ │ 21601: 00b3f8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 21602: 004b8e1d 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 21603: 00ae9520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 21604: 0044d6dd 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 21605: 00aef338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 21606: 00af8858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 21607: 0043caf5 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 21608: 00af2584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 21609: 007265b9 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 21610: 005f5eed 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 21609: 00726669 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 21610: 005f5f9d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 21611: 0044a00d 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 21612: 00af5698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 21613: 007007cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 21613: 0070087d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 21614: 00b3d9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 21615: 00b3f578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 21616: 00af86f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 21617: 00aec460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 21618: 00ae53b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 21619: 004d6059 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 21620: 00744041 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 21621: 005df6c5 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 21620: 007440f1 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 21621: 005df775 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 21622: 00492689 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 21623: 0043f355 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 21624: 00b3de5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 21625: 00751531 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 21625: 007515e1 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 21626: 0091cfbc 64 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 21627: 00b3d894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 21628: 00628291 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 21629: 005e7df5 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 21628: 00628341 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 21629: 005e7ea5 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 21630: 00a5959c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 21631: 002cfa8d 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 21632: 006b3879 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 21632: 006b3929 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 21633: 0043277d 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 21634: 00b3e882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_DMA_DSTATE │ │ │ │ - 21635: 006206c5 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 21635: 00620775 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 21636: 0046bf85 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 21637: 00b3fa0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21638: 0071dbf9 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 21638: 0071dca9 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 21639: 00a07ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 21640: 00a00fcc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 21641: 00a0100c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_10_1 │ │ │ │ 21642: 00ae4e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 21643: 00b400a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 21644: 00431f95 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ 21645: 00473b99 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 21646: 0070e7e5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 21646: 0070e895 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 21647: 00b3e33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 21648: 00432915 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 21649: 00b3f33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 21650: 006e276d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 21650: 006e281d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 21651: 00b3d7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 21652: 0061d899 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 21652: 0061d949 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 21653: 00af797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 21654: 00b3f83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21655: 00b3fab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 21656: 0073d8d1 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 21656: 0073d981 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 21657: 004e8a29 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 21658: 006a5bf9 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 21658: 006a5ca9 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 21659: 00432831 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 21660: 00af8e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 21661: 00af2d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 21662: 00aeb8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 21663: 00b3e3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 21664: 00b3dae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 21665: 00af4b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 21666: 00b3d468 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 21667: 006f9809 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 21668: 00754d79 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 21667: 006f98b9 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 21668: 00754e29 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 21669: 00b3f646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 21670: 006d4a35 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 21671: 0070ff01 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 21670: 006d4ae5 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 21671: 0070ffb1 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 21672: 00431fdd 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 21673: 005dd76d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 21674: 00616171 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 21675: 00700339 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 21676: 005fead1 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 21673: 005dd81d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 21674: 00616221 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 21675: 007003e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 21676: 005feb81 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 21677: 002d31bd 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 21678: 002c41cd 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 21679: 006c6e2d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 21679: 006c6edd 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 21680: 00b3edb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 21681: 006f2221 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 21682: 00713361 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 21681: 006f22d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 21682: 00713411 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 21683: 00aeccac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 21684: 00af2834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 21685: 0061ff8d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 21685: 0062003d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 21686: 00af5b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 21687: 00a04ae0 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 21688: 00369ddd 4 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 21689: 00462f75 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 21690: 00b4006a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 21691: 006f0121 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 21691: 006f01d1 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 21692: 00afa608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_CQE_HANDLER_EVENT │ │ │ │ 21693: 00b3d718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 21694: 00b3efd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 21695: 00728b59 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 21695: 00728c09 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 21696: 00471a39 140 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 21697: 006c83dd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 21698: 00698679 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 21699: 00617e59 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 21697: 006c848d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 21698: 00698729 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 21699: 00617f09 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 21700: 003912d1 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 21701: 005e3c61 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 21701: 005e3d11 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 21702: 00a4b98c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_b │ │ │ │ 21703: 00344c69 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 21704: 00af7684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_READ_EVENT │ │ │ │ 21705: 00a4b800 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_d │ │ │ │ 21706: 00b3eeca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 21707: 00b3eb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 21708: 00613ccd 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 21708: 00613d7d 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 21709: 00b4007e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 21710: 00a4b908 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_h │ │ │ │ 21711: 004d9d3d 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 21712: 006c2b29 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 21712: 006c2bd9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 21713: 00b3e456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 21714: 00a07a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 21715: 003ceb95 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 21716: 00b3f966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 21717: 00457f8d 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 21718: 00b3ddf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ 21719: 003e67a1 188 FUNC GLOBAL DEFAULT 12 usb_msd_request_cancelled │ │ │ │ @@ -21726,282 +21726,282 @@ │ │ │ │ 21722: 00b3db0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 21723: 00ae6de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 21724: 00b3e44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 21725: 00b3d457 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 21726: 00b3e278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 21727: 00b3f3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ 21728: 00a4b884 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_w │ │ │ │ - 21729: 006ff4b1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 21729: 006ff561 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 21730: 00af4128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 21731: 00b3f374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 21732: 004ec2ad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 21733: 00af8160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 21734: 00a518f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esmi │ │ │ │ 21735: 00b3f8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 21736: 0048b2b9 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 21737: 006b614d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 21737: 006b61fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 21738: 004ee221 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ 21739: 0051bb19 148 FUNC GLOBAL DEFAULT 12 helper_csrr_i128 │ │ │ │ 21740: 005456f9 304 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_h │ │ │ │ - 21741: 0073b801 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 21741: 0073b8b1 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 21742: 00ae3400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 21743: 003891c1 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 21744: 00b40136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 21745: 0038d90d 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 21746: 0049fd19 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 21747: 0071eb91 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 21747: 0071ec41 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 21748: 009d0098 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 21749: 002692ed 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 21750: 00ae6848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 21751: 00669e75 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 21752: 006c97b1 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 21751: 00669f25 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 21752: 006c9861 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 21753: 00b3d9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 21754: 00ae4244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 21755: 006d5815 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 21755: 006d58c5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 21756: 00438459 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 21757: 004f3c71 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 21758: 003c724d 292 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 21759: 00545829 326 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_w │ │ │ │ 21760: 00b3ef3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 21761: 005bf90d 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 21761: 005bf9bd 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 21762: 00ae2ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 21763: 00b3e936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 21764: 00b3f3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 21765: 00af3af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 21766: 00af52f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 21767: 004ee6d1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 21768: 00af2dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 21769: 007549a1 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 21769: 00754a51 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 21770: 00af99e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 21771: 00a44a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_b │ │ │ │ 21772: 00ae2fc8 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 21773: 00ae3850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 21774: 0052f325 672 FUNC GLOBAL DEFAULT 12 helper_vl4re64_v │ │ │ │ 21775: 00a448a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_d │ │ │ │ 21776: 00328bcd 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 21777: 00519db9 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_lu │ │ │ │ 21778: 00ae7d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 21779: 00af5c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 21780: 00a449a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_h │ │ │ │ 21781: 00ae7574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 21782: 005e3ae9 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 21782: 005e3b99 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 21783: 00b3d9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 21784: 00af90dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 21785: 00b3eecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 21786: 00af0884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 21787: 006ab971 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 21787: 006aba21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 21788: 0026a96d 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 21789: 00af3f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 21790: 00b3eb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 21791: 00390d6d 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 21792: 00ae34f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 21793: 006f5369 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 21793: 006f5419 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 21794: 00a44924 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_w │ │ │ │ 21795: 00af05b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 21796: 00af45c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 21797: 00b3f838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21798: 00aec1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 21799: 00b3d896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 21800: 00b3f1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 21801: 005ceaa5 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 21801: 005ceb55 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 21802: 0047b061 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 21803: 00333c6d 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 21804: 00268c41 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 21805: 00af1774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 21806: 00b3d960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 21807: 0052abbd 506 FUNC GLOBAL DEFAULT 12 helper_vlxei32_16_v │ │ │ │ 21808: 00aeb190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 21809: 0061e955 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 21809: 0061ea05 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 21810: 00af7a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 21811: 004ef6f5 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 21812: 005e1129 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 21812: 005e11d9 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 21813: 00ae60ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 21814: 002d1769 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 21815: 00b3e2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 21816: 00b3f650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 21817: 00aee598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_EVENT │ │ │ │ 21818: 00ae6f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 21819: 00295be1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 21820: 00b3e75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 21821: 00b3dcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 21822: 00af0474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 21823: 00af2054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 21824: 0073dca1 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 21825: 00744ae9 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 21826: 006c94b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 21824: 0073dd51 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 21825: 00744b99 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 21826: 006c9569 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 21827: 00b3d9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 21828: 00b3e5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 21829: 00af2404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 21830: 00ae23f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 21831: 00af4198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 21832: 00b3ef92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 21833: 006208c5 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 21833: 00620975 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 21834: 00af26c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 21835: 00b3ea2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 21836: 00af3764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 21837: 00391e79 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 21838: 00b3f12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 21839: 00af4008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 21840: 00af6450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 21841: 006f55f9 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 21841: 006f56a9 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 21842: 004f1489 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 21843: 00b3f03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 21844: 00aeef58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 21845: 00ae3550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 21846: 002f6da5 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 21847: 00b3e958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 21848: 00699c75 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 21848: 00699d25 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 21849: 00b3e134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 21850: 00aeb500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 21851: 0032fc21 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 21852: 006a8f71 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 21852: 006a9021 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 21853: 00b3e5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 21854: 00a079ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 21855: 00aeb270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 21856: 00b3e064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 21857: 005de9e9 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 21857: 005dea99 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 21858: 00afa638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 21859: 004b82ad 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 21860: 002c4975 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 21861: 002a2ced 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 21862: 00aeb600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 21863: 00b3fa6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 21864: 00ae646c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 21865: 0075189d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 21865: 0075194d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 21866: 00ae31c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 21867: 00b3f074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 21868: 002919b9 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 21869: 00b3e67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 21870: 006fa5b1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 21870: 006fa661 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 21871: 00aeec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 21872: 0052d10d 486 FUNC GLOBAL DEFAULT 12 helper_vsxei64_8_v │ │ │ │ 21873: 00b1c04c 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 21874: 008cd6c4 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 21874: 008cd774 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 21875: 00afa0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 21876: 005ff855 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 21876: 005ff905 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ 21877: 0050ff19 54 FUNC GLOBAL DEFAULT 12 riscv_cpu_claim_interrupts │ │ │ │ - 21878: 00612901 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 21878: 006129b1 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 21879: 00445111 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 21880: 0051c435 10 FUNC GLOBAL DEFAULT 12 helper_tlb_flush_all │ │ │ │ - 21881: 0072f6c9 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 21881: 0072f779 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 21882: 00b3f4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 21883: 00aef2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 21884: 00704e95 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 21885: 006b957d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 21884: 00704f45 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 21885: 006b962d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 21886: 0046496d 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 21887: 00b3df72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 21888: 00af1794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 21889: 00aee938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 21890: 005dfedd 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 21891: 006d9385 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 21892: 006f1b41 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 21890: 005dff8d 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 21891: 006d9435 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 21892: 006f1bf1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 21893: 00b3da40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 21894: 00ae1a10 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 21895: 00b3f5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_FETCH_DATA_KIND_DSTATE │ │ │ │ 21896: 00ae611c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 21897: 0070fca5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 21897: 0070fd55 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 21898: 00b3ef06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 21899: 00b3ee9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 21900: 00b3e49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 21901: 00367b59 62 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 21902: 006cb339 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 21902: 006cb3e9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 21903: 002d955d 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 21904: 00ae85d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ 21905: 00a52e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_m │ │ │ │ - 21906: 007086c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 21906: 00708771 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 21907: 00b3d6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 21908: 00b3e0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 21909: 00457e25 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 21910: 00b3d6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 21911: 0071e121 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 21911: 0071e1d1 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 21912: 00af03d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 21913: 0070e49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 21913: 0070e54d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 21914: 00b3d610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21915: 00a37328 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_8_v │ │ │ │ 21916: 00af15b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 21917: 00b3f31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 21918: 00ae2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 21919: 00ae3530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 21920: 00b3da02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 21921: 004bfac1 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 21922: 00b3f176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 21923: 00b3e6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 21924: 00b3e6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 21925: 004ef445 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ 21926: 0052c151 500 FUNC GLOBAL DEFAULT 12 helper_vsxei16_8_v │ │ │ │ 21927: 0052bd4d 522 FUNC GLOBAL DEFAULT 12 helper_vsxei8_32_v │ │ │ │ - 21928: 007443f5 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 21928: 007444a5 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 21929: 00b3e48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 21930: 00aec580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 21931: 009c8ce8 128 OBJECT GLOBAL DEFAULT 21 riscv_fpr_regnames │ │ │ │ 21932: 00470b71 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ 21933: 005433d9 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_b │ │ │ │ - 21934: 0073e21d 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 21934: 0073e2cd 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 21935: 00ae9c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 21936: 005434b1 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_d │ │ │ │ 21937: 00aeb4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 21938: 00b3f900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21939: 00b3e9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 21940: 00b3fb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 21941: 00b3db1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 21942: 00698a31 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 21942: 00698ae1 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 21943: 004d9bad 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 21944: 006f9d15 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 21944: 006f9dc5 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 21945: 00543421 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_h │ │ │ │ 21946: 0048b315 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 21947: 00af2f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 21948: 002b8389 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 21949: 005deb89 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 21949: 005dec39 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 21950: 0041b409 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 21951: 00b3db52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 21952: 00aefa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 21953: 002a0485 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 21954: 00468145 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 21955: 005fdddd 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 21955: 005fde8d 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 21956: 003fba59 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 21957: 00b3da1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 21958: 00ae2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 21959: 00af0a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 21960: 00aee928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 21961: 00b3f042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 21962: 005ebdb1 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 21963: 006cb415 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 21962: 005ebe61 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 21963: 006cb4c5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 21964: 004ea145 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 21965: 002be729 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 21966: 00b3f12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 21967: 00ae7f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 21968: 00af5198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 21969: 00735275 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 21969: 00735325 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 21970: 003fbb31 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 21971: 00aec9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 21972: 00ae9110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 21973: 00543469 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_w │ │ │ │ 21974: 00ae8284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 21975: 0074d211 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 21976: 0072c80d 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 21975: 0074d2c1 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 21976: 0072c8bd 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 21977: 00af906c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 21978: 00292a81 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 21979: 0038d06d 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 21980: 00a37748 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_8_v │ │ │ │ 21981: 00b3ea66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 21982: 002a30a9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ 21983: 00a37850 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_32_v │ │ │ │ - 21984: 006f9295 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 21984: 006f9345 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 21985: 00af3bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 21986: 008d0e40 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 21986: 008d0ef0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 21987: 00ae99a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 21988: 00af0cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21989: 00629151 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21989: 00629201 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21990: 00ae9dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 21991: 00aee648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_RESET_EVENT │ │ │ │ 21992: 003fbac5 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21993: 004ee0b5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 21994: 003cdcad 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 21995: 0043b749 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21996: 00722835 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21996: 007228e5 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 21997: 004423ed 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21998: 00ae74c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21999: 00b3f110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 22000: 00b3dea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 22001: 00b3efe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 22002: 00af5a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 22003: 00498d19 130 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ @@ -22010,57 +22010,57 @@ │ │ │ │ 22006: 00487f95 6 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 22007: 00aee908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 22008: 00269161 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 22009: 00b3f3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 22010: 00b3d58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 22011: 003f18d9 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 22012: 00b3e25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 22013: 006b8065 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 22013: 006b8115 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 22014: 00b3e204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 22015: 00ae7318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 22016: 00ae8a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 22017: 00af86e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 22018: 002ca155 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 22019: 002c8d99 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 22020: 00aeafb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 22021: 002f640d 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 22022: 00636c45 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 22022: 00636cf5 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 22023: 00aef2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 22024: 00a55f94 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 22025: 00ae83d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 22026: 006fbd3d 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ - 22027: 005e2e69 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 22028: 006ab881 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 22026: 006fbded 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 22027: 005e2f19 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 22028: 006ab931 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 22029: 00aef128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 22030: 00b3ea00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 22031: 00b3f7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 22032: 002d9879 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 22033: 00aeb360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 22034: 0055c311 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_d │ │ │ │ 22035: 00b3eb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 22036: 00b3d73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 22037: 0062c155 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 22037: 0062c205 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 22038: 00b3f1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 22039: 00ae96f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 22040: 00328901 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 22041: 0055c309 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_h │ │ │ │ 22042: 00ae5d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 22043: 00448399 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 22044: 00b3eeb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 22045: 00b3de98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 22046: 00ae2260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 22047: 00a53864 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf1_vi │ │ │ │ 22048: 00af4108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 22049: 00733bc9 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 22050: 00610b3d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 22049: 00733c79 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 22050: 00610bed 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 22051: 00ae68e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 22052: 00292901 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 22053: 00527a59 1600 FUNC GLOBAL DEFAULT 12 helper_vse16_v │ │ │ │ 22054: 004f6399 10 FUNC GLOBAL DEFAULT 12 tselect_csr_read │ │ │ │ - 22055: 00726131 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ + 22055: 007261e1 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ 22056: 00ae92f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 22057: 0050a961 4 FUNC GLOBAL DEFAULT 12 common_semi_sys_exit_is_extended │ │ │ │ 22058: 00ae33d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 22059: 00ae1ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 22060: 00af0a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ 22061: 004d6bf5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 22062: 00ae3a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ @@ -22070,17 +22070,17 @@ │ │ │ │ 22066: 00aeebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 22067: 00aecb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 22068: 00b3f370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 22069: 004991c5 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 22070: 004eea95 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 22071: 00ae3180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ 22072: 0055c30d 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_w │ │ │ │ - 22073: 0070ca4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 22073: 0070cafd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 22074: 00b3f192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ - 22075: 00695b69 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 22075: 00695c19 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 22076: 00540f21 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_b │ │ │ │ 22077: 00a31e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_d │ │ │ │ 22078: 00b3e4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 22079: 00439241 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 22080: 00af9c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 22081: 00a0fa10 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 22082: 00a31fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_h │ │ │ │ @@ -22095,19 +22095,19 @@ │ │ │ │ 22091: 009cfb5c 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 22092: 00aef608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 22093: 00af2e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 22094: 004c31bd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 22095: 0041e075 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 22096: 002960c1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ 22097: 002dbf0d 100 FUNC GLOBAL DEFAULT 12 audio_register_model_with_cb │ │ │ │ - 22098: 006ac0f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 22098: 006ac1a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 22099: 00b3dd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 22100: 00b2db94 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 22101: 00ae4f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 22102: 006f3d79 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 22102: 006f3e29 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 22103: 00af8c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 22104: 00a31f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_w │ │ │ │ 22105: 00540fb1 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_w │ │ │ │ 22106: 00369de1 4 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 22107: 0037facd 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 22108: 00b40100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 22109: 00b3f24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -22120,43 +22120,43 @@ │ │ │ │ 22116: 00b3f514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 22117: 00531ad9 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_h │ │ │ │ 22118: 00a0989c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 22119: 002f3571 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 22120: 00a4adb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_b │ │ │ │ 22121: 00aefb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 22122: 00ae635c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 22123: 006da83d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 22123: 006da8ed 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 22124: 00a4ad2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_h │ │ │ │ 22125: 00b3d5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 22126: 00b3d7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 22127: 0053e659 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_b │ │ │ │ 22128: 00b3f5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 22129: 0050d389 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_vendor │ │ │ │ 22130: 00af31fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 22131: 00af87c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 22132: 0053e731 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_d │ │ │ │ 22133: 00b3f048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 22134: 00af8818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 22135: 00aeb580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 22136: 00a0b15c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ 22137: 0053e6a1 72 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_h │ │ │ │ - 22138: 006c9225 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 22139: 0072ea85 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 22138: 006c92d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 22139: 0072eb35 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 22140: 00b3d982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ 22141: 00531b21 72 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_w │ │ │ │ - 22142: 006321e5 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 22142: 00632295 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 22143: 00aeff94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 22144: 00aed42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 22145: 0029707d 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 22146: 005cf541 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 22146: 005cf5f1 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 22147: 00b3f19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 22148: 00af5f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 22149: 00b3d1de 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 22150: 00a4aca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_w │ │ │ │ - 22151: 0074d5f5 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 22151: 0074d6a5 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 22152: 00af7f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 22153: 00aeaf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_SUSPENDED_EVENT │ │ │ │ 22154: 00ae2140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 22155: 00b3f934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 22156: 00b3e5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 22157: 00b3e862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_INCR_CTR_DSTATE │ │ │ │ 22158: 00af2364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ @@ -22168,49 +22168,49 @@ │ │ │ │ 22164: 00b3e792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 22165: 00ae2cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 22166: 002d2261 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 22167: 00386231 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 22168: 00aeff44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 22169: 002f12e5 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ 22170: 00a45aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_b │ │ │ │ - 22171: 0063cd5d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 22172: 006e0e75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 22173: 00610b5d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 22171: 0063ce0d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 22172: 006e0f25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 22173: 00610c0d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 22174: 00a45920 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_d │ │ │ │ 22175: 00af5bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 22176: 002d4fc5 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 22177: 00b3e1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 22178: 00b3fb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 22179: 00a45a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_h │ │ │ │ 22180: 0049b285 3732 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ 22181: 00b3de68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 22182: 00b3f67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 22183: 00aeaf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 22184: 00b3e048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 22185: 004ef375 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 22186: 00b3da0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 22187: 00af1744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 22188: 006ac925 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 22188: 006ac9d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 22189: 00445301 424 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 22190: 00ae27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 22191: 00b3e90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_PARITY_SENSE_CHANGED_DSTATE │ │ │ │ 22192: 00ae3470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 22193: 00a056a8 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 22194: 006bf699 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 22194: 006bf749 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 22195: 00b3e4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 22196: 006ab575 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ + 22196: 006ab625 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ 22197: 00af8788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 22198: 00a459a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_w │ │ │ │ 22199: 00b3f22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 22200: 00b3ecca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 22201: 00b3fbe0 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 22202: 006c0ee1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 22203: 00734691 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 22204: 0074f105 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ - 22205: 005ff045 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ + 22202: 006c0f91 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 22203: 00734741 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 22204: 0074f1b5 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 22205: 005ff0f5 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ 22206: 00b3f832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 22207: 00af0384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 22208: 00af5f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 22209: 002c38f1 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 22210: 004d3d41 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 22211: 00af3f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 22212: 00533ea1 422 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_b │ │ │ │ @@ -22226,16 +22226,16 @@ │ │ │ │ 22222: 00af97f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 22223: 00366e3d 956 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 22224: 00534049 420 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_h │ │ │ │ 22225: 00b3dc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 22226: 00b3e3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 22227: 004dbb89 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 22228: 002f999d 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 22229: 006bf6f1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 22230: 005e0529 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 22229: 006bf7a1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 22230: 005e05d9 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 22231: 00b3faf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 22232: 00ae7d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 22233: 00393211 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 22234: 00afa668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 22235: 009cf7d0 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 22236: 00af5728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 22237: 004ea211 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ @@ -22246,15 +22246,15 @@ │ │ │ │ 22242: 00b3efa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 22243: 00af94b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 22244: 005341ed 416 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_w │ │ │ │ 22245: 004dc41d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 22246: 002a6919 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 22247: 0029efe9 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 22248: 00b3f71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 22249: 0087b4a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 22249: 0087b554 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 22250: 00a49364 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_b │ │ │ │ 22251: 00417215 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 22252: 00a491d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_d │ │ │ │ 22253: 00b3ecc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 22254: 00468075 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 22255: 00b3e076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 22256: 00b3f940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ @@ -22262,116 +22262,116 @@ │ │ │ │ 22258: 00425dd1 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 22259: 00399631 216 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 22260: 00447b35 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 22261: 00a492e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_h │ │ │ │ 22262: 00aeb5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 22263: 00b3f268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 22264: 004ebc89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 22265: 0073d291 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 22265: 0073d341 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 22266: 004ea95d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 22267: 00694a85 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 22267: 00694b35 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 22268: 004a5281 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 22269: 00b3ecf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 22270: 00af9788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 22271: 0038f0b9 160 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 22272: 00b3ebe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 22273: 0074b541 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 22273: 0074b5f1 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 22274: 00b3f7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 22275: 004ef5e5 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 22276: 00aef848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 22277: 00498cb9 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 22278: 00b3eb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 22279: 00b3d880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 22280: 00ae191c 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 22281: 005e63bd 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 22281: 005e646d 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 22282: 00a08a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 22283: 00ae9cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 22284: 00a356cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re32_v │ │ │ │ 22285: 00b3d73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 22286: 00ae34c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 22287: 00a4925c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_w │ │ │ │ 22288: 004252f5 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 22289: 0044d5e9 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 22290: 00ae7ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 22291: 00b3ed0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 22292: 00b3e142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 22293: 00b3f08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 22294: 00363cfd 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 22295: 00a081ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 22296: 00619e7d 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 22296: 00619f2d 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 22297: 00b3f554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 22298: 00698691 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 22298: 00698741 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 22299: 00b3d7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 22300: 00b3e526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 22301: 006cc4dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 22301: 006cc58d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 22302: 00ae8c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 22303: 00b3f7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 22304: 00ae76e4 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 22305: 006aabd5 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 22305: 006aac85 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 22306: 002fcb69 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 22307: 00a3a298 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_b │ │ │ │ 22308: 004d63c1 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 22309: 0062ad31 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 22309: 0062ade1 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 22310: 00b3e682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 22311: 00a3a10c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_d │ │ │ │ 22312: 00b3f7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 22313: 00493f41 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 22314: 00b3ef68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 22315: 00aebdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ 22316: 00a3a214 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_h │ │ │ │ - 22317: 006ced11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 22317: 006cedc1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ 22318: 00519d99 14 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_wu │ │ │ │ - 22319: 005d338d 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 22320: 006dd545 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 22319: 005d343d 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 22320: 006dd5f5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 22321: 00af61e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 22322: 0072d049 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 22322: 0072d0f9 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 22323: 00ae5b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 22324: 00ae3250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 22325: 00b3ee8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 22326: 004ed261 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 22327: 0043a4c1 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 22328: 006f04c1 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 22328: 006f0571 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 22329: 00ae5e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 22330: 00ae634c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 22331: 00709755 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 22332: 006337fd 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 22331: 00709805 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 22332: 006338ad 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 22333: 0043119d 460 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 22334: 00b3d7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 22335: 00b3d6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 22336: 00b3f8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 22337: 0063b4b9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 22337: 0063b569 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 22338: 00af1ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 22339: 0038b709 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 22340: 005fe8a1 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 22340: 005fe951 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 22341: 00b3e6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 22342: 00a3a190 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_w │ │ │ │ 22343: 004f2765 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 22344: 002f5855 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ 22345: 00a3fcd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_b │ │ │ │ - 22346: 0063cbe1 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 22346: 0063cc91 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 22347: 00ae2f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 22348: 00531659 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_b │ │ │ │ 22349: 00449b79 136 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 22350: 0040a389 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 22351: 00a3fb48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_d │ │ │ │ 22352: 00af2294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 22353: 004423b5 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 22354: 00b3dd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 22355: 00aece3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 22356: 00b3ef7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 22357: 005e33b9 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 22357: 005e3469 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 22358: 005316a1 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_h │ │ │ │ 22359: 00a3fc50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_h │ │ │ │ 22360: 00b3d566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 22361: 007294a5 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 22361: 00729555 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 22362: 00b3e6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 22363: 0047bf69 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 22364: 002d4b69 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 22365: 00492ac9 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 22366: 007436b9 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 22366: 00743769 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 22367: 00b3d6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 22368: 00ae3634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 22369: 004d0529 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 22370: 00aed1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 22371: 00afa09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 22372: 0048b901 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 22373: 00af3b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ @@ -22382,112 +22382,112 @@ │ │ │ │ 22378: 005316e9 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_w │ │ │ │ 22379: 00b3ef9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 22380: 00b3ee52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 22381: 0042ed19 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 22382: 00a3b000 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_h │ │ │ │ 22383: 005367b9 284 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_b │ │ │ │ 22384: 00ae3240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 22385: 0060b44d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 22386: 0073d979 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 22387: 007290e1 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 22385: 0060b4fd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 22386: 0073da29 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 22387: 00729191 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 22388: 00b3f6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 22389: 00b3eb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 22390: 00633441 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 22390: 006334f1 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 22391: 002c8d3d 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 22392: 004eda25 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 22393: 005368d5 272 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_h │ │ │ │ - 22394: 00726391 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 22394: 00726441 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 22395: 00a07e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 22396: 00b3f6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 22397: 006c7805 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 22397: 006c78b5 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 22398: 00b3f3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 22399: 005ead5d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 22399: 005eae0d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 22400: 00392019 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 22401: 0055968d 252 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_d │ │ │ │ 22402: 00a3af7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_w │ │ │ │ 22403: 00af2dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 22404: 005594cd 222 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_h │ │ │ │ 22405: 00aebcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 22406: 0045f3a1 652 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 22407: 00b3f8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 22408: 0051c3d9 92 FUNC GLOBAL DEFAULT 12 helper_tlb_flush │ │ │ │ 22409: 004db2bd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 22410: 00ae5d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 22411: 0071e7b9 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 22412: 006163f5 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 22413: 00706d2d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 22411: 0071e869 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 22412: 006164a5 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 22413: 00706ddd 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 22414: 005369e5 308 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_w │ │ │ │ 22415: 00ae3a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 22416: 00af2f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 22417: 003984c9 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 22418: 00ae39d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 22419: 00aec2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 22420: 00af31ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 22421: 00332c61 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 22422: 006d986d 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 22422: 006d991d 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 22423: 004be6d1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 22424: 00b3db26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 22425: 00af8768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 22426: 00b3f634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 22427: 005595ad 222 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_w │ │ │ │ 22428: 003f0b2d 116 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_replay_populated │ │ │ │ - 22429: 0066b035 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 22430: 006070a9 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 22429: 0066b0e5 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 22430: 00607159 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 22431: 00b3d65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 22432: 00392461 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 22433: 005cd431 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 22434: 00721969 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 22433: 005cd4e1 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 22434: 00721a19 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 22435: 00b3e610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 22436: 002a7605 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 22437: 0074aa51 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 22438: 005eefad 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 22439: 006f21e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 22437: 0074ab01 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 22438: 005ef05d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 22439: 006f2295 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 22440: 00431609 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 22441: 004ec72d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 22442: 0071fad9 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 22442: 0071fb89 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 22443: 00b3fa80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 22444: 00b3df34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 22445: 00af4078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 22446: 00aef138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 22447: 00b3f44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 22448: 00b3e324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 22449: 0049a319 1312 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 22450: 004d7ca9 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 22451: 00ae26d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 22452: 004ef1a9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 22453: 006adbd9 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 22453: 006adc89 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 22454: 003cc419 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 22455: 00b3e2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 22456: 00531b69 226 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_b │ │ │ │ 22457: 00386f1d 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 22458: 00aebf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 22459: 002fee05 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 22460: 00755e55 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 22460: 00755f05 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 22461: 00531e1d 246 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_d │ │ │ │ 22462: 00b3e2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 22463: 005f5f4d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 22463: 005f5ffd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 22464: 00b3eeae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 22465: 0045d959 328 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 22466: 004f4c85 572 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 22467: 006b23f1 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 22467: 006b24a1 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 22468: 00531c4d 230 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_h │ │ │ │ 22469: 00a59050 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 22470: 00ae76d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 22471: 00b3f5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 22472: 005dbbf9 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 22472: 005dbca9 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 22473: 00ae9f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 22474: 00af1dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 22475: 004f4151 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 22476: 00af0174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ 22477: 0044dc29 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 22478: 009cf728 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 22479: 00a0c578 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 22480: 0072df4d 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 22481: 005f2c01 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 22482: 0074f045 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 22480: 0072dffd 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 22481: 005f2cb1 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 22482: 0074f0f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 22483: 00b3d80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 22484: 00b3e774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 22485: 004235f9 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 22486: 0043a841 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 22487: 00b3dbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 22488: 004edf29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 22489: 002b376d 144 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ @@ -22498,309 +22498,309 @@ │ │ │ │ 22494: 00b3ee2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 22495: 00b3d8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 22496: 00b3ed98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 22497: 0038513d 104 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 22498: 00531d35 230 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_w │ │ │ │ 22499: 00b40128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_CQE_HANDLER_DSTATE │ │ │ │ 22500: 00ae2da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 22501: 005cd739 996 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 22501: 005cd7e9 996 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 22502: 0042e785 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 22503: 00b3dca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 22504: 00283bf1 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 22505: 00ae88e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 22506: 00b3e2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 22507: 00ae28b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 22508: 0044fb89 92 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 22509: 00ae9810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 22510: 004ee999 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 22511: 00aef8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 22512: 00b3ef5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 22513: 005f555d 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 22513: 005f560d 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 22514: 00af6dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 22515: 00740f65 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 22515: 00741015 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 22516: 004ed6c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 22517: 0052ec8d 480 FUNC GLOBAL DEFAULT 12 helper_vl4re8_v │ │ │ │ 22518: 00ae24a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 22519: 004dba11 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 22520: 00b3f2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 22521: 0071285d 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 22521: 0071290d 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 22522: 00ae3958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 22523: 002a2199 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 22524: 006db0e9 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 22524: 006db199 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 22525: 00b3f362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 22526: 00b3f5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 22527: 00af2f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 22528: 00b3dd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 22529: 00447809 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 22530: 00b3ea94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 22531: 006c00f5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 22531: 006c01a5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 22532: 0029e1ad 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 22533: 006eae85 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 22533: 006eaf35 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 22534: 0050c659 108 FUNC GLOBAL DEFAULT 12 riscv_cpu_has_work │ │ │ │ 22535: 00b3fb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 22536: 004dc2a1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 22537: 00b40148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 22538: 0061d6d1 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 22539: 005cf7b9 584 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 22538: 0061d781 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 22539: 005cf869 584 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 22540: 00b3d67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 22541: 00b3da56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 22542: 00b3e2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 22543: 006ebc65 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 22543: 006ebd15 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 22544: 00b3e6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 22545: 006ff161 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 22545: 006ff211 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 22546: 00af26e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 22547: 006ffda9 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 22548: 006f74f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 22547: 006ffe59 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 22548: 006f75a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 22549: 00af359c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 22550: 00aececc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 22551: 004be5ad 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 22552: 007202d9 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 22552: 00720389 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 22553: 00b3f802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 22554: 006ea6cd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 22554: 006ea77d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 22555: 004c19dd 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 22556: 00710851 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 22556: 00710901 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 22557: 00aefeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ 22558: 004d6ac5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 22559: 00b3f0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 22560: 00b3ea24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 22561: 00af1b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 22562: 004096b1 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 22563: 004d4d2d 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 22564: 00464301 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 22565: 00701b8d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 22566: 006c1955 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 22565: 00701c3d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 22566: 006c1a05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 22567: 00381f8d 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 22568: 00b3eafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 22569: 00486935 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 22570: 00723345 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 22570: 007233f5 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 22571: 00b3dffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 22572: 00b3f0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 22573: 00ae9980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 22574: 0066c78d 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 22575: 00632b65 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 22574: 0066c83d 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 22575: 00632c15 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 22576: 0053dd2d 526 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_b │ │ │ │ 22577: 00af796c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 22578: 006fa8e1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 22579: 006df069 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 22578: 006fa991 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 22579: 006df119 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 22580: 00ae9800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 22581: 00b3f72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 22582: 0071dce5 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 22582: 0071dd95 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 22583: 0053e351 488 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_d │ │ │ │ 22584: 00af82e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 22585: 00b3e694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 22586: 004bee71 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 22587: 00b3d54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 22588: 00a45dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_b │ │ │ │ 22589: 009d0050 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 22590: 0053df3d 522 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_h │ │ │ │ 22591: 00aebaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 22592: 00b3f840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 22593: 0072cb39 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 22594: 006b1cf9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 22593: 0072cbe9 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 22594: 006b1da9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 22595: 00b3d692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 22596: 00aecc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 22597: 00a45d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_h │ │ │ │ 22598: 0028e1b9 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 22599: 00b3dc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 22600: 0063f14d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 22601: 008d0de0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 22600: 0063f1fd 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 22601: 008d0e90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 22602: 00aeca1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 22603: 0071f349 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 22604: 0063a4c9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 22603: 0071f3f9 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 22604: 0063a579 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 22605: 00b3e20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 22606: 0060b0f1 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 22606: 0060b1a1 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 22607: 00b3f63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 22608: 006cb405 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 22609: 0066c8ed 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 22608: 006cb4b5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 22609: 0066c99d 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 22610: 009c2954 64 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 22611: 00af725c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 22612: 006fe695 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 22612: 006fe745 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 22613: 0038bb45 84 FUNC GLOBAL DEFAULT 12 pci_setup_iommu_per_bus │ │ │ │ 22614: 00af7adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 22615: 006e61b1 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 22615: 006e6261 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 22616: 00b3ecd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 22617: 00ae3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 22618: 00b3dc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 22619: 007137f9 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 22619: 007138a9 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 22620: 00b3e924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 22621: 006bd6c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 22621: 006bd775 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 22622: 0053e149 518 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_w │ │ │ │ 22623: 00492cfd 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 22624: 00b3e65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 22625: 00a45cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_w │ │ │ │ 22626: 00b3dfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 22627: 00afa358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 22628: 00af707c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 22629: 00b40154 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 22630: 00b3df90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 22631: 002f0b29 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 22632: 0041fe3d 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 22633: 0042dc59 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 22634: 00b3f42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 22635: 005cf369 224 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 22635: 005cf419 224 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 22636: 004defe9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 22637: 00b3d5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 22638: 0063af39 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 22638: 0063afe9 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 22639: 00aef3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 22640: 00b3ed58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 22641: 00b3ead8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 22642: 00657dc1 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 22643: 0074f1e9 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 22642: 00657e71 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 22643: 0074f299 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 22644: 00ae20c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 22645: 0044509d 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 22646: 00ae1b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 22647: 00b3ebda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 22648: 003f1755 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 22649: 006de5f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 22649: 006de6a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 22650: 004e5de1 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 22651: 005e4aad 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 22651: 005e4b5d 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 22652: 00b3e9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 22653: 00b3f466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_DSTATE │ │ │ │ 22654: 00b3f15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 22655: 00b3f144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 22656: 0065e26d 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 22657: 00750b35 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 22656: 0065e31d 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 22657: 00750be5 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 22658: 00492b99 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 22659: 00aecc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 22660: 003cf50d 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 22661: 00416845 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 22662: 00af52b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 22663: 00b3ee96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 22664: 00aec4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 22665: 00b1bd7c 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 22666: 0047e629 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 22667: 004520d9 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 22668: 00aecd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 22669: 004e618d 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 22670: 00b3f35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 22671: 002b4509 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 22672: 006ad195 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 22672: 006ad245 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 22673: 00b3e9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 22674: 0053ff19 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_b │ │ │ │ 22675: 00b3ebc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 22676: 00af8c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 22677: 002831d5 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 22678: 00ae7c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 22679: 0053fff1 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_d │ │ │ │ 22680: 00548421 326 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_d │ │ │ │ 22681: 0038d3cd 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 22682: 004c11a1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 22683: 0053ff61 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_h │ │ │ │ 22684: 00b3f080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 22685: 00af6a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ 22686: 005481d1 296 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_h │ │ │ │ - 22687: 006179ad 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 22688: 0060fe8d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 22687: 00617a5d 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 22688: 0060ff3d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 22689: 00af3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 22690: 00b3e6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 22691: 005fa199 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 22691: 005fa249 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 22692: 00b3eb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 22693: 00b3e380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 22694: 00b3d848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 22695: 0045e609 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 22696: 007274dd 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 22696: 0072758d 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 22697: 004e9eb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 22698: 005ec025 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 22698: 005ec0d5 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 22699: 0042dfb1 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 22700: 00542659 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_b │ │ │ │ 22701: 00542731 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_d │ │ │ │ 22702: 00b3d4c2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 22703: 003288c1 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 22704: 0071e3d1 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 22704: 0071e481 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 22705: 0053ffa9 72 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_w │ │ │ │ 22706: 00b3de1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 22707: 0061f1fd 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 22707: 0061f2ad 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 22708: 00ae7e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 22709: 00a0049c 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 22710: 005482f9 294 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_w │ │ │ │ 22711: 005426a1 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_h │ │ │ │ 22712: 00b3ee76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 22713: 00b3e00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 22714: 009cf214 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 22715: 00af8848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 22716: 004eb139 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 22717: 00492301 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 22718: 00296939 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 22719: 00b3e416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 22720: 00b3fb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 22721: 00b3db2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 22722: 005cfcad 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 22722: 005cfd5d 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 22723: 00b3e036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 22724: 00b3f640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 22725: 004c1d6d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 22726: 00b3f30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 22727: 002c9e75 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 22728: 00aeacd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 22729: 00b3eef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 22730: 005426e9 72 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_w │ │ │ │ 22731: 004df065 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 22732: 00aed34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 22733: 00b3ec48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 22734: 00b3f5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 22735: 004d0779 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 22736: 0062b08d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 22736: 0062b13d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 22737: 00519d19 16 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_d │ │ │ │ 22738: 00af5b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 22739: 00b3e934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 22740: 002ca199 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 22741: 006365e1 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 22741: 00636691 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 22742: 00b3d678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 22743: 00a07cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 22744: 006c9ae9 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 22744: 006c9b99 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 22745: 00b3deb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 22746: 00691a21 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 22746: 00691ad1 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 22747: 00b3d976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 22748: 00a33b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf8_d │ │ │ │ 22749: 0051a6f9 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_h │ │ │ │ 22750: 004c1be5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 22751: 00ae61bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 22752: 0073b0d1 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 22752: 0073b181 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 22753: 004ebf2d 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 22754: 00616001 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 22755: 006d9581 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 22756: 00730905 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 22757: 006b613d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 22754: 006160b1 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 22755: 006d9631 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 22756: 007309b5 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 22757: 006b61ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 22758: 00b3d968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 22759: 00b3d612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22760: 00b3dab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 22761: 00b3f078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 22762: 00af53e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 22763: 00af8828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 22764: 004f59ed 256 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_read │ │ │ │ 22765: 00ae9180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 22766: 003ccae9 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 22767: 00629f8d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 22767: 0062a03d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 22768: 002c180d 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 22769: 004eaf81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 22770: 004e5c51 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 22771: 00299601 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 22772: 005e6dc9 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 22772: 005e6e79 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 22773: 0051978d 32 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_s │ │ │ │ 22774: 002d0c7d 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ - 22775: 006d4d29 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 22775: 006d4dd9 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 22776: 00ae9e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_PROG_EVENT │ │ │ │ - 22777: 006f28b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 22777: 006f2961 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 22778: 00af8fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 22779: 00ae7e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 22780: 00af325c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 22781: 00a0c2e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 22782: 00b3f0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 22783: 00ae6acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 22784: 004341d1 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 22785: 003925a5 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ 22786: 004a7511 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 22787: 00a3254c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_h │ │ │ │ 22788: 00b3e68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 22789: 006eb6d5 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 22789: 006eb785 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 22790: 00ae27f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 22791: 00af52e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 22792: 00ae8994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 22793: 00aebea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 22794: 0063a319 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 22795: 005e524d 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 22794: 0063a3c9 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 22795: 005e52fd 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 22796: 00af5e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 22797: 00af3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 22798: 00b3fb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 22799: 00a5375c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vs │ │ │ │ 22800: 00b3f602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_BYTE_DSTATE │ │ │ │ 22801: 00af365c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 22802: 004d5fb1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ @@ -22810,260 +22810,260 @@ │ │ │ │ 22806: 00a5354c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vv │ │ │ │ 22807: 00b3ebfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 22808: 00af9bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 22809: 00411fc1 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 22810: 00a517e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_b │ │ │ │ 22811: 00af8c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 22812: 00a324c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_w │ │ │ │ - 22813: 006f4961 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 22813: 006f4a11 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 22814: 00464c2d 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 22815: 00b3efca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 22816: 004b9b15 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 22817: 00b3df26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 22818: 00b3de86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 22819: 00b3de66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 22820: 00298469 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 22821: 00a51764 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_h │ │ │ │ - 22822: 00748c85 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 22822: 00748d35 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 22823: 00492751 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 22824: 008e4a6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 22824: 008e4b1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 22825: 0038ced1 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 22826: 0071ec41 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 22826: 0071ecf1 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 22827: 00af9ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 22828: 0070ddd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 22828: 0070de81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 22829: 004dff79 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 22830: 00ae1810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 22831: 00546d55 308 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_d │ │ │ │ 22832: 00aebee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 22833: 00b3d666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 22834: 00aee408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 22835: 00af81e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 22836: 00aeeba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 22837: 00af04e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 22838: 00af7ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 22839: 008d0d08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 22839: 008d0db8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 22840: 00546b19 286 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_h │ │ │ │ 22841: 004c1599 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 22842: 00a516e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_w │ │ │ │ 22843: 00b3df2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 22844: 00612f39 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 22844: 00612fe9 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 22845: 00af73f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 22846: 0043fa21 480 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_range │ │ │ │ 22847: 00b3f32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 22848: 00488529 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 22849: 004ed94d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 22850: 0038b221 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 22851: 006fbf35 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 22852: 007286b5 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 22851: 006fbfe5 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 22852: 00728765 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 22853: 00b3ed50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ 22854: 00a34bf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsif_m │ │ │ │ - 22855: 00713201 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 22855: 007132b1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 22856: 00a3b210 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_d │ │ │ │ 22857: 00afa508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ 22858: 00546c39 284 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_w │ │ │ │ - 22859: 0073e189 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 22859: 0073e239 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 22860: 00ae2f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 22861: 0046d8b5 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 22862: 006af405 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 22862: 006af4b5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 22863: 00b3de7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 22864: 006c94f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 22864: 006c95a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 22865: 00af705c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 22866: 00af09fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 22867: 00aeae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 22868: 006dbd59 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 22868: 006dbe09 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 22869: 00a3b318 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_h │ │ │ │ 22870: 00541359 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_b │ │ │ │ 22871: 0041ae75 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 22872: 00b3e374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 22873: 00430439 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 22874: 00487e4d 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 22875: 00b3e35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_INCOMPLETE_DSTATE │ │ │ │ 22876: 00aed1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 22877: 00b3d984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 22878: 00556569 258 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_b │ │ │ │ 22879: 00b3ed92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 22880: 00556861 274 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_d │ │ │ │ 22881: 005413a1 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_h │ │ │ │ 22882: 00b3f97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 22883: 0074a37d 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 22883: 0074a42d 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 22884: 00ae624c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 22885: 0055666d 252 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_h │ │ │ │ 22886: 00a35120 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl64_vv │ │ │ │ 22887: 003677e5 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 22888: 00ae5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 22889: 004be62d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 22890: 00b3e132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 22891: 003a03c9 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 22892: 004df0e5 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 22893: 00a3b294 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_w │ │ │ │ 22894: 002d1001 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 22895: 008790dc 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 22895: 0087918c 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 22896: 00b3f930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 22897: 00b3eab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 22898: 00ae83f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 22899: 006dbba1 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 22899: 006dbc51 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 22900: 005413e9 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_w │ │ │ │ 22901: 00b3d61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 22902: 00b3f572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 22903: 00b3d97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 22904: 00b3fb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 22905: 00697cf1 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 22905: 00697da1 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 22906: 004e2d75 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 22907: 005dd82d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 22907: 005dd8dd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 22908: 003fb13d 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 22909: 00556769 248 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_w │ │ │ │ - 22910: 0074f7cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 22910: 0074f87d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 22911: 00ae665c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 22912: 00707751 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 22912: 00707801 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 22913: 00afa2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 22914: 0073c609 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 22914: 0073c6b9 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 22915: 00af0814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 22916: 00298a2d 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 22917: 0074157d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 22917: 0074162d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 22918: 00af14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 22919: 00543df1 304 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_d │ │ │ │ 22920: 00af5ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 22921: 002d9881 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 22922: 005b0de1 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 22922: 005b0e91 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 22923: 00543bb9 284 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_h │ │ │ │ 22924: 00b3dedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 22925: 0044df69 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 22926: 00b3e6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 22927: 00723019 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 22927: 007230c9 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 22928: 004f9135 180 FUNC GLOBAL DEFAULT 12 riscv_find_firmware │ │ │ │ 22929: 00af7500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 22930: 00ae8024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 22931: 00af6afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 22932: 00b3da34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 22933: 00b3edde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 22934: 005ef0f9 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 22935: 005f8cc9 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 22934: 005ef1a9 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 22935: 005f8d79 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 22936: 004f3bf5 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 22937: 005dbbed 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 22937: 005dbc9d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 22938: 002d6525 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 22939: 006a7e2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 22939: 006a7edd 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 22940: 00543cd5 284 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_w │ │ │ │ 22941: 004804b5 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 22942: 00b3ed46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 22943: 00af8204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 22944: 00af71ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 22945: 00b3fa20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 22946: 0074adf1 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 22947: 00731691 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 22946: 0074aea1 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 22947: 00731741 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 22948: 00b3e0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 22949: 007096a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 22949: 00709751 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 22950: 004eaadd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 22951: 004cb829 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 22952: 00b3ef08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 22953: 00aefef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 22954: 00af4594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 22955: 004616a9 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 22956: 0048db49 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 22957: 0063d89d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 22957: 0063d94d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 22958: 00b3f60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 22959: 003cdeb9 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 22960: 004ee2e9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 22961: 00b3f80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 22962: 00b3f3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 22963: 00ae3f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 22964: 006f116d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 22964: 006f121d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 22965: 00af18b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 22966: 00b3f788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 22967: 00540e49 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_b │ │ │ │ 22968: 00b3eb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 22969: 00af6138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 22970: 0063b211 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 22970: 0063b2c1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 22971: 00426441 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 22972: 00afa648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ 22973: 00b3fb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ - 22974: 008e4a68 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 22975: 0061e069 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 22974: 008e4b18 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 22975: 0061e119 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 22976: 0047b155 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 22977: 00540e91 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_h │ │ │ │ 22978: 00b3dd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 22979: 00af97a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 22980: 00b3e9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 22981: 006b3fb1 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 22981: 006b4061 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 22982: 00aeccfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 22983: 00aefa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 22984: 002f1359 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 22985: 00b3d9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 22986: 00af908c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 22987: 00b3f070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 22988: 00b3f582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 22989: 00b3e6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ 22990: 00b3f234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 22991: 00a0c5fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 22992: 00ae4708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 22993: 004649e9 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 22994: 00aed61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 22995: 00b3f8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 22996: 0074a805 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 22996: 0074a8b5 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ 22997: 004ec599 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 22998: 0069553d 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 22998: 006955ed 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 22999: 00af2934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 23000: 00a41594 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_b │ │ │ │ 23001: 002d4e29 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 23002: 00540ed9 72 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_w │ │ │ │ 23003: 00b3d9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 23004: 00a41408 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_d │ │ │ │ 23005: 00388681 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 23006: 004d9b35 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 23007: 00ae9a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 23008: 0071d07d 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 23008: 0071d12d 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 23009: 00469d0d 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 23010: 002947a1 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 23011: 00b3f6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 23012: 00a41510 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_h │ │ │ │ 23013: 00466f21 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ 23014: 004a9331 348 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 23015: 006d9cf5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 23015: 006d9da5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 23016: 00af8100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 23017: 00ae91a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 23018: 0073285d 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 23018: 0073290d 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 23019: 00b3d70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 23020: 00ae4124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 23021: 00aef218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 23022: 00aee438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 23023: 00b3e59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 23024: 00ae2d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 23025: 00af05d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 23026: 0032f51d 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 23027: 00b3d464 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 23028: 0063ae55 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 23028: 0063af05 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 23029: 009b9e48 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 23030: 004eca19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 23031: 00af6610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 23032: 00458039 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ 23033: 00a4148c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_w │ │ │ │ - 23034: 006148fd 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 23034: 006149ad 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ 23035: 00a49784 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_b │ │ │ │ - 23036: 0072ea75 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 23036: 0072eb25 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 23037: 00b3f2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 23038: 009cd310 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 23039: 00af93c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 23040: 00a495f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_d │ │ │ │ 23041: 004c1df5 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 23042: 006ae931 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 23042: 006ae9e1 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 23043: 00ae86d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 23044: 0052cf25 486 FUNC GLOBAL DEFAULT 12 helper_vsxei32_64_v │ │ │ │ 23045: 0029f11d 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 23046: 00709f99 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 23047: 005dc681 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 23046: 0070a049 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 23047: 005dc731 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 23048: 00a49700 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_h │ │ │ │ 23049: 00aeb180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 23050: 002f4e4d 412 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 23051: 006ff97d 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 23051: 006ffa2d 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 23052: 004e9301 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 23053: 005aab99 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 23053: 005aac49 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 23054: 00aece6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 23055: 006beccd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 23055: 006bed7d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 23056: 00b3d544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 23057: 00748351 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 23058: 007126b9 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 23057: 00748401 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 23058: 00712769 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 23059: 00ae41f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 23060: 00af6f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 23061: 00aee3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 23062: 00b3f030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 23063: 00346581 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 23064: 00ae612c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 23065: 004a48f1 16 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ @@ -23079,162 +23079,162 @@ │ │ │ │ 23075: 00b3fa92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 23076: 00b3dede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 23077: 004bf28d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 23078: 00a4967c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_w │ │ │ │ 23079: 00b3d4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 23080: 00aeb940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ 23081: 00b3f5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_DWORD_DSTATE │ │ │ │ - 23082: 005f8afd 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 23082: 005f8bad 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 23083: 002d987d 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 23084: 00b3efd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 23085: 00b3d526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 23086: 00b3e432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 23087: 005e3299 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 23087: 005e3349 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 23088: 00b3fd84 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 23089: 0070e5c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 23089: 0070e679 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 23090: 0036b5bd 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 23091: 004d9cc9 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 23092: 0047f2c5 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 23093: 00af909c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 23094: 006d7fa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 23094: 006d8055 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 23095: 00b3e104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 23096: 00ae2a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 23097: 007069a9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 23097: 00706a59 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 23098: 00b3e520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 23099: 0071f2bd 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 23100: 008e4a4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 23099: 0071f36d 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 23100: 008e4afc 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 23101: 002a1ba9 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 23102: 00af17a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 23103: 00b3f200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 23104: 00a47708 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_h │ │ │ │ 23105: 00aeb8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 23106: 002a1571 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 23107: 0066fe75 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 23107: 0066ff25 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 23108: 0045f30d 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 23109: 00b1bd8c 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 23110: 00af76f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 23111: 00b3e650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 23112: 00af51f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 23113: 006c7e39 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 23113: 006c7ee9 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 23114: 002bed6d 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 23115: 006bdc49 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 23116: 00745401 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 23115: 006bdcf9 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 23116: 007454b1 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 23117: 00b3d834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 23118: 0044facd 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 23119: 00ae2ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 23120: 00af89a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 23121: 008e4a34 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 23121: 008e4ae4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 23122: 00a3509c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch32_vv │ │ │ │ 23123: 00ae94b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 23124: 00aeaa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 23125: 002fb259 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 23126: 00af0f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 23127: 006ba6b1 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 23128: 008d0df8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 23127: 006ba761 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 23128: 008d0ea8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 23129: 00af302c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 23130: 00a47684 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_w │ │ │ │ 23131: 00ae1fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 23132: 002938a9 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 23133: 00b3f314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 23134: 00b3fb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 23135: 00af27f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 23136: 005e3319 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 23137: 007134f5 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 23138: 006a1599 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 23136: 005e33c9 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 23137: 007135a5 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 23138: 006a1649 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 23139: 00b3f61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 23140: 0071cfa1 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 23140: 0071d051 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 23141: 00b3e908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_RESET_DSTATE │ │ │ │ - 23142: 006fb86d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 23142: 006fb91d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 23143: 00ae9b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 23144: 00b3ddda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 23145: 00ae5e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 23146: 00a01130 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 23147: 00b3e6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 23148: 00af6c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 23149: 00af24d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 23150: 00ae81a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 23151: 006b9989 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 23151: 006b9a39 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 23152: 00444ee5 440 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 23153: 00530de9 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_b │ │ │ │ 23154: 00b3d554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 23155: 00a5bce0 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 23156: 00af35ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 23157: 004be6a9 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 23158: 00b3e26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 23159: 00b3f984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 23160: 00615a65 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 23160: 00615b15 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 23161: 00410241 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 23162: 00b3e688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 23163: 00530e31 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_h │ │ │ │ 23164: 009d08ac 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 23165: 00b3f054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 23166: 00af712c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 23167: 00af8ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 23168: 00ae5dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 23169: 003866c5 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 23170: 006b8fc5 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 23170: 006b9075 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 23171: 00b3d918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 23172: 00a537e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesz_vs │ │ │ │ 23173: 00b400ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 23174: 0048d6ed 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 23175: 00469ddd 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 23176: 0066a12d 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 23176: 0066a1dd 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ 23177: 0053f2b9 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_b │ │ │ │ - 23178: 00743fcd 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 23179: 0066ad3d 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 23178: 0074407d 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 23179: 0066aded 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 23180: 0053f391 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_d │ │ │ │ 23181: 0040b3a5 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 23182: 005f99d9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 23182: 005f9a89 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 23183: 004bdccd 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 23184: 0072907d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 23184: 0072912d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 23185: 00ae74a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 23186: 004a891d 400 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 23187: 0037f0c5 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 23188: 00345cb1 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 23189: 006bbe75 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 23189: 006bbf25 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 23190: 00b3f9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ 23191: 0053f301 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_h │ │ │ │ - 23192: 00618b55 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 23192: 00618c05 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 23193: 00b3e04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 23194: 00530e79 72 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_w │ │ │ │ - 23195: 006aee95 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 23195: 006aef45 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 23196: 0040abad 166 FUNC GLOBAL DEFAULT 12 vhost_ack_features_ex │ │ │ │ 23197: 00b3d87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 23198: 0074d3c1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 23198: 0074d471 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 23199: 00af28a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 23200: 00b3db00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 23201: 0063a27d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 23201: 0063a32d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 23202: 00afa3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 23203: 004ea131 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 23204: 00a51e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode │ │ │ │ 23205: 002be519 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ 23206: 0053f349 72 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_w │ │ │ │ - 23207: 005cd4d5 612 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 23207: 005cd585 612 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 23208: 00b3e570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 23209: 00b3e0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 23210: 00b3dcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 23211: 00ae6888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 23212: 00b3f0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 23213: 00aefa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 23214: 00af9978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 23215: 004501d5 336 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ 23216: 0047368d 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 23217: 006ff239 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 23217: 006ff2e9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 23218: 00b3e53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 23219: 006b7555 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 23219: 006b7605 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 23220: 004c2681 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 23221: 00b3f5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 23222: 00509911 208 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpmcycle_read │ │ │ │ 23223: 0043aa0d 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 23224: 00b3f464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 23225: 002bfc11 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 23226: 00b3f828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 23227: 00b400f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 23228: 00b3ecda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 23229: 00839ee0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 23229: 00839f90 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 23230: 009d6e80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 23231: 00b3d882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 23232: 00aed20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 23233: 00b3e272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 23234: 00aeede8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 23235: 0041b231 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 23236: 00aef498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ @@ -23243,68 +23243,68 @@ │ │ │ │ 23239: 00af30dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 23240: 0055b829 542 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_b │ │ │ │ 23241: 00455c51 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 23242: 002b43a1 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 23243: 00afa408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 23244: 00b3e3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ 23245: 0055be35 508 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_d │ │ │ │ - 23246: 00737f5d 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 23246: 0073800d 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 23247: 00aeec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 23248: 00af2964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 23249: 006dd1d9 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 23249: 006dd289 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 23250: 0055ba49 498 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_h │ │ │ │ 23251: 00b3f76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 23252: 00b3eed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 23253: 00728839 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 23253: 007288e9 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 23254: 00b3de18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 23255: 00ae8ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 23256: 00612e01 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 23256: 00612eb1 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 23257: 0031d9ed 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 23258: 00b3e722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 23259: 0043e5fd 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 23260: 0073af39 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 23260: 0073afe9 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 23261: 00ae8344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 23262: 00b3e7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 23263: 006d42e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 23263: 006d4391 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 23264: 00af3aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 23265: 0074cf11 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 23265: 0074cfc1 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 23266: 004eb219 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 23267: 00af5748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 23268: 0029c9d9 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 23269: 00b3d50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 23270: 006cb851 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 23270: 006cb901 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 23271: 004f3ea1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_interrupt_cb │ │ │ │ 23272: 00b3f5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 23273: 00ae3b98 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 23274: 00af2144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 23275: 00ae4554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 23276: 003833a1 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 23277: 00b3df6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ 23278: 0055bc3d 502 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_w │ │ │ │ - 23279: 0070e1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 23280: 0071da55 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 23279: 0070e27d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 23280: 0071db05 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 23281: 00b3e5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 23282: 00ae9780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 23283: 00b3d836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 23284: 0045eb65 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 23285: 00706701 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 23285: 007067b1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ 23286: 00471c6d 70 FUNC GLOBAL DEFAULT 12 postcopy_incoming_cleanup │ │ │ │ - 23287: 006d7b31 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 23288: 00699e29 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 23289: 006f3f19 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 23290: 0070af79 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 23287: 006d7be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 23288: 00699ed9 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 23289: 006f3fc9 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 23290: 0070b029 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 23291: 00b3f82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 23292: 00b3f410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 23293: 006989b1 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 23294: 0073df49 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 23293: 00698a61 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 23294: 0073dff9 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 23295: 00ae80a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 23296: 00b3e152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 23297: 0071da6d 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 23297: 0071db1d 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 23298: 00af7b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 23299: 00739539 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 23299: 007395e9 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 23300: 00b3db2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 23301: 00b3e094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 23302: 00ae5444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 23303: 009ba584 64 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 23304: 00af1b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 23305: 00b3dde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 23306: 00aec010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ @@ -23316,150 +23316,150 @@ │ │ │ │ 23312: 00b3f52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 23313: 00af24a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 23314: 004cad31 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 23315: 0046ace1 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 23316: 00ae7fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 23317: 00af6d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 23318: 00a49910 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_h │ │ │ │ - 23319: 006ab7cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 23319: 006ab87d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 23320: 00b2d930 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 23321: 00af969c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 23322: 0038aca1 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 23323: 00a36854 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_16_v │ │ │ │ 23324: 00b3dce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 23325: 004c1e51 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 23326: 0037f135 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 23327: 006d81c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 23327: 006d8271 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 23328: 00b3e12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 23329: 00634319 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 23330: 006fd295 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 23329: 006343c9 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 23330: 006fd345 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 23331: 004f7011 96 FUNC GLOBAL DEFAULT 12 riscv_trigger_reset_hold │ │ │ │ 23332: 00b3e810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 23333: 00b3e332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 23334: 00296e45 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 23335: 00ae44a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 23336: 00b3f79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 23337: 0062aa45 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 23337: 0062aaf5 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 23338: 00ae1668 60 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 23339: 00a333bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_d │ │ │ │ 23340: 00ae8144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 23341: 006bd255 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 23341: 006bd305 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 23342: 004c594d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 23343: 006ab935 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 23343: 006ab9e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 23344: 00ae72f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 23345: 0073ac8d 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 23345: 0073ad3d 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 23346: 00442595 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 23347: 005c9845 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 23347: 005c98f5 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ 23348: 00a4988c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_w │ │ │ │ 23349: 00a56b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw_i128 │ │ │ │ 23350: 00b3e90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 23351: 0055da25 284 FUNC GLOBAL DEFAULT 12 helper_vzext_vf4_w │ │ │ │ 23352: 00a334c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_h │ │ │ │ - 23353: 00616479 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 23353: 00616529 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 23354: 00b3ef38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 23355: 00af6254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 23356: 00b3d588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 23357: 00b3f2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 23358: 00b3da50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 23359: 006d4725 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 23359: 006d47d5 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 23360: 00419059 8 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 23361: 00aefcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 23362: 00af5478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 23363: 006dba49 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 23363: 006dbaf9 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 23364: 00a31868 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32ff_v │ │ │ │ 23365: 00283531 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 23366: 00b3f87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 23367: 00b3faa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 23368: 00b3e4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 23369: 006d79c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 23369: 006d7a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 23370: 00a42698 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_d │ │ │ │ 23371: 004f37c1 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 23372: 00737771 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 23372: 00737821 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 23373: 00b3eed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 23374: 00b4008a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 23375: 005dde49 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 23375: 005ddef9 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 23376: 00aedc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_EVENT │ │ │ │ 23377: 004a6b81 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 23378: 00aeb9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 23379: 00299311 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ 23380: 00a427a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_h │ │ │ │ - 23381: 005e7a39 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 23381: 005e7ae9 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 23382: 00aed65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ 23383: 00a33440 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_w │ │ │ │ - 23384: 0073abdd 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 23384: 0073ac8d 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 23385: 00b3e4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 23386: 006418c9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 23386: 00641979 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 23387: 00b3f8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 23388: 00af9f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 23389: 00ae9690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 23390: 003e685d 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 23391: 0085a808 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 23391: 0085a8b8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 23392: 002a0461 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 23393: 0085a6c0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 23393: 0085a770 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 23394: 002a6b1d 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 23395: 005a3681 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ - 23396: 005e66e1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 23395: 005a3731 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ + 23396: 005e6791 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 23397: 00b3f2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 23398: 0085a578 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 23398: 0085a628 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 23399: 00b1c050 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 23400: 00ae81f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 23401: 005a3759 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ + 23401: 005a3809 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ 23402: 00b3ed6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ 23403: 00a4b14c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_b │ │ │ │ - 23404: 00702801 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 23404: 007028b1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 23405: 00a4271c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_w │ │ │ │ 23406: 00a4afc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_d │ │ │ │ 23407: 003b1929 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 23408: 00aee9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 23409: 00aed74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 23410: 0074abd1 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 23411: 005a36c9 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ - 23412: 005eb465 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 23410: 0074ac81 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 23411: 005a3779 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ + 23412: 005eb515 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 23413: 00a4b0c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_h │ │ │ │ 23414: 00af5188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 23415: 00af3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 23416: 00aecabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 23417: 0045dec9 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 23418: 004cbb59 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 23419: 0061dfbd 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 23419: 0061e06d 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 23420: 00b3f88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 23421: 00b3e806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_CONFLICT_DSTATE │ │ │ │ 23422: 00b3fb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 23423: 00b3f17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 23424: 007041b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 23424: 00704265 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 23425: 002d18a5 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 23426: 00af56a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 23427: 00388b21 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 23428: 00700a35 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 23428: 00700ae5 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 23429: 00b3d5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 23430: 006abe5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 23430: 006abf0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 23431: 002a37dd 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 23432: 005a3711 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ + 23432: 005a37c1 72 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ 23433: 00a4b044 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_w │ │ │ │ - 23434: 005e04f5 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 23434: 005e05a5 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 23435: 0046d7f5 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 23436: 004992fd 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 23437: 006d8e05 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 23437: 006d8eb5 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 23438: 00af9858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 23439: 00b3e4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 23440: 00610499 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 23440: 00610549 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 23441: 0038352d 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 23442: 00ae600c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 23443: 003851a5 80 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 23444: 00ae9640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 23445: 0045005d 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 23446: 00ae91b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 23447: 00af1ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 23448: 00af80dc 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 23449: 00519cd9 16 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_d │ │ │ │ 23450: 00ae8244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 23451: 00aed4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 23452: 007474ad 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 23452: 0074755d 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ 23453: 00a355c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re16_v │ │ │ │ - 23454: 00743939 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 23454: 007439e9 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 23455: 00ae9720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 23456: 00b40104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 23457: 002d9895 2 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 23458: 0051a6c9 46 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_h │ │ │ │ 23459: 00a482e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_b │ │ │ │ 23460: 00af5288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 23461: 00aef1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ @@ -23472,148 +23472,148 @@ │ │ │ │ 23468: 00b3e8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 23469: 00b3ebc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 23470: 002a559d 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 23471: 00a48260 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_h │ │ │ │ 23472: 00ae8934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 23473: 00afa578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ 23474: 0051976d 32 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_s │ │ │ │ - 23475: 006f20b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 23475: 006f2169 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 23476: 00b3fb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 23477: 006bf0d1 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 23477: 006bf181 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 23478: 00ae4414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 23479: 00a4c358 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_h │ │ │ │ - 23480: 005e6551 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 23481: 0073a111 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 23482: 00615229 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 23480: 005e6601 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 23481: 0073a1c1 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 23482: 006152d9 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 23483: 003568ed 292 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 23484: 0047f4ad 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 23485: 0061041d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 23485: 006104cd 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 23486: 00ae5bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 23487: 0044ec2d 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 23488: 00636771 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 23488: 00636821 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 23489: 00b3e39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 23490: 00b3e58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 23491: 00a0fc20 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 23492: 00aed57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 23493: 003205a9 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 23494: 00b3f8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ - 23495: 006dd36d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 23496: 0070b605 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 23495: 006dd41d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 23496: 0070b6b5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 23497: 004d7b71 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 23498: 0046ccb1 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 23499: 00a481dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_w │ │ │ │ - 23500: 006c9081 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 23501: 006b28c5 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 23502: 005dec4d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 23500: 006c9131 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 23501: 006b2975 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 23502: 005decfd 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 23503: 00345e01 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 23504: 00a4c2d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_w │ │ │ │ 23505: 00aed29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 23506: 00aef588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 23507: 00aeb990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 23508: 00ae5474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 23509: 00631ec9 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 23510: 006da0b1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 23511: 00615ba5 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 23509: 00631f79 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 23510: 006da161 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 23511: 00615c55 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 23512: 00b3e5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 23513: 00b3e660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 23514: 005f4455 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ + 23514: 005f4505 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ 23515: 0043b4cd 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 23516: 00b3e1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 23517: 00ae9150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 23518: 004bf125 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 23519: 004b9219 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 23520: 00b3d4c3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 23521: 0087b4f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 23522: 006c65ed 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 23523: 006a8a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 23521: 0087b5a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 23522: 006c669d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 23523: 006a8add 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 23524: 00b3dcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 23525: 00b3f35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 23526: 0087b4e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 23527: 00666989 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 23526: 0087b598 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 23527: 00666a39 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 23528: 00af0c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 23529: 00a592ec 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 23530: 006acd5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 23531: 0087b4e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 23530: 006ace0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 23531: 0087b590 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 23532: 00b3f9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 23533: 00b3e480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 23534: 00b3ebf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 23535: 005db251 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 23535: 005db301 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 23536: 00ae7c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 23537: 00aeb260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 23538: 00b3ef5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 23539: 004de791 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 23540: 006a2e8d 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 23540: 006a2f3d 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 23541: 00af4c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 23542: 00af09ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ 23543: 00b3dbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 23544: 00b3dd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 23545: 00392a75 1500 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 23546: 002a1115 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 23547: 004ee7b5 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 23548: 00b3f0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 23549: 00388c89 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 23550: 00ae81e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 23551: 00b3e48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 23552: 00b3d898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 23553: 00670009 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 23553: 006700b9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 23554: 00a0c680 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 23555: 00732829 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 23555: 007328d9 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 23556: 003fb199 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ 23557: 0051a9dd 88 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_d │ │ │ │ - 23558: 006f3a21 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 23559: 006d9fed 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 23558: 006f3ad1 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 23559: 006da09d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 23560: 00b3ecee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 23561: 002c0abd 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 23562: 0065a1c1 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 23562: 0065a271 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 23563: 00b3fabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 23564: 00b40068 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 23565: 0051a861 86 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_l │ │ │ │ 23566: 00b3e92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 23567: 006d73e5 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 23567: 006d7495 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 23568: 004a53b5 192 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 23569: 004244c1 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 23570: 007010f9 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 23570: 007011a9 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 23571: 0043cd91 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 23572: 00b3d9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 23573: 00b3ebee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 23574: 002c8c3d 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 23575: 0051a911 108 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_s │ │ │ │ 23576: 00b3f19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ 23577: 00b3e1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 23578: 0042e6ad 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 23579: 0051a7c1 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_w │ │ │ │ 23580: 004e93b9 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 23581: 00b3e5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 23582: 00b3eade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 23583: 00b3f922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 23584: 00391f4d 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 23585: 006130a5 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 23585: 00613155 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 23586: 00aec2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 23587: 00af7570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 23588: 00aeca0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 23589: 00b3e6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 23590: 00448075 10 FUNC GLOBAL DEFAULT 12 ram_block_is_pmem │ │ │ │ 23591: 00b3e206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 23592: 00b3d65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 23593: 002d5f81 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 23594: 00b3df1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 23595: 004ec431 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 23596: 00af91d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 23597: 00b3f978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 23598: 0070d059 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 23598: 0070d109 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 23599: 00b3f112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 23600: 00a003e8 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 23601: 002a02c1 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 23602: 00b3d462 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 23603: 00aecc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 23604: 00aeb760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 23605: 006bd20d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 23605: 006bd2bd 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 23606: 00442411 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 23607: 0054747d 314 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_h │ │ │ │ - 23608: 006cf9f9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 23608: 006cfaa9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 23609: 00a47918 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_h │ │ │ │ 23610: 002da2a1 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_get_state │ │ │ │ 23611: 00ae7058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 23612: 00aecf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 23613: 00b3f766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 23614: 00b3de42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 23615: 00af7634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_WRITE_EVENT │ │ │ │ @@ -23625,16 +23625,16 @@ │ │ │ │ 23621: 00af8294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 23622: 00b3ea62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 23623: 004de811 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 23624: 00a0ee34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 23625: 00541b0d 240 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_d │ │ │ │ 23626: 00a56aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw_i128 │ │ │ │ 23627: 00a4d03c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_h │ │ │ │ - 23628: 00752fb5 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 23629: 006abde5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 23628: 00753065 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 23629: 006abe95 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 23630: 0054196d 206 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_h │ │ │ │ 23631: 0048bc99 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 23632: 004a3f01 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 23633: 005475b9 336 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_w │ │ │ │ 23634: 00476bb5 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 23635: 00a47894 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_w │ │ │ │ 23636: 00b3d540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ @@ -23643,322 +23643,322 @@ │ │ │ │ 23639: 00b3f014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 23640: 00ae8974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 23641: 00b3e8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_DSTATE │ │ │ │ 23642: 00ae32f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 23643: 00af58a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 23644: 00300eb1 76 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 23645: 00af4068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 23646: 0062a655 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 23646: 0062a705 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 23647: 00b3ec96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 23648: 00aeceac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 23649: 0042ec99 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ 23650: 004a81b5 132 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 23651: 00723215 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 23652: 006ccefd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 23651: 007232c5 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 23652: 006ccfad 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 23653: 00b3f8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 23654: 006d1ee1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 23654: 006d1f91 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 23655: 00b3e982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 23656: 003cc9f1 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 23657: 00a4cfb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_w │ │ │ │ 23658: 002ca119 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 23659: 00541a3d 206 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_w │ │ │ │ 23660: 00ae7694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 23661: 003cf95d 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 23662: 004f3de1 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 23663: 00af05f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 23664: 004ecd75 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 23665: 00b3dafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 23666: 002a037d 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 23667: 004c2429 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 23668: 006edb7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 23669: 006b46f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 23668: 006edc2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 23669: 006b47a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 23670: 00290949 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 23671: 00af1ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 23672: 00aebbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 23673: 006d5a29 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 23673: 006d5ad9 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 23674: 004a8851 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 23675: 00aebd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 23676: 007529d9 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 23676: 00752a89 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 23677: 00af4dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 23678: 00af7d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 23679: 003f1861 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 23680: 006bf379 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 23680: 006bf429 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 23681: 00b3e5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 23682: 004a64a5 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 23683: 0046d741 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 23684: 00aebbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 23685: 004c1351 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 23686: 00af69dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 23687: 00aea9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 23688: 004a4921 152 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 23689: 00a51d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_add_entry │ │ │ │ 23690: 00a0caa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 23691: 00347e5d 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 23692: 00b3f490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 23693: 006eba9d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 23693: 006ebb4d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 23694: 004316ed 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 23695: 00519a69 70 FUNC GLOBAL DEFAULT 12 helper_fmin_d │ │ │ │ 23696: 00a51fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mret │ │ │ │ 23697: 00aea1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 23698: 00b3dc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 23699: 00b3dc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 23700: 00a4dd20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_d │ │ │ │ 23701: 0051a075 166 FUNC GLOBAL DEFAULT 12 helper_fmin_h │ │ │ │ - 23702: 0062aabd 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 23702: 0062ab6d 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 23703: 00aed6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 23704: 00696999 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 23704: 00696a49 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 23705: 00a4de28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_h │ │ │ │ 23706: 00b3e942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 23707: 00aeb300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 23708: 007344ad 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 23708: 0073455d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 23709: 003f50c9 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 23710: 00b3d9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 23711: 00667111 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 23711: 006671c1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 23712: 00526019 1596 FUNC GLOBAL DEFAULT 12 helper_vle16_v │ │ │ │ 23713: 00b3eea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 23714: 00b3da62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 23715: 0060fd19 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 23715: 0060fdc9 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 23716: 00af5558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 23717: 003b1925 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 23718: 00a0fb9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 23719: 00b3dce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 23720: 005193a5 114 FUNC GLOBAL DEFAULT 12 helper_fmin_s │ │ │ │ 23721: 0031e499 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 23722: 00751645 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 23723: 005db28d 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 23722: 007516f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 23723: 005db33d 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 23724: 003503d9 10 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 23725: 006f4405 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 23726: 005fa115 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 23725: 006f44b5 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 23726: 005fa1c5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 23727: 00afa0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 23728: 00b3dce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 23729: 0091c234 64 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 23730: 00a4dda4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_w │ │ │ │ 23731: 0050f629 24 FUNC GLOBAL DEFAULT 12 cpu_get_fcfien │ │ │ │ 23732: 00b3ded0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 23733: 00508d2d 16 FUNC GLOBAL DEFAULT 12 riscv_iommu_set_cap_igs │ │ │ │ 23734: 00ae2440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 23735: 00b3e4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 23736: 00af34dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 23737: 007450b1 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 23738: 00744921 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 23737: 00745161 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 23738: 007449d1 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 23739: 00ae28e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 23740: 00ae7278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 23741: 002d92cd 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 23742: 00493251 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 23743: 00aeb510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 23744: 00b3f170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 23745: 00b3e964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 23746: 00744e05 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 23747: 006f0c99 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 23746: 00744eb5 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 23747: 006f0d49 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 23748: 00b3ea0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 23749: 00ae4e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 23750: 0074e8f1 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 23751: 00707845 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 23750: 0074e9a1 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 23751: 007078f5 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 23752: 00ae53f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 23753: 0064bd45 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 23754: 005f0a09 204 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 23753: 0064bdf5 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 23754: 005f0ab9 204 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 23755: 00af1b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 23756: 005ebb85 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 23756: 005ebc35 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 23757: 0044c9ed 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 23758: 003f561d 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 23759: 003ffa29 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 23760: 006fa341 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 23760: 006fa3f1 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 23761: 004eed51 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 23762: 004ed3c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 23763: 0047b5d1 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 23764: 005df065 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 23765: 006f7979 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 23764: 005df115 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 23765: 006f7a29 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ 23766: 005394f5 484 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_b │ │ │ │ - 23767: 006d55d9 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 23767: 006d5689 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 23768: 004de945 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 23769: 00ae5d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 23770: 00ae8334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 23771: 00539ac9 508 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_d │ │ │ │ 23772: 00ae8644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 23773: 005ecb79 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 23773: 005ecc29 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 23774: 004de895 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 23775: 004ed55d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 23776: 005396d9 504 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_h │ │ │ │ 23777: 00af3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 23778: 00b3da20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 23779: 002f9b65 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 23780: 005c077d 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 23781: 006afcd5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 23780: 005c082d 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 23781: 006afd85 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 23782: 00ae5e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 23783: 00b3e31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 23784: 00aecdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 23785: 00af08e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 23786: 00487f29 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 23787: 006f7bb1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 23787: 006f7c61 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 23788: 00af1b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 23789: 00424e39 524 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 23790: 005312f9 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_b │ │ │ │ 23791: 005398d1 504 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_w │ │ │ │ 23792: 00af7c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 23793: 0074d2b9 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 23793: 0074d369 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 23794: 00b3f2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 23795: 0038cea9 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 23796: 00aefdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 23797: 0046d619 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 23798: 00531341 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_h │ │ │ │ 23799: 00ae9d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 23800: 00ae3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 23801: 00aed988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 23802: 00706ca9 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 23802: 00706d59 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 23803: 00442391 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 23804: 00b3eda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 23805: 00b3d9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 23806: 002f24a5 476 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 23807: 00af1ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 23808: 00442409 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 23809: 00449c5d 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 23810: 0042ef75 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ - 23811: 0071fb2d 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 23811: 0071fbdd 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 23812: 00af5168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 23813: 00a0e780 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 23814: 00b3f9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 23815: 004a5991 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 23816: 00b3de58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23817: 00531389 72 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_w │ │ │ │ - 23818: 006ac835 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 23819: 0071e6d5 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 23818: 006ac8e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 23819: 0071e785 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 23820: 00b3dd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 23821: 004c18fd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 23822: 00af7abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 23823: 005dbbe9 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 23823: 005dbc99 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 23824: 00344db9 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 23825: 00b3d8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 23826: 00706645 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 23826: 007066f5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 23827: 004991cd 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 23828: 00b3f642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 23829: 00b3e9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 23830: 00b3e478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 23831: 0062a6cd 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 23831: 0062a77d 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 23832: 00b3e69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 23833: 00b3e472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 23834: 00b3fa34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 23835: 004f1d29 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 23836: 0071e019 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 23836: 0071e0c9 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 23837: 00b3f71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 23838: 00aed958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 23839: 006fb59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 23839: 006fb64d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 23840: 00b3d710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 23841: 004ed79d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 23842: 006bdb85 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 23842: 006bdc35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 23843: 002d2ff1 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 23844: 004566e9 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 23845: 006be22d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 23845: 006be2dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 23846: 002980e1 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 23847: 00b40094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 23848: 00af98d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 23849: 006e5e35 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 23850: 006d23d5 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 23851: 006e670d 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 23849: 006e5ee5 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 23850: 006d2485 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 23851: 006e67bd 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 23852: 00b3e92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 23853: 00aeb5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 23854: 007445cd 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 23855: 006ca885 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 23856: 00718625 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 23854: 0074467d 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 23855: 006ca935 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 23856: 007186d5 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 23857: 004f2971 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 23858: 005099e1 468 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_incr_ctr │ │ │ │ 23859: 00ae7bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 23860: 0087b50c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ - 23861: 006ec455 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 23862: 0072da25 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 23863: 006ad0e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 23864: 0073b3a9 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 23860: 0087b5bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ + 23861: 006ec505 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 23862: 0072dad5 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 23863: 006ad191 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 23864: 0073b459 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 23865: 00b3da0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 23866: 00ae1b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 23867: 0065dd69 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 23868: 006fe9e1 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 23867: 0065de19 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 23868: 006fea91 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 23869: 00ae89a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 23870: 0054badd 322 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_h │ │ │ │ 23871: 00af1a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 23872: 002aa59d 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 23873: 00461131 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 23874: 00839ee4 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 23874: 00839f94 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 23875: 00af2744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 23876: 006d7f69 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 23876: 006d8019 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 23877: 00b3e9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 23878: 0074d40d 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 23878: 0074d4bd 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 23879: 00290a45 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 23880: 00af795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 23881: 0050a965 80 FUNC GLOBAL DEFAULT 12 common_semi_stack_bottom │ │ │ │ 23882: 00b3f0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 23883: 00b3e340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 23884: 00b3d602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 23885: 0060d85d 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 23886: 00708685 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 23887: 0069fe59 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 23885: 0060d90d 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 23886: 00708735 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 23887: 0069ff09 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 23888: 0054bc21 366 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_w │ │ │ │ 23889: 004d8325 136 FUNC GLOBAL DEFAULT 12 accel_irqchip_release_virq │ │ │ │ 23890: 00b3f26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 23891: 00af2224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 23892: 006afa7d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 23893: 00756871 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 23892: 006afb2d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 23893: 00756921 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 23894: 00439fa5 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 23895: 00b3dfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 23896: 0040ae0d 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 23897: 005ce35d 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 23897: 005ce40d 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 23898: 00b3db4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 23899: 002aa209 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 23900: 00ae8b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 23901: 00542bf9 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_b │ │ │ │ 23902: 00af6c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 23903: 00b3ec56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 23904: 005f3549 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 23904: 005f35f9 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 23905: 003c70ed 200 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 23906: 00b3fb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 23907: 004991d1 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 23908: 00542cd1 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_d │ │ │ │ 23909: 00b3f3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 23910: 00aecacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 23911: 00af3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 23912: 00544ba5 308 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_d │ │ │ │ 23913: 00aeac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 23914: 00ae4858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 23915: 00462999 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 23916: 00b3fa0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 23917: 00542c41 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_h │ │ │ │ 23918: 00ae618c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 23919: 008e4a48 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 23919: 008e4af8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 23920: 00544969 286 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_h │ │ │ │ 23921: 00437979 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 23922: 00b3dd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 23923: 00b4008c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 23924: 004d803d 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 23925: 00aeae60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_IOV_EVENT │ │ │ │ 23926: 00b3e5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 23927: 002c2f29 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 23928: 00ae625c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 23929: 00b3e70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 23930: 0074e86d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 23930: 0074e91d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 23931: 00ae2570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 23932: 00af8c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ 23933: 004a8c79 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 23934: 006dcf01 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ - 23935: 0072d8b5 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 23934: 006dcfb1 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ + 23935: 0072d965 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 23936: 00af94d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 23937: 00b3d832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 23938: 00aefce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 23939: 00299909 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 23940: 00b3ef96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 23941: 00b3d694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 23942: 0042eecd 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 23943: 00542c89 72 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_w │ │ │ │ 23944: 00aeb890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 23945: 00aebc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 23946: 00b3e9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 23947: 0042dadd 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ 23948: 00544a89 284 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_w │ │ │ │ - 23949: 006cfc11 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 23949: 006cfcc1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 23950: 00ae23a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 23951: 004ca859 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 23952: 00b3dafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 23953: 0070cf8d 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 23953: 0070d03d 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 23954: 00ae6a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 23955: 00af4c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 23956: 00b3e73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 23957: 00b3ea70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 23958: 00b3dde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 23959: 00b3f228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ 23960: 00a4d0c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_d │ │ │ │ @@ -23972,144 +23972,144 @@ │ │ │ │ 23968: 00518abd 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_fflags │ │ │ │ 23969: 00b3ef6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 23970: 00a4d1c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_h │ │ │ │ 23971: 00af8130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 23972: 00468209 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 23973: 002f74e9 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 23974: 00b3d892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 23975: 006f0929 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 23975: 006f09d9 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 23976: 00aec0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 23977: 00b3df18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 23978: 0055e899 62 FUNC GLOBAL DEFAULT 12 helper_xperm8 │ │ │ │ 23979: 00b3fb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 23980: 004f5891 348 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_write │ │ │ │ 23981: 00b3fabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 23982: 004f44a1 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 23983: 00ae82a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 23984: 00ae3290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 23985: 00aec92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 23986: 00b3e0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 23987: 0074a659 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 23987: 0074a709 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 23988: 00af1e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 23989: 00b3ea2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 23990: 002a584d 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 23991: 005a21b1 168 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ + 23991: 005a2261 168 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ 23992: 00a4d144 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_w │ │ │ │ 23993: 00a5543c 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_d │ │ │ │ - 23994: 005db221 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 23994: 005db2d1 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 23995: 0050f8e9 68 FUNC GLOBAL DEFAULT 12 riscv_cpu_hviprio_index2irq │ │ │ │ 23996: 00aeb520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 23997: 0070728d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 23997: 0070733d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 23998: 00ae639c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 23999: 00a556d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_h │ │ │ │ 24000: 0055d691 74 FUNC GLOBAL DEFAULT 12 helper_vmvr_v │ │ │ │ 24001: 00299849 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 24002: 006ab629 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 24002: 006ab6d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 24003: 0040ad49 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 24004: 00731705 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 24004: 007317b5 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 24005: 00ae4e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 24006: 00af8e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 24007: 00b3e3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 24008: 006d21ad 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 24008: 006d225d 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 24009: 00b3e102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 24010: 00af327c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 24011: 00b3e2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 24012: 00a551a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_s │ │ │ │ 24013: 00363dad 664 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 24014: 00b3fa66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 24015: 0074f731 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 24015: 0074f7e1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 24016: 00ae3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 24017: 00b3eeee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 24018: 00b3e5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 24019: 004179bd 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 24020: 00aec590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 24021: 005e745d 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 24021: 005e750d 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 24022: 00b3f87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 24023: 0063ad4d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 24023: 0063adfd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 24024: 00345ef1 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 24025: 00b3d340 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 24026: 0051bd99 46 FUNC GLOBAL DEFAULT 12 helper_cbo_inval │ │ │ │ 24027: 00b3e0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 24028: 0085a0e0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 24029: 006c9699 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 24030: 00634201 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 24031: 007135d1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 24028: 0085a190 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 24029: 006c9749 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 24030: 006342b1 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 24031: 00713681 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 24032: 00af8e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 24033: 00a50870 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_b │ │ │ │ 24034: 00afa3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 24035: 004f2761 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 24036: 00ae7564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 24037: 00a507ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_h │ │ │ │ 24038: 00b3e49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 24039: 006ecf05 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 24039: 006ecfb5 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 24040: 00af62b4 52 OBJECT GLOBAL DEFAULT 24 replay_trace_events │ │ │ │ - 24041: 0060b061 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 24042: 00696e55 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 24043: 005c2a11 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 24041: 0060b111 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 24042: 00696f05 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 24043: 005c2ac1 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ 24044: 005176e9 164 FUNC GLOBAL DEFAULT 12 smstateen_acc_ok │ │ │ │ - 24045: 005dd74d 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 24045: 005dd7fd 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 24046: 004a801d 120 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 24047: 00ae2ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 24048: 00a50768 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_w │ │ │ │ - 24049: 00631e39 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 24050: 006bb87d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 24051: 006f9e99 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 24052: 00700429 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 24053: 0065f941 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 24049: 00631ee9 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 24050: 006bb92d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 24051: 006f9f49 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 24052: 007004d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 24053: 0065f9f1 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 24054: 002bfbbd 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 24055: 00b3f004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 24056: 006b461d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 24056: 006b46cd 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 24057: 00b3e920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 24058: 004f6451 194 FUNC GLOBAL DEFAULT 12 helper_itrigger_match │ │ │ │ 24059: 00af36d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 24060: 006fe42d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 24060: 006fe4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 24061: 00b3f2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 24062: 004ca855 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 24063: 002729dd 52 FUNC GLOBAL DEFAULT 12 decode_xtheadcondmov │ │ │ │ 24064: 00b3ee7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 24065: 00af943c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 24066: 00b3d634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 24067: 00ae8534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 24068: 00ae17e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 24069: 00af19b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 24070: 007149ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 24070: 00714a9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 24071: 00b3dfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 24072: 00620045 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 24072: 006200f5 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 24073: 00b3fa6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 24074: 005ed2dd 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 24074: 005ed38d 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 24075: 00aea120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 24076: 004ecc9d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ - 24077: 005a2605 124 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ + 24077: 005a26b5 124 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ 24078: 00b3e0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 24079: 0046cd65 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 24080: 004475bd 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 24081: 00b3d562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 24082: 002ff221 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 24083: 006abad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 24083: 006abb89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 24084: 00af0f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 24085: 004a8c25 82 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 24086: 0072ad2d 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 24087: 006cad8d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 24086: 0072addd 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 24087: 006cae3d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 24088: 00b3d4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 24089: 006c623d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 24089: 006c62ed 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 24090: 00af5378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 24091: 00a553b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_d │ │ │ │ - 24092: 005cf191 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 24092: 005cf241 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 24093: 00b3ef7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 24094: 00ae48f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 24095: 006bfc65 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 24095: 006bfd15 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 24096: 0029f9a5 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 24097: 00b3ea02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 24098: 004ec1d5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 24099: 00ae33e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 24100: 006f0591 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 24101: 0074a155 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 24100: 006f0641 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 24101: 0074a205 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 24102: 00a5564c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_h │ │ │ │ 24103: 002f11a9 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 24104: 006d6d1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 24104: 006d6dcd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 24105: 00b3e932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 24106: 004d401d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 24107: 004923c1 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 24108: 00b3de00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 24109: 00554415 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_d │ │ │ │ 24110: 00aefac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 24111: 0042e2c5 172 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ @@ -24121,154 +24121,154 @@ │ │ │ │ 24117: 009cd37c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 24118: 009cfe08 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 24119: 00b3e796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 24120: 0047aed1 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 24121: 00b3e56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 24122: 00b3f73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 24123: 00ae7148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 24124: 005ba555 2048 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 24124: 005ba605 2048 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 24125: 00b3edee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 24126: 00af5a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 24127: 00710645 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 24127: 007106f5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 24128: 004dda65 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 24129: 00b3ebd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 24130: 00ae7614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 24131: 00b3eb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 24132: 004de555 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 24133: 002f149d 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 24134: 003fa8bd 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 24135: 005f9399 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 24135: 005f9449 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 24136: 00af1c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 24137: 00ae5b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 24138: 00b3d86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 24139: 00554301 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_w │ │ │ │ 24140: 004f63a5 18 FUNC GLOBAL DEFAULT 12 tselect_csr_write │ │ │ │ 24141: 00af1b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 24142: 00a0cb24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 24143: 0071f5b5 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 24143: 0071f665 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 24144: 00b3ee0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 24145: 002c2461 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 24146: 00af4118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 24147: 00b3d76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 24148: 003bb859 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 24149: 00b3e216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 24150: 00ae62cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 24151: 009beab8 64 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 24152: 009ccf04 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 24153: 00ae4698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 24154: 00ae5564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 24155: 006dc069 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 24155: 006dc119 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 24156: 0041a33d 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 24157: 0070d35d 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 24157: 0070d40d 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 24158: 00aef788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 24159: 006bab25 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 24160: 0070e2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 24161: 007254d1 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 24162: 006ce459 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 24159: 006babd5 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 24160: 0070e3a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 24161: 00725581 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 24162: 006ce509 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 24163: 00480bbd 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 24164: 00b3fa64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 24165: 00b3e996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 24166: 00b3e178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 24167: 00aeb240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 24168: 0044322d 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 24169: 00b3ddf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 24170: 00aefee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 24171: 00b3e5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 24172: 00b3d900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 24173: 00b3d5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 24174: 0061367d 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 24174: 0061372d 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 24175: 00493a59 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 24176: 005deb3d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 24176: 005debed 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 24177: 00aec120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 24178: 004329f5 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 24179: 004f6515 2 FUNC GLOBAL DEFAULT 12 riscv_itrigger_update_priv │ │ │ │ 24180: 00b3e5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 24181: 004e974d 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 24182: 0063cd49 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 24182: 0063cdf9 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 24183: 0043ce75 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 24184: 00b3e7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 24185: 00a376c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_16_v │ │ │ │ 24186: 004f2829 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 24187: 00ae2eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 24188: 00b3e61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 24189: 00af2454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 24190: 006ceb3d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 24190: 006cebed 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 24191: 00b3f38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 24192: 005ce379 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 24192: 005ce429 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 24193: 00432dc9 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 24194: 00442571 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 24195: 004c0c65 392 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 24196: 004cbc69 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 24197: 00294dc1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 24198: 00b3ef88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 24199: 00af5da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 24200: 005b361d 2 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ + 24200: 005b36cd 2 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ 24201: 00548085 330 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_d │ │ │ │ 24202: 00af85d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 24203: 00547e39 290 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_h │ │ │ │ 24204: 002a30e9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 24205: 00af7530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 24206: 0060f449 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 24206: 0060f4f9 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 24207: 00aefdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 24208: 00af706c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 24209: 00b3f03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ - 24210: 00730b0d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 24210: 00730bbd 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 24211: 00ae23c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 24212: 00432bd9 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 24213: 00b3ee2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 24214: 002d4e9d 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 24215: 004ec659 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 24216: 00b3e776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 24217: 004e607d 272 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 24218: 00b3e756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 24219: 004ddcf9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 24220: 004de5dd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 24221: 004937c9 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 24222: 004c1751 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 24223: 007099e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 24224: 00628cc9 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 24223: 00709a91 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 24224: 00628d79 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 24225: 00b3eab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 24226: 00519c5d 60 FUNC GLOBAL DEFAULT 12 helper_fltq_d │ │ │ │ 24227: 00b3d8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 24228: 00af341c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 24229: 00b2db20 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 24230: 0044475d 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 24231: 0051a4b9 110 FUNC GLOBAL DEFAULT 12 helper_fltq_h │ │ │ │ 24232: 0029f611 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 24233: 00547f5d 294 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_w │ │ │ │ 24234: 00b3f508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 24235: 009cfbc4 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 24236: 00724471 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 24236: 00724521 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 24237: 0044d0cd 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 24238: 005196b9 86 FUNC GLOBAL DEFAULT 12 helper_fltq_s │ │ │ │ 24239: 00ae5404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 24240: 005e6489 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 24241: 006eff09 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 24240: 005e6539 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 24241: 006effb9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 24242: 0046fe1d 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 24243: 00af2d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 24244: 00415aa1 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 24245: 005cdf55 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 24245: 005ce005 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 24246: 00534549 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_b │ │ │ │ 24247: 004d121d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 24248: 00b3d8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 24249: 002a4e29 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 24250: 00299fed 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ 24251: 00534621 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_d │ │ │ │ - 24252: 006a948d 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 24252: 006a953d 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 24253: 00b3f4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 24254: 00aeab00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 24255: 00b3e548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 24256: 00ae9460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 24257: 006c1fad 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 24257: 006c205d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 24258: 00534591 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_h │ │ │ │ 24259: 00ae6a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 24260: 0051c645 126 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_d │ │ │ │ 24261: 00b3e0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 24262: 00a092f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 24263: 006f85a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 24263: 006f8659 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 24264: 00b3e7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 24265: 0045f62d 2640 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 24266: 004f9561 272 FUNC GLOBAL DEFAULT 12 riscv_compute_fdt_addr │ │ │ │ 24267: 00ae2500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 24268: 00a0e804 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 24269: 00b3db90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 24270: 009c8d68 128 OBJECT GLOBAL DEFAULT 21 riscv_rvv_regnames │ │ │ │ @@ -24276,311 +24276,311 @@ │ │ │ │ 24272: 004c2f59 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 24273: 00af0a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 24274: 005345d9 72 FUNC GLOBAL DEFAULT 12 helper_vand_vv_w │ │ │ │ 24275: 003e3349 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 24276: 002999c9 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 24277: 00af5018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 24278: 004be85d 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 24279: 006bb189 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 24279: 006bb239 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 24280: 00b3e146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 24281: 004b9079 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 24282: 00269c3d 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 24283: 00af90ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 24284: 00aed08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 24285: 00b3f5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 24286: 00aebe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 24287: 0073a48d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 24287: 0073a53d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 24288: 00b3db28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 24289: 0045c9d9 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 24290: 00a43484 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_d │ │ │ │ 24291: 00293e05 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 24292: 005eb5bd 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 24292: 005eb66d 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 24293: 00ae22d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 24294: 006b816d 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 24294: 006b821d 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 24295: 00a4358c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_h │ │ │ │ 24296: 004f0d91 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 24297: 00331865 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 24298: 00b3e4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 24299: 0064b86d 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 24299: 0064b91d 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 24300: 00b3d4be 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 24301: 00705e4d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 24301: 00705efd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 24302: 00ae2460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 24303: 0042f6b1 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 24304: 0070512d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 24304: 007051dd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 24305: 00283229 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 24306: 005a258d 120 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ - 24307: 0072915d 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 24308: 007292cd 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 24309: 005e4b35 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 24306: 005a263d 120 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ + 24307: 0072920d 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 24308: 0072937d 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 24309: 005e4be5 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 24310: 00aeab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 24311: 004d11cd 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 24312: 005cdc29 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 24312: 005cdcd9 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 24313: 00af7a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ 24314: 00af6388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_EVENT_EVENT │ │ │ │ - 24315: 0061a3c5 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 24316: 0072a4d9 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 24317: 00746791 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 24315: 0061a475 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 24316: 0072a589 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 24317: 00746841 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 24318: 00b3e60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 24319: 00b3da1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 24320: 006d9321 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 24320: 006d93d1 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 24321: 00a43508 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_w │ │ │ │ 24322: 00b3f690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 24323: 0052dbfd 600 FUNC GLOBAL DEFAULT 12 helper_vl1re16_v │ │ │ │ 24324: 00aedc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NEW_EVENT │ │ │ │ 24325: 009cf454 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 24326: 00b3d530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 24327: 006a8aa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 24328: 00726551 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 24327: 006a8b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 24328: 00726601 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 24329: 00b3f1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 24330: 00b3dd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 24331: 00aea270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 24332: 00ae619c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 24333: 00ae4254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 24334: 00b3e64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 24335: 005469e9 304 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_d │ │ │ │ 24336: 00b3e0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 24337: 004c2e35 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 24338: 00732705 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 24338: 007327b5 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 24339: 00b3f9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 24340: 00b3e232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_HANDLE_CMD_DSTATE │ │ │ │ 24341: 00b3eaea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 24342: 00a06464 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 24343: 0070a64d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 24343: 0070a6fd 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 24344: 00b3db48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 24345: 00ae3110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 24346: 00ae9a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 24347: 005467b1 284 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_h │ │ │ │ 24348: 00ae8504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 24349: 00ae2a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 24350: 00aeebb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 24351: 00299869 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 24352: 00b3f2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 24353: 003bb2d5 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 24354: 00701e1d 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 24354: 00701ecd 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 24355: 00ae5374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 24356: 00aef748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 24357: 00b3dfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 24358: 00af4e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 24359: 009cfbfc 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 24360: 00b3ea4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 24361: 00b3e21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 24362: 006c11d1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 24363: 006ff3e9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 24362: 006c1281 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 24363: 006ff499 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 24364: 00b3e75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 24365: 00ae9b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 24366: 00aebe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 24367: 004ddf79 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 24368: 005a2515 120 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ - 24369: 006bc191 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 24370: 0071f3b5 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 24368: 005a25c5 120 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ + 24369: 006bc241 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 24370: 0071f465 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 24371: 004de665 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 24372: 00b3e126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 24373: 002d0bb1 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 24374: 00b3d942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 24375: 00346881 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 24376: 00b3f3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 24377: 005468cd 284 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_w │ │ │ │ 24378: 00b3e2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 24379: 0042f8a9 328 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 24380: 006e8869 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 24381: 0070fe3d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 24380: 006e8919 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 24381: 0070feed 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 24382: 00430dc5 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 24383: 0062c029 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 24384: 0087b9c8 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 24383: 0062c0d9 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 24384: 0087ba78 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 24385: 005540c1 300 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_d │ │ │ │ 24386: 003ccc9d 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 24387: 00af88b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 24388: 0061938d 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 24388: 0061943d 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 24389: 003f5755 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 24390: 00553e99 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_h │ │ │ │ 24391: 00b3ef1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 24392: 005db735 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 24392: 005db7e5 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 24393: 00a535d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vs │ │ │ │ 24394: 0046cdd1 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 24395: 00b3d88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 24396: 006f2311 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 24396: 006f23c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 24397: 0044daa5 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ 24398: 00a533c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vv │ │ │ │ - 24399: 0074291d 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 24399: 007429cd 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 24400: 00aef048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 24401: 00615cd5 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 24401: 00615d85 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 24402: 00b3e844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 24403: 0042f25d 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 24404: 00ae6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 24405: 00b3f1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 24406: 006abcf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 24406: 006abda5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 24407: 00af7a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 24408: 00b40078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 24409: 00af1a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 24410: 00af80bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 24411: 0070ea85 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 24411: 0070eb35 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 24412: 00553fad 274 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_w │ │ │ │ 24413: 00ae5bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 24414: 00ae1c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 24415: 005dc575 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 24416: 006cff51 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 24415: 005dc625 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 24416: 006d0001 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 24417: 00ae4424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 24418: 00aeeef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 24419: 00ae2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 24420: 00b3df52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 24421: 00aec190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 24422: 00670209 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 24422: 006702b9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 24423: 00b3ea54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 24424: 006c9a65 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 24425: 006acf79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 24424: 006c9b15 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 24425: 006ad029 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 24426: 0041d2f5 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 24427: 004c30f9 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 24428: 0050f5ad 124 FUNC GLOBAL DEFAULT 12 riscv_env_mmu_index │ │ │ │ 24429: 00b3dbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 24430: 005183ed 224 FUNC GLOBAL DEFAULT 12 riscv_csrr │ │ │ │ 24431: 00af8e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 24432: 00aecb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 24433: 009c3698 220 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 24434: 006f59c1 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 24434: 006f5a71 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 24435: 00b3fb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 24436: 00af0a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 24437: 00ae73b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 24438: 0091d980 64 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 24439: 00af1f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 24440: 00ae9480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 24441: 00ae9120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 24442: 002f60e1 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 24443: 00618d41 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 24443: 00618df1 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 24444: 004ca1b1 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 24445: 00af75b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 24446: 004c1ef9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 24447: 0063a80d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 24447: 0063a8bd 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 24448: 00aec070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 24449: 004b90e1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 24450: 002d171d 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 24451: 00ae6e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 24452: 00473d71 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 24453: 002f1aa9 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 24454: 00af928c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 24455: 0074550d 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 24456: 006c9441 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 24455: 007455bd 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 24456: 006c94f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 24457: 00af5788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 24458: 00b3dac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 24459: 00b3f9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 24460: 005e4441 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 24461: 006c9ee5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 24460: 005e44f1 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 24461: 006c9f95 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 24462: 0029aaa1 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 24463: 00b3e6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 24464: 00458479 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 24465: 006fa01d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ - 24466: 00642c01 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ + 24465: 006fa0cd 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 24466: 00642cb1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ 24467: 0046fda9 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 24468: 00735009 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 24468: 007350b9 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 24469: 00ae2020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 24470: 009b9d88 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 24471: 00ae9830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 24472: 0046cc69 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 24473: 005f87e9 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 24473: 005f8899 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 24474: 0053083d 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_b │ │ │ │ 24475: 00b3f6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 24476: 00b3e5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 24477: 00530915 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_d │ │ │ │ 24478: 00b3f59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 24479: 004edca1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 24480: 00530885 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_h │ │ │ │ 24481: 00b3d998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 24482: 00af4284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 24483: 00ae26e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 24484: 006dc6a9 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 24484: 006dc759 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 24485: 00b3f982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 24486: 00af41c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 24487: 00ae3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 24488: 00aee818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 24489: 006c8921 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 24490: 00727ff9 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 24489: 006c89d1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 24490: 007280a9 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 24491: 00ae73d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 24492: 00b3d9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 24493: 00af334c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 24494: 00b3d45f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 24495: 002d1089 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 24496: 00b3de44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 24497: 00ae37d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 24498: 0046ccf9 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 24499: 004f44b9 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 24500: 00aebb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ 24501: 0052a7e5 500 FUNC GLOBAL DEFAULT 12 helper_vlxei16_64_v │ │ │ │ - 24502: 00632df5 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 24503: 005dc2a1 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 24502: 00632ea5 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 24503: 005dc351 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 24504: 005308cd 72 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_w │ │ │ │ 24505: 00b3df4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 24506: 00af8fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 24507: 006a307d 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 24507: 006a312d 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 24508: 00ae7bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 24509: 00b3db04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 24510: 00630ea1 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 24510: 00630f51 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 24511: 00af306c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 24512: 00721eb5 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 24512: 00721f65 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 24513: 00af1ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 24514: 00af9470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 24515: 00a3719c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_64_v │ │ │ │ 24516: 002d0f35 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 24517: 00af9740 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 24518: 00b1c080 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ 24519: 00aedbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_INVAL_EVENT │ │ │ │ - 24520: 006fd189 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 24521: 005f5f49 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 24520: 006fd239 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 24521: 005f5ff9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 24522: 00b3deca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 24523: 0063b205 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 24523: 0063b2b5 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 24524: 00540111 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_b │ │ │ │ 24525: 00af7510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 24526: 0050a9b5 4 FUNC GLOBAL DEFAULT 12 common_semi_has_synccache │ │ │ │ 24527: 00b3eb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 24528: 00b3e440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 24529: 00b3d82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 24530: 006ab8bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 24530: 006ab96d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 24531: 00b3de60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 24532: 00af8d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 24533: 0026a451 220 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 24534: 007503cd 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 24534: 0075047d 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 24535: 00540159 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_h │ │ │ │ 24536: 00a511b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_b │ │ │ │ 24537: 00af7a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 24538: 00b3e848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 24539: 006d1519 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 24539: 006d15c9 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 24540: 00af23c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 24541: 0046b22d 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 24542: 0047b869 320 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 24543: 00b3e5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 24544: 00a51134 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_h │ │ │ │ 24545: 00b3d798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 24546: 0055e2dd 274 FUNC GLOBAL DEFAULT 12 helper_vsext_vf8_d │ │ │ │ 24547: 002a5089 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 24548: 00b3f566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 24549: 006db6d5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 24549: 006db785 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 24550: 00ae7378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 24551: 00b3f1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 24552: 00b1b850 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 24553: 00b3f29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 24554: 0073c675 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 24554: 0073c725 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 24555: 00b3f5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 24556: 00aef0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 24557: 00af5778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 24558: 0074d581 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 24558: 0074d631 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ 24559: 0054999d 326 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_d │ │ │ │ - 24560: 006fadad 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 24560: 006fae5d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 24561: 00af1f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 24562: 00ae9ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ 24563: 005401a1 72 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_w │ │ │ │ - 24564: 006d0cb9 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 24564: 006d0d69 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 24565: 00af5b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 24566: 004f7719 216 FUNC GLOBAL DEFAULT 12 riscv_pmu_generate_fdt_node │ │ │ │ 24567: 004e3125 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 24568: 0054974d 296 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_h │ │ │ │ 24569: 003b1949 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 24570: 005f5961 104 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 24570: 005f5a11 104 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 24571: 00ae41a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 24572: 007349a5 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 24572: 00734a55 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 24573: 00af3b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 24574: 00b3dd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ - 24575: 005a2719 116 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ + 24575: 005a27c9 116 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ 24576: 00af6e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 24577: 002efed9 96 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 24578: 00ae9c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 24579: 00a510b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_w │ │ │ │ 24580: 002a5ae9 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 24581: 009d0c78 12 OBJECT GLOBAL DEFAULT 21 SevGuestType_lookup │ │ │ │ 24582: 0049ff35 1720 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ @@ -24592,105 +24592,105 @@ │ │ │ │ 24588: 00af1c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 24589: 0041a0b5 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 24590: 00ae87a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 24591: 004e299d 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 24592: 00af3a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 24593: 00b3ee56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 24594: 00549875 294 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_w │ │ │ │ - 24595: 0061cf9d 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 24595: 0061d04d 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 24596: 00a4a6fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_h │ │ │ │ 24597: 00b3f584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 24598: 005f8d19 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 24598: 005f8dc9 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 24599: 002d9645 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 24600: 00b3f9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 24601: 00732e35 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 24601: 00732ee5 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 24602: 0044853d 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 24603: 00af9ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 24604: 006f3cb5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 24604: 006f3d65 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 24605: 00b3dbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 24606: 00b3f338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ - 24607: 005a44f1 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ + 24607: 005a45a1 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ 24608: 002d45d1 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 24609: 00b3dd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ 24610: 00a4d24c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_d │ │ │ │ - 24611: 005a45c9 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ - 24612: 006c14c9 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 24611: 005a4679 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ + 24612: 006c1579 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 24613: 002ae2f1 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 24614: 00af8464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 24615: 00af6edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ 24616: 00a4a678 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_w │ │ │ │ - 24617: 006a884d 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 24617: 006a88fd 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 24618: 00b3da00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 24619: 00384a9d 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ - 24620: 005a4539 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ + 24620: 005a45e9 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ 24621: 00a4d354 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_h │ │ │ │ 24622: 00aee9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 24623: 0042e879 34 FUNC GLOBAL DEFAULT 12 cpu_set_interrupt │ │ │ │ 24624: 00b3e560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 24625: 006fdce1 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 24625: 006fdd91 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 24626: 00b400e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 24627: 00b3f5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ - 24628: 0073eca9 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ + 24628: 0073ed59 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ 24629: 002d4215 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 24630: 00b3e2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_TX_SIZE_TOO_BIG_DSTATE │ │ │ │ 24631: 003848e9 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 24632: 00b3e1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 24633: 009ccff4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 24634: 006f5359 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 24634: 006f5409 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 24635: 00b3e1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 24636: 003f9aa1 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 24637: 006e28d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 24637: 006e2985 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 24638: 00af0c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 24639: 00aef038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ - 24640: 005a4581 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ + 24640: 005a4631 72 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ 24641: 0052adb9 504 FUNC GLOBAL DEFAULT 12 helper_vlxei32_32_v │ │ │ │ 24642: 00a4d2d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_w │ │ │ │ 24643: 0038ef61 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 24644: 002918c9 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 24645: 00620249 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 24645: 006202f9 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 24646: 004a638d 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 24647: 00345d5d 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 24648: 00aecfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 24649: 0044a1f5 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 24650: 006e313d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 24650: 006e31ed 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 24651: 00ae5dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 24652: 009cd648 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 24653: 0071f419 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 24653: 0071f4c9 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 24654: 00369cb5 16 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ 24655: 004d6b65 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 24656: 00b3e5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 24657: 004f3089 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 24658: 00724439 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 24658: 007244e9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 24659: 00b3dc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ 24660: 00525809 88 FUNC GLOBAL DEFAULT 12 helper_vlse64_v │ │ │ │ 24661: 004f26d9 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 24662: 006ebd81 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 24663: 00839790 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 24662: 006ebe31 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 24663: 00839840 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 24664: 00b3de4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 24665: 003cc611 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 24666: 00b4010e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 24667: 005cf221 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 24667: 005cf2d1 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 24668: 00453d29 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 24669: 0029a329 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 24670: 00b3d6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 24671: 00aedbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_PRGR_EVENT │ │ │ │ 24672: 00aebc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 24673: 00b3f438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 24674: 00b3ecfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 24675: 00297c21 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 24676: 006f2c55 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 24676: 006f2d05 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 24677: 00b4006b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 24678: 00aeb0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 24679: 00b3f816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 24680: 0074b421 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 24680: 0074b4d1 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 24681: 0047a985 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 24682: 004640a9 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 24683: 004ec299 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 24684: 006913cd 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 24685: 007206d9 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 24684: 0069147d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 24685: 00720789 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 24686: 00a3296c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_b │ │ │ │ 24687: 00b3e43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 24688: 0029f935 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 24689: 00ae9900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 24690: 00ae5604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 24691: 009cdbd4 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 24692: 00aef098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ @@ -24698,80 +24698,80 @@ │ │ │ │ 24694: 00b3e9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 24695: 00af35ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 24696: 00ae47d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 24697: 00a328e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_h │ │ │ │ 24698: 00b3fb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 24699: 004f9a81 172 FUNC GLOBAL DEFAULT 12 riscv_setup_firmware_boot │ │ │ │ 24700: 00420e95 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 24701: 006cc531 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 24701: 006cc5e1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 24702: 00a40514 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_b │ │ │ │ - 24703: 0070ee49 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 24704: 0072ef1d 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 24705: 005f3385 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 24703: 0070eef9 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 24704: 0072efcd 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 24705: 005f3435 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 24706: 00a40388 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_d │ │ │ │ 24707: 00ae84e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 24708: 00ae5314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 24709: 006660f9 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 24709: 006661a9 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 24710: 00a40490 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_h │ │ │ │ 24711: 00b3da9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 24712: 00a4f874 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_b │ │ │ │ 24713: 00485d5d 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ 24714: 00a4f6e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_d │ │ │ │ - 24715: 006cfb01 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 24716: 005db5f9 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 24715: 006cfbb1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 24716: 005db6a9 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 24717: 004eba01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 24718: 00b3face 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 24719: 00a32864 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_w │ │ │ │ 24720: 00b3e0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 24721: 00a4f7f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_h │ │ │ │ - 24722: 005f50c5 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 24723: 0063d059 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 24722: 005f5175 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 24723: 0063d109 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 24724: 002c8d9d 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 24725: 00294e71 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 24726: 009ccfcc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 24727: 00a5bebc 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 24728: 00b3d90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 24729: 00a4040c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_w │ │ │ │ 24730: 00293c79 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 24731: 00b3f894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 24732: 0061c0cd 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 24732: 0061c17d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 24733: 00a563b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush_all │ │ │ │ 24734: 00b3f446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 24735: 00b3f5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 24736: 00b3e6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 24737: 006a995d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 24738: 007238c9 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 24737: 006a9a0d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 24738: 00723979 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 24739: 00b3dd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 24740: 006cd895 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 24740: 006cd945 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 24741: 002d22e1 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 24742: 005e049d 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 24743: 005f8d0d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 24742: 005e054d 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 24743: 005f8dbd 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 24744: 002b4511 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 24745: 00b3d483 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 24746: 004f2209 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 24747: 00af4c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 24748: 00723ac1 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 24748: 00723b71 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 24749: 00432195 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 24750: 006da3d5 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 24750: 006da485 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 24751: 00a336d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_d │ │ │ │ 24752: 00b3d512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 24753: 00a0aaa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 24754: 00a4f76c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_w │ │ │ │ 24755: 00b3e5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 24756: 00ae8064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 24757: 006e3a71 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 24758: 007513d1 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 24757: 006e3b21 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 24758: 00751481 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 24759: 00af311c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ 24760: 00a337dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_h │ │ │ │ - 24761: 006168ad 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 24761: 0061695d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 24762: 00b3ea80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 24763: 0041d281 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 24764: 002916e1 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 24765: 00b3f316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 24766: 005a2689 144 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ + 24766: 005a2739 144 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ 24767: 00b3de06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 24768: 00b3fb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 24769: 00b3dd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 24770: 004607dd 228 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 24771: 00aee9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 24772: 00aeef08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 24773: 00b3e28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ @@ -24794,189 +24794,189 @@ │ │ │ │ 24790: 00af87a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 24791: 00af3c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 24792: 00af99d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 24793: 002c4705 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 24794: 004daaa1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 24795: 00b3d990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 24796: 00afa378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 24797: 006ed925 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 24798: 005f3b25 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 24797: 006ed9d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 24798: 005f3bd5 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 24799: 0091bf88 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 24800: 00aeb410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 24801: 00b3d48f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 24802: 004dada9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 24803: 00b3d804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 24804: 00af4d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 24805: 00b3f140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 24806: 00af28d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 24807: 00aecb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 24808: 00b3d8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 24809: 00ae2f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 24810: 0041ce0d 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 24811: 00ae9360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 24812: 006d8059 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 24812: 006d8109 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 24813: 00b3d4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 24814: 00484edd 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 24815: 00ae5484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 24816: 004942a1 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 24817: 00b3e50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 24818: 005d731d 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 24818: 005d73cd 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ 24819: 0044912d 272 FUNC GLOBAL DEFAULT 12 qdev_find_default_bus │ │ │ │ - 24820: 00615b75 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 24821: 006e3d35 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 24822: 006bff51 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 24820: 00615c25 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 24821: 006e3de5 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 24822: 006c0001 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 24823: 00ae30f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 24824: 006ad3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 24824: 006ad49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 24825: 00b3e632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 24826: 006fc881 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 24827: 006febfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 24826: 006fc931 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 24827: 006fecad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 24828: 00af3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 24829: 0074799d 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 24829: 00747a4d 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 24830: 00457ee1 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 24831: 00ae55b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 24832: 004d7c19 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 24833: 00b3f648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 24834: 00487b21 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 24835: 0029d799 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 24836: 0071f139 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 24836: 0071f1e9 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 24837: 00b3f0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 24838: 0041af29 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 24839: 00ae9f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 24840: 004256f5 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 24841: 007002c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 24841: 00700371 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 24842: 00b3d7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 24843: 0087b4ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 24843: 0087b55c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 24844: 00b3f154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 24845: 00aeb380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 24846: 00a0aa24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 24847: 00af5a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 24848: 00af8444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 24849: 00b3fad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 24850: 00ae8464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 24851: 00b3ed7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 24852: 009c31b8 220 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 24853: 00ae36e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 24854: 00aef7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 24855: 006ae611 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 24855: 006ae6c1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 24856: 00398361 192 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 24857: 00b4014d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 24858: 004a5785 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 24859: 00669c2d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 24859: 00669cdd 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ 24860: 00b3d4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_DSTATE │ │ │ │ - 24861: 006f048d 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 24862: 005da985 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 24861: 006f053d 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 24862: 005daa35 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 24863: 00af5238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 24864: 00b3f17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 24865: 008393dc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 24865: 0083948c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 24866: 004f9671 116 FUNC GLOBAL DEFAULT 12 riscv_load_fdt │ │ │ │ 24867: 00ae8a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 24868: 00b3df0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 24869: 00b3f988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 24870: 00646b99 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 24870: 00646c49 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 24871: 00b3ee1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 24872: 006d0991 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 24872: 006d0a41 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 24873: 00b3f320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 24874: 00a3b9cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_d │ │ │ │ 24875: 00ae5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 24876: 00a3bad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_h │ │ │ │ 24877: 00b3dca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 24878: 00a52448 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssamoswap_disabled │ │ │ │ 24879: 00b3ee5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 24880: 00af809c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 24881: 0050d32d 4 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_32bit │ │ │ │ 24882: 009ccf7c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 24883: 00af6f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 24884: 00ae5b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ 24885: 00a3e834 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_b │ │ │ │ - 24886: 005decc9 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 24886: 005ded79 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ 24887: 00a3e6a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_d │ │ │ │ - 24888: 007315c5 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 24888: 00731675 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 24889: 00448081 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 24890: 0046c361 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 24891: 005280e9 1672 FUNC GLOBAL DEFAULT 12 helper_vse32_v │ │ │ │ 24892: 00afa678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 24893: 00aeab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 24894: 006e5509 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 24894: 006e55b9 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 24895: 00a3e7b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_h │ │ │ │ 24896: 00455b41 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 24897: 00af1a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 24898: 00b3ebc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 24899: 00af5c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 24900: 00a3ba50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_w │ │ │ │ 24901: 00b3dd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 24902: 00467659 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 24903: 002848c1 352 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 24904: 006dea09 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 24905: 00629af9 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 24904: 006deab9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 24905: 00629ba9 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 24906: 00b3ef82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 24907: 0044d87d 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 24908: 006a800d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 24908: 006a80bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 24909: 00a06ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 24910: 00b3fb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 24911: 00b3f73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 24912: 004c0165 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 24913: 005c9731 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 24913: 005c97e1 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 24914: 00af40d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 24915: 00b3eaf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 24916: 00a3e72c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_w │ │ │ │ 24917: 00a0cba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 24918: 006ed99d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 24918: 006eda4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 24919: 009c989c 24 OBJECT GLOBAL DEFAULT 21 riscv_cpu_experimental_exts │ │ │ │ 24920: 00b3de2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 24921: 00b3eff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 24922: 004e61ed 6 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 24923: 0072a2bd 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 24924: 006fa79d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 24923: 0072a36d 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 24924: 006fa84d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 24925: 00426055 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 24926: 00b3e24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 24927: 007189c9 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 24927: 00718a79 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 24928: 0038566d 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 24929: 00367a59 28 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 24930: 00711139 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 24931: 005e2fc5 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 24930: 007111e9 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 24931: 005e3075 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 24932: 002d34e1 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 24933: 004f296d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 24934: 006e7141 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 24935: 0063a2a5 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 24934: 006e71f1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 24935: 0063a355 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 24936: 00294581 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 24937: 00b3d93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 24938: 004dab29 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 24939: 00ae62bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 24940: 00ae83e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 24941: 00af8918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 24942: 00ae4c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 24943: 00b3f0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 24944: 00725d45 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 24944: 00725df5 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 24945: 00b3ddbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 24946: 004c12c1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 24947: 00b3f980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 24948: 005dece1 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 24949: 006b90b1 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 24948: 005ded91 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 24949: 006b9161 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 24950: 00b3ea6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 24951: 004d433d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 24952: 002a5ad1 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 24953: 003cc879 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 24954: 00385981 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 24955: 007439b5 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 24955: 00743a65 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 24956: 00b3de0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 24957: 00b3ea8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 24958: 004e8dc9 104 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 24959: 00aec9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 24960: 00706581 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 24960: 00706631 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 24961: 00a3d49c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_b │ │ │ │ 24962: 00afa6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 24963: 006d503d 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 24963: 006d50ed 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 24964: 00a3d310 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_d │ │ │ │ 24965: 00485ecd 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 24966: 00283fed 1996 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 24967: 004ec8ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 24968: 003cdc79 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 24969: 00a3d418 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_h │ │ │ │ 24970: 00af318c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 24971: 0063bf71 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 24971: 0063c021 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 24972: 00b3e4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 24973: 00ae90b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 24974: 00aecd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 24975: 00b3edae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 24976: 00346841 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 24977: 00ae57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 24978: 00369d89 84 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ @@ -24984,65 +24984,65 @@ │ │ │ │ 24980: 00b3f9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 24981: 00af7c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 24982: 00b3e956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 24983: 00b3f824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 24984: 00a3d394 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_w │ │ │ │ 24985: 003d0565 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 24986: 004ecfe9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 24987: 0061690d 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 24987: 006169bd 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 24988: 00af9c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 24989: 006d8edd 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 24989: 006d8f8d 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 24990: 004d6155 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 24991: 00b3f6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 24992: 00aeea28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 24993: 00aefcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 24994: 00b3dd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 24995: 00aebce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 24996: 00b3d932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 24997: 0042e215 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 24998: 00740a35 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 24998: 00740ae5 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 24999: 00b3f6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 25000: 00b3deea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 25001: 005dec7d 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 25002: 0073fef1 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 25001: 005ded2d 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 25002: 0073ffa1 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ 25003: 0051c2e9 128 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 25004: 005ffd89 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 25004: 005ffe39 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 25005: 00447015 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 25006: 00af0414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 25007: 00af4f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ - 25008: 0072aa69 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 25008: 0072ab19 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 25009: 0055c305 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_d │ │ │ │ 25010: 00b3e50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 25011: 00aeee08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 25012: 00af3be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 25013: 00b3ee72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 25014: 00b3edca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 25015: 0055c2fd 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_h │ │ │ │ 25016: 004dbe31 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 25017: 006a9651 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 25018: 00632bb9 98 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 25017: 006a9701 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 25018: 00632c69 98 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 25019: 00aef198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 25020: 00634161 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 25020: 00634211 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 25021: 0045e4c9 280 FUNC GLOBAL DEFAULT 12 cpr_exec_input │ │ │ │ 25022: 00af0dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 25023: 00b3f2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 25024: 004e10c1 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 25025: 00490aa9 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 25026: 009cfb08 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 25027: 0055c301 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_w │ │ │ │ 25028: 004dc6d1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 25029: 0044381d 116 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 25030: 00696305 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 25030: 006963b5 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 25031: 004e9a39 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ 25032: 00af6338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_WORD_EVENT │ │ │ │ - 25033: 0074e9f9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 25034: 006fc1bd 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 25035: 00722d65 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 25036: 006ac529 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 25037: 006eab6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 25033: 0074eaa9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 25034: 006fc26d 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 25035: 00722e15 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 25036: 006ac5d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 25037: 006eac1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 25038: 00b3e674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 25039: 00aeeae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 25040: 00af1be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 25041: 00aeb670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 25042: 00aeeff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 25043: 003347a5 140 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 25044: 00aec510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ @@ -25054,344 +25054,344 @@ │ │ │ │ 25050: 004c46d9 448 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 25051: 0036c465 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 25052: 0043b425 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 25053: 00a4b35c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_b │ │ │ │ 25054: 00b3d7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 25055: 00a4b1d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_d │ │ │ │ 25056: 00b3ee30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 25057: 005d2a81 2156 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 25057: 005d2b31 2156 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 25058: 00a08798 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 25059: 00a4b2d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_h │ │ │ │ 25060: 00ae9200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 25061: 00458801 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 25062: 0072fbf1 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 25062: 0072fca1 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ 25063: 00b3f7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_WRITE_DSTATE │ │ │ │ - 25064: 00708ff1 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 25064: 007090a1 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 25065: 002966c1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 25066: 006e2899 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 25067: 006cf519 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 25066: 006e2949 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 25067: 006cf5c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 25068: 00ae9e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 25069: 00ae4b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 25070: 00b3d782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 25071: 00b3de7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 25072: 00700975 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 25072: 00700a25 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 25073: 0041e3f1 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 25074: 00a07f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 25075: 00af90bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 25076: 00af77c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 25077: 00a4b254 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_w │ │ │ │ 25078: 004c1825 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 25079: 006a9031 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 25079: 006a90e1 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 25080: 00ae5194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 25081: 00467401 252 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 25082: 00a3422c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_b │ │ │ │ 25083: 00ae3f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 25084: 005e69f9 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 25084: 005e6aa9 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 25085: 00af5e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 25086: 0073bfb9 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 25086: 0073c069 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ 25087: 00a340a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_d │ │ │ │ - 25088: 006d3449 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 25088: 006d34f9 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 25089: 0038644d 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 25090: 005471f9 316 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_h │ │ │ │ 25091: 00b3cf94 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 25092: 00b3e91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_RESET_DSTATE │ │ │ │ 25093: 00afa3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 25094: 00a341a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_h │ │ │ │ 25095: 00ae35ac 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 25096: 006e5075 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 25096: 006e5125 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 25097: 00b3e9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 25098: 00466f9d 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 25099: 00aeff74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ 25100: 003d1581 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 25101: 00af6b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 25102: 00a46790 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_d │ │ │ │ 25103: 00b3d85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 25104: 00afa368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 25105: 00a0075c 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 25106: 006fd995 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 25106: 006fda45 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 25107: 004a5dfd 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 25108: 00af5518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 25109: 00a46898 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_h │ │ │ │ 25110: 00a0078c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 25111: 00af6e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 25112: 00739e35 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 25113: 0066feb1 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 25112: 00739ee5 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 25113: 0066ff61 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 25114: 00a007dc 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 25115: 00a0087c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 25116: 00ae3280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 25117: 005b4e85 676 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ + 25117: 005b4f35 676 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ 25118: 00547335 326 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_w │ │ │ │ 25119: 00b3f5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 25120: 00a34124 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_w │ │ │ │ - 25121: 00754d71 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 25121: 00754e21 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 25122: 004d3cbd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 25123: 0029f391 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 25124: 004ef429 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 25125: 005e5415 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 25125: 005e54c5 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 25126: 00b3edb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 25127: 003bb455 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 25128: 00af36c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 25129: 00b3e736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 25130: 00b3dbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 25131: 00b3f34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 25132: 00aeaff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 25133: 006e37e5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 25134: 0060e19d 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 25133: 006e3895 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 25134: 0060e24d 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 25135: 00af0dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 25136: 00a46814 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_w │ │ │ │ 25137: 0032dc0d 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 25138: 00b3fab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 25139: 00af4554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ 25140: 004d3c8d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 25141: 006e6e61 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 25141: 006e6f11 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 25142: 002d4529 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 25143: 00b3d682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 25144: 005f5ef1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 25144: 005f5fa1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 25145: 004f399d 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 25146: 004d5849 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 25147: 00ae5d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 25148: 005e5f79 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 25149: 0074f081 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 25148: 005e6029 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 25149: 0074f131 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 25150: 00ae6a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 25151: 00615e4d 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ - 25152: 006c8f91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 25151: 00615efd 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 25152: 006c9041 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 25153: 0039a0c9 248 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 25154: 006f2f81 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 25155: 006cf735 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 25154: 006f3031 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 25155: 006cf7e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 25156: 00af698c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 25157: 004d55b1 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 25158: 00a37b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_b │ │ │ │ 25159: 00b3d926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 25160: 00af1644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 25161: 006f8d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 25161: 006f8e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 25162: 00b3e42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 25163: 00a379dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_d │ │ │ │ 25164: 00aea030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 25165: 004d68e5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 25166: 00b3f012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 25167: 00b3ef0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 25168: 004d5c39 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 25169: 00637f2d 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 25169: 00637fdd 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 25170: 004d5c79 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 25171: 004d5cbd 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 25172: 00b3d53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 25173: 00af08f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 25174: 00b3dfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 25175: 00a37ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_h │ │ │ │ 25176: 009cfb20 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 25177: 004ea889 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 25178: 00b3ef10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 25179: 004d5d05 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 25180: 00b3d7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 25181: 00b3fb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 25182: 005cd0b5 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 25182: 005cd165 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 25183: 00aecdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 25184: 0060e711 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 25184: 0060e7c1 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 25185: 00af2654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 25186: 006c682d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 25186: 006c68dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 25187: 00aebb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 25188: 00a59694 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 25189: 00aeaf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TFD_EVENT │ │ │ │ 25190: 00b3e65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 25191: 00b3f786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 25192: 00ae9190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 25193: 006fc01d 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 25193: 006fc0cd 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 25194: 00b3e546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 25195: 00aebc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 25196: 00a473f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_d │ │ │ │ - 25197: 006ba6b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 25198: 006fd8d5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 25197: 006ba765 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 25198: 006fd985 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 25199: 00b3fb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 25200: 00af5db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 25201: 00ae4798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 25202: 00a474f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_h │ │ │ │ 25203: 00ae6aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 25204: 00a37a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_w │ │ │ │ 25205: 00b3e1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 25206: 004681e1 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 25207: 004a4059 116 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 25208: 00b3d4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 25209: 00af44e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ 25210: 004ead09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 25211: 006cc271 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 25211: 006cc321 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 25212: 00aee868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 25213: 00b3e564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 25214: 005e45f5 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 25214: 005e46a5 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 25215: 00ae5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 25216: 00b3eb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 25217: 0046292d 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 25218: 00ae4b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 25219: 0061cb95 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 25220: 005c4e49 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 25219: 0061cc45 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 25220: 005c4ef9 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 25221: 00b3d664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 25222: 0045845d 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 25223: 004ef281 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 25224: 00a47474 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_w │ │ │ │ 25225: 00b3e454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 25226: 00b3d8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 25227: 00b3eb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 25228: 006ff151 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 25228: 006ff201 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 25229: 004e5fe9 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 25230: 00aee988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 25231: 00445cd9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 25232: 00b3ee12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 25233: 00607291 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 25233: 00607341 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 25234: 0055e3f1 36 FUNC GLOBAL DEFAULT 12 vext_set_elems_1s │ │ │ │ - 25235: 0066c9b9 164 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 25235: 0066ca69 164 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 25236: 0091ee28 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 25237: 00ae8044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 25238: 00b3e646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 25239: 006a346d 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 25239: 006a351d 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 25240: 004e861d 224 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 25241: 00af7750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 25242: 00b3e616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 25243: 006acac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 25243: 006acb79 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 25244: 003935b1 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 25245: 0070f69d 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 25245: 0070f74d 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 25246: 005434f9 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_b │ │ │ │ 25247: 00b3dece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 25248: 00a3b528 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_d │ │ │ │ 25249: 00af6008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 25250: 0073b271 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 25250: 0073b321 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 25251: 00519a21 24 FUNC GLOBAL DEFAULT 12 helper_fsub_d │ │ │ │ 25252: 005435d1 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_d │ │ │ │ 25253: 00a34f94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ms_vv │ │ │ │ 25254: 00a0926c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 25255: 00697001 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 25255: 006970b1 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 25256: 00a3b630 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_h │ │ │ │ 25257: 00543541 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_h │ │ │ │ 25258: 004b97c1 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 25259: 00519eb9 148 FUNC GLOBAL DEFAULT 12 helper_fsub_h │ │ │ │ 25260: 003f1785 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 25261: 002a341d 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 25262: 005cd479 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 25262: 005cd529 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 25263: 00b3dd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 25264: 00ae29bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 25265: 00518931 396 FUNC GLOBAL DEFAULT 12 riscv_csrrw_debug │ │ │ │ 25266: 00b3ecd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 25267: 004cb3e9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ 25268: 0047385d 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 25269: 0043c2c9 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 25270: 00519279 98 FUNC GLOBAL DEFAULT 12 helper_fsub_s │ │ │ │ 25271: 00af8434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 25272: 006e29c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 25273: 006f2299 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 25274: 006a59ad 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 25275: 0066cd65 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 25276: 00751735 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 25272: 006e2a75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 25273: 006f2349 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 25274: 006a5a5d 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 25275: 0066ce15 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 25276: 007517e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 25277: 00a3b5ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_w │ │ │ │ 25278: 00a08fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ 25279: 00543589 72 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_w │ │ │ │ - 25280: 006fdfb1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 25280: 006fe061 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 25281: 002731c1 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 25282: 00b3df5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 25283: 00aecebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 25284: 00aef438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 25285: 00b3f49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 25286: 007359c9 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 25286: 00735a79 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 25287: 00af5528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 25288: 005eb5b1 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 25288: 005eb661 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 25289: 00b3d45d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 25290: 003420ad 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 25291: 00b3d5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 25292: 00294a51 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 25293: 00ae4c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 25294: 00aef088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 25295: 00b3edec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 25296: 00b3e01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 25297: 00aefdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 25298: 004e2351 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 25299: 00b400b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 25300: 00b3e6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 25301: 00711eb9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 25301: 00711f69 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 25302: 00ae2e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 25303: 00aebe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 25304: 00aec420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 25305: 006a3c89 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 25305: 006a3d39 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 25306: 00af9500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 25307: 00737341 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 25307: 007373f1 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 25308: 00b3dab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 25309: 006a3bfd 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 25309: 006a3cad 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 25310: 00b3f7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_WRITE_DSTATE │ │ │ │ 25311: 00b3d49c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 25312: 00628b65 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 25312: 00628c15 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 25313: 00aebb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 25314: 004f77f1 864 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_fixed_ctrs │ │ │ │ 25315: 00af315c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 25316: 006af519 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 25317: 00752f51 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 25316: 006af5c9 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 25317: 00753001 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 25318: 00b3d5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 25319: 00aea0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 25320: 00aecf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 25321: 00ae9c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 25322: 00af19c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 25323: 004ea7dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 25324: 00b3f16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 25325: 00aec91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 25326: 004608ed 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 25327: 00b3e97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 25328: 006582ad 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 25328: 0065835d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 25329: 0040ace9 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 25330: 00b400ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 25331: 00b3da5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 25332: 00aeb150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 25333: 00ae8a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 25334: 005e68f9 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 25334: 005e69a9 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 25335: 00b3f28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 25336: 00aece1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 25337: 00ae4d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 25338: 002f372d 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 25339: 00648a21 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 25339: 00648ad1 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 25340: 00547cf1 326 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_d │ │ │ │ 25341: 004d4275 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 25342: 00af4018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 25343: 00ae52f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 25344: 00af96d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 25345: 00af8708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 25346: 002948f1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 25347: 002cf579 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 25348: 00ae666c 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 25349: 00b3e744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 25350: 00547aa1 296 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_h │ │ │ │ 25351: 002d3311 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 25352: 006e2b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 25352: 006e2c19 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 25353: 0053030d 520 FUNC GLOBAL DEFAULT 12 helper_vs4r_v │ │ │ │ - 25354: 006592f1 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 25354: 006593a1 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 25355: 003466f1 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 25356: 006e6b39 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 25357: 006de1d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 25358: 006ab449 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 25356: 006e6be9 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 25357: 006de289 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 25358: 006ab4f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 25359: 004613f1 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 25360: 006a3a81 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 25360: 006a3b31 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 25361: 00ae5424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 25362: 0043b86d 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 25363: 005411a9 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_b │ │ │ │ 25364: 00af710c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 25365: 00b3d6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 25366: 00739289 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 25367: 0063a8e9 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 25366: 00739339 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 25367: 0063a999 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 25368: 00aef8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 25369: 00730b05 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 25369: 00730bb5 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 25370: 00547bc9 294 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_w │ │ │ │ 25371: 002933f1 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 25372: 005411f1 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_h │ │ │ │ 25373: 00300cbd 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 25374: 0051c4c9 126 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_bu │ │ │ │ 25375: 00b3e69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 25376: 00b3e41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 25377: 002a1975 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 25378: 002f0c19 84 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 25379: 003f1421 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 25380: 00af95bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 25381: 004a3299 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 25382: 006e4071 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 25382: 006e4121 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 25383: 0054b835 324 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_h │ │ │ │ 25384: 00b3d7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 25385: 00412685 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 25386: 0072cba5 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 25386: 0072cc55 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 25387: 00aed55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 25388: 00b3fd78 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 25389: 00541239 72 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_w │ │ │ │ 25390: 0091ef60 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 25391: 0038f949 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 25392: 00338ac9 144 FUNC GLOBAL DEFAULT 12 sifive_e_prci_create │ │ │ │ 25393: 00b3f8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -25,15 +25,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x26096c │ │ │ │ - 0x0000000d (FINI) 0x757b34 │ │ │ │ + 0x0000000d (FINI) 0x757be4 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x90d130 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1964 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x90d8dc │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x8f330 │ │ │ │ 0x00000006 (SYMTAB) 0x2bfe0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 8a8d67201576b2d240740173b1bf1550c6d619c9 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 9d2cd0eed9b78012e54557a4d3eac7fd0f7abff4 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -25447,15 +25447,15 @@ │ │ │ │ #YIZOzDyD │ │ │ │ 9H!F9KxD │ │ │ │ F K!H!F{DxDv │ │ │ │ 19=19=-- │ │ │ │ I " FyD │ │ │ │ H!F{DxDv │ │ │ │ 4J5I5KzDyD │ │ │ │ -H!F{DxDu │ │ │ │ +H!F{DxDv │ │ │ │ `DO"@F|D!Fj │ │ │ │ 3TI7"GFyD │ │ │ │ " H!F{DxD │ │ │ │ #O")F80c`j │ │ │ │ h!IJ"80yD │ │ │ │ KO" I{DyD │ │ │ │ I8FA"yDi │ │ │ │ @@ -26789,15 +26789,15 @@ │ │ │ │ cB*I+H{DyD$3xD │ │ │ │ # ryD(Fn │ │ │ │ #`ryD(Fn │ │ │ │ F(FyDcsn │ │ │ │ #yD(F|Dn │ │ │ │ #|D(FyDn │ │ │ │ I2F(FyD 1n │ │ │ │ -L(FyD|Dm │ │ │ │ +L(FyD|Dn │ │ │ │ F(FyD#rm │ │ │ │ 3Jo#3I|DzD44yD │ │ │ │ HyDxDH1p │ │ │ │ qIqHyDxDX1p │ │ │ │ kI*FkHyDxDX1p │ │ │ │ HI*FHHyDxDX1p │ │ │ │ =I=HyDxDX1p │ │ │ │ @@ -27006,15 +27006,15 @@ │ │ │ │ %L&JM#&I|DzD │ │ │ │ I0kyDtc@ │ │ │ │ HyD$1xDG │ │ │ │ /Jt#/I|D<4zD │ │ │ │ H{DyDD3xDy │ │ │ │ 3Jt#3I}D │ │ │ │ FzDX5yD F │ │ │ │ -HyDxD`1F │ │ │ │ +HyDxD`1G │ │ │ │ eH3F"FxDL │ │ │ │ AaaK(F1F │ │ │ │ ]r,I,H{DyDt3xDy │ │ │ │ U2)I*H{DyDt3xDy │ │ │ │ "L#JM##I|DzD │ │ │ │ F{D(F43yDke │ │ │ │ I H{DyD03xDx │ │ │ │ @@ -27921,16 +27921,16 @@ │ │ │ │ K0F IzD{D │ │ │ │ 2K3J{D3IzDyD │ │ │ │ DKEJEI{D │ │ │ │ 1I1MyD1K}D │ │ │ │ ch1F(FZh │ │ │ │ SFBFyD FB │ │ │ │ I F*oyDB │ │ │ │ -7shQF FA │ │ │ │ -` FfIyDA │ │ │ │ +7shQF FB │ │ │ │ +` FfIyDB │ │ │ │ F"FyD(FA │ │ │ │ F"FyD(FA │ │ │ │ Dbh9F(FA │ │ │ │ mImH{DyDxD │ │ │ │ rkIkH{DyDxD │ │ │ │ riIiH{DyDxD │ │ │ │ rgIgH{DyDxD │ │ │ │ @@ -30025,15 +30025,15 @@ │ │ │ │ oK9F{D#DXh0 │ │ │ │ LK9F{D#DXh0 │ │ │ │ PQF|D@FT │ │ │ │ PQF|D@FT │ │ │ │ PQF|D@FT │ │ │ │ LBF9F|D(F │ │ │ │ LBF9F|D(F │ │ │ │ -H;FAF|DPF │ │ │ │ +$ICFJF|DQF │ │ │ │ "uK|D$hZ │ │ │ │ ,FyK9F{D#D │ │ │ │ &K!F{D+D │ │ │ │ "@IAH{DyDP3xD │ │ │ │ p/TK^I{D │ │ │ │ "LzD(h|D │ │ │ │ F7FKF?"O │ │ │ │ @@ -30740,15 +30740,15 @@ │ │ │ │ GK(FGJHI{DzD │ │ │ │ CK(FCJCI{DzD │ │ │ │ =K(F=J>I{DzD │ │ │ │ SF*F9F@F │ │ │ │ qKrJrI{DzD │ │ │ │ gKhJhI{D │ │ │ │ PKQJQI{D │ │ │ │ -I H{DyDxDi │ │ │ │ +I H{DyDxDh │ │ │ │ H{DyDxDh │ │ │ │ H{DyDxDh │ │ │ │ H{DyDxDh │ │ │ │ I{D|DL3yD │ │ │ │ H{DyDh3xDh │ │ │ │ ;F1FXF*F │ │ │ │ ;F1FXF*F │ │ │ │ @@ -30889,15 +30889,15 @@ │ │ │ │ +KW"+I,H{DyD │ │ │ │ ")I*H{DyD │ │ │ │ "'I(H{DyD │ │ │ │ H{DyD,3xDZ │ │ │ │ H{DyD83xDZ │ │ │ │ H{DyDH3xDZ │ │ │ │ HIIH{DyDd3xDZ │ │ │ │ -H{DyDd3xDZ │ │ │ │ +H{DyDd3xDY │ │ │ │ I{DzD|3yD │ │ │ │ I{D|DyD|38F │ │ │ │ "I`i"FyD │ │ │ │ `i#FRFIF, │ │ │ │ H{DyDxDY │ │ │ │ HJ@FHI{DzDL3 │ │ │ │ ,K@F,J-I{DzD`3 │ │ │ │ @@ -31125,15 +31125,15 @@ │ │ │ │ R-I-H{DyD │ │ │ │ R*I+H{DyD │ │ │ │ R(I(H{DyD │ │ │ │ $K0F$J$I{D,hzDyD │ │ │ │ I{DzD04yD │ │ │ │ 3K(F3J4I{DzDl; │ │ │ │ [FBF!FPFz │ │ │ │ -H{DyDT;xDF │ │ │ │ +H{DyDT;xDE │ │ │ │ D0F{DBF`3 │ │ │ │ EKXFEJEI{DzD │ │ │ │ H{DyD,;xDE │ │ │ │ H{DyDT3xDE │ │ │ │ H{DyD83xDE │ │ │ │ H{DyDT3xDE │ │ │ │ H{DyDT3xDE │ │ │ │ @@ -31361,15 +31361,15 @@ │ │ │ │ L$+FYF@FzD │ │ │ │ 2@BsKtJtI{DzD │ │ │ │ HK0FHJII{DzD │ │ │ │ CK0FCJDI{DzD │ │ │ │ 2!F;KXF;J │ │ │ │ {D:IzD,3 │ │ │ │ #0F*K+J+I{DzD │ │ │ │ -H{DyDxD1 │ │ │ │ +H{DyDxD0 │ │ │ │ KF0F"FAF │ │ │ │ .r8M9I{D}DyD │ │ │ │ -r!L8F!I{D|D │ │ │ │ #%J(F%IzD │ │ │ │ 0F+F:F!F │ │ │ │ CF:F1F(F │ │ │ │ r6I6H{DyD │ │ │ │ @@ -31399,15 +31399,15 @@ │ │ │ │ "+I+H{DyD03xD+ │ │ │ │ "(I)H{DyD03xD+ │ │ │ │ "&I'H{DyDL3xD+ │ │ │ │ N2#I#H{DyD03xD+ │ │ │ │ "!I!H{DyDd3xD+ │ │ │ │ 2H*F3FxD │ │ │ │ r&M F&I{D}D │ │ │ │ -H{DyD|3xD+ │ │ │ │ +H{DyD|3xD* │ │ │ │ F FcFAF! │ │ │ │ 8cF0FAF! │ │ │ │ H{DyDxD* │ │ │ │ 8KDB8I0F8J{DyD$3zD │ │ │ │ $K0F$J%I{DzD$3 │ │ │ │ H+F"FQFxD │ │ │ │ H{DyD43xD) │ │ │ │ @@ -31432,16 +31432,16 @@ │ │ │ │ H{DyD<3xD( │ │ │ │ H{DyD<3xD( │ │ │ │ H{DyD<3xD( │ │ │ │ NK8FNJOI{DzD │ │ │ │ ;FJF!F(F │ │ │ │ (FSI|DyD │ │ │ │ H{DyDxD' │ │ │ │ -H{DyDxD' │ │ │ │ -H{DyDxD' │ │ │ │ +H{DyDxD& │ │ │ │ +H{DyDxD& │ │ │ │ H{DyDd3xD& │ │ │ │ G`5B"yD(F │ │ │ │ F(F|6yDG" │ │ │ │ "Ko""L#I{D|DyD │ │ │ │ H{DyD|3xD& │ │ │ │ G" h(D │ │ │ │ F(hG"!F0D │ │ │ │ @@ -31744,15 +31744,15 @@ │ │ │ │ r9H9I{DxDL3 │ │ │ │ -K@B-J.I{DzDL3 │ │ │ │ 'K'J(I{DzD │ │ │ │ #K#J$I{DzD │ │ │ │ !FpJoKzD │ │ │ │ QI{DQJ`3 │ │ │ │ F7K7J8I{D │ │ │ │ -H{DyDl3xD │ │ │ │ +H{DyDl3xD │ │ │ │ 8`E`?h$j │ │ │ │ OKPFOJOI{DzD │ │ │ │ qKrJrI{DzD │ │ │ │ ,I,KyD{D │ │ │ │ KKLJLI{DzD │ │ │ │ %K@B%J%I{DzD │ │ │ │ LKLJMI{DzD │ │ │ │ @@ -32632,15 +32632,15 @@ │ │ │ │ "'HyDxDT │ │ │ │ "'HyDxDR │ │ │ │ "'HyDxDR │ │ │ │ "'HyDxDQ │ │ │ │ H{DyDxD~ │ │ │ │ H{DyD83xD~ │ │ │ │ $I+F0FyD5 │ │ │ │ -H{DyDT3xD~ │ │ │ │ +H{DyDT3xD} │ │ │ │ H{DyDl3xD} │ │ │ │ 2+F0FyD3 │ │ │ │ %I+F0FyD │ │ │ │ 2+F0FyD3 │ │ │ │ 2+F0FyD2 │ │ │ │ "'HyDxDL │ │ │ │ "'HyDxDL │ │ │ │ @@ -32723,15 +32723,15 @@ │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ $I+F0FyD │ │ │ │ %I+F0FyD │ │ │ │ H{DyDxDd │ │ │ │ H{DyDxDd │ │ │ │ -H{DyD03xDd │ │ │ │ +H{DyD03xDc │ │ │ │ H{DyDH3xDc │ │ │ │ H{DyDd3xDc │ │ │ │ #F*F1F8F │ │ │ │ H{DyD|3xDc │ │ │ │ H{DyDxDb │ │ │ │ "'HyDxD5 │ │ │ │ H{DyDxDb │ │ │ │ @@ -32752,15 +32752,15 @@ │ │ │ │ ~DLJLIzD │ │ │ │ H{DyDxD` │ │ │ │ H{DyD83xD` │ │ │ │ H{DyDX3xD` │ │ │ │ H{DyDx3xD` │ │ │ │ %I+F0FyD │ │ │ │ "'HyDxD0 │ │ │ │ -H{DyDxD^ │ │ │ │ +H{DyDxD] │ │ │ │ H{DyDxD] │ │ │ │ "'HyDxD/ │ │ │ │ H{DyDxD\ │ │ │ │ H{DyD(3xD\ │ │ │ │ H{DyDL3xD\ │ │ │ │ H{DyDl3xD\ │ │ │ │ H{DyDxDY │ │ │ │ @@ -32769,26 +32769,26 @@ │ │ │ │ "'HyDxD+ │ │ │ │ H{DyDxDX │ │ │ │ H{DyD83xDX │ │ │ │ H{DyDP3xDX │ │ │ │ H{DyDl3xDX │ │ │ │ H{DyDxDW │ │ │ │ H{DyD03xDW │ │ │ │ -H{DyDP3xDW │ │ │ │ +H{DyDP3xDV │ │ │ │ H{DyDp3xDV │ │ │ │ "%HyDxD( │ │ │ │ "'HyDxD' │ │ │ │ "'HyDxD' │ │ │ │ H{DyDxDT │ │ │ │ $I+F0FyD │ │ │ │ H{DyD$3xDT │ │ │ │ $I+F0FyD │ │ │ │ H{DyDD3xDT │ │ │ │ $I+F0FyD │ │ │ │ -H{DyDl3xDT │ │ │ │ +H{DyDl3xDS │ │ │ │ H{DyDxDR │ │ │ │ I H{DyD 3xDR │ │ │ │ H{DyDD3xDR │ │ │ │ I H{DyDh3xDR │ │ │ │ 0F!K!IyD │ │ │ │ %I+F0FyD │ │ │ │ %I+F0FyD │ │ │ │ @@ -32819,16 +32819,16 @@ │ │ │ │ #+J+KzD{D │ │ │ │ #*J*KzD{D │ │ │ │ #)J)KzD{D │ │ │ │ #(J(KzD{D │ │ │ │ #'K'J{Dcg'KzD │ │ │ │ H{DyDxDI │ │ │ │ H{DyDxDI │ │ │ │ -H{DyD(3xDI │ │ │ │ -H{DyD(3xDI │ │ │ │ +H{DyD(3xDH │ │ │ │ +H{DyD(3xDH │ │ │ │ H{DyDH3xDH │ │ │ │ 3FAF*F&h F │ │ │ │ I H{DyDX3xDH │ │ │ │ *F3FAF%h F │ │ │ │ H+FBF!FxD │ │ │ │ H{DyDX3xDH │ │ │ │ H{DyDX3xDH │ │ │ │ @@ -32891,30 +32891,30 @@ │ │ │ │ H{DyDxDC │ │ │ │ H{DyDxDC │ │ │ │ H{DyD(3xDC │ │ │ │ H{DyD83xDC │ │ │ │ H{DyDh3xDC │ │ │ │ H{DyDx3xDC │ │ │ │ H{DyDh3xDC │ │ │ │ -H{DyD$3xDC │ │ │ │ +H{DyD$3xDB │ │ │ │ H{DyD83xDB │ │ │ │ H{DyD$3xDB │ │ │ │ H{DyD$3xDB │ │ │ │ H{DyD$3xDB │ │ │ │ H{DyD$3xDB │ │ │ │ H{DyD$3xDB │ │ │ │ H{DyD$3xDB │ │ │ │ H{DyD$3xDB │ │ │ │ H{DyD$3xDB │ │ │ │ H{DyD$3xDB │ │ │ │ H{DyD$3xDB │ │ │ │ H{DyD$3xDB │ │ │ │ H{DyD43xDB │ │ │ │ H{DyD$3xDB │ │ │ │ -H{DyD$3xDB │ │ │ │ +H{DyD$3xDA │ │ │ │ H{DyDxDA │ │ │ │ K8" I H{DyD │ │ │ │ H{DyDxDA │ │ │ │ H{DyD$3xDA │ │ │ │ !d{D'IH3)"yD │ │ │ │ H{DyD83xDA │ │ │ │ H{DyD83xDA │ │ │ │ @@ -32928,15 +32928,15 @@ │ │ │ │ IRh{D`hyD │ │ │ │ IRh{D`hyD │ │ │ │ EKF"EIxD{D │ │ │ │ I{D(FyD │ │ │ │ 4$;F1F FzD │ │ │ │ J3F)F FzD │ │ │ │ nJIF FzD │ │ │ │ -29F(F^FA │ │ │ │ +29F(F^F@ │ │ │ │ "PIQH{DyD`3xD? │ │ │ │ NINH{DyD03xD? │ │ │ │ "LILH{DyD`3xD? │ │ │ │ IIJH{DyD 3xD? │ │ │ │ rGIGH{DyDP3xD? │ │ │ │ rDIEH{DyDp3xD? │ │ │ │ "BICH{DyD`3xD? │ │ │ │ @@ -33006,15 +33006,15 @@ │ │ │ │ `#FzD8FiF │ │ │ │ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7834 │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed3e │ │ │ │ - subseq r2, sp, r8, lsl #18 │ │ │ │ - subeq r4, pc, lr, ror #9 │ │ │ │ - subeq r4, pc, r4, lsl #10 │ │ │ │ + ldrheq r2, [sp], #-152 @ 0xffffff68 │ │ │ │ + umaaleq r4, pc, lr, r5 @ │ │ │ │ + strheq r4, [pc], #-84 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaa7c <__bss_end__@@Base+0xfe27a928> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367864 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r6, #-1012]! @ 0xfffffc0c │ │ │ │ - subseq r3, sp, lr, lsl #15 │ │ │ │ - subeq r8, pc, r8, lsr fp @ │ │ │ │ - subeq r8, pc, r2, asr fp @ │ │ │ │ + subseq r3, sp, lr, lsr r8 │ │ │ │ + subeq r8, pc, r8, ror #23 │ │ │ │ + subeq r8, pc, r2, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaaa8 <__bss_end__@@Base+0xfe27a954> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367890 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r0, #-1012] @ 0xfffffc0c │ │ │ │ - @ instruction: 0x005d3892 │ │ │ │ - subeq r8, pc, ip, lsl lr @ │ │ │ │ - subeq r8, pc, sl, lsr #28 │ │ │ │ + subseq r3, sp, r2, asr #18 │ │ │ │ + subeq r8, pc, ip, asr #29 │ │ │ │ + ldrdeq r8, [pc], #-234 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaad4 <__bss_end__@@Base+0xfe27a980> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3678bc │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [sl], #1012 @ 0x3f4 │ │ │ │ - subseq r5, sp, lr, asr r3 │ │ │ │ - subeq r9, pc, r8, asr #18 │ │ │ │ - subeq r9, pc, sl, asr r9 @ │ │ │ │ + subseq r5, sp, lr, lsl #8 │ │ │ │ + strdeq r9, [pc], #-152 @ │ │ │ │ + subeq r9, pc, sl, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbab00 <__bss_end__@@Base+0xfe27a9ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a78e8 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ece4 │ │ │ │ - mlseq r1, lr, r4, r3 │ │ │ │ - subeq ip, pc, r0, ror #4 │ │ │ │ - subeq ip, pc, ip, ror #4 │ │ │ │ + rsbeq r3, r1, lr, asr #10 │ │ │ │ + subeq ip, pc, r0, lsl r3 @ │ │ │ │ + subeq ip, pc, ip, lsl r3 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbab30 <__bss_end__@@Base+0xfe27a9dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7918 │ │ │ │ stmdbmi r5, {r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eccc │ │ │ │ - strdeq r5, [r1], #-34 @ 0xffffffde @ │ │ │ │ - strheq pc, [pc], #-176 @ │ │ │ │ - subeq pc, pc, r0, asr #23 │ │ │ │ + rsbeq r5, r1, r2, lsr #7 │ │ │ │ + subeq pc, pc, r0, ror #24 │ │ │ │ + subeq pc, pc, r0, ror ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbab60 <__bss_end__@@Base+0xfe27aa0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367948 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r4], #1012 @ 0x3f4 │ │ │ │ - rsbeq r5, r1, r2, asr r3 │ │ │ │ - subeq pc, pc, r0, lsr #27 │ │ │ │ - strheq pc, [pc], #-214 @ │ │ │ │ + rsbeq r5, r1, r2, lsl #8 │ │ │ │ + subeq pc, pc, r0, asr lr @ │ │ │ │ + subeq pc, pc, r6, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbab8c <__bss_end__@@Base+0xfe27aa38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7974 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [ip], {253} @ 0xfd │ │ │ │ - rsbeq r6, r1, r8, ror r2 │ │ │ │ - ldrsheq r4, [r0], #-38 @ 0xffffffda │ │ │ │ - subseq r4, r0, sl, lsl #6 │ │ │ │ + rsbeq r6, r1, r8, lsr #6 │ │ │ │ + subseq r4, r0, r6, lsr #7 │ │ │ │ + ldrheq r4, [r0], #-58 @ 0xffffffc6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbabbc <__bss_end__@@Base+0xfe27aa68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a79a4 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stc 7, cr15, [r4], {253} @ 0xfd │ │ │ │ - rsbeq r6, r1, r8, asr #4 │ │ │ │ - subseq r4, r0, r6, asr #5 │ │ │ │ - ldrsbeq r4, [r0], #-42 @ 0xffffffd6 │ │ │ │ + strdeq r6, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + subseq r4, r0, r6, ror r3 │ │ │ │ + subseq r4, r0, sl, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbabec <__bss_end__@@Base+0xfe27aa98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a79d4 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stcl 7, cr15, [ip], #-1012 @ 0xfffffc0c │ │ │ │ - rsbeq r7, r1, ip, lsr #3 │ │ │ │ - @ instruction: 0x00504296 │ │ │ │ - subseq r4, r0, sl, lsr #5 │ │ │ │ + rsbeq r7, r1, ip, asr r2 │ │ │ │ + subseq r4, r0, r6, asr #6 │ │ │ │ + subseq r4, r0, sl, asr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbac1c <__bss_end__@@Base+0xfe27aac8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7a04 │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ mrrc 7, 15, pc, r4, cr13 @ │ │ │ │ - rsbeq r7, r1, ip, ror r1 │ │ │ │ - subseq r4, r0, r6, ror #4 │ │ │ │ - subseq r5, r0, sl, lsl #31 │ │ │ │ + rsbeq r7, r1, ip, lsr #4 │ │ │ │ + subseq r4, r0, r6, lsl r3 │ │ │ │ + subseq r6, r0, sl, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbac4c <__bss_end__@@Base+0xfe27aaf8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7a34 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec3e │ │ │ │ - rsbeq r7, r1, r4, asr #9 │ │ │ │ - subseq r6, r0, r6, lsl #26 │ │ │ │ - subseq r6, r0, r8, lsl sp │ │ │ │ + rsbeq r7, r1, r4, ror r5 │ │ │ │ + ldrheq r6, [r0], #-214 @ 0xffffff2a │ │ │ │ + subseq r6, r0, r8, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbac7c <__bss_end__@@Base+0xfe27ab28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367a64 │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r6], #-1012 @ 0xfffffc0c │ │ │ │ - rsbeq r7, r1, lr, asr #12 │ │ │ │ - subseq r7, r0, r0, asr r0 │ │ │ │ - subseq r7, r0, lr, asr r0 │ │ │ │ + strdeq r7, [r1], #-110 @ 0xffffff92 @ │ │ │ │ + subseq r7, r0, r0, lsl #2 │ │ │ │ + subseq r7, r0, lr, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaca8 <__bss_end__@@Base+0xfe27ab54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7a90 │ │ │ │ eorcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ stc 7, cr15, [lr], {253} @ 0xfd │ │ │ │ - rsbeq r7, r1, r0, lsr #24 │ │ │ │ - subseq sl, r0, sl, lsl #11 │ │ │ │ - ldrsbeq sl, [r0], #-158 @ 0xffffff62 │ │ │ │ + ldrdeq r7, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + subseq sl, r0, sl, lsr r6 │ │ │ │ + subseq sl, r0, lr, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbacd8 <__bss_end__@@Base+0xfe27ab84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367ac0 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl a1ae4 │ │ │ │ - rsbeq r7, r1, lr, lsl lr │ │ │ │ - subseq fp, r0, r0, lsr #3 │ │ │ │ - subseq fp, r0, r2, asr #3 │ │ │ │ + rsbeq r7, r1, lr, asr #29 │ │ │ │ + subseq fp, r0, r0, asr r2 │ │ │ │ + subseq fp, r0, r2, ror r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbad04 <__bss_end__@@Base+0xfe27abb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7aec │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl ffaa1b14 <__bss_end__@@Base+0xfef619c0> │ │ │ │ - rsbeq r8, r1, r8, lsl #12 │ │ │ │ - subseq r4, r0, lr, ror r1 │ │ │ │ - @ instruction: 0x00504192 │ │ │ │ + strhteq r8, [r1], #-104 @ 0xffffff98 │ │ │ │ + subseq r4, r0, lr, lsr #4 │ │ │ │ + subseq r4, r0, r2, asr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbad34 <__bss_end__@@Base+0xfe27abe0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7b1c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl ff4a1b44 <__bss_end__@@Base+0xfe9619f0> │ │ │ │ - ldrdeq r8, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ - subseq r4, r0, lr, asr #2 │ │ │ │ - subseq r4, r0, r2, ror #2 │ │ │ │ + rsbeq r8, r1, r8, lsl #13 │ │ │ │ + ldrsheq r4, [r0], #-30 @ 0xffffffe2 │ │ │ │ + subseq r4, r0, r2, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbad64 <__bss_end__@@Base+0xfe27ac10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7b4c │ │ │ │ stmdbmi r5, {r0, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ebb2 │ │ │ │ - rsbeq r9, r1, r6, asr #4 │ │ │ │ - subseq pc, r0, r0, lsl #22 │ │ │ │ - @ instruction: 0x0050fb90 │ │ │ │ + strdeq r9, [r1], #-38 @ 0xffffffda @ │ │ │ │ + ldrheq pc, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + subseq pc, r0, r0, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbad94 <__bss_end__@@Base+0xfe27ac40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7b7c │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl fe8a1ba4 <__bss_end__@@Base+0xfdd61a50> │ │ │ │ - rsbeq r9, r1, ip, lsr #11 │ │ │ │ - subseq r0, r1, sl, ror #13 │ │ │ │ - subseq r0, r1, r6, lsl #14 │ │ │ │ + rsbeq r9, r1, ip, asr r6 │ │ │ │ + @ instruction: 0x0051079a │ │ │ │ + ldrheq r0, [r1], #-118 @ 0xffffff8a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbadc4 <__bss_end__@@Base+0xfe27ac70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7bac │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ bl fe2a1bd4 <__bss_end__@@Base+0xfd761a80> │ │ │ │ - rsbeq r9, r1, ip, ror r5 │ │ │ │ - ldrheq r0, [r1], #-106 @ 0xffffff96 │ │ │ │ - ldrsbeq r0, [r1], #-102 @ 0xffffff9a │ │ │ │ + rsbeq r9, r1, ip, lsr #12 │ │ │ │ + subseq r0, r1, sl, ror #14 │ │ │ │ + subseq r0, r1, r6, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbadf4 <__bss_end__@@Base+0xfe27aca0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7bdc │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ bl 1ca1c04 <__bss_end__@@Base+0x1161ab0> │ │ │ │ - rsbeq r9, r1, ip, asr #10 │ │ │ │ - subseq r0, r1, sl, lsl #13 │ │ │ │ - subseq r0, r1, r6, asr #13 │ │ │ │ + strdeq r9, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + subseq r0, r1, sl, lsr r7 │ │ │ │ + subseq r0, r1, r6, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbae24 <__bss_end__@@Base+0xfe27acd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7c0c │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl 16a1c34 <__bss_end__@@Base+0xb61ae0> │ │ │ │ - rsbeq r9, r1, ip, lsl r5 │ │ │ │ - subseq r0, r1, sl, asr r6 │ │ │ │ - subseq r0, r1, sl, lsr r7 │ │ │ │ + rsbeq r9, r1, ip, asr #11 │ │ │ │ + subseq r0, r1, sl, lsl #14 │ │ │ │ + subseq r0, r1, sl, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbae54 <__bss_end__@@Base+0xfe27ad00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7c3c │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb3a │ │ │ │ - rsbeq r7, r2, r4, asr #8 │ │ │ │ - subseq r1, r1, r2, lsl #23 │ │ │ │ - subseq pc, fp, r0, asr sl @ │ │ │ │ + strdeq r7, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + subseq r1, r1, r2, lsr ip │ │ │ │ + subseq pc, fp, r0, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbae84 <__bss_end__@@Base+0xfe27ad30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7c6c │ │ │ │ rsbpl pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb22 │ │ │ │ - rsbeq r7, r2, r8, ror r8 │ │ │ │ - subseq r3, r1, r2, asr #1 │ │ │ │ - ldrsbeq r3, [r1], #-8 │ │ │ │ + rsbeq r7, r2, r8, lsr #18 │ │ │ │ + subseq r3, r1, r2, ror r1 │ │ │ │ + subseq r3, r1, r8, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaeb4 <__bss_end__@@Base+0xfe27ad60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7c9c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl 4a1cc4 │ │ │ │ - rsbeq r2, r6, ip, lsr r0 │ │ │ │ - subseq r3, r0, lr, asr #31 │ │ │ │ - subseq r3, r0, r2, ror #31 │ │ │ │ + rsbeq r2, r6, ip, ror #1 │ │ │ │ + subseq r4, r0, lr, ror r0 │ │ │ │ + @ instruction: 0x00504092 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaee4 <__bss_end__@@Base+0xfe27ad90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7ccc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ b ffea1cf4 <__bss_end__@@Base+0xff361ba0> │ │ │ │ - rsbeq r2, r6, r0, asr #8 │ │ │ │ - subseq r7, r0, r6, lsl #12 │ │ │ │ - subseq r7, r0, sl, lsl r6 │ │ │ │ + strdeq r2, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrheq r7, [r0], #-102 @ 0xffffff9a │ │ │ │ + subseq r7, r0, sl, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaf14 <__bss_end__@@Base+0xfe27adc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7cfc │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ b ff8a1d24 <__bss_end__@@Base+0xfed61bd0> │ │ │ │ - rsbeq r2, r6, r0, lsl r4 │ │ │ │ - subseq r7, r1, r2, asr #16 │ │ │ │ - subseq r7, r1, lr, asr #16 │ │ │ │ + rsbeq r2, r6, r0, asr #9 │ │ │ │ + ldrsheq r7, [r1], #-130 @ 0xffffff7e │ │ │ │ + ldrsheq r7, [r1], #-142 @ 0xffffff72 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaf44 <__bss_end__@@Base+0xfe27adf0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7d2c │ │ │ │ sbcvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b ff2a1d54 <__bss_end__@@Base+0xfe761c00> │ │ │ │ - rsbeq r2, r6, r0, ror #7 │ │ │ │ - subseq r7, r1, r2, lsl r8 │ │ │ │ - subseq r7, r1, r6, lsr r8 │ │ │ │ + mlseq r6, r0, r4, r2 │ │ │ │ + subseq r7, r1, r2, asr #17 │ │ │ │ + subseq r7, r1, r6, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbaf74 <__bss_end__@@Base+0xfe27ae20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7d5c │ │ │ │ addne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ b feca1d84 <__bss_end__@@Base+0xfe161c30> │ │ │ │ - strhteq r2, [r6], #-48 @ 0xffffffd0 │ │ │ │ - subseq r7, r1, r2, ror #15 │ │ │ │ - subseq r7, r1, r2, lsr #16 │ │ │ │ + rsbeq r2, r6, r0, ror #8 │ │ │ │ + @ instruction: 0x00517892 │ │ │ │ + ldrsbeq r7, [r1], #-130 @ 0xffffff7e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbafa4 <__bss_end__@@Base+0xfe27ae50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e7d8c │ │ │ │ adcspl pc, r4, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea90 │ │ │ │ - rsbeq r2, r6, r0, lsl #7 │ │ │ │ - subseq r7, r1, sl, lsl #7 │ │ │ │ - subseq r7, r1, r0, ror #16 │ │ │ │ + rsbeq r2, r6, r0, lsr r4 │ │ │ │ + subseq r7, r1, sl, lsr r4 │ │ │ │ + subseq r7, r1, r0, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbafd8 <__bss_end__@@Base+0xfe27ae84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e7dc0 │ │ │ │ sbcpl pc, r1, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea76 │ │ │ │ - rsbeq r2, r6, ip, asr #6 │ │ │ │ - subseq r7, r1, r6, asr r3 │ │ │ │ - subseq r7, r1, ip, lsr #16 │ │ │ │ + strdeq r2, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + subseq r7, r1, r6, lsl #8 │ │ │ │ + ldrsbeq r7, [r1], #-140 @ 0xffffff74 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb00c <__bss_end__@@Base+0xfe27aeb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e7df4 │ │ │ │ eormi pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea5c │ │ │ │ - rsbeq r2, r6, r8, lsl r3 │ │ │ │ - subseq r7, r1, r2, lsr #6 │ │ │ │ - subseq r7, r1, r8, lsl r8 │ │ │ │ + rsbeq r2, r6, r8, asr #7 │ │ │ │ + ldrsbeq r7, [r1], #-50 @ 0xffffffce │ │ │ │ + subseq r7, r1, r8, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb040 <__bss_end__@@Base+0xfe27aeec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7e28 │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ b 1321e50 <__bss_end__@@Base+0x7e1cfc> │ │ │ │ - rsbeq r4, r6, r8, asr r7 │ │ │ │ - subseq r7, r1, r6, lsl r7 │ │ │ │ - subseq r7, r1, r2, lsr #14 │ │ │ │ + rsbeq r4, r6, r8, lsl #16 │ │ │ │ + subseq r7, r1, r6, asr #15 │ │ │ │ + ldrsbeq r7, [r1], #-114 @ 0xffffff8e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb070 <__bss_end__@@Base+0xfe27af1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7e58 │ │ │ │ sbcvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ b d21e80 <__bss_end__@@Base+0x1e1d2c> │ │ │ │ - rsbeq r4, r6, r8, lsr #14 │ │ │ │ - subseq r7, r1, r6, ror #13 │ │ │ │ - subseq r7, r1, sl, lsl #14 │ │ │ │ + ldrdeq r4, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x00517796 │ │ │ │ + ldrheq r7, [r1], #-122 @ 0xffffff86 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb0a0 <__bss_end__@@Base+0xfe27af4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7e88 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea14 │ │ │ │ - rsbeq r4, r6, sl, ror #24 │ │ │ │ - @ instruction: 0x0050a49c │ │ │ │ - ldrheq sl, [r0], #-64 @ 0xffffffc0 │ │ │ │ + rsbeq r4, r6, sl, lsl sp │ │ │ │ + subseq sl, r0, ip, asr #10 │ │ │ │ + subseq sl, r0, r0, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb0d0 <__bss_end__@@Base+0xfe27af7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7eb8 │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ ldmib sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r4, r6, r8, lsr ip │ │ │ │ - subseq sp, r1, lr, lsl r1 │ │ │ │ - subseq sp, r1, sl, asr #3 │ │ │ │ + rsbeq r4, r6, r8, ror #25 │ │ │ │ + subseq sp, r1, lr, asr #3 │ │ │ │ + subseq sp, r1, sl, ror r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb100 <__bss_end__@@Base+0xfe27afac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7ee8 │ │ │ │ rsbsmi pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ stmib r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r4, r6, r8, lsl #24 │ │ │ │ - subseq sp, r1, lr, ror #1 │ │ │ │ - subseq sp, r1, lr, lsl r2 │ │ │ │ + strhteq r4, [r6], #-200 @ 0xffffff38 │ │ │ │ + @ instruction: 0x0051d19e │ │ │ │ + subseq sp, r1, lr, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb130 <__bss_end__@@Base+0xfe27afdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7f18 │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9cc │ │ │ │ - rsbeq r5, r6, r0, lsr r2 │ │ │ │ - subseq lr, r1, r6, lsl #27 │ │ │ │ - @ instruction: 0x0051ed94 │ │ │ │ + rsbeq r5, r6, r0, ror #5 │ │ │ │ + subseq lr, r1, r6, lsr lr │ │ │ │ + subseq lr, r1, r4, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb160 <__bss_end__@@Base+0xfe27b00c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7f48 │ │ │ │ adcsvs pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldmib r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r5, r6, r8, lsl #18 │ │ │ │ - subseq pc, r1, r6, lsl #22 │ │ │ │ - subseq pc, r1, r6, lsl fp @ │ │ │ │ + strhteq r5, [r6], #-152 @ 0xffffff68 │ │ │ │ + ldrheq pc, [r1], #-182 @ 0xffffff4a @ │ │ │ │ + subseq pc, r1, r6, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb190 <__bss_end__@@Base+0xfe27b03c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7f78 │ │ │ │ andne pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmib sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r6, r6, r0, asr r7 │ │ │ │ - ldrheq r6, [r2], #-118 @ 0xffffff8a │ │ │ │ - ldrheq r6, [r2], #-126 @ 0xffffff82 │ │ │ │ + rsbeq r6, r6, r0, lsl #16 │ │ │ │ + subseq r6, r2, r6, ror #16 │ │ │ │ + subseq r6, r2, lr, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb1c0 <__bss_end__@@Base+0xfe27b06c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 367fa8 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r6, r6, lr, lsl #29 │ │ │ │ - subseq r9, r2, r0, asr #10 │ │ │ │ - subseq r9, r2, r6, asr r5 │ │ │ │ + rsbeq r6, r6, lr, lsr pc │ │ │ │ + ldrsheq r9, [r2], #-80 @ 0xffffffb0 │ │ │ │ + subseq r9, r2, r6, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb1ec <__bss_end__@@Base+0xfe27b098> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a7fd4 │ │ │ │ andscc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stmdb ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r8, r6, ip, asr r2 │ │ │ │ - subseq r0, r3, lr, ror #4 │ │ │ │ - subseq r0, r3, lr, ror r2 │ │ │ │ + rsbeq r8, r6, ip, lsl #6 │ │ │ │ + subseq r0, r3, lr, lsl r3 │ │ │ │ + subseq r0, r3, lr, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb21c <__bss_end__@@Base+0xfe27b0c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368004 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - strdeq r8, [r6], #-134 @ 0xffffff7a @ │ │ │ │ - subseq r2, r3, ip, asr #8 │ │ │ │ - subseq r2, r3, r6, ror #8 │ │ │ │ + rsbeq r8, r6, r6, lsr #19 │ │ │ │ + ldrsheq r2, [r3], #-76 @ 0xffffffb4 │ │ │ │ + subseq r2, r3, r6, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb248 <__bss_end__@@Base+0xfe27b0f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368030 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r8, r6, r6, lsr #29 │ │ │ │ - subeq r8, pc, r4, lsl r4 @ │ │ │ │ - subeq r8, pc, lr, lsr #8 │ │ │ │ + rsbeq r8, r6, r6, asr pc │ │ │ │ + subeq r8, pc, r4, asr #9 │ │ │ │ + ldrdeq r8, [pc], #-78 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb274 <__bss_end__@@Base+0xfe27b120> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a805c │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ stmdb r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r9, r6, r4, asr #3 │ │ │ │ - ldrsheq r3, [r0], #-26 @ 0xffffffe6 │ │ │ │ - subseq r3, r3, r2, ror #29 │ │ │ │ + rsbeq r9, r6, r4, ror r2 │ │ │ │ + subseq r3, r0, sl, lsr #5 │ │ │ │ + @ instruction: 0x00533f92 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb2a4 <__bss_end__@@Base+0xfe27b150> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a808c │ │ │ │ addcc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ ldmdb r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlseq r6, r4, r1, r9 │ │ │ │ - @ instruction: 0x00533e96 │ │ │ │ - subeq pc, pc, r6, lsl #11 │ │ │ │ + rsbeq r9, r6, r4, asr #4 │ │ │ │ + subseq r3, r3, r6, asr #30 │ │ │ │ + subeq pc, pc, r6, lsr r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb2d4 <__bss_end__@@Base+0xfe27b180> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a80bc │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8fa │ │ │ │ - rsbeq r9, r6, r2, ror r6 │ │ │ │ - subseq sl, r0, r8, ror #4 │ │ │ │ - ldrheq sl, [r0], #-40 @ 0xffffffd8 │ │ │ │ + rsbeq r9, r6, r2, lsr #14 │ │ │ │ + subseq sl, r0, r8, lsl r3 │ │ │ │ + subseq sl, r0, r8, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb304 <__bss_end__@@Base+0xfe27b1b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a80ec │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8e2 │ │ │ │ - rsbeq r9, r6, r2, asr #12 │ │ │ │ - subseq sl, r0, r8, lsr r2 │ │ │ │ - subseq sl, r0, r8, lsl #5 │ │ │ │ + strdeq r9, [r6], #-98 @ 0xffffff9e @ │ │ │ │ + subseq sl, r0, r8, ror #5 │ │ │ │ + subseq sl, r0, r8, lsr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb334 <__bss_end__@@Base+0xfe27b1e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a811c │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ stmia r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r9, r6, r0, lsr r9 │ │ │ │ - subseq r3, r0, sl, lsr r1 │ │ │ │ - subseq r3, r3, r2, lsr #28 │ │ │ │ + rsbeq r9, r6, r0, ror #19 │ │ │ │ + subseq r3, r0, sl, ror #3 │ │ │ │ + ldrsbeq r3, [r3], #-226 @ 0xffffff1e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb364 <__bss_end__@@Base+0xfe27b210> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a814c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ ldm r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r9, r6, r0, lsl #18 │ │ │ │ - subseq r7, r0, r6, lsl #3 │ │ │ │ - @ instruction: 0x0050719a │ │ │ │ + strhteq r9, [r6], #-144 @ 0xffffff70 │ │ │ │ + subseq r7, r0, r6, lsr r2 │ │ │ │ + subseq r7, r0, sl, asr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb394 <__bss_end__@@Base+0xfe27b240> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a817c │ │ │ │ stmdbmi r5, {r0, r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e89a │ │ │ │ - ldrdeq r9, [r6], #-130 @ 0xffffff7e @ │ │ │ │ - subseq r5, r3, r8, ror #27 │ │ │ │ - subseq r6, r3, r0, asr r1 │ │ │ │ + rsbeq r9, r6, r2, lsl #19 │ │ │ │ + @ instruction: 0x00535e98 │ │ │ │ + subseq r6, r3, r0, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb3c4 <__bss_end__@@Base+0xfe27b270> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a81ac │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e882 │ │ │ │ - rsbeq r9, r6, r2, lsr #17 │ │ │ │ - subseq r5, r3, r8, lsr #28 │ │ │ │ - subseq r5, r3, ip, asr #28 │ │ │ │ + rsbeq r9, r6, r2, asr r9 │ │ │ │ + ldrsbeq r5, [r3], #-232 @ 0xffffff18 │ │ │ │ + ldrsheq r5, [r3], #-236 @ 0xffffff14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb3f4 <__bss_end__@@Base+0xfe27b2a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a81dc │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e86a │ │ │ │ - rsbeq r9, r6, r2, ror r8 │ │ │ │ - subeq pc, pc, ip, lsl #10 │ │ │ │ - subeq pc, pc, r0, lsr #10 │ │ │ │ + rsbeq r9, r6, r2, lsr #18 │ │ │ │ + strheq pc, [pc], #-92 @ │ │ │ │ + ldrdeq pc, [pc], #-80 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb424 <__bss_end__@@Base+0xfe27b2d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a820c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ ldmda r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq sl, r6, r8, asr #32 │ │ │ │ - subseq r7, r0, r6, asr #1 │ │ │ │ - ldrsbeq r7, [r0], #-10 │ │ │ │ + strdeq sl, [r6], #-8 @ │ │ │ │ + subseq r7, r0, r6, ror r1 │ │ │ │ + subseq r7, r0, sl, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb454 <__bss_end__@@Base+0xfe27b300> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a823c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e83a │ │ │ │ - rsbeq fp, r6, sl, asr #6 │ │ │ │ - subeq r8, pc, r8, lsl #4 │ │ │ │ - ldrsheq r3, [r3], #-68 @ 0xffffffbc │ │ │ │ + strdeq fp, [r6], #-58 @ 0xffffffc6 @ │ │ │ │ + strheq r8, [pc], #-40 @ │ │ │ │ + subseq r3, r3, r4, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb484 <__bss_end__@@Base+0xfe27b330> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a826c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e822 │ │ │ │ - rsbeq fp, r6, sl, lsl r3 │ │ │ │ - ldrdeq r8, [pc], #-24 @ │ │ │ │ - strdeq r8, [pc], #-16 @ │ │ │ │ + rsbeq fp, r6, sl, asr #7 │ │ │ │ + subeq r8, pc, r8, lsl #5 │ │ │ │ + subeq r8, pc, r0, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb4b4 <__bss_end__@@Base+0xfe27b360> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a829c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stmda r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq fp, r6, r0, lsr #14 │ │ │ │ - subseq r7, r0, r6, lsr r0 │ │ │ │ - subseq r7, r0, sl, asr #32 │ │ │ │ + ldrdeq fp, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + subseq r7, r0, r6, ror #1 │ │ │ │ + ldrsheq r7, [r0], #-10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb4e4 <__bss_end__@@Base+0xfe27b390> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a82cc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ svc 0x00f0f7fc │ │ │ │ - rsbeq fp, r6, r4, lsr #18 │ │ │ │ - subseq r7, r0, r6 │ │ │ │ - subseq r7, r0, sl, lsl r0 │ │ │ │ + ldrdeq fp, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r7, [r0], #-6 │ │ │ │ + subseq r7, r0, sl, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb514 <__bss_end__@@Base+0xfe27b3c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a82fc │ │ │ │ sbcscc pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ svc 0x00d8f7fc │ │ │ │ - strdeq fp, [r6], #-132 @ 0xffffff7c @ │ │ │ │ - ldrheq r7, [r4], #-38 @ 0xffffffda │ │ │ │ - ldrsbeq r7, [r4], #-38 @ 0xffffffda │ │ │ │ + rsbeq fp, r6, r4, lsr #19 │ │ │ │ + subseq r7, r4, r6, ror #6 │ │ │ │ + subseq r7, r4, r6, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb544 <__bss_end__@@Base+0xfe27b3f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a832c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x00c0f7fc │ │ │ │ - rsbeq fp, r6, r8, lsl lr │ │ │ │ - subseq r6, r0, r6, lsr #31 │ │ │ │ - ldrheq r6, [r0], #-250 @ 0xffffff06 │ │ │ │ + rsbeq fp, r6, r8, asr #29 │ │ │ │ + subseq r7, r0, r6, asr r0 │ │ │ │ + subseq r7, r0, sl, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb574 <__bss_end__@@Base+0xfe27b420> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a835c │ │ │ │ stmdbmi r5, {r0, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efaa │ │ │ │ - rsbeq fp, r6, sl, ror #27 │ │ │ │ - ldrsheq r6, [r4], #-228 @ 0xffffff1c │ │ │ │ - subseq r7, r4, r4, asr ip │ │ │ │ + mlseq r6, sl, lr, fp │ │ │ │ + subseq r6, r4, r4, lsr #31 │ │ │ │ + subseq r7, r4, r4, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb5a4 <__bss_end__@@Base+0xfe27b450> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a838c │ │ │ │ subsvc pc, r4, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x0090f7fc │ │ │ │ - strhteq fp, [r6], #-216 @ 0xffffff28 │ │ │ │ - subseq r7, r4, r2, lsr #22 │ │ │ │ - subseq r7, r4, r6, asr #24 │ │ │ │ + rsbeq fp, r6, r8, ror #28 │ │ │ │ + ldrsbeq r7, [r4], #-178 @ 0xffffff4e │ │ │ │ + ldrsheq r7, [r4], #-198 @ 0xffffff3a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb5d4 <__bss_end__@@Base+0xfe27b480> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a83bc │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef7a │ │ │ │ - rsbeq fp, r6, sl, lsl #27 │ │ │ │ - subeq pc, pc, ip, lsr #6 │ │ │ │ - subeq pc, pc, r0, asr #6 │ │ │ │ + rsbeq fp, r6, sl, lsr lr │ │ │ │ + ldrdeq pc, [pc], #-60 @ │ │ │ │ + strdeq pc, [pc], #-48 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedbb604 <__bss_end__@@Base+0xfe27b4b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ b fe2a240c <__bss_end__@@Base+0xfd7622b8> │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ bllt a2241c │ │ │ │ - subseq r7, r4, lr, lsl #24 │ │ │ │ + ldrheq r7, [r4], #-206 @ 0xffffff32 │ │ │ │ ldrsbteq r6, [r9], #-130 @ 0xffffff7e │ │ │ │ andeq r4, r0, r8, lsr #13 │ │ │ │ - subseq r7, r4, lr, lsl #24 │ │ │ │ + ldrheq r7, [r4], #-206 @ 0xffffff32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb644 <__bss_end__@@Base+0xfe27b4f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a842c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef42 │ │ │ │ - rsbeq ip, r6, sl, asr #3 │ │ │ │ - subeq r8, pc, r8, lsl r0 @ │ │ │ │ - subeq r8, pc, r0, lsr r0 @ │ │ │ │ + rsbeq ip, r6, sl, ror r2 │ │ │ │ + subeq r8, pc, r8, asr #1 │ │ │ │ + subeq r8, pc, r0, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb674 <__bss_end__@@Base+0xfe27b520> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a845c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef2a │ │ │ │ - rsbeq sp, r6, sl, asr #19 │ │ │ │ - subeq pc, pc, ip, lsl #5 │ │ │ │ - subeq pc, pc, r0, lsr #5 │ │ │ │ + rsbeq sp, r6, sl, ror sl │ │ │ │ + subeq pc, pc, ip, lsr r3 @ │ │ │ │ + subeq pc, pc, r0, asr r3 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb6a4 <__bss_end__@@Base+0xfe27b550> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a848c │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x0010f7fc │ │ │ │ - ldrdeq sp, [r6], #-160 @ 0xffffff60 @ │ │ │ │ - subseq lr, r4, r2, lsr #25 │ │ │ │ - ldrheq lr, [r4], #-198 @ 0xffffff3a │ │ │ │ + rsbeq sp, r6, r0, lsl #23 │ │ │ │ + subseq lr, r4, r2, asr sp │ │ │ │ + subseq lr, r4, r6, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb6d4 <__bss_end__@@Base+0xfe27b580> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a84bc │ │ │ │ sbcsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mrc 7, 7, APSR_nzcv, cr8, cr12, {7} │ │ │ │ - rsbeq sp, r6, r0, lsr #21 │ │ │ │ - subseq lr, r4, r2, ror ip │ │ │ │ - @ instruction: 0x0054ec9a │ │ │ │ + rsbeq sp, r6, r0, asr fp │ │ │ │ + subseq lr, r4, r2, lsr #26 │ │ │ │ + subseq lr, r4, sl, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb704 <__bss_end__@@Base+0xfe27b5b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a84ec │ │ │ │ adccc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ mcr 7, 7, pc, cr0, cr12, {7} @ │ │ │ │ - rsbeq sp, r6, r0, ror sl │ │ │ │ - subseq lr, r4, r2, asr #24 │ │ │ │ - subseq lr, r4, lr, ror ip │ │ │ │ + rsbeq sp, r6, r0, lsr #22 │ │ │ │ + ldrsheq lr, [r4], #-194 @ 0xffffff3e │ │ │ │ + subseq lr, r4, lr, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb734 <__bss_end__@@Base+0xfe27b5e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36851c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 6, pc, cr10, cr12, {7} @ │ │ │ │ - rsbeq lr, r6, r6, lsr r2 │ │ │ │ - subeq r7, pc, r8, lsr #30 │ │ │ │ - subeq r7, pc, r2, asr #30 │ │ │ │ + rsbeq lr, r6, r6, ror #5 │ │ │ │ + ldrdeq r7, [pc], #-248 @ │ │ │ │ + strdeq r7, [pc], #-242 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb760 <__bss_end__@@Base+0xfe27b60c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8548 │ │ │ │ eorscc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mrc 7, 5, APSR_nzcv, cr2, cr12, {7} │ │ │ │ - rsbeq lr, r6, r8, lsl #4 │ │ │ │ - subseq r0, r5, r2, lsl #31 │ │ │ │ - @ instruction: 0x00550f92 │ │ │ │ + strhteq lr, [r6], #-40 @ 0xffffffd8 │ │ │ │ + subseq r1, r5, r2, lsr r0 │ │ │ │ + subseq r1, r5, r2, asr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb790 <__bss_end__@@Base+0xfe27b63c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8578 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee9c │ │ │ │ - rsbeq lr, r6, r4, ror #9 │ │ │ │ - subseq r6, r0, sl, asr sp │ │ │ │ - subseq r6, r0, r0, ror sp │ │ │ │ + mlseq r6, r4, r5, lr │ │ │ │ + subseq r6, r0, sl, lsl #28 │ │ │ │ + subseq r6, r0, r0, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb7c0 <__bss_end__@@Base+0xfe27b66c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a85a8 │ │ │ │ andvs pc, r5, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mcr 7, 4, pc, cr2, cr12, {7} @ │ │ │ │ - strhteq lr, [r6], #-68 @ 0xffffffbc │ │ │ │ - subseq r2, r5, r2, asr #19 │ │ │ │ - subseq r2, r5, lr, asr #19 │ │ │ │ + rsbeq lr, r6, r4, ror #10 │ │ │ │ + subseq r2, r5, r2, ror sl │ │ │ │ + subseq r2, r5, lr, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb7f0 <__bss_end__@@Base+0xfe27b69c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3685d8 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 3, pc, cr12, cr12, {7} @ │ │ │ │ - rsbeq pc, r6, r6, asr #2 │ │ │ │ - ldrsbeq r7, [r5], #-244 @ 0xffffff0c │ │ │ │ - subseq r8, r5, r6, lsl r0 │ │ │ │ + strdeq pc, [r6], #-22 @ 0xffffffea @ │ │ │ │ + subseq r8, r5, r4, lsl #1 │ │ │ │ + subseq r8, r5, r6, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb81c <__bss_end__@@Base+0xfe27b6c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8604 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee56 │ │ │ │ - rsbeq pc, r6, sl, lsl r1 @ │ │ │ │ - subeq r7, pc, r0, asr #28 │ │ │ │ - subeq r7, pc, r8, asr lr @ │ │ │ │ + rsbeq pc, r6, sl, asr #3 │ │ │ │ + strdeq r7, [pc], #-224 @ │ │ │ │ + subeq r7, pc, r8, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb84c <__bss_end__@@Base+0xfe27b6f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8634 │ │ │ │ addvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mrc 7, 1, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - rsbeq pc, r6, ip, lsr sp @ │ │ │ │ - subseq fp, r5, r6, ror #6 │ │ │ │ - subseq fp, r5, r2, ror #8 │ │ │ │ + rsbeq pc, r6, ip, ror #27 │ │ │ │ + subseq fp, r5, r6, lsl r4 │ │ │ │ + subseq fp, r5, r2, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb87c <__bss_end__@@Base+0xfe27b728> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8664 │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-948 @ 0xfffffc4c │ │ │ │ mcr 7, 1, pc, cr4, cr12, {7} @ │ │ │ │ - rsbeq pc, r6, r4, ror lr @ │ │ │ │ - subseq fp, r5, r2, asr sl │ │ │ │ - subseq fp, r5, r2, ror #20 │ │ │ │ + rsbeq pc, r6, r4, lsr #30 │ │ │ │ + subseq fp, r5, r2, lsl #22 │ │ │ │ + subseq fp, r5, r2, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb8ac <__bss_end__@@Base+0xfe27b758> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8694 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee0e │ │ │ │ - rsbeq r0, r7, r0, asr #17 │ │ │ │ - subseq r6, r0, lr, lsr ip │ │ │ │ - subseq r6, r0, r4, asr ip │ │ │ │ + rsbeq r0, r7, r0, ror r9 │ │ │ │ + subseq r6, r0, lr, ror #25 │ │ │ │ + subseq r6, r0, r4, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb8dc <__bss_end__@@Base+0xfe27b788> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a86c4 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ ldcl 7, cr15, [r4, #1008]! @ 0x3f0 │ │ │ │ - rsbeq r0, r7, ip, ror #17 │ │ │ │ - subseq r3, r0, r6, lsr #11 │ │ │ │ - subseq fp, r1, sl, ror #27 │ │ │ │ + mlseq r7, ip, r9, r0 │ │ │ │ + subseq r3, r0, r6, asr r6 │ │ │ │ + @ instruction: 0x0051be9a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb90c <__bss_end__@@Base+0xfe27b7b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a86f4 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ ldcl 7, cr15, [ip, #1008] @ 0x3f0 │ │ │ │ - strhteq r0, [r7], #-140 @ 0xffffff74 │ │ │ │ - subseq r3, r0, r6, ror r5 │ │ │ │ - ldrheq fp, [r1], #-218 @ 0xffffff26 │ │ │ │ + rsbeq r0, r7, ip, ror #18 │ │ │ │ + subseq r3, r0, r6, lsr #12 │ │ │ │ + subseq fp, r1, sl, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb93c <__bss_end__@@Base+0xfe27b7e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8724 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stcl 7, cr15, [r4, #1008] @ 0x3f0 │ │ │ │ - rsbeq r0, r7, ip, lsl #17 │ │ │ │ - subseq r3, r0, r6, asr #10 │ │ │ │ - subseq fp, r1, sl, lsl #27 │ │ │ │ + rsbeq r0, r7, ip, lsr r9 │ │ │ │ + ldrsheq r3, [r0], #-86 @ 0xffffffaa │ │ │ │ + subseq fp, r1, sl, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb96c <__bss_end__@@Base+0xfe27b818> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8754 │ │ │ │ andne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stc 7, cr15, [ip, #1008]! @ 0x3f0 │ │ │ │ - rsbeq r1, r7, r4, asr #12 │ │ │ │ - subseq sp, r5, r2, ror #26 │ │ │ │ - subseq sp, r5, r2, asr #27 │ │ │ │ + strdeq r1, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + subseq sp, r5, r2, lsl lr │ │ │ │ + subseq sp, r5, r2, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb99c <__bss_end__@@Base+0xfe27b848> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368784 │ │ │ │ stmdbmi r4, {r0, r2, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r6, #1008] @ 0x3f0 │ │ │ │ - rsbeq r1, r7, r2, lsr sp │ │ │ │ - subseq r0, r6, r4, asr #6 │ │ │ │ - ldrheq r8, [r0], #-130 @ 0xffffff7e │ │ │ │ + rsbeq r1, r7, r2, ror #27 │ │ │ │ + ldrsheq r0, [r6], #-52 @ 0xffffffcc │ │ │ │ + subseq r8, r0, r2, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb9c8 <__bss_end__@@Base+0xfe27b874> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a87b0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ ldcl 7, cr15, [lr, #-1008]! @ 0xfffffc10 │ │ │ │ - ldrdeq r8, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - ldrheq r3, [r0], #-74 @ 0xffffffb6 │ │ │ │ - subseq r3, r0, lr, asr #9 │ │ │ │ + rsbeq r8, r7, r0, lsl #21 │ │ │ │ + subseq r3, r0, sl, ror #10 │ │ │ │ + subseq r3, r0, lr, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbb9f8 <__bss_end__@@Base+0xfe27b8a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a87e0 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed68 │ │ │ │ - ldrdeq r8, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - subseq r3, r0, sl, lsl #9 │ │ │ │ - ldrsbeq fp, [r1], #-192 @ 0xffffff40 │ │ │ │ + rsbeq r8, r7, ip, lsl #27 │ │ │ │ + subseq r3, r0, sl, lsr r5 │ │ │ │ + subseq fp, r1, r0, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbba28 <__bss_end__@@Base+0xfe27b8d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8810 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ stcl 7, cr15, [lr, #-1008] @ 0xfffffc10 │ │ │ │ - rsbeq r8, r7, ip, lsr #25 │ │ │ │ - subseq r3, r0, sl, asr r4 │ │ │ │ - @ instruction: 0x0051bc9e │ │ │ │ + rsbeq r8, r7, ip, asr sp │ │ │ │ + subseq r3, r0, sl, lsl #10 │ │ │ │ + subseq fp, r1, lr, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbba58 <__bss_end__@@Base+0xfe27b904> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8840 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ ldc 7, cr15, [r6, #-1008]! @ 0xfffffc10 │ │ │ │ - mlseq r7, r8, sp, r8 │ │ │ │ - subseq r3, r0, sl, lsr #8 │ │ │ │ - subseq fp, r1, lr, ror #24 │ │ │ │ + rsbeq r8, r7, r8, asr #28 │ │ │ │ + ldrsbeq r3, [r0], #-74 @ 0xffffffb6 │ │ │ │ + subseq fp, r1, lr, lsl sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbba88 <__bss_end__@@Base+0xfe27b934> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8870 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ ldc 7, cr15, [lr, #-1008] @ 0xfffffc10 │ │ │ │ - rsbeq r9, r7, r0, asr #21 │ │ │ │ - subseq r2, r0, r6, ror #19 │ │ │ │ - subseq r3, r3, lr, asr #13 │ │ │ │ + rsbeq r9, r7, r0, ror fp │ │ │ │ + @ instruction: 0x00502a96 │ │ │ │ + subseq r3, r3, lr, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbab8 <__bss_end__@@Base+0xfe27b964> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a88a0 │ │ │ │ stmdbmi r5, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed08 │ │ │ │ - mlseq r7, r2, sl, r9 │ │ │ │ - @ instruction: 0x0056b894 │ │ │ │ - subseq fp, r6, r4, lsl #19 │ │ │ │ + rsbeq r9, r7, r2, asr #22 │ │ │ │ + subseq fp, r6, r4, asr #18 │ │ │ │ + subseq fp, r6, r4, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbae8 <__bss_end__@@Base+0xfe27b994> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a88d0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecf0 │ │ │ │ - rsbeq r9, r7, r2, ror #20 │ │ │ │ - subeq r7, pc, r4, ror fp @ │ │ │ │ - subeq r7, pc, ip, lsl #23 │ │ │ │ + rsbeq r9, r7, r2, lsl fp │ │ │ │ + subeq r7, pc, r4, lsr #24 │ │ │ │ + subeq r7, pc, ip, lsr ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbb18 <__bss_end__@@Base+0xfe27b9c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8900 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ ldcl 7, cr15, [r6], {252} @ 0xfc │ │ │ │ - rsbeq sl, r7, ip, lsl #1 │ │ │ │ - ldrsbeq r6, [r0], #-146 @ 0xffffff6e │ │ │ │ - subseq r6, r0, r6, ror #19 │ │ │ │ + rsbeq sl, r7, ip, lsr r1 │ │ │ │ + subseq r6, r0, r2, lsl #21 │ │ │ │ + @ instruction: 0x00506a96 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbb48 <__bss_end__@@Base+0xfe27b9f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8930 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecc0 │ │ │ │ - rsbeq sl, r7, lr, asr r0 │ │ │ │ - strheq lr, [pc], #-216 @ │ │ │ │ - subeq lr, pc, ip, asr #27 │ │ │ │ + rsbeq sl, r7, lr, lsl #2 │ │ │ │ + subeq lr, pc, r8, ror #28 │ │ │ │ + subeq lr, pc, ip, ror lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbb78 <__bss_end__@@Base+0xfe27ba24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8960 │ │ │ │ andscc pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stc 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ - strhteq sl, [r7], #-80 @ 0xffffffb0 │ │ │ │ - subseq lr, r6, r6, lsl #16 │ │ │ │ - @ instruction: 0x0056f696 │ │ │ │ + rsbeq sl, r7, r0, ror #12 │ │ │ │ + ldrheq lr, [r6], #-134 @ 0xffffff7a │ │ │ │ + subseq pc, r6, r6, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbba8 <__bss_end__@@Base+0xfe27ba54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8990 │ │ │ │ addsmi pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stc 7, cr15, [lr], {252} @ 0xfc │ │ │ │ - ldrdeq sl, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - ldrheq r0, [r3], #-214 @ 0xffffff2a │ │ │ │ - ldrsheq r0, [r7], #-150 @ 0xffffff6a │ │ │ │ + rsbeq sl, r7, ip, lsl #17 │ │ │ │ + subseq r0, r3, r6, ror #28 │ │ │ │ + subseq r0, r7, r6, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbbd8 <__bss_end__@@Base+0xfe27ba84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a89c0 │ │ │ │ adcmi pc, ip, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldcl 7, cr15, [r6], #-1008 @ 0xfffffc10 │ │ │ │ - rsbeq sl, r7, ip, lsr #15 │ │ │ │ - subseq r0, r3, r6, lsl #27 │ │ │ │ - subseq r0, r7, r6, asr #19 │ │ │ │ + rsbeq sl, r7, ip, asr r8 │ │ │ │ + subseq r0, r3, r6, lsr lr │ │ │ │ + subseq r0, r7, r6, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbc08 <__bss_end__@@Base+0xfe27bab4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a89f0 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec60 │ │ │ │ - rsbeq sl, r7, lr, ror sl │ │ │ │ - subseq r5, r3, r4, ror #11 │ │ │ │ - subseq r5, r3, r8, lsl #12 │ │ │ │ + rsbeq sl, r7, lr, lsr #22 │ │ │ │ + @ instruction: 0x00535694 │ │ │ │ + ldrheq r5, [r3], #-104 @ 0xffffff98 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbc38 <__bss_end__@@Base+0xfe27bae4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8a20 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec48 │ │ │ │ - rsbeq sl, r7, lr, asr #20 │ │ │ │ - ldrheq r5, [r3], #-84 @ 0xffffffac │ │ │ │ - ldrsbeq r5, [r3], #-88 @ 0xffffffa8 │ │ │ │ + strdeq sl, [r7], #-174 @ 0xffffff52 @ │ │ │ │ + subseq r5, r3, r4, ror #12 │ │ │ │ + subseq r5, r3, r8, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbc68 <__bss_end__@@Base+0xfe27bb14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8a50 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ stc 7, cr15, [lr], #-1008 @ 0xfffffc10 │ │ │ │ - rsbeq sl, r7, r8, ror #21 │ │ │ │ - subseq r3, r7, r6, ror #8 │ │ │ │ - subseq r3, r7, r2, asr #12 │ │ │ │ + mlseq r7, r8, fp, sl │ │ │ │ + subseq r3, r7, r6, lsl r5 │ │ │ │ + ldrsheq r3, [r7], #-98 @ 0xffffff9e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbc98 <__bss_end__@@Base+0xfe27bb44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8a80 │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ ldc 7, cr15, [r6], {252} @ 0xfc │ │ │ │ - strhteq sl, [r7], #-168 @ 0xffffff58 │ │ │ │ - subseq r3, r7, r6, lsr r4 │ │ │ │ - subseq r3, r7, lr, lsr #12 │ │ │ │ + rsbeq sl, r7, r8, ror #22 │ │ │ │ + subseq r3, r7, r6, ror #9 │ │ │ │ + ldrsbeq r3, [r7], #-110 @ 0xffffff92 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbcc8 <__bss_end__@@Base+0xfe27bb74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8ab0 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec00 │ │ │ │ - rsbeq fp, r7, lr │ │ │ │ - subseq sl, r7, r8, ror #11 │ │ │ │ - subseq sl, r7, r0, lsl r7 │ │ │ │ + strhteq fp, [r7], #-14 │ │ │ │ + @ instruction: 0x0057a698 │ │ │ │ + subseq sl, r7, r0, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbcf8 <__bss_end__@@Base+0xfe27bba4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8ae0 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebe8 │ │ │ │ - ldrdeq sl, [r7], #-254 @ 0xffffff02 @ │ │ │ │ - ldrheq sl, [r7], #-88 @ 0xffffffa8 │ │ │ │ - subseq sl, r7, r0, lsl #14 │ │ │ │ + rsbeq fp, r7, lr, lsl #1 │ │ │ │ + subseq sl, r7, r8, ror #12 │ │ │ │ + ldrheq sl, [r7], #-112 @ 0xffffff90 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbd28 <__bss_end__@@Base+0xfe27bbd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8b10 │ │ │ │ subscc pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ bl ff622b34 <__bss_end__@@Base+0xfeae29e0> │ │ │ │ - rsbeq fp, r7, r0, lsl #2 │ │ │ │ - ldrsbeq sl, [r7], #-130 @ 0xffffff7e │ │ │ │ - subseq ip, r8, sl, lsl sp │ │ │ │ + strhteq fp, [r7], #-16 │ │ │ │ + subseq sl, r7, r2, lsl #19 │ │ │ │ + subseq ip, r8, sl, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbd58 <__bss_end__@@Base+0xfe27bc04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368b40 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff0a2b60 <__bss_end__@@Base+0xfe562a0c> │ │ │ │ - rsbeq fp, r7, r6, lsl #7 │ │ │ │ - subseq sl, r7, ip, ror lr │ │ │ │ - subseq sl, r7, sl, lsl #29 │ │ │ │ + rsbeq fp, r7, r6, lsr r4 │ │ │ │ + subseq sl, r7, ip, lsr #30 │ │ │ │ + subseq sl, r7, sl, lsr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbd84 <__bss_end__@@Base+0xfe27bc30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368b6c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl feb22b8c <__bss_end__@@Base+0xfdfe2a38> │ │ │ │ - rsbeq fp, r7, lr, lsl #8 │ │ │ │ - ldrdeq r7, [pc], #-136 @ │ │ │ │ - strdeq r7, [pc], #-130 @ │ │ │ │ + strhteq fp, [r7], #-78 @ 0xffffffb2 │ │ │ │ + subeq r7, pc, r8, lsl #19 │ │ │ │ + subeq r7, pc, r2, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbdb0 <__bss_end__@@Base+0xfe27bc5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8b98 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb8c │ │ │ │ - rsbeq fp, r7, r2, ror #7 │ │ │ │ - subseq fp, r7, ip, asr r0 │ │ │ │ - subseq fp, r7, ip, ror r0 │ │ │ │ + mlseq r7, r2, r4, fp │ │ │ │ + subseq fp, r7, ip, lsl #2 │ │ │ │ + subseq fp, r7, ip, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbde0 <__bss_end__@@Base+0xfe27bc8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8bc8 │ │ │ │ sbcsvs pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ bl 1f22bec <__bss_end__@@Base+0x13e2a98> │ │ │ │ - strhteq fp, [r7], #-48 @ 0xffffffd0 │ │ │ │ - subseq fp, r7, sl, lsr #32 │ │ │ │ - subseq sl, r7, sl, ror #18 │ │ │ │ + rsbeq fp, r7, r0, ror #8 │ │ │ │ + ldrsbeq fp, [r7], #-10 │ │ │ │ + subseq sl, r7, sl, lsl sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbe10 <__bss_end__@@Base+0xfe27bcbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368bf8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 19a2c18 <__bss_end__@@Base+0xe62ac4> │ │ │ │ - rsbeq fp, r7, r2, asr #14 │ │ │ │ - subeq r7, pc, ip, asr #16 │ │ │ │ - subseq r2, r3, sl, lsr fp │ │ │ │ + strdeq fp, [r7], #-114 @ 0xffffff8e @ │ │ │ │ + strdeq r7, [pc], #-140 @ │ │ │ │ + subseq r2, r3, sl, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbe3c <__bss_end__@@Base+0xfe27bce8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8c24 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb46 │ │ │ │ - rsbeq fp, r7, r6, lsl r7 │ │ │ │ - subeq r7, pc, r0, lsr #16 │ │ │ │ - subeq r7, pc, r8, lsr r8 @ │ │ │ │ + rsbeq fp, r7, r6, asr #15 │ │ │ │ + ldrdeq r7, [pc], #-128 @ │ │ │ │ + subeq r7, pc, r8, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbe6c <__bss_end__@@Base+0xfe27bd18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 368c54 │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl e22c74 <__bss_end__@@Base+0x2e2b20> │ │ │ │ - rsbeq fp, r7, r2, lsr #24 │ │ │ │ - @ instruction: 0x0057bd94 │ │ │ │ - subseq fp, r7, r6, lsr #27 │ │ │ │ + ldrdeq fp, [r7], #-194 @ 0xffffff3e @ │ │ │ │ + subseq fp, r7, r4, asr #28 │ │ │ │ + subseq fp, r7, r6, asr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbe98 <__bss_end__@@Base+0xfe27bd44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8c80 │ │ │ │ eorseq pc, r9, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ - bl 822ca4 <_IO_stdin_used@@Base+0xcb164> │ │ │ │ - rsbeq sp, r7, r4, ror #9 │ │ │ │ - subseq r1, r8, r2, lsr r4 │ │ │ │ - ldrheq r1, [r8], #-110 @ 0xffffff92 │ │ │ │ + bl 822ca4 <_IO_stdin_used@@Base+0xcb0b4> │ │ │ │ + mlseq r7, r4, r5, sp │ │ │ │ + subseq r1, r8, r2, ror #9 │ │ │ │ + subseq r1, r8, lr, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbec8 <__bss_end__@@Base+0xfe27bd74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8cb0 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb00 │ │ │ │ - rsbeq sp, r7, r2, ror sl │ │ │ │ - umaaleq r7, pc, r4, r7 @ │ │ │ │ - subseq r2, r3, r0, lsl #21 │ │ │ │ + rsbeq sp, r7, r2, lsr #22 │ │ │ │ + subeq r7, pc, r4, asr #16 │ │ │ │ + subseq r2, r3, r0, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbef8 <__bss_end__@@Base+0xfe27bda4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8ce0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eae8 │ │ │ │ - rsbeq sp, r7, r2, asr #20 │ │ │ │ - subeq r7, pc, r4, ror #14 │ │ │ │ - subeq r7, pc, ip, ror r7 @ │ │ │ │ + strdeq sp, [r7], #-162 @ 0xffffff5e @ │ │ │ │ + subeq r7, pc, r4, lsl r8 @ │ │ │ │ + subeq r7, pc, ip, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbf28 <__bss_end__@@Base+0xfe27bdd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8d10 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ b ff622d34 <__bss_end__@@Base+0xfeae2be0> │ │ │ │ - rsbeq sp, r7, r2, lsl sl │ │ │ │ - subseq r3, r8, ip, lsr #4 │ │ │ │ - subseq lr, r1, r2, asr #28 │ │ │ │ + rsbeq sp, r7, r2, asr #21 │ │ │ │ + ldrsbeq r3, [r8], #-44 @ 0xffffffd4 │ │ │ │ + ldrsheq lr, [r1], #-226 @ 0xffffff1e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbf58 <__bss_end__@@Base+0xfe27be04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8d40 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eab8 │ │ │ │ - rsbeq lr, r7, r2, lsr r0 │ │ │ │ - subeq r7, pc, r4, lsl #14 │ │ │ │ - ldrsheq r2, [r3], #-144 @ 0xffffff70 │ │ │ │ + rsbeq lr, r7, r2, ror #1 │ │ │ │ + strheq r7, [pc], #-116 @ │ │ │ │ + subseq r2, r3, r0, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbf88 <__bss_end__@@Base+0xfe27be34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8d70 │ │ │ │ adcseq pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea9e │ │ │ │ - rsbeq lr, r7, r0 │ │ │ │ - ldrsheq r5, [sl], #-186 @ 0xffffff46 │ │ │ │ - subseq lr, r1, r0, ror #27 │ │ │ │ + strhteq lr, [r7], #-0 │ │ │ │ + subseq r5, sl, sl, lsr #25 │ │ │ │ + @ instruction: 0x0051ee90 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbfbc <__bss_end__@@Base+0xfe27be68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8da4 │ │ │ │ rsccs pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea84 │ │ │ │ - rsbeq sp, r7, ip, asr #31 │ │ │ │ - subseq r5, sl, r6, asr #23 │ │ │ │ - subseq lr, r1, ip, lsr #27 │ │ │ │ + rsbeq lr, r7, ip, ror r0 │ │ │ │ + subseq r5, sl, r6, ror ip │ │ │ │ + subseq lr, r1, ip, asr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbbff0 <__bss_end__@@Base+0xfe27be9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8dd8 │ │ │ │ eorscc pc, r5, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea6a │ │ │ │ - mlseq r7, r8, pc, sp @ │ │ │ │ - @ instruction: 0x005a5b92 │ │ │ │ - subseq lr, r1, r8, ror sp │ │ │ │ + rsbeq lr, r7, r8, asr #32 │ │ │ │ + subseq r5, sl, r2, asr #24 │ │ │ │ + subseq lr, r1, r8, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc024 <__bss_end__@@Base+0xfe27bed0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8e0c │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea50 │ │ │ │ - rsbeq sp, r7, r4, ror #30 │ │ │ │ - subseq r5, sl, lr, asr fp │ │ │ │ - subseq lr, r1, r4, asr #26 │ │ │ │ + rsbeq lr, r7, r4, lsl r0 │ │ │ │ + subseq r5, sl, lr, lsl #24 │ │ │ │ + ldrsheq lr, [r1], #-212 @ 0xffffff2c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc058 <__bss_end__@@Base+0xfe27bf04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8e40 │ │ │ │ subsvc pc, r1, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea36 │ │ │ │ - rsbeq sp, r7, r0, lsr pc │ │ │ │ - subseq r5, sl, sl, lsr #22 │ │ │ │ - subseq lr, r1, r0, lsl sp │ │ │ │ + rsbeq sp, r7, r0, ror #31 │ │ │ │ + ldrsbeq r5, [sl], #-186 @ 0xffffff46 │ │ │ │ + subseq lr, r1, r0, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc08c <__bss_end__@@Base+0xfe27bf38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a8e74 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ b 9a2e98 │ │ │ │ - strdeq sp, [r7], #-238 @ 0xffffff12 @ │ │ │ │ - ldrdeq r7, [pc], #-80 @ │ │ │ │ - subeq r7, pc, r6, ror #11 │ │ │ │ + rsbeq sp, r7, lr, lsr #31 │ │ │ │ + subeq r7, pc, r0, lsl #13 │ │ │ │ + umaaleq r7, pc, r6, r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc0bc <__bss_end__@@Base+0xfe27bf68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8ea4 │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea04 │ │ │ │ - rsbeq sp, r7, ip, asr #29 │ │ │ │ - subseq r5, sl, r6, asr #21 │ │ │ │ - subseq lr, r1, ip, lsr #25 │ │ │ │ + rsbeq sp, r7, ip, ror pc │ │ │ │ + subseq r5, sl, r6, ror fp │ │ │ │ + subseq lr, r1, ip, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc0f0 <__bss_end__@@Base+0xfe27bf9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8ed8 │ │ │ │ sbcne pc, r2, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9ea │ │ │ │ - mlseq r7, r8, lr, sp │ │ │ │ - @ instruction: 0x005a5a92 │ │ │ │ - subseq lr, r1, r8, ror ip │ │ │ │ + rsbeq sp, r7, r8, asr #30 │ │ │ │ + subseq r5, sl, r2, asr #22 │ │ │ │ + subseq lr, r1, r8, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc124 <__bss_end__@@Base+0xfe27bfd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8f0c │ │ │ │ rscscc pc, sp, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9d0 │ │ │ │ - rsbeq sp, r7, r4, ror #28 │ │ │ │ - subseq r5, sl, lr, asr sl │ │ │ │ - subseq lr, r1, r4, asr #24 │ │ │ │ + rsbeq sp, r7, r4, lsl pc │ │ │ │ + subseq r5, sl, lr, lsl #22 │ │ │ │ + ldrsheq lr, [r1], #-196 @ 0xffffff3c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc158 <__bss_end__@@Base+0xfe27c004> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8f40 │ │ │ │ rsbpl pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9b6 │ │ │ │ - rsbeq sp, r7, r0, lsr lr │ │ │ │ - subseq r5, sl, sl, lsr #20 │ │ │ │ - subseq lr, r1, r0, lsl ip │ │ │ │ + rsbeq sp, r7, r0, ror #29 │ │ │ │ + ldrsbeq r5, [sl], #-170 @ 0xffffff56 │ │ │ │ + subseq lr, r1, r0, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc18c <__bss_end__@@Base+0xfe27c038> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8f74 │ │ │ │ sbcseq pc, pc, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r4, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e99c │ │ │ │ - strdeq sp, [r7], #-220 @ 0xffffff24 @ │ │ │ │ - ldrsheq r5, [sl], #-150 @ 0xffffff6a │ │ │ │ - @ instruction: 0x00584998 │ │ │ │ + rsbeq sp, r7, ip, lsr #29 │ │ │ │ + subseq r5, sl, r6, lsr #21 │ │ │ │ + subseq r4, r8, r8, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc1c0 <__bss_end__@@Base+0xfe27c06c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8fa8 │ │ │ │ sbceq pc, r5, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e982 │ │ │ │ - rsbeq sp, r7, r8, asr #27 │ │ │ │ - subseq r5, sl, r2, asr #19 │ │ │ │ - subseq r4, r8, r4, lsl #19 │ │ │ │ + rsbeq sp, r7, r8, ror lr │ │ │ │ + subseq r5, sl, r2, ror sl │ │ │ │ + subseq r4, r8, r4, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc1f4 <__bss_end__@@Base+0xfe27c0a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e8fdc │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e968 │ │ │ │ - mlseq r7, r4, sp, sp │ │ │ │ - subseq r5, sl, lr, lsl #19 │ │ │ │ - subseq lr, r1, r4, ror fp │ │ │ │ + rsbeq sp, r7, r4, asr #28 │ │ │ │ + subseq r5, sl, lr, lsr sl │ │ │ │ + subseq lr, r1, r4, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc228 <__bss_end__@@Base+0xfe27c0d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e9010 │ │ │ │ rscseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #29955 @ 0x7503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e94e │ │ │ │ - rsbeq sp, r7, r0, ror #26 │ │ │ │ - subseq r5, sl, sl, asr r9 │ │ │ │ - subseq lr, r1, r0, asr #22 │ │ │ │ + rsbeq sp, r7, r0, lsl lr │ │ │ │ + subseq r5, sl, sl, lsl #20 │ │ │ │ + ldrsheq lr, [r1], #-176 @ 0xffffff50 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc25c <__bss_end__@@Base+0xfe27c108> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e9044 │ │ │ │ subscs pc, fp, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #58627 @ 0xe503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e934 │ │ │ │ - rsbeq sp, r7, ip, lsr #26 │ │ │ │ - subseq r5, sl, r6, lsr #18 │ │ │ │ - subseq lr, r1, ip, lsl #22 │ │ │ │ + ldrdeq sp, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsbeq r5, [sl], #-150 @ 0xffffff6a │ │ │ │ + ldrheq lr, [r1], #-188 @ 0xffffff44 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc290 <__bss_end__@@Base+0xfe27c13c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369078 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq pc, r7, r2, asr #2 │ │ │ │ - subseq r6, r8, ip, lsr #16 │ │ │ │ - subseq r6, r8, r6, asr #16 │ │ │ │ + strdeq pc, [r7], #-18 @ 0xffffffee @ │ │ │ │ + ldrsbeq r6, [r8], #-140 @ 0xffffff74 │ │ │ │ + ldrsheq r6, [r8], #-134 @ 0xffffff7a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc2bc <__bss_end__@@Base+0xfe27c168> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a90a4 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e906 │ │ │ │ - rsbeq pc, r7, r6, lsl r1 @ │ │ │ │ - subseq r6, r8, ip, lsr #16 │ │ │ │ - ldrheq lr, [r1], #-160 @ 0xffffff60 │ │ │ │ + rsbeq pc, r7, r6, asr #3 │ │ │ │ + ldrsbeq r6, [r8], #-140 @ 0xffffff74 │ │ │ │ + subseq lr, r1, r0, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc2ec <__bss_end__@@Base+0xfe27c198> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a90d4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8ee │ │ │ │ - mlseq r7, sl, r2, pc @ │ │ │ │ - subseq r7, sl, r4, lsl #8 │ │ │ │ - ldrheq r6, [r8], #-148 @ 0xffffff6c │ │ │ │ + rsbeq pc, r7, sl, asr #6 │ │ │ │ + ldrheq r7, [sl], #-68 @ 0xffffffbc │ │ │ │ + subseq r6, r8, r4, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc31c <__bss_end__@@Base+0xfe27c1c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9104 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8d6 │ │ │ │ - rsbeq pc, r7, sl, ror #4 │ │ │ │ - ldrsbeq r7, [sl], #-52 @ 0xffffffcc │ │ │ │ - @ instruction: 0x00586990 │ │ │ │ + rsbeq pc, r7, sl, lsl r3 @ │ │ │ │ + subseq r7, sl, r4, lsl #9 │ │ │ │ + subseq r6, r8, r0, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc34c <__bss_end__@@Base+0xfe27c1f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9134 │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldm ip!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq pc, r7, r8, lsr r2 @ │ │ │ │ - subseq r7, sl, r2, lsr #7 │ │ │ │ - subseq r6, r8, r6, lsl #19 │ │ │ │ + rsbeq pc, r7, r8, ror #5 │ │ │ │ + subseq r7, sl, r2, asr r4 │ │ │ │ + subseq r6, r8, r6, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc37c <__bss_end__@@Base+0xfe27c228> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, ip, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc390 <__bss_end__@@Base+0xfe27c23c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9178 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e89c │ │ │ │ - rsbeq pc, r7, sl, lsr fp @ │ │ │ │ - subeq r7, pc, ip, asr #5 │ │ │ │ - subeq r7, pc, r4, ror #5 │ │ │ │ + rsbeq pc, r7, sl, ror #23 │ │ │ │ + subeq r7, pc, ip, ror r3 @ │ │ │ │ + umaaleq r7, pc, r4, r3 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc3c0 <__bss_end__@@Base+0xfe27c26c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-3834] @ 0xfffff106 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e87a │ │ │ │ - rsbeq pc, r7, sl, asr ip @ │ │ │ │ - subseq ip, r8, r4, asr r2 │ │ │ │ - @ instruction: 0x0051e998 │ │ │ │ + rsbeq pc, r7, sl, lsl #26 │ │ │ │ + subseq ip, r8, r4, lsl #6 │ │ │ │ + subseq lr, r1, r8, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc404 <__bss_end__@@Base+0xfe27c2b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a91ec │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ stmda r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq pc, r7, r8, lsr #24 │ │ │ │ - subseq ip, r8, r2, lsr #4 │ │ │ │ - subseq lr, r1, r6, ror #18 │ │ │ │ + ldrdeq pc, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsbeq ip, [r8], #-34 @ 0xffffffde │ │ │ │ + subseq lr, r1, r6, lsl sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc434 <__bss_end__@@Base+0xfe27c2e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a921c │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ stmda r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - strdeq pc, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrsheq ip, [r8], #-18 @ 0xffffffee │ │ │ │ - subseq lr, r1, r6, lsr r9 │ │ │ │ + rsbeq pc, r7, r8, lsr #25 │ │ │ │ + subseq ip, r8, r2, lsr #5 │ │ │ │ + subseq lr, r1, r6, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc464 <__bss_end__@@Base+0xfe27c310> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a924c │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ ldmda r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq pc, r7, r8, asr #23 │ │ │ │ - subseq ip, r8, r2, asr #3 │ │ │ │ - subseq lr, r1, r6, lsl #18 │ │ │ │ + rsbeq pc, r7, r8, ror ip @ │ │ │ │ + subseq ip, r8, r2, ror r2 │ │ │ │ + ldrheq lr, [r1], #-150 @ 0xffffff6a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc494 <__bss_end__@@Base+0xfe27c340> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a927c │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ ldmda r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - mlseq r7, r8, fp, pc @ │ │ │ │ - @ instruction: 0x0058c192 │ │ │ │ - ldrsbeq lr, [r1], #-134 @ 0xffffff7a │ │ │ │ + rsbeq pc, r7, r8, asr #24 │ │ │ │ + subseq ip, r8, r2, asr #4 │ │ │ │ + subseq lr, r1, r6, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc4c4 <__bss_end__@@Base+0xfe27c370> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a92ac │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-912 @ 0xfffffc70 │ │ │ │ stmda r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq pc, r7, r8, ror #22 │ │ │ │ - subseq ip, r8, r2, ror #2 │ │ │ │ - subseq lr, r1, r6, lsr #17 │ │ │ │ + rsbeq pc, r7, r8, lsl ip @ │ │ │ │ + subseq ip, r8, r2, lsl r2 │ │ │ │ + subseq lr, r1, r6, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc4f4 <__bss_end__@@Base+0xfe27c3a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3692dc │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x00eaf7fb │ │ │ │ - rsbeq r0, r8, r6, asr #3 │ │ │ │ - subseq r6, r8, r8, asr #11 │ │ │ │ - subseq r6, r8, r2, ror #11 │ │ │ │ + rsbeq r0, r8, r6, ror r2 │ │ │ │ + subseq r6, r8, r8, ror r6 │ │ │ │ + @ instruction: 0x00586692 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc520 <__bss_end__@@Base+0xfe27c3cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9308 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efd4 │ │ │ │ - rsbeq r0, r8, sl, lsl r4 │ │ │ │ - subeq r7, pc, ip, lsr r1 @ │ │ │ │ - subeq r7, pc, r4, asr r1 @ │ │ │ │ + rsbeq r0, r8, sl, asr #9 │ │ │ │ + subeq r7, pc, ip, ror #3 │ │ │ │ + subeq r7, pc, r4, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc550 <__bss_end__@@Base+0xfe27c3fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9338 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x00baf7fb │ │ │ │ - rsbeq r0, r8, r0, lsl #12 │ │ │ │ - subseq sp, r8, r2, asr #4 │ │ │ │ - ldrheq sp, [r8], #-46 @ 0xffffffd2 │ │ │ │ + strhteq r0, [r8], #-96 @ 0xffffffa0 │ │ │ │ + ldrsheq sp, [r8], #-34 @ 0xffffffde │ │ │ │ + subseq sp, r8, lr, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc580 <__bss_end__@@Base+0xfe27c42c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9368 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ svc 0x00a2f7fb │ │ │ │ - ldrdeq r0, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ - subseq sp, r8, r2, lsl r2 │ │ │ │ - subseq sp, r8, lr, lsl #5 │ │ │ │ + rsbeq r0, r8, r0, lsl #13 │ │ │ │ + subseq sp, r8, r2, asr #5 │ │ │ │ + subseq sp, r8, lr, lsr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc5b0 <__bss_end__@@Base+0xfe27c45c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9398 │ │ │ │ andsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ svc 0x008af7fb │ │ │ │ - rsbeq r0, r8, ip, ror #17 │ │ │ │ - subseq sp, r8, sl, lsr r7 │ │ │ │ - ldrheq lr, [r1], #-122 @ 0xffffff86 │ │ │ │ + mlseq r8, ip, r9, r0 │ │ │ │ + subseq sp, r8, sl, ror #15 │ │ │ │ + subseq lr, r1, sl, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc5e0 <__bss_end__@@Base+0xfe27c48c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a93c8 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ svc 0x0072f7fb │ │ │ │ - strhteq r0, [r8], #-140 @ 0xffffff74 │ │ │ │ - subseq sp, r8, sl, lsl #14 │ │ │ │ - subseq sp, r8, r2, asr #14 │ │ │ │ + rsbeq r0, r8, ip, ror #18 │ │ │ │ + ldrheq sp, [r8], #-122 @ 0xffffff86 │ │ │ │ + ldrsheq sp, [r8], #-114 @ 0xffffff8e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc610 <__bss_end__@@Base+0xfe27c4bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3693f8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x005cf7fb │ │ │ │ - strhteq r1, [r8], #-62 @ 0xffffffc2 │ │ │ │ - subeq r7, pc, ip, asr #32 │ │ │ │ - subseq r2, r3, sl, lsr r3 │ │ │ │ + rsbeq r1, r8, lr, ror #8 │ │ │ │ + strdeq r7, [pc], #-12 @ │ │ │ │ + subseq r2, r3, sl, ror #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc63c <__bss_end__@@Base+0xfe27c4e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9424 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef46 │ │ │ │ - mlseq r8, r2, r3, r1 │ │ │ │ - subeq r7, pc, r0, lsr #32 │ │ │ │ - subeq r7, pc, r8, lsr r0 @ │ │ │ │ + rsbeq r1, r8, r2, asr #8 │ │ │ │ + ldrdeq r7, [pc], #-0 @ │ │ │ │ + subeq r7, pc, r8, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc66c <__bss_end__@@Base+0xfe27c518> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9454 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ svc 0x002cf7fb │ │ │ │ - ldrdeq r1, [r8], #-54 @ 0xffffffca @ │ │ │ │ - strdeq r6, [pc], #-240 @ │ │ │ │ - subeq r7, pc, r6 │ │ │ │ + rsbeq r1, r8, r6, lsl #9 │ │ │ │ + subeq r7, pc, r0, lsr #1 │ │ │ │ + strheq r7, [pc], #-6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc69c <__bss_end__@@Base+0xfe27c548> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e9484 │ │ │ │ rsbcc pc, r7, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef14 │ │ │ │ - rsbeq r1, r8, r4, lsr #7 │ │ │ │ - subseq r0, r9, sl, lsl #5 │ │ │ │ - subseq r0, r9, r8, lsl #21 │ │ │ │ + rsbeq r1, r8, r4, asr r4 │ │ │ │ + subseq r0, r9, sl, lsr r3 │ │ │ │ + subseq r0, r9, r8, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc6d0 <__bss_end__@@Base+0xfe27c57c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3694b8 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 7, APSR_nzcv, cr12, cr11, {7} │ │ │ │ - rsbeq r1, r8, r2, lsr #22 │ │ │ │ - ldrsbeq r3, [r9], #-156 @ 0xffffff64 │ │ │ │ - subseq r3, r9, lr, ror #19 │ │ │ │ + ldrdeq r1, [r8], #-178 @ 0xffffff4e @ │ │ │ │ + subseq r3, r9, ip, lsl #21 │ │ │ │ + @ instruction: 0x00593a9e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc6fc <__bss_end__@@Base+0xfe27c5a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a94e4 │ │ │ │ addcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mcr 7, 7, pc, cr4, cr11, {7} @ │ │ │ │ - rsbeq r1, r8, r4, lsr #23 │ │ │ │ - subseq r3, r9, r2, ror #25 │ │ │ │ - subseq r3, r9, lr, ror #25 │ │ │ │ + rsbeq r1, r8, r4, asr ip │ │ │ │ + @ instruction: 0x00593d92 │ │ │ │ + @ instruction: 0x00593d9e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc72c <__bss_end__@@Base+0xfe27c5d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9514 │ │ │ │ sbcpl pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ mcr 7, 6, pc, cr12, cr11, {7} @ │ │ │ │ - strhteq r1, [r8], #-208 @ 0xffffff30 │ │ │ │ - subseq r4, r9, r2, lsr r9 │ │ │ │ - ldrsbeq r4, [r9], #-174 @ 0xffffff52 │ │ │ │ + rsbeq r1, r8, r0, ror #28 │ │ │ │ + subseq r4, r9, r2, ror #19 │ │ │ │ + subseq r4, r9, lr, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc75c <__bss_end__@@Base+0xfe27c608> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9544 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eeb6 │ │ │ │ - rsbeq r2, r8, r2, lsr #5 │ │ │ │ - subseq r6, r9, ip, asr #20 │ │ │ │ - subseq lr, r1, r0, lsl r6 │ │ │ │ + rsbeq r2, r8, r2, asr r3 │ │ │ │ + ldrsheq r6, [r9], #-172 @ 0xffffff54 │ │ │ │ + subseq lr, r1, r0, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc78c <__bss_end__@@Base+0xfe27c638> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9574 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee9e │ │ │ │ - rsbeq r2, r8, r2, ror r2 │ │ │ │ - ldrdeq r6, [pc], #-224 @ │ │ │ │ - subeq r6, pc, r8, ror #29 │ │ │ │ + rsbeq r2, r8, r2, lsr #6 │ │ │ │ + subeq r6, pc, r0, lsl #31 │ │ │ │ + umaaleq r6, pc, r8, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc7bc <__bss_end__@@Base+0xfe27c668> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a95a4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee86 │ │ │ │ - rsbeq r2, r8, lr, lsr #13 │ │ │ │ - subeq r6, pc, r0, lsr #29 │ │ │ │ - strheq r6, [pc], #-232 @ │ │ │ │ + rsbeq r2, r8, lr, asr r7 │ │ │ │ + subeq r6, pc, r0, asr pc @ │ │ │ │ + subeq r6, pc, r8, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc7ec <__bss_end__@@Base+0xfe27c698> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a95d4 │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee6e │ │ │ │ - rsbeq r2, r8, r6, asr lr │ │ │ │ - subseq r9, r9, r8, ror r9 │ │ │ │ - subseq r9, r9, ip, ror #19 │ │ │ │ + rsbeq r2, r8, r6, lsl #30 │ │ │ │ + subseq r9, r9, r8, lsr #20 │ │ │ │ + @ instruction: 0x00599a9c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc81c <__bss_end__@@Base+0xfe27c6c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9604 │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mrc 7, 2, APSR_nzcv, cr4, cr11, {7} │ │ │ │ - rsbeq r2, r8, r4, lsr #28 │ │ │ │ - subseq r9, r9, r6, asr #18 │ │ │ │ - subseq r9, r9, sl, asr #19 │ │ │ │ + ldrdeq r2, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsheq r9, [r9], #-150 @ 0xffffff6a │ │ │ │ + subseq r9, r9, sl, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc84c <__bss_end__@@Base+0xfe27c6f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9634 │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mrc 7, 1, APSR_nzcv, cr12, cr11, {7} │ │ │ │ - strdeq r2, [r8], #-212 @ 0xffffff2c @ │ │ │ │ - subseq r9, r9, r6, lsl r9 │ │ │ │ - subseq r9, r9, sl, lsr #19 │ │ │ │ + rsbeq r2, r8, r4, lsr #29 │ │ │ │ + subseq r9, r9, r6, asr #19 │ │ │ │ + subseq r9, r9, sl, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc87c <__bss_end__@@Base+0xfe27c728> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9664 │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee26 │ │ │ │ - rsbeq r2, r8, r6, asr #27 │ │ │ │ - subseq r9, r9, r8, ror #17 │ │ │ │ - ldrheq r9, [r9], #-148 @ 0xffffff6c │ │ │ │ + rsbeq r2, r8, r6, ror lr │ │ │ │ + @ instruction: 0x00599998 │ │ │ │ + subseq r9, r9, r4, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc8ac <__bss_end__@@Base+0xfe27c758> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9694 │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee0e │ │ │ │ - mlseq r8, r6, sp, r2 │ │ │ │ - ldrheq r9, [r9], #-136 @ 0xffffff78 │ │ │ │ - subseq r9, r9, ip, lsr #18 │ │ │ │ + rsbeq r2, r8, r6, asr #28 │ │ │ │ + subseq r9, r9, r8, ror #18 │ │ │ │ + ldrsbeq r9, [r9], #-156 @ 0xffffff64 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc8dc <__bss_end__@@Base+0xfe27c788> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a96c4 │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000edf6 │ │ │ │ - rsbeq r2, r8, r6, ror #26 │ │ │ │ - subseq r9, r9, r8, lsl #17 │ │ │ │ - @ instruction: 0x00599994 │ │ │ │ + rsbeq r2, r8, r6, lsl lr │ │ │ │ + subseq r9, r9, r8, lsr r9 │ │ │ │ + subseq r9, r9, r4, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc90c <__bss_end__@@Base+0xfe27c7b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a96f4 │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldcl 7, cr15, [ip, #1004] @ 0x3ec │ │ │ │ - mlseq r8, ip, pc, r2 @ │ │ │ │ - subseq sl, r9, lr, ror #14 │ │ │ │ - subseq sl, r9, r2, lsr #15 │ │ │ │ + rsbeq r3, r8, ip, asr #32 │ │ │ │ + subseq sl, r9, lr, lsl r8 │ │ │ │ + subseq sl, r9, r2, asr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc93c <__bss_end__@@Base+0xfe27c7e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369724 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6, #1004] @ 0x3ec │ │ │ │ - rsbeq r3, r8, sl, asr #15 │ │ │ │ - subseq sp, r9, ip, ror sl │ │ │ │ - subseq lr, r1, r6, ror #19 │ │ │ │ + rsbeq r3, r8, sl, ror r8 │ │ │ │ + subseq sp, r9, ip, lsr #22 │ │ │ │ + @ instruction: 0x0051ea96 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc968 <__bss_end__@@Base+0xfe27c814> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r6, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc97c <__bss_end__@@Base+0xfe27c828> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9764 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eda6 │ │ │ │ - rsbeq r4, r8, r6, rrx │ │ │ │ - subeq r6, pc, r0, ror #25 │ │ │ │ - strdeq r6, [pc], #-200 @ │ │ │ │ + rsbeq r4, r8, r6, lsl r1 │ │ │ │ + umaaleq r6, pc, r0, sp @ │ │ │ │ + subeq r6, pc, r8, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc9ac <__bss_end__@@Base+0xfe27c858> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9794 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed8e │ │ │ │ - rsbeq r4, r8, r2, lsl #5 │ │ │ │ - strheq r6, [pc], #-192 @ │ │ │ │ - subeq r6, pc, r8, asr #25 │ │ │ │ + rsbeq r4, r8, r2, lsr r3 │ │ │ │ + subeq r6, pc, r0, ror #26 │ │ │ │ + subeq r6, pc, r8, ror sp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbc9dc <__bss_end__@@Base+0xfe27c888> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3697c4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r6, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbeq r4, r8, sl, lsr r4 │ │ │ │ - subeq r6, pc, r0, lsl #25 │ │ │ │ - umaaleq r6, pc, sl, ip @ │ │ │ │ + rsbeq r4, r8, sl, ror #9 │ │ │ │ + subeq r6, pc, r0, lsr sp @ │ │ │ │ + subeq r6, pc, sl, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbca08 <__bss_end__@@Base+0xfe27c8b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3697f0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r0, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbeq r5, r8, sl, lsr r7 │ │ │ │ - subeq r6, pc, r4, asr ip @ │ │ │ │ - subeq r6, pc, lr, ror #24 │ │ │ │ + rsbeq r5, r8, sl, ror #15 │ │ │ │ + subeq r6, pc, r4, lsl #26 │ │ │ │ + subeq r6, pc, lr, lsl sp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbca34 <__bss_end__@@Base+0xfe27c8e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36981c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [sl, #-1004] @ 0xfffffc14 │ │ │ │ - strhteq r5, [r8], #-130 @ 0xffffff7e │ │ │ │ - subeq r6, pc, r8, lsr #24 │ │ │ │ - subeq r6, pc, r2, asr #24 │ │ │ │ + rsbeq r5, r8, r2, ror #18 │ │ │ │ + ldrdeq r6, [pc], #-200 @ │ │ │ │ + strdeq r6, [pc], #-194 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbca60 <__bss_end__@@Base+0xfe27c90c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369848 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r4, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbeq r5, r8, lr, asr #26 │ │ │ │ - strdeq r6, [pc], #-188 @ │ │ │ │ - subeq r6, pc, r6, lsl ip @ │ │ │ │ + strdeq r5, [r8], #-222 @ 0xffffff22 @ │ │ │ │ + subeq r6, pc, ip, lsr #25 │ │ │ │ + subeq r6, pc, r6, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbca8c <__bss_end__@@Base+0xfe27c938> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369874 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [lr, #-1004] @ 0xfffffc14 │ │ │ │ - rsbeq r6, r8, r6, asr #2 │ │ │ │ - ldrdeq r6, [pc], #-176 @ │ │ │ │ - subeq r6, pc, sl, ror #23 │ │ │ │ + strdeq r6, [r8], #-22 @ 0xffffffea @ │ │ │ │ + subeq r6, pc, r0, lsl #25 │ │ │ │ + umaaleq r6, pc, sl, ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcab8 <__bss_end__@@Base+0xfe27c964> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3698a0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r8, #-1004] @ 0xfffffc14 │ │ │ │ - rsbeq r6, r8, sl, asr #5 │ │ │ │ - subeq r6, pc, r4, lsr #23 │ │ │ │ - strheq r6, [pc], #-190 @ │ │ │ │ + rsbeq r6, r8, sl, ror r3 │ │ │ │ + subeq r6, pc, r4, asr ip @ │ │ │ │ + subeq r6, pc, lr, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcae4 <__bss_end__@@Base+0xfe27c990> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3698cc │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r2], #1004 @ 0x3ec │ │ │ │ - rsbeq r6, r8, sl, asr r8 │ │ │ │ - subeq r6, pc, r8, ror fp @ │ │ │ │ - umaaleq r6, pc, r2, fp @ │ │ │ │ + rsbeq r6, r8, sl, lsl #18 │ │ │ │ + subeq r6, pc, r8, lsr #24 │ │ │ │ + subeq r6, pc, r2, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcb10 <__bss_end__@@Base+0xfe27c9bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3698f8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip], {251} @ 0xfb │ │ │ │ - rsbeq r6, r8, r2, lsl #25 │ │ │ │ - subeq r6, pc, ip, asr #22 │ │ │ │ - subeq r6, pc, r6, ror #22 │ │ │ │ + rsbeq r6, r8, r2, lsr sp │ │ │ │ + strdeq r6, [pc], #-188 @ │ │ │ │ + subeq r6, pc, r6, lsl ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcb3c <__bss_end__@@Base+0xfe27c9e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369924 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6], {251} @ 0xfb │ │ │ │ - rsbeq r6, r8, r6, asr pc │ │ │ │ - subeq r6, pc, r0, lsr #22 │ │ │ │ - subeq r6, pc, sl, lsr fp @ │ │ │ │ + rsbeq r7, r8, r6 │ │ │ │ + ldrdeq r6, [pc], #-176 @ │ │ │ │ + subeq r6, pc, sl, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcb68 <__bss_end__@@Base+0xfe27ca14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369950 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r0], #1004 @ 0x3ec │ │ │ │ - rsbeq r7, r8, lr, asr #14 │ │ │ │ - strdeq r6, [pc], #-164 @ │ │ │ │ - subeq r6, pc, lr, lsl #22 │ │ │ │ + strdeq r7, [r8], #-126 @ 0xffffff82 @ │ │ │ │ + subeq r6, pc, r4, lsr #23 │ │ │ │ + strheq r6, [pc], #-190 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcb94 <__bss_end__@@Base+0xfe27ca40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36997c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [sl], {251} @ 0xfb │ │ │ │ - rsbeq r7, r8, lr, lsr #23 │ │ │ │ - subeq r6, pc, r8, asr #21 │ │ │ │ - subeq r6, pc, r2, ror #21 │ │ │ │ + rsbeq r7, r8, lr, asr ip │ │ │ │ + subeq r6, pc, r8, ror fp @ │ │ │ │ + umaaleq r6, pc, r2, fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcbc0 <__bss_end__@@Base+0xfe27ca6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3699a8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r4], {251} @ 0xfb │ │ │ │ - rsbeq r8, r8, lr, lsl #2 │ │ │ │ - umaaleq r6, pc, ip, sl @ │ │ │ │ - strheq r6, [pc], #-166 @ │ │ │ │ + strhteq r8, [r8], #-30 @ 0xffffffe2 │ │ │ │ + subeq r6, pc, ip, asr #22 │ │ │ │ + subeq r6, pc, r6, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcbec <__bss_end__@@Base+0xfe27ca98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3699d4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [lr], #-1004 @ 0xfffffc14 │ │ │ │ - rsbeq r8, r8, r6, lsr #15 │ │ │ │ - subeq r6, pc, r0, ror sl @ │ │ │ │ - subeq r6, pc, sl, lsl #21 │ │ │ │ + rsbeq r8, r8, r6, asr r8 │ │ │ │ + subeq r6, pc, r0, lsr #22 │ │ │ │ + subeq r6, pc, sl, lsr fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcc18 <__bss_end__@@Base+0xfe27cac4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9a00 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mrrc 7, 15, pc, r6, cr11 @ │ │ │ │ - mlseq r8, ip, r7, r8 │ │ │ │ - ldrsbeq r7, [ip], #-182 @ 0xffffff4a │ │ │ │ - ldrsheq r7, [ip], #-202 @ 0xffffff36 │ │ │ │ + rsbeq r8, r8, ip, asr #16 │ │ │ │ + subseq r7, ip, r6, lsl #25 │ │ │ │ + subseq r7, ip, sl, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcc48 <__bss_end__@@Base+0xfe27caf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9a30 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec40 │ │ │ │ - rsbeq r8, r8, lr, ror #16 │ │ │ │ - subseq r7, ip, r4, ror #26 │ │ │ │ - subseq r7, ip, ip, ror sp │ │ │ │ + rsbeq r8, r8, lr, lsl r9 │ │ │ │ + subseq r7, ip, r4, lsl lr │ │ │ │ + subseq r7, ip, ip, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcc78 <__bss_end__@@Base+0xfe27cb24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369a60 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r8], #-1004 @ 0xfffffc14 │ │ │ │ - rsbeq r8, r8, sl, lsl #18 │ │ │ │ - subeq r6, pc, r4, ror #19 │ │ │ │ - strdeq r6, [pc], #-158 @ │ │ │ │ + strhteq r8, [r8], #-154 @ 0xffffff66 │ │ │ │ + umaaleq r6, pc, r4, sl @ │ │ │ │ + subeq r6, pc, lr, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcca4 <__bss_end__@@Base+0xfe27cb50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369a8c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r2], {251} @ 0xfb │ │ │ │ - rsbeq r8, r8, r2, lsr fp │ │ │ │ - strheq r6, [pc], #-152 @ │ │ │ │ - subseq r1, r3, r6, lsr #25 │ │ │ │ + rsbeq r8, r8, r2, ror #23 │ │ │ │ + subeq r6, pc, r8, ror #20 │ │ │ │ + subseq r1, r3, r6, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbccd0 <__bss_end__@@Base+0xfe27cb7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9ab8 │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ bl 123ad8 │ │ │ │ - rsbeq r8, r8, r4, lsl #22 │ │ │ │ - @ instruction: 0x005c8496 │ │ │ │ - subseq r8, ip, sl, ror #9 │ │ │ │ + strhteq r8, [r8], #-180 @ 0xffffff4c │ │ │ │ + subseq r8, ip, r6, asr #10 │ │ │ │ + @ instruction: 0x005c859a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcd00 <__bss_end__@@Base+0xfe27cbac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9ae8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebe4 │ │ │ │ - ldrdeq r8, [r8], #-166 @ 0xffffff5a @ │ │ │ │ - subeq r6, pc, ip, asr r9 @ │ │ │ │ - subeq r6, pc, r4, ror r9 @ │ │ │ │ + rsbeq r8, r8, r6, lsl #23 │ │ │ │ + subeq r6, pc, ip, lsl #20 │ │ │ │ + subeq r6, pc, r4, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcd30 <__bss_end__@@Base+0xfe27cbdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369b18 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff5a3b34 <__bss_end__@@Base+0xfea639e0> │ │ │ │ - ldrdeq r8, [r8], #-210 @ 0xffffff2e @ │ │ │ │ - subeq r6, pc, ip, lsr #18 │ │ │ │ - subseq r1, r3, sl, lsl ip │ │ │ │ + rsbeq r8, r8, r2, lsl #29 │ │ │ │ + ldrdeq r6, [pc], #-156 @ │ │ │ │ + subseq r1, r3, sl, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcd5c <__bss_end__@@Base+0xfe27cc08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9b44 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebb6 │ │ │ │ - rsbeq r8, r8, r6, lsr #27 │ │ │ │ - ldrheq r8, [ip], #-104 @ 0xffffff98 │ │ │ │ - subseq r1, r6, r0, lsr r8 │ │ │ │ + rsbeq r8, r8, r6, asr lr │ │ │ │ + subseq r8, ip, r8, ror #14 │ │ │ │ + subseq r1, r6, r0, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcd8c <__bss_end__@@Base+0xfe27cc38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9b74 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb9e │ │ │ │ - strhteq r8, [r8], #-254 @ 0xffffff02 │ │ │ │ - ldrdeq r6, [pc], #-128 @ │ │ │ │ - ldrheq r1, [r3], #-188 @ 0xffffff44 │ │ │ │ + rsbeq r9, r8, lr, rrx │ │ │ │ + subeq r6, pc, r0, lsl #19 │ │ │ │ + subseq r1, r3, ip, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcdbc <__bss_end__@@Base+0xfe27cc68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9ba4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb86 │ │ │ │ - rsbeq r8, r8, lr, lsl #31 │ │ │ │ - subeq r6, pc, r0, lsr #17 │ │ │ │ - strheq r6, [pc], #-136 @ │ │ │ │ + rsbeq r9, r8, lr, lsr r0 │ │ │ │ + subeq r6, pc, r0, asr r9 @ │ │ │ │ + subeq r6, pc, r8, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcdec <__bss_end__@@Base+0xfe27cc98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369bd4 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1e23bf0 <__bss_end__@@Base+0x12e3a9c> │ │ │ │ - mlseq r8, sl, r0, r9 │ │ │ │ - subseq r8, ip, r0, lsr ip │ │ │ │ - subseq r8, ip, r2, asr #24 │ │ │ │ + rsbeq r9, r8, sl, asr #2 │ │ │ │ + subseq r8, ip, r0, ror #25 │ │ │ │ + ldrsheq r8, [ip], #-194 @ 0xffffff3e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbce18 <__bss_end__@@Base+0xfe27ccc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369c00 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 18a3c1c <__bss_end__@@Base+0xd63ac8> │ │ │ │ - strhteq r9, [r8], #-10 │ │ │ │ - subeq r6, pc, r4, asr #16 │ │ │ │ - subeq r6, pc, lr, asr r8 @ │ │ │ │ + rsbeq r9, r8, sl, ror #2 │ │ │ │ + strdeq r6, [pc], #-132 @ │ │ │ │ + subeq r6, pc, lr, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbce44 <__bss_end__@@Base+0xfe27ccf0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369c2c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1323c48 <__bss_end__@@Base+0x7e3af4> │ │ │ │ - ldrdeq r9, [r8], #-6 @ │ │ │ │ - subeq r6, pc, r8, lsl r8 @ │ │ │ │ - subeq r6, pc, r2, lsr r8 @ │ │ │ │ + rsbeq r9, r8, r6, lsl #3 │ │ │ │ + subeq r6, pc, r8, asr #17 │ │ │ │ + subeq r6, pc, r2, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbce70 <__bss_end__@@Base+0xfe27cd1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369c58 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl da3c74 <__bss_end__@@Base+0x263b20> │ │ │ │ - rsbeq r9, r8, sl, lsl r1 │ │ │ │ - subeq r6, pc, ip, ror #15 │ │ │ │ - ldrsbeq r1, [r3], #-170 @ 0xffffff56 │ │ │ │ + rsbeq r9, r8, sl, asr #3 │ │ │ │ + umaaleq r6, pc, ip, r8 @ │ │ │ │ + subseq r1, r3, sl, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbce9c <__bss_end__@@Base+0xfe27cd48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9c84 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb16 │ │ │ │ - rsbeq r9, r8, r2, lsl r1 │ │ │ │ - subeq r6, pc, r0, asr #15 │ │ │ │ - subseq r1, r3, ip, lsr #21 │ │ │ │ + rsbeq r9, r8, r2, asr #3 │ │ │ │ + subeq r6, pc, r0, ror r8 @ │ │ │ │ + subseq r1, r3, ip, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcecc <__bss_end__@@Base+0xfe27cd78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9cb4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eafe │ │ │ │ - rsbeq r9, r8, r2, ror #1 │ │ │ │ - umaaleq r6, pc, r0, r7 @ │ │ │ │ - subeq r6, pc, r8, lsr #15 │ │ │ │ + mlseq r8, r2, r1, r9 │ │ │ │ + subeq r6, pc, r0, asr #16 │ │ │ │ + subeq r6, pc, r8, asr r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcefc <__bss_end__@@Base+0xfe27cda8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9ce4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eae6 │ │ │ │ - strhteq r9, [r8], #-30 @ 0xffffffe2 │ │ │ │ - subeq r6, pc, r0, ror #14 │ │ │ │ - subeq r6, pc, r8, ror r7 @ │ │ │ │ + rsbeq r9, r8, lr, ror #4 │ │ │ │ + subeq r6, pc, r0, lsl r8 @ │ │ │ │ + subeq r6, pc, r8, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcf2c <__bss_end__@@Base+0xfe27cdd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369d14 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff623d30 <__bss_end__@@Base+0xfeae3bdc> │ │ │ │ - rsbeq r9, r8, r2, lsr r2 │ │ │ │ - subeq r6, pc, r0, lsr r7 @ │ │ │ │ - subseq r1, r3, lr, lsl sl │ │ │ │ + rsbeq r9, r8, r2, ror #5 │ │ │ │ + subeq r6, pc, r0, ror #15 │ │ │ │ + subseq r1, r3, lr, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcf58 <__bss_end__@@Base+0xfe27ce04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9d40 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eab8 │ │ │ │ - rsbeq r9, r8, r6, lsl #4 │ │ │ │ - subeq r6, pc, r4, lsl #14 │ │ │ │ - subeq r6, pc, ip, lsl r7 @ │ │ │ │ + strhteq r9, [r8], #-38 @ 0xffffffda │ │ │ │ + strheq r6, [pc], #-116 @ │ │ │ │ + subeq r6, pc, ip, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcf88 <__bss_end__@@Base+0xfe27ce34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9d70 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ b fea23d90 <__bss_end__@@Base+0xfdee3c3c> │ │ │ │ - ldrdeq r9, [r8], #-36 @ 0xffffffdc @ │ │ │ │ - subseq r9, ip, sl, lsr #6 │ │ │ │ - subseq r9, ip, r2, asr #6 │ │ │ │ + rsbeq r9, r8, r4, lsl #7 │ │ │ │ + ldrsbeq r9, [ip], #-58 @ 0xffffffc6 │ │ │ │ + ldrsheq r9, [ip], #-50 @ 0xffffffce │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcfb8 <__bss_end__@@Base+0xfe27ce64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9da0 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ b fe423dc0 <__bss_end__@@Base+0xfd8e3c6c> │ │ │ │ - rsbeq r9, r8, r4, lsr #5 │ │ │ │ - ldrsheq r9, [ip], #-42 @ 0xffffffd6 │ │ │ │ - subseq r9, ip, r6, asr #6 │ │ │ │ + rsbeq r9, r8, r4, asr r3 │ │ │ │ + subseq r9, ip, sl, lsr #7 │ │ │ │ + ldrsheq r9, [ip], #-54 @ 0xffffffca │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbcfe8 <__bss_end__@@Base+0xfe27ce94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369dd0 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 1ea3dec <__bss_end__@@Base+0x1363c98> │ │ │ │ - rsbeq r9, r8, r6, ror #9 │ │ │ │ - subseq r9, ip, r8, lsr fp │ │ │ │ - subseq r9, ip, r2, asr fp │ │ │ │ + mlseq r8, r6, r5, r9 │ │ │ │ + subseq r9, ip, r8, ror #23 │ │ │ │ + subseq r9, ip, r2, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd014 <__bss_end__@@Base+0xfe27cec0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9dfc │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea5a │ │ │ │ - strhteq r9, [r8], #-74 @ 0xffffffb6 │ │ │ │ - subseq r9, ip, ip, lsl #22 │ │ │ │ - subseq r9, ip, r8, lsr fp │ │ │ │ + rsbeq r9, r8, sl, ror #10 │ │ │ │ + ldrheq r9, [ip], #-188 @ 0xffffff44 │ │ │ │ + subseq r9, ip, r8, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd044 <__bss_end__@@Base+0xfe27cef0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9e2c │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea42 │ │ │ │ - rsbeq r9, r8, sl, lsl #9 │ │ │ │ - ldrsbeq r9, [ip], #-172 @ 0xffffff54 │ │ │ │ - subseq r9, ip, r8, lsl #22 │ │ │ │ + rsbeq r9, r8, sl, lsr r5 │ │ │ │ + subseq r9, ip, ip, lsl #23 │ │ │ │ + ldrheq r9, [ip], #-184 @ 0xffffff48 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd074 <__bss_end__@@Base+0xfe27cf20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9e5c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea2a │ │ │ │ - rsbeq r9, r8, r2, ror r9 │ │ │ │ - subeq r6, pc, r8, ror #11 │ │ │ │ - subeq r6, pc, r0, lsl #12 │ │ │ │ + rsbeq r9, r8, r2, lsr #20 │ │ │ │ + umaaleq r6, pc, r8, r6 @ │ │ │ │ + strheq r6, [pc], #-96 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd0a4 <__bss_end__@@Base+0xfe27cf50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9e8c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea12 │ │ │ │ - ldrdeq r9, [r8], #-150 @ 0xffffff6a @ │ │ │ │ - strheq r6, [pc], #-88 @ │ │ │ │ - subseq r1, r3, r4, lsr #17 │ │ │ │ + rsbeq r9, r8, r6, lsl #21 │ │ │ │ + subeq r6, pc, r8, ror #12 │ │ │ │ + subseq r1, r3, r4, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd0d4 <__bss_end__@@Base+0xfe27cf80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369ebc │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r9, r8, r6, asr fp │ │ │ │ - subeq r6, pc, r8, lsl #11 │ │ │ │ - subseq r1, r3, r6, ror r8 │ │ │ │ + rsbeq r9, r8, r6, lsl #24 │ │ │ │ + subeq r6, pc, r8, lsr r6 @ │ │ │ │ + subseq r1, r3, r6, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd100 <__bss_end__@@Base+0xfe27cfac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9ee8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9e4 │ │ │ │ - rsbeq r9, r8, sl, lsr #22 │ │ │ │ - subeq r6, pc, ip, asr r5 @ │ │ │ │ - subeq r6, pc, r4, ror r5 @ │ │ │ │ + ldrdeq r9, [r8], #-186 @ 0xffffff46 @ │ │ │ │ + subeq r6, pc, ip, lsl #12 │ │ │ │ + subeq r6, pc, r4, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd130 <__bss_end__@@Base+0xfe27cfdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9f18 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9cc │ │ │ │ - ldrdeq r9, [r8], #-246 @ 0xffffff0a @ │ │ │ │ - ldrdeq sp, [pc], #-112 @ │ │ │ │ - subeq sp, pc, r4, ror #15 │ │ │ │ + rsbeq sl, r8, r6, lsl #1 │ │ │ │ + subeq sp, pc, r0, lsl #17 │ │ │ │ + umaaleq sp, pc, r4, r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd160 <__bss_end__@@Base+0xfe27d00c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369f48 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r4!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq sl, r8, r2, lsr #1 │ │ │ │ - ldrsbeq r8, [r0], #-60 @ 0xffffffc4 │ │ │ │ - ldrsheq r8, [r0], #-50 @ 0xffffffce │ │ │ │ + rsbeq sl, r8, r2, asr r1 │ │ │ │ + subseq r8, r0, ip, lsl #9 │ │ │ │ + subseq r8, r0, r2, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd18c <__bss_end__@@Base+0xfe27d038> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9f74 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e99e │ │ │ │ - rsbeq sl, r8, r6, ror r0 │ │ │ │ - ldrheq r8, [r0], #-48 @ 0xffffffd0 │ │ │ │ - subseq r8, r0, r0, lsl #8 │ │ │ │ + rsbeq sl, r8, r6, lsr #2 │ │ │ │ + subseq r8, r0, r0, ror #8 │ │ │ │ + ldrheq r8, [r0], #-64 @ 0xffffffc0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd1bc <__bss_end__@@Base+0xfe27d068> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a9fa4 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e986 │ │ │ │ - rsbeq sl, r8, r6, asr #32 │ │ │ │ - subseq r8, r0, r0, lsl #7 │ │ │ │ - ldrsbeq r8, [r0], #-48 @ 0xffffffd0 │ │ │ │ + strdeq sl, [r8], #-6 @ │ │ │ │ + subseq r8, r0, r0, lsr r4 │ │ │ │ + subseq r8, r0, r0, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd1ec <__bss_end__@@Base+0xfe27d098> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369fd4 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb lr!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq sl, r8, r6, ror r0 │ │ │ │ - subseq r8, r0, r0, asr r3 │ │ │ │ - subseq r8, r0, r2, lsr #7 │ │ │ │ + rsbeq sl, r8, r6, lsr #2 │ │ │ │ + subseq r8, r0, r0, lsl #8 │ │ │ │ + subseq r8, r0, r2, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd218 <__bss_end__@@Base+0xfe27d0c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa000 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e958 │ │ │ │ - rsbeq sl, r8, sl, asr #32 │ │ │ │ - subseq r8, r0, r4, lsr #6 │ │ │ │ - subseq r8, r0, r4, ror r3 │ │ │ │ + strdeq sl, [r8], #-10 @ │ │ │ │ + ldrsbeq r8, [r0], #-52 @ 0xffffffcc │ │ │ │ + subseq r8, r0, r4, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd248 <__bss_end__@@Base+0xfe27d0f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa030 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e940 │ │ │ │ - rsbeq sl, r8, sl, lsl r0 │ │ │ │ - ldrsheq r8, [r0], #-36 @ 0xffffffdc │ │ │ │ - subseq r8, r0, r4, asr #6 │ │ │ │ + rsbeq sl, r8, sl, asr #1 │ │ │ │ + subseq r8, r0, r4, lsr #7 │ │ │ │ + ldrsheq r8, [r0], #-52 @ 0xffffffcc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd278 <__bss_end__@@Base+0xfe27d124> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa060 │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e928 │ │ │ │ - rsbeq sl, r8, ip, lsl #14 │ │ │ │ - subseq fp, ip, r6, lsr #26 │ │ │ │ - subseq fp, ip, r4, ror sp │ │ │ │ + strhteq sl, [r8], #-124 @ 0xffffff84 │ │ │ │ + ldrsbeq fp, [ip], #-214 @ 0xffffff2a │ │ │ │ + subseq fp, ip, r4, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd2a8 <__bss_end__@@Base+0xfe27d154> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa090 │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stmdb lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq sl, r8, r8, ror r9 │ │ │ │ - subseq ip, ip, r2, lsl #10 │ │ │ │ - @ instruction: 0x0055db96 │ │ │ │ + rsbeq sl, r8, r8, lsr #20 │ │ │ │ + ldrheq ip, [ip], #-82 @ 0xffffffae │ │ │ │ + subseq sp, r5, r6, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd2d8 <__bss_end__@@Base+0xfe27d184> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa0c0 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldm r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq sl, r8, r8, asr #18 │ │ │ │ - ldrsbeq ip, [ip], #-66 @ 0xffffffbe │ │ │ │ - subseq sp, r5, r6, ror #22 │ │ │ │ + strdeq sl, [r8], #-152 @ 0xffffff68 @ │ │ │ │ + subseq ip, ip, r2, lsl #11 │ │ │ │ + subseq sp, r5, r6, lsl ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd308 <__bss_end__@@Base+0xfe27d1b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa0f0 │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldm lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq sl, r8, r8, lsl r9 │ │ │ │ - subseq ip, ip, r2, lsr #9 │ │ │ │ - subseq ip, ip, sl, ror #9 │ │ │ │ + rsbeq sl, r8, r8, asr #19 │ │ │ │ + subseq ip, ip, r2, asr r5 │ │ │ │ + @ instruction: 0x005cc59a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd338 <__bss_end__@@Base+0xfe27d1e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a120 │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmia r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq sl, r8, sl, asr #22 │ │ │ │ - ldrsheq ip, [ip], #-156 @ 0xffffff64 │ │ │ │ - subseq ip, ip, r6, lsl sl │ │ │ │ + strdeq sl, [r8], #-186 @ 0xffffff46 @ │ │ │ │ + subseq ip, ip, ip, lsr #21 │ │ │ │ + subseq ip, ip, r6, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedbd364 <__bss_end__@@Base+0xfe27d210> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa14c │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8b2 │ │ │ │ - rsbeq lr, r8, r2, lsl #8 │ │ │ │ - subseq sp, ip, ip, lsr #29 │ │ │ │ - subseq sp, ip, r4, asr #29 │ │ │ │ + strhteq lr, [r8], #-66 @ 0xffffffbe │ │ │ │ + subseq sp, ip, ip, asr pc │ │ │ │ + subseq sp, ip, r4, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b0d1 │ │ │ │ + svclt 0x0000b129 │ │ │ │ @ instruction: 0x000025bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b0c9 │ │ │ │ + svclt 0x0000b121 │ │ │ │ andeq r7, r3, sp, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b0c1 │ │ │ │ + svclt 0x0000b119 │ │ │ │ andeq r9, r3, sp, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b0b9 │ │ │ │ + svclt 0x0000b111 │ │ │ │ andeq r9, r3, r1, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b0b1 │ │ │ │ + svclt 0x0000b109 │ │ │ │ andeq r9, r3, sp, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b0a9 │ │ │ │ + svclt 0x0000b101 │ │ │ │ andeq sp, r3, r9, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b0a1 │ │ │ │ + svclt 0x0000b0f9 │ │ │ │ andeq r2, r4, r9, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b099 │ │ │ │ + svclt 0x0000b0f1 │ │ │ │ andeq r2, r4, r5, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b091 │ │ │ │ + svclt 0x0000b0e9 │ │ │ │ andeq r4, r4, r5, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b089 │ │ │ │ + svclt 0x0000b0e1 │ │ │ │ andeq r5, r4, sp, lsr r8 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b081 │ │ │ │ + svclt 0x0000b0d9 │ │ │ │ andeq r7, r4, sp, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c44478 │ │ │ │ - svclt 0x0000b079 │ │ │ │ + svclt 0x0000b0d1 │ │ │ │ andeq sp, r5, r5, lsl sl │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedbd454 <__bss_end__@@Base+0xfe27d300> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 265efc │ │ │ │ bmi e52478 <__bss_end__@@Base+0x312324> │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -2717,1119 +2717,1119 @@ │ │ │ │ ldrne pc, [r1], #576 @ 0x240 │ │ │ │ blx fedf7696 <__bss_end__@@Base+0xfe2b7542> │ │ │ │ @ instruction: 0xf0265603 │ │ │ │ bl 3a76b0 │ │ │ │ blne 1927808 <__bss_end__@@Base+0xde76b4> │ │ │ │ @ instruction: 0xf1601ad3 │ │ │ │ blx 3276ba │ │ │ │ - blx 6226c2 │ │ │ │ + blx 6226c2 │ │ │ │ blx feb2a6d6 <__bss_end__@@Base+0xfdfea582> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 732328 │ │ │ │ + blmi 732328 │ │ │ │ b 12e8424 <__bss_end__@@Base+0x7a82d0> │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 6be44c │ │ │ │ + bmi 6be44c │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0c84478 │ │ │ │ - andcs pc, r1, r1, asr #7 │ │ │ │ + andcs pc, r1, r9, lsl r4 @ │ │ │ │ svc 0x0034f7fc │ │ │ │ svc 0x00fcf7fa │ │ │ │ rsbseq r4, r9, r6, lsl #21 │ │ │ │ strheq r4, [r0], -r8 │ │ │ │ addeq r4, fp, ip, lsr #23 │ │ │ │ addeq r4, fp, lr, ror #22 │ │ │ │ rsbseq r4, r9, r2, lsl #20 │ │ │ │ - strheq lr, [pc], #-124 @ │ │ │ │ + subeq lr, pc, ip, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7ff │ │ │ │ + @ instruction: 0xf0c44478 │ │ │ │ + svclt 0x0000b057 │ │ │ │ ldrdeq fp, [r6], -r1 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7f7 │ │ │ │ + @ instruction: 0xf0c44478 │ │ │ │ + svclt 0x0000b04f │ │ │ │ strdeq r2, [r7], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7ef │ │ │ │ + @ instruction: 0xf0c44478 │ │ │ │ + svclt 0x0000b047 │ │ │ │ andeq r3, r7, r9, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7e7 │ │ │ │ + @ instruction: 0xf0c44478 │ │ │ │ + svclt 0x0000b03f │ │ │ │ andeq r3, r7, r5, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7df │ │ │ │ + @ instruction: 0xf0c44478 │ │ │ │ + svclt 0x0000b037 │ │ │ │ muleq r7, r5, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7d7 │ │ │ │ + @ instruction: 0xf0c44478 │ │ │ │ + svclt 0x0000b02f │ │ │ │ strdeq r6, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7cf │ │ │ │ + @ instruction: 0xf0c44478 │ │ │ │ + svclt 0x0000b027 │ │ │ │ andeq r7, r7, sp, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7c7 │ │ │ │ + @ instruction: 0xf0c44478 │ │ │ │ + svclt 0x0000b01f │ │ │ │ muleq r7, r1, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7bf │ │ │ │ + @ instruction: 0xf0c44478 │ │ │ │ + svclt 0x0000b017 │ │ │ │ andeq sl, r7, sp, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7b7 │ │ │ │ + @ instruction: 0xf0c44478 │ │ │ │ + svclt 0x0000b00f │ │ │ │ muleq r7, sp, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7af │ │ │ │ + @ instruction: 0xf0c44478 │ │ │ │ + svclt 0x0000b007 │ │ │ │ andeq lr, r7, r9, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b7a7 │ │ │ │ + svclt 0x0000b7ff │ │ │ │ andeq lr, r7, r1, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ + svclt 0x0000b7f7 │ │ │ │ andeq r0, r8, r5, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b797 │ │ │ │ + svclt 0x0000b7ef │ │ │ │ andeq r2, r8, sp, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b78f │ │ │ │ + svclt 0x0000b7e7 │ │ │ │ andeq r3, r8, r5, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b787 │ │ │ │ + svclt 0x0000b7df │ │ │ │ andeq r4, r8, r9, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b77f │ │ │ │ + svclt 0x0000b7d7 │ │ │ │ andeq r5, r8, r5, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b777 │ │ │ │ + svclt 0x0000b7cf │ │ │ │ andeq r6, r8, sp, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b76f │ │ │ │ + svclt 0x0000b7c7 │ │ │ │ andeq r6, r8, sp, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b767 │ │ │ │ + svclt 0x0000b7bf │ │ │ │ muleq r8, sp, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b75f │ │ │ │ + svclt 0x0000b7b7 │ │ │ │ andeq r7, r8, sp, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b757 │ │ │ │ + svclt 0x0000b7af │ │ │ │ andeq r7, r8, r1, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b74f │ │ │ │ + svclt 0x0000b7a7 │ │ │ │ andeq r7, r8, r9, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ + svclt 0x0000b79f │ │ │ │ andeq r9, r8, sp, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b73f │ │ │ │ + svclt 0x0000b797 │ │ │ │ andeq r9, r8, r1, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b737 │ │ │ │ + svclt 0x0000b78f │ │ │ │ andeq r9, r8, r1, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b72f │ │ │ │ + svclt 0x0000b787 │ │ │ │ andeq sl, r8, r9, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b727 │ │ │ │ + svclt 0x0000b77f │ │ │ │ andeq fp, r8, r5, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b71f │ │ │ │ + svclt 0x0000b777 │ │ │ │ muleq r8, sp, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b717 │ │ │ │ + svclt 0x0000b76f │ │ │ │ muleq r9, r1, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b70f │ │ │ │ + svclt 0x0000b767 │ │ │ │ andeq r4, r9, sp, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b707 │ │ │ │ + svclt 0x0000b75f │ │ │ │ andeq r4, r9, r5, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b757 │ │ │ │ andeq r8, r9, r1, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b74f │ │ │ │ @ instruction: 0x00098ab9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b747 │ │ │ │ andeq r9, r9, r5, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ + svclt 0x0000b73f │ │ │ │ andeq r9, r9, r5, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ + svclt 0x0000b737 │ │ │ │ @ instruction: 0x00099cb1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ + svclt 0x0000b72f │ │ │ │ andeq sl, r9, sp, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ + svclt 0x0000b727 │ │ │ │ andeq r0, sl, r1, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ + svclt 0x0000b71f │ │ │ │ andeq r7, fp, sp, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ + svclt 0x0000b717 │ │ │ │ andeq r8, fp, r9, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b70f │ │ │ │ muleq fp, r5, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ + svclt 0x0000b707 │ │ │ │ andeq pc, fp, sp, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ + svclt 0x0000b6ff │ │ │ │ andeq r0, ip, r1, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ + svclt 0x0000b6f7 │ │ │ │ andeq r1, ip, r5, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ + svclt 0x0000b6ef │ │ │ │ andeq r2, ip, r5, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ + svclt 0x0000b6e7 │ │ │ │ andeq r2, ip, r9, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ + svclt 0x0000b6df │ │ │ │ andeq r5, ip, r9, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ + svclt 0x0000b6d7 │ │ │ │ andeq r6, ip, r1, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ + svclt 0x0000b6cf │ │ │ │ strdeq r6, [ip], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ + svclt 0x0000b6c7 │ │ │ │ andeq ip, ip, r9, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ + svclt 0x0000b6bf │ │ │ │ andeq sp, ip, sp, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ + svclt 0x0000b6b7 │ │ │ │ @ instruction: 0x000ce1bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ + svclt 0x0000b6af │ │ │ │ andeq lr, ip, r1, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b64f │ │ │ │ + svclt 0x0000b6a7 │ │ │ │ andeq pc, ip, r5, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ + svclt 0x0000b69f │ │ │ │ andeq pc, ip, r9, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ + svclt 0x0000b697 │ │ │ │ andeq pc, ip, r1, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ + svclt 0x0000b68f │ │ │ │ andeq pc, ip, sp, lsr ip @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b62f │ │ │ │ + svclt 0x0000b687 │ │ │ │ andeq r0, sp, r5, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b627 │ │ │ │ + svclt 0x0000b67f │ │ │ │ andeq r1, sp, sp, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b61f │ │ │ │ + svclt 0x0000b677 │ │ │ │ andeq r1, sp, r1, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b617 │ │ │ │ + svclt 0x0000b66f │ │ │ │ andeq r1, sp, r9, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b60f │ │ │ │ + svclt 0x0000b667 │ │ │ │ andeq r1, sp, sp, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b607 │ │ │ │ + svclt 0x0000b65f │ │ │ │ andeq r2, sp, r5, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5ff │ │ │ │ + svclt 0x0000b657 │ │ │ │ andeq r2, sp, r5, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5f7 │ │ │ │ + svclt 0x0000b64f │ │ │ │ andeq r2, sp, r5, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5ef │ │ │ │ + svclt 0x0000b647 │ │ │ │ andeq r3, sp, r5, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5e7 │ │ │ │ + svclt 0x0000b63f │ │ │ │ muleq sp, r9, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5df │ │ │ │ + svclt 0x0000b637 │ │ │ │ andeq r5, sp, r5, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5d7 │ │ │ │ + svclt 0x0000b62f │ │ │ │ muleq sp, r5, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5cf │ │ │ │ + svclt 0x0000b627 │ │ │ │ andeq r5, sp, sp, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5c7 │ │ │ │ + svclt 0x0000b61f │ │ │ │ @ instruction: 0x000d6fb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5bf │ │ │ │ + svclt 0x0000b617 │ │ │ │ andeq r7, sp, sp, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5b7 │ │ │ │ + svclt 0x0000b60f │ │ │ │ ldrdeq r9, [sp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5af │ │ │ │ + svclt 0x0000b607 │ │ │ │ @ instruction: 0x000dbfb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b5a7 │ │ │ │ + svclt 0x0000b5ff │ │ │ │ ldrdeq r1, [lr], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b59f │ │ │ │ + svclt 0x0000b5f7 │ │ │ │ strdeq r8, [lr], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b597 │ │ │ │ + svclt 0x0000b5ef │ │ │ │ andeq r9, lr, r1, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b58f │ │ │ │ + svclt 0x0000b5e7 │ │ │ │ andeq r0, pc, r1, lsr r8 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b587 │ │ │ │ + svclt 0x0000b5df │ │ │ │ andeq r3, pc, r5, ror sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b57f │ │ │ │ + svclt 0x0000b5d7 │ │ │ │ andeq r5, pc, sp, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b577 │ │ │ │ + svclt 0x0000b5cf │ │ │ │ andeq r9, pc, r9, ror r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b56f │ │ │ │ + svclt 0x0000b5c7 │ │ │ │ strdeq sl, [pc], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b567 │ │ │ │ + svclt 0x0000b5bf │ │ │ │ andeq ip, pc, r5, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b55f │ │ │ │ + svclt 0x0000b5b7 │ │ │ │ andeq lr, pc, r5, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b557 │ │ │ │ + svclt 0x0000b5af │ │ │ │ andseq r4, r0, sp, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b54f │ │ │ │ + svclt 0x0000b5a7 │ │ │ │ @ instruction: 0x001051b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b547 │ │ │ │ + svclt 0x0000b59f │ │ │ │ andseq r5, r0, r5, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b53f │ │ │ │ + svclt 0x0000b597 │ │ │ │ andseq r6, r0, r1, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b537 │ │ │ │ + svclt 0x0000b58f │ │ │ │ andseq r7, r0, sp, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b52f │ │ │ │ + svclt 0x0000b587 │ │ │ │ andseq r9, r1, r5, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b527 │ │ │ │ + svclt 0x0000b57f │ │ │ │ @ instruction: 0x0011b3b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b51f │ │ │ │ + svclt 0x0000b577 │ │ │ │ andseq fp, r1, sp, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b517 │ │ │ │ + svclt 0x0000b56f │ │ │ │ @ instruction: 0x0011bcb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b50f │ │ │ │ + svclt 0x0000b567 │ │ │ │ andseq lr, r1, sp, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b507 │ │ │ │ + svclt 0x0000b55f │ │ │ │ @ instruction: 0x0011e8d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4ff │ │ │ │ + svclt 0x0000b557 │ │ │ │ andseq r0, r2, r5, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4f7 │ │ │ │ + svclt 0x0000b54f │ │ │ │ andseq r6, r2, r5, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4ef │ │ │ │ + svclt 0x0000b547 │ │ │ │ @ instruction: 0x001271b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ + svclt 0x0000b53f │ │ │ │ andseq ip, r2, r5, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ + svclt 0x0000b537 │ │ │ │ andseq sp, r2, r1, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ + svclt 0x0000b52f │ │ │ │ andseq sp, r2, sp, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4cf │ │ │ │ + svclt 0x0000b527 │ │ │ │ andseq sp, r2, r1, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4c7 │ │ │ │ + svclt 0x0000b51f │ │ │ │ andseq sp, r2, r5, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4bf │ │ │ │ + svclt 0x0000b517 │ │ │ │ andseq lr, r2, r5, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4b7 │ │ │ │ + svclt 0x0000b50f │ │ │ │ andseq lr, r2, r5, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4af │ │ │ │ + svclt 0x0000b507 │ │ │ │ @ instruction: 0x0012e7b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b4a7 │ │ │ │ + svclt 0x0000b4ff │ │ │ │ andseq lr, r2, r5, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ + svclt 0x0000b4f7 │ │ │ │ andseq pc, r2, r5, lsr fp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ + svclt 0x0000b4ef │ │ │ │ andseq r0, r3, r1, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ + svclt 0x0000b4e7 │ │ │ │ andseq r3, r3, r9, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ + svclt 0x0000b4df │ │ │ │ andseq r8, r3, r5, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ + svclt 0x0000b4d7 │ │ │ │ andseq r9, r3, r9, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ + svclt 0x0000b4cf │ │ │ │ andseq ip, r3, r5, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b4c7 │ │ │ │ andseq sp, r3, sp, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ + svclt 0x0000b4bf │ │ │ │ andseq r2, r4, sp, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ + svclt 0x0000b4b7 │ │ │ │ andseq r7, r4, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ + svclt 0x0000b4af │ │ │ │ @ instruction: 0x0014aedd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ + svclt 0x0000b4a7 │ │ │ │ andseq lr, r4, r9, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ + svclt 0x0000b49f │ │ │ │ andseq lr, r4, sp, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ + svclt 0x0000b497 │ │ │ │ andseq pc, r4, sp, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ + svclt 0x0000b48f │ │ │ │ andseq r4, r5, r1, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ + svclt 0x0000b487 │ │ │ │ andseq r5, r5, r9, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b427 │ │ │ │ + svclt 0x0000b47f │ │ │ │ andseq r8, r5, sp, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b41f │ │ │ │ + svclt 0x0000b477 │ │ │ │ andseq r8, r5, sp, asr ip │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b417 │ │ │ │ + svclt 0x0000b46f │ │ │ │ andseq r9, r5, r1, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b40f │ │ │ │ + svclt 0x0000b467 │ │ │ │ andseq ip, r5, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b407 │ │ │ │ + svclt 0x0000b45f │ │ │ │ andseq ip, r5, r1, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3ff │ │ │ │ + svclt 0x0000b457 │ │ │ │ andseq ip, r5, sp, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ + svclt 0x0000b44f │ │ │ │ andseq sp, r5, sp, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ + svclt 0x0000b447 │ │ │ │ andseq lr, r5, r1, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ + svclt 0x0000b43f │ │ │ │ @ instruction: 0x0015e7dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ + svclt 0x0000b437 │ │ │ │ andseq r0, r6, sp, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ + svclt 0x0000b42f │ │ │ │ mulseq r6, sp, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ + svclt 0x0000b427 │ │ │ │ andseq r4, r6, r1, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ + svclt 0x0000b41f │ │ │ │ @ instruction: 0x001651b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ + svclt 0x0000b417 │ │ │ │ andseq sl, r6, r5, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ + svclt 0x0000b40f │ │ │ │ mulseq r6, sp, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ + svclt 0x0000b407 │ │ │ │ @ instruction: 0x001757b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ + svclt 0x0000b3ff │ │ │ │ andseq r6, r7, sp, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b39f │ │ │ │ + svclt 0x0000b3f7 │ │ │ │ andseq ip, r7, r5, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b397 │ │ │ │ + svclt 0x0000b3ef │ │ │ │ andseq sp, r7, r1, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b38f │ │ │ │ + svclt 0x0000b3e7 │ │ │ │ andseq sp, r7, r9, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b387 │ │ │ │ + svclt 0x0000b3df │ │ │ │ @ instruction: 0x0017d4fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b37f │ │ │ │ + svclt 0x0000b3d7 │ │ │ │ andseq lr, r7, r9, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b377 │ │ │ │ + svclt 0x0000b3cf │ │ │ │ andseq lr, r7, r5, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b36f │ │ │ │ + svclt 0x0000b3c7 │ │ │ │ andseq pc, r7, r5, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b367 │ │ │ │ + svclt 0x0000b3bf │ │ │ │ andseq pc, r7, sp, asr ip @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b35f │ │ │ │ + svclt 0x0000b3b7 │ │ │ │ andseq pc, r7, r1, ror sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b357 │ │ │ │ + svclt 0x0000b3af │ │ │ │ ldrsheq r0, [r8], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b34f │ │ │ │ + svclt 0x0000b3a7 │ │ │ │ andseq r1, r8, r5, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b347 │ │ │ │ + svclt 0x0000b39f │ │ │ │ andseq r1, r8, r1, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b33f │ │ │ │ + svclt 0x0000b397 │ │ │ │ @ instruction: 0x00182ad1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b337 │ │ │ │ + svclt 0x0000b38f │ │ │ │ andseq r3, r8, r5, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b32f │ │ │ │ + svclt 0x0000b387 │ │ │ │ andseq r6, r8, r1, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b327 │ │ │ │ + svclt 0x0000b37f │ │ │ │ @ instruction: 0x001882fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b31f │ │ │ │ + svclt 0x0000b377 │ │ │ │ andseq r8, r8, r5, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b317 │ │ │ │ + svclt 0x0000b36f │ │ │ │ mulseq r8, r5, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b30f │ │ │ │ + svclt 0x0000b367 │ │ │ │ @ instruction: 0x00190bfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b307 │ │ │ │ + svclt 0x0000b35f │ │ │ │ @ instruction: 0x00193cbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2ff │ │ │ │ + svclt 0x0000b357 │ │ │ │ andseq r5, r9, sp, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2f7 │ │ │ │ + svclt 0x0000b34f │ │ │ │ andseq r9, r9, sp, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2ef │ │ │ │ + svclt 0x0000b347 │ │ │ │ @ instruction: 0x0019abfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2e7 │ │ │ │ + svclt 0x0000b33f │ │ │ │ andseq ip, r9, r5, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2df │ │ │ │ + svclt 0x0000b337 │ │ │ │ @ instruction: 0x0019cdf5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2d7 │ │ │ │ + svclt 0x0000b32f │ │ │ │ mulseq r9, r9, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2cf │ │ │ │ + svclt 0x0000b327 │ │ │ │ andseq r6, sl, r5, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2c7 │ │ │ │ + svclt 0x0000b31f │ │ │ │ andseq r6, sl, r1, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2bf │ │ │ │ + svclt 0x0000b317 │ │ │ │ @ instruction: 0x001a6bbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2b7 │ │ │ │ + svclt 0x0000b30f │ │ │ │ andseq r6, sl, sp, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2af │ │ │ │ + svclt 0x0000b307 │ │ │ │ @ instruction: 0x001a6dd9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b2a7 │ │ │ │ + svclt 0x0000b2ff │ │ │ │ andseq r6, sl, r5, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b29f │ │ │ │ + svclt 0x0000b2f7 │ │ │ │ andseq r7, sl, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b297 │ │ │ │ + svclt 0x0000b2ef │ │ │ │ andseq r7, sl, r9, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b28f │ │ │ │ + svclt 0x0000b2e7 │ │ │ │ andseq r7, sl, r5, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b287 │ │ │ │ + svclt 0x0000b2df │ │ │ │ andseq r7, sl, r1, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b27f │ │ │ │ + svclt 0x0000b2d7 │ │ │ │ @ instruction: 0x001a75bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b277 │ │ │ │ + svclt 0x0000b2cf │ │ │ │ andseq r7, sl, r1, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b26f │ │ │ │ + svclt 0x0000b2c7 │ │ │ │ @ instruction: 0x001a78fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b267 │ │ │ │ + svclt 0x0000b2bf │ │ │ │ andseq fp, sl, r9, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b25f │ │ │ │ + svclt 0x0000b2b7 │ │ │ │ andseq fp, sl, sp, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b257 │ │ │ │ + svclt 0x0000b2af │ │ │ │ @ instruction: 0x001ac6b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b24f │ │ │ │ + svclt 0x0000b2a7 │ │ │ │ andseq ip, sl, r9, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ + svclt 0x0000b29f │ │ │ │ andseq ip, sl, r5, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ + svclt 0x0000b297 │ │ │ │ andseq ip, sl, r5, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b237 │ │ │ │ + svclt 0x0000b28f │ │ │ │ andseq ip, sl, r1, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b22f │ │ │ │ + svclt 0x0000b287 │ │ │ │ @ instruction: 0x001acffd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b227 │ │ │ │ + svclt 0x0000b27f │ │ │ │ @ instruction: 0x001ad1d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b21f │ │ │ │ + svclt 0x0000b277 │ │ │ │ andseq sp, sl, sp, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b217 │ │ │ │ + svclt 0x0000b26f │ │ │ │ @ instruction: 0x001ad3fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b20f │ │ │ │ + svclt 0x0000b267 │ │ │ │ andseq sp, sl, sp, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b207 │ │ │ │ + svclt 0x0000b25f │ │ │ │ andseq sp, sl, r9, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1ff │ │ │ │ + svclt 0x0000b257 │ │ │ │ @ instruction: 0x001adaf9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1f7 │ │ │ │ + svclt 0x0000b24f │ │ │ │ andseq sp, sl, r5, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1ef │ │ │ │ + svclt 0x0000b247 │ │ │ │ @ instruction: 0x001adeb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1e7 │ │ │ │ + svclt 0x0000b23f │ │ │ │ andseq lr, sl, r5, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1df │ │ │ │ + svclt 0x0000b237 │ │ │ │ @ instruction: 0x001ae2dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1d7 │ │ │ │ + svclt 0x0000b22f │ │ │ │ andseq lr, sl, r1, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1cf │ │ │ │ + svclt 0x0000b227 │ │ │ │ andseq lr, sl, r9, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1c7 │ │ │ │ + svclt 0x0000b21f │ │ │ │ andseq pc, sl, r5, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1bf │ │ │ │ + svclt 0x0000b217 │ │ │ │ andseq r0, fp, r9, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1b7 │ │ │ │ + svclt 0x0000b20f │ │ │ │ andseq r6, fp, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1af │ │ │ │ + svclt 0x0000b207 │ │ │ │ @ instruction: 0x001b64b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b1a7 │ │ │ │ + svclt 0x0000b1ff │ │ │ │ andseq r7, fp, sp, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b19f │ │ │ │ + svclt 0x0000b1f7 │ │ │ │ andseq r7, fp, sp, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b197 │ │ │ │ + svclt 0x0000b1ef │ │ │ │ andseq r8, fp, r9, lsr r4 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b18f │ │ │ │ + svclt 0x0000b1e7 │ │ │ │ @ instruction: 0x001b85b9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b187 │ │ │ │ + svclt 0x0000b1df │ │ │ │ andseq ip, fp, r5, lsr #19 │ │ │ │ ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ @ instruction: 0xf0c13008 │ │ │ │ - svclt 0x0000b17f │ │ │ │ + svclt 0x0000b1d7 │ │ │ │ addeq r4, fp, lr, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b177 │ │ │ │ + svclt 0x0000b1cf │ │ │ │ mulseq ip, r1, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b16f │ │ │ │ + svclt 0x0000b1c7 │ │ │ │ andseq ip, ip, r5, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b167 │ │ │ │ + svclt 0x0000b1bf │ │ │ │ @ instruction: 0x001ce1d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b15f │ │ │ │ + svclt 0x0000b1b7 │ │ │ │ andseq r3, lr, sp, ror r5 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b157 │ │ │ │ + svclt 0x0000b1af │ │ │ │ andseq r7, lr, r9, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b14f │ │ │ │ + svclt 0x0000b1a7 │ │ │ │ andseq r9, lr, r5, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b147 │ │ │ │ + svclt 0x0000b19f │ │ │ │ andseq r9, lr, r5, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b13f │ │ │ │ + svclt 0x0000b197 │ │ │ │ andseq sl, lr, r9, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b137 │ │ │ │ + svclt 0x0000b18f │ │ │ │ andseq fp, lr, r1, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b12f │ │ │ │ + svclt 0x0000b187 │ │ │ │ @ instruction: 0x001eb1f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b127 │ │ │ │ + svclt 0x0000b17f │ │ │ │ andseq ip, lr, r5, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b11f │ │ │ │ + svclt 0x0000b177 │ │ │ │ andseq ip, lr, sp, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b117 │ │ │ │ + svclt 0x0000b16f │ │ │ │ @ instruction: 0x001ec9f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b10f │ │ │ │ + svclt 0x0000b167 │ │ │ │ andseq ip, lr, r1, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b107 │ │ │ │ + svclt 0x0000b15f │ │ │ │ andseq ip, lr, r5, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0ff │ │ │ │ + svclt 0x0000b157 │ │ │ │ andseq sp, lr, r9, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b14f │ │ │ │ andseq sp, lr, r9, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b147 │ │ │ │ andseq lr, lr, r9, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b13f │ │ │ │ andseq lr, lr, sp, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0df │ │ │ │ + svclt 0x0000b137 │ │ │ │ andseq lr, lr, r9, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0d7 │ │ │ │ + svclt 0x0000b12f │ │ │ │ andseq lr, lr, sp, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0cf │ │ │ │ + svclt 0x0000b127 │ │ │ │ andseq pc, lr, r5, lsl r7 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0c7 │ │ │ │ + svclt 0x0000b11f │ │ │ │ andseq r0, pc, r5, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0bf │ │ │ │ + svclt 0x0000b117 │ │ │ │ @ instruction: 0x001f17b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0b7 │ │ │ │ + svclt 0x0000b10f │ │ │ │ andseq r2, pc, sp, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0af │ │ │ │ + svclt 0x0000b107 │ │ │ │ andseq r5, pc, r5, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b0a7 │ │ │ │ + svclt 0x0000b0ff │ │ │ │ andseq ip, pc, r9, asr #6 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b09f │ │ │ │ + svclt 0x0000b0f7 │ │ │ │ eoreq r4, r0, r5, asr sl │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b097 │ │ │ │ + svclt 0x0000b0ef │ │ │ │ ldrdeq r5, [r0], -r1 @ │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - addslt pc, r0, r1, asr #1 │ │ │ │ + rsclt pc, r8, r1, asr #1 │ │ │ │ addeq r5, fp, sl, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b089 │ │ │ │ + svclt 0x0000b0e1 │ │ │ │ eoreq r9, r1, r5, lsl #25 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b081 │ │ │ │ + svclt 0x0000b0d9 │ │ │ │ eoreq pc, r1, r1, lsl #18 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - rsbslt pc, sl, r1, asr #1 │ │ │ │ + sbcslt pc, r2, r1, asr #1 │ │ │ │ addeq r5, ip, sl, ror #30 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedbe450 <__bss_end__@@Base+0xfe27e2fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ - blmi 893470 │ │ │ │ + blmi 893470 │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - vst1.8 @ instruction: 0xf4c8f03e │ │ │ │ + @ instruction: 0xf520f03e │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - vqadd.u8 d31, d30, d22 │ │ │ │ + vshr.u64 d15, d22, #26 │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 67d610 │ │ │ │ + blmi 67d610 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 32feac │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - vqadd.u64 d15, d30, d22 │ │ │ │ + vshr.u64 d15, d22, #42 │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ rsbseq r3, r9, sl, lsl #21 │ │ │ │ andeq r1, r0, r8, ror #14 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq r5, r5, r6, lsr r9 │ │ │ │ + subseq r5, r5, r6, ror #19 │ │ │ │ andeq r1, r0, r0, lsr #19 │ │ │ │ - subseq r5, r5, sl, lsr #18 │ │ │ │ + ldrsbeq r5, [r5], #-154 @ 0xffffff66 │ │ │ │ andeq r4, r0, r8, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b02d │ │ │ │ + svclt 0x0000b085 │ │ │ │ eoreq r5, r2, r1, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b025 │ │ │ │ + svclt 0x0000b07d │ │ │ │ eoreq r7, r2, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b01d │ │ │ │ + svclt 0x0000b075 │ │ │ │ eoreq r7, r2, r5, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b015 │ │ │ │ + svclt 0x0000b06d │ │ │ │ eoreq r8, r2, r9, asr #5 │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf0c1207c │ │ │ │ - svclt 0x0000b009 │ │ │ │ + svclt 0x0000b061 │ │ │ │ umulleq r6, ip, r0, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c34478 │ │ │ │ - svclt 0x0000b001 │ │ │ │ + svclt 0x0000b059 │ │ │ │ eoreq pc, r2, sp, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b7f9 │ │ │ │ + @ instruction: 0xf0c34478 │ │ │ │ + svclt 0x0000b051 │ │ │ │ strdeq r1, [r3], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b7f1 │ │ │ │ + @ instruction: 0xf0c34478 │ │ │ │ + svclt 0x0000b049 │ │ │ │ eoreq r2, r3, sp, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b7e9 │ │ │ │ + @ instruction: 0xf0c34478 │ │ │ │ + svclt 0x0000b041 │ │ │ │ eoreq fp, r3, r1, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b7e1 │ │ │ │ + @ instruction: 0xf0c34478 │ │ │ │ + svclt 0x0000b039 │ │ │ │ eoreq fp, r3, sp, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b7d9 │ │ │ │ + @ instruction: 0xf0c34478 │ │ │ │ + svclt 0x0000b031 │ │ │ │ strdeq ip, [r3], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b7d1 │ │ │ │ + @ instruction: 0xf0c34478 │ │ │ │ + svclt 0x0000b029 │ │ │ │ eoreq r0, r7, r9, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b7c9 │ │ │ │ + @ instruction: 0xf0c34478 │ │ │ │ + svclt 0x0000b021 │ │ │ │ eoreq r9, r7, sp, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b7c1 │ │ │ │ + @ instruction: 0xf0c34478 │ │ │ │ + svclt 0x0000b019 │ │ │ │ eoreq r9, r8, sp, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b7b9 │ │ │ │ + @ instruction: 0xf0c34478 │ │ │ │ + svclt 0x0000b011 │ │ │ │ ldrdeq r9, [r8], -r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedbe5d4 <__bss_end__@@Base+0xfe27e480> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorscs fp, r0, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fb0008 │ │ │ │ @ instruction: 0xf104ebda │ │ │ │ @ instruction: 0xf0c1004c │ │ │ │ - bmi 863854 │ │ │ │ - blmi 8385f0 <_IO_stdin_used@@Base+0xe0ab0> │ │ │ │ + bmi 8639b4 │ │ │ │ + blmi 8385f0 <_IO_stdin_used@@Base+0xe0a00> │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ ldm sl, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ movvs r4, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -3838,582 +3838,582 @@ │ │ │ │ ldrdcs lr, [r0, -r0] │ │ │ │ smlabteq pc, r4, r9, lr @ │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ rsbeq pc, r8, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-1122 @ 0xfffffb9e │ │ │ │ @ instruction: 0xf0cd6064 │ │ │ │ - stmdami sl, {r0, r1, r2, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r1, r2, r3, r4, r6, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - msrlt SPSR_s, #240 @ 0xf0 │ │ │ │ + @ instruction: 0xb3bcf0f0 │ │ │ │ ldrdeq r5, [sp], r6 │ │ │ │ ldrshteq r3, [r9], #-128 @ 0xffffff80 │ │ │ │ andeq r4, r0, ip, lsl sp │ │ │ │ andeq r1, r0, r8, lsl #28 │ │ │ │ andeq r2, r0, r4, asr #25 │ │ │ │ andeq r4, r0, r4, lsl #14 │ │ │ │ strdeq fp, [r8], -r3 @ │ │ │ │ eoreq fp, r8, sp, lsr #31 │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0xf28d4479 │ │ │ │ svclt 0x0000b821 │ │ │ │ - rsbeq pc, r6, r4, lsl r2 @ │ │ │ │ + rsbeq pc, r6, r4, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b757 │ │ │ │ + svclt 0x0000b7af │ │ │ │ eoreq r2, r9, r5, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b74f │ │ │ │ + svclt 0x0000b7a7 │ │ │ │ eoreq r3, r9, sp, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ + svclt 0x0000b79f │ │ │ │ eoreq r4, r9, r5, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b73f │ │ │ │ + svclt 0x0000b797 │ │ │ │ eoreq r8, r9, r5, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b737 │ │ │ │ + svclt 0x0000b78f │ │ │ │ eoreq r8, r9, r1, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b72f │ │ │ │ + svclt 0x0000b787 │ │ │ │ eoreq r8, r9, sp, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b727 │ │ │ │ + svclt 0x0000b77f │ │ │ │ eoreq r8, r9, r9, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b71f │ │ │ │ + svclt 0x0000b777 │ │ │ │ strhteq fp, [r9], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b717 │ │ │ │ + svclt 0x0000b76f │ │ │ │ ldrdeq lr, [r9], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b70f │ │ │ │ + svclt 0x0000b767 │ │ │ │ eoreq r1, sl, sp, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b707 │ │ │ │ + svclt 0x0000b75f │ │ │ │ eoreq r1, sl, r5, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b757 │ │ │ │ ldrdeq r2, [sl], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b74f │ │ │ │ eoreq r3, sl, r5, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ - eorseq r1, r4, sp, asr #32 │ │ │ │ + svclt 0x0000b747 │ │ │ │ + ldrshteq r1, [r4], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ - eorseq r3, r4, r5, asr r6 │ │ │ │ + svclt 0x0000b73f │ │ │ │ + eorseq r3, r4, r5, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ - ldrsbteq r3, [r4], -sp │ │ │ │ + svclt 0x0000b737 │ │ │ │ + eorseq r3, r4, sp, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ - eorseq r6, r4, r5, ror #25 │ │ │ │ + svclt 0x0000b72f │ │ │ │ + mlaseq r4, r5, sp, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ - ldrhteq r7, [r4], -r5 │ │ │ │ + svclt 0x0000b727 │ │ │ │ + eorseq r7, r4, r5, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ - eorseq r9, r4, sp, lsr sp │ │ │ │ + svclt 0x0000b71f │ │ │ │ + eorseq r9, r4, sp, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ - ldrhteq sl, [r4], -r9 │ │ │ │ + svclt 0x0000b717 │ │ │ │ + eorseq sl, r4, r9, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ - ldrhteq ip, [r4], -sp │ │ │ │ + svclt 0x0000b70f │ │ │ │ + eorseq ip, r4, sp, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ - ldrshteq ip, [r4], -r5 │ │ │ │ + svclt 0x0000b707 │ │ │ │ + eorseq ip, r4, r5, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ - eorseq sp, r4, r9, ror #26 │ │ │ │ + svclt 0x0000b6ff │ │ │ │ + eorseq sp, r4, r9, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ - eorseq r3, r5, r9, lsl r9 │ │ │ │ + svclt 0x0000b6f7 │ │ │ │ + eorseq r3, r5, r9, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ - eorseq r5, r5, r1, ror lr │ │ │ │ + svclt 0x0000b6ef │ │ │ │ + eorseq r5, r5, r1, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ - eorseq r6, r5, sp, lsl #7 │ │ │ │ + svclt 0x0000b6e7 │ │ │ │ + eorseq r6, r5, sp, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ - eorseq r8, r5, r5, lsl #24 │ │ │ │ + svclt 0x0000b6df │ │ │ │ + ldrhteq r8, [r5], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ - eorseq r9, r5, sp, asr #10 │ │ │ │ + svclt 0x0000b6d7 │ │ │ │ + ldrshteq r9, [r5], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ - eorseq lr, r5, r9, asr #10 │ │ │ │ + svclt 0x0000b6cf │ │ │ │ + ldrshteq lr, [r5], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ - eorseq r4, r6, r1, ror #4 │ │ │ │ + svclt 0x0000b6c7 │ │ │ │ + eorseq r4, r6, r1, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ - eorseq r0, r7, r5, lsr r4 │ │ │ │ + svclt 0x0000b6bf │ │ │ │ + eorseq r0, r7, r5, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ - ldrshteq r2, [r7], -r9 │ │ │ │ + svclt 0x0000b6b7 │ │ │ │ + eorseq r2, r7, r9, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ - ldrshteq r2, [r7], -r5 │ │ │ │ + svclt 0x0000b6af │ │ │ │ + eorseq r2, r7, r5, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedbe898 <__bss_end__@@Base+0xfe27e744> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4eb660 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f99301 │ │ │ │ stmdami r7, {r1, r3, r7, sl, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ hvccs 1096 @ 0x448 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f9eb04 │ │ │ │ svclt 0x0000bc7d │ │ │ │ - eorseq r4, r7, r7, ror r2 │ │ │ │ + eorseq r4, r7, r7, lsr #6 │ │ │ │ rsbseq r0, pc, sl, asr #15 │ │ │ │ @ instruction: 0x007efd94 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ + svclt 0x0000b685 │ │ │ │ + eorseq r4, r7, r9, asr r5 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0c24478 │ │ │ │ + svclt 0x0000b67d │ │ │ │ + ldrsbteq r4, [r7], -r9 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0c24478 │ │ │ │ + svclt 0x0000b675 │ │ │ │ + ldrhteq r6, [r7], -sp │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0c24478 │ │ │ │ + svclt 0x0000b66d │ │ │ │ + eorseq r8, r7, r5, asr #1 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0c24478 │ │ │ │ + svclt 0x0000b665 │ │ │ │ + mlaseq r7, sp, r2, r8 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0c24478 │ │ │ │ + svclt 0x0000b65d │ │ │ │ + eorseq r8, r7, sp, lsr #24 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0c24478 │ │ │ │ + svclt 0x0000b655 │ │ │ │ + eorseq r8, r7, r9, lsr ip │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0c24478 │ │ │ │ + svclt 0x0000b64d │ │ │ │ + eorseq r8, r7, r1, lsl #31 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0c24478 │ │ │ │ + svclt 0x0000b645 │ │ │ │ + eorseq r9, r7, r1, ror #23 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0c24478 │ │ │ │ + svclt 0x0000b63d │ │ │ │ + eorseq sl, r7, sp, lsr #21 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0c24478 │ │ │ │ + svclt 0x0000b635 │ │ │ │ + eorseq pc, r7, r1, asr #5 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b62d │ │ │ │ - eorseq r4, r7, r9, lsr #9 │ │ │ │ + eorseq pc, r7, r9, asr pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b625 │ │ │ │ - eorseq r4, r7, r9, lsr #14 │ │ │ │ + eorseq r5, r8, r1, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b61d │ │ │ │ - eorseq r6, r7, sp, lsl #18 │ │ │ │ + eorseq r5, r8, r1, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b615 │ │ │ │ - eorseq r8, r7, r5, lsl r0 │ │ │ │ + eorseq r5, r8, r1, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b60d │ │ │ │ - eorseq r8, r7, sp, ror #3 │ │ │ │ + ldrsbteq r6, [r8], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b605 │ │ │ │ - eorseq r8, r7, sp, ror fp │ │ │ │ + eorseq r6, r8, r9, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5fd │ │ │ │ - eorseq r8, r7, r9, lsl #23 │ │ │ │ + eorseq r8, r8, r5, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5f5 │ │ │ │ - ldrsbteq r8, [r7], -r1 │ │ │ │ + eorseq r9, r8, sp, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5ed │ │ │ │ - eorseq r9, r7, r1, lsr fp │ │ │ │ + eorseq fp, r8, r9, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5e5 │ │ │ │ - ldrshteq sl, [r7], -sp │ │ │ │ + eorseq ip, r8, r1, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5dd │ │ │ │ - eorseq pc, r7, r1, lsl r2 @ │ │ │ │ + eorseq sp, r8, sp, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5d5 │ │ │ │ - eorseq pc, r7, r9, lsr #29 │ │ │ │ + eorseq r3, r9, sp, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5cd │ │ │ │ - eorseq r5, r8, r1, lsl #1 │ │ │ │ + eorseq r3, r9, sp, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5c5 │ │ │ │ - eorseq r5, r8, r1, asr r4 │ │ │ │ + ldrhteq r3, [r9], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5bd │ │ │ │ - mlaseq r8, r1, ip, r5 │ │ │ │ + ldrhteq r4, [r9], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5b5 │ │ │ │ - eorseq r6, r8, r1, lsr #12 │ │ │ │ + eorseq r4, r9, r9, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5ad │ │ │ │ - eorseq r6, r8, r9, ror r9 │ │ │ │ + eorseq r4, r9, r1, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b5a5 │ │ │ │ - eorseq r8, r8, r5, ror #14 │ │ │ │ + eorseq r8, r9, r1, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b59d │ │ │ │ - eorseq r9, r8, sp, ror r7 │ │ │ │ + eorseq r8, r9, r5, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b595 │ │ │ │ - eorseq fp, r8, r9, asr #11 │ │ │ │ + eorseq r8, r9, r5, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b58d │ │ │ │ - ldrhteq ip, [r8], -r1 │ │ │ │ + eorseq r8, r9, r9, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b585 │ │ │ │ - eorseq sp, r8, sp, lsr r2 │ │ │ │ + eorseq r9, r9, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ svclt 0x0000b57d │ │ │ │ - eorseq r3, r9, sp, lsr #5 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b575 │ │ │ │ - eorseq r3, r9, sp, asr #21 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b56d │ │ │ │ - eorseq r3, r9, r1, lsl #28 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b565 │ │ │ │ - eorseq r4, r9, r5, lsl #12 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b55d │ │ │ │ - eorseq r4, r9, r9, lsr r8 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b555 │ │ │ │ - eorseq r4, r9, r1, lsr #27 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b54d │ │ │ │ - eorseq r8, r9, r1, lsr r1 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b545 │ │ │ │ - eorseq r8, r9, r5, lsr r4 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b53d │ │ │ │ - eorseq r8, r9, r5, lsr #11 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b535 │ │ │ │ - eorseq r8, r9, r9, lsl #23 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b52d │ │ │ │ - eorseq r9, r9, r9, lsl r3 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b525 │ │ │ │ - eorseq r7, sl, r5, lsl #24 │ │ │ │ + ldrhteq r7, [sl], -r5 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrlt pc, [lr, #-192] @ 0xffffff40 │ │ │ │ + ldrblt pc, [r6, #-192]! @ 0xffffff40 @ │ │ │ │ addeq r5, sp, r6, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedbeb08 <__bss_end__@@Base+0xfe27e9b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ vshr.u64 d0, d0, #3 │ │ │ │ - @ instruction: 0xf104fa8f │ │ │ │ + @ instruction: 0xf104fae7 │ │ │ │ vcgt.s q0, q8, #0 │ │ │ │ - @ instruction: 0xf104fa8b │ │ │ │ + @ instruction: 0xf104fae3 │ │ │ │ vcge.s q0, q0, #0 │ │ │ │ - @ instruction: 0xf104fa87 │ │ │ │ + @ instruction: 0xf104fadf │ │ │ │ vshr.u64 q0, q8, #3 │ │ │ │ - @ instruction: 0xf504fa83 │ │ │ │ + @ instruction: 0xf504fadb │ │ │ │ vshr.u64 d7, d0, #3 │ │ │ │ - @ instruction: 0xf104fa7f │ │ │ │ + @ instruction: 0xf104fad7 │ │ │ │ vshr.u32 d0, d16, #3 │ │ │ │ - @ instruction: 0x4620fa7b │ │ │ │ - blx 20a483c <__bss_end__@@Base+0x15646e8> │ │ │ │ + @ instruction: 0x4620fad3 │ │ │ │ + blx ff6a483c <__bss_end__@@Base+0xfeb646e8> │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - blx 1fa4844 <__bss_end__@@Base+0x14646f0> │ │ │ │ + blx ff5a4844 <__bss_end__@@Base+0xfea646f0> │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - blx 1ea484c <__bss_end__@@Base+0x13646f8> │ │ │ │ + blx ff4a484c <__bss_end__@@Base+0xfe9646f8> │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - blx 1da4854 <__bss_end__@@Base+0x1264700> │ │ │ │ + blx ff3a4854 <__bss_end__@@Base+0xfe864700> │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - blx 1ca485c <__bss_end__@@Base+0x1164708> │ │ │ │ + blx ff2a485c <__bss_end__@@Base+0xfe764708> │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - blx 1ba4864 <__bss_end__@@Base+0x1064710> │ │ │ │ + blx ff1a4864 <__bss_end__@@Base+0xfe664710> │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - blx 1aa486c <__bss_end__@@Base+0xf64718> │ │ │ │ + blx ff0a486c <__bss_end__@@Base+0xfe564718> │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - blx 19a4874 <__bss_end__@@Base+0xe64720> │ │ │ │ + blx fefa4874 <__bss_end__@@Base+0xfe464720> │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - blx 18a487c <__bss_end__@@Base+0xd64728> │ │ │ │ + blx feea487c <__bss_end__@@Base+0xfe364728> │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - blx 17a4884 <__bss_end__@@Base+0xc64730> │ │ │ │ + blx feda4884 <__bss_end__@@Base+0xfe264730> │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - blx 16a488c <__bss_end__@@Base+0xb64738> │ │ │ │ + blx feca488c <__bss_end__@@Base+0xfe164738> │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - blx 15a4894 <__bss_end__@@Base+0xa64740> │ │ │ │ + blx feba4894 <__bss_end__@@Base+0xfe064740> │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - blx 14a489c <__bss_end__@@Base+0x964748> │ │ │ │ + blx feaa489c <__bss_end__@@Base+0xfdf64748> │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - blx 13a48a4 <__bss_end__@@Base+0x864750> │ │ │ │ + blx fe9a48a4 <__bss_end__@@Base+0xfde64750> │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - blx 12a48ac <__bss_end__@@Base+0x764758> │ │ │ │ + blx fe8a48ac <__bss_end__@@Base+0xfdd64758> │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - blx 11a48b4 <__bss_end__@@Base+0x664760> │ │ │ │ + blx fe7a48b4 <__bss_end__@@Base+0xfdc64760> │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - blx 10a48bc <__bss_end__@@Base+0x564768> │ │ │ │ + blx fe6a48bc <__bss_end__@@Base+0xfdb64768> │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - blx fa48c4 <__bss_end__@@Base+0x464770> │ │ │ │ + blx fe5a48c4 <__bss_end__@@Base+0xfda64770> │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - blx ea48cc <__bss_end__@@Base+0x364778> │ │ │ │ + blx fe4a48cc <__bss_end__@@Base+0xfd964778> │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - blx da48d4 <__bss_end__@@Base+0x264780> │ │ │ │ + blx fe3a48d4 <__bss_end__@@Base+0xfd864780> │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - blx ca48dc <__bss_end__@@Base+0x164788> │ │ │ │ + blx fe2a48dc <__bss_end__@@Base+0xfd764788> │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - blx ba48e4 <__bss_end__@@Base+0x64790> │ │ │ │ + blx 21a48e4 <__bss_end__@@Base+0x1664790> │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - blt a248f0 │ │ │ │ + blt 20248f0 <__bss_end__@@Base+0x14e479c> │ │ │ │ rsbseq r6, r6, r0, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ - eorseq r3, ip, r9, ror #9 │ │ │ │ + svclt 0x0000b4ef │ │ │ │ + mlaseq ip, r9, r5, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ - eorseq r3, ip, sp, lsl #15 │ │ │ │ + svclt 0x0000b4e7 │ │ │ │ + eorseq r3, ip, sp, lsr r8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ - eorseq r5, ip, r1, asr r9 │ │ │ │ + svclt 0x0000b4df │ │ │ │ + eorseq r5, ip, r1, lsl #20 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ - ldrhteq r7, [ip], -r1 │ │ │ │ + svclt 0x0000b4d7 │ │ │ │ + eorseq r7, ip, r1, ror #8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ - eorseq r8, ip, r1, lsr #1 │ │ │ │ + svclt 0x0000b4cf │ │ │ │ + eorseq r8, ip, r1, asr r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ - eorseq pc, ip, r5, asr sl @ │ │ │ │ + svclt 0x0000b4c7 │ │ │ │ + eorseq pc, ip, r5, lsl #22 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ - eorseq r0, sp, r5, lsl r7 │ │ │ │ + svclt 0x0000b4bf │ │ │ │ + eorseq r0, sp, r5, asr #15 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ - eorseq r0, sp, r9, lsr #27 │ │ │ │ + svclt 0x0000b4b7 │ │ │ │ + eorseq r0, sp, r9, asr lr │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ - eorseq r3, sp, r5, ror #25 │ │ │ │ + svclt 0x0000b4af │ │ │ │ + mlaseq sp, r5, sp, r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedbec98 <__bss_end__@@Base+0xfe27eb44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf0c09001 │ │ │ │ - stmdals r1, {r0, r1, r2, r6, sl, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r1, r2, r3, r4, r7, sl, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 3a5c28 │ │ │ │ - strblt pc, [r4], #212 @ 0xd4 @ │ │ │ │ + ldrlt pc, [ip, #-212] @ 0xffffff2c │ │ │ │ addeq r5, sp, lr, ror #16 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b439 │ │ │ │ - mlaseq sp, sp, r3, pc @ │ │ │ │ + svclt 0x0000b491 │ │ │ │ + eorseq pc, sp, sp, asr #8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b431 │ │ │ │ - eorseq r2, lr, r5, ror sl │ │ │ │ + svclt 0x0000b489 │ │ │ │ + eorseq r2, lr, r5, lsr #22 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b429 │ │ │ │ - eorseq r3, lr, r1, ror #1 │ │ │ │ + svclt 0x0000b481 │ │ │ │ + mlaseq lr, r1, r1, r3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b421 │ │ │ │ - eorseq r7, lr, r1, lsl #20 │ │ │ │ + svclt 0x0000b479 │ │ │ │ + ldrhteq r7, [lr], -r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b419 │ │ │ │ - umaaleq r0, r0, sp, r2 │ │ │ │ + svclt 0x0000b471 │ │ │ │ + subeq r0, r0, sp, asr #6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b411 │ │ │ │ - subeq r1, r0, r1, lsl r7 │ │ │ │ + svclt 0x0000b469 │ │ │ │ + subeq r1, r0, r1, asr #15 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b409 │ │ │ │ - subeq r3, r0, sp, lsr #19 │ │ │ │ + svclt 0x0000b461 │ │ │ │ + subeq r3, r0, sp, asr sl │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b401 │ │ │ │ - subeq r3, r0, r9, lsl #21 │ │ │ │ + svclt 0x0000b459 │ │ │ │ + subeq r3, r0, r9, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3f9 │ │ │ │ - subeq r4, r0, r1, lsr r3 │ │ │ │ + svclt 0x0000b451 │ │ │ │ + subeq r4, r0, r1, ror #7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3f1 │ │ │ │ - subeq r5, r0, sp, ror r3 │ │ │ │ + svclt 0x0000b449 │ │ │ │ + subeq r5, r0, sp, lsr #8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3e9 │ │ │ │ - subeq r7, r0, sp, lsl #3 │ │ │ │ + svclt 0x0000b441 │ │ │ │ + subeq r7, r0, sp, lsr r2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3e1 │ │ │ │ - strheq r9, [r0], #-189 @ 0xffffff43 │ │ │ │ + svclt 0x0000b439 │ │ │ │ + subeq r9, r0, sp, ror #24 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3d9 │ │ │ │ - subeq ip, r0, r1, asr r5 │ │ │ │ + svclt 0x0000b431 │ │ │ │ + subeq ip, r0, r1, lsl #12 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3d1 │ │ │ │ - subeq r0, r1, r9, lsl #30 │ │ │ │ + svclt 0x0000b429 │ │ │ │ + strheq r0, [r1], #-249 @ 0xffffff07 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3c9 │ │ │ │ - umaaleq r2, r1, r9, r8 │ │ │ │ + svclt 0x0000b421 │ │ │ │ + subeq r2, r1, r9, asr #18 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3c1 │ │ │ │ - ldrdeq r2, [r1], #-225 @ 0xffffff1f │ │ │ │ + svclt 0x0000b419 │ │ │ │ + subeq r2, r1, r1, lsl #31 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3b9 │ │ │ │ - subeq r3, r1, r1, ror #10 │ │ │ │ + svclt 0x0000b411 │ │ │ │ + subeq r3, r1, r1, lsl r6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3b1 │ │ │ │ - subeq r8, r1, r9, ror pc │ │ │ │ + svclt 0x0000b409 │ │ │ │ + subeq r9, r1, r9, lsr #32 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3a9 │ │ │ │ - subeq sl, r1, r9, lsr #30 │ │ │ │ + svclt 0x0000b401 │ │ │ │ + ldrdeq sl, [r1], #-249 @ 0xffffff07 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b3a1 │ │ │ │ - subeq sp, r1, r9, ror r6 │ │ │ │ + svclt 0x0000b3f9 │ │ │ │ + subeq sp, r1, r9, lsr #14 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b399 │ │ │ │ - subeq r1, r2, sp, lsl #14 │ │ │ │ + svclt 0x0000b3f1 │ │ │ │ + strheq r1, [r2], #-125 @ 0xffffff83 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b391 │ │ │ │ - strheq r4, [r2], #-245 @ 0xffffff0b │ │ │ │ + svclt 0x0000b3e9 │ │ │ │ + subeq r5, r2, r5, rrx │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b389 │ │ │ │ - ldrdeq r5, [r2], #-5 │ │ │ │ + svclt 0x0000b3e1 │ │ │ │ + subeq r5, r2, r5, lsl #3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b381 │ │ │ │ - subeq r8, r2, r5, ror #3 │ │ │ │ + svclt 0x0000b3d9 │ │ │ │ + umaaleq r8, r2, r5, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b379 │ │ │ │ - strdeq r1, [r3], #-77 @ 0xffffffb3 │ │ │ │ + svclt 0x0000b3d1 │ │ │ │ + subeq r1, r3, sp, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b371 │ │ │ │ - subeq r1, r3, sp, ror r9 │ │ │ │ + svclt 0x0000b3c9 │ │ │ │ + subeq r1, r3, sp, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b369 │ │ │ │ - subeq r2, r3, r9, lsr r7 │ │ │ │ + svclt 0x0000b3c1 │ │ │ │ + subeq r2, r3, r9, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b361 │ │ │ │ - subeq r2, r3, r1, ror #25 │ │ │ │ + svclt 0x0000b3b9 │ │ │ │ + umaaleq r2, r3, r1, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b359 │ │ │ │ - subeq r2, r3, r1, lsr sp │ │ │ │ + svclt 0x0000b3b1 │ │ │ │ + subeq r2, r3, r1, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b351 │ │ │ │ - subeq r2, r3, r5, ror pc │ │ │ │ + svclt 0x0000b3a9 │ │ │ │ + subeq r3, r3, r5, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b349 │ │ │ │ - subeq r3, r3, r9, asr #9 │ │ │ │ + svclt 0x0000b3a1 │ │ │ │ + subeq r3, r3, r9, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b341 │ │ │ │ - subeq r3, r3, sp, lsl #22 │ │ │ │ + svclt 0x0000b399 │ │ │ │ + strheq r3, [r3], #-189 @ 0xffffff43 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b339 │ │ │ │ - subeq r6, r3, r9, lsl #26 │ │ │ │ + svclt 0x0000b391 │ │ │ │ + strheq r6, [r3], #-217 @ 0xffffff27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b331 │ │ │ │ - subeq r7, r3, r9, asr #1 │ │ │ │ + svclt 0x0000b389 │ │ │ │ + subeq r7, r3, r9, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b329 │ │ │ │ - subeq r7, r3, r9, lsl #18 │ │ │ │ + svclt 0x0000b381 │ │ │ │ + strheq r7, [r3], #-153 @ 0xffffff67 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b321 │ │ │ │ - subeq r9, r3, r1, lsr fp │ │ │ │ + svclt 0x0000b379 │ │ │ │ + subeq r9, r3, r1, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b319 │ │ │ │ - subeq sl, r3, r1, lsl r2 │ │ │ │ + svclt 0x0000b371 │ │ │ │ + subeq sl, r3, r1, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0c24478 │ │ │ │ - svclt 0x0000b311 │ │ │ │ - subeq sl, r3, r1, ror r6 │ │ │ │ + svclt 0x0000b369 │ │ │ │ + subeq sl, r3, r1, lsr #14 │ │ │ │ │ │ │ │ 00267d18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (267d88 ) │ │ │ │ @@ -4436,658 +4436,658 @@ │ │ │ │ ldr r1, [pc, #68] @ (267d98 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 728da8 │ │ │ │ + bl 728e58 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (267d9c ) │ │ │ │ ldr r3, [pc, #32] @ (267d8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 267d82 │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 6a5bbc │ │ │ │ + bl 6a5c6c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #184 @ 0xb8 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r6, r3] │ │ │ │ lsls r5, r1, #2 │ │ │ │ - udf #101 @ 0x65 │ │ │ │ + svc 21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r7!, {r2, r5} │ │ │ │ + ldmia r7, {r2, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r7, #122 @ 0x7a │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (267dac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 169 @ 0xa9 │ │ │ │ + b.n 267e62 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267dbc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 165 @ 0xa5 │ │ │ │ + b.n 267e6a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267dcc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 161 @ 0xa1 │ │ │ │ + b.n 267e72 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267ddc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 157 @ 0x9d │ │ │ │ + b.n 267e7a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267dec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 153 @ 0x99 │ │ │ │ + b.n 267e82 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267dfc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 149 @ 0x95 │ │ │ │ + b.n 267e8a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 145 @ 0x91 │ │ │ │ + b.n 267e92 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 141 @ 0x8d │ │ │ │ + b.n 267e9a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 137 @ 0x89 │ │ │ │ + b.n 267ea2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 133 @ 0x85 │ │ │ │ + b.n 267eaa │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 129 @ 0x81 │ │ │ │ + b.n 267eb2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 125 @ 0x7d │ │ │ │ + b.n 267eba │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 121 @ 0x79 │ │ │ │ + b.n 267ec2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 117 @ 0x75 │ │ │ │ + b.n 267eca │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 113 @ 0x71 │ │ │ │ + b.n 267ed2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267e9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 109 @ 0x6d │ │ │ │ + b.n 267eda │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267eac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 105 @ 0x69 │ │ │ │ + b.n 267ee2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267ebc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 101 @ 0x65 │ │ │ │ + b.n 267eea │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267ecc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 97 @ 0x61 │ │ │ │ + b.n 267ef2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267edc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 93 @ 0x5d │ │ │ │ + b.n 267efa │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267eec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 89 @ 0x59 │ │ │ │ + b.n 267f02 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267efc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 85 @ 0x55 │ │ │ │ + b.n 267f0a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 81 @ 0x51 │ │ │ │ + b.n 267f12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 77 @ 0x4d │ │ │ │ + svc 253 @ 0xfd │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 73 @ 0x49 │ │ │ │ + svc 249 @ 0xf9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 69 @ 0x45 │ │ │ │ + svc 245 @ 0xf5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 65 @ 0x41 │ │ │ │ + svc 241 @ 0xf1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 61 @ 0x3d │ │ │ │ + svc 237 @ 0xed │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 57 @ 0x39 │ │ │ │ + svc 233 @ 0xe9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 53 @ 0x35 │ │ │ │ + svc 229 @ 0xe5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 49 @ 0x31 │ │ │ │ + svc 225 @ 0xe1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267f9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 45 @ 0x2d │ │ │ │ + svc 221 @ 0xdd │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267fac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 41 @ 0x29 │ │ │ │ + svc 217 @ 0xd9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267fbc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 37 @ 0x25 │ │ │ │ + svc 213 @ 0xd5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267fcc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 33 @ 0x21 │ │ │ │ + svc 209 @ 0xd1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267fdc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 29 │ │ │ │ + svc 205 @ 0xcd │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267fec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 25 │ │ │ │ + svc 201 @ 0xc9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (267ffc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 21 │ │ │ │ + svc 197 @ 0xc5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26800c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 17 │ │ │ │ + svc 193 @ 0xc1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26801c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 13 │ │ │ │ + svc 189 @ 0xbd │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26802c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 9 │ │ │ │ + svc 185 @ 0xb9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26803c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 5 │ │ │ │ + svc 181 @ 0xb5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26804c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - svc 1 │ │ │ │ + svc 177 @ 0xb1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26805c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #253 @ 0xfd │ │ │ │ + svc 173 @ 0xad │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26806c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #249 @ 0xf9 │ │ │ │ + svc 169 @ 0xa9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26807c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #245 @ 0xf5 │ │ │ │ + svc 165 @ 0xa5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26808c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #241 @ 0xf1 │ │ │ │ + svc 161 @ 0xa1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26809c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #237 @ 0xed │ │ │ │ + svc 157 @ 0x9d │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680ac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #233 @ 0xe9 │ │ │ │ + svc 153 @ 0x99 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680bc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #229 @ 0xe5 │ │ │ │ + svc 149 @ 0x95 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680cc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #225 @ 0xe1 │ │ │ │ + svc 145 @ 0x91 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680dc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #221 @ 0xdd │ │ │ │ + svc 141 @ 0x8d │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680ec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #217 @ 0xd9 │ │ │ │ + svc 137 @ 0x89 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2680fc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #213 @ 0xd5 │ │ │ │ + svc 133 @ 0x85 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26810c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #209 @ 0xd1 │ │ │ │ + svc 129 @ 0x81 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26811c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #205 @ 0xcd │ │ │ │ + svc 125 @ 0x7d │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26812c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #201 @ 0xc9 │ │ │ │ + svc 121 @ 0x79 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26813c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #197 @ 0xc5 │ │ │ │ + svc 117 @ 0x75 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26814c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #193 @ 0xc1 │ │ │ │ + svc 113 @ 0x71 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26815c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #189 @ 0xbd │ │ │ │ + svc 109 @ 0x6d │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26816c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #185 @ 0xb9 │ │ │ │ + svc 105 @ 0x69 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26817c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #181 @ 0xb5 │ │ │ │ + svc 101 @ 0x65 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26818c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #177 @ 0xb1 │ │ │ │ + svc 97 @ 0x61 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26819c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #173 @ 0xad │ │ │ │ + svc 93 @ 0x5d │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681ac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #169 @ 0xa9 │ │ │ │ + svc 89 @ 0x59 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681bc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #165 @ 0xa5 │ │ │ │ + svc 85 @ 0x55 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681cc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #161 @ 0xa1 │ │ │ │ + svc 81 @ 0x51 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681dc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #157 @ 0x9d │ │ │ │ + svc 77 @ 0x4d │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681ec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #153 @ 0x99 │ │ │ │ + svc 73 @ 0x49 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2681fc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #149 @ 0x95 │ │ │ │ + svc 69 @ 0x45 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26820c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #145 @ 0x91 │ │ │ │ + svc 65 @ 0x41 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26821c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #141 @ 0x8d │ │ │ │ + svc 61 @ 0x3d │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26822c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #137 @ 0x89 │ │ │ │ + svc 57 @ 0x39 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26823c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #133 @ 0x85 │ │ │ │ + svc 53 @ 0x35 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26824c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #129 @ 0x81 │ │ │ │ + svc 49 @ 0x31 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26825c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #125 @ 0x7d │ │ │ │ + svc 45 @ 0x2d │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26826c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #121 @ 0x79 │ │ │ │ + svc 41 @ 0x29 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26827c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #117 @ 0x75 │ │ │ │ + svc 37 @ 0x25 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26828c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #113 @ 0x71 │ │ │ │ + svc 33 @ 0x21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26829c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #109 @ 0x6d │ │ │ │ + svc 29 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2682ac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #105 @ 0x69 │ │ │ │ + svc 25 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2682bc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #101 @ 0x65 │ │ │ │ + svc 21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2682cc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #97 @ 0x61 │ │ │ │ + svc 17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2682dc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #93 @ 0x5d │ │ │ │ + svc 13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2682ec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #89 @ 0x59 │ │ │ │ + svc 9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2682fc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #85 @ 0x55 │ │ │ │ + svc 5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26830c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #81 @ 0x51 │ │ │ │ + svc 1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26831c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - udf #77 @ 0x4d │ │ │ │ + udf #253 @ 0xfd │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 268404 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -5239,59 +5239,59 @@ │ │ │ │ ldr r0, [pc, #32] @ (2684d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ ldrb r2, [r1, #4] │ │ │ │ lsls r5, r1, #2 │ │ │ │ - strb r0, [r2, #10] │ │ │ │ + strb r0, [r0, #13] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r2, [r0, #14] │ │ │ │ + ldrb r2, [r6, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r2, #14] │ │ │ │ + ldrb r4, [r0, #17] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r7, #9] │ │ │ │ + strb r6, [r5, #12] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r0, [r6, #13] │ │ │ │ + ldrb r0, [r4, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r3, #14] │ │ │ │ + ldrb r6, [r1, #17] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (2684fc ) │ │ │ │ ldr r1, [pc, #24] @ (268500 ) │ │ │ │ ldr r0, [pc, #28] @ (268504 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 757b20 │ │ │ │ + bl 757bd0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 7331e4 │ │ │ │ + b.w 733294 │ │ │ │ nop │ │ │ │ - add r5, sp, #644 @ 0x284 │ │ │ │ + add r6, sp, #324 @ 0x144 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r7, pc, #892 @ (adr r7, 268880 <_start@@Base+0x240>) │ │ │ │ + add r0, sp, #572 @ 0x23c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r0, sp, #260 @ 0x104 │ │ │ │ + add r0, sp, #964 @ 0x3c4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (268514 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 728334 │ │ │ │ + b.w 7283e4 │ │ │ │ nop │ │ │ │ ldrb r2, [r6, #7] │ │ │ │ lsls r5, r1, #2 │ │ │ │ ldr r0, [pc, #8] @ (268524 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - adds r0, #225 @ 0xe1 │ │ │ │ + adds r1, #145 @ 0x91 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2685c8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -5300,15 +5300,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (2685d0 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 728334 │ │ │ │ + bl 7283e4 │ │ │ │ ldr r0, [pc, #128] @ (2685d4 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 262850 │ │ │ │ @@ -5336,15 +5336,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7237cc │ │ │ │ + bl 72387c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 268566 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -5355,15 +5355,15 @@ │ │ │ │ nop │ │ │ │ movs r7, #166 @ 0xa6 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r7, #9] │ │ │ │ lsls r5, r1, #2 │ │ │ │ - str r6, [sp, #632] @ 0x278 │ │ │ │ + str r7, [sp, #312] @ 0x138 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r0, [r1, #9] │ │ │ │ lsls r5, r1, #2 │ │ │ │ movs r7, #110 @ 0x6e │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r3, [pc, #20] @ (2685f8 ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -5374,43 +5374,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb r2, [r0, #9] │ │ │ │ lsls r5, r1, #2 │ │ │ │ - str r2, [sp, #244] @ 0xf4 │ │ │ │ + str r2, [sp, #948] @ 0x3b4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26860c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 728334 │ │ │ │ + b.w 7283e4 │ │ │ │ nop │ │ │ │ ldrb r6, [r5, #8] │ │ │ │ lsls r5, r1, #2 │ │ │ │ ldr r0, [pc, #8] @ (26861c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - strh r1, [r5, #20] │ │ │ │ + strh r1, [r3, #26] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26862c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - strh r5, [r4, #20] │ │ │ │ + strh r5, [r2, #26] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (26863c ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 72a334 │ │ │ │ + b.w 72a3e4 │ │ │ │ nop │ │ │ │ - strh r5, [r0, #40] @ 0x28 │ │ │ │ + strh r5, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00268640 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -5529,15 +5529,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (268754 <_start@@Base+0x114>) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ str r6, [r1, r6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ vldr d7, [pc, #60] @ 268798 <_start@@Base+0x158> │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r0, #124] @ 0x7c │ │ │ │ str.w r2, [r0, #720] @ 0x2d0 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -5590,15 +5590,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 263340 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 5dda30 │ │ │ │ + bl 5ddae0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 26352c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 26883e <_start@@Base+0x1fe> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -5612,15 +5612,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (268894 <_start@@Base+0x254>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -5642,26 +5642,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, r6, #5 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - add r5, pc, #976 @ (adr r5, 268c58 ) │ │ │ │ + add r6, pc, #656 @ (adr r6, 268b18 <_start@@Base+0x4d8>) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r5, pc, #888 @ (adr r5, 268c04 <_start@@Base+0x5c4>) │ │ │ │ + add r6, pc, #568 @ (adr r6, 268ac4 <_start@@Base+0x484>) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bhi.n 2687a4 <_start@@Base+0x164> │ │ │ │ + bls.n 268904 <_start@@Base+0x2c4> │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf3d4004e │ │ │ │ - @ instruction: 0xf39c004e │ │ │ │ - bhi.n 268924 <_start@@Base+0x2e4> │ │ │ │ + eor.w r0, r4, #13500416 @ 0xce0000 │ │ │ │ + orr.w r0, ip, #13500416 @ 0xce0000 │ │ │ │ + bhi.n 268884 <_start@@Base+0x244> │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf35a004e │ │ │ │ - @ instruction: 0xf370004e │ │ │ │ + and.w r0, sl, #13500416 @ 0xce0000 │ │ │ │ + bic.w r0, r0, #13500416 @ 0xce0000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (268904 <_start@@Base+0x2c4>) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #80] @ (268908 <_start@@Base+0x2c8>) │ │ │ │ @@ -5672,19 +5672,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26a568 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 2688d2 <_start@@Base+0x292> │ │ │ │ movs r1, #1 │ │ │ │ blx 260af8 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 739544 │ │ │ │ + bl 7395f4 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 728370 │ │ │ │ + bl 728420 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 7287b0 │ │ │ │ + bl 728860 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 26109c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 261098 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 26109c │ │ │ │ @@ -5697,31 +5697,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (268984 <_start@@Base+0x344>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 26895a <_start@@Base+0x31a> │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w ip, [pc, #80] @ 268988 <_start@@Base+0x348> │ │ │ │ ldr r2, [pc, #80] @ (26898c <_start@@Base+0x34c>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ cbz r0, 26895a <_start@@Base+0x31a> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 268972 <_start@@Base+0x332> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -5733,67 +5733,67 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 42e7bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 42efe0 │ │ │ │ - add r0, lr │ │ │ │ + cmp r0, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 268a80 <_start@@Base+0x440> │ │ │ │ + bhi.n 2689e0 <_start@@Base+0x3a0> │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf2e6004e │ │ │ │ + @ instruction: 0xf396004e │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (268a68 <_start@@Base+0x428>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (268a6c <_start@@Base+0x42c>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #192] @ (268a70 <_start@@Base+0x430>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ bl 2f1450 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 260d68 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (268a74 <_start@@Base+0x434>) │ │ │ │ blx 260d68 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 728700 │ │ │ │ + bl 7287b0 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 728334 │ │ │ │ + bl 7283e4 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 739538 │ │ │ │ + bl 7395e8 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -5815,19 +5815,19 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4f37fc │ │ │ │ nop │ │ │ │ - mov ip, r5 │ │ │ │ + bxns fp │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bvc.n 268a7c <_start@@Base+0x43c> │ │ │ │ + bvc.n 2689dc <_start@@Base+0x39c> │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf290004e │ │ │ │ + sbfx r0, r0, #1, #15 │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r3, [pc, #656] @ (268d0c ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -5839,35 +5839,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (268b34 <_start@@Base+0x4f4>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #140] @ (268b38 <_start@@Base+0x4f8>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (268b3c <_start@@Base+0x4fc>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #124] @ (268b40 <_start@@Base+0x500>) │ │ │ │ ldr r1, [pc, #128] @ (268b44 <_start@@Base+0x504>) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #112] @ (268b48 <_start@@Base+0x508>) │ │ │ │ ldr r3, [pc, #116] @ (268b4c <_start@@Base+0x50c>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #112] @ (268b50 <_start@@Base+0x510>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -5898,23 +5898,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bvs.n 268b78 <_start@@Base+0x538> │ │ │ │ + bvs.n 268ad8 <_start@@Base+0x498> │ │ │ │ lsls r4, r3, #1 │ │ │ │ - rsb r0, r2, #78 @ 0x4e │ │ │ │ - ands r6, r1 │ │ │ │ + @ instruction: 0xf272004e │ │ │ │ + lsls r6, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rsb r0, r6, #78 @ 0x4e │ │ │ │ - rsbs r0, ip, #78 @ 0x4e │ │ │ │ - sbcs.w r0, lr, #78 @ 0x4e │ │ │ │ - cmp r8, r2 │ │ │ │ + @ instruction: 0xf276004e │ │ │ │ + @ instruction: 0xf28c004e │ │ │ │ + @ instruction: 0xf22e004e │ │ │ │ + mov r0, r8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -5964,15 +5964,15 @@ │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733bc8 │ │ │ │ + bl 733c78 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 268c1e <_start@@Base+0x5de> │ │ │ │ ldr r2, [pc, #84] @ (268c3c <_start@@Base+0x5fc>) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r5, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ blx 262f04 <__fprintf_chk@plt+0x4> │ │ │ │ @@ -5988,29 +5988,29 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733bcc │ │ │ │ + b.w 733c7c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ lsls r1, r7, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0b2004e │ │ │ │ + sbc.w r0, r2, #78 @ 0x4e │ │ │ │ │ │ │ │ 00268c40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (268c84 ) │ │ │ │ @@ -6070,29 +6070,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 5e39bc │ │ │ │ + bl 5e3a6c │ │ │ │ ldr r1, [pc, #100] @ (268d44 ) │ │ │ │ ldr r2, [pc, #104] @ (268d48 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (268d4c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5deb8c │ │ │ │ + bl 5dec3c │ │ │ │ cbz r0, 268d26 │ │ │ │ ldr r2, [pc, #80] @ (268d50 ) │ │ │ │ ldr r3, [pc, #60] @ (268d40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -6104,28 +6104,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ movs r0, #26 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 268cf4 │ │ │ │ + bmi.n 268c54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vhadd.s q8, q0, q7 │ │ │ │ - subs r5, #190 @ 0xbe │ │ │ │ + bic.w r0, r0, #78 @ 0x4e │ │ │ │ + subs r6, #110 @ 0x6e │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r2, r4, #7 │ │ │ │ lsls r1, r7, #1 │ │ │ │ │ │ │ │ 00268d54 : │ │ │ │ mvns r1, r1 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ @@ -6191,16 +6191,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (268e5c ) │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5deb80 │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5dec30 │ │ │ │ ldr r3, [pc, #84] @ (268e60 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 268e28 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -6221,61 +6221,61 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 268e14 │ │ │ │ ldr r0, [pc, #44] @ (268e6c ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ nop │ │ │ │ - bcs.n 268de0 │ │ │ │ + bcc.n 268f40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cdp 0, 6, cr0, cr4, cr14, {2} │ │ │ │ - subs r4, #178 @ 0xb2 │ │ │ │ + vhadd.s16 q0, q2, q7 │ │ │ │ + subs r5, #98 @ 0x62 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, r3, #3 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #240] @ (268f58 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 7, cr0, cr2, cr14, {2} │ │ │ │ + vhadd.s32 q0, q1, q7 │ │ │ │ │ │ │ │ 00268e70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (268f0c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e70 │ │ │ │ + bl 5e2f20 │ │ │ │ ldr r2, [pc, #132] @ (268f10 ) │ │ │ │ ldr r1, [pc, #132] @ (268f14 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 268ee6 │ │ │ │ cbz r4, 268ef8 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2a08 │ │ │ │ + bl 5e2ab8 │ │ │ │ cbz r0, 268ed0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2e5c │ │ │ │ + bl 5e2f0c │ │ │ │ cbnz r0, 268ed0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -6301,38 +6301,38 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (268f24 ) │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 268f64 │ │ │ │ + bcs.n 268ec4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc 0, cr0, [r0, #312]! @ 0x138 │ │ │ │ - rors r4, r0 │ │ │ │ + cdp 0, 6, cr0, cr0, cr14, {2} │ │ │ │ + negs r4, r6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stcl 0, cr0, [r0], #312 @ 0x138 │ │ │ │ - ldcl 0, cr0, [r2, #312] @ 0x138 │ │ │ │ - stcl 0, cr0, [lr], {78} @ 0x4e │ │ │ │ - ldcl 0, cr0, [r4, #312] @ 0x138 │ │ │ │ + ldc 0, cr0, [r0, #312] @ 0x138 │ │ │ │ + cdp 0, 8, cr0, cr2, cr14, {2} │ │ │ │ + ldcl 0, cr0, [lr, #-312]! @ 0xfffffec8 │ │ │ │ + cdp 0, 8, cr0, cr4, cr14, {2} │ │ │ │ │ │ │ │ 00268f28 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 26a9f4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (268fa4 ) │ │ │ │ add r0, pc │ │ │ │ blx 260ddc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e70 │ │ │ │ + bl 5e2f20 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 268f64 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 261590 │ │ │ │ cbnz r0, 268f78 │ │ │ │ mov r0, r5 │ │ │ │ @@ -6357,15 +6357,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 26109c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xb704 │ │ │ │ + @ instruction: 0xb7b4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 26901c │ │ │ │ sub sp, #20 │ │ │ │ @@ -6374,48 +6374,48 @@ │ │ │ │ ldr r1, [pc, #96] @ (269024 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e68 │ │ │ │ + bl 5e2f18 │ │ │ │ bl 268f28 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 269002 │ │ │ │ ldr r0, [pc, #60] @ (269028 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 72ef1c │ │ │ │ + bl 72efcc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 261098 │ │ │ │ ldr r0, [pc, #40] @ (26902c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 72ef1c │ │ │ │ + bl 72efcc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 261098 │ │ │ │ nop │ │ │ │ - beq.n 26900c │ │ │ │ + bne.n 268f6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldcl 0, cr0, [ip], #-312 @ 0xfffffec8 │ │ │ │ - lsls r2, r2 │ │ │ │ + stc 0, cr0, [ip, #-312]! @ 0xfffffec8 │ │ │ │ + adcs r2, r0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldcl 0, cr0, [r6], #312 @ 0x138 │ │ │ │ - ldr r6, [r1, #44] @ 0x2c │ │ │ │ + stc 0, cr0, [r6, #312]! @ 0x138 │ │ │ │ + ldr r6, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00269030 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -6430,27 +6430,27 @@ │ │ │ │ cbz r3, 2690aa │ │ │ │ mov r4, r0 │ │ │ │ bl 26a9f4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 268e70 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2690b8 │ │ │ │ - bl 5e2e68 │ │ │ │ + bl 5e2f18 │ │ │ │ ldr r3, [pc, #112] @ (2690d8 ) │ │ │ │ ldr r2, [pc, #112] @ (2690dc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (2690e0 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #96] @ (2690e4 ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -6463,39 +6463,39 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (2690e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r0, [pc, #48] @ (2690ec ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ mov r0, r4 │ │ │ │ blx 26373c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r6, [sp, #136] @ 0x88 │ │ │ │ lsls r7, r1, #1 │ │ │ │ adds r6, r2, #2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - beq.n 269170 │ │ │ │ + beq.n 2690d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - rsbs r0, r0, lr, lsl #1 │ │ │ │ - subs r7, #228 @ 0xe4 │ │ │ │ + stc 0, cr0, [r0], {78} @ 0x4e │ │ │ │ + lsls r4, r2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - mcrr 0, 4, r0, ip, cr14 │ │ │ │ - mrrc 0, 4, r0, r8, cr14 │ │ │ │ + ldcl 0, cr0, [ip], #312 @ 0x138 │ │ │ │ + stc 0, cr0, [r8, #-312] @ 0xfffffec8 │ │ │ │ │ │ │ │ 002690f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -6540,71 +6540,71 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (2691c8 ) │ │ │ │ bl 26a9f4 │ │ │ │ - bl 5e2e70 │ │ │ │ + bl 5e2f20 │ │ │ │ ldr r1, [pc, #80] @ (2691cc ) │ │ │ │ ldr r2, [pc, #80] @ (2691d0 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 26919c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e321c │ │ │ │ + bl 5e32cc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (2691d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ef1c │ │ │ │ + bl 72efcc │ │ │ │ ldr r1, [pc, #36] @ (2691d8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 262c74 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2620ac │ │ │ │ - subs r6, #222 @ 0xde │ │ │ │ + subs r7, #142 @ 0x8e │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldmia r7!, {r3, r4, r5} │ │ │ │ + ldmia r7, {r3, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pkhbt r0, r0, lr, lsl #1 │ │ │ │ - @ instruction: 0xeb8a004e │ │ │ │ + sbcs.w r0, r0, lr, lsl #1 │ │ │ │ + ldc 0, cr0, [sl], #-312 @ 0xfffffec8 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 2695d8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (2692c0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #204] @ (2692c4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (2692c8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 261514 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #189] @ 0xbd │ │ │ │ cbnz r3, 26926a │ │ │ │ ldrb.w r3, [r5, #188] @ 0xbc │ │ │ │ @@ -6664,48 +6664,48 @@ │ │ │ │ ldr r1, [pc, #56] @ (2692e8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 2617f4 │ │ │ │ b.n 269234 │ │ │ │ nop │ │ │ │ - ldmia r7!, {r1, r3, r5, r6} │ │ │ │ + beq.n 2692f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bics.w r0, r0, lr, lsl #1 │ │ │ │ - subs r3, #148 @ 0x94 │ │ │ │ + @ instruction: 0xeae0004e │ │ │ │ + subs r4, #68 @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xeb9a004e │ │ │ │ - subs.w r0, ip, lr, lsl #1 │ │ │ │ - subs.w r0, lr, lr, lsl #1 │ │ │ │ - @ instruction: 0xeb30004e │ │ │ │ - @ instruction: 0xeb2a004e │ │ │ │ - adcs.w r0, lr, lr, lsl #1 │ │ │ │ - @ instruction: 0xeb3a004e │ │ │ │ - adds.w r0, sl, lr, lsl #1 │ │ │ │ + mcrr 0, 4, r0, sl, cr14 │ │ │ │ + stcl 0, cr0, [ip], #-312 @ 0xfffffec8 │ │ │ │ + stcl 0, cr0, [lr], #-312 @ 0xfffffec8 │ │ │ │ + @ instruction: 0xebe0004e │ │ │ │ + rsbs r0, sl, lr, lsl #1 │ │ │ │ + stc 0, cr0, [lr], {78} @ 0x4e │ │ │ │ + @ instruction: 0xebea004e │ │ │ │ + rsb r0, sl, lr, lsl #1 │ │ │ │ │ │ │ │ 002692ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w r3, [pc, #1540] @ 269910 │ │ │ │ ldr.w r2, [pc, #1540] @ 269914 │ │ │ │ ldr.w r1, [pc, #1540] @ 269918 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 2695cc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -6894,30 +6894,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (269924 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 26958e │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 2693f2 │ │ │ │ ldr r3, [pc, #944] @ (269928 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (26992c ) │ │ │ │ ldr r1, [pc, #944] @ (269930 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -6976,15 +6976,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -7026,15 +7026,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 261098 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 269850 │ │ │ │ @@ -7049,15 +7049,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 269640 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (269940 ) │ │ │ │ ldr r4, [pc, #564] @ (269944 ) │ │ │ │ @@ -7066,15 +7066,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (269948 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 26958e │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 269452 │ │ │ │ ldr r3, [pc, #528] @ (26994c ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -7082,15 +7082,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (269954 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 26958e │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 269462 │ │ │ │ ldr r3, [pc, #500] @ (269958 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -7098,15 +7098,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (269960 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 26958e │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -7131,15 +7131,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (26996c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2696c6 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 269474 │ │ │ │ ldr r3, [pc, #392] @ (269970 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -7147,15 +7147,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (269978 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 26958e │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 269484 │ │ │ │ ldr r3, [pc, #364] @ (26997c ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -7163,15 +7163,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (269984 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 26958e │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 269494 │ │ │ │ ldr r3, [pc, #336] @ (269988 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -7179,15 +7179,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (269990 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 26958e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 2698aa │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -7196,15 +7196,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 269640 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 2698aa │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -7213,15 +7213,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 269640 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 269640 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -7229,15 +7229,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 269640 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 26977a │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -7251,74 +7251,71 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #187] @ 0xbb │ │ │ │ b.n 269694 │ │ │ │ nop │ │ │ │ - ldmia r6, {r2, r3, r6} │ │ │ │ + ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmdb r4, {r1, r2, r3, r6} │ │ │ │ - subs r2, #120 @ 0x78 │ │ │ │ + strd r0, r0, [r4, #312] @ 0x138 │ │ │ │ + subs r3, #40 @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xeb3c004e │ │ │ │ - b.n 2698f0 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldmia r3!, {r1, r5, r6, r7} │ │ │ │ + @ instruction: 0xebec004e │ │ │ │ + ldmia.w r4, {r1, r2, r3, r6} │ │ │ │ + ldmia r4, {r1, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia.w r4!, {r1, r2, r3, r6} │ │ │ │ - b.n 2698bc │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - ldmdb lr!, {r1, r2, r3, r6} │ │ │ │ - ldmia r2!, {r4, r5, r7} │ │ │ │ + ldrd r0, r0, [r4, #-312] @ 0x138 │ │ │ │ + ldrd r0, r0, [r4], #-312 @ 0x138 │ │ │ │ + strd r0, r0, [lr, #312]! @ 0x138 │ │ │ │ + ldmia r3!, {r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26965c │ │ │ │ + b.n 2697bc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmdb r8!, {r1, r2, r3, r6} │ │ │ │ - b.n 269598 │ │ │ │ + strd r0, r0, [r8, #312]! @ 0x138 │ │ │ │ + b.n 2696f8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r2!, {r5} │ │ │ │ + ldmia r2!, {r4, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2697a8 │ │ │ │ + b.n 269908 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 26955c │ │ │ │ + b.n 2696bc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r3, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2697dc │ │ │ │ + b.n 26993c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269518 │ │ │ │ + b.n 269678 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r2, r3, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269900 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ - b.n 269464 │ │ │ │ + ldrd r0, r0, [sl], #-312 @ 0x138 │ │ │ │ + b.n 2695c4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269760 │ │ │ │ + b.n 2698c0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269424 │ │ │ │ + b.n 269584 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r1, {r1, r3, r6} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26978c │ │ │ │ + b.n 2698ec │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2693e0 │ │ │ │ + b.n 269540 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r1, {r1, r5} │ │ │ │ + ldmia r1, {r1, r4, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2697b8 │ │ │ │ + b.n 269918 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 26939c │ │ │ │ + b.n 2694fc │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00269994 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -7331,25 +7328,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (269bd8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #532] @ (269bdc ) │ │ │ │ ldr r2, [pc, #536] @ (269be0 ) │ │ │ │ ldr r1, [pc, #536] @ (269be4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 269a52 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -7375,27 +7372,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2699ea │ │ │ │ ldr r3, [pc, #444] @ (269be8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r3, [pc, #436] @ (269bec ) │ │ │ │ ldr r2, [pc, #440] @ (269bf0 ) │ │ │ │ ldr r1, [pc, #440] @ (269bf4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 269af4 │ │ │ │ ldr r3, [pc, #420] @ (269bf8 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (269bfc ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -7410,21 +7407,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #191] @ 0xbf │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 269b80 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 269b52 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r1, [pc, #368] @ (269c00 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 269ac0 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 269b2e │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 269b1e │ │ │ │ cmp r4, #6 │ │ │ │ @@ -7441,27 +7438,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 269ab2 │ │ │ │ ldr r3, [pc, #312] @ (269c04 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r3, [pc, #300] @ (269c08 ) │ │ │ │ ldr r2, [pc, #304] @ (269c0c ) │ │ │ │ ldr r1, [pc, #304] @ (269c10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (269c14 ) │ │ │ │ ldr r3, [pc, #216] @ (269bd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -7499,114 +7496,114 @@ │ │ │ │ bne.n 269a6a │ │ │ │ b.n 269ab8 │ │ │ │ ldr r3, [pc, #176] @ (269c04 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r3, [pc, #180] @ (269c18 ) │ │ │ │ ldr r2, [pc, #180] @ (269c1c ) │ │ │ │ ldr r1, [pc, #184] @ (269c20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 269af4 │ │ │ │ ldr r3, [pc, #100] @ (269be8 ) │ │ │ │ ldr r4, [pc, #160] @ (269c24 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r3, [pc, #148] @ (269c28 ) │ │ │ │ ldr r1, [pc, #148] @ (269c2c ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 269af4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #120] @ (269c30 ) │ │ │ │ ldr r2, [pc, #120] @ (269c34 ) │ │ │ │ ldr r1, [pc, #124] @ (269c38 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ b.n 269ab2 │ │ │ │ nop │ │ │ │ asrs r0, r7, #12 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r5, #12 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r7} │ │ │ │ + ldmia r0!, {r1, r2, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26a0a0 │ │ │ │ + b.n 26a200 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r3, #194 @ 0xc2 │ │ │ │ + adds r4, #114 @ 0x72 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r5} │ │ │ │ + stmia r7!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26992c │ │ │ │ + b.n 269a8c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 26a204 │ │ │ │ + b.n 26a364 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r7!, {r1, r2} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269f8c │ │ │ │ + b.n 26a0ec │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r3, #0 │ │ │ │ + adds r3, #176 @ 0xb0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r4, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + stmia r7!, {r1, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269948 │ │ │ │ + b.n 269aa8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 26a0d8 │ │ │ │ + b.n 26a238 │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r2, r5, #7 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r3, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2697e4 │ │ │ │ + b.n 269944 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269fd4 │ │ │ │ + b.n 26a134 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269758 │ │ │ │ + b.n 2698b8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269f84 │ │ │ │ + b.n 26a0e4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r5!, {r2, r5, r7} │ │ │ │ + stmia r6!, {r2, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269d10 │ │ │ │ + b.n 269e70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r1, #208 @ 0xd0 │ │ │ │ + adds r2, #128 @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00269c3c : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -7681,15 +7678,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (269d40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7700,29 +7697,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (269d4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 269d02 │ │ │ │ bl 263840 │ │ │ │ nop │ │ │ │ - stmia r4!, {r4, r5, r6} │ │ │ │ + stmia r5!, {r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2696f4 │ │ │ │ + b.n 269854 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269de4 │ │ │ │ + b.n 269f44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r4!, {r1, r6} │ │ │ │ + stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269754 │ │ │ │ + b.n 2698b4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 269d94 │ │ │ │ + b.n 269ef4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (269d64 ) │ │ │ │ ldr r2, [pc, #20] @ (269d68 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (269d6c ) │ │ │ │ @@ -7730,22 +7727,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ lsrs r0, r2, #30 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2697ac │ │ │ │ + b.n 26990c │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (269d7c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 728568 │ │ │ │ + b.w 728618 │ │ │ │ nop │ │ │ │ - b.n 269790 │ │ │ │ + b.n 2698f0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (269dd4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -7765,44 +7762,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 268d78 │ │ │ │ lsrs r6, r1, #29 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - udf #50 @ 0x32 │ │ │ │ + udf #226 @ 0xe2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00269de0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (269e1c ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 728334 │ │ │ │ + bl 7283e4 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 728700 │ │ │ │ + bl 7287b0 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 728700 │ │ │ │ + bl 7287b0 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 728700 │ │ │ │ + b.w 7287b0 │ │ │ │ nop │ │ │ │ lsrs r2, r7, #4 │ │ │ │ lsls r1, r1, #2 │ │ │ │ │ │ │ │ 00269e20 : │ │ │ │ ldr r3, [pc, #20] @ (269e38 ) │ │ │ │ ldr r2, [pc, #24] @ (269e3c ) │ │ │ │ @@ -7818,28 +7815,28 @@ │ │ │ │ bx r3 │ │ │ │ lsrs r0, r0, #27 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #3 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - ble.n 269d94 │ │ │ │ + udf #86 @ 0x56 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00269e48 : │ │ │ │ ldr r0, [pc, #12] @ (269e58 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (269e5c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 728568 │ │ │ │ + b.w 728618 │ │ │ │ lsrs r6, r3, #3 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - ble.n 269d70 │ │ │ │ + udf #56 @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00269e60 : │ │ │ │ ldr r3, [pc, #40] @ (269e8c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 269e82 │ │ │ │ @@ -7951,33 +7948,33 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r6, #24 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - b.n 26a6e4 │ │ │ │ + b.n 269844 │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r4, [r4, #16] │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsrs r6, r6, #32 │ │ │ │ lsls r1, r1, #2 │ │ │ │ str r2, [r6, #12] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - stmia r2!, {r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r2, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bgt.n 269eb8 │ │ │ │ + ble.n 26a018 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 26a638 │ │ │ │ + b.n 269798 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r7} │ │ │ │ + stmia r3!, {r2, r3, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bgt.n 269e94 │ │ │ │ + ble.n 269ff4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 26a664 │ │ │ │ + b.n 2697c4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00269f94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8024,15 +8021,15 @@ │ │ │ │ nop │ │ │ │ lsrs r2, r7, #20 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #29 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - b.n 26a59c │ │ │ │ + b.n 26a6fc │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r2, r1, #29 │ │ │ │ lsls r1, r1, #2 │ │ │ │ str r4, [r0, #0] │ │ │ │ lsls r1, r7, #1 │ │ │ │ │ │ │ │ 0026a020 : │ │ │ │ @@ -8139,15 +8136,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #17 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsrs r0, r3, #17 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r6, r4, #25 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bge.n 26a124 │ │ │ │ + blt.n 26a084 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r4, r1, r4 │ │ │ │ ... │ │ │ │ │ │ │ │ 0026a130 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8270,15 +8267,15 @@ │ │ │ │ bgt.n 26a24a │ │ │ │ ldr r0, [pc, #116] @ (26a2d4 ) │ │ │ │ movs r2, #230 @ 0xe6 │ │ │ │ ldr r1, [pc, #116] @ (26a2d8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -8304,35 +8301,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r3, #13 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r5, #21 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bge.n 26a2e4 │ │ │ │ + bge.n 26a244 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6, #20 │ │ │ │ lsls r1, r1, #2 │ │ │ │ ldrsh r2, [r0, r0] │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r2, r7, #19 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bls.n 26a1fc │ │ │ │ + bge.n 26a35c │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r0, r1, #19 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bls.n 26a3c0 │ │ │ │ + bge.n 26a320 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ite pl │ │ │ │ - lslpl r4, r3, #1 │ │ │ │ - bmi.n 26a360 │ │ │ │ + stmia r0!, {r2} │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + b.n 26a4c0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bls.n 26a354 │ │ │ │ + bls.n 26a2b4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a2e8 : │ │ │ │ ldr r2, [pc, #104] @ (26a354 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (26a358 ) │ │ │ │ add r1, pc │ │ │ │ @@ -8363,30 +8360,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 728838 │ │ │ │ + bl 7288e8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 728568 │ │ │ │ + b.w 728618 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #7 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #16 │ │ │ │ lsls r1, r1, #2 │ │ │ │ - bhi.n 26a2bc │ │ │ │ + bls.n 26a41c │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a368 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -8419,15 +8416,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26a386 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #116] @ (26a438 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 26a386 │ │ │ │ ldr r3, [pc, #108] @ (26a43c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #108] @ (26a440 ) │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ @@ -8467,25 +8464,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r3, #14 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - svc 48 @ 0x30 │ │ │ │ + svc 224 @ 0xe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - udf #162 @ 0xa2 │ │ │ │ + svc 82 @ 0x52 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r2, r0, #13 │ │ │ │ lsls r1, r1, #2 │ │ │ │ adds r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 26a404 │ │ │ │ + bhi.n 26a364 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a450 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -8545,45 +8542,45 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26a480 │ │ │ │ ldr r0, [pc, #80] @ (26a528 ) │ │ │ │ ldr.w r1, [r3, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ strb.w r6, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 26a4aa │ │ │ │ add.w r0, r5, #32 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7287f8 │ │ │ │ + bl 7288a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 26a4aa │ │ │ │ nop │ │ │ │ lsrs r6, r7, #1 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r2, r7, #10 │ │ │ │ lsls r1, r1, #2 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 26a4d8 │ │ │ │ + udf #142 @ 0x8e │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r6, r7, #9 │ │ │ │ lsls r1, r1, #2 │ │ │ │ adds r0, r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - udf #48 @ 0x30 │ │ │ │ + udf #224 @ 0xe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a52c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8677,15 +8674,15 @@ │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26a69e │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 26a67e │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ @@ -8701,20 +8698,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26a612 │ │ │ │ ldr r1, [pc, #96] @ (26a6c4 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r1, pc │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r0, [pc, #84] @ (26a6c8 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 728838 │ │ │ │ + b.w 7288e8 │ │ │ │ bl 42ee40 │ │ │ │ bl 26a16c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 26a2e8 │ │ │ │ mov.w r1, #376 @ 0x178 │ │ │ │ @@ -8724,22 +8721,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 26a628 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #358 @ 0x166 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 728568 │ │ │ │ + b.w 728618 │ │ │ │ lsls r6, r0, #28 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 26a68c │ │ │ │ + bvs.n 26a5ec │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bpl.n 26a7a4 │ │ │ │ + bvs.n 26a704 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r6, r6, #2 │ │ │ │ lsls r1, r1, #2 │ │ │ │ │ │ │ │ 0026a6cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8807,25 +8804,25 @@ │ │ │ │ bpl.n 26a730 │ │ │ │ ldr r0, [pc, #32] @ (26a79c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 26a730 │ │ │ │ lsls r0, r7, #23 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 26a6e4 │ │ │ │ + bgt.n 26a844 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a7a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8862,25 +8859,25 @@ │ │ │ │ bpl.n 26a7d2 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (26a81c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 26a7d2 │ │ │ │ lsls r0, r6, #20 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 26a8c0 │ │ │ │ + bgt.n 26a820 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026a820 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -9061,15 +9058,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 717e18 │ │ │ │ + b.w 717ec8 │ │ │ │ lsls r6, r0, #13 │ │ │ │ lsls r1, r7, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #272] @ (26ab04 ) │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -9157,15 +9154,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717e18 │ │ │ │ + bl 717ec8 │ │ │ │ b.n 26aaa0 │ │ │ │ nop │ │ │ │ lsls r2, r2, #9 │ │ │ │ lsls r1, r7, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #272] @ (26ac00 ) │ │ │ │ @@ -9202,15 +9199,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717e18 │ │ │ │ + bl 717ec8 │ │ │ │ b.n 26ab10 │ │ │ │ nop │ │ │ │ lsls r2, r4, #7 │ │ │ │ lsls r1, r7, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #272] @ (26ac70 ) │ │ │ │ @@ -9246,15 +9243,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717e18 │ │ │ │ + bl 717ec8 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -10596,19 +10593,19 @@ │ │ │ │ mov.w r3, #428 @ 0x1ac │ │ │ │ b.w 26ad34 │ │ │ │ mov.w r3, #410 @ 0x19a │ │ │ │ b.w 26ad34 │ │ │ │ mov.w r3, #422 @ 0x1a6 │ │ │ │ b.w 26ad34 │ │ │ │ nop │ │ │ │ - uxtb r2, r6 │ │ │ │ + cbz r2, 26b9c4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sxtb r6, r7 │ │ │ │ + cbz r6, 26b9aa │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r0, 26b978 │ │ │ │ + sxth r0, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov.w r3, #430 @ 0x1ae │ │ │ │ b.w 26ad34 │ │ │ │ ands.w r1, r1, #31 │ │ │ │ beq.w 26d628 │ │ │ │ cmp r1, #16 │ │ │ │ it eq │ │ │ │ @@ -11492,15 +11489,15 @@ │ │ │ │ b.w 26ad34 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ b.w 26ad34 │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ b.w 26ad34 │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ b.w 26ad34 │ │ │ │ - add r7, pc, #584 @ (adr r7, 26c69c ) │ │ │ │ + add r0, sp, #264 @ 0x108 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movw r3, #417 @ 0x1a1 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.w 26b12c │ │ │ │ addw ip, pc, #12 │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ add ip, r1 │ │ │ │ @@ -13588,29 +13585,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ movw r3, #615 @ 0x267 │ │ │ │ b.w 26ad34 │ │ │ │ mov.w r3, #612 @ 0x264 │ │ │ │ b.w 26ad34 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ b.w 26ad34 │ │ │ │ - str r0, [sp, #32] │ │ │ │ + str r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r0, #62] @ 0x3e │ │ │ │ + str r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r4, #60] @ 0x3c │ │ │ │ + str r0, [sp, #344] @ 0x158 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r1, #60] @ 0x3c │ │ │ │ + str r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r4, #50] @ 0x32 │ │ │ │ + ldrh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r0, #40] @ 0x28 │ │ │ │ + ldrh r0, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r0, #38] @ 0x26 │ │ │ │ + ldrh r6, [r6, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ movw r3, #509 @ 0x1fd │ │ │ │ b.w 26ad34 │ │ │ │ movw r3, #857 @ 0x359 │ │ │ │ b.w 26ad34 │ │ │ │ movw r3, #870 @ 0x366 │ │ │ │ b.w 26ad34 │ │ │ │ @@ -16020,62 +16017,62 @@ │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, r3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ b.n 26f928 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r0, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [pc, #656] @ (26ff48 ) │ │ │ │ + ldr r7, [pc, #336] @ (26fe08 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ @ instruction: 0xb6c2 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r7, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #600] @ 0x258 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r7, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r0, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r7, [sp, #904] @ 0x388 │ │ │ │ + ldr r0, [sp, #584] @ 0x248 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r4, #26] │ │ │ │ + ldrb r2, [r2, #29] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r1, #32] │ │ │ │ + ldrh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #544] @ 0x220 │ │ │ │ + ldr r0, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stc2l 0, cr0, [r8, #328]! @ 0x148 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + mrc2 0, 4, r0, cr8, cr2, {2} │ │ │ │ + ldr r2, [r1, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ + ldr r0, [r1, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ + ldr r0, [r6, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r7, #0] │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, #20] │ │ │ │ + ldrh r0, [r5, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r5, #124] @ 0x7c │ │ │ │ + ldr r2, [r3, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r4, #120] @ 0x78 │ │ │ │ + ldr r6, [r2, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r4, #16] │ │ │ │ + ldrh r0, [r2, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r2, #16] │ │ │ │ + ldrh r0, [r0, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r5, #112] @ 0x70 │ │ │ │ + str r4, [r3, #124] @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r2, #108] @ 0x6c │ │ │ │ + str r6, [r0, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r0, #104] @ 0x68 │ │ │ │ + str r0, [r6, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r0, #100] @ 0x64 │ │ │ │ + str r0, [r6, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, #4] │ │ │ │ + ldrh r0, [r5, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #352] @ 0x160 │ │ │ │ + str r3, [sp, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb.w r3, [sp, #68] @ 0x44 │ │ │ │ lsls r1, r3, #28 │ │ │ │ bpl.n 26fd3a │ │ │ │ cbz r4, 26fd2a │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ adds r2, r3, #1 │ │ │ │ @@ -16150,15 +16147,15 @@ │ │ │ │ cmp r2, r1 │ │ │ │ bcc.n 26fdc4 │ │ │ │ movs r2, #32 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ blx 262bec │ │ │ │ b.n 26fdd2 │ │ │ │ - strh r2, [r4, #56] @ 0x38 │ │ │ │ + strh r2, [r2, #62] @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ cmp.w r2, #1008 @ 0x3f0 │ │ │ │ bge.w 27097a │ │ │ │ movw r3, #1007 @ 0x3ef │ │ │ │ cmp r2, r3 │ │ │ │ @@ -18261,59 +18258,59 @@ │ │ │ │ strb r3, [r6, #2] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ adds r3, #3 │ │ │ │ str r3, [r4, #4] │ │ │ │ strb r0, [r2, r3] │ │ │ │ b.w 26f5f4 │ │ │ │ - ldrb r6, [r2, #27] │ │ │ │ + ldrb r6, [r0, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r0, r0] │ │ │ │ + ldrb r6, [r6, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r4, #0] │ │ │ │ + ldrh r2, [r2, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r4, [r3, #62] @ 0x3e │ │ │ │ + ldrh r4, [r1, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r0, #60] @ 0x3c │ │ │ │ + ldrh r6, [r6, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r1, #21] │ │ │ │ + ldrb r0, [r7, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r6, r1] │ │ │ │ + ldrh r6, [r4, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r7, #52] @ 0x34 │ │ │ │ + strh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, r7] │ │ │ │ + ldrh r6, [r3, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r5, r6] │ │ │ │ + ldrh r4, [r3, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r5, r5] │ │ │ │ + ldrh r2, [r3, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r5, r4] │ │ │ │ + ldr r0, [r3, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r4, #42] @ 0x2a │ │ │ │ + strh r2, [r2, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r3, #2] │ │ │ │ + strb r2, [r1, #5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r7, #8] │ │ │ │ + ldrb r0, [r5, #11] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r2, #8] │ │ │ │ + strh r2, [r0, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r2, #26] │ │ │ │ + strb r2, [r0, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r6, #0] │ │ │ │ + strh r6, [r4, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r7, #0] │ │ │ │ + strh r2, [r5, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r4, #29] │ │ │ │ + strh r4, [r2, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r5, #28] │ │ │ │ + ldrb r2, [r3, #31] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r6, #27] │ │ │ │ + ldrb r0, [r4, #30] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r6, #26] │ │ │ │ + ldrb r6, [r4, #29] │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 271a1e │ │ │ │ ldrd r2, r3, [r4, #4] │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #3 │ │ │ │ bls.w 271550 │ │ │ │ @@ -19547,477 +19544,477 @@ │ │ │ │ b.w 2714b2 │ │ │ │ ldr r6, [pc, #932] @ (272234 ) │ │ │ │ add r6, pc │ │ │ │ b.w 2714b2 │ │ │ │ ldr r6, [pc, #928] @ (272238 ) │ │ │ │ add r6, pc │ │ │ │ b.w 2714b2 │ │ │ │ - ldrb r6, [r3, #24] │ │ │ │ + ldrb r6, [r1, #27] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r4, #23] │ │ │ │ + ldrb r2, [r2, #26] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r0, #23] │ │ │ │ + ldrb r2, [r6, #25] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r5, #22] │ │ │ │ + ldrb r6, [r3, #25] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r5, #20] │ │ │ │ + ldrb r2, [r3, #23] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r3, #19] │ │ │ │ + ldrb r6, [r1, #22] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r1, #18] │ │ │ │ + ldrb r4, [r7, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r0, #18] │ │ │ │ + ldrb r2, [r6, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r5, #16] │ │ │ │ + ldrb r2, [r3, #19] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r0, #226 @ 0xe2 │ │ │ │ + adds r1, #146 @ 0x92 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bls.n 271ec8 │ │ │ │ + bls.n 271e28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 271e04 │ │ │ │ + bls.n 271f64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r7, #13] │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r1, #116] @ 0x74 │ │ │ │ + ldr r0, [r7, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r4, #6] │ │ │ │ + ldrb r4, [r2, #9] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r0, #6] │ │ │ │ + ldrb r6, [r6, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r5, #5] │ │ │ │ + ldrb r0, [r3, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r3, #5] │ │ │ │ + ldrb r6, [r1, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r0, #5] │ │ │ │ + ldrb r0, [r6, #7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + ldrb r2, [r2, #7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r7, #4] │ │ │ │ + ldrb r0, [r5, #7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r3, #4] │ │ │ │ + ldrb r2, [r1, #7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r7, #3] │ │ │ │ + ldrb r4, [r5, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bpl.n 271e18 │ │ │ │ + bvs.n 271f78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r2, #3] │ │ │ │ + ldrb r0, [r0, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r4, #2] │ │ │ │ + ldrb r6, [r2, #5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r3, #1] │ │ │ │ + ldrb r4, [r1, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r4, #0] │ │ │ │ + ldrb r6, [r2, #3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r3, #0] │ │ │ │ + ldrb r4, [r1, #3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r4, #134 @ 0x86 │ │ │ │ + cmp r5, #54 @ 0x36 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r2, #31] │ │ │ │ + ldrb r4, [r0, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r4, #98 @ 0x62 │ │ │ │ + cmp r5, #18 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r6, #30] │ │ │ │ + ldrb r6, [r4, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r6, #30] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r4, #29] │ │ │ │ + ldrb r4, [r2, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r5, #1] │ │ │ │ + strb r2, [r3, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r6, #1] │ │ │ │ + strb r2, [r4, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r7, #1] │ │ │ │ + strb r2, [r5, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r7, #1] │ │ │ │ + strb r6, [r5, #4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #116] @ 0x74 │ │ │ │ + ldr r2, [r7, #124] @ 0x7c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #116] @ 0x74 │ │ │ │ + strb r2, [r0, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #116] @ 0x74 │ │ │ │ + strb r2, [r1, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #116] @ 0x74 │ │ │ │ + strb r2, [r2, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #116] @ 0x74 │ │ │ │ + strb r2, [r3, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #116] @ 0x74 │ │ │ │ + strb r2, [r4, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #116] @ 0x74 │ │ │ │ + strb r2, [r5, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #120] @ 0x78 │ │ │ │ + strb r2, [r6, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #120] @ 0x78 │ │ │ │ + strb r2, [r7, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #120] @ 0x78 │ │ │ │ + strb r2, [r0, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #120] @ 0x78 │ │ │ │ + strb r2, [r1, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #120] @ 0x78 │ │ │ │ + strb r2, [r2, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #120] @ 0x78 │ │ │ │ + strb r2, [r3, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #120] @ 0x78 │ │ │ │ + strb r2, [r4, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #120] @ 0x78 │ │ │ │ + strb r2, [r5, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #124] @ 0x7c │ │ │ │ + strb r2, [r6, #1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #60] @ 0x3c │ │ │ │ + ldr r2, [r6, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #60] @ 0x3c │ │ │ │ + ldr r6, [r6, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #124] @ 0x7c │ │ │ │ + strb r6, [r4, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #124] @ 0x7c │ │ │ │ + strb r2, [r5, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #124] @ 0x7c │ │ │ │ + strb r6, [r5, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #124] @ 0x7c │ │ │ │ + strb r2, [r5, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #124] @ 0x7c │ │ │ │ + strb r2, [r5, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - eors r6, r5 │ │ │ │ + asrs r6, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - eors r2, r3 │ │ │ │ + asrs r2, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - eors r6, r0 │ │ │ │ + lsrs r6, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r4, #124] @ 0x7c │ │ │ │ + strb r2, [r2, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #124] @ 0x7c │ │ │ │ + strb r2, [r2, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #124] @ 0x7c │ │ │ │ + strb r2, [r2, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #124] @ 0x7c │ │ │ │ + strb r2, [r2, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #124] @ 0x7c │ │ │ │ + strb r2, [r2, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #124] @ 0x7c │ │ │ │ + strb r6, [r2, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r0 │ │ │ │ + adcs r2, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r4 │ │ │ │ + adcs r6, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r1, #56] @ 0x38 │ │ │ │ + ldr r6, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 272024 │ │ │ │ + b.n 272184 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [r0, #56] @ 0x38 │ │ │ │ + ldr r6, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #56] @ 0x38 │ │ │ │ + ldr r6, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #56] @ 0x38 │ │ │ │ + ldr r6, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #56] @ 0x38 │ │ │ │ + ldr r6, [r0, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #56] @ 0x38 │ │ │ │ + ldr r6, [r1, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #56] @ 0x38 │ │ │ │ + ldr r6, [r2, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #56] @ 0x38 │ │ │ │ + ldr r6, [r3, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #56] @ 0x38 │ │ │ │ + ldr r6, [r4, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #56] @ 0x38 │ │ │ │ + ldr r6, [r5, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #60] @ 0x3c │ │ │ │ + ldr r6, [r6, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #60] @ 0x3c │ │ │ │ + ldr r6, [r7, #68] @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #60] @ 0x3c │ │ │ │ + ldr r6, [r0, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [r1, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #60] @ 0x3c │ │ │ │ + ldr r6, [r2, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ + ldr r6, [r3, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #60] @ 0x3c │ │ │ │ + ldr r6, [r4, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #60] @ 0x3c │ │ │ │ + ldr r6, [r5, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #64] @ 0x40 │ │ │ │ + ldr r6, [r6, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #64] @ 0x40 │ │ │ │ + ldr r6, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #64] @ 0x40 │ │ │ │ + ldr r6, [r0, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [r1, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #64] @ 0x40 │ │ │ │ + ldr r6, [r2, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #64] @ 0x40 │ │ │ │ + ldr r6, [r3, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #64] @ 0x40 │ │ │ │ + ldr r6, [r4, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #64] @ 0x40 │ │ │ │ + ldr r6, [r5, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #68] @ 0x44 │ │ │ │ + ldr r6, [r6, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #68] @ 0x44 │ │ │ │ + ldr r6, [r7, #76] @ 0x4c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #68] @ 0x44 │ │ │ │ + ldr r6, [r0, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [r1, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #68] @ 0x44 │ │ │ │ + ldr r6, [r2, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #68] @ 0x44 │ │ │ │ + ldr r6, [r3, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r5, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #72] @ 0x48 │ │ │ │ + ldr r2, [r6, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #80] @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #72] @ 0x48 │ │ │ │ + ldr r2, [r0, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #72] @ 0x48 │ │ │ │ + ldr r2, [r1, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r2, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #72] @ 0x48 │ │ │ │ + ldr r2, [r4, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #72] @ 0x48 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #76] @ 0x4c │ │ │ │ + ldr r2, [r6, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r3, #18] │ │ │ │ + strb r6, [r1, #21] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r3, #18] │ │ │ │ + strb r0, [r1, #21] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r7, #17] │ │ │ │ + strb r6, [r5, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r4, #17] │ │ │ │ + strb r4, [r2, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r4, #18] │ │ │ │ + strb r2, [r2, #21] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r7, #17] │ │ │ │ + strb r6, [r5, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r4, #20] │ │ │ │ + ldr r0, [r2, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r4, #20] │ │ │ │ + ldr r4, [r2, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r4, #20] │ │ │ │ + ldr r4, [r2, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r4, #20] │ │ │ │ + ldr r4, [r2, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ + ldr r0, [r7, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r4, #15] │ │ │ │ + strb r0, [r2, #18] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r0, #15] │ │ │ │ + strb r6, [r6, #17] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ + ldr r6, [r3, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #8] │ │ │ │ + ldr r6, [r1, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ + ldr r0, [r2, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r5, #0] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r1, #240 @ 0xf0 │ │ │ │ + subs r2, #160 @ 0xa0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + ldr r2, [r1, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #76] @ 0x4c │ │ │ │ + ldr r6, [r3, #88] @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #80] @ 0x50 │ │ │ │ + ldr r6, [r0, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #80] @ 0x50 │ │ │ │ + ldr r2, [r1, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [r1, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #80] @ 0x50 │ │ │ │ + ldr r2, [r2, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #76] @ 0x4c │ │ │ │ + ldr r6, [r1, #88] @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #76] @ 0x4c │ │ │ │ + ldr r2, [r2, #88] @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #76] @ 0x4c │ │ │ │ + ldr r2, [r6, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + ldr r6, [r1, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #80] @ 0x50 │ │ │ │ + ldr r6, [r6, #88] @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #88] @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #88] @ 0x58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #80] @ 0x50 │ │ │ │ + ldr r2, [r0, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #80] @ 0x50 │ │ │ │ + ldr r6, [r0, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #80] @ 0x50 │ │ │ │ + ldr r2, [r1, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [r1, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #80] @ 0x50 │ │ │ │ + ldr r2, [r2, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #80] @ 0x50 │ │ │ │ + ldr r6, [r2, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #80] @ 0x50 │ │ │ │ + ldr r2, [r3, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #80] @ 0x50 │ │ │ │ + ldr r6, [r3, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #80] @ 0x50 │ │ │ │ + ldr r2, [r4, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #80] @ 0x50 │ │ │ │ + ldr r6, [r4, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #80] @ 0x50 │ │ │ │ + ldr r2, [r5, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #80] @ 0x50 │ │ │ │ + ldr r6, [r5, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #84] @ 0x54 │ │ │ │ + ldr r2, [r6, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #84] @ 0x54 │ │ │ │ + ldr r6, [r6, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #84] @ 0x54 │ │ │ │ + ldr r6, [r7, #92] @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #84] @ 0x54 │ │ │ │ + ldr r2, [r0, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #84] @ 0x54 │ │ │ │ + ldr r6, [r0, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #84] @ 0x54 │ │ │ │ + ldr r2, [r1, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #84] @ 0x54 │ │ │ │ + ldr r6, [r1, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #84] @ 0x54 │ │ │ │ + ldr r2, [r2, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #84] @ 0x54 │ │ │ │ + ldr r6, [r2, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #84] @ 0x54 │ │ │ │ + ldr r2, [r3, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #84] @ 0x54 │ │ │ │ + ldr r6, [r3, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r6, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #84] @ 0x54 │ │ │ │ + ldr r2, [r4, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r6, #84] @ 0x54 │ │ │ │ + ldr r4, [r4, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #84] @ 0x54 │ │ │ │ + ldr r6, [r4, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r7, #84] @ 0x54 │ │ │ │ + ldr r0, [r5, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r7, #84] @ 0x54 │ │ │ │ + ldr r4, [r5, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #84] @ 0x54 │ │ │ │ + ldr r6, [r5, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r0, #88] @ 0x58 │ │ │ │ + ldr r0, [r6, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #88] @ 0x58 │ │ │ │ + ldr r2, [r6, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r0, #88] @ 0x58 │ │ │ │ + ldr r4, [r6, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #88] @ 0x58 │ │ │ │ + ldr r6, [r6, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r1, #88] @ 0x58 │ │ │ │ + ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r1, #88] @ 0x58 │ │ │ │ + ldr r4, [r7, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #88] @ 0x58 │ │ │ │ + ldr r6, [r7, #96] @ 0x60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r2, #88] @ 0x58 │ │ │ │ + ldr r0, [r0, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #88] @ 0x58 │ │ │ │ + ldr r2, [r0, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r2, #88] @ 0x58 │ │ │ │ + ldr r4, [r0, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #88] @ 0x58 │ │ │ │ + ldr r6, [r0, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r3, #88] @ 0x58 │ │ │ │ + ldr r0, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #88] @ 0x58 │ │ │ │ + ldr r2, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r3, #88] @ 0x58 │ │ │ │ + ldr r4, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #88] @ 0x58 │ │ │ │ + ldr r6, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r4, #88] @ 0x58 │ │ │ │ + ldr r0, [r2, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #88] @ 0x58 │ │ │ │ + ldr r2, [r2, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r4, #88] @ 0x58 │ │ │ │ + ldr r4, [r2, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #88] @ 0x58 │ │ │ │ + ldr r6, [r2, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r5, #88] @ 0x58 │ │ │ │ + ldr r0, [r3, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #88] @ 0x58 │ │ │ │ + ldr r2, [r3, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ + ldr r6, [r3, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #88] @ 0x58 │ │ │ │ + ldr r2, [r4, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #88] @ 0x58 │ │ │ │ + ldr r6, [r4, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #88] @ 0x58 │ │ │ │ + ldr r2, [r5, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #88] @ 0x58 │ │ │ │ + ldr r6, [r5, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #242 @ 0xf2 │ │ │ │ + adds r7, #162 @ 0xa2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r7, #158 @ 0x9e │ │ │ │ + subs r0, #78 @ 0x4e │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r6, [pc, #644] @ (2724c4 ) │ │ │ │ add r6, pc │ │ │ │ b.w 2714b2 │ │ │ │ ldr r6, [pc, #640] @ (2724c8 ) │ │ │ │ add r6, pc │ │ │ │ b.w 2714b2 │ │ │ │ @@ -20254,175 +20251,175 @@ │ │ │ │ b.w 2714b2 │ │ │ │ ldr r6, [pc, #328] @ (272600 ) │ │ │ │ add r6, pc │ │ │ │ b.w 2714b2 │ │ │ │ ldr r6, [pc, #324] @ (272604 ) │ │ │ │ add r6, pc │ │ │ │ b.w 2714b2 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r3, #214 @ 0xd6 │ │ │ │ + adds r4, #134 @ 0x86 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r4, #162 @ 0xa2 │ │ │ │ + adds r5, #82 @ 0x52 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #28] │ │ │ │ + ldr r6, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #32] │ │ │ │ + ldr r2, [r6, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #32] │ │ │ │ + ldr r6, [r6, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ + ldr r2, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #32] │ │ │ │ + ldr r6, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #32] │ │ │ │ + ldr r2, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #32] │ │ │ │ + ldr r6, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #32] │ │ │ │ + ldr r2, [r1, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #32] │ │ │ │ + ldr r6, [r1, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #32] │ │ │ │ + ldr r2, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #32] │ │ │ │ + ldr r6, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ + ldr r6, [r3, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #32] │ │ │ │ + ldr r2, [r4, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #32] │ │ │ │ + ldr r6, [r4, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #32] │ │ │ │ + ldr r2, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #32] │ │ │ │ + ldr r6, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r0, #36] @ 0x24 │ │ │ │ + ldr r2, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #36] @ 0x24 │ │ │ │ + ldr r6, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #36] @ 0x24 │ │ │ │ + ldr r6, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ + ldr r2, [r0, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #36] @ 0x24 │ │ │ │ + ldr r6, [r0, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r2, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #36] @ 0x24 │ │ │ │ + ldr r2, [r2, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #36] @ 0x24 │ │ │ │ + ldr r6, [r2, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ + ldr r2, [r3, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #36] @ 0x24 │ │ │ │ + ldr r6, [r3, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #36] @ 0x24 │ │ │ │ + ldr r6, [r4, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r3, #26 │ │ │ │ + adds r3, #202 @ 0xca │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, #178 @ 0xb2 │ │ │ │ + adds r3, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, #46 @ 0x2e │ │ │ │ + adds r2, #222 @ 0xde │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, #78 @ 0x4e │ │ │ │ + adds r2, #254 @ 0xfe │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, #106 @ 0x6a │ │ │ │ + adds r3, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r2, #36] @ 0x24 │ │ │ │ + ldr r2, [r0, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r1, #238 @ 0xee │ │ │ │ + adds r2, #158 @ 0x9e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [pc, #600] @ (2727c8 ) │ │ │ │ + ldr r2, [pc, #280] @ (272688 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r0, #36] @ 0x24 │ │ │ │ + ldr r2, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #36] @ 0x24 │ │ │ │ + ldr r6, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #36] @ 0x24 │ │ │ │ + ldr r6, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #36] @ 0x24 │ │ │ │ + ldr r6, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r1, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r5, #218 @ 0xda │ │ │ │ + adds r6, #138 @ 0x8a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r5, #198 @ 0xc6 │ │ │ │ + adds r6, #118 @ 0x76 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r5, #178 @ 0xb2 │ │ │ │ + adds r6, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #234 @ 0xea │ │ │ │ + adds r2, #154 @ 0x9a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r4, #32] │ │ │ │ + ldr r6, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r1, #230 @ 0xe6 │ │ │ │ + adds r2, #150 @ 0x96 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, #14 │ │ │ │ + adds r2, #190 @ 0xbe │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + adds r2, #170 @ 0xaa │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, #218 @ 0xda │ │ │ │ + adds r3, #138 @ 0x8a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, #82 @ 0x52 │ │ │ │ + adds r3, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #214 @ 0xd6 │ │ │ │ + adds r2, #134 @ 0x86 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #150 @ 0x96 │ │ │ │ + adds r2, #70 @ 0x46 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ + ldr r2, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ + ldr r2, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #28] │ │ │ │ + ldr r6, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #28] │ │ │ │ + ldr r6, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #28] │ │ │ │ + ldr r6, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #28] │ │ │ │ + ldr r6, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r3, #6 │ │ │ │ + adds r3, #182 @ 0xb6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + adds r3, #134 @ 0x86 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ + ldr r2, [r0, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r4, #194 @ 0xc2 │ │ │ │ + adds r5, #114 @ 0x72 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r4, #198 @ 0xc6 │ │ │ │ + adds r5, #118 @ 0x76 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r4, #210 @ 0xd2 │ │ │ │ + adds r5, #130 @ 0x82 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ + ldr r2, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #24] │ │ │ │ + ldr r6, [r4, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r0, #14 │ │ │ │ + adds r0, #190 @ 0xbe │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ + ldr r6, [r3, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsh r6, [r1, r3] │ │ │ │ + ldrsh r6, [r7, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsh r2, [r4, r3] │ │ │ │ + ldrsh r2, [r2, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00272608 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 26f174 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -20946,15 +20943,15 @@ │ │ │ │ cmp r2, #6 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 272b24 │ │ │ │ ldr r3, [pc, #8] @ (272b4c ) │ │ │ │ add r3, pc │ │ │ │ ldrh.w r3, [r3, r2, lsl #1] │ │ │ │ b.n 272b24 │ │ │ │ - subs r3, #204 @ 0xcc │ │ │ │ + subs r4, #124 @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00272b50 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and.w r3, r2, #127 @ 0x7f │ │ │ │ cmp r3, #11 │ │ │ │ beq.n 272b68 │ │ │ │ @@ -20985,17 +20982,17 @@ │ │ │ │ bcs.n 272b5c │ │ │ │ ldr r3, [pc, #16] @ (272bac ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #1 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ b.n 272b5c │ │ │ │ nop │ │ │ │ - subs r3, #144 @ 0x90 │ │ │ │ + subs r4, #64 @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #116 @ 0x74 │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00272bb0 : │ │ │ │ ldr r3, [r0, #16] │ │ │ │ and.w r2, r3, #127 @ 0x7f │ │ │ │ cmp r2, #11 │ │ │ │ beq.n 272bc8 │ │ │ │ @@ -21072,15 +21069,15 @@ │ │ │ │ bcs.n 272c28 │ │ │ │ ldr r3, [pc, #12] @ (272c64 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r2, lsl #1 │ │ │ │ ldrh.w r3, [r3, #100] @ 0x64 │ │ │ │ b.n 272c28 │ │ │ │ nop │ │ │ │ - subs r2, #186 @ 0xba │ │ │ │ + subs r3, #106 @ 0x6a │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00272c68 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and.w r3, r2, #127 @ 0x7f │ │ │ │ cmp r3, #123 @ 0x7b │ │ │ │ it ne │ │ │ │ @@ -21235,23 +21232,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrh r4, [r2, #56] @ 0x38 │ │ │ │ + ldrh r4, [r0, #62] @ 0x3e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r6} │ │ │ │ + ldmia r5!, {r1, r2} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r5, #52] @ 0x34 │ │ │ │ + ldrh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r6, [r6, #50] @ 0x32 │ │ │ │ + ldrh r6, [r4, #56] @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r3!, {r6, r7} │ │ │ │ + ldmia r4, {r4, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (272ed8 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -21276,15 +21273,15 @@ │ │ │ │ bl 272cc4 │ │ │ │ cmp r6, fp │ │ │ │ bge.n 272e76 │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ ldr r1, [pc, #140] @ (272edc ) │ │ │ │ ldr r3, [pc, #140] @ (272ee0 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -21334,25 +21331,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, #48] @ 0x30 │ │ │ │ + ldrh r0, [r6, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r1, #46] @ 0x2e │ │ │ │ + ldrh r2, [r7, #50] @ 0x32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r4, [r4, #2] │ │ │ │ + ldrh r4, [r2, #8] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r7, #44] @ 0x2c │ │ │ │ + ldrh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r4, #44] @ 0x2c │ │ │ │ + ldrh r2, [r2, #50] @ 0x32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bgt.n 272f94 │ │ │ │ + ble.n 272ef4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -21551,17 +21548,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r2, #20] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #17] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r4, [r0, #28] │ │ │ │ + ldrh r4, [r6, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r4, [r1, #30] │ │ │ │ + ldrh r4, [r7, #34] @ 0x22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002730f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -21637,15 +21634,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r1, #15] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrb r0, [r6, #13] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r6, [r4, #24] │ │ │ │ + ldrh r6, [r2, #30] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002731c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -21783,23 +21780,23 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, #12] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #14] │ │ │ │ + ldrh r0, [r6, #18] │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r6, [r5, #7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adds r4, #74 @ 0x4a │ │ │ │ + adds r4, #250 @ 0xfa │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, #14] │ │ │ │ + ldrh r0, [r5, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r1, #16] │ │ │ │ + ldrh r2, [r7, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0027335c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -21887,33 +21884,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, #4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r4, [r3, #10] │ │ │ │ + ldrh r4, [r1, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r3, #92 @ 0x5c │ │ │ │ + adds r4, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r1, #8] │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r6, [r4, #8] │ │ │ │ + ldrh r6, [r2, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (273464 ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - beq.n 273448 │ │ │ │ + bne.n 2733a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -22051,15 +22048,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, #31] │ │ │ │ lsls r0, r7, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - ldrh r2, [r5, #0] │ │ │ │ + ldrh r2, [r3, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ strb r0, [r5, #29] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r4, [pc, #896] @ (273954 ) │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -22199,21 +22196,21 @@ │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r2, #26] │ │ │ │ lsls r0, r7, #1 │ │ │ │ asrs r0, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - strh r2, [r7, #54] @ 0x36 │ │ │ │ + strh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ strb r2, [r4, #24] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #40] @ 0x28 │ │ │ │ + strh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0027373c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -22379,47 +22376,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r4, #40] @ 0x28 │ │ │ │ + strh r0, [r2, #46] @ 0x2e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r5, #30 │ │ │ │ + lsrs r2, r3, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r3, #38] @ 0x26 │ │ │ │ + strh r0, [r1, #44] @ 0x2c │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002738f0 : │ │ │ │ ldr r3, [pc, #4] @ (2738f8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 273820 │ │ │ │ nop │ │ │ │ - strh r2, [r7, #36] @ 0x24 │ │ │ │ + strh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002738fc : │ │ │ │ ldr r3, [pc, #4] @ (273904 ) │ │ │ │ add r3, pc │ │ │ │ b.n 273820 │ │ │ │ nop │ │ │ │ - strh r6, [r6, #36] @ 0x24 │ │ │ │ + strh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r6, r1, #1 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (273920 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - cbz r6, 27396a │ │ │ │ + cbz r6, 273996 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -22435,17 +22432,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (27395c ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - strh r6, [r7, #34] @ 0x22 │ │ │ │ + strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r7, #34] @ 0x22 │ │ │ │ + strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00273960 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -22528,19 +22525,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - strh r6, [r4, #30] │ │ │ │ + strh r6, [r2, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r5, #124 @ 0x7c │ │ │ │ + cmp r6, #44 @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r1, #30] │ │ │ │ + strh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00273a4c : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -22619,15 +22616,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ lsls r0, r1, #2 │ │ │ │ - ldrb r6, [r7, #14] │ │ │ │ + ldrb r6, [r5, #17] │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 273be0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, #63 @ 0x3f │ │ │ │ @@ -23237,23 +23234,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2741b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r6, #70 @ 0x46 │ │ │ │ + movs r6, #246 @ 0xf6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r6, #18] │ │ │ │ + ldrb r2, [r4, #21] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r6, #50 @ 0x32 │ │ │ │ + movs r6, #226 @ 0xe2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r4, #18] │ │ │ │ + ldrb r0, [r2, #21] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r7, #18] │ │ │ │ + ldrb r0, [r5, #21] │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -23338,29 +23335,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 260d80 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - movs r5, #122 @ 0x7a │ │ │ │ + movs r6, #42 @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r4, #15] │ │ │ │ + ldrb r6, [r2, #18] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r5, #84 @ 0x54 │ │ │ │ + movs r6, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r1, #16] │ │ │ │ + ldrb r6, [r7, #18] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r4, [r7, #14] │ │ │ │ + ldrb r4, [r5, #17] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r5, #58 @ 0x3a │ │ │ │ + movs r5, #234 @ 0xea │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r6, #15] │ │ │ │ + ldrb r4, [r4, #18] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r4, #14] │ │ │ │ + ldrb r2, [r2, #17] │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -24326,61 +24323,61 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ ldr r4, [r7, #28] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - subs r4, r3, #1 │ │ │ │ + subs r4, r1, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r1, #19] │ │ │ │ + strb r2, [r7, #21] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r4, #19] │ │ │ │ + strb r2, [r2, #22] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r4, r0, #7 │ │ │ │ + subs r4, r6, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r0, #19] │ │ │ │ + strb r2, [r6, #21] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r5, #16] │ │ │ │ + strb r4, [r3, #19] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, r2, r3 │ │ │ │ + subs r6, r0, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r5, #7] │ │ │ │ + strb r0, [r3, #10] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r7, #4] │ │ │ │ + strb r6, [r5, #7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, r7, r2 │ │ │ │ + subs r6, r5, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r5, #7] │ │ │ │ + strb r4, [r3, #10] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r4, #4] │ │ │ │ + strb r6, [r2, #7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r2, r4, r2 │ │ │ │ + subs r2, r2, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r4, #7] │ │ │ │ + strb r4, [r2, #10] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r5, #5] │ │ │ │ + strb r0, [r3, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, r0, r2 │ │ │ │ + subs r4, r6, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r6, #3] │ │ │ │ + strb r0, [r4, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, r5, r1 │ │ │ │ + subs r6, r3, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r3, #3] │ │ │ │ + strb r2, [r1, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, r3, r1 │ │ │ │ + subs r4, r1, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r1, #3] │ │ │ │ + strb r0, [r7, #5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, r1, r1 │ │ │ │ + subs r0, r7, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r2, #4] │ │ │ │ + strb r2, [r0, #7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r5, #4] │ │ │ │ + strb r6, [r3, #7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 275894 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -25330,61 +25327,61 @@ │ │ │ │ nop │ │ │ │ ldrsh r4, [r2, r3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - asrs r0, r2, #13 │ │ │ │ + asrs r0, r0, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r7, #24] │ │ │ │ + ldr r6, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r2, #28] │ │ │ │ + ldr r6, [r0, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r7, #10 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + ldr r2, [r2, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r4, r4, #32 │ │ │ │ + asrs r4, r2, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r5, #108] @ 0x6c │ │ │ │ + str r6, [r3, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r1, #112] @ 0x70 │ │ │ │ + str r2, [r7, #120] @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r7, #30 │ │ │ │ + asrs r2, r5, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r1, #108] @ 0x6c │ │ │ │ + str r4, [r7, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r4, #96] @ 0x60 │ │ │ │ + str r2, [r2, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r4, #30 │ │ │ │ + asrs r0, r2, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r1, #108] @ 0x6c │ │ │ │ + str r6, [r7, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r1, #96] @ 0x60 │ │ │ │ + str r0, [r7, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r4, r0, #30 │ │ │ │ + asrs r4, r6, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r0, #108] @ 0x6c │ │ │ │ + str r6, [r6, #116] @ 0x74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r1, #100] @ 0x64 │ │ │ │ + str r2, [r7, #108] @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + asrs r6, r2, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r2, #92] @ 0x5c │ │ │ │ + str r2, [r0, #104] @ 0x68 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r2, #29 │ │ │ │ + asrs r0, r0, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r7, #88] @ 0x58 │ │ │ │ + str r4, [r5, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r7, #28 │ │ │ │ + lsrs r6, r5, #31 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r5, #88] @ 0x58 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 27645c │ │ │ │ @@ -26391,61 +26388,61 @@ │ │ │ │ blx 260d80 │ │ │ │ strh r2, [r1, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r3, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - lsls r2, r7, #29 │ │ │ │ + lsrs r2, r5, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r5, r7] │ │ │ │ + ldrsh r0, [r3, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsh r0, [r0, r0] │ │ │ │ + ldrsh r0, [r6, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r7, #26 │ │ │ │ + lsls r4, r5, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r5, r4] │ │ │ │ + ldrb r0, [r3, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r1, #24 │ │ │ │ + lsls r6, r7, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r1, r4] │ │ │ │ + ldrb r4, [r7, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r6, r1] │ │ │ │ + ldrb r6, [r4, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r7, #16 │ │ │ │ + lsls r4, r5, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r0, r4] │ │ │ │ + ldrh r6, [r6, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r4, r4] │ │ │ │ + ldrh r2, [r2, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r2, #15 │ │ │ │ + lsls r2, r0, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r4, r3] │ │ │ │ + ldrh r4, [r2, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r7, r0] │ │ │ │ + ldrh r2, [r5, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r7, #14 │ │ │ │ + lsls r2, r5, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r5, r3] │ │ │ │ + ldrh r0, [r3, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r4, r0] │ │ │ │ + ldrh r2, [r2, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r3, #14 │ │ │ │ + lsls r6, r1, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r4, r3] │ │ │ │ + ldrh r0, [r2, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r4, [r4, r1] │ │ │ │ + ldrh r4, [r2, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r0, #14 │ │ │ │ + lsls r6, r6, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r6, r7] │ │ │ │ + ldrh r2, [r4, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r6, #13 │ │ │ │ + lsls r4, r4, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r4, r7] │ │ │ │ + ldrh r0, [r2, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 276f70 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -27398,52 +27395,52 @@ │ │ │ │ nop │ │ │ │ ldr r0, [pc, #0] @ (276f74 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ mov sl, pc │ │ │ │ lsls r0, r7, #1 │ │ │ │ - stc2l 0, cr0, [r4], #-364 @ 0xfffffe94 │ │ │ │ - strh r2, [r2, r3] │ │ │ │ + ldc2 0, cr0, [r4, #-364] @ 0xfffffe94 │ │ │ │ + strh r2, [r0, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r5, r3] │ │ │ │ + strh r2, [r3, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xfbd0005b │ │ │ │ - strh r6, [r1, r3] │ │ │ │ + stc2 0, cr0, [r0], {91} @ 0x5b │ │ │ │ + strh r6, [r7, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r7, r0] │ │ │ │ + strh r0, [r5, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - vst4.16 {d16-d19}, [r6 :64], fp │ │ │ │ - str r0, [r2, r0] │ │ │ │ + ldr??.w r0, [r6, #91] @ 0x5b │ │ │ │ + str r0, [r0, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r5, r0] │ │ │ │ + str r4, [r3, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr.w r0, [ip, #91] @ 0x5b │ │ │ │ - ldr r7, [pc, #952] @ (277360 ) │ │ │ │ + vst1.8 @ instruction: 0xf98c005b │ │ │ │ + str r6, [r3, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [pc, #272] @ (2770bc ) │ │ │ │ + ldr r7, [pc, #976] @ (27737c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str.w r0, [r4, #91] @ 0x5b │ │ │ │ - ldr r7, [pc, #968] @ (27737c ) │ │ │ │ + ldr??.w r0, [r4, fp, lsl #1] │ │ │ │ + str r2, [r4, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [pc, #176] @ (277068 ) │ │ │ │ + ldr r7, [pc, #880] @ (277328 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh.w r0, [r8, #91] @ 0x5b │ │ │ │ - ldr r7, [pc, #936] @ (277368 ) │ │ │ │ + ldr??.w r0, [r8, fp, lsl #1] │ │ │ │ + str r2, [r3, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [pc, #440] @ (27717c ) │ │ │ │ + str r6, [r3, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb.w r0, [sl, #91] @ 0x5b │ │ │ │ - ldr r6, [pc, #984] @ (2773a4 ) │ │ │ │ + ldrsh.w r0, [sl, fp, lsl #1] │ │ │ │ + ldr r7, [pc, #664] @ (277264 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr??.w r0, [r4, fp, lsl #1] │ │ │ │ - ldr r6, [pc, #896] @ (277354 ) │ │ │ │ + vld4.16 {d0-d3}, [r4 :64], fp │ │ │ │ + ldr r7, [pc, #576] @ (277214 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str??.w r0, [r2, fp, lsl #1] │ │ │ │ - ldr r6, [pc, #824] @ (277314 ) │ │ │ │ + ldrsb.w r0, [r2, fp, lsl #1] │ │ │ │ + ldr r7, [pc, #504] @ (2771d4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 2770c4 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -27529,16 +27526,16 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf6ea005b │ │ │ │ - ldr r6, [pc, #272] @ (277204 ) │ │ │ │ + @ instruction: 0xf79a005b │ │ │ │ + ldr r6, [pc, #976] @ (2774c4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -29321,59 +29318,59 @@ │ │ │ │ ldr r1, [pc, #100] @ (27860c ) │ │ │ │ ldr r0, [pc, #104] @ (278610 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - strd r0, r0, [r8, #-364] @ 0x16c │ │ │ │ - subs r7, #180 @ 0xb4 │ │ │ │ + ldrd r0, r0, [r8, #364]! @ 0x16c │ │ │ │ + eors r4, r4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xe816005b │ │ │ │ - subs r7, #20 │ │ │ │ + @ instruction: 0xe8c6005b │ │ │ │ + subs r7, #196 @ 0xc4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, #126 @ 0x7e │ │ │ │ + subs r7, #46 @ 0x2e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 278b1c │ │ │ │ + b.n 278c7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #186 @ 0xba │ │ │ │ + subs r2, #106 @ 0x6a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r1, #16 │ │ │ │ + subs r1, #192 @ 0xc0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 278af0 │ │ │ │ + b.n 278c50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #206 @ 0xce │ │ │ │ + subs r2, #126 @ 0x7e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r1, #82 @ 0x52 │ │ │ │ + subs r2, #2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 278ad0 │ │ │ │ + b.n 278c30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #164 @ 0xa4 │ │ │ │ + subs r2, #84 @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, #222 @ 0xde │ │ │ │ + subs r1, #142 @ 0x8e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 278aa8 │ │ │ │ + b.n 278c08 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #200 @ 0xc8 │ │ │ │ + subs r1, #120 @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 278a88 │ │ │ │ + b.n 278be8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #18 │ │ │ │ + subs r1, #194 @ 0xc2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ + subs r1, #222 @ 0xde │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 278a68 │ │ │ │ + b.n 278bc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #158 @ 0x9e │ │ │ │ + subs r1, #78 @ 0x4e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 278a44 │ │ │ │ + b.n 278ba4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #138 @ 0x8a │ │ │ │ + subs r1, #58 @ 0x3a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, #162 @ 0xa2 │ │ │ │ + subs r1, #82 @ 0x52 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -29452,15 +29449,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -29481,15 +29478,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2788f6 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -30220,49 +30217,49 @@ │ │ │ │ nop │ │ │ │ movs r6, #176 @ 0xb0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #100 @ 0x64 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - bgt.n 278e9c │ │ │ │ + ble.n 278ffc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, #54 @ 0x36 │ │ │ │ + adds r4, #230 @ 0xe6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r3, #46 @ 0x2e │ │ │ │ + adds r3, #222 @ 0xde │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bgt.n 278fe8 │ │ │ │ + ble.n 278f48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + adds r3, #134 @ 0x86 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r2, #238 @ 0xee │ │ │ │ + adds r3, #158 @ 0x9e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bls.n 278e54 │ │ │ │ + bge.n 278fb4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #98 @ 0x62 │ │ │ │ + adds r1, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r0, #126 @ 0x7e │ │ │ │ + adds r1, #46 @ 0x2e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bls.n 278fa0 │ │ │ │ + bls.n 278f00 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r7, #164 @ 0xa4 │ │ │ │ + adds r0, #84 @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bls.n 278f48 │ │ │ │ + bls.n 278ea8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #74 @ 0x4a │ │ │ │ + adds r0, #250 @ 0xfa │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r7, #206 @ 0xce │ │ │ │ + adds r0, #126 @ 0x7e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bhi.n 278f14 │ │ │ │ + bls.n 278e74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r7, #84 @ 0x54 │ │ │ │ + adds r0, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bhi.n 278ef8 │ │ │ │ + bls.n 278e58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r7, #66 @ 0x42 │ │ │ │ + cmp r7, #242 @ 0xf2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2388] @ 2798b8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -30346,15 +30343,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -30375,15 +30372,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 279260 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -31143,41 +31140,41 @@ │ │ │ │ ... │ │ │ │ adds r0, r7, #5 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r7, r3 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - bcc.n 279900 │ │ │ │ + bcc.n 279860 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, #138 @ 0x8a │ │ │ │ + cmp r3, #58 @ 0x3a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r1, #130 @ 0x82 │ │ │ │ + cmp r2, #50 @ 0x32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcs.n 27983c │ │ │ │ + bcc.n 27999c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r1, #34 @ 0x22 │ │ │ │ + cmp r1, #210 @ 0xd2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ + cmp r1, #234 @ 0xea │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r7, {r3, r4, r5, r7} │ │ │ │ + beq.n 2799b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r6, #130 @ 0x82 │ │ │ │ + movs r7, #50 @ 0x32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r6, #158 @ 0x9e │ │ │ │ + movs r7, #78 @ 0x4e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r7!, {r1, r3, r4, r6} │ │ │ │ + beq.n 279900 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r5, #198 @ 0xc6 │ │ │ │ + movs r6, #118 @ 0x76 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r7!, {r1, r2, r5} │ │ │ │ + ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r6, #104 @ 0x68 │ │ │ │ + movs r7, #24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r5, #236 @ 0xec │ │ │ │ + movs r6, #156 @ 0x9c │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r3, [pc, #36] @ (279924 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (279928 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -31188,21 +31185,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (279930 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260d80 │ │ │ │ - ldmia r6, {r6, r7} │ │ │ │ + ldmia r7!, {r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r5, #44 @ 0x2c │ │ │ │ + movs r5, #220 @ 0xdc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r6!, {r1, r3, r5, r7} │ │ │ │ + ldmia r7!, {r1, r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r5, #22 │ │ │ │ + movs r5, #198 @ 0xc6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -31378,23 +31375,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (279b34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r4!, {r6, r7} │ │ │ │ + ldmia r5, {r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #44 @ 0x2c │ │ │ │ + movs r3, #220 @ 0xdc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #120 @ 0x78 │ │ │ │ + movs r4, #40 @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r3, #148 @ 0x94 │ │ │ │ + movs r4, #68 @ 0x44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 279bbe │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -31457,17 +31454,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ - ldmia r3!, {r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #74 @ 0x4a │ │ │ │ + movs r3, #250 @ 0xfa │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -31635,21 +31632,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 260d80 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldmia r2, {r1, r2, r5} │ │ │ │ + ldmia r2, {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #146 @ 0x92 │ │ │ │ + movs r1, #66 @ 0x42 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r3} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #122 @ 0x7a │ │ │ │ + movs r1, #42 @ 0x2a │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -31747,17 +31744,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ - ldmia r0!, {r2, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, r2, #5 │ │ │ │ + movs r0, #0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -31872,17 +31869,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ - stmia r7!, {r3, r7} │ │ │ │ + ldmia r0!, {r3, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r6, #7 │ │ │ │ + subs r4, r4, #2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -31968,17 +31965,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (27a13c ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 260d80 │ │ │ │ - stmia r6!, {r1, r3, r4, r7} │ │ │ │ + stmia r7!, {r1, r3, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r0, #4 │ │ │ │ + adds r6, r6, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -32208,19 +32205,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 27a2fe │ │ │ │ b.n 27a25e │ │ │ │ nop │ │ │ │ - stmia r4!, {r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r0, #1 │ │ │ │ + adds r2, r6, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, r3, r4 │ │ │ │ + subs r6, r1, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -32451,19 +32448,19 @@ │ │ │ │ bne.n 27a53a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 27a560 │ │ │ │ b.n 27a4dc │ │ │ │ - stmia r2!, {r1, r2, r4, r6} │ │ │ │ + stmia r3!, {r1, r2} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r4, r7 │ │ │ │ + subs r0, r2, r2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r4, r7, r2 │ │ │ │ + adds r4, r5, r5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -32736,19 +32733,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 27a848 │ │ │ │ b.n 27a786 │ │ │ │ - itee vs │ │ │ │ - lslvs r3, r3, #1 │ │ │ │ - asrvc r0, r7, #27 │ │ │ │ - lslvc r6, r1, #1 │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + stmia r0!, {r1, r2, r3, r4} │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + asrs r0, r5, #30 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + asrs r4, r0, #26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -32979,19 +32976,19 @@ │ │ │ │ bne.n 27aaaa │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 27aad0 │ │ │ │ b.n 27aa4c │ │ │ │ - pop {r1, r2, r5, r6, r7} │ │ │ │ + pop {r1, r2, r4, r7, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r6, #17 │ │ │ │ + asrs r0, r4, #20 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r4, r1, #13 │ │ │ │ + asrs r4, r7, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -33426,19 +33423,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 27aef8 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 27ad98 │ │ │ │ nop │ │ │ │ - cbnz r2, 27b0be │ │ │ │ + rev r2, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r2, #4 │ │ │ │ + asrs r4, r0, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r6, #31 │ │ │ │ + asrs r0, r4, #2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -33672,25 +33669,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (27b384 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260d80 │ │ │ │ - @ instruction: 0xb6ce │ │ │ │ + @ instruction: 0xb77e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r2, r3, r4, r7} │ │ │ │ + push {r2, r3, r6, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r4, #13 │ │ │ │ + lsrs r6, r2, #16 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r0, #14 │ │ │ │ + lsrs r2, r6, #16 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ + push {r1, r2, r3, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r1, #11 │ │ │ │ + lsrs r2, r7, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -33752,15 +33749,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 27b4de │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -34400,57 +34397,57 @@ │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ ... │ │ │ │ ldrsh.w r0, [sl, r7, lsl #3] │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7640077 │ │ │ │ - add r7, sp, #776 @ 0x308 │ │ │ │ + add sp, #456 @ 0x1c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r6, #24 │ │ │ │ + lsls r0, r4, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r1, #25 │ │ │ │ + lsls r0, r7, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r5, sp, #952 @ 0x3b8 │ │ │ │ + add r6, sp, #632 @ 0x278 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r3, #17 │ │ │ │ + lsls r2, r1, #20 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r5, sp, #640 @ 0x280 │ │ │ │ + add r6, sp, #320 @ 0x140 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r5, #17 │ │ │ │ + lsls r2, r3, #20 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r6, r0, #18 │ │ │ │ + lsls r6, r6, #20 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r5, sp, #232 @ 0xe8 │ │ │ │ + add r5, sp, #936 @ 0x3a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r7, #17 │ │ │ │ + lsls r4, r5, #20 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r0, #16 │ │ │ │ + lsls r0, r6, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r5, sp, #144 @ 0x90 │ │ │ │ + add r5, sp, #848 @ 0x350 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r1, #19 │ │ │ │ + lsls r2, r7, #21 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r2, r1, #14 │ │ │ │ + lsls r2, r7, #16 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r5, sp, #8 │ │ │ │ + add r5, sp, #712 @ 0x2c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r5, #13 │ │ │ │ + lsls r6, r3, #16 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (27bb38 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (27bb3c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260d80 │ │ │ │ - add r4, sp, #600 @ 0x258 │ │ │ │ + add r5, sp, #280 @ 0x118 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r0, #12 │ │ │ │ + lsls r2, r6, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2116] @ 27c398 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -34517,15 +34514,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 27bcd6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -35203,33 +35200,33 @@ │ │ │ │ movs r1, #8 │ │ │ │ b.n 27c132 │ │ │ │ ... │ │ │ │ @ instruction: 0xf1860077 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.s16 q8, q4, │ │ │ │ - add r7, pc, #224 @ (adr r7, 27c488 ) │ │ │ │ + add r7, pc, #928 @ (adr r7, 27c748 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stc2 0, cr0, [r6, #308]! @ 0x134 │ │ │ │ - ldc2 0, cr0, [lr, #308]! @ 0x134 │ │ │ │ - add r5, pc, #248 @ (adr r5, 27c4ac ) │ │ │ │ + cdp2 0, 5, cr0, cr6, cr13, {2} │ │ │ │ + cdp2 0, 6, cr0, cr14, cr13, {2} │ │ │ │ + add r5, pc, #952 @ (adr r5, 27c76c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xfbaa004d │ │ │ │ - add r4, pc, #824 @ (adr r4, 27c6f4 ) │ │ │ │ + mrrc2 0, 4, r0, sl, cr13 │ │ │ │ + add r5, pc, #504 @ (adr r5, 27c5b4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xfb98004d │ │ │ │ - @ instruction: 0xfbb4004d │ │ │ │ - add r4, pc, #400 @ (adr r4, 27c558 ) │ │ │ │ + mcrr2 0, 4, r0, r8, cr13 │ │ │ │ + stc2l 0, cr0, [r4], #-308 @ 0xfffffecc │ │ │ │ + add r5, pc, #80 @ (adr r5, 27c418 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xfba6004d │ │ │ │ - @ instruction: 0xfb2a004d │ │ │ │ - add r4, pc, #312 @ (adr r4, 27c50c ) │ │ │ │ + mrrc2 0, 4, r0, r6, cr13 │ │ │ │ + @ instruction: 0xfbda004d │ │ │ │ + add r4, pc, #1016 @ (adr r4, 27c7cc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xfbf4004d │ │ │ │ - @ instruction: 0xfab4004d │ │ │ │ + stc2 0, cr0, [r4], #308 @ 0x134 │ │ │ │ + @ instruction: 0xfb64004d │ │ │ │ ldr r3, [pc, #36] @ (27c404 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (27c408 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ @@ -35239,20 +35236,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (27c410 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260d80 │ │ │ │ - add r3, pc, #896 @ (adr r3, 27c788 ) │ │ │ │ + add r4, pc, #576 @ (adr r4, 27c648 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xfa4c004d │ │ │ │ - add r3, pc, #808 @ (adr r3, 27c738 ) │ │ │ │ + @ instruction: 0xfafc004d │ │ │ │ + add r4, pc, #488 @ (adr r4, 27c5f8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xfa36004d │ │ │ │ + @ instruction: 0xfae6004d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (27c7d0 ) │ │ │ │ ldr r3, [pc, #936] @ (27c7d4 ) │ │ │ │ @@ -35313,31 +35310,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -35581,25 +35578,25 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ ldmia.w r8!, {r0, r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #200 @ (adr r3, 27c8a4 ) │ │ │ │ + add r3, pc, #904 @ (adr r3, 27cb64 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ b.n 27c588 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - add r0, pc, #320 @ (adr r0, 27c924 ) │ │ │ │ + add r1, pc, #0 @ (adr r1, 27c7e4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf71a004d │ │ │ │ - @ instruction: 0xf736004d │ │ │ │ - add r0, pc, #0 @ (adr r0, 27c7f0 ) │ │ │ │ + @ instruction: 0xf7ca004d │ │ │ │ + @ instruction: 0xf7e6004d │ │ │ │ + add r0, pc, #704 @ (adr r0, 27cab0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf66c004d │ │ │ │ + @ instruction: 0xf71c004d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (27c820 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #28] @ 27c824 │ │ │ │ @@ -35608,18 +35605,18 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 260d80 │ │ │ │ - ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ + add r0, pc, #408 @ (adr r0, 27c9bc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf6f8004d │ │ │ │ - @ instruction: 0xf67c004d │ │ │ │ + @ instruction: 0xf7a8004d │ │ │ │ + @ instruction: 0xf72c004d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 27c842 │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ ubfx ip, ip, #4, #1 │ │ │ │ @@ -36096,21 +36093,21 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 27cc7c │ │ │ │ b.n 27cb76 │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movt r0, #16461 @ 0x404d │ │ │ │ - sub.w r0, r0, #77 @ 0x4d │ │ │ │ - ldr r2, [sp, #592] @ 0x250 │ │ │ │ + @ instruction: 0xf374004d │ │ │ │ + @ instruction: 0xf250004d │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf1f0004d │ │ │ │ + subw r0, r0, #77 @ 0x4d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 27d9ec │ │ │ │ ldr.w r1, [pc, #3176] @ 27d9f0 │ │ │ │ @@ -37187,25 +37184,25 @@ │ │ │ │ b.n 27d368 │ │ │ │ svc 90 @ 0x5a │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 27da40 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - str r7, [sp, #656] @ 0x290 │ │ │ │ + ldr r0, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r5, [sp, #536] @ 0x218 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r5, [sp, #456] @ 0x1c8 │ │ │ │ + str r6, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [sp, #272] @ 0x110 │ │ │ │ + str r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #848] @ 0x350 │ │ │ │ + str r1, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #352] @ 0x160 │ │ │ │ + str r1, [sp, #32] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 27e2b8 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 27da2a │ │ │ │ @@ -38304,77 +38301,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (27e710 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260d80 │ │ │ │ - ldrh r2, [r2, #44] @ 0x2c │ │ │ │ + ldrh r2, [r0, #50] @ 0x32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r3, #36] @ 0x24 │ │ │ │ + ldrh r0, [r1, #42] @ 0x2a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 27ecac │ │ │ │ + b.n 27ee0c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 27ece0 │ │ │ │ + b.n 27ee40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r0, #42] @ 0x2a │ │ │ │ + strh r6, [r6, #46] @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bgt.n 27e6cc │ │ │ │ + bgt.n 27e62c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 27e708 │ │ │ │ + bgt.n 27e668 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r4, #22] │ │ │ │ + strh r2, [r2, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bge.n 27e734 │ │ │ │ + bge.n 27e694 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r3, #16] │ │ │ │ + strh r2, [r1, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bls.n 27e750 │ │ │ │ + bls.n 27e6b0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bhi.n 27e5c8 │ │ │ │ + bls.n 27e728 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r0, #16] │ │ │ │ + strh r0, [r6, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bls.n 27e6f0 │ │ │ │ + bls.n 27e650 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bhi.n 27e7a0 │ │ │ │ + bls.n 27e700 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r5, #14] │ │ │ │ + strh r0, [r3, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 27e6a4 │ │ │ │ + bls.n 27e604 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bhi.n 27e77c │ │ │ │ + bls.n 27e6dc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r5, #12] │ │ │ │ + strh r2, [r3, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 27e6bc │ │ │ │ + bls.n 27e61c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bhi.n 27e7c8 │ │ │ │ + bls.n 27e728 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r2, #12] │ │ │ │ + strh r2, [r0, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 27e6cc │ │ │ │ + bls.n 27e62c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r7, #10] │ │ │ │ + strh r4, [r5, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n 27e6c8 │ │ │ │ + bhi.n 27e628 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r4, #10] │ │ │ │ + strh r6, [r2, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n 27e6a8 │ │ │ │ + bhi.n 27e608 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 27e6dc │ │ │ │ + bhi.n 27e63c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r2, #10] │ │ │ │ + strh r0, [r0, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n 27e684 │ │ │ │ + bhi.n 27e7e4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r7, #8] │ │ │ │ + strh r2, [r5, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n 27e660 │ │ │ │ + bhi.n 27e7c0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 27e72e │ │ │ │ @@ -38725,19 +38722,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (27eb24 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 260d80 │ │ │ │ - ldrb r4, [r6, #20] │ │ │ │ + ldrb r4, [r4, #23] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r6, #18] │ │ │ │ + ldrb r6, [r4, #21] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bmi.n 27eb4c │ │ │ │ + bmi.n 27eaac │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -39022,19 +39019,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (27ee90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #5] │ │ │ │ + ldrb r2, [r7, #7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - beq.n 27eeb8 │ │ │ │ + beq.n 27ee18 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - beq.n 27eef4 │ │ │ │ + beq.n 27ee54 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 27eece │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -39098,17 +39095,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 260d80 │ │ │ │ bl 27c7f4 │ │ │ │ - ldrb r6, [r1, #2] │ │ │ │ + ldrb r6, [r7, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r3, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -39240,17 +39237,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (27f0a8 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 260d80 │ │ │ │ - strb r4, [r5, #28] │ │ │ │ + strb r4, [r3, #31] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r5!, {r3, r4, r7} │ │ │ │ + ldmia r6, {r3, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -39439,21 +39436,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (27f2d0 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 260d80 │ │ │ │ - strb r6, [r0, #22] │ │ │ │ + strb r6, [r6, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r6, [r1, #20] │ │ │ │ + strb r6, [r7, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r3, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -39568,21 +39565,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 27f412 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -39613,15 +39610,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 27f498 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -39630,21 +39627,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -39738,24 +39735,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 27f60e │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -39822,22 +39819,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -40220,15 +40217,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 260d80 │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 27f80c │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 27fc8a │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -40363,19 +40360,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 27f9d2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 27f9e8 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ - ldr r4, [r6, #68] @ 0x44 │ │ │ │ + ldr r4, [r4, #80] @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ add sp, #504 @ 0x1f8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -40719,21 +40716,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (2800e4 ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 260d80 │ │ │ │ - str r2, [r2, #112] @ 0x70 │ │ │ │ + str r2, [r0, #124] @ 0x7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, pc} │ │ │ │ + bkpt 0x002e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r7, #108] @ 0x6c │ │ │ │ + str r2, [r5, #120] @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r1, r2, r5, r6, pc} │ │ │ │ + bkpt 0x0016 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -40831,17 +40828,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (2801f8 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 260d80 │ │ │ │ - str r6, [r3, #92] @ 0x5c │ │ │ │ + str r6, [r1, #104] @ 0x68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r1, r3, r6} │ │ │ │ + pop {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -40932,17 +40929,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (2802f8 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 260d80 │ │ │ │ - str r6, [r3, #76] @ 0x4c │ │ │ │ + str r6, [r1, #88] @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r2, 28034e │ │ │ │ + cbnz r2, 28037a │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -41134,21 +41131,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 260d80 │ │ │ │ add r1, sp, #776 @ 0x308 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #72] @ 0x48 │ │ │ │ + str r0, [r7, #80] @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r0, sp, #736 @ 0x2e0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - rev r2, r2 │ │ │ │ + revsh r2, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -41323,21 +41320,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 260d80 │ │ │ │ add r7, pc, #544 @ (adr r7, 280940 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #36] @ 0x24 │ │ │ │ + str r6, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r6, pc, #320 @ (adr r6, 28086c ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - str r6, [r6, #8] │ │ │ │ + str r6, [r4, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb812 │ │ │ │ + @ instruction: 0xb8c2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -41962,23 +41959,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (280e3c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 260d80 │ │ │ │ - ldr r2, [r7, r6] │ │ │ │ + ldrh r2, [r5, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add sp, #160 @ 0xa0 │ │ │ │ + sub sp, #352 @ 0x160 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add sp, #256 @ 0x100 │ │ │ │ + sub sp, #448 @ 0x1c0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r4, r6] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add sp, #64 @ 0x40 │ │ │ │ + sub sp, #256 @ 0x100 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (280f88 ) │ │ │ │ @@ -42103,27 +42100,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ ldr r6, [sp, #568] @ 0x238 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, r5] │ │ │ │ + ldr r2, [r6, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldr r6, [r5, r3] │ │ │ │ + ldr r6, [r3, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + ldr r2, [r2, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r1, r2] │ │ │ │ + ldr r4, [r7, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r1, r1] │ │ │ │ + ldr r4, [r7, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, sp, #672 @ 0x2a0 │ │ │ │ + add sp, #352 @ 0x160 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -42216,19 +42213,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldrsb r0, [r5, r7] │ │ │ │ + ldr r0, [r3, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r6, [r1, r4] │ │ │ │ + ldrsb r6, [r7, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, sp, #488 @ 0x1e8 │ │ │ │ + add r6, sp, #168 @ 0xa8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -42325,23 +42322,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (281200 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r7, r7] │ │ │ │ + ldrsb r4, [r5, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ + add r5, sp, #96 @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r2, [r4, r7] │ │ │ │ + ldrsb r2, [r2, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, sp, #688 @ 0x2b0 │ │ │ │ + add r5, sp, #368 @ 0x170 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #800 @ 0x320 │ │ │ │ + add r5, sp, #480 @ 0x1e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -42488,23 +42485,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ - strb r2, [r4, r1] │ │ │ │ + strb r2, [r2, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ + add r3, sp, #880 @ 0x370 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #288 @ 0x120 │ │ │ │ + add r3, sp, #992 @ 0x3e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r6, [r1, r1] │ │ │ │ + strb r6, [r7, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, sp, #744 @ 0x2e8 │ │ │ │ + add r3, sp, #424 @ 0x1a8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -42657,37 +42654,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (281558 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r6, r3] │ │ │ │ + strh r4, [r4, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #968 @ 0x3c8 │ │ │ │ + add r2, sp, #648 @ 0x288 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #368 @ 0x170 │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r3, r3] │ │ │ │ + strh r2, [r1, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #944 @ 0x3b0 │ │ │ │ + add r2, sp, #624 @ 0x270 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #264 @ 0x108 │ │ │ │ + add r1, sp, #968 @ 0x3c8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r7, r2] │ │ │ │ + strh r4, [r5, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #936 @ 0x3a8 │ │ │ │ + add r2, sp, #616 @ 0x268 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #152 @ 0x98 │ │ │ │ + add r1, sp, #856 @ 0x358 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r4, r2] │ │ │ │ + strh r6, [r2, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #448 @ 0x1c0 │ │ │ │ + add r2, sp, #128 @ 0x80 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #560 @ 0x230 │ │ │ │ + add r2, sp, #240 @ 0xf0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -42869,21 +42866,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ - str r6, [r4, r3] │ │ │ │ + str r6, [r2, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r7, pc, #328 @ (adr r7, 2818b0 ) │ │ │ │ + add r0, sp, #8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r6, r1] │ │ │ │ + str r4, [r4, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, pc, #896 @ (adr r6, 281af0 ) │ │ │ │ + add r7, pc, #576 @ (adr r7, 2819b0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -42962,15 +42959,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r5, [sp, #352] @ 0x160 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, r0] │ │ │ │ + str r0, [r3, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [sp, #736] @ 0x2e0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -43051,15 +43048,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #400] @ 0x190 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #208] @ (281a24 ) │ │ │ │ + ldr r7, [pc, #912] @ (281ce4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #784] @ 0x310 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -43138,15 +43135,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #256] @ (281b44 ) │ │ │ │ + ldr r6, [pc, #960] @ (281e04 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r2, [sp, #832] @ 0x340 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -43229,15 +43226,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ str r2, [sp, #512] @ 0x200 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #312] @ (281c74 ) │ │ │ │ + ldr r5, [pc, #1016] @ (281f34 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r1, [sp, #856] @ 0x358 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -43440,36 +43437,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -43522,15 +43519,15 @@ │ │ │ │ b.n 281c54 │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 281c54 │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -43666,23 +43663,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (282038 ) │ │ │ │ ldr r0, [pc, #28] @ (28203c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - @ instruction: 0x47be │ │ │ │ + ldr r0, [pc, #440] @ (2821e8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [sp, #168] @ 0xa8 │ │ │ │ + ldr r6, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - blxns r4 │ │ │ │ + ldr r0, [pc, #336] @ (282188 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [sp, #552] @ 0x228 │ │ │ │ + ldr r7, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (282348 ) │ │ │ │ @@ -43754,22 +43751,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28211e │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -43797,28 +43794,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28219c │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -43975,23 +43972,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28239e │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -44020,15 +44017,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 282522 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 28251c │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -44037,15 +44034,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -44253,29 +44250,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (2826c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - tst r2, r0 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [sp, #784] @ 0x310 │ │ │ │ + ldr r2, [sp, #464] @ 0x1d0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ strh r6, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5 │ │ │ │ + rors r2, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r7, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r0, [sp, #656] @ 0x290 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -44317,15 +44314,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -44346,15 +44343,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 28282e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -44491,25 +44488,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (282940 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #194 @ 0xc2 │ │ │ │ + subs r7, #114 @ 0x72 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [sp, #192] @ 0xc0 │ │ │ │ + str r6, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #160] @ 0xa0 │ │ │ │ + str r5, [sp, #864] @ 0x360 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, #166 @ 0xa6 │ │ │ │ + subs r7, #86 @ 0x56 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r5, [sp, #448] @ 0x1c0 │ │ │ │ + str r6, [sp, #128] @ 0x80 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #560] @ 0x230 │ │ │ │ + str r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (282acc ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -44543,15 +44540,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -44659,27 +44656,27 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ strh r2, [r1, #28] │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #22] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - subs r5, #124 @ 0x7c │ │ │ │ + subs r6, #44 @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r5, [sp, #136] @ 0x88 │ │ │ │ + str r5, [sp, #840] @ 0x348 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r3, [sp, #904] @ 0x388 │ │ │ │ + str r4, [sp, #584] @ 0x248 │ │ │ │ lsls r5, r1, #1 │ │ │ │ strh r2, [r1, #18] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - subs r5, #4 │ │ │ │ + subs r5, #180 @ 0xb4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r3, [sp, #824] @ 0x338 │ │ │ │ + str r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r3, [sp, #936] @ 0x3a8 │ │ │ │ + str r4, [sp, #616] @ 0x268 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 2830ec │ │ │ │ @@ -44739,15 +44736,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 282bf2 │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -45207,41 +45204,41 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ strh r4, [r2, #14] │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #0] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - adds r7, #182 @ 0xb6 │ │ │ │ + subs r0, #102 @ 0x66 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r2, #62] @ 0x3e │ │ │ │ + str r0, [sp, #512] @ 0x200 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r3, #48] @ 0x30 │ │ │ │ + ldrh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #134 @ 0x86 │ │ │ │ + subs r0, #54 @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r2, #50] @ 0x32 │ │ │ │ + ldrh r0, [r0, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r5, #50] @ 0x32 │ │ │ │ + ldrh r4, [r3, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #64 @ 0x40 │ │ │ │ + adds r7, #240 @ 0xf0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r5, #44] @ 0x2c │ │ │ │ + ldrh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #2 │ │ │ │ + adds r7, #178 @ 0xb2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r5, #52] @ 0x34 │ │ │ │ + ldrh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r5, #42] @ 0x2a │ │ │ │ + ldrh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r6, #230 @ 0xe6 │ │ │ │ + adds r7, #150 @ 0x96 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r2, #42] @ 0x2a │ │ │ │ + ldrh r4, [r0, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r3, #54] @ 0x36 │ │ │ │ + ldrh r2, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00283130 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -45271,19 +45268,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (283194 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, #70 @ 0x46 │ │ │ │ + adds r6, #246 @ 0xf6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r2, #40] @ 0x28 │ │ │ │ + ldrh r0, [r0, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r5, #40] @ 0x28 │ │ │ │ + ldrh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00283198 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -45749,19 +45746,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2835f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r1, #236 @ 0xec │ │ │ │ + adds r2, #156 @ 0x9c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r6, #4] │ │ │ │ + ldrh r6, [r4, #10] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r3, #16] │ │ │ │ + ldrh r4, [r1, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002835f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -46401,15 +46398,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ strb r0, [r3, #3] │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #166 @ 0xa6 │ │ │ │ + cmp r4, #86 @ 0x56 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r2, [r0, #1] │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00283cd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -46485,15 +46482,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r6, #124] @ 0x7c │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #194 @ 0xc2 │ │ │ │ + cmp r3, #114 @ 0x72 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [r4, #116] @ 0x74 │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00283db4 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 2764c8 │ │ │ │ @@ -46785,15 +46782,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 284140 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -47441,57 +47438,57 @@ │ │ │ │ ... │ │ │ │ ldr r6, [r2, #76] @ 0x4c │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, #44] @ 0x2c │ │ │ │ lsls r7, r6, #1 │ │ │ │ - movs r3, #76 @ 0x4c │ │ │ │ + movs r3, #252 @ 0xfc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r7, #6] │ │ │ │ + ldrb r2, [r5, #9] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r2, #7] │ │ │ │ + ldrb r2, [r0, #10] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r1, #116 @ 0x74 │ │ │ │ + movs r2, #36 @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r4, #31] │ │ │ │ + ldrb r0, [r2, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r1, #40 @ 0x28 │ │ │ │ + movs r1, #216 @ 0xd8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r6, #31] │ │ │ │ + ldrb r2, [r4, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r1, #0] │ │ │ │ + ldrb r6, [r7, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r0, #194 @ 0xc2 │ │ │ │ + movs r1, #114 @ 0x72 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r0, #0] │ │ │ │ + ldrb r4, [r6, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r0, [r1, #30] │ │ │ │ + ldrb r0, [r7, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r0, #172 @ 0xac │ │ │ │ + movs r1, #92 @ 0x5c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r2, #1] │ │ │ │ + ldrb r2, [r0, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r2, [r2, #28] │ │ │ │ + strb r2, [r0, #31] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r0, #138 @ 0x8a │ │ │ │ + movs r1, #58 @ 0x3a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r6, #27] │ │ │ │ + strb r6, [r4, #30] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2847b0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2847b4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260d80 │ │ │ │ - movs r0, #30 │ │ │ │ + movs r0, #206 @ 0xce │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r1, #26] │ │ │ │ + strb r2, [r7, #28] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002847b8 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 284894 │ │ │ │ @@ -47780,15 +47777,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, #5 │ │ │ │ + subs r6, r4, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r3, #32] │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00284b00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -47854,15 +47851,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 284c56 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -48504,57 +48501,57 @@ │ │ │ │ ... │ │ │ │ str r2, [r0, #28] │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r2, [r5, r7] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - adds r6, r1, r1 │ │ │ │ + adds r6, r7, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r7, #104] @ 0x68 │ │ │ │ + ldr r4, [r5, #116] @ 0x74 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r2, #108] @ 0x6c │ │ │ │ + ldr r4, [r0, #120] @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r6, #25 │ │ │ │ + asrs r6, r4, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r4, #76] @ 0x4c │ │ │ │ + ldr r2, [r2, #88] @ 0x58 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r0, r5, #24 │ │ │ │ + asrs r0, r3, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r6, #76] @ 0x4c │ │ │ │ + ldr r2, [r4, #88] @ 0x58 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [r1, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #88] @ 0x58 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r0, #23 │ │ │ │ + asrs r2, r6, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r0, #80] @ 0x50 │ │ │ │ + ldr r4, [r6, #88] @ 0x58 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [r1, #72] @ 0x48 │ │ │ │ + ldr r0, [r7, #80] @ 0x50 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r4, r5, #22 │ │ │ │ + asrs r4, r3, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r2, #84] @ 0x54 │ │ │ │ + ldr r2, [r0, #96] @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [r2, #64] @ 0x40 │ │ │ │ + ldr r2, [r0, #76] @ 0x4c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r1, #22 │ │ │ │ + asrs r2, r7, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r6, #60] @ 0x3c │ │ │ │ + ldr r6, [r4, #72] @ 0x48 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2852b0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2852b4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260d80 │ │ │ │ - asrs r6, r3, #20 │ │ │ │ + asrs r6, r1, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r1, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #64] @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002852b8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -48666,35 +48663,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -49660,23 +49657,23 @@ │ │ │ │ nop │ │ │ │ ldrh r6, [r1, r0] │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r0, r1] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - lsrs r6, r3, #9 │ │ │ │ + lsrs r6, r1, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r1, #12] │ │ │ │ + str r2, [r7, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r6, r7, #6 │ │ │ │ + lsrs r6, r5, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r1, #8] │ │ │ │ + str r0, [r7, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r4, #8] │ │ │ │ + str r4, [r2, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ orr.w r6, r2, lr │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #16] │ │ │ │ orr.w ip, r2, r8 │ │ │ │ @@ -49768,39 +49765,39 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ - lsls r2, r7, #31 │ │ │ │ + lsrs r2, r5, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r0, [r4, r6] │ │ │ │ + str r0, [r2, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsh r0, [r4, r1] │ │ │ │ + ldrsh r0, [r2, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r2, #31 │ │ │ │ + lsrs r0, r0, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r2, [r2, r4] │ │ │ │ + ldrsh r2, [r0, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsh r6, [r2, r2] │ │ │ │ + ldrsh r6, [r0, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r7, #30 │ │ │ │ + lsrs r0, r5, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r4, [r4, r0] │ │ │ │ + ldrsh r4, [r2, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r4, #30 │ │ │ │ + lsrs r2, r2, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r0, [r2, r0] │ │ │ │ + ldrsh r0, [r0, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsh r0, [r5, r0] │ │ │ │ + ldrsh r0, [r3, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r1, #30 │ │ │ │ + lsrs r6, r7, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r7, r7] │ │ │ │ + ldrsh r2, [r5, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00286078 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -49927,35 +49924,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -50889,37 +50886,38 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 2867bc │ │ │ │ ldr r4, [pc, #336] @ (286e58 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #16 │ │ │ │ + lsls r0, r3, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r1, [pc, #104] @ (286d7c ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - lsls r0, r1, #15 │ │ │ │ + lsls r0, r7, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r3, #11 │ │ │ │ + lsls r0, r1, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r7, r1] │ │ │ │ + ldrh r6, [r5, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [r7, r4] │ │ │ │ + ldr r6, [r5, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r4, #9 │ │ │ │ + lsls r4, r2, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, r0 │ │ │ │ + lsls r0, r6, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vshr.u8 q0, q5, #8 │ │ │ │ - mrc2 0, 0, r0, cr2, cr10, {2} │ │ │ │ - stc2 0, cr0, [r6], #-360 @ 0xfffffe98 │ │ │ │ - @ instruction: 0xfb3c005a │ │ │ │ - str r2, [r5, r6] │ │ │ │ + movs r0, r7 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + mcr2 0, 6, r0, cr2, cr10, {2} │ │ │ │ + ldc2l 0, cr0, [r6], {90} @ 0x5a │ │ │ │ + @ instruction: 0xfbec005a │ │ │ │ + strh r2, [r3, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r0, r7] │ │ │ │ + strh r2, [r6, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ mvns r6, r6 │ │ │ │ rsb r0, r2, #32 │ │ │ │ mvns r1, r5 │ │ │ │ mov r8, r3 │ │ │ │ lsl.w r0, r6, r0 │ │ │ │ movs r7, #1 │ │ │ │ @@ -51507,43 +51505,43 @@ │ │ │ │ ldr r1, [pc, #80] @ (287414 ) │ │ │ │ ldr r0, [pc, #84] @ (287418 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf7bc005a │ │ │ │ - ldr r6, [pc, #536] @ (2875f0 ) │ │ │ │ + str??.w r0, [ip, sl, lsl #1] │ │ │ │ + ldr r7, [pc, #216] @ (2874b0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [pc, #648] @ (287664 ) │ │ │ │ + ldr r7, [pc, #328] @ (287524 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf59a005a │ │ │ │ - ldr r4, [pc, #984] @ (2877bc ) │ │ │ │ + movw r0, #43098 @ 0xa85a │ │ │ │ + ldr r5, [pc, #664] @ (28767c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf4a0005a │ │ │ │ - ldr r3, [pc, #904] @ (287774 ) │ │ │ │ + adcs.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ + ldr r4, [pc, #584] @ (287634 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r3, [pc, #408] @ (287588 ) │ │ │ │ + ldr r4, [pc, #88] @ (287448 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - orrs.w r0, r6, #14286848 @ 0xda0000 │ │ │ │ - ldr r3, [pc, #712] @ (2876c0 ) │ │ │ │ + add.w r0, r6, #14286848 @ 0xda0000 │ │ │ │ + ldr r4, [pc, #392] @ (287580 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bics.w r0, lr, #14286848 @ 0xda0000 │ │ │ │ - ldr r2, [pc, #680] @ (2876a8 ) │ │ │ │ + @ instruction: 0xf4ee005a │ │ │ │ + ldr r3, [pc, #360] @ (287568 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bic.w r0, ip, #14286848 @ 0xda0000 │ │ │ │ - ldr r2, [pc, #608] @ (287668 ) │ │ │ │ + @ instruction: 0xf4dc005a │ │ │ │ + ldr r3, [pc, #288] @ (287528 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ands.w r0, r6, #14286848 @ 0xda0000 │ │ │ │ - ldr r2, [pc, #520] @ (287618 ) │ │ │ │ + @ instruction: 0xf4c6005a │ │ │ │ + ldr r3, [pc, #200] @ (2874d8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - and.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ - ldr r2, [pc, #440] @ (2875d0 ) │ │ │ │ + @ instruction: 0xf4b0005a │ │ │ │ + ldr r3, [pc, #120] @ (287490 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [pc, #536] @ (287634 ) │ │ │ │ + ldr r3, [pc, #216] @ (2874f4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0028741c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -51659,15 +51657,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2875b2 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -52618,26 +52616,26 @@ │ │ │ │ b.w 28766c │ │ │ │ subs r0, #172 @ 0xac │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #206 @ 0xce │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrd r0, r0, [ip, #360] @ 0x168 │ │ │ │ - eors r0, r1 │ │ │ │ + eor.w r0, ip, sl, lsr #1 │ │ │ │ + lsrs r0, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xe98e005a │ │ │ │ - sbcs r0, r5 │ │ │ │ + bics.w r0, lr, sl, lsr #1 │ │ │ │ + negs r0, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r7, #246 @ 0xf6 │ │ │ │ + lsls r6, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strd r0, r0, [sl, #-360]! @ 0x168 │ │ │ │ - ands r4, r6 │ │ │ │ + ands.w r0, sl, sl, lsr #1 │ │ │ │ + lsrs r4, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - eors r0, r2 │ │ │ │ + asrs r0, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 28840c │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 2883a4 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -53060,45 +53058,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (28854c ) │ │ │ │ ldr r0, [pc, #72] @ (288550 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - b.n 288b94 │ │ │ │ + b.n 288cf4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, #228 @ 0xe4 │ │ │ │ + subs r3, #148 @ 0x94 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r1, #166 @ 0xa6 │ │ │ │ + subs r2, #86 @ 0x56 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 288b70 │ │ │ │ + b.n 288cd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + subs r2, #66 @ 0x42 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 288b28 │ │ │ │ + b.n 288c88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, #64 @ 0x40 │ │ │ │ + subs r2, #240 @ 0xf0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r1, #196 @ 0xc4 │ │ │ │ + subs r2, #116 @ 0x74 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 288b04 │ │ │ │ + b.n 288c64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #82 @ 0x52 │ │ │ │ + subs r2, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 288ae4 │ │ │ │ + b.n 288c44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #64 @ 0x40 │ │ │ │ + subs r1, #240 @ 0xf0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r1, #88 @ 0x58 │ │ │ │ + subs r2, #8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 288ac8 │ │ │ │ + b.n 288c28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r1, #44 @ 0x2c │ │ │ │ + subs r1, #220 @ 0xdc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, #178 @ 0xb2 │ │ │ │ + subs r3, #98 @ 0x62 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00288554 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -53235,15 +53233,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 28871e │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -54189,29 +54187,29 @@ │ │ │ │ nop │ │ │ │ movs r7, #64 @ 0x40 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #94 @ 0x5e │ │ │ │ lsls r7, r6, #1 │ │ │ │ - bhi.n 289098 │ │ │ │ + bls.n 2891f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r6, #236 @ 0xec │ │ │ │ + cmp r7, #156 @ 0x9c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bhi.n 289204 │ │ │ │ + bhi.n 289164 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #76 @ 0x4c │ │ │ │ + adds r0, #252 @ 0xfc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r6, #154 @ 0x9a │ │ │ │ + cmp r7, #74 @ 0x4a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bhi.n 2891c8 │ │ │ │ + bhi.n 289128 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r6, #216 @ 0xd8 │ │ │ │ + cmp r7, #136 @ 0x88 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r6, #244 @ 0xf4 │ │ │ │ + cmp r7, #164 @ 0xa4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 289576 │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 28950e │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -54636,45 +54634,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2896b4 ) │ │ │ │ ldr r0, [pc, #72] @ (2896b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - bne.n 28962c │ │ │ │ + bcs.n 28958c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r1, #124 @ 0x7c │ │ │ │ + cmp r2, #44 @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, #62 @ 0x3e │ │ │ │ + cmp r0, #238 @ 0xee │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 289608 │ │ │ │ + bcs.n 289768 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r0, #42 @ 0x2a │ │ │ │ + cmp r0, #218 @ 0xda │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 2895c0 │ │ │ │ + bcs.n 289720 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r0, #216 @ 0xd8 │ │ │ │ + cmp r1, #136 @ 0x88 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, #92 @ 0x5c │ │ │ │ + cmp r1, #12 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 28979c │ │ │ │ + bcs.n 2896fc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r7, #234 @ 0xea │ │ │ │ + cmp r0, #154 @ 0x9a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 28977c │ │ │ │ + bcs.n 2896dc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r7, #216 @ 0xd8 │ │ │ │ + cmp r0, #136 @ 0x88 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r7, #240 @ 0xf0 │ │ │ │ + cmp r0, #160 @ 0xa0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 289760 │ │ │ │ + bcs.n 2896c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r7, #196 @ 0xc4 │ │ │ │ + cmp r0, #116 @ 0x74 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r1, #74 @ 0x4a │ │ │ │ + cmp r1, #250 @ 0xfa │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002896bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -54797,15 +54795,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 289876 │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -55777,29 +55775,29 @@ │ │ │ │ b.n 28a18e │ │ │ │ asrs r2, r1, #24 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r0, #8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r4, #5 │ │ │ │ + subs r0, r2, #0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r2, #3 │ │ │ │ + subs r4, r0, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, r4, #4 │ │ │ │ + adds r0, r2, #7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r6!, {r4, r7} │ │ │ │ + stmia r7!, {r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r3, #5 │ │ │ │ + subs r2, r1, #0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r6, r6, #5 │ │ │ │ + subs r6, r4, #0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ mov r5, lr │ │ │ │ movs r2, #1 │ │ │ │ ubfx r1, r2, #0, #12 │ │ │ │ subs.w r1, r1, #1024 @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -56200,45 +56198,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (28a894 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ittt │ │ │ │ - lsl r2, r3, #1 │ │ │ │ - asr r4, r4, #30 │ │ │ │ - lsl r5, r1, #1 │ │ │ │ - asrs r6, r4, #25 │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + adds r4, r2, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - itt al │ │ │ │ - lslal r2, r3, #1 │ │ │ │ - asral r6, r4, #28 │ │ │ │ + asrs r6, r2, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r5, #26 │ │ │ │ + stmia r0!, {r2, r4, r7} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + asrs r6, r2, #31 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - itee gt │ │ │ │ - lslgt r2, r3, #1 │ │ │ │ - asrle r2, r7, #24 │ │ │ │ - lslle r5, r1, #1 │ │ │ │ - itt ge │ │ │ │ - lslge r2, r3, #1 │ │ │ │ - asrge r0, r2, #24 │ │ │ │ + asrs r2, r3, #29 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - itee ls │ │ │ │ - lslls r2, r3, #1 │ │ │ │ - asrhi r0, r0, #24 │ │ │ │ - lslhi r5, r1, #1 │ │ │ │ - asrs r6, r0, #30 │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + asrs r2, r5, #27 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - itte vc │ │ │ │ - lslvc r2, r3, #1 │ │ │ │ - asrvc r0, r5, #23 │ │ │ │ - lslvs r5, r1, #1 │ │ │ │ - asrs r0, r0, #24 │ │ │ │ + stmia r0!, {r2, r4, r6} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + asrs r0, r0, #27 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + stmia r0!, {r1, r6} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + asrs r0, r6, #26 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + adds r6, r6, r0 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + stmia r0!, {r1, r3, r5} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + asrs r0, r3, #26 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + asrs r0, r6, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0028a898 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -56661,15 +56659,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ - cbnz r4, 28addc │ │ │ │ + cbnz r4, 28ae08 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ vmvn.i32 q0, #166 @ 0x000000a6 │ │ │ │ │ │ │ │ @@ -56789,15 +56787,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 28af36 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -57756,29 +57754,29 @@ │ │ │ │ orrne.w r7, r7, #1 │ │ │ │ b.w 28b09c │ │ │ │ nop │ │ │ │ vqadd.u64 q0, q0, q11 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb300076 │ │ │ │ - push {r2, r4} │ │ │ │ + push {r2, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r0, #10 │ │ │ │ + lsrs r0, r6, #12 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add sp, #32 │ │ │ │ + sub sp, #224 @ 0xe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r4, #32 │ │ │ │ + lsrs r2, r2, #3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r6, #25 │ │ │ │ + lsls r0, r4, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, sp, #912 @ 0x390 │ │ │ │ + sub sp, #80 @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r5, #26 │ │ │ │ + lsls r6, r3, #29 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r1, #27 │ │ │ │ + lsls r2, r7, #29 │ │ │ │ lsls r5, r1, #1 │ │ │ │ orrs r7, r1 │ │ │ │ bne.w 28b182 │ │ │ │ b.n 28b834 │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ bic.w r0, r3, #4261412864 @ 0xfe000000 │ │ │ │ @@ -58165,41 +58163,46 @@ │ │ │ │ ldr r0, [pc, #72] @ (28bee4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, sp, #688 @ 0x2b0 │ │ │ │ + add r2, sp, #368 @ 0x170 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r2, #5 │ │ │ │ + lsls r2, r0, #8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r4, r2 │ │ │ │ + lsls r4, r0, #3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #584 @ 0x248 │ │ │ │ + add r2, sp, #264 @ 0x108 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r2, #3 │ │ │ │ + lsls r4, r0, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ + lsls r0, r1, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #496 @ 0x1f0 │ │ │ │ + add r2, sp, #176 @ 0xb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vmla.i32 q8, q4, d12[0] │ │ │ │ - add r1, sp, #344 @ 0x158 │ │ │ │ + lsls r0, r3, #2 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + add r2, sp, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vmla.i q8, q2, d0[3] │ │ │ │ - lsls r2, r1, #5 │ │ │ │ + lsls r4, r6, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #248 @ 0xf8 │ │ │ │ + lsls r2, r7, #7 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + add r1, sp, #952 @ 0x3b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vmla.i32 q0, q5, d12[0] │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vmla.i16 q0, q4, d4[1] │ │ │ │ - vrev64.8 q0, q6 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + add r1, sp, #872 @ 0x368 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0028bee8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -58380,35 +58383,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -60802,25 +60805,25 @@ │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 28d656 │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #384] @ 0x180 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp 0, 12, cr0, cr12, cr12, {2} │ │ │ │ - ldr r0, [sp, #168] @ 0xa8 │ │ │ │ + vhadd.s q8, q6, q6 │ │ │ │ + ldr r0, [sp, #872] @ 0x368 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - orr.w r0, r4, #76 @ 0x4c │ │ │ │ - cdp 0, 9, cr0, cr0, cr12, {2} │ │ │ │ - str r7, [sp, #896] @ 0x380 │ │ │ │ + @ instruction: 0xf0f4004c │ │ │ │ + vhadd.s8 q8, q0, q6 │ │ │ │ + ldr r0, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp 0, 10, cr0, cr10, cr12, {2} │ │ │ │ - cdp 0, 12, cr0, cr6, cr12, {2} │ │ │ │ + vhadd.s16 q8, q5, q6 │ │ │ │ + vhadd.s q8, q3, q6 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -60969,45 +60972,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (28dd98 ) │ │ │ │ ldr r0, [pc, #72] @ (28dd9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrh r0, [r5, #22] │ │ │ │ + ldrh r0, [r3, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 28e010 │ │ │ │ + b.n 28e170 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r0, [r2, #22] │ │ │ │ + ldrh r0, [r0, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 28e194 │ │ │ │ + b.n 28e2f4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28e0a0 │ │ │ │ + b.n 28e200 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r6, #20] │ │ │ │ + ldrh r6, [r4, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 28e234 │ │ │ │ + b.n 28e394 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28dfbc │ │ │ │ + b.n 28e11c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r3, #20] │ │ │ │ + ldrh r4, [r1, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 28df9c │ │ │ │ + b.n 28e0fc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28dfd0 │ │ │ │ + b.n 28e130 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r0, #20] │ │ │ │ + ldrh r6, [r6, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 28df78 │ │ │ │ + b.n 28e0d8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r6, #18] │ │ │ │ + ldrh r2, [r4, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 28df5c │ │ │ │ + b.n 28e0bc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28e26c │ │ │ │ + b.n 28e3cc │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028dda0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61087,15 +61090,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldmia r7!, {r2, r3, r5} │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #16] │ │ │ │ + ldrh r4, [r6, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldmia r6!, {r1, r2, r3, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028de90 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -61379,15 +61382,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3!, {r4, r5, r6, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #52] @ 0x34 │ │ │ │ + strh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldmia r3!, {r5, r6} │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028e1b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61470,15 +61473,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -61499,15 +61502,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 28e49c │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -62237,49 +62240,49 @@ │ │ │ │ nop │ │ │ │ ldmia r3, {r2, r3} │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r6, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strh r6, [r5, #8] │ │ │ │ + strh r6, [r3, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bhi.n 28e9d4 │ │ │ │ + bls.n 28eb34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bvc.n 28e9c8 │ │ │ │ + bhi.n 28eb28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r1, #6] │ │ │ │ + strh r6, [r7, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 28eb20 │ │ │ │ + bvc.n 28ea80 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bvc.n 28eb54 │ │ │ │ + bhi.n 28eab4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r1, #24] │ │ │ │ + ldrb r0, [r7, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bmi.n 28ea58 │ │ │ │ + bpl.n 28e9b8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bmi.n 28ea94 │ │ │ │ + bpl.n 28e9f4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r5, #22] │ │ │ │ + ldrb r4, [r3, #25] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bmi.n 28eaf0 │ │ │ │ + bmi.n 28ea50 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r7, #21] │ │ │ │ + ldrb r4, [r5, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bmi.n 28ea44 │ │ │ │ + bpl.n 28eba4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bmi.n 28eb50 │ │ │ │ + bmi.n 28eab0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r3, #21] │ │ │ │ + ldrb r4, [r1, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 28ea64 │ │ │ │ + bmi.n 28ebc4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r1, #21] │ │ │ │ + ldrb r2, [r7, #23] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 28ea48 │ │ │ │ + bmi.n 28eba8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028eadc : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -62415,25 +62418,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28ec66 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -62461,36 +62464,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28ece2 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 28efe8 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -62564,21 +62567,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28ee28 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -62608,31 +62611,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28eeae │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -63824,49 +63827,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r0, 28fbfa │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #11] │ │ │ │ + strb r0, [r7, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r5} │ │ │ │ + ldmia r2, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r5} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r7, #96] @ 0x60 │ │ │ │ + ldr r6, [r5, #108] @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r3} │ │ │ │ + stmia r5!, {r3, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r5!, {r2, r5} │ │ │ │ + stmia r5!, {r2, r4, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r7, #72] @ 0x48 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r3!, {r7} │ │ │ │ + stmia r4!, {r4, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r4, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #84] @ 0x54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [r4, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r3, #68] @ 0x44 │ │ │ │ + ldr r4, [r1, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r3, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r0, #68] @ 0x44 │ │ │ │ + ldr r6, [r6, #76] @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r2, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028fbdc : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -64001,24 +64004,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28fd76 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -64047,15 +64050,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28fdfa │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 290110 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -64063,22 +64066,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -64154,21 +64157,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 28ff3c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -64199,33 +64202,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28ffc8 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ vldr d7, [pc, #328] @ 290110 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -64413,19 +64416,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 27ef50 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2900d6 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r4, #100] @ 0x64 │ │ │ │ + str r0, [r2, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r2, r3, r6, r7, pc} │ │ │ │ + bkpt 0x007e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - pop {r1, r2, r6, r7} │ │ │ │ + pop {r1, r2, r4, r5, r6, pc} │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002901f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -64505,15 +64508,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, sp, #864 @ 0x360 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ + str r0, [r4, #100] @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r2, sp, #232 @ 0xe8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002902e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64598,15 +64601,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #912 @ 0x390 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r4, #84] @ 0x54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r1, sp, #240 @ 0xf0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002903dc : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64692,15 +64695,15 @@ │ │ │ │ bx lr │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #912 @ 0x390 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #56] @ 0x38 │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r0, sp, #288 @ 0x120 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002904d8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65040,21 +65043,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 2907c0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ add r5, pc, #440 @ (adr r5, 2909f4 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #0] │ │ │ │ + str r2, [r5, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r6, [r7, r7] │ │ │ │ + str r6, [r5, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r4, pc, #952 @ (adr r4, 290c04 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrsh r2, [r5, r6] │ │ │ │ + str r2, [r3, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00290850 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -65140,21 +65143,21 @@ │ │ │ │ b.n 2908b0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, pc, #504 @ (adr r4, 290b2c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r1, r5] │ │ │ │ + ldrsh r2, [r7, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r6, [r1, r4] │ │ │ │ + ldrsh r6, [r7, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r3, pc, #984 @ (adr r3, 290d1c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrsh r4, [r6, r2] │ │ │ │ + ldrsh r4, [r4, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00290948 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -65241,17 +65244,17 @@ │ │ │ │ b.n 2909ac │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, pc, #528 @ (adr r3, 290c44 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r2, r1] │ │ │ │ + ldrsh r6, [r0, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r4, [r2, r0] │ │ │ │ + ldrsh r4, [r0, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r3, pc, #0 @ (adr r3, 290a44 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290a44 : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ @@ -65365,17 +65368,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 290aee │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ add r2, pc, #256 @ (adr r2, 290c74 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, r4] │ │ │ │ + ldrb r0, [r0, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r2, r3] │ │ │ │ + ldrb r2, [r0, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r1, pc, #776 @ (adr r1, 290e8c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290b84 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65451,19 +65454,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 290be0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #296 @ (adr r1, 290d7c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrb r0, [r4, r0] │ │ │ │ + ldrb r0, [r2, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, r7] │ │ │ │ + ldrb r2, [r1, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r0, pc, #832 @ (adr r0, 290fa4 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290c64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65538,17 +65541,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 290cc4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ add r0, pc, #416 @ (adr r0, 290ed4 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, r4] │ │ │ │ + ldrh r4, [r1, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r7, r3] │ │ │ │ + ldrh r4, [r5, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290d44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65626,17 +65629,17 @@ │ │ │ │ b.n 290da4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [sp, #544] @ 0x220 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, r0] │ │ │ │ + ldrh r4, [r5, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r3, r0] │ │ │ │ + ldrh r4, [r1, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290e2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65713,17 +65716,17 @@ │ │ │ │ b.n 290e8c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #640] @ 0x280 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, r5] │ │ │ │ + ldrh r2, [r0, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r6, r4] │ │ │ │ + ldr r4, [r4, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290f10 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65801,19 +65804,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 290f6c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r4, [r2, r2] │ │ │ │ + ldr r4, [r0, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, r1] │ │ │ │ + ldr r6, [r7, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00290ff4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65914,17 +65917,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 2910e4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r4, [sp, #864] @ 0x360 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r3, r6] │ │ │ │ + ldr r6, [r1, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r2, [r5, r4] │ │ │ │ + ldrsb r2, [r3, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [sp, #152] @ 0x98 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00291118 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66028,17 +66031,17 @@ │ │ │ │ b.n 29120e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r7, r1] │ │ │ │ + ldrsb r2, [r5, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r6, [r0, r0] │ │ │ │ + ldrsb r6, [r6, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00291244 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66118,15 +66121,15 @@ │ │ │ │ b.n 2912c2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [sp, #552] @ 0x228 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + ldrsb r0, [r0, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00291324 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66208,15 +66211,15 @@ │ │ │ │ b.n 2913b2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [sp, #664] @ 0x298 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, r1] │ │ │ │ + strb r0, [r4, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00291414 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66338,23 +66341,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, r3] │ │ │ │ + strh r4, [r3, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strh r4, [r6, r1] │ │ │ │ + strh r4, [r4, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #248 @ 0xf8 │ │ │ │ + add r1, sp, #952 @ 0x3b8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r1, sp, #360 @ 0x168 │ │ │ │ + add r2, sp, #40 @ 0x28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291578 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -66476,23 +66479,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ str r7, [sp, #336] @ 0x150 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, r6] │ │ │ │ + strh r0, [r7, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [sp, #512] @ 0x200 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - str r4, [r1, r4] │ │ │ │ + str r4, [r7, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #856 @ (adr r7, 291a34 ) │ │ │ │ + add r0, sp, #536 @ 0x218 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r7, pc, #968 @ (adr r7, 291aa8 ) │ │ │ │ + add r0, sp, #648 @ 0x288 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002916e0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -66586,19 +66589,19 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ str r5, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - str r0, [r0, r0] │ │ │ │ + str r0, [r6, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, pc, #808 @ (adr r6, 291b0c ) │ │ │ │ + add r7, pc, #488 @ (adr r7, 2919cc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r6, pc, #920 @ (adr r6, 291b80 ) │ │ │ │ + add r7, pc, #600 @ (adr r7, 291a40 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002917e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66676,15 +66679,15 @@ │ │ │ │ b.n 291866 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #920] @ 0x398 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #688] @ (291b74 ) │ │ │ │ + str r4, [r3, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [sp, #400] @ 0x190 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002918c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66766,15 +66769,15 @@ │ │ │ │ b.n 291956 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #816] @ (291ce4 ) │ │ │ │ + ldr r7, [pc, #496] @ (291ba4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r3, [sp, #464] @ 0x1d0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002919b8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66849,15 +66852,15 @@ │ │ │ │ b.n 291a24 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #832] @ (291dc4 ) │ │ │ │ + ldr r6, [pc, #512] @ (291c84 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [sp, #664] @ 0x298 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00291a88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66951,23 +66954,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 260d80 │ │ │ │ str r2, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #8] @ (291b8c ) │ │ │ │ + ldr r5, [pc, #712] @ (291e4c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #800] @ (291ea8 ) │ │ │ │ + ldr r5, [pc, #480] @ (291d68 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r1, [sp, #808] @ 0x328 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r4, [pc, #360] @ (291cf8 ) │ │ │ │ + ldr r5, [pc, #40] @ (291bb8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #792 @ (adr r2, 291eac ) │ │ │ │ + add r3, pc, #472 @ (adr r3, 291d6c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291b94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -67059,23 +67062,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #984] @ (292068 ) │ │ │ │ + ldr r4, [pc, #664] @ (291f28 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #752] @ (291f84 ) │ │ │ │ + ldr r4, [pc, #432] @ (291e44 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r3, [pc, #320] @ (291ddc ) │ │ │ │ + ldr r4, [pc, #0] @ (291c9c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #752 @ (adr r1, 291f90 ) │ │ │ │ + add r2, pc, #432 @ (adr r2, 291e50 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291ca0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -67168,25 +67171,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 260d80 │ │ │ │ str r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r3, [pc, #16] @ (291db0 ) │ │ │ │ + ldr r3, [pc, #720] @ (292070 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #680] @ (292050 ) │ │ │ │ + ldr r3, [pc, #360] @ (291f10 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r2, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r2, [pc, #232] @ (291e98 ) │ │ │ │ + ldr r2, [pc, #936] @ (292158 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #664 @ (adr r0, 29204c ) │ │ │ │ + add r1, pc, #344 @ (adr r1, 291f0c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291db4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -67278,23 +67281,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 260d80 │ │ │ │ ldrh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #856] @ (292208 ) │ │ │ │ + ldr r2, [pc, #536] @ (2920c8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #624] @ (292124 ) │ │ │ │ + ldr r2, [pc, #304] @ (291fe4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r4, #52] @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r1, [pc, #184] @ (291f74 ) │ │ │ │ + ldr r1, [pc, #888] @ (292234 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [sp, #616] @ 0x268 │ │ │ │ + add r0, pc, #296 @ (adr r0, 291fe8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291ec0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67383,21 +67386,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 260d80 │ │ │ │ ldrh r6, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #800] @ (2922d4 ) │ │ │ │ + ldr r1, [pc, #480] @ (292194 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r0, [pc, #168] @ (292064 ) │ │ │ │ + ldr r0, [pc, #872] @ (292324 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #600] @ 0x258 │ │ │ │ + ldr r7, [sp, #280] @ 0x118 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00291fc0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67491,19 +67494,19 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bx fp │ │ │ │ + ldr r0, [pc, #56] @ (2920f4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bx r5 │ │ │ │ + blx fp │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [sp, #592] @ 0x250 │ │ │ │ + ldr r6, [sp, #272] @ 0x110 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002920c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -67570,15 +67573,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrh r2, [r1, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, r9 │ │ │ │ + bxns pc │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r5, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292188 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67646,15 +67649,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbx.8 d24, {d15-d18}, d6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, r1 │ │ │ │ + mov r8, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r4, #22] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292248 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67722,15 +67725,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrh r6, [r0, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r9 │ │ │ │ + cmp r8, pc │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r4, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292308 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67797,15 +67800,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrh r6, [r0, #14] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, r1 │ │ │ │ + cmp r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r4, #10] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002923c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67873,15 +67876,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d24, {d15-d16}, d6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r0, r1 │ │ │ │ + add r0, pc │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r4, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292488 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67949,15 +67952,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrh r6, [r0, #2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r0, r1 │ │ │ │ + bics r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r4, #62] @ 0x3e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292548 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68024,15 +68027,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - negs r0, r1 │ │ │ │ + cmn r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r4, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292608 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68098,15 +68101,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vshr.u64 d20, d24, #1 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r4, r3 │ │ │ │ + negs r4, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r6, #52] @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ strh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002926c8 : │ │ │ │ @@ -68174,15 +68177,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3 │ │ │ │ + sbcs r4, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r6, #46] @ 0x2e │ │ │ │ lsls r6, r6, #1 │ │ │ │ strh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292788 : │ │ │ │ @@ -68247,15 +68250,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ands r4, r3 │ │ │ │ + lsrs r4, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ strh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292840 : │ │ │ │ @@ -68325,15 +68328,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r6, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #80 @ 0x50 │ │ │ │ + ands r0, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r5, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292900 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68401,15 +68404,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff83ce │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #144 @ 0x90 │ │ │ │ + subs r7, #64 @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r5, #26] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002929c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68477,15 +68480,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r6, [r1, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #208 @ 0xd0 │ │ │ │ + subs r6, #128 @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r5, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292a80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68552,15 +68555,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strh r6, [r1, #18] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #16 │ │ │ │ + subs r5, #192 @ 0xc0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r5, #14] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292b40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68623,15 +68626,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r1, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #82 @ 0x52 │ │ │ │ + subs r5, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r2, [r5, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292bf4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68694,15 +68697,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ strh r2, [r3, #6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #158 @ 0x9e │ │ │ │ + subs r4, #78 @ 0x4e │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r6, #2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292cac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68764,15 +68767,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r4, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #230 @ 0xe6 │ │ │ │ + subs r3, #150 @ 0x96 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r7, #30] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292d60 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68832,15 +68835,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r5, #29] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #50 @ 0x32 │ │ │ │ + subs r2, #226 @ 0xe2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r0, [r1, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292e10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68903,15 +68906,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r7, #26] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #130 @ 0x82 │ │ │ │ + subs r2, #50 @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r2, #25] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292ec8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68973,15 +68976,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r0, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #202 @ 0xca │ │ │ │ + subs r1, #122 @ 0x7a │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r0, [r4, #22] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00292f7c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69041,15 +69044,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r2, #21] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #22 │ │ │ │ + subs r0, #198 @ 0xc6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r5, #19] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029302c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69112,15 +69115,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r4, #18] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r7, #118 @ 0x76 │ │ │ │ + subs r0, #38 @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002930ec : │ │ │ │ @@ -69182,15 +69185,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r4, #15] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r6, #182 @ 0xb6 │ │ │ │ + adds r7, #102 @ 0x66 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r6, #13] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002931a4 : │ │ │ │ @@ -69252,15 +69255,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r5, #254 @ 0xfe │ │ │ │ + adds r6, #174 @ 0xae │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #10] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029325c : │ │ │ │ @@ -69329,15 +69332,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #76 @ 0x4c │ │ │ │ + adds r5, #252 @ 0xfc │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r0, [r6, #7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293328 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69402,15 +69405,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r4, #6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #128 @ 0x80 │ │ │ │ + adds r5, #48 @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r4, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002933f0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69546,19 +69549,19 @@ │ │ │ │ nop │ │ │ │ ldrb r0, [r3, #1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, #31] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r2, #122 @ 0x7a │ │ │ │ + adds r3, #42 @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r0, #10] │ │ │ │ + ldrh r4, [r6, #14] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r0, [r4, #10] │ │ │ │ + ldrh r0, [r2, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00293570 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -69639,19 +69642,19 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ strb r0, [r4, #29] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r1, #132 @ 0x84 │ │ │ │ + adds r2, #52 @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r1, #2] │ │ │ │ + ldrh r6, [r7, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r5, #2] │ │ │ │ + ldrh r2, [r3, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00293664 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69715,15 +69718,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vmlsl.u , d15, d20[0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #36 @ 0x24 │ │ │ │ + adds r1, #212 @ 0xd4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r2, [r1, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293728 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69787,15 +69790,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r0, [r4, #22] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #96 @ 0x60 │ │ │ │ + adds r1, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r0, #21] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002937e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69859,15 +69862,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strb r0, [r4, #19] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #160 @ 0xa0 │ │ │ │ + adds r0, #80 @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r0, #18] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002938a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69932,15 +69935,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vraddhn.i d23, , q8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #224 @ 0xe0 │ │ │ │ + cmp r7, #144 @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r0, #15] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293968 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70004,15 +70007,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r0, [r4, #13] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #32 │ │ │ │ + cmp r6, #208 @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r0, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293a28 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70076,15 +70079,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strb r0, [r4, #10] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #96 @ 0x60 │ │ │ │ + cmp r6, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r0, #9] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293ae8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70151,15 +70154,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff71e4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #170 @ 0xaa │ │ │ │ + cmp r5, #90 @ 0x5a │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r0, [r0, #6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293bb0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70226,15 +70229,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r4, [r3, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #226 @ 0xe2 │ │ │ │ + cmp r4, #146 @ 0x92 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r0, [r7, #2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293c78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70298,15 +70301,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strb r4, [r2, #1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #26 │ │ │ │ + cmp r3, #202 @ 0xca │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r6, #124] @ 0x7c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293d38 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70373,15 +70376,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r2, #120] @ 0x78 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #112 @ 0x70 │ │ │ │ + cmp r3, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r2, #112] @ 0x70 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293e04 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70446,15 +70449,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r1, #108] @ 0x6c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #164 @ 0xa4 │ │ │ │ + cmp r2, #84 @ 0x54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00293ecc : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70587,19 +70590,19 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ ldr r4, [r0, #88] @ 0x58 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r5, #80] @ 0x50 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - movs r7, #172 @ 0xac │ │ │ │ + cmp r0, #92 @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r6, #25] │ │ │ │ + ldrb r6, [r4, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r2, #26] │ │ │ │ + ldrb r2, [r0, #29] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029403c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -70679,19 +70682,19 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r2, #72] @ 0x48 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - movs r6, #190 @ 0xbe │ │ │ │ + movs r7, #110 @ 0x6e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r1, #22] │ │ │ │ + ldrb r0, [r7, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r4, #22] │ │ │ │ + ldrb r4, [r2, #25] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029412c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -70752,15 +70755,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #102 @ 0x66 │ │ │ │ + movs r7, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [r7, #48] @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002941e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70823,15 +70826,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #178 @ 0xb2 │ │ │ │ + movs r6, #98 @ 0x62 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294298 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70893,15 +70896,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r6, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #250 @ 0xfa │ │ │ │ + movs r5, #170 @ 0xaa │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r2, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029434c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70961,15 +70964,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #70 @ 0x46 │ │ │ │ + movs r4, #246 @ 0xf6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002943fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71035,15 +71038,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r4, [r1, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #140 @ 0x8c │ │ │ │ + movs r4, #60 @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002944c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71108,15 +71111,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d22, {d15}, d8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #200 @ 0xc8 │ │ │ │ + movs r3, #120 @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r5, #120] @ 0x78 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294580 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71180,15 +71183,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r0, [r1, #116] @ 0x74 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #8 │ │ │ │ + movs r2, #184 @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r5, #108] @ 0x6c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294640 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71252,15 +71255,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ str r0, [r1, #104] @ 0x68 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #72 @ 0x48 │ │ │ │ + movs r1, #248 @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r5, #96] @ 0x60 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294700 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71315,15 +71318,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ str r0, [r1, #92] @ 0x5c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #160 @ 0xa0 │ │ │ │ + movs r1, #80 @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r6, #84] @ 0x54 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002947a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71378,15 +71381,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r5, #80] @ 0x50 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #0 │ │ │ │ + movs r0, #176 @ 0xb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r2, #76] @ 0x4c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294840 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71450,15 +71453,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, #72] @ 0x48 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, #5 │ │ │ │ + movs r0, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002948f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71521,15 +71524,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #60] @ 0x3c │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, #2 │ │ │ │ + subs r0, r2, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002949a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71592,15 +71595,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, #7 │ │ │ │ + subs r0, r4, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294a50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71661,15 +71664,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r6, [r7, #36] @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, #5 │ │ │ │ + adds r0, r6, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r4, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294b00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71732,15 +71735,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #2 │ │ │ │ + adds r0, r0, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294bb0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71803,15 +71806,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, r7 │ │ │ │ + adds r0, r2, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r0, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294c60 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71872,15 +71875,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r6, [r5, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, r4 │ │ │ │ + subs r0, r4, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r2, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294d10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71941,15 +71944,15 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r2, r2 │ │ │ │ + subs r4, r0, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r4, [r5, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ ldrsh r4, [r4, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294dc0 : │ │ │ │ @@ -72012,15 +72015,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r4, r7 │ │ │ │ + subs r4, r2, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r4, [r7, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ ldrsh r4, [r6, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294e70 : │ │ │ │ @@ -72079,15 +72082,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, r4 │ │ │ │ + adds r4, r4, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r4, [r1, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ ldrsh r4, [r0, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294f18 : │ │ │ │ @@ -72153,15 +72156,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r6, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r7, r1 │ │ │ │ + adds r0, r5, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r3, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00294fc8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72224,15 +72227,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #31 │ │ │ │ + adds r0, r7, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r5, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295078 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72295,15 +72298,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r2, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #28 │ │ │ │ + asrs r0, r1, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r7, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295128 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72364,15 +72367,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrh r6, [r4, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #25 │ │ │ │ + asrs r0, r3, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r1, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002951d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72432,15 +72435,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r6, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #22 │ │ │ │ + asrs r2, r5, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r3, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295280 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72499,15 +72502,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r1, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #20 │ │ │ │ + asrs r2, r0, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r6, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295328 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72566,15 +72569,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r4, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #17 │ │ │ │ + asrs r2, r3, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r1, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002953d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72632,15 +72635,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r7, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #15 │ │ │ │ + asrs r2, r6, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295478 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72699,15 +72702,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r2, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #12 │ │ │ │ + asrs r2, r1, #15 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsb r4, [r7, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295520 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72766,15 +72769,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r6, [r5, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #9 │ │ │ │ + asrs r2, r4, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsb r4, [r2, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002955c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72832,15 +72835,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r6, [r0, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #7 │ │ │ │ + asrs r2, r7, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsb r2, [r5, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295670 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72899,15 +72902,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r4, [r3, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - asrs r2, r6, #4 │ │ │ │ + asrs r2, r4, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295720 : │ │ │ │ @@ -72966,15 +72969,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ strb r4, [r5, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - asrs r2, r0, #2 │ │ │ │ + asrs r2, r6, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r1, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002957cc : │ │ │ │ @@ -73032,15 +73035,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ strb r0, [r0, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsrs r6, r2, #31 │ │ │ │ + asrs r6, r0, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295878 : │ │ │ │ @@ -73106,15 +73109,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r2, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #28 │ │ │ │ + lsrs r0, r4, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r4, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295938 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73177,15 +73180,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r2, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #25 │ │ │ │ + lsrs r0, r4, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r3, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002959f8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73296,15 +73299,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #20 │ │ │ │ + lsrs r0, r7, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r6, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295b30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73363,15 +73366,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #17 │ │ │ │ + lsrs r0, r1, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r0, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295be0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73429,15 +73432,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r0, [r5, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #14 │ │ │ │ + lsrs r0, r3, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r2, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295c90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73497,15 +73500,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #11 │ │ │ │ + lsrs r0, r5, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r7, [pc, #920] @ (2960d8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295d40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73564,15 +73567,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #544] @ (296004 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #9 │ │ │ │ + lsrs r0, r7, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r7, [pc, #216] @ (295ec8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295df0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73630,15 +73633,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r6, [pc, #864] @ (2961f4 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #6 │ │ │ │ + lsrs r0, r1, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [pc, #536] @ (2960b8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295ea0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73700,15 +73703,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #176] @ (295ffc ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #3 │ │ │ │ + lsrs r2, r4, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [pc, #832] @ (296298 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00295f58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73770,15 +73773,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #464] @ (2961d4 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #32 │ │ │ │ + lsrs r2, r5, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [pc, #96] @ (296070 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296010 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73836,15 +73839,15 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r4, [pc, #752] @ (2963a4 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #30 │ │ │ │ + lsrs r2, r6, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [pc, #384] @ (296240 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002960c0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73908,15 +73911,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #56] @ (2961ac ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #27 │ │ │ │ + lsls r0, r3, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [pc, #608] @ (2963e0 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296180 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73979,15 +73982,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #312] @ (29636c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #24 │ │ │ │ + lsls r0, r3, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [pc, #856] @ (296598 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296240 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74098,15 +74101,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #56] @ (296394 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #19 │ │ │ │ + lsls r2, r0, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #728] @ (296640 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296368 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74165,15 +74168,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #408] @ (29659c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #16 │ │ │ │ + lsls r2, r3, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #48] @ (296440 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296410 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74232,15 +74235,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #760] @ (2967a4 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #14 │ │ │ │ + lsls r2, r6, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #400] @ (296648 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002964b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74298,15 +74301,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #88] @ (2965ac ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #11 │ │ │ │ + lsls r2, r1, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0x47ba │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296560 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74367,15 +74370,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx sp │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #8 │ │ │ │ + lsls r0, r3, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bx r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296610 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74435,15 +74438,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #5 │ │ │ │ + lsls r0, r5, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mov r6, ip │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002966c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74502,15 +74505,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #3 │ │ │ │ + lsls r0, r7, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp lr, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296770 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74568,15 +74571,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r0, fp │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, r3 │ │ │ │ + lsls r0, r1, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r6, r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296820 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74671,15 +74674,15 @@ │ │ │ │ b.n 2968fc │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add ip, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u8 q0, q6, │ │ │ │ + vshr.u32 q0, , #4 │ │ │ │ add r4, r3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296938 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74773,15 +74776,15 @@ │ │ │ │ b.n 296a12 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics r6, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r6, #356]! @ 0x164 │ │ │ │ + mcr2 0, 5, r0, cr6, cr9, {2} │ │ │ │ orrs r6, r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296a4c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74875,15 +74878,15 @@ │ │ │ │ b.n 296b26 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r2], #356 @ 0x164 │ │ │ │ + ldc2 0, cr0, [r2, #356] @ 0x164 │ │ │ │ rors r2, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296b60 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74966,15 +74969,15 @@ │ │ │ │ bne.n 296bb2 │ │ │ │ b.n 296c22 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ adcs r4, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbe60059 │ │ │ │ + ldc2 0, cr0, [r6], {89} @ 0x59 │ │ │ │ lsrs r6, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296c5c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75056,15 +75059,15 @@ │ │ │ │ b.n 296d16 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ eors r2, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaf20059 │ │ │ │ + @ instruction: 0xfba20059 │ │ │ │ ands r2, r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296d50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75146,15 +75149,15 @@ │ │ │ │ b.n 296e0a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #126 @ 0x7e │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [lr, #89] @ 0x59 │ │ │ │ + @ instruction: 0xfaae0059 │ │ │ │ subs r7, #14 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296e44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75236,15 +75239,15 @@ │ │ │ │ b.n 296efe │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #138 @ 0x8a │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d0-d3}, [sl :64], r9 │ │ │ │ + ldrsh.w r0, [sl, #89] @ 0x59 │ │ │ │ subs r6, #26 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00296f38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75262,15 +75265,15 @@ │ │ │ │ cbnz r2, 296fa6 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 296fa6 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 296fa6 │ │ │ │ - bl 757724 │ │ │ │ + bl 7577d4 │ │ │ │ ldr r2, [pc, #240] @ (297074 ) │ │ │ │ ldr r3, [pc, #236] @ (297070 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75349,15 +75352,15 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ subs r5, #146 @ 0x92 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #96 @ 0x60 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - @ instruction: 0xf77c0059 │ │ │ │ + strh.w r0, [ip, r9, lsl #1] │ │ │ │ │ │ │ │ 0029707c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 296f38 │ │ │ │ nop │ │ │ │ @@ -75386,15 +75389,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2970fa │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2970fa │ │ │ │ - bl 757724 │ │ │ │ + bl 7577d4 │ │ │ │ ldr r2, [pc, #204] @ (2971a4 ) │ │ │ │ ldr r3, [pc, #200] @ (2971a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75463,15 +75466,15 @@ │ │ │ │ nop │ │ │ │ subs r4, #56 @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #12 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - movw r0, #59481 @ 0xe859 │ │ │ │ + @ instruction: 0xf6fe0059 │ │ │ │ │ │ │ │ 002971ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #236] @ (2972a8 ) │ │ │ │ @@ -75561,15 +75564,15 @@ │ │ │ │ nop │ │ │ │ subs r3, #36 @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #254 @ 0xfe │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adc.w r0, r2, #14221312 @ 0xd90000 │ │ │ │ + @ instruction: 0xf5f20059 │ │ │ │ │ │ │ │ 002972b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #236] @ (2973b4 ) │ │ │ │ @@ -75659,15 +75662,15 @@ │ │ │ │ nop │ │ │ │ subs r2, #24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #242 @ 0xf2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bics.w r0, r6, #14221312 @ 0xd90000 │ │ │ │ + @ instruction: 0xf4e60059 │ │ │ │ │ │ │ │ 002973c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #296] @ 2974fc │ │ │ │ @@ -75683,15 +75686,15 @@ │ │ │ │ cbnz r2, 297430 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 297430 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 297430 │ │ │ │ - bl 757528 │ │ │ │ + bl 7575d8 │ │ │ │ ldr r2, [pc, #244] @ (297504 ) │ │ │ │ ldr r3, [pc, #240] @ (297500 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75773,15 +75776,15 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ subs r1, #6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #212 @ 0xd4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - @ instruction: 0xf2f20059 │ │ │ │ + usat r0, #25, r2, asr #1 │ │ │ │ │ │ │ │ 0029750c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #288] @ 29763c │ │ │ │ @@ -75887,15 +75890,15 @@ │ │ │ │ nop │ │ │ │ adds r7, #194 @ 0xc2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #148 @ 0x94 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - subs.w r0, r4, #89 @ 0x59 │ │ │ │ + @ instruction: 0xf2640059 │ │ │ │ │ │ │ │ 0029764c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #288] @ 29777c │ │ │ │ @@ -76001,15 +76004,15 @@ │ │ │ │ nop │ │ │ │ adds r6, #130 @ 0x82 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #84 @ 0x54 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - orns r0, r4, #89 @ 0x59 │ │ │ │ + @ instruction: 0xf1240059 │ │ │ │ │ │ │ │ 0029778c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #252] @ 297898 │ │ │ │ @@ -76024,15 +76027,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2977f0 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2977f0 │ │ │ │ - bl 757528 │ │ │ │ + bl 7575d8 │ │ │ │ ldr r2, [pc, #208] @ (2978a0 ) │ │ │ │ ldr r3, [pc, #204] @ (29789c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76104,15 +76107,15 @@ │ │ │ │ nop │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #20 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - vqadd.s16 q8, q4, │ │ │ │ + and.w r0, r8, #89 @ 0x59 │ │ │ │ │ │ │ │ 002978a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #244] @ (2979ac ) │ │ │ │ @@ -76206,15 +76209,15 @@ │ │ │ │ nop │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #254 @ 0xfe │ │ │ │ lsls r6, r6, #1 │ │ │ │ - mcr 0, 2, r0, cr4, cr9, {2} │ │ │ │ + mrc 0, 7, r0, cr4, cr9, {2} │ │ │ │ │ │ │ │ 002979bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #244] @ (297ac0 ) │ │ │ │ @@ -76308,15 +76311,15 @@ │ │ │ │ nop │ │ │ │ adds r3, #20 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #234 @ 0xea │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldc 0, cr0, [r0, #-356]! @ 0xfffffe9c │ │ │ │ + stcl 0, cr0, [r0, #356]! @ 0x164 │ │ │ │ │ │ │ │ 00297ad0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #248] @ 297bd8 │ │ │ │ @@ -76408,15 +76411,15 @@ │ │ │ │ b.n 297bac │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r1, #252 @ 0xfc │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - mrrc 0, 5, r0, ip, cr9 │ │ │ │ + stc 0, cr0, [ip, #-356] @ 0xfffffe9c │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00297be8 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ @@ -77042,15 +77045,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 298200 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ cmp r3, #18 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 297da0 │ │ │ │ + b.n 297f00 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r2, #130 @ 0x82 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002982b0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77121,15 +77124,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 29831e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ cmp r2, #28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 297cc0 │ │ │ │ + b.n 297e20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r1, #164 @ 0xa4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029838c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77200,15 +77203,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2983fa │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ cmp r1, #64 @ 0x40 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 298be4 │ │ │ │ + b.n 297d44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #200 @ 0xc8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00298468 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77278,15 +77281,15 @@ │ │ │ │ b.n 2984a8 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 298b14 │ │ │ │ + b.n 298c74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r7, #248 @ 0xf8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029853c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77345,15 +77348,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #144 @ 0x90 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 298a48 │ │ │ │ + b.n 298ba8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r7, #62 @ 0x3e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002985ec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77412,15 +77415,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r6, #224 @ 0xe0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 298998 │ │ │ │ + b.n 298af8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r6, #142 @ 0x8e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029869c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77479,15 +77482,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r6, #48 @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2988e8 │ │ │ │ + b.n 298a48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r5, #222 @ 0xde │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0029874c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77505,15 +77508,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 2987ae │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 2987ae │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 2987ae │ │ │ │ - bl 757714 │ │ │ │ + bl 7577c4 │ │ │ │ ldr r2, [pc, #184] @ (298844 ) │ │ │ │ ldr r3, [pc, #180] @ (298840 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -77575,15 +77578,15 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #88 @ 0x58 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - svc 176 @ 0xb0 │ │ │ │ + b.n 29890c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0029884c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77662,15 +77665,15 @@ │ │ │ │ nop │ │ │ │ movs r4, #130 @ 0x82 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #88 @ 0x58 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - svc 0 │ │ │ │ + svc 176 @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0029893c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77749,15 +77752,15 @@ │ │ │ │ nop │ │ │ │ movs r3, #146 @ 0x92 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #104 @ 0x68 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - udf #16 │ │ │ │ + udf #192 @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298a2c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77772,15 +77775,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 298a88 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 298a88 │ │ │ │ - bl 757714 │ │ │ │ + bl 7577c4 │ │ │ │ ldr r2, [pc, #168] @ (298b0c ) │ │ │ │ ldr r3, [pc, #160] @ (298b08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -77834,15 +77837,15 @@ │ │ │ │ nop │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bgt.n 298af8 │ │ │ │ + ble.n 298a58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298b14 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77909,15 +77912,15 @@ │ │ │ │ nop │ │ │ │ movs r1, #188 @ 0xbc │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #150 @ 0x96 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bgt.n 298c1c │ │ │ │ + bgt.n 298b7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298bd4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77984,15 +77987,15 @@ │ │ │ │ nop │ │ │ │ movs r0, #252 @ 0xfc │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #214 @ 0xd6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - blt.n 298d5c │ │ │ │ + bgt.n 298cbc │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298c94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -78008,15 +78011,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 298cf4 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 298cf4 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 298cf4 │ │ │ │ - bl 757518 │ │ │ │ + bl 7575c8 │ │ │ │ ldr r2, [pc, #188] @ (298d90 ) │ │ │ │ ldr r3, [pc, #184] @ (298d8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -78080,15 +78083,15 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #16 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bge.n 298e6c │ │ │ │ + blt.n 298dcc │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298d98 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -78170,15 +78173,15 @@ │ │ │ │ nop │ │ │ │ subs r6, r6, #4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bls.n 298df4 │ │ │ │ + bge.n 298f54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298e90 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -78260,15 +78263,15 @@ │ │ │ │ nop │ │ │ │ subs r6, r7, #0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bhi.n 298efc │ │ │ │ + bls.n 29905c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00298f88 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -78283,15 +78286,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 298fe2 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 298fe2 │ │ │ │ - bl 757518 │ │ │ │ + bl 7575c8 │ │ │ │ ldr r2, [pc, #172] @ (29906c ) │ │ │ │ ldr r3, [pc, #164] @ (299068 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -78347,15 +78350,15 @@ │ │ │ │ nop │ │ │ │ adds r4, r0, #5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r4, #4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bvc.n 298fa4 │ │ │ │ + bhi.n 299104 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00299074 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -78425,15 +78428,15 @@ │ │ │ │ nop │ │ │ │ adds r4, r3, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r6, #0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bvs.n 2990c0 │ │ │ │ + bvc.n 299220 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0029913c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -78503,15 +78506,15 @@ │ │ │ │ nop │ │ │ │ subs r4, r2, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r5, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bpl.n 2991f8 │ │ │ │ + bvs.n 299158 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00299204 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -78588,15 +78591,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 299248 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ subs r2, r1, r3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 299358 │ │ │ │ + bpl.n 2992b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r2, r7, r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002992f8 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -78687,15 +78690,15 @@ │ │ │ │ b.n 29935c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r6, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 299460 │ │ │ │ + bmi.n 2993c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, r0, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002993f0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78754,15 +78757,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r3, r3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 299594 │ │ │ │ + bmi.n 2994f4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r2, r1, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002994a0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78821,15 +78824,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r5, r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2994e4 │ │ │ │ + bcc.n 299644 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r2, r3, #31 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00299550 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78888,15 +78891,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r7, #29 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 299634 │ │ │ │ + bcs.n 299594 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r2, r5, #28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00299600 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79459,15 +79462,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r5!, {r2, r4} │ │ │ │ + ldmia r5!, {r2, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r5, #8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -79562,15 +79565,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r4!, {} │ │ │ │ + ldmia r4, {r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r3, #4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -79665,15 +79668,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r0, #32 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #29 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -79768,15 +79771,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1!, {r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r0, r6, #27 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #25 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -79871,15 +79874,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r0!, {r2, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r4, r3, #23 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6, #20 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -79974,15 +79977,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r7!, {r4, r5, r7} │ │ │ │ + ldmia r0!, {r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r0, r1, #19 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #16 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -80077,15 +80080,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r2, r3, r4, r7} │ │ │ │ + stmia r7!, {r2, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r4, r6, #14 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #12 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -80180,15 +80183,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r5!, {r3, r7} │ │ │ │ + stmia r6!, {r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r0, r4, #10 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -80586,23 +80589,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 260d80 │ │ │ │ lsls r6, r6, #26 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r1!, {r3, r4} │ │ │ │ + stmia r1!, {r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r2, r3, #24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r4, #28 │ │ │ │ + asrs r2, r2, #31 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029a738 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -80702,23 +80705,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ lsls r6, r2, #22 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r3} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + stmia r0!, {r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - it │ │ │ │ - lsl r1, r3, #1 │ │ │ │ lsls r2, r7, #19 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - it ls │ │ │ │ - lslls r1, r3, #1 │ │ │ │ - asrs r4, r0, #24 │ │ │ │ + stmia r0!, {r3, r6} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + asrs r4, r6, #26 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029a858 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -80819,26 +80822,26 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 260d80 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - itet mi │ │ │ │ - lslmi r1, r3, #1 │ │ │ │ - lslpl r0, r5, #17 │ │ │ │ - lslmi r6, r6, #1 │ │ │ │ - bkpt 0x00d4 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - lsls r4, r1, #15 │ │ │ │ + itte │ │ │ │ + lsl r1, r3, #1 │ │ │ │ + lsl r0, r5, #17 │ │ │ │ + lslal r6, r6, #1 │ │ │ │ + itt hi │ │ │ │ + lslhi r1, r3, #1 │ │ │ │ + lslhi r4, r1, #15 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - bkpt 0x006e │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - asrs r2, r3, #19 │ │ │ │ - lsls r4, r1, #1 │ │ │ │ + ittt ne │ │ │ │ + lslne r1, r3, #1 │ │ │ │ + asrne r2, r1, #22 │ │ │ │ + lslne r4, r1, #1 │ │ │ │ │ │ │ │ 0029a980 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r1 │ │ │ │ @@ -80937,23 +80940,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 260d80 │ │ │ │ lsls r6, r1, #13 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0016 │ │ │ │ + bkpt 0x00c6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r4, r5, r7, pc} │ │ │ │ + bkpt 0x0060 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r4, r6, #10 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - pop {r1, r2, r3, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r7, #14 │ │ │ │ + asrs r2, r5, #17 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029aaa0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -81048,21 +81051,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 260d80 │ │ │ │ lsls r6, r4, #8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r5, r6, r7} │ │ │ │ + pop {r1, r2, r5, r7, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r0, r3, #6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + pop {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r4, #10 │ │ │ │ + asrs r6, r2, #13 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029abb0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -81156,17 +81159,17 @@ │ │ │ │ blx 260d80 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r1, #4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r2, r3, #2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - cbnz r6, 29acfe │ │ │ │ + cbnz r6, 29ad2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r3, #6 │ │ │ │ + asrs r2, r1, #9 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029acb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81403,25 +81406,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (29af9c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ - hlt 0x003a │ │ │ │ + cbnz r2, 29afe6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb886 │ │ │ │ + cbnz r6, 29af9c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r2, #29 │ │ │ │ + asrs r0, r0, #32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r5, #29 │ │ │ │ + asrs r4, r3, #32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xb848 │ │ │ │ + @ instruction: 0xb8f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r6, #26 │ │ │ │ + lsrs r4, r4, #29 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029afa0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81594,31 +81597,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -81755,32 +81758,32 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stc2 0, cr0, [ip], {117} @ 0x75 │ │ │ │ - @ instruction: 0xb6dc │ │ │ │ + @ instruction: 0xb78c │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cpsid ai │ │ │ │ + @ instruction: 0xb726 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r3, r4, r6, lr} │ │ │ │ + @ instruction: 0xb60a │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfa660075 │ │ │ │ - push {r2, r4, r7} │ │ │ │ + push {r2, r6, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r0, #12 │ │ │ │ + lsrs r0, r6, #14 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - push {r1, r3, r4, r5, r6} │ │ │ │ + push {r1, r3, r5, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r0, #13 │ │ │ │ + lsrs r4, r6, #15 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r4, #13 │ │ │ │ + lsrs r0, r2, #16 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029b384 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82015,25 +82018,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (29b668 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260d80 │ │ │ │ - cbz r2, 29b6d4 │ │ │ │ + push {r1, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r0, 29b68a │ │ │ │ + sxtb r0, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r0, #2 │ │ │ │ + lsrs r2, r6, #4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r3, #2 │ │ │ │ + lsrs r6, r1, #5 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbz r2, 29b686 │ │ │ │ + sxth r2, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r4, #31 │ │ │ │ + lsrs r6, r2, #2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0029b66c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -82124,59 +82127,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -82197,38 +82200,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -82284,33 +82287,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -82370,52 +82373,52 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 29bac4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ movw r0, #51317 @ 0xc875 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #432 @ 0x1b0 │ │ │ │ + cbz r4, 29baca │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -82466,15 +82469,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -82989,28 +82992,29 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 260d80 │ │ │ │ vshr.s32 q0, , #30 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #496 @ 0x1f0 │ │ │ │ + add r1, sp, #176 @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.u8 q8, q3, │ │ │ │ - vhadd.u32 q8, q1, │ │ │ │ - add r0, sp, #192 @ 0xc0 │ │ │ │ + vmla.i q8, q3, d11[0] │ │ │ │ + movs r2, r2 │ │ │ │ + lsls r4, r1, #1 │ │ │ │ + add r0, sp, #896 @ 0x380 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp2 0, 9, cr0, cr12, cr11, {2} │ │ │ │ - add r6, pc, #896 @ (adr r6, 29c4a8 ) │ │ │ │ + vhadd.u8 q8, q6, │ │ │ │ + add r7, pc, #576 @ (adr r7, 29c368 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp2 0, 2, cr0, cr2, cr11, {2} │ │ │ │ - stc2 0, cr0, [r6, #300]! @ 0x12c │ │ │ │ - add r6, pc, #800 @ (adr r6, 29c454 ) │ │ │ │ + cdp2 0, 13, cr0, cr2, cr11, {2} │ │ │ │ + cdp2 0, 5, cr0, cr6, cr11, {2} │ │ │ │ + add r7, pc, #480 @ (adr r7, 29c314 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2 0, cr0, [r4, #-300]! @ 0xfffffed4 │ │ │ │ + stc2l 0, cr0, [r4, #300]! @ 0x12c │ │ │ │ │ │ │ │ 0029c138 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -83096,58 +83100,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -83171,42 +83175,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -83263,33 +83267,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -83351,43 +83355,43 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 29c57c │ │ │ │ ... │ │ │ │ sbcs.w r0, sl, r5, ror #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #672 @ (adr r5, 29c81c ) │ │ │ │ + add r6, pc, #352 @ (adr r6, 29c6dc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -83445,15 +83449,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 72b3c0 │ │ │ │ + bl 72b470 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -83635,17 +83639,17 @@ │ │ │ │ blx 260d80 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 29c318 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + add r0, pc, #240 @ (adr r0, 29c948 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf5f8004b │ │ │ │ + subw r0, r8, #2123 @ 0x84b │ │ │ │ │ │ │ │ 0029c85c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #152] @ (29c904 ) │ │ │ │ @@ -83705,15 +83709,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ b.n 29c1ec │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #208] @ 0xd0 │ │ │ │ + ldr r7, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 29c120 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029c914 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83779,15 +83783,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #568] @ 0x238 │ │ │ │ + ldr r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 29d12c │ │ │ │ lsls r5, r6, #1 │ │ │ │ b.n 29d058 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029c9d8 : │ │ │ │ @@ -83817,18 +83821,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (29ca30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r6, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - orns r0, r4, #13303808 @ 0xcb0000 │ │ │ │ - eors.w r0, r0, #13303808 @ 0xcb0000 │ │ │ │ + @ instruction: 0xf524004b │ │ │ │ + adc.w r0, r0, #13303808 @ 0xcb0000 │ │ │ │ │ │ │ │ 0029ca34 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ @@ -83853,18 +83857,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (29ca8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ + ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ands.w r0, r8, #13303808 @ 0xcb0000 │ │ │ │ - bics.w r0, r4, #13303808 @ 0xcb0000 │ │ │ │ + @ instruction: 0xf4c8004b │ │ │ │ + @ instruction: 0xf4e4004b │ │ │ │ │ │ │ │ 0029ca90 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ @@ -83892,18 +83896,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (29caf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #920] @ 0x398 │ │ │ │ + ldr r5, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf3b0004b │ │ │ │ - ubfx r0, ip, #1, #12 │ │ │ │ + orn r0, r0, #13303808 @ 0xcb0000 │ │ │ │ + orns r0, ip, #13303808 @ 0xcb0000 │ │ │ │ │ │ │ │ 0029caf8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ @@ -83935,18 +83939,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (29cb68 ) │ │ │ │ ldr r0, [pc, #20] @ (29cb6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r5, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf336004b │ │ │ │ - @ instruction: 0xf352004b │ │ │ │ + @ instruction: 0xf3e6004b │ │ │ │ + and.w r0, r2, #13303808 @ 0xcb0000 │ │ │ │ │ │ │ │ 0029cb70 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ @@ -83966,18 +83970,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (29cbb4 ) │ │ │ │ ldr r0, [pc, #20] @ (29cbb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r4, [sp, #128] @ 0x80 │ │ │ │ + ldr r4, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf2ea004b │ │ │ │ - ssat r0, #12, r6, lsl #1 │ │ │ │ + @ instruction: 0xf39a004b │ │ │ │ + @ instruction: 0xf3b6004b │ │ │ │ │ │ │ │ 0029cbbc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #15] │ │ │ │ @@ -84949,17 +84953,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 29d47e │ │ │ │ b.n 29d3b2 │ │ │ │ blx 262fb8 │ │ │ │ nop │ │ │ │ - str r1, [sp, #544] @ 0x220 │ │ │ │ + str r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strd r0, r0, [r4], #300 @ 0x12c │ │ │ │ + @ instruction: 0xe994004b │ │ │ │ │ │ │ │ 0029d66c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #268] @ (29d78c ) │ │ │ │ @@ -85259,25 +85263,25 @@ │ │ │ │ bne.n 29d95c │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 29d9de │ │ │ │ bpl.n 29da24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #62] @ 0x3e │ │ │ │ + str r0, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r7, #58] @ 0x3a │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bcc.n 29d9a0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrh r2, [r5, #50] @ 0x32 │ │ │ │ + ldrh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r4, #48] @ 0x30 │ │ │ │ + ldrh r6, [r2, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29d4e4 │ │ │ │ + b.n 29d644 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029d9e0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -85351,15 +85355,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (29dae4 ) │ │ │ │ ldr r1, [pc, #76] @ (29dae8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 29daba │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -85374,23 +85378,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #512] @ 0x200 │ │ │ │ + str r5, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #664 @ (adr r1, 29dd80 ) │ │ │ │ + add r2, pc, #344 @ (adr r2, 29dc40 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs.w r0, r8, #13369344 @ 0xcc0000 │ │ │ │ + @ instruction: 0xf668004c │ │ │ │ ldr r0, [pc, #8] @ (29daf8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27d0 │ │ │ │ + b.w 5e2880 │ │ │ │ nop │ │ │ │ str r4, [r1, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0029dafc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -85398,110 +85402,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (29db54 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 260ddc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2f24 │ │ │ │ + bl 5e2fd4 │ │ │ │ ldr.w ip, [pc, #56] @ 29db58 │ │ │ │ ldr r2, [pc, #56] @ (29db5c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (29db60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 26109c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - b.n 29d568 │ │ │ │ + b.n 29d6c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r3, [sp, #984] @ 0x3d8 │ │ │ │ + str r4, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29d550 │ │ │ │ + b.n 29d6b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ + str r2, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0029db64 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 4d7ca8 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w ip, [pc, #44] @ 29dbac │ │ │ │ ldr r2, [pc, #44] @ (29dbb0 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (29dbb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r3, [sp, #600] @ 0x258 │ │ │ │ + str r4, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29d4e4 │ │ │ │ + b.n 29d644 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r0, #36] @ 0x24 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0029dbb8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 4d7d8c │ │ │ │ bl 26a9f4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e68 │ │ │ │ + bl 5e2f18 │ │ │ │ cbz r0, 29dc20 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (29dc38 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 260ddc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2e70 │ │ │ │ + bl 5e2f20 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 26109c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 29dc0c │ │ │ │ ldr r0, [pc, #64] @ (29dc3c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e3070 │ │ │ │ + b.w 5e3120 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -85513,22 +85517,22 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ - ldrsh r6, [r1, r2] │ │ │ │ + ldrsh r6, [r7, r4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - str r2, [sp, #976] @ 0x3d0 │ │ │ │ + str r3, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29d46c │ │ │ │ + b.n 29d5cc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29e438 │ │ │ │ + b.n 29d598 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029dc4c : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 29dc5a │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -85544,25 +85548,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 4d7ca8 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r1, [pc, #80] @ (29dcd4 ) │ │ │ │ ldr r2, [pc, #84] @ (29dcd8 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (29dcdc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 29dcb0 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 29dcb0 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -85582,99 +85586,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r2, [sp, #600] @ 0x258 │ │ │ │ + str r3, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29e408 │ │ │ │ + b.n 29d568 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r0, #20] │ │ │ │ + str r0, [r6, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0029dce0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4d7ca8 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w ip, [pc, #60] @ 29dd38 │ │ │ │ ldr r2, [pc, #60] @ (29dd3c ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (29dd40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 29dd24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ + str r2, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29e374 │ │ │ │ + b.n 29e4d4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r0, #12] │ │ │ │ + str r4, [r6, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0029dd44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 4d7ca8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w ip, [pc, #60] @ 29dd9c │ │ │ │ ldr r2, [pc, #60] @ (29dda0 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (29dda4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 29dd88 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r1, [sp, #720] @ 0x2d0 │ │ │ │ + str r2, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29e310 │ │ │ │ + b.n 29e470 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r4, #4] │ │ │ │ + str r0, [r2, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [pc, #16] @ (29ddbc ) │ │ │ │ ldr r2, [pc, #20] @ (29ddc0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (29ddc4 ) │ │ │ │ @@ -85682,22 +85686,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldmia r7!, {r3, r4, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #792 @ (adr r4, 29e0e0 ) │ │ │ │ + add r5, pc, #472 @ (adr r5, 29dfa0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (29ddd4 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 7286fc │ │ │ │ + b.w 7287ac │ │ │ │ nop │ │ │ │ - add r4, pc, #704 @ (adr r4, 29e098 ) │ │ │ │ + add r5, pc, #384 @ (adr r5, 29df58 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -85771,26 +85775,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 26109c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 26109c │ │ │ │ mov r0, r6 │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ - bl 738b24 │ │ │ │ + bl 738bd4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 261098 │ │ │ │ blx 261b64 │ │ │ │ ldr r1, [pc, #104] @ (29df24 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (29df28 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ b.n 29de72 │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 29de56 │ │ │ │ ldr r2, [pc, #92] @ (29df2c ) │ │ │ │ ldr r3, [pc, #96] @ (29df30 ) │ │ │ │ ldr r1, [pc, #96] @ (29df34 ) │ │ │ │ add r2, pc │ │ │ │ @@ -85815,44 +85819,44 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260d80 │ │ │ │ ldr r0, [pc, #64] @ (29df50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ blx 262fb8 │ │ │ │ nop │ │ │ │ ldmia r6, {r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #8] │ │ │ │ + str r1, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r6, #7] │ │ │ │ + ldrb r0, [r4, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #234 @ 0xea │ │ │ │ + subs r2, #154 @ 0x9a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [sp, #944] @ 0x3b0 │ │ │ │ + str r1, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29e220 │ │ │ │ + b.n 29e380 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29e22c │ │ │ │ + b.n 29e38c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #856] @ 0x358 │ │ │ │ + str r1, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29e200 │ │ │ │ + b.n 29e360 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29e224 │ │ │ │ + b.n 29e384 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #752] @ 0x2f0 │ │ │ │ + str r1, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29e1d8 │ │ │ │ + b.n 29e338 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29e23c │ │ │ │ + b.n 29e39c │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (29e0fc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -85955,58 +85959,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717ea4 │ │ │ │ + bl 717f54 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29dffa │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 261664 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29e0e6 │ │ │ │ mov r0, r5 │ │ │ │ blx 263340 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (29e124 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ ldr r0, [pc, #168] @ (29e128 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 72e6a4 │ │ │ │ + bl 72e754 │ │ │ │ b.n 29e008 │ │ │ │ ldr r3, [pc, #160] @ (29e12c ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (29e130 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (29e134 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #1 │ │ │ │ b.n 29e028 │ │ │ │ ldr r3, [pc, #144] @ (29e138 ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (29e13c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (29e140 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 29e0a2 │ │ │ │ movs r0, #20 │ │ │ │ blx 260d68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 263340 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -86029,49 +86033,49 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 29e074 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29e3e4 │ │ │ │ + b.n 29e544 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29e3f8 │ │ │ │ + b.n 29e558 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29e424 │ │ │ │ + b.n 29e584 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29e3a0 │ │ │ │ + b.n 29e500 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r3, #14 │ │ │ │ + lsls r4, r1, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 29e450 │ │ │ │ + b.n 29e5b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29e440 │ │ │ │ + b.n 29e5a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldmia r4, {r3, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 29e368 │ │ │ │ + b.n 29e4c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 29e398 │ │ │ │ + b.n 29e4f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r5, #56] @ 0x38 │ │ │ │ + ldrh r4, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29e290 │ │ │ │ + b.n 29e3f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 178 @ 0xb2 │ │ │ │ + b.n 29e1fc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r2, #56] @ 0x38 │ │ │ │ + ldrh r0, [r0, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 29e2a4 │ │ │ │ + b.n 29e404 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 150 @ 0x96 │ │ │ │ + b.n 29e1d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp, #560 @ 0x230 │ │ │ │ + add r1, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 29e290 │ │ │ │ + b.n 29e3f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (29e19c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -86092,23 +86096,23 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 29ddd8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ add.w r0, r4, #76 @ 0x4c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7286fc │ │ │ │ + b.w 7287ac │ │ │ │ nop │ │ │ │ ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - udf #216 @ 0xd8 │ │ │ │ + svc 136 @ 0x88 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e1ac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -86145,15 +86149,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 73527c │ │ │ │ + bl 73532c │ │ │ │ cbz r0, 29e254 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -86169,19 +86173,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ ldmia r3!, {} │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, r0, r0 │ │ │ │ + adds r4, r6, r2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ble.n 29e254 │ │ │ │ + udf #152 @ 0x98 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e284 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -86198,31 +86202,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (29e320 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (29e324 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72f55c │ │ │ │ + bl 72f60c │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 7315c4 │ │ │ │ + bl 731674 │ │ │ │ cbz r0, 29e30e │ │ │ │ ldr r3, [pc, #92] @ (29e328 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (29e32c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 730f8c │ │ │ │ + bl 73103c │ │ │ │ mov r0, r5 │ │ │ │ - bl 731338 │ │ │ │ + bl 7313e8 │ │ │ │ ldr r2, [pc, #72] @ (29e330 ) │ │ │ │ ldr r3, [pc, #52] @ (29e31c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86239,15 +86243,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldmia r2!, {r3, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - svc 38 @ 0x26 │ │ │ │ + svc 214 @ 0xd6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldmia r2, {r2, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ @@ -86325,26 +86329,26 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 29ddd8 │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7286fc │ │ │ │ + b.w 7287ac │ │ │ │ ldc2l 0, cr0, [r0, #-468] @ 0xfffffe2c │ │ │ │ ldmia r1!, {r3, r4, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #792] @ 0x318 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldc2 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - bgt.n 29e4f4 │ │ │ │ + ble.n 29e454 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e418 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -86394,15 +86398,15 @@ │ │ │ │ beq.w 29e740 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 738ac0 │ │ │ │ + bl 738b70 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ blx 262b9c │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -86501,15 +86505,15 @@ │ │ │ │ strb.w r3, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29e6e2 │ │ │ │ ldr r1, [pc, #464] @ (29e7a4 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 7286fc │ │ │ │ + bl 7287ac │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29e490 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 29e492 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -86522,18 +86526,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 738b24 │ │ │ │ + bl 738bd4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 26109c │ │ │ │ ldr r2, [pc, #396] @ (29e7b4 ) │ │ │ │ ldr r3, [pc, #348] @ (29e784 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -86559,15 +86563,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 262d8c │ │ │ │ b.n 29e616 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -86577,43 +86581,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (29e7cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 29e674 │ │ │ │ ldr r2, [pc, #300] @ (29e7d0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (29e7d4 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (29e7d8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 29e674 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 261b64 │ │ │ │ ldr r3, [pc, #276] @ (29e7dc ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (29e7e0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (29e7e4 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 29e674 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (29e7e8 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -86623,21 +86627,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (29e7f0 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldrb.w r3, [r5, #77] @ 0x4d │ │ │ │ cbz r3, 29e744 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 7286fc │ │ │ │ + bl 7287ac │ │ │ │ b.n 29e61e │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (29e7f4 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -86645,25 +86649,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (29e7f8 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (29e7fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 29e674 │ │ │ │ movs r7, #0 │ │ │ │ b.n 29e61e │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 29e334 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 7286fc │ │ │ │ + bl 7287ac │ │ │ │ b.n 29e61e │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 29e536 │ │ │ │ ldr r3, [pc, #152] @ (29e800 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (29e804 ) │ │ │ │ ldr r1, [pc, #156] @ (29e808 ) │ │ │ │ @@ -86679,75 +86683,75 @@ │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r2, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 29e7dc │ │ │ │ + ble.n 29e73c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ble.n 29e83c │ │ │ │ + udf #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 29e800 │ │ │ │ + blt.n 29e760 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bge.n 29e888 │ │ │ │ + blt.n 29e7e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r7, #12] │ │ │ │ + ldrh r6, [r5, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 29e760 │ │ │ │ + bgt.n 29e6c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bge.n 29e83c │ │ │ │ + bge.n 29e79c │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrh r0, [r4, #10] │ │ │ │ + ldrh r0, [r2, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 29e8b4 │ │ │ │ + bgt.n 29e814 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 29e790 │ │ │ │ + bge.n 29e6f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bgt.n 29e6d4 │ │ │ │ + ble.n 29e834 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r5, #8] │ │ │ │ + ldrh r4, [r3, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 29e738 │ │ │ │ + bge.n 29e898 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - blt.n 29e8a4 │ │ │ │ + bgt.n 29e804 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r1, #8] │ │ │ │ + ldrh r6, [r7, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 29e708 │ │ │ │ + bge.n 29e868 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - blt.n 29e704 │ │ │ │ + bgt.n 29e864 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 29e8dc │ │ │ │ + bge.n 29e83c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r5, #6] │ │ │ │ + ldrh r0, [r3, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 29e6fc │ │ │ │ + ble.n 29e85c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r1, #6] │ │ │ │ + ldrh r2, [r7, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 29e898 │ │ │ │ + bge.n 29e7f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - blt.n 29e8e8 │ │ │ │ + bgt.n 29e848 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r1, #4] │ │ │ │ + ldrh r4, [r7, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 29e828 │ │ │ │ + bls.n 29e788 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r2, #2] │ │ │ │ + ldrh r4, [r0, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #78 @ 0x4e │ │ │ │ + adds r1, #254 @ 0xfe │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bhi.n 29e7c0 │ │ │ │ + bls.n 29e720 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e80c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86796,19 +86800,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ bl 263870 │ │ │ │ stmia r4!, {r1, r2, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #60] @ 0x3c │ │ │ │ + ldrh r4, [r2, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 29e97c │ │ │ │ + bgt.n 29e8dc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - blt.n 29e7a8 │ │ │ │ + bgt.n 29e908 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e894 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86857,19 +86861,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ bl 263870 │ │ │ │ stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #56] @ 0x38 │ │ │ │ + strh r4, [r1, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 29e8f4 │ │ │ │ + blt.n 29e854 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - blt.n 29e920 │ │ │ │ + blt.n 29e880 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e91c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -86881,32 +86885,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (29e9a4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ ldr r1, [pc, #92] @ (29e9a8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 71e7b8 │ │ │ │ + bl 71e868 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 74d138 │ │ │ │ + bl 74d1e8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 29e970 │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ ldr r2, [pc, #56] @ (29e9ac ) │ │ │ │ ldr r3, [pc, #44] @ (29e9a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86921,17 +86925,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ stmia r3!, {r1, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29e608 │ │ │ │ + b.n 29e768 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 29ea14 │ │ │ │ + bhi.n 29e974 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r3!, {r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029e9b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -86945,40 +86949,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (29ea5c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e9f8 │ │ │ │ + bl 71eaa8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 29ea48 │ │ │ │ mov r1, sp │ │ │ │ - bl 74d044 │ │ │ │ + bl 74d0f4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 29ea42 │ │ │ │ cbz r7, 29ea14 │ │ │ │ ldr r6, [pc, #108] @ (29ea60 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29e9f6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fe468 │ │ │ │ + bl 6fe518 │ │ │ │ ldr r2, [pc, #72] @ (29ea64 ) │ │ │ │ ldr r3, [pc, #56] @ (29ea58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -86988,32 +86992,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ b.n 29ea1a │ │ │ │ ldr r0, [pc, #28] @ (29ea68 ) │ │ │ │ add r0, pc │ │ │ │ b.n 29e9e2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r2, r3, r4} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29e594 │ │ │ │ + b.n 29e6f4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 29eac4 │ │ │ │ + bge.n 29ea24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r2!, {r1, r2, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - asrs r6, r5, #12 │ │ │ │ + asrs r6, r3, #15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0029ea6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -87028,15 +87032,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 2623c4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 745b6c │ │ │ │ + bl 745c1c │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 29eacc │ │ │ │ ldr r2, [pc, #108] @ (29eb14 ) │ │ │ │ ldr r3, [pc, #104] @ (29eb10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -87058,35 +87062,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 260ddc │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 74c9b0 │ │ │ │ + bl 74ca60 │ │ │ │ b.n 29eaf4 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 745aa8 │ │ │ │ + bl 745b58 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 74c9dc │ │ │ │ + bl 74ca8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29eaec │ │ │ │ mov r0, r6 │ │ │ │ blx 26109c │ │ │ │ b.n 29eaa4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r2, r3, r4, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bls.n 29ebe0 │ │ │ │ + bge.n 29eb40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029eb1c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -87101,15 +87105,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 2623c4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 745b6c │ │ │ │ + bl 745c1c │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 29eb80 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 29ebba │ │ │ │ ldr r2, [pc, #156] @ (29ebf8 ) │ │ │ │ ldr r3, [pc, #152] @ (29ebf4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -87133,31 +87137,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 260ddc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 74c9b0 │ │ │ │ + bl 74ca60 │ │ │ │ b.n 29eba8 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 745aa8 │ │ │ │ + bl 745b58 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 74c9dc │ │ │ │ + bl 74ca8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29eba0 │ │ │ │ mov r0, r6 │ │ │ │ blx 26109c │ │ │ │ b.n 29eb58 │ │ │ │ ldr r2, [pc, #68] @ (29ec00 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 745b24 │ │ │ │ + bl 745bd4 │ │ │ │ ldr r2, [pc, #60] @ (29ec04 ) │ │ │ │ ldr r3, [pc, #40] @ (29ebf4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -87165,64 +87169,64 @@ │ │ │ │ bne.n 29ebec │ │ │ │ ldr r2, [pc, #44] @ (29ec08 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 745b24 │ │ │ │ + b.w 745bd4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r3, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bhi.n 29eb54 │ │ │ │ + bls.n 29ecb4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r6, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmia r1!, {r1, r3, r4} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stc 0, cr0, [ip], {79} @ 0x4f │ │ │ │ + ldc 0, cr0, [ip, #-316]! @ 0xfffffec4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 263224 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e4f5c │ │ │ │ + bl 5e500c │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 29ec9c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e5504 │ │ │ │ + bl 5e55b4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ ldr r3, [pc, #92] @ (29eca4 ) │ │ │ │ ldr r1, [pc, #92] @ (29eca8 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #80] @ (29ecac ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 5e313c │ │ │ │ + bl 5e31ec │ │ │ │ ldr r1, [pc, #68] @ (29ecb0 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 261e80 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 29ec8e │ │ │ │ @@ -87239,36 +87243,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 260af4 │ │ │ │ ldr.w r8, [pc, #20] @ 29ecb4 │ │ │ │ add r8, pc │ │ │ │ b.n 29ec40 │ │ │ │ - ldmia r2!, {r4, r5, r6} │ │ │ │ + ldmia r3!, {r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 29ec78 │ │ │ │ + bhi.n 29ebd8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r4} │ │ │ │ + ldmia r2, {r2, r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5e5504 │ │ │ │ + bl 5e55b4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 5e5504 │ │ │ │ + bl 5e55b4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2627b0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -87302,20 +87306,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (29edc4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e9f8 │ │ │ │ + bl 71eaa8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 29edaa │ │ │ │ mov r1, sp │ │ │ │ - bl 6a2dd8 │ │ │ │ + bl 6a2e88 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 29ed84 │ │ │ │ mov r0, r5 │ │ │ │ bl 487e10 │ │ │ │ ldr r2, [pc, #104] @ (29edc8 ) │ │ │ │ ldr r3, [pc, #96] @ (29edc0 ) │ │ │ │ @@ -87338,40 +87342,40 @@ │ │ │ │ ldr r6, [pc, #68] @ (29edcc ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29ed8c │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f2040 │ │ │ │ + bl 6f20f0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 29ed56 │ │ │ │ ldr r1, [pc, #36] @ (29edd0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 29ed5c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ itet lt │ │ │ │ lsllt r5, r6, #1 │ │ │ │ lslge r0, r7 │ │ │ │ movlt r0, r0 │ │ │ │ - asrs r6, r6, #15 │ │ │ │ + asrs r6, r4, #18 │ │ │ │ lsls r1, r2, #1 │ │ │ │ itt hi │ │ │ │ lslhi r5, r6, #1 │ │ │ │ - bvs.n 29ed34 @ unpredictable │ │ │ │ + bvc.n 29ee94 @ unpredictable │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvs.n 29ed08 │ │ │ │ + bvc.n 29ee68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029edd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -87385,42 +87389,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e99c │ │ │ │ + bl 71ea4c │ │ │ │ ldr r1, [pc, #188] @ (29eec4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ ldr r1, [pc, #180] @ (29eec8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ ldr r1, [pc, #172] @ (29eecc ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 29ee78 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e5f68 │ │ │ │ + bl 5e6018 │ │ │ │ cbz r0, 29ee94 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5e4e00 │ │ │ │ + bl 5e4eb0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 487e10 │ │ │ │ ldr r2, [pc, #128] @ (29eed0 ) │ │ │ │ ldr r3, [pc, #104] @ (29eebc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -87434,59 +87438,59 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 71f9d0 │ │ │ │ + bl 71fa80 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 29ee48 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a2f98 │ │ │ │ + bl 6a3048 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 29ee48 │ │ │ │ ldr r2, [pc, #60] @ (29eed4 ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (29eed8 ) │ │ │ │ ldr r1, [pc, #64] @ (29eedc ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 72e0ac │ │ │ │ + bl 72e15c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 29ee48 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ bkpt 0x00f8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 29ef74 │ │ │ │ + bvc.n 29eed4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r4, #12 │ │ │ │ + asrs r0, r2, #15 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r5, pc, #768 @ (adr r5, 29f1cc ) │ │ │ │ + add r6, pc, #448 @ (adr r6, 29f08c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r7, #42] @ 0x2a │ │ │ │ + strh r0, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bkpt 0x0092 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 29f620 │ │ │ │ + b.n 29e780 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r3, #14] │ │ │ │ + strh r0, [r1, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bpl.n 29ee44 │ │ │ │ + bvs.n 29efa4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029eee0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -87499,26 +87503,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ ldr r1, [pc, #192] @ (29efd0 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6a300c │ │ │ │ + bl 6a30bc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 29ef88 │ │ │ │ cbz r3, 29ef50 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 29efae │ │ │ │ @@ -87548,25 +87552,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 71fc24 │ │ │ │ + bl 71fcd4 │ │ │ │ b.n 29ef50 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 71fbc4 │ │ │ │ + bl 71fc74 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (29efd8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 260bec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 29ef2e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (29efdc ) │ │ │ │ @@ -87579,27 +87583,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #8 │ │ │ │ + asrs r6, r3, #11 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r4, pc, #784 @ (adr r4, 29f2e4 ) │ │ │ │ + add r5, pc, #464 @ (adr r5, 29f1a4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ pop {r3, r7, pc} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 29e8b4 │ │ │ │ + b.n 29ea14 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strh r2, [r0, #6] │ │ │ │ + strh r2, [r6, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 29ef44 │ │ │ │ + bpl.n 29f0a4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bmi.n 29ef78 │ │ │ │ + bpl.n 29f0d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029efe8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87611,21 +87615,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (29f090 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e9f8 │ │ │ │ + bl 71eaa8 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 29f062 │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 5e5f68 │ │ │ │ + bl 5e6018 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 29f076 │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 29f06a │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -87643,40 +87647,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ mov r1, r0 │ │ │ │ b.n 29f032 │ │ │ │ ldr r1, [pc, #44] @ (29f098 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 29f03a │ │ │ │ ldr r1, [pc, #36] @ (29f09c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 29f03a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1, r2, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #4 │ │ │ │ + asrs r6, r2, #7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ pop {r1, r2, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bmi.n 29f148 │ │ │ │ + bpl.n 29f0a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bmi.n 29f0ec │ │ │ │ + bmi.n 29f04c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f0a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87688,19 +87692,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (29f114 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5e736c │ │ │ │ + bl 5e741c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 487e10 │ │ │ │ ldr r2, [pc, #56] @ (29f118 ) │ │ │ │ ldr r3, [pc, #44] @ (29f110 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -87719,15 +87723,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1, r2, r3, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r3, r6} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ pop {r1} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029f11c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -87741,19 +87745,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (29f190 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5e745c │ │ │ │ + bl 5e750c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 487e10 │ │ │ │ ldr r2, [pc, #56] @ (29f194 ) │ │ │ │ ldr r3, [pc, #44] @ (29f18c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -87772,15 +87776,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r2, 29f1f8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #6 │ │ │ │ + asrs r4, r3, #9 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cbnz r6, 29f1f8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029f198 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 29f1aa │ │ │ │ @@ -87799,43 +87803,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 2623c4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 745b6c │ │ │ │ + bl 745c1c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e314c │ │ │ │ + bl 5e31fc │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 29f208 │ │ │ │ mov r4, r0 │ │ │ │ b.n 29f1e6 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 29f208 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5e2e68 │ │ │ │ + bl 5e2f18 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 262a08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29f1e2 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 745b24 │ │ │ │ + bl 745bd4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29f1e6 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2620ac │ │ │ │ nop │ │ │ │ - bcc.n 29f260 │ │ │ │ + bcc.n 29f1c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f218 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 29f22a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -87850,19 +87854,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 2623c4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 745b6c │ │ │ │ + bl 745c1c │ │ │ │ ldr r0, [pc, #68] @ (29f294 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2dd8 │ │ │ │ + bl 6a2e88 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 29f288 │ │ │ │ ldr r6, [pc, #56] @ (29f298 ) │ │ │ │ add r6, pc │ │ │ │ b.n 29f268 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -87873,29 +87877,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 261144 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29f264 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 745b24 │ │ │ │ + bl 745bd4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29f268 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6f2040 │ │ │ │ + b.w 6f20f0 │ │ │ │ nop │ │ │ │ - bcs.n 29f1e4 │ │ │ │ + bcc.n 29f344 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcs.n 29f1e4 │ │ │ │ + bcc.n 29f344 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (29f2a4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldr r4, [pc, #840] @ (29f5f0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -87904,48 +87908,48 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (29f30c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #64] @ (29f310 ) │ │ │ │ ldr r1, [pc, #64] @ (29f314 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #48] @ (29f318 ) │ │ │ │ ldr r3, [pc, #52] @ (29f31c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r3, #23] │ │ │ │ + ldrb r0, [r1, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 29f3a0 │ │ │ │ + bcs.n 29f300 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcs.n 29f354 │ │ │ │ + bcs.n 29f2b4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcs.n 29f3c8 │ │ │ │ + bcc.n 29f328 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcs.n 29f400 │ │ │ │ + bcc.n 29f360 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -87958,15 +87962,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (29f384 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cbz r3, 29f362 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87977,26 +87981,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (29f388 ) │ │ │ │ ldr r4, [pc, #32] @ (29f38c ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 29f34e │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, #21] │ │ │ │ + ldrb r0, [r2, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 29f3d0 │ │ │ │ + bcs.n 29f330 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcs.n 29f404 │ │ │ │ + bcs.n 29f364 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcs.n 29f3cc │ │ │ │ + bcs.n 29f32c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcs.n 29f400 │ │ │ │ + bcs.n 29f360 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f390 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -88016,15 +88020,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (29f54c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #32] │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -88106,15 +88110,15 @@ │ │ │ │ blx 263218 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (29f55c ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 29f432 │ │ │ │ blx 262104 │ │ │ │ ldr r3, [pc, #160] @ (29f560 ) │ │ │ │ ldr r6, [r4, #32] │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (29f564 ) │ │ │ │ add r3, pc │ │ │ │ @@ -88122,15 +88126,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 29f45a │ │ │ │ ldr r3, [pc, #136] @ (29f56c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -88138,15 +88142,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (29f558 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 29f3e8 │ │ │ │ ldr r0, [pc, #112] @ (29f570 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [r4, #32] │ │ │ │ b.n 29f3e8 │ │ │ │ ldr r3, [pc, #104] @ (29f574 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29f454 │ │ │ │ @@ -88155,52 +88159,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29f454 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (29f578 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 29f454 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ - ldrb r0, [r6, #19] │ │ │ │ + ldrb r0, [r4, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r2, 29f548 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bne.n 29f490 │ │ │ │ + bcs.n 29f5f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 29f4cc │ │ │ │ + bcs.n 29f62c │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbnz r2, 29f554 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb886 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 29f644 │ │ │ │ + bcs.n 29f5a4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r2, #15] │ │ │ │ + ldrb r2, [r0, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 29f5bc │ │ │ │ + bne.n 29f51c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - beq.n 29f4e0 │ │ │ │ + bne.n 29f640 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r0, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 29f504 │ │ │ │ + bne.n 29f664 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 29f5fc │ │ │ │ + bne.n 29f55c │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 29f5b8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -88209,25 +88213,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (29f5c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 29f390 │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #12] │ │ │ │ + ldrb r2, [r6, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 29f5b0 │ │ │ │ + bne.n 29f510 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bne.n 29f600 │ │ │ │ + bne.n 29f560 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f5c4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -88239,15 +88243,15 @@ │ │ │ │ cbz r1, 29f5f0 │ │ │ │ ldr r0, [pc, #40] @ (29f608 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72fb38 │ │ │ │ + b.w 72fbe8 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (29f60c ) │ │ │ │ add r0, pc │ │ │ │ bl 44d6ac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -88327,15 +88331,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 29f6d0 │ │ │ │ ldr r0, [pc, #112] @ (29f728 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 29f6d0 │ │ │ │ ldr r3, [pc, #84] @ (29f71c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 29f6ea │ │ │ │ movs r3, #1 │ │ │ │ @@ -88362,29 +88366,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 29f6ce │ │ │ │ ldr r0, [pc, #40] @ (29f72c ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 29f6ce │ │ │ │ cpsid ai │ │ │ │ lsls r5, r6, #1 │ │ │ │ cbz r2, 29f742 │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 29f7d0 │ │ │ │ + bne.n 29f730 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - beq.n 29f730 │ │ │ │ + beq.n 29f690 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f730 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -88458,15 +88462,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (29f834 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 72fb70 │ │ │ │ + bl 72fc20 │ │ │ │ b.n 29f77a │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 29f7f4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29f768 │ │ │ │ ldr r3, [pc, #64] @ (29f838 ) │ │ │ │ @@ -88496,25 +88500,25 @@ │ │ │ │ lsls r5, r0, #2 │ │ │ │ add sp, #408 @ 0x198 │ │ │ │ lsls r5, r0, #2 │ │ │ │ push {r2, r3, r5, lr} │ │ │ │ lsls r5, r6, #1 │ │ │ │ add sp, #192 @ 0xc0 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldrb r0, [r1, #5] │ │ │ │ + ldrb r0, [r7, #7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6, {r1, r4, r6, r7} │ │ │ │ + ldmia r7, {r1, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r7!, {r1, r3, r5, r6} │ │ │ │ + beq.n 29f878 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r6, #4] │ │ │ │ + ldrb r0, [r4, #7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4} │ │ │ │ + ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029f850 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -88580,15 +88584,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 29f900 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 29f8e4 │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 72fb50 │ │ │ │ + b.w 72fc00 │ │ │ │ movs r0, #32 │ │ │ │ blx 260d68 │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -88718,19 +88722,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (29fa4c ) │ │ │ │ ldr r0, [pc, #20] @ (29fa50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - strb r0, [r1, #28] │ │ │ │ + strb r0, [r7, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4, {r1, r4, r7} │ │ │ │ + ldmia r5!, {r1, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029fa54 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88775,15 +88779,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 44d2fc │ │ │ │ cbz r0, 29faf0 │ │ │ │ ldr r0, [pc, #120] @ (29fb38 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 72fb70 │ │ │ │ + bl 72fc20 │ │ │ │ ldr r2, [pc, #112] @ (29fb3c ) │ │ │ │ ldr r3, [pc, #92] @ (29fb28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -88810,15 +88814,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (29fb48 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29fa8a │ │ │ │ ldr r0, [pc, #60] @ (29fb4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 29fa8a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ sxtb r4, r6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ sxtb r6, r5 │ │ │ │ @@ -88837,15 +88841,15 @@ │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ lsls r5, r0, #2 │ │ │ │ asrs r0, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4, r7} │ │ │ │ + ldmia r5!, {r3, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r1, 29fb92 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (29fba0 ) │ │ │ │ @@ -88930,21 +88934,21 @@ │ │ │ │ b.n 29fbf4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (29fc38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ mvns r6, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (29fc48 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ nop │ │ │ │ mvns r2, r6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88957,51 +88961,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (29fcb4 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5e543c │ │ │ │ + bl 5e54ec │ │ │ │ ldr r3, [pc, #60] @ (29fcb8 ) │ │ │ │ ldr r2, [pc, #64] @ (29fcbc ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (29fcc0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e3b40 │ │ │ │ + bl 5e3bf0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ sub sp, #8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r5, [pc, #624] @ (29ff24 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r5, r6} │ │ │ │ + ldmia r4, {r2, r3, r4} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, #48 @ 0x30 │ │ │ │ + subs r6, #224 @ 0xe0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (29fccc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72eaf8 │ │ │ │ - ldmia r3!, {r1, r4, r5} │ │ │ │ + b.w 72eba8 │ │ │ │ + ldmia r3!, {r1, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -89060,25 +89064,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29fd40 │ │ │ │ ldr r0, [pc, #24] @ (29fd80 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 29fd40 │ │ │ │ add r7, sp, #688 @ 0x2b0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3, {r2, r3, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -89116,26 +89120,26 @@ │ │ │ │ bne.n 29fdc0 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 29fe14 │ │ │ │ movs r0, #0 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ ldr r3, [pc, #56] @ (29fe50 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29fdec │ │ │ │ ldr r3, [pc, #48] @ (29fe54 ) │ │ │ │ @@ -89147,29 +89151,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29fdec │ │ │ │ ldr r0, [pc, #36] @ (29fe5c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 29fdec │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 29fde0 │ │ │ │ add r7, sp, #280 @ 0x118 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ add r8, ip │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -89194,15 +89198,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29fe90 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 26109c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -89219,80 +89223,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (29ff8c ) │ │ │ │ ldr r2, [pc, #100] @ (29ff90 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (29ff94 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 29ff4a │ │ │ │ bl 29fd24 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 29ff5e │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 26109c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 29ff78 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 261098 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r0, [r3, #9] │ │ │ │ + strb r0, [r1, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1, {r1, r4, r5} │ │ │ │ + ldmia r1, {r1, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r6} │ │ │ │ + ldmia r1, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (2a011c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -89301,21 +89305,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (2a0124 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (2a0128 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2a00da │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 73c43c │ │ │ │ + bl 73c4ec │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (2a012c ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 260d68 │ │ │ │ add r5, pc │ │ │ │ @@ -89324,45 +89328,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a00b6 │ │ │ │ ldr r6, [pc, #296] @ (2a0134 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a0084 │ │ │ │ movs r0, #5 │ │ │ │ - bl 5df6ac │ │ │ │ + bl 5df75c │ │ │ │ cbnz r0, 2a0084 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 2a0034 │ │ │ │ b.n 2a0040 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 2a0040 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a002a │ │ │ │ ldr r1, [pc, #244] @ (2a0138 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a00e6 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -89438,27 +89442,27 @@ │ │ │ │ ldr r3, [pc, #44] @ (2a0140 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 2a0068 │ │ │ │ add r0, sp, #480 @ 0x1e0 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - strb r4, [r2, #7] │ │ │ │ + strb r4, [r0, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r0!, {r1, r6, r7} │ │ │ │ + ldmia r1, {r1, r4, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r7} │ │ │ │ + ldmia r1!, {r4, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r0!, {r3, r6} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ vshr.u32 q0, , #28 │ │ │ │ vqadd.u16 q0, q5, │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89471,28 +89475,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (2a0194 ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 718e84 │ │ │ │ + b.w 718f34 │ │ │ │ nop │ │ │ │ - strb r2, [r5, #0] │ │ │ │ + strb r2, [r3, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r7!, {r2, r5} │ │ │ │ + stmia r7!, {r2, r4, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2a01f0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89500,50 +89504,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (2a01f8 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 2a01da │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5e33b8 │ │ │ │ + b.w 5e3468 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #124] @ 0x7c │ │ │ │ + strb r6, [r0, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r6!, {r2, r4, r6, r7} │ │ │ │ + stmia r7!, {r2, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2a0224 │ │ │ │ ldr r1, [pc, #56] @ (2a0250 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 2a0236 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -89553,22 +89557,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (2a0258 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 2a0224 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r1, #116] @ 0x74 │ │ │ │ + ldr r4, [r7, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r2, r5} │ │ │ │ + stmia r6!, {r2, r4, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r0, 2a02a8 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 2a02b6 │ │ │ │ push {lr} │ │ │ │ @@ -89583,15 +89587,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 2a0294 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73c5ac │ │ │ │ + b.w 73c65c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -89600,22 +89604,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 73c5ac │ │ │ │ + b.w 73c65c │ │ │ │ nop │ │ │ │ │ │ │ │ 002a02c0 : │ │ │ │ cbz r0, 2a02ca │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 73c5ac │ │ │ │ + b.w 73c65c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a02d4 : │ │ │ │ cbz r0, 2a0320 │ │ │ │ @@ -89635,15 +89639,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 2a030c │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73c5ac │ │ │ │ + b.w 73c65c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -89652,40 +89656,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 73c5ac │ │ │ │ + b.w 73c65c │ │ │ │ nop │ │ │ │ │ │ │ │ 002a0338 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 73c650 │ │ │ │ + bl 73c700 │ │ │ │ cbnz r0, 2a0360 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 73c448 │ │ │ │ - bl 73b7f0 │ │ │ │ + b.w 73c4f8 │ │ │ │ + bl 73b8a0 │ │ │ │ ldr r3, [pc, #12] @ (2a0374 ) │ │ │ │ ldr r1, [pc, #16] @ (2a0378 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73ad84 │ │ │ │ + bl 73ae34 │ │ │ │ b.n 2a0350 │ │ │ │ - stmia r5!, {r1, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 002a037c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -89731,31 +89735,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a03b2 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e21c │ │ │ │ + b.w 73e2cc │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ ldr r3, [pc, #36] @ (2a0448 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (2a044c ) │ │ │ │ ldr r0, [pc, #40] @ (2a0450 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -89766,25 +89770,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a0458 ) │ │ │ │ ldr r0, [pc, #32] @ (2a045c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r0, [r4, #84] @ 0x54 │ │ │ │ + ldr r0, [r2, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r1, r4, r7} │ │ │ │ + stmia r5!, {r1, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r4!, {r1, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r1, #84] @ 0x54 │ │ │ │ + ldr r4, [r7, #92] @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r4!, {r1, r3, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0460 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a0464 : │ │ │ │ @@ -89849,17 +89853,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r6, [r2, #76] @ 0x4c │ │ │ │ + ldr r6, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r7, #72] @ 0x48 │ │ │ │ + ldr r4, [r5, #84] @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002a04f8 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 2a0530 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -89908,19 +89912,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a0584 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #64] @ 0x40 │ │ │ │ + ldr r4, [r1, #76] @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r3!, {r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r3, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0588 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -89985,15 +89989,15 @@ │ │ │ │ bpl.n 2a05b6 │ │ │ │ ldr r0, [pc, #64] @ (2a0668 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2a05b6 │ │ │ │ ldr r3, [pc, #48] @ (2a066c ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (2a0670 ) │ │ │ │ ldr r0, [pc, #48] @ (2a0674 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -90002,27 +90006,27 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ add r7, pc, #224 @ (adr r7, 2a0734 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r4, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r0, #52] @ 0x34 │ │ │ │ + ldr r6, [r6, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r3, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r4} │ │ │ │ + stmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0678 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90060,26 +90064,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a0698 │ │ │ │ ldr r0, [pc, #28] @ (2a06f8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2a0698 │ │ │ │ nop │ │ │ │ add r6, pc, #344 @ (adr r6, 2a0844 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r3, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a06fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90114,25 +90118,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a0720 │ │ │ │ ldr r0, [pc, #24] @ (2a0770 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2a0720 │ │ │ │ add r5, pc, #824 @ (adr r5, 2a0a9c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r6} │ │ │ │ + stmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0774 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -90225,17 +90229,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ add r5, pc, #352 @ (adr r5, 2a09d4 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #28] │ │ │ │ + ldr r2, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r6, #6] │ │ │ │ + strb r4, [r4, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r4, pc, #632 @ (adr r4, 2a0afc ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a0884 : │ │ │ │ cbz r0, 2a088a │ │ │ │ b.w 29fd24 │ │ │ │ @@ -90359,30 +90363,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (2a09e8 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r2, [r1, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - itte eq │ │ │ │ - lsleq r3, r1, #1 │ │ │ │ - stmiaeq r0!, {r3} │ │ │ │ - lslne r3, r1, #1 │ │ │ │ + itet lt │ │ │ │ + lsllt r3, r1, #1 │ │ │ │ + stmiage r0!, {r3, r4, r5, r7} │ │ │ │ + lsllt r3, r1, #1 │ │ │ │ │ │ │ │ 002a09ec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r0, 2a0a1e │ │ │ │ @@ -90393,35 +90397,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (2a0a38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r3, [pc, #28] @ (2a0a3c ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (2a0a40 ) │ │ │ │ ldr r0, [pc, #28] @ (2a0a44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ittt al │ │ │ │ - lslal r3, r1, #1 │ │ │ │ - stral r0, [r4, #116] @ 0x74 │ │ │ │ - lslal r1, r3, #1 │ │ │ │ - bkpt 0x0092 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - nop {12} │ │ │ │ + stmia r0!, {r1, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ittt mi │ │ │ │ + lslmi r3, r1, #1 │ │ │ │ + stmiami r0!, {r4, r5, r6} │ │ │ │ + lslmi r3, r1, #1 │ │ │ │ │ │ │ │ 002a0a48 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ @@ -90507,28 +90511,28 @@ │ │ │ │ beq.w 2a0ce6 │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 2a0c50 │ │ │ │ ldr r6, [pc, #580] @ (2a0d64 ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a0be6 │ │ │ │ ldr r5, [pc, #564] @ (2a0d68 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (2a0d6c ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2a0b6c │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 2a0b5c │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 2a0b5c │ │ │ │ @@ -90565,15 +90569,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (2a0d78 ) │ │ │ │ ldr r2, [pc, #476] @ (2a0d7c ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r6, [pc, #460] @ (2a0d80 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2a0cf6 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 2a0bdc │ │ │ │ @@ -90593,27 +90597,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 29fcd0 │ │ │ │ b.n 2a0b1e │ │ │ │ ldr r6, [pc, #420] @ (2a0d8c ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a0b6c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (2a0d90 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (2a0d94 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 2aa488 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2aa424 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -90631,15 +90635,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (2a0da0 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2a0bb0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2a0b1e │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -90674,15 +90678,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (2a0dac ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2a0bb0 │ │ │ │ ldr r3, [pc, #248] @ (2a0db0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a0a72 │ │ │ │ ldr r3, [pc, #240] @ (2a0db4 ) │ │ │ │ @@ -90691,15 +90695,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2a0a72 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (2a0db8 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2a0a72 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a0aee │ │ │ │ b.n 2a0c2c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -90748,67 +90752,67 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ add r2, pc, #544 @ (adr r2, 2a0f7c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #720] @ 0x2d0 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - pop {r1, r3, r5, r6, pc} │ │ │ │ + bkpt 0x001a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r1, #100] @ 0x64 │ │ │ │ + str r6, [r7, #108] @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r1, r2, r5, pc} │ │ │ │ + pop {r1, r2, r4, r6, r7, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #92] @ 0x5c │ │ │ │ + str r0, [r5, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r1, r3, r4, pc} │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - bkpt 0x00b4 │ │ │ │ + pop {r1, r3, r6, r7, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ + itt vs │ │ │ │ + lslvs r3, r1, #1 │ │ │ │ + ldrvs r4, [sp, #472] @ 0x1d8 │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldr r4, [sp, #376] @ 0x178 │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldr r4, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - bkpt 0x00f4 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - str r2, [r1, #88] @ 0x58 │ │ │ │ + itt ge │ │ │ │ + lslge r3, r1, #1 │ │ │ │ + strge r2, [r7, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r2, r5, r6} │ │ │ │ + pop {r2, r4, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r2, #84] @ 0x54 │ │ │ │ + str r6, [r0, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r7} │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - bkpt 0x006a │ │ │ │ + pop {r4, r5, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - pop {r2, r3, r4} │ │ │ │ + itte ne │ │ │ │ + lslne r3, r1, #1 │ │ │ │ + strne r2, [r4, #88] @ 0x58 │ │ │ │ + lsleq r1, r3, #1 │ │ │ │ + pop {r2, r3, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r1, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0092 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r4, r6, pc} │ │ │ │ + bkpt 0x0008 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r1, #72] @ 0x48 │ │ │ │ + str r0, [r7, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r5, #68] @ 0x44 │ │ │ │ + str r6, [r3, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r7, #64] @ 0x40 │ │ │ │ + str r6, [r5, #76] @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r0, 2a0e28 │ │ │ │ + pop {r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r1, r2, r3, r6, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0dd0 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 2a0de8 │ │ │ │ @@ -90830,15 +90834,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ nop │ │ │ │ │ │ │ │ 002a0e1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90882,26 +90886,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a0e3e │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (2a0ea0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2a0e3e │ │ │ │ ldr r6, [sp, #712] @ 0x2c8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r5, r6} │ │ │ │ + pop {r1, r3, r4, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0ea4 : │ │ │ │ cbz r0, 2a0eb0 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -90930,19 +90934,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a0ef4 ) │ │ │ │ ldr r0, [pc, #20] @ (2a0ef8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - str r6, [r4, #40] @ 0x28 │ │ │ │ + str r6, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r0, 2a0f2e │ │ │ │ + hlt 0x0008 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r1, r4, r5} │ │ │ │ + pop {r1, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a0efc : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a0f90 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -90974,25 +90978,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -91098,23 +91102,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a10a4 ) │ │ │ │ ldr r0, [pc, #28] @ (2a10a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - str r6, [r6, #16] │ │ │ │ + str r6, [r4, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r2, #16] │ │ │ │ + str r6, [r0, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r7, #12] │ │ │ │ + str r6, [r5, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb830 │ │ │ │ + @ instruction: 0xb8e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - hlt 0x0026 │ │ │ │ + cbnz r6, 2a1100 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a10ac : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -91295,15 +91299,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (2a12a0 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2a1280 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -91331,19 +91335,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r2, r5] │ │ │ │ + str r2, [r0, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - setend le │ │ │ │ + @ instruction: 0xb700 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb624 │ │ │ │ + @ instruction: 0xb6d4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a12a4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91355,15 +91359,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 2a29cc │ │ │ │ mov r0, r6 │ │ │ │ bl 2a29c0 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -91393,19 +91397,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrsh r4, [r1, r3] │ │ │ │ + ldrsh r4, [r7, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + @ instruction: 0xb654 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r1, r3, r6, r7, lr} │ │ │ │ + @ instruction: 0xb67a │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1330 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2a133a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -91419,19 +91423,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a1364 ) │ │ │ │ ldr r0, [pc, #20] @ (2a1368 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrsh r6, [r6, r0] │ │ │ │ + ldrsh r6, [r4, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r3, r5, r6, lr} │ │ │ │ + setpan #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb7fa │ │ │ │ + @ instruction: 0xb8aa │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a136c : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2a1376 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -91445,19 +91449,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a13a0 ) │ │ │ │ ldr r0, [pc, #20] @ (2a13a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrb r2, [r7, r7] │ │ │ │ + ldrsh r2, [r5, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r2, r3, r5, lr} │ │ │ │ + push {r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb7be │ │ │ │ + @ instruction: 0xb86e │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a13a8 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2a13b2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -91471,19 +91475,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a13dc ) │ │ │ │ ldr r0, [pc, #20] @ (2a13e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrb r6, [r7, r6] │ │ │ │ + ldrsh r6, [r5, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r4, r5, r6, r7} │ │ │ │ + push {r5, r7, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb782 │ │ │ │ + @ instruction: 0xb832 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a13e4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91779,19 +91783,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a167c ) │ │ │ │ ldr r0, [pc, #20] @ (2a1680 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrh r6, [r3, r4] │ │ │ │ + ldrh r6, [r1, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sxtb r0, r2 │ │ │ │ + cbz r0, 2a16c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r1, r5, r6, r7} │ │ │ │ + push {r1, r4, r7, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1684 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -91804,18 +91808,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 260ddc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e58fc │ │ │ │ + bl 5e59ac │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e5414 │ │ │ │ + bl 5e54c4 │ │ │ │ mov r0, r5 │ │ │ │ blx 26109c │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a16a2 │ │ │ │ ldr r3, [pc, #28] @ (2a16e8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -91823,17 +91827,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xe99c0075 │ │ │ │ - push {r1, r2, r3, r4, r5, r7} │ │ │ │ + push {r1, r2, r3, r5, r6, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stc 0, cr0, [r4, #-320] @ 0xfffffec0 │ │ │ │ + ldc 0, cr0, [r4, #320]! @ 0x140 │ │ │ │ str r1, [sp, #376] @ 0x178 │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002a16ec : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -91852,15 +91856,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (2a174c ) │ │ │ │ add r5, pc │ │ │ │ b.n 2a171a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2a1732 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a1714 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -91870,15 +91874,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ stmdb r8!, {r0, r2, r4, r5, r6} │ │ │ │ - cbz r4, 2a176e │ │ │ │ + sxth r4, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrd r0, r0, [ip], #468 @ 0x1d4 │ │ │ │ │ │ │ │ 002a1754 : │ │ │ │ ldr r3, [pc, #28] @ (2a1774 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -91921,27 +91925,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 2a17ba │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2a17fa │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e5cdc │ │ │ │ + bl 5e5d8c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 2a17b4 │ │ │ │ ldr r1, [pc, #80] @ (2a1828 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e4c54 │ │ │ │ + bl 5e4d04 │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 2a17b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -91958,36 +91962,36 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ stmia.w r2!, {r0, r2, r4, r5, r6} │ │ │ │ str r5, [sp, #336] @ 0x150 │ │ │ │ lsls r5, r6, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, r7] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r2, 2a1864 │ │ │ │ + cbz r2, 2a1890 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r5, #72] @ 0x48 │ │ │ │ + str r4, [r3, #84] @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #222 @ 0xde │ │ │ │ + movs r3, #142 @ 0x8e │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002a182c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 2ffb2c │ │ │ │ mov r1, r4 │ │ │ │ - bl 5dedbc │ │ │ │ + bl 5dee6c │ │ │ │ cbz r0, 2a186e │ │ │ │ mov r1, r5 │ │ │ │ bl 2a1778 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2a1894 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -92007,79 +92011,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 72e0ac │ │ │ │ + bl 72e15c │ │ │ │ b.n 2a185a │ │ │ │ ldr r3, [pc, #44] @ (2a18c4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (2a18c8 ) │ │ │ │ ldr r1, [pc, #48] @ (2a18cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2a185a │ │ │ │ nop │ │ │ │ - ldr r0, [r2, r4] │ │ │ │ + ldr r0, [r0, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r6, 2a18f0 │ │ │ │ + rev16 r6, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add sp, #232 @ 0xe8 │ │ │ │ + sub sp, #424 @ 0x1a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r5, r3] │ │ │ │ + ldr r4, [r3, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxtb r2, r1 │ │ │ │ + cbz r2, 2a192a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add sp, #80 @ 0x50 │ │ │ │ + sub sp, #272 @ 0x110 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a18d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (2a1920 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2a190c │ │ │ │ ldr.w ip, [pc, #52] @ 2a1924 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (2a1928 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #672 @ 0x2a0 │ │ │ │ + add sp, #352 @ 0x160 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r2, r2] │ │ │ │ + ldr r0, [r0, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, sp, #408 @ 0x198 │ │ │ │ + add sp, #88 @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a192c : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -92090,67 +92094,67 @@ │ │ │ │ cbz r0, 2a1964 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (2a1970 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - add r7, sp, #264 @ 0x108 │ │ │ │ + add r7, sp, #968 @ 0x3c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1974 : │ │ │ │ cbz r0, 2a19a0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (2a19c8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2a19aa │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (2a19cc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r7, sp, #16 │ │ │ │ + add r7, sp, #720 @ 0x2d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbz r6, 2a1a0a │ │ │ │ + uxth r6, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a19d0 : │ │ │ │ cbz r0, 2a19e6 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -92169,56 +92173,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a1a10 ) │ │ │ │ ldr r0, [pc, #20] @ (2a1a14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrsb r2, [r1, r6] │ │ │ │ + ldr r2, [r7, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sp, #752 @ 0x2f0 │ │ │ │ + add r7, sp, #432 @ 0x1b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #792 @ 0x318 │ │ │ │ + add r7, sp, #472 @ 0x1d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1a18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (2a1b64 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a1ad8 │ │ │ │ ldr r4, [pc, #300] @ (2a1b68 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (2a1b6c ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a1b30 │ │ │ │ ldr r2, [pc, #276] @ (2a1b70 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (2a1b74 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #264] @ (2a1b78 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a1b0e │ │ │ │ ldr r7, [pc, #256] @ (2a1b7c ) │ │ │ │ @@ -92226,25 +92230,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 2a1a8a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a1b0e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ ldr r2, [pc, #236] @ (2a1b80 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2a1a82 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2a1a82 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -92257,36 +92261,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 260dd8 │ │ │ │ ldr r4, [pc, #172] @ (2a1b88 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2a1b20 │ │ │ │ ldr r0, [pc, #164] @ (2a1b8c ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (2a1b90 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 2aa1fc │ │ │ │ cbz r0, 2a1b20 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 26333c │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a1b04 │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ b.n 2a1b04 │ │ │ │ ldr r0, [pc, #112] @ (2a1b94 ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 260dd8 │ │ │ │ @@ -92302,45 +92306,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2a1aca │ │ │ │ - add r6, sp, #376 @ 0x178 │ │ │ │ + add r7, sp, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r6, [r0, r5] │ │ │ │ + ldrsb r6, [r6, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sp, #120 @ 0x78 │ │ │ │ + add r6, sp, #824 @ 0x338 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r6, #28] │ │ │ │ + str r6, [r4, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add sp, #272 @ 0x110 │ │ │ │ + sub sp, #464 @ 0x1d0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ b.n 2a16f8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrsb r4, [r1, r4] │ │ │ │ + ldrsb r4, [r7, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, sp, #816 @ 0x330 │ │ │ │ + add r6, sp, #496 @ 0x1f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - sub sp, #416 @ 0x1a0 │ │ │ │ + cbz r0, 2a1bae │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add sp, #0 │ │ │ │ + sub sp, #192 @ 0xc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r2, [r3, r2] │ │ │ │ + ldrsb r2, [r1, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, sp, #448 @ 0x1c0 │ │ │ │ + add r6, sp, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - sub sp, #96 @ 0x60 │ │ │ │ + cbz r0, 2a1baa │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r7, #52] @ 0x34 │ │ │ │ + strh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002a1b9c : │ │ │ │ cbz r0, 2a1ba2 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -92353,45 +92357,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (2a1c08 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2a1be6 │ │ │ │ ldr.w ip, [pc, #64] @ 2a1c0c │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (2a1c10 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - add r4, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #504 @ 0x1f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r6, r6] │ │ │ │ + ldrsb r4, [r4, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #560 @ 0x230 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1c14 : │ │ │ │ cbz r0, 2a1c32 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a1c3e │ │ │ │ @@ -92573,28 +92577,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 2a1dca │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a1e9a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a1dc2 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 2a1dc2 │ │ │ │ ldr r3, [pc, #292] @ (2a1f04 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (2a1f08 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e5cdc │ │ │ │ + bl 5e5d8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a1dc2 │ │ │ │ ldr r3, [pc, #280] @ (2a1f0c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a1eb6 │ │ │ │ @@ -92612,27 +92616,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (2a1f18 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2a1e48 │ │ │ │ ldr r3, [pc, #204] @ (2a1f04 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (2a1f1c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5e568c │ │ │ │ + bl 5e573c │ │ │ │ ldr r2, [pc, #212] @ (2a1f20 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 2a0774 │ │ │ │ mov r1, r0 │ │ │ │ @@ -92645,15 +92649,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -92663,15 +92667,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2a1ed6 │ │ │ │ ldr r0, [pc, #132] @ (2a1f28 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 5e39bc │ │ │ │ + bl 5e3a6c │ │ │ │ mov r4, r0 │ │ │ │ b.n 2a1e10 │ │ │ │ ldr r3, [pc, #116] @ (2a1f2c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a1dfc │ │ │ │ @@ -92679,66 +92683,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a1dfc │ │ │ │ ldr r0, [pc, #104] @ (2a1f34 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2a1dfc │ │ │ │ ldr r3, [pc, #96] @ (2a1f38 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a1ea2 │ │ │ │ ldr r3, [pc, #76] @ (2a1f30 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a1ea2 │ │ │ │ ldr r0, [pc, #80] @ (2a1f3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2a1ea2 │ │ │ │ b.n 2a2410 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldrh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r0, [r2, r7] │ │ │ │ + strb r0, [r0, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, sp, #824 @ 0x338 │ │ │ │ + add r3, sp, #504 @ 0x1f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #808 @ 0x328 │ │ │ │ + add r5, sp, #488 @ 0x1e8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, r5] │ │ │ │ + strb r0, [r4, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, sp, #288 @ 0x120 │ │ │ │ + add r2, sp, #992 @ 0x3e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, sp, #432 @ 0x1b0 │ │ │ │ + add r3, sp, #112 @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, sp, #440 @ 0x1b8 │ │ │ │ + add r5, sp, #120 @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r7, r4] │ │ │ │ + strh r2, [r5, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vtbx.8 d26, {d31- instruction: 0xffffaa90 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #984 @ 0x3d8 │ │ │ │ + add r5, sp, #664 @ 0x298 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #960 @ 0x3c0 │ │ │ │ + add r5, sp, #640 @ 0x280 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a1f40 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92760,15 +92764,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2a1fe4 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (2a1fe8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5e568c │ │ │ │ + bl 5e573c │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (2a1fec ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -92795,33 +92799,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a1f74 │ │ │ │ ldr r0, [pc, #40] @ (2a1ffc ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2a1f74 │ │ │ │ ldrh r2, [r7, #42] @ 0x2a │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ + add r3, sp, #896 @ 0x380 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r7, r7] │ │ │ │ + strh r6, [r5, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r4, r7] │ │ │ │ + strh r4, [r2, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r5, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #112 @ 0x70 │ │ │ │ + add r4, sp, #816 @ 0x330 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2000 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92833,15 +92837,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 2a2024 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2a204c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a201e │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 2a201e │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -92864,15 +92868,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ b.n 2a20b0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r0, sp, #456 @ 0x1c8 │ │ │ │ + add r1, sp, #136 @ 0x88 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2074 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -92883,15 +92887,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2a20f2 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2a20c4 │ │ │ │ cbz r7, 2a20b0 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -92927,21 +92931,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2a2118 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, pc, #1016 @ (adr r7, 2a2508 ) │ │ │ │ + add r0, sp, #696 @ 0x2b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r1, r2] │ │ │ │ + str r4, [r7, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #760 @ (adr r7, 2a2410 ) │ │ │ │ + add r0, sp, #440 @ 0x1b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, sp, #16 │ │ │ │ + add r3, sp, #720 @ 0x2d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a211c : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -93021,19 +93025,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ strh r2, [r7, #50] @ 0x32 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r7, [pc, #744] @ (2a24cc ) │ │ │ │ + str r2, [r5, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #944 @ (adr r6, 2a2598 ) │ │ │ │ + add r7, pc, #624 @ (adr r7, 2a2458 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, sp, #312 @ 0x138 │ │ │ │ + add r2, sp, #1016 @ 0x3f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a21ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -93080,54 +93084,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (2a22bc ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (2a22c0 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 72a4d8 │ │ │ │ + bl 72a588 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a2292 │ │ │ │ ldr r2, [pc, #64] @ (2a22c4 ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a2230 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 2a2234 │ │ │ │ b.n 2a2222 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2a2280 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r4, #22] │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldrh r0, [r3, #22] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r7, [pc, #488] @ (2a2498 ) │ │ │ │ + str r2, [r5, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldrh r4, [r5, #20] │ │ │ │ lsls r5, r6, #1 │ │ │ │ bx pc │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #832 @ 0x340 │ │ │ │ + add r2, sp, #512 @ 0x200 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r6, [r4, #44] @ 0x2c │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002a22c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -93186,54 +93190,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (2a23fc ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (2a2400 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 72a4d8 │ │ │ │ + bl 72a588 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a23a6 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (2a2404 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a2304 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r1, [pc, #124] @ (2a2408 ) │ │ │ │ add r1, pc │ │ │ │ blx 262a08 │ │ │ │ cbnz r0, 2a23b2 │ │ │ │ ldr r2, [pc, #120] @ (2a240c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (2a2410 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ b.n 2a2368 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r1, [pc, #88] @ (2a2414 ) │ │ │ │ add r1, pc │ │ │ │ blx 262a08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a2392 │ │ │ │ ldr r2, [pc, #80] @ (2a2418 ) │ │ │ │ add r2, pc │ │ │ │ @@ -93257,33 +93261,33 @@ │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldrh r0, [r3, #14] │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldrh r2, [r7, #12] │ │ │ │ lsls r5, r6, #1 │ │ │ │ bx pc │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #920 @ 0x398 │ │ │ │ + add r1, sp, #600 @ 0x258 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - cmp r5, #42 @ 0x2a │ │ │ │ + cmp r5, #218 @ 0xda │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r0, sp, #720 @ 0x2d0 │ │ │ │ + add r1, sp, #400 @ 0x190 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, sp, #40 @ 0x28 │ │ │ │ + add r1, sp, #744 @ 0x2e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp, #864 @ 0x360 │ │ │ │ + add r1, sp, #544 @ 0x220 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp, #624 @ 0x270 │ │ │ │ + add r1, sp, #304 @ 0x130 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #712] @ (2a26e8 ) │ │ │ │ + ldr r6, [pc, #392] @ (2a25a8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #912 @ (adr r4, 2a27b4 ) │ │ │ │ + add r5, pc, #592 @ (adr r5, 2a2674 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp, #600 @ 0x258 │ │ │ │ + add r1, sp, #280 @ 0x118 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2428 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -93323,25 +93327,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r4, #30] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r5, [pc, #112] @ (2a250c ) │ │ │ │ + ldr r5, [pc, #816] @ (2a27cc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #312 @ (adr r4, 2a25d8 ) │ │ │ │ + add r4, pc, #1016 @ (adr r4, 2a2898 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp, #0 │ │ │ │ + add r0, sp, #704 @ 0x2c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #16] @ (2a24b8 ) │ │ │ │ + ldr r5, [pc, #720] @ (2a2778 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #216 @ (adr r4, 2a2584 ) │ │ │ │ + add r4, pc, #920 @ (adr r4, 2a2844 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp, #384 @ 0x180 │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a24b0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -93381,23 +93385,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ strh r2, [r4, #26] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - add r0, sp, #152 @ 0x98 │ │ │ │ + add r0, sp, #856 @ 0x358 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ + add r0, sp, #792 @ 0x318 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #504] @ (2a2720 ) │ │ │ │ + ldr r5, [pc, #184] @ (2a25e0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #704 @ (adr r3, 2a27ec ) │ │ │ │ + add r4, pc, #384 @ (adr r4, 2a26ac ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, pc, #392 @ (adr r7, 2a26b8 ) │ │ │ │ + add r0, sp, #72 @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2530 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -93424,30 +93428,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 261584 │ │ │ │ ldr r3, [pc, #140] @ (2a2600 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 2a258a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ adds r4, #1 │ │ │ │ blx 261584 │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 2a25b6 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a2578 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72a4d8 │ │ │ │ + bl 72a588 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a25d8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a2578 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -93463,36 +93467,36 @@ │ │ │ │ bne.n 2a25e0 │ │ │ │ ldr r0, [pc, #60] @ (2a2608 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 261580 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ b.n 2a25aa │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ strh r4, [r3, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #792 @ (adr r7, 2a2908 ) │ │ │ │ + add r0, sp, #472 @ 0x1d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r0, [r2, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ strh r0, [r2, #22] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - add r6, pc, #880 @ (adr r6, 2a296c ) │ │ │ │ + add r7, pc, #560 @ (adr r7, 2a282c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r6, #2] │ │ │ │ + strh r4, [r4, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ bx pc │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r5, #56] @ 0x38 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r7, pc, #432 @ (adr r7, 2a27bc ) │ │ │ │ + add r0, sp, #112 @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (2a2834 ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -93711,41 +93715,41 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ strh r4, [r7, #52] @ 0x34 │ │ │ │ lsls r5, r6, #1 │ │ │ │ strh r0, [r7, #52] @ 0x34 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #616 @ (adr r7, 2a2aac ) │ │ │ │ + add r0, sp, #296 @ 0x128 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, pc, #744 @ (adr r7, 2a2b30 ) │ │ │ │ + add r0, sp, #424 @ 0x1a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, pc, #752 @ (adr r7, 2a2b3c ) │ │ │ │ + add r0, sp, #432 @ 0x1b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ + str r2, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #552 @ (adr r7, 2a2a7c ) │ │ │ │ + add r0, sp, #232 @ 0xe8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r5, r6, #1 │ │ │ │ - add r6, pc, #696 @ (adr r6, 2a2b18 ) │ │ │ │ + add r7, pc, #376 @ (adr r7, 2a29d8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r3, #32] │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r1, #32] │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #736 @ (adr r6, 2a2b4c ) │ │ │ │ + add r7, pc, #416 @ (adr r7, 2a2a0c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r7, #20] │ │ │ │ + str r0, [r5, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #520 @ (adr r6, 2a2a7c ) │ │ │ │ + add r7, pc, #200 @ (adr r7, 2a293c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #552 @ (adr r6, 2a2aa0 ) │ │ │ │ + add r7, pc, #232 @ (adr r7, 2a2960 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2878 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (2a293c ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -93821,17 +93825,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #112 @ (adr r6, 2a29b8 ) │ │ │ │ + add r6, pc, #816 @ (adr r6, 2a2c78 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #152 @ (adr r6, 2a29e4 ) │ │ │ │ + add r6, pc, #856 @ (adr r6, 2a2ca4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a294c : │ │ │ │ ldr r0, [pc, #4] @ (2a2954 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2a260c │ │ │ │ nop │ │ │ │ @@ -94198,19 +94202,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2a2cd4 ) │ │ │ │ ldr r0, [pc, #20] @ (2a2cd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r0, r4] │ │ │ │ + ldrb r4, [r6, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #984 @ (adr r4, 2a30b0 ) │ │ │ │ + add r5, pc, #664 @ (adr r5, 2a2f70 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, pc, #0 @ (adr r5, 2a2cdc ) │ │ │ │ + add r5, pc, #704 @ (adr r5, 2a2f9c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2cdc : │ │ │ │ cbz r0, 2a2ce2 │ │ │ │ b.w 261098 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -94237,19 +94241,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2d2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, r2] │ │ │ │ + ldrb r2, [r4, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #656 @ (adr r4, 2a2fbc ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 2a2e7c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, pc, #896 @ (adr r4, 2a30b0 ) │ │ │ │ + add r5, pc, #576 @ (adr r5, 2a2f70 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2d30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -94293,25 +94297,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2a2db8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r0, r1] │ │ │ │ + ldrb r6, [r6, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #224 @ (adr r4, 2a2e8c ) │ │ │ │ + add r4, pc, #928 @ (adr r4, 2a314c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, pc, #464 @ (adr r4, 2a2f80 ) │ │ │ │ + add r5, pc, #144 @ (adr r5, 2a2e40 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r6, r0] │ │ │ │ + ldrb r2, [r4, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #144 @ (adr r4, 2a2e48 ) │ │ │ │ + add r4, pc, #848 @ (adr r4, 2a3108 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, pc, #448 @ (adr r4, 2a2f7c ) │ │ │ │ + add r5, pc, #128 @ (adr r5, 2a2e3c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2dbc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -94343,19 +94347,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2e1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, r7] │ │ │ │ + ldrb r2, [r6, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #720 @ (adr r3, 2a30ec ) │ │ │ │ + add r4, pc, #400 @ (adr r4, 2a2fac ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, pc, #960 @ (adr r3, 2a31e0 ) │ │ │ │ + add r4, pc, #640 @ (adr r4, 2a30a0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2e20 : │ │ │ │ cbz r0, 2a2e30 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94372,19 +94376,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2e5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, r6] │ │ │ │ + ldrb r2, [r6, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #464 @ (adr r3, 2a302c ) │ │ │ │ + add r4, pc, #144 @ (adr r4, 2a2eec ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, pc, #704 @ (adr r3, 2a3120 ) │ │ │ │ + add r4, pc, #384 @ (adr r4, 2a2fe0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2e60 : │ │ │ │ cbz r0, 2a2e70 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94401,19 +94405,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2e9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, r5] │ │ │ │ + ldrh r2, [r6, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #208 @ (adr r3, 2a2f6c ) │ │ │ │ + add r3, pc, #912 @ (adr r3, 2a322c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, pc, #448 @ (adr r3, 2a3060 ) │ │ │ │ + add r4, pc, #128 @ (adr r4, 2a2f20 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2ea0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -94432,19 +94436,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2a2edc ) │ │ │ │ ldr r0, [pc, #20] @ (2a2ee0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrh r4, [r7, r3] │ │ │ │ + ldrh r4, [r5, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #952 @ (adr r2, 2a3298 ) │ │ │ │ + add r3, pc, #632 @ (adr r3, 2a3158 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, pc, #168 @ (adr r3, 2a2f8c ) │ │ │ │ + add r3, pc, #872 @ (adr r3, 2a324c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2ee4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -94463,19 +94467,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2a2f20 ) │ │ │ │ ldr r0, [pc, #20] @ (2a2f24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrh r0, [r7, r2] │ │ │ │ + ldrh r0, [r5, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #680 @ (adr r2, 2a31cc ) │ │ │ │ + add r3, pc, #360 @ (adr r3, 2a308c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #920 @ (adr r2, 2a32c0 ) │ │ │ │ + add r3, pc, #600 @ (adr r3, 2a3180 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2f28 : │ │ │ │ cbz r0, 2a2f38 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94492,19 +94496,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2f64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, r1] │ │ │ │ + ldrh r2, [r5, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #432 @ (adr r2, 2a3114 ) │ │ │ │ + add r3, pc, #112 @ (adr r3, 2a2fd4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #672 @ (adr r2, 2a3208 ) │ │ │ │ + add r3, pc, #352 @ (adr r3, 2a30c8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2f68 : │ │ │ │ cbz r0, 2a2f78 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94521,19 +94525,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2fa4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, r0] │ │ │ │ + ldrh r2, [r5, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #176 @ (adr r2, 2a3054 ) │ │ │ │ + add r2, pc, #880 @ (adr r2, 2a3314 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #416 @ (adr r2, 2a3148 ) │ │ │ │ + add r3, pc, #96 @ (adr r3, 2a3008 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2fa8 : │ │ │ │ cbz r0, 2a2fb8 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -94549,19 +94553,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a2fe4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r7, r7] │ │ │ │ + ldrh r2, [r5, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #944 @ (adr r1, 2a3394 ) │ │ │ │ + add r2, pc, #624 @ (adr r2, 2a3254 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #160 @ (adr r2, 2a3088 ) │ │ │ │ + add r2, pc, #864 @ (adr r2, 2a3348 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a2fe8 : │ │ │ │ cbz r0, 2a2ff8 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94578,19 +94582,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a3024 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r7, r6] │ │ │ │ + ldrh r2, [r5, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #688 @ (adr r1, 2a32d4 ) │ │ │ │ + add r2, pc, #368 @ (adr r2, 2a3194 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #928 @ (adr r1, 2a33c8 ) │ │ │ │ + add r2, pc, #608 @ (adr r2, 2a3288 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3028 : │ │ │ │ cbz r0, 2a3038 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94606,19 +94610,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a3060 ) │ │ │ │ ldr r0, [pc, #20] @ (2a3064 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r2, [r7, r5] │ │ │ │ + ldrh r2, [r5, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #432 @ (adr r1, 2a3214 ) │ │ │ │ + add r2, pc, #112 @ (adr r2, 2a30d4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #664 @ (adr r1, 2a3300 ) │ │ │ │ + add r2, pc, #344 @ (adr r2, 2a31c0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3068 : │ │ │ │ cbz r0, 2a3078 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94634,19 +94638,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a30a0 ) │ │ │ │ ldr r0, [pc, #20] @ (2a30a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r2, [r7, r4] │ │ │ │ + ldr r2, [r5, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #176 @ (adr r1, 2a3154 ) │ │ │ │ + add r1, pc, #880 @ (adr r1, 2a3414 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #408 @ (adr r1, 2a3240 ) │ │ │ │ + add r2, pc, #88 @ (adr r2, 2a3100 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a30a8 : │ │ │ │ cbz r0, 2a30b8 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94662,19 +94666,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a30e0 ) │ │ │ │ ldr r0, [pc, #20] @ (2a30e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r2, [r5, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #944 @ (adr r0, 2a3494 ) │ │ │ │ + add r1, pc, #624 @ (adr r1, 2a3354 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #152 @ (adr r1, 2a3180 ) │ │ │ │ + add r1, pc, #856 @ (adr r1, 2a3440 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a30e8 : │ │ │ │ cbz r0, 2a30f8 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94690,19 +94694,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a3120 ) │ │ │ │ ldr r0, [pc, #20] @ (2a3124 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r2, [r7, r2] │ │ │ │ + ldr r2, [r5, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #688 @ (adr r0, 2a33d4 ) │ │ │ │ + add r1, pc, #368 @ (adr r1, 2a3294 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #920 @ (adr r0, 2a34c0 ) │ │ │ │ + add r1, pc, #600 @ (adr r1, 2a3380 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3128 : │ │ │ │ cbz r0, 2a313a │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94719,19 +94723,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a3168 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r7, r1] │ │ │ │ + ldr r0, [r5, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #424 @ (adr r0, 2a3310 ) │ │ │ │ + add r1, pc, #104 @ (adr r1, 2a31d0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #656 @ (adr r0, 2a33fc ) │ │ │ │ + add r1, pc, #336 @ (adr r1, 2a32bc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a316c : │ │ │ │ cbz r0, 2a317c │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94747,19 +94751,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a31a4 ) │ │ │ │ ldr r0, [pc, #20] @ (2a31a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r6, [r6, r0] │ │ │ │ + ldr r6, [r4, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #160 @ (adr r0, 2a3248 ) │ │ │ │ + add r0, pc, #864 @ (adr r0, 2a3508 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #392 @ (adr r0, 2a3334 ) │ │ │ │ + add r1, pc, #72 @ (adr r1, 2a31f4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a31ac : │ │ │ │ cbz r0, 2a31bc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94775,19 +94779,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a31e4 ) │ │ │ │ ldr r0, [pc, #20] @ (2a31e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrsb r6, [r6, r7] │ │ │ │ + ldr r6, [r4, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ + add r0, pc, #608 @ (adr r0, 2a3448 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #136 @ (adr r0, 2a3274 ) │ │ │ │ + add r0, pc, #840 @ (adr r0, 2a3534 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a31ec : │ │ │ │ cbz r0, 2a31fe │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94804,19 +94808,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a322c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r4, [r6, r6] │ │ │ │ + ldr r4, [r4, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + add r0, pc, #344 @ (adr r0, 2a3384 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #896] @ 0x380 │ │ │ │ + add r0, pc, #576 @ (adr r0, 2a3470 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3230 : │ │ │ │ cbz r0, 2a3242 │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94833,19 +94837,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a3270 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r0, [r6, r5] │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #392] @ 0x188 │ │ │ │ + add r0, pc, #72 @ (adr r0, 2a32b8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #624] @ 0x270 │ │ │ │ + add r0, pc, #304 @ (adr r0, 2a33a4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3274 : │ │ │ │ cbz r0, 2a3286 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94863,19 +94867,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a32b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r4, [r5, r4] │ │ │ │ + ldrsb r4, [r3, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #120] @ 0x78 │ │ │ │ + ldr r7, [sp, #824] @ 0x338 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #352] @ 0x160 │ │ │ │ + add r0, pc, #32 @ (adr r0, 2a32d8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a32b8 : │ │ │ │ cbz r0, 2a32ca │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94893,19 +94897,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a32f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r0, [r5, r3] │ │ │ │ + ldrsb r0, [r3, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #872] @ 0x368 │ │ │ │ + ldr r7, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a32fc : │ │ │ │ cbz r0, 2a330e │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94923,19 +94927,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a333c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r4, [r4, r2] │ │ │ │ + ldrsb r4, [r2, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #600] @ 0x258 │ │ │ │ + ldr r7, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ + ldr r7, [sp, #512] @ 0x200 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3340 : │ │ │ │ cbz r0, 2a3354 │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94953,19 +94957,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a3384 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r4, [r3, r1] │ │ │ │ + ldrsb r4, [r1, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #312] @ 0x138 │ │ │ │ + ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #544] @ 0x220 │ │ │ │ + ldr r7, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3388 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 2a339c │ │ │ │ ldr r3, [pc, #20] @ (2a33a4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -94973,15 +94977,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r4, [r5, r2] │ │ │ │ + ldr r4, [r3, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002a33a8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95008,15 +95012,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 2638c8 │ │ │ │ - ldr r4, [r3, r1] │ │ │ │ + ldr r4, [r1, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002a33fc : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 2a3410 │ │ │ │ ldr r3, [pc, #20] @ (2a3418 ) │ │ │ │ add r3, pc │ │ │ │ @@ -95024,15 +95028,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r2, [r7, r0] │ │ │ │ + ldr r2, [r5, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002a341c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95062,21 +95066,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2a347c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r2, [r7, r7] │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r4, [r3, r7] │ │ │ │ + ldr r4, [r1, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #792] @ 0x318 │ │ │ │ + ldr r6, [sp, #472] @ 0x1d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #848] @ 0x350 │ │ │ │ + ldr r6, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a3480 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95135,15 +95139,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 2638c8 │ │ │ │ nop │ │ │ │ - ldrsb r4, [r3, r6] │ │ │ │ + ldr r4, [r1, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a35c6 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2a359e │ │ │ │ cmp r3, #1 │ │ │ │ @@ -95259,17 +95263,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a358e │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 2a356e │ │ │ │ nop │ │ │ │ - adds r4, #246 @ 0xf6 │ │ │ │ + adds r5, #166 @ 0xa6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, #100 @ 0x64 │ │ │ │ + adds r5, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -95351,24 +95355,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 2a3718 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2a373c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 261144 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a3712 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a3712 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -95576,15 +95580,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldmia r0!, {r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (2a3940 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ lsls r6, r3, #29 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 2a39c8 │ │ │ │ @@ -95650,124 +95654,124 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (2a3a94 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #148] @ (2a3a98 ) │ │ │ │ ldr r3, [pc, #148] @ (2a3a9c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (2a3aa0 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (2a3aa4 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r3, [pc, #140] @ (2a3aa8 ) │ │ │ │ ldr r2, [pc, #140] @ (2a3aac ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (2a3ab0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r3, [pc, #132] @ (2a3ab4 ) │ │ │ │ ldr r2, [pc, #136] @ (2a3ab8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (2a3abc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r3, [pc, #128] @ (2a3ac0 ) │ │ │ │ ldr r2, [pc, #128] @ (2a3ac4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (2a3ac8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r3, [pc, #120] @ (2a3acc ) │ │ │ │ ldr r2, [pc, #124] @ (2a3ad0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (2a3ad4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r3, [pc, #116] @ (2a3ad8 ) │ │ │ │ ldr r2, [pc, #116] @ (2a3adc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (2a3ae0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r3, [pc, #108] @ (2a3ae4 ) │ │ │ │ ldr r2, [pc, #112] @ (2a3ae8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2a3aec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e6188 │ │ │ │ - adds r0, #128 @ 0x80 │ │ │ │ + b.w 5e6238 │ │ │ │ + adds r1, #48 @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r2, #24] │ │ │ │ + ldrh r6, [r0, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r5, #22] │ │ │ │ + ldrh r6, [r3, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #336] @ 0x150 │ │ │ │ + str r6, [sp, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #31 │ │ │ │ + lsrs r6, r6, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9800058 │ │ │ │ + bics.w r0, r0, r8, lsr #1 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ + ldr r0, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (2a3bd8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -95777,61 +95781,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a3ba4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (2a3be4 ) │ │ │ │ ldr r6, [pc, #188] @ (2a3be8 ) │ │ │ │ - bl 5eefbc │ │ │ │ + bl 5ef06c │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #168] @ (2a3bec ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2f70 │ │ │ │ + bl 5f3020 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 5ef17c │ │ │ │ + bl 5ef22c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a3b8e │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5f38e4 │ │ │ │ + bl 5f3994 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #112] @ (2a3bf0 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5f3548 │ │ │ │ + bl 5f35f8 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -95842,41 +95846,41 @@ │ │ │ │ ldr r2, [pc, #76] @ (2a3bf8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #104 @ 0x68 │ │ │ │ + adds r0, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r7, [sp, #528] @ 0x210 │ │ │ │ + ldr r0, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r7, [sp, #600] @ 0x258 │ │ │ │ + ldr r0, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r7, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r0, [sp, #360] @ 0x168 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r7, [sp, #656] @ 0x290 │ │ │ │ + ldr r0, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #744] @ 0x2e8 │ │ │ │ + str r4, [sp, #424] @ 0x1a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [sp, #984] @ 0x3d8 │ │ │ │ + str r7, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a3c3c │ │ │ │ sub sp, #12 │ │ │ │ @@ -95884,29 +95888,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a3c44 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a3c48 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260dd8 │ │ │ │ - cmp r6, #94 @ 0x5e │ │ │ │ + cmp r7, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #416] @ 0x1a0 │ │ │ │ + str r7, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [sp, #488] @ 0x1e8 │ │ │ │ + str r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #640] @ (2a3ecc ) │ │ │ │ + ldr r1, [pc, #320] @ (2a3d8c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a3c8c │ │ │ │ sub sp, #12 │ │ │ │ @@ -95914,29 +95918,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a3c94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a3c98 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260dd8 │ │ │ │ - cmp r6, #14 │ │ │ │ + cmp r6, #190 @ 0xbe │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [sp, #168] @ 0xa8 │ │ │ │ + str r6, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #320] @ (2a3ddc ) │ │ │ │ + ldr r1, [pc, #0] @ (2a3c9c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a3cdc │ │ │ │ sub sp, #12 │ │ │ │ @@ -95944,29 +95948,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a3ce4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a3ce8 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260dd8 │ │ │ │ - cmp r5, #190 @ 0xbe │ │ │ │ + cmp r6, #110 @ 0x6e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #800] @ 0x320 │ │ │ │ + str r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #872] @ 0x368 │ │ │ │ + str r6, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #0] @ (2a3cec ) │ │ │ │ + ldr r0, [pc, #704] @ (2a3fac ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2a3d2c │ │ │ │ sub sp, #12 │ │ │ │ @@ -95974,29 +95978,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2a3d34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2a3d38 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260dd8 │ │ │ │ - cmp r5, #110 @ 0x6e │ │ │ │ + cmp r6, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #552] @ 0x228 │ │ │ │ + str r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - blx r6 │ │ │ │ + ldr r0, [pc, #384] @ (2a3ebc ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2a3de8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -96013,22 +96017,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a3df4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a3df8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 7237cc │ │ │ │ + bl 72387c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a3d9a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 2a3dba │ │ │ │ @@ -96039,15 +96043,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a3e04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r2, [pc, #76] @ (2a3e08 ) │ │ │ │ ldr r3, [pc, #48] @ (2a3df0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -96059,29 +96063,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r5, #32 │ │ │ │ + cmp r5, #208 @ 0xd0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r0, #120] @ 0x78 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #152] @ 0x98 │ │ │ │ + str r5, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #206 @ 0xce │ │ │ │ + cmp r5, #126 @ 0x7e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #320] @ 0x140 │ │ │ │ + str r6, [sp, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [sp, #848] @ 0x350 │ │ │ │ + str r5, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [r4, #112] @ 0x70 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -96100,22 +96104,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a3ec4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a3ec8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 7237cc │ │ │ │ + bl 72387c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a3e6a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 2a3e8a │ │ │ │ @@ -96126,15 +96130,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a3ed4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r2, [pc, #76] @ (2a3ed8 ) │ │ │ │ ldr r3, [pc, #48] @ (2a3ec0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -96146,29 +96150,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #80 @ 0x50 │ │ │ │ + cmp r5, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r6, #104] @ 0x68 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #344] @ 0x158 │ │ │ │ + str r5, [sp, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [sp, #256] @ 0x100 │ │ │ │ + str r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #254 @ 0xfe │ │ │ │ + cmp r4, #174 @ 0xae │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #704] @ 0x2c0 │ │ │ │ + str r5, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r4, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [r2, #100] @ 0x64 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -96187,22 +96191,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a3f94 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a3f98 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 7237cc │ │ │ │ + bl 72387c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a3f3a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 2a3f5a │ │ │ │ @@ -96213,15 +96217,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a3fa4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r2, [pc, #76] @ (2a3fa8 ) │ │ │ │ ldr r3, [pc, #48] @ (2a3f90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -96233,29 +96237,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #128 @ 0x80 │ │ │ │ + cmp r4, #48 @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r4, #92] @ 0x5c │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #536] @ 0x218 │ │ │ │ + str r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r3, [sp, #448] @ 0x1c0 │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #46 @ 0x2e │ │ │ │ + cmp r3, #222 @ 0xde │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #64] @ 0x40 │ │ │ │ + str r4, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ + str r3, [sp, #912] @ 0x390 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [r0, #88] @ 0x58 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -96274,22 +96278,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a4064 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2a4068 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 7237cc │ │ │ │ + bl 72387c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a400a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 2a402a │ │ │ │ @@ -96300,15 +96304,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a4074 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r2, [pc, #76] @ (2a4078 ) │ │ │ │ ldr r3, [pc, #48] @ (2a4060 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -96320,29 +96324,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #176 @ 0xb0 │ │ │ │ + cmp r3, #96 @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r2, #80] @ 0x50 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #728] @ 0x2d8 │ │ │ │ + str r3, [sp, #408] @ 0x198 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [sp, #640] @ 0x280 │ │ │ │ + str r3, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #94 @ 0x5e │ │ │ │ + cmp r3, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r3, [sp, #432] @ 0x1b0 │ │ │ │ + str r4, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [sp, #400] @ 0x190 │ │ │ │ + str r3, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [r6, #72] @ 0x48 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -96352,24 +96356,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2a40bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26333c │ │ │ │ - cmp r1, #222 @ 0xde │ │ │ │ + cmp r2, #142 @ 0x8e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r1, [sp, #928] @ 0x3a0 │ │ │ │ + str r2, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #1000] @ 0x3e8 │ │ │ │ + str r2, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a40f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96377,24 +96381,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2a4100 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26333c │ │ │ │ - cmp r1, #154 @ 0x9a │ │ │ │ + cmp r2, #74 @ 0x4a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r1, [sp, #656] @ 0x290 │ │ │ │ + str r2, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #408] @ 0x198 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a413c │ │ │ │ sub sp, #12 │ │ │ │ @@ -96402,24 +96406,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2a4144 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26333c │ │ │ │ - cmp r1, #86 @ 0x56 │ │ │ │ + cmp r2, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r1, [sp, #384] @ 0x180 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #456] @ 0x1c8 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2a4198 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96428,34 +96432,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a41a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ blx 263340 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmp r1, #18 │ │ │ │ + cmp r1, #194 @ 0xc2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r1, [sp, #112] @ 0x70 │ │ │ │ + str r1, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ + str r1, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2a41f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96464,34 +96468,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a41fc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ blx 263340 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + cmp r1, #102 @ 0x66 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #768] @ 0x300 │ │ │ │ + str r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #840] @ 0x348 │ │ │ │ + str r1, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (2a427c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -96499,58 +96503,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (2a4284 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 2a4270 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 2a4258 │ │ │ │ ldr.w ip, [pc, #84] @ 2a4288 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (2a428c ) │ │ │ │ ldr r1, [pc, #84] @ (2a4290 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5f33f0 │ │ │ │ + bl 5f34a0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 26109c │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 26109c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 261098 │ │ │ │ blx 2613d0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 2a422c │ │ │ │ nop │ │ │ │ - cmp r0, #92 @ 0x5c │ │ │ │ + cmp r1, #12 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #416] @ 0x1a0 │ │ │ │ + str r1, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #480] @ 0x1e0 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ + cmp r0, #234 @ 0xea │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #528] @ 0x210 │ │ │ │ + str r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #616] @ 0x268 │ │ │ │ + str r1, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2a4310 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -96561,15 +96565,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 2a42e6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 263340 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -96584,30 +96588,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (2a431c ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrh r0, [r3, #62] @ 0x3e │ │ │ │ + str r0, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r7, #198 @ 0xc6 │ │ │ │ + cmp r0, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r3, #62] @ 0x3e │ │ │ │ + str r0, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #784] @ 0x310 │ │ │ │ + str r1, [sp, #464] @ 0x1d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2a43c8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -96617,15 +96621,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (2a43d4 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #140] @ (2a43d8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 2a435c │ │ │ │ ldr r3, [pc, #132] @ (2a43dc ) │ │ │ │ add r3, pc │ │ │ │ @@ -96673,29 +96677,29 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2a60f4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2a435c │ │ │ │ nop │ │ │ │ - movs r7, #60 @ 0x3c │ │ │ │ + movs r7, #236 @ 0xec │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r3, #58] @ 0x3a │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r7, #76] @ 0x4c │ │ │ │ lsls r5, r0, #2 │ │ │ │ - str r0, [sp, #408] @ 0x198 │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #360] @ 0x168 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r2, #408] @ 0x198 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -96725,19 +96729,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5f3254 │ │ │ │ + bl 5f3304 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2a446c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 2a449c │ │ │ │ @@ -96760,20 +96764,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 5f3254 │ │ │ │ + bl 5f3304 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a446c │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 2a4588 │ │ │ │ ldr.w r2, [pc, #1192] @ 2a496c │ │ │ │ movs r4, #0 │ │ │ │ @@ -96917,19 +96921,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (2a4980 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5f32ec │ │ │ │ + bl 5f339c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2a446c │ │ │ │ movs r0, #1 │ │ │ │ b.n 2a4472 │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 2a446c │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -97229,42 +97233,42 @@ │ │ │ │ b.n 2a481e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, #12] │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ + ldrh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #64 @ 0x40 │ │ │ │ + movs r6, #240 @ 0xf0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ + ldrh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ @ instruction: 0xfbcc0066 │ │ │ │ - ldrh r6, [r2, #50] @ 0x32 │ │ │ │ + ldrh r6, [r0, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r3, #48] @ 0x30 │ │ │ │ + ldrh r6, [r1, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #94 @ 0x5e │ │ │ │ + movs r5, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r4, #36] @ 0x24 │ │ │ │ + ldrh r4, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r7, #36] @ 0x24 │ │ │ │ + ldrh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r5, #40] @ 0x28 │ │ │ │ + ldrh r6, [r3, #46] @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r1, #40] @ 0x28 │ │ │ │ + ldrh r0, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #6 │ │ │ │ + movs r3, #182 @ 0xb6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #226 @ 0xe2 │ │ │ │ + movs r3, #146 @ 0x92 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r4, #32] │ │ │ │ + ldrh r0, [r2, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [pc, #88] @ (2a49f4 ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2a49ce │ │ │ │ @@ -97332,15 +97336,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (2a4a60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72fb70 │ │ │ │ + bl 72fc20 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -97372,15 +97376,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (2a4aac ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (2a4ab0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 72fb70 │ │ │ │ + b.w 72fc20 │ │ │ │ ldr r0, [pc, #24] @ (2a4ab4 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 2a4a70 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 2a4a86 │ │ │ │ @@ -97406,15 +97410,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (2a4af0 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 72fb70 │ │ │ │ + b.w 72fc20 │ │ │ │ ldr r2, [pc, #16] @ (2a4af4 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2a4ac2 │ │ │ │ nop │ │ │ │ @ instruction: 0xb690 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -97436,15 +97440,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 26109c │ │ │ │ ldr r0, [pc, #20] @ (2a4b34 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 72fb70 │ │ │ │ + b.w 72fc20 │ │ │ │ ldr r1, [pc, #12] @ (2a4b38 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2a4b10 │ │ │ │ nop │ │ │ │ ldrb r0, [r6, r4] │ │ │ │ lsls r5, r0, #2 │ │ │ │ @@ -97489,15 +97493,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 2a4b78 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ str r0, [r2, #24] │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -97526,15 +97530,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (2a4de4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r1, [pc, #488] @ (2a4de8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a4db6 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -97569,15 +97573,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2a4c0e │ │ │ │ ldr r3, [pc, #404] @ (2a4dec ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r3, [pc, #384] @ (2a4de8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a4c0c │ │ │ │ ldr r3, [pc, #384] @ (2a4df0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -97590,24 +97594,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2a4c0c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (2a4df8 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a4c0e │ │ │ │ ldr r2, [pc, #356] @ (2a4dfc ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r1, [pc, #320] @ (2a4de8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2a4c0c │ │ │ │ ldr r2, [pc, #332] @ (2a4e00 ) │ │ │ │ @@ -97621,24 +97625,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a4c0c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (2a4e04 ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a4c0e │ │ │ │ ldr r2, [pc, #264] @ (2a4de4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r1, [pc, #252] @ (2a4de8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2a4c0c │ │ │ │ ldr r2, [pc, #272] @ (2a4e08 ) │ │ │ │ @@ -97652,24 +97656,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 2a4c0c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (2a4e0c ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a4c0e │ │ │ │ ldr r2, [pc, #200] @ (2a4de4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r1, [pc, #188] @ (2a4de8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2a4c0c │ │ │ │ ldr r2, [pc, #212] @ (2a4e10 ) │ │ │ │ @@ -97683,25 +97687,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2a4c0c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (2a4e14 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a4c0e │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 2a33fc │ │ │ │ ldr r3, [pc, #128] @ (2a4dec ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r2, [pc, #112] @ (2a4de8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a4c0c │ │ │ │ ldr r3, [pc, #148] @ (2a4e18 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -97717,15 +97721,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (2a4e1c ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2a4c0e │ │ │ │ ldr r2, [pc, #104] @ (2a4e20 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a4c0c │ │ │ │ @@ -97735,52 +97739,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2a4c0c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (2a4e24 ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2a4c0c │ │ │ │ nop │ │ │ │ str r4, [r2, #16] │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r4, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #144] @ (2a4e84 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #672 @ (adr r3, 2a509c ) │ │ │ │ + add r4, pc, #352 @ (adr r4, 2a4f5c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ tst r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #632 @ (adr r3, 2a5080 ) │ │ │ │ + add r4, pc, #312 @ (adr r4, 2a4f40 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #544 @ (adr r3, 2a5030 ) │ │ │ │ + add r4, pc, #224 @ (adr r4, 2a4ef0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r1, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #432 @ (adr r3, 2a4fc8 ) │ │ │ │ + add r4, pc, #112 @ (adr r4, 2a4e88 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r1, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #288 @ (adr r2, 2a4f40 ) │ │ │ │ + add r2, pc, #992 @ (adr r2, 2a5200 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ mov r8, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #120 @ (adr r3, 2a4ea0 ) │ │ │ │ + add r3, pc, #824 @ (adr r3, 2a5160 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4e28 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97817,19 +97821,19 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (2a4e94 ) │ │ │ │ ldr r0, [pc, #16] @ (2a4e98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - adds r6, r1, #3 │ │ │ │ + adds r6, r7, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #624 @ (adr r2, 2a5108 ) │ │ │ │ + add r3, pc, #304 @ (adr r3, 2a4fc8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #664 @ (adr r2, 2a5134 ) │ │ │ │ + add r3, pc, #344 @ (adr r3, 2a4ff4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -97862,30 +97866,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2a4f1e │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 2a4f64 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 2a4f2c │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 2a4e28 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 70e4d8 │ │ │ │ + bl 70e588 │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 2a4f80 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -97940,25 +97944,25 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ ldr r0, [r1, r6] │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldr r6, [r5, r5] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - subs r4, r0, r7 │ │ │ │ + adds r4, r6, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #1000 @ (adr r1, 2a53b0 ) │ │ │ │ + add r2, pc, #680 @ (adr r2, 2a5270 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #568 @ (adr r1, 2a5204 ) │ │ │ │ + add r2, pc, #248 @ (adr r2, 2a50c4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, r5, r6 │ │ │ │ + adds r4, r3, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #1000 @ (adr r1, 2a53bc ) │ │ │ │ + add r2, pc, #680 @ (adr r2, 2a527c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #472 @ (adr r1, 2a51b0 ) │ │ │ │ + add r2, pc, #152 @ (adr r2, 2a5070 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a4fd8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97997,27 +98001,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (2a504c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a4ff2 │ │ │ │ ldr r0, [pc, #28] @ (2a5050 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2a4ff2 │ │ │ │ ldrb r2, [r7, r3] │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 2a5062 │ │ │ │ lsls r5, r6, #1 │ │ │ │ asrs r0, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #608 @ (adr r1, 2a52b4 ) │ │ │ │ + add r2, pc, #288 @ (adr r2, 2a5174 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a5054 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -98116,15 +98120,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 44d2fc │ │ │ │ cbz r0, 2a5152 │ │ │ │ bl 4a62f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 70e4d8 │ │ │ │ + b.w 70e588 │ │ │ │ nop │ │ │ │ sub sp, #176 @ 0xb0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldrsb r6, [r1, r6] │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002a5168 : │ │ │ │ @@ -98179,25 +98183,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (2a52d4 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (2a52d8 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r3, [pc, #228] @ (2a52dc ) │ │ │ │ ldr r1, [pc, #232] @ (2a52e0 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r2, [pc, #216] @ (2a52e4 ) │ │ │ │ ldr r3, [pc, #188] @ (2a52cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -98221,26 +98225,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (2a52f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2a520a │ │ │ │ bl 44d494 │ │ │ │ cbnz r0, 2a5268 │ │ │ │ movs r0, #12 │ │ │ │ bl 44d2fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a520a │ │ │ │ bl 4a62f4 │ │ │ │ b.n 2a520a │ │ │ │ mov r0, r9 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 2a520a │ │ │ │ movs r7, #1 │ │ │ │ b.n 2a5288 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a4e28 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -98277,27 +98281,27 @@ │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r2, r5] │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r5, [pc, #560] @ (2a5508 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #40 @ (adr r0, 2a5304 ) │ │ │ │ + add r0, pc, #744 @ (adr r0, 2a55c4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, r3, r5 │ │ │ │ + subs r2, r1, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #152] @ 0x98 │ │ │ │ + ldr r7, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrh r6, [r2, r3] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r4, r1, r4 │ │ │ │ + adds r4, r7, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #600] @ 0x258 │ │ │ │ + add r0, pc, #280 @ (adr r0, 2a5408 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #856] @ 0x358 │ │ │ │ + ldr r7, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a52f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -98402,26 +98406,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 44d2fc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a537a │ │ │ │ b.n 2a53d4 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 260d68 │ │ │ │ ldr r3, [pc, #48] @ (2a5458 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -98430,15 +98434,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (2a545c ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 2a5384 │ │ │ │ strb r0, [r3, r3] │ │ │ │ lsls r5, r0, #2 │ │ │ │ strb r6, [r1, r3] │ │ │ │ lsls r5, r0, #2 │ │ │ │ @@ -98614,15 +98618,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -98723,15 +98727,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -98876,15 +98880,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -98927,21 +98931,21 @@ │ │ │ │ strh r2, [r5, r7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a5938 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2a5944 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72fb38 │ │ │ │ + b.w 72fbe8 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #96] @ (2a59a8 ) │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002a5948 : │ │ │ │ - b.w 72fb50 │ │ │ │ + b.w 72fc00 │ │ │ │ │ │ │ │ 002a594c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (2a59c8 ) │ │ │ │ @@ -99016,15 +99020,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 2a5a20 │ │ │ │ bl 2a4a64 │ │ │ │ ldr r0, [pc, #96] @ (2a5a64 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 72fb70 │ │ │ │ + bl 72fc20 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -99037,45 +99041,45 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (2a5a70 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ b.n 2a5a0e │ │ │ │ ldr r3, [pc, #48] @ (2a5a74 ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (2a5a78 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2a5a7c ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2a5a3e │ │ │ │ add r7, pc, #488 @ (adr r7, 2a5c4c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r6, [pc, #312] @ (2a5ba0 ) │ │ │ │ lsls r5, r0, #2 │ │ │ │ - asrs r2, r5, #4 │ │ │ │ + asrs r2, r3, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #984] @ 0x3d8 │ │ │ │ + str r7, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r1, #4 │ │ │ │ + asrs r2, r7, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #848] @ 0x350 │ │ │ │ + str r7, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r7, [sp, #808] @ 0x328 │ │ │ │ + ldr r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -99339,15 +99343,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (2a5d5c ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 72eaf8 │ │ │ │ + b.w 72eba8 │ │ │ │ movs r0, #12 │ │ │ │ blx 260d68 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -99370,26 +99374,26 @@ │ │ │ │ bpl.n 2a5cee │ │ │ │ ldr r0, [pc, #36] @ (2a5d6c ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ str r4, [r2, r0] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r5, [sp, #336] @ 0x150 │ │ │ │ + str r6, [sp, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #232] @ 0xe8 │ │ │ │ + str r5, [sp, #936] @ 0x3a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2a5e10 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -99660,102 +99664,102 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #176] @ (2a60d0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2a5fda │ │ │ │ ldr r3, [pc, #160] @ (2a60d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a5e84 │ │ │ │ ldr r3, [pc, #152] @ (2a60d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a5e84 │ │ │ │ ldr r0, [pc, #144] @ (2a60dc ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2a5e84 │ │ │ │ ldr r2, [pc, #136] @ (2a60e0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #136] @ (2a60e4 ) │ │ │ │ ldr r1, [pc, #140] @ (2a60e8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2a5fe0 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ mov r1, r0 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movs r2, #107 @ 0x6b │ │ │ │ ldr r3, [pc, #108] @ (2a60ec ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (2a60f0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 72e244 │ │ │ │ + bl 72e2f4 │ │ │ │ b.n 2a606c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #680] @ (2a6344 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #600] @ (2a62fc ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4c40055 │ │ │ │ - str r4, [sp, #456] @ 0x1c8 │ │ │ │ + sbcs.w r0, r4, #13959168 @ 0xd50000 │ │ │ │ + str r5, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [sp, #480] @ 0x1e0 │ │ │ │ + str r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #80] @ (2a6108 ) │ │ │ │ + ldr r5, [pc, #784] @ (2a63c8 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r3, [sp, #984] @ 0x3d8 │ │ │ │ + str r4, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r6, [r4, r7] │ │ │ │ + str r6, [r2, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r3, [sp, #808] @ 0x328 │ │ │ │ + str r4, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r4, [pc, #1000] @ (2a64b0 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r1, #14 │ │ │ │ + lsrs r6, r7, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #584] @ 0x248 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r0, r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #688] @ 0x2b0 │ │ │ │ + str r3, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [sp, #432] @ 0x1b0 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r2, #13 │ │ │ │ + lsrs r2, r0, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #336] @ 0x150 │ │ │ │ + str r3, [sp, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r5, #12 │ │ │ │ + lsrs r2, r3, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a60f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -99870,15 +99874,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (2a624c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2a6226 │ │ │ │ ldr r0, [pc, #52] @ (2a6250 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2a61a0 │ │ │ │ ldr r3, [pc, #44] @ (2a6254 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a6218 │ │ │ │ @@ -99886,28 +99890,28 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a6218 │ │ │ │ ldr r0, [pc, #32] @ (2a625c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2a6218 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #488] @ (2a6434 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #416] @ 0x1a0 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #168] @ 0xa8 │ │ │ │ + str r1, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6260 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -99943,15 +99947,15 @@ │ │ │ │ blx 260c24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 729430 │ │ │ │ + b.w 7294e0 │ │ │ │ │ │ │ │ 002a62c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -100088,17 +100092,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2a6464 ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260d80 │ │ │ │ - lsls r2, r6, #29 │ │ │ │ + lsrs r2, r4, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r1, #58] @ 0x3a │ │ │ │ + ldrh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6468 : │ │ │ │ cbz r1, 2a6478 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 2a6490 │ │ │ │ @@ -100125,15 +100129,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsls r6, r6, #28 │ │ │ │ + lsls r6, r4, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002a64b4 : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -100399,19 +100403,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a675c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r2, r0, #18 │ │ │ │ + lsls r2, r6, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r3, #34] @ 0x22 │ │ │ │ + ldrh r4, [r1, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r5, #34] @ 0x22 │ │ │ │ + ldrh r4, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6760 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -100615,15 +100619,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 7292cc │ │ │ │ + bl 72937c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2a69de │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -100633,15 +100637,15 @@ │ │ │ │ cbz r0, 2a69e2 │ │ │ │ ldr r1, [pc, #156] @ (2a6a30 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 261c4c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #140] @ (2a6a34 ) │ │ │ │ ldr r3, [pc, #124] @ (2a6a24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -100670,19 +100674,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (2a6a48 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #336 @ 0x150 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 729430 │ │ │ │ + bl 7294e0 │ │ │ │ b.n 2a69de │ │ │ │ ldr r1, [pc, #64] @ (2a6a4c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (2a6a50 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -100697,27 +100701,27 @@ │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r3 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ orrs r4, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - lsls r4, r6, #7 │ │ │ │ + lsls r4, r4, #10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r6, #14] │ │ │ │ + ldrh r2, [r4, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r3, #7 │ │ │ │ + lsls r6, r1, #10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r5, #14] │ │ │ │ + ldrh r2, [r3, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r6, #12] │ │ │ │ + ldrh r4, [r4, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r7, #6 │ │ │ │ + lsls r2, r5, #9 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r5, #12] │ │ │ │ + ldrh r0, [r3, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -100733,25 +100737,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (2a6b10 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ ldr r1, [pc, #128] @ (2a6b14 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ ldr r1, [pc, #120] @ (2a6b18 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e9f8 │ │ │ │ + bl 71eaa8 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 2629e0 <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -100785,33 +100789,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 2a5460 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2a5054 │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, #10] │ │ │ │ + ldrh r0, [r3, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r4, #10] │ │ │ │ + ldrh r4, [r2, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r4, #10] │ │ │ │ + ldrh r0, [r2, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6b1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (2a6b6c ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (2a6b70 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 71e720 │ │ │ │ + bl 71e7d0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 2a6b56 │ │ │ │ ldr r1, [pc, #48] @ (2a6b74 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -100827,15 +100831,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ subs r5, #46 @ 0x2e │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldrh r0, [r3, #6] │ │ │ │ + ldrh r0, [r1, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a6b78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -100851,15 +100855,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 71e720 │ │ │ │ + bl 71e7d0 │ │ │ │ mov r1, sp │ │ │ │ bl 2a59cc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 487e10 │ │ │ │ ldr r2, [pc, #56] @ (2a6bf4 ) │ │ │ │ ldr r3, [pc, #44] @ (2a6bec ) │ │ │ │ @@ -100880,15 +100884,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r4, r2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #156 @ 0x9c │ │ │ │ + subs r4, #76 @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r6, r4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a6bf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -100921,35 +100925,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a6c26 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 70e1cc │ │ │ │ + b.w 70e27c │ │ │ │ ldr r1, [pc, #24] @ (2a6c80 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6a3bfc │ │ │ │ - ldr r2, [pc, #624] @ (2a6ee8 ) │ │ │ │ + b.w 6a3cac │ │ │ │ + ldr r3, [pc, #304] @ (2a6da8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r7, #62] @ 0x3e │ │ │ │ + ldrh r2, [r5, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r4, #0] │ │ │ │ + ldrh r0, [r2, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r0, #62] @ 0x3e │ │ │ │ + ldrh r0, [r6, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6c84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -100993,15 +100997,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2a6e60 │ │ │ │ ldr r3, [pc, #480] @ (2a6ee8 ) │ │ │ │ ldr r1, [pc, #484] @ (2a6eec ) │ │ │ │ ldr.w r9, [pc, #484] @ 2a6ef0 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -101012,100 +101016,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (2a6ef8 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 2a6d48 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (2a6efc ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (2a6f00 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (2a6f04 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 2a6d96 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (2a6f08 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a6d28 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r3, [pc, #392] @ (2a6f0c ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ b.n 2a6d32 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a6e0e │ │ │ │ ldr.w r8, [pc, #364] @ 2a6f10 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 2a6dcc │ │ │ │ ldr r1, [pc, #352] @ (2a6f14 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 2a6e04 │ │ │ │ ldr r1, [pc, #344] @ (2a6f18 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2a6e0a │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (2a6f1c ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2a6db0 │ │ │ │ ldr r2, [pc, #288] @ (2a6f20 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2a6db0 │ │ │ │ ldr r2, [pc, #284] @ (2a6f24 ) │ │ │ │ @@ -101117,22 +101121,22 @@ │ │ │ │ cbz r3, 2a6e66 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 2a6e24 │ │ │ │ ldr r1, [pc, #268] @ (2a6f28 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a6cea │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 70e154 │ │ │ │ + bl 70e204 │ │ │ │ ldr r2, [pc, #244] @ (2a6f2c ) │ │ │ │ ldr r3, [pc, #152] @ (2a6ed4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -101152,103 +101156,103 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 2a6e92 │ │ │ │ ldr r3, [pc, #120] @ (2a6ee8 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (2a6f30 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (2a6f34 ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 2a6e14 │ │ │ │ ldr r3, [pc, #84] @ (2a6ee8 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r3, [pc, #108] @ (2a6f0c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ b.n 2a6e80 │ │ │ │ ldr r2, [pc, #52] @ (2a6eec ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 2a6da0 │ │ │ │ ldr r1, [pc, #120] @ (2a6f38 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 2a6e36 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ eors r0, r1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ands r4, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #60] @ 0x3c │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r2, #16] │ │ │ │ + ldr r6, [r0, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [pc, #880] @ (2a7254 ) │ │ │ │ + ldr r2, [pc, #560] @ (2a7114 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r6, #58] @ 0x3a │ │ │ │ + ldrh r6, [r4, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #928] @ (2a7290 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #688] @ (2a71a4 ) │ │ │ │ + ldr r2, [pc, #368] @ (2a7064 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r0, #58] @ 0x3a │ │ │ │ + strh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r1, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #176 @ 0xb0 │ │ │ │ + subs r1, #96 @ 0x60 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r5, #68] @ 0x44 │ │ │ │ + str r6, [r3, #80] @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r3, #58] @ 0x3a │ │ │ │ + ldrh r4, [r1, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r3, #56] @ 0x38 │ │ │ │ + strh r4, [r1, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #56] @ 0x38 │ │ │ │ + strh r0, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r0, #56] @ 0x38 │ │ │ │ + strh r4, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r1, #56] @ 0x38 │ │ │ │ + strh r2, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r2, #52] @ 0x34 │ │ │ │ + strh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #224 @ 0xe0 │ │ │ │ + subs r0, #144 @ 0x90 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r7, #218 @ 0xda │ │ │ │ + subs r0, #138 @ 0x8a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r0, #54] @ 0x36 │ │ │ │ + strh r6, [r6, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r6, #170 @ 0xaa │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r7, #98 @ 0x62 │ │ │ │ + subs r0, #18 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r1, #48] @ 0x30 │ │ │ │ + strh r6, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r5, #44] @ 0x2c │ │ │ │ + strh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a6f3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -101261,51 +101265,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a70c8 │ │ │ │ ldr r1, [pc, #380] @ (2a70e4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a7094 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a7076 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a7070 │ │ │ │ ldr r2, [pc, #356] @ (2a70e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (2a70ec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #348] @ (2a70f0 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #340] @ (2a70f4 ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [pc, #332] @ (2a70f8 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r1, [pc, #324] @ (2a70fc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a70b2 │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a70b2 │ │ │ │ ldr.w r9, [pc, #300] @ 2a7100 │ │ │ │ @@ -101314,47 +101318,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 2a6ff2 │ │ │ │ ldr r1, [pc, #296] @ (2a710c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a70bc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (2a7110 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (2a7114 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (2a7118 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 2a711c │ │ │ │ ldr r2, [pc, #212] @ (2a7120 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -101373,92 +101377,92 @@ │ │ │ │ b.n 2a6f86 │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (2a712c ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a6f82 │ │ │ │ b.n 2a7070 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (2a7130 ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a6f7c │ │ │ │ b.n 2a7076 │ │ │ │ ldr r1, [pc, #128] @ (2a7134 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 70df38 │ │ │ │ + b.w 70dfe8 │ │ │ │ ldr r1, [pc, #108] @ (2a7138 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 70df38 │ │ │ │ + b.w 70dfe8 │ │ │ │ nop │ │ │ │ subs r5, #138 @ 0x8a │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r0, [r6, #44] @ 0x2c │ │ │ │ + strh r0, [r4, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r6, #42] @ 0x2a │ │ │ │ + strh r0, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r2, #46] @ 0x2e │ │ │ │ + strh r2, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r3, #46] @ 0x2e │ │ │ │ + strh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r4, #46] @ 0x2e │ │ │ │ + strh r2, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r0, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #46] @ 0x2e │ │ │ │ + strh r4, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r4, #46] @ 0x2e │ │ │ │ + strh r2, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov r8, ip │ │ │ │ + blx r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r3, #40] @ 0x28 │ │ │ │ + strh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r5, #48] @ 0x30 │ │ │ │ + strh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r0, #46] @ 0x2e │ │ │ │ + strh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r7, #44] @ 0x2c │ │ │ │ + strh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r6, #44] @ 0x2c │ │ │ │ + strh r6, [r4, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ b.n 2a6ec0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r2, [r4, #40] @ 0x28 │ │ │ │ + strh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r1, #40] @ 0x28 │ │ │ │ + strh r0, [r7, #44] @ 0x2c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, pc, #776 @ (adr r5, 2a7434 ) │ │ │ │ + add r6, pc, #456 @ (adr r6, 2a72f4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r7, #36] @ 0x24 │ │ │ │ + strh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r0, #36] @ 0x24 │ │ │ │ + strh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r6, #38] @ 0x26 │ │ │ │ + strh r6, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r7, #32] │ │ │ │ + strh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a713c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -101473,30 +101477,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (2a7230 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ ldr r1, [pc, #192] @ (2a7234 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ ldr r1, [pc, #184] @ (2a7238 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e9f8 │ │ │ │ + bl 71eaa8 │ │ │ │ ldr r1, [pc, #176] @ (2a723c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e9f8 │ │ │ │ + bl 71eaa8 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (2a7240 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -101504,15 +101508,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 717e18 │ │ │ │ + bl 717ec8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 2a71f2 │ │ │ │ mov r0, r7 │ │ │ │ bl 487e10 │ │ │ │ ldr r2, [pc, #120] @ (2a7244 ) │ │ │ │ ldr r3, [pc, #92] @ (2a7228 ) │ │ │ │ @@ -101534,15 +101538,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (2a7248 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 717e18 │ │ │ │ + bl 717ec8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a71c2 │ │ │ │ cbnz r0, 2a7212 │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -101552,23 +101556,23 @@ │ │ │ │ b.n 2a71c2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #144 @ 0x90 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #0 │ │ │ │ + subs r5, #176 @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r3, #130 @ 0x82 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - uxth r6, r5 │ │ │ │ + cbz r6, 2a728e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r4, #36] @ 0x24 │ │ │ │ + strh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r4, #29] │ │ │ │ + ldrb r6, [r2, #0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r0, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r5, #24 │ │ │ │ ... │ │ │ │ @@ -101589,37 +101593,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (2a7310 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ ldr r1, [pc, #144] @ (2a7314 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ ldr r1, [pc, #136] @ (2a7318 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e9f8 │ │ │ │ + bl 71eaa8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (2a731c ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 717e18 │ │ │ │ + bl 717ec8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 2a72ea │ │ │ │ mov r0, r9 │ │ │ │ bl 487e10 │ │ │ │ ldr r2, [pc, #92] @ (2a7320 ) │ │ │ │ ldr r3, [pc, #68] @ (2a7308 ) │ │ │ │ @@ -101648,21 +101652,21 @@ │ │ │ │ b.n 2a72ba │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, #128 @ 0x80 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #240 @ 0xf0 │ │ │ │ + subs r4, #160 @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r2, #114 @ 0x72 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r2, [r4, #50] @ 0x32 │ │ │ │ + strh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r2, #28] │ │ │ │ + strh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #32 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a7324 : │ │ │ │ @@ -101700,15 +101704,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e12c │ │ │ │ + b.w 72e1dc │ │ │ │ ldr r1, [pc, #56] @ (2a73c4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 48a81c │ │ │ │ @@ -101716,28 +101720,28 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (2a73cc ) │ │ │ │ ldr r1, [pc, #40] @ (2a73d0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 2a737a │ │ │ │ - strh r2, [r6, #24] │ │ │ │ + strh r2, [r4, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - sub sp, #336 @ 0x150 │ │ │ │ + cbz r4, 2a73d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + strh r0, [r0, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr??.w r0, [r6, #92] @ 0x5c │ │ │ │ - strh r0, [r7, #20] │ │ │ │ + vld1.8 @ instruction: 0xf9a6005c │ │ │ │ + strh r0, [r5, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ bl 1693c6 │ │ │ │ - strh r4, [r2, #22] │ │ │ │ + strh r4, [r0, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str.w r0, [r2, #92] @ 0x5c │ │ │ │ - strh r4, [r0, #20] │ │ │ │ + ldr??.w r0, [r2, ip, lsl #1] │ │ │ │ + strh r4, [r6, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a73d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -101754,38 +101758,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 2a755c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 71e630 │ │ │ │ + bl 71e6e0 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 71e8f8 │ │ │ │ + bl 71e9a8 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 2a747e │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 7237cc │ │ │ │ + bl 72387c │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2a74c6 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 2a7536 │ │ │ │ bne.n 2a74c6 │ │ │ │ @@ -101815,15 +101819,15 @@ │ │ │ │ beq.n 2a74be │ │ │ │ movs r0, #16 │ │ │ │ blx 260d68 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 723608 │ │ │ │ + bl 7236b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a7438 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a36f4 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 2a74c6 │ │ │ │ @@ -101836,20 +101840,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 2a7494 │ │ │ │ ldr r1, [pc, #156] @ (2a7564 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e280 │ │ │ │ + bl 70e330 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e2bc │ │ │ │ + bl 70e36c │ │ │ │ ldr r2, [pc, #132] @ (2a7568 ) │ │ │ │ ldr r3, [pc, #104] @ (2a7550 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -101888,30 +101892,30 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ subs r0, #248 @ 0xf8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #60] @ 0x3c │ │ │ │ + str r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r4, #20] │ │ │ │ + strh r0, [r2, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r7, #18] │ │ │ │ + strh r4, [r5, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r2, [r3, r7] │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r7, #14] │ │ │ │ + strh r2, [r5, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r7, #254 @ 0xfe │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xf72c005c │ │ │ │ - strh r6, [r5, #6] │ │ │ │ + @ instruction: 0xf7dc005c │ │ │ │ + strh r6, [r3, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r4, #10] │ │ │ │ + strh r6, [r2, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7578 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -101928,37 +101932,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 2623c4 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 745b6c │ │ │ │ + bl 745c1c │ │ │ │ ldr r3, [pc, #76] @ (2a7600 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 2a75be │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2a75ea │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 261144 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a75b8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 745aa8 │ │ │ │ + bl 745b58 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 2a75be │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -101985,44 +101989,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (2a76e8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ ldr r1, [pc, #176] @ (2a76ec ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e9f8 │ │ │ │ + bl 71eaa8 │ │ │ │ ldr r1, [pc, #168] @ (2a76f0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e8f8 │ │ │ │ + bl 71e9a8 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (2a76f4 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e9f8 │ │ │ │ + bl 71eaa8 │ │ │ │ ldr r3, [pc, #148] @ (2a76f8 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 717e18 │ │ │ │ + bl 717ec8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 2a76ae │ │ │ │ mov r0, r6 │ │ │ │ bl 487e10 │ │ │ │ ldr r2, [pc, #116] @ (2a76fc ) │ │ │ │ ldr r3, [pc, #88] @ (2a76e0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -102059,23 +102063,23 @@ │ │ │ │ b.n 2a767e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #22] │ │ │ │ + ldrb r4, [r2, #25] │ │ │ │ lsls r0, r2, #1 │ │ │ │ adds r6, #186 @ 0xba │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strb r6, [r5, r1] │ │ │ │ + strb r6, [r3, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r4!, {r2, r3, r5, r6} │ │ │ │ + stmia r5!, {r2, r3, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r1!, {r4} │ │ │ │ + ldmia r1!, {r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #92 @ 0x5c │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a7700 : │ │ │ │ @@ -102095,48 +102099,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (2a77f8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ ldr r1, [pc, #196] @ (2a77fc ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (2a7800 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e630 │ │ │ │ + bl 71e6e0 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e8f8 │ │ │ │ + bl 71e9a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e630 │ │ │ │ + bl 71e6e0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e8f8 │ │ │ │ + bl 71e9a8 │ │ │ │ ldr r1, [pc, #128] @ (2a7804 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e9f8 │ │ │ │ + bl 71eaa8 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -102173,22 +102177,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ adds r5, #204 @ 0xcc │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #60 @ 0x3c │ │ │ │ + adds r7, #236 @ 0xec │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #512 @ 0x200 │ │ │ │ + add r5, sp, #192 @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xe8580050 │ │ │ │ - ldrb r4, [r2, #30] │ │ │ │ + stmdb r8, {r4, r6} │ │ │ │ + strh r4, [r0, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #58 @ 0x3a │ │ │ │ + adds r6, #234 @ 0xea │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r5, #34 @ 0x22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002a780c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -102224,15 +102228,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2a791c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102261,15 +102265,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2a7930 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102280,51 +102284,51 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (2a793c ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e0ac │ │ │ │ + bl 72e15c │ │ │ │ b.n 2a783c │ │ │ │ ldr r3, [pc, #68] @ (2a7940 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (2a7944 ) │ │ │ │ ldr r0, [pc, #68] @ (2a7948 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, #194 @ 0xc2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bic.w r0, ip, #14417920 @ 0xdc0000 │ │ │ │ - ldrb r2, [r0, #29] │ │ │ │ + @ instruction: 0xf4dc005c │ │ │ │ + ldrb r2, [r6, #31] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r0, #28] │ │ │ │ + ldrb r2, [r6, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3d0005c │ │ │ │ - ldrb r6, [r4, #28] │ │ │ │ + eor.w r0, r0, #14417920 @ 0xdc0000 │ │ │ │ + ldrb r6, [r2, #31] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r4, #26] │ │ │ │ + ldrb r6, [r2, #29] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r5, #25] │ │ │ │ + ldrb r2, [r3, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf39a005c │ │ │ │ - ldrb r2, [r0, #25] │ │ │ │ + orr.w r0, sl, #14417920 @ 0xdc0000 │ │ │ │ + ldrb r2, [r6, #27] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - usat r0, #28, r6, lsl #1 │ │ │ │ - ldrb r0, [r4, #25] │ │ │ │ + bics.w r0, r6, #14417920 @ 0xdc0000 │ │ │ │ + ldrb r0, [r2, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r6, #25] │ │ │ │ + ldrb r0, [r4, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a794c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -102407,27 +102411,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (2a7ad4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2a79c2 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 2a7a4e │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 723c74 │ │ │ │ + bl 723d24 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a7a78 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -102444,27 +102448,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (2a7ae0 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 72e0ac │ │ │ │ + bl 72e15c │ │ │ │ b.n 2a79c2 │ │ │ │ ldr r3, [pc, #104] @ (2a7ae4 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (2a7ae8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (2a7aec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2a79c2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (2a7af0 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (2a7af4 ) │ │ │ │ ldr r0, [pc, #88] @ (2a7af8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -102472,45 +102476,45 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #26] │ │ │ │ + ldrb r6, [r6, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r2, [r5, #25] │ │ │ │ + ldrb r2, [r3, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #30 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xf27a005c │ │ │ │ - ldrb r0, [r4, #24] │ │ │ │ + ssat r0, #29, sl, asr #1 │ │ │ │ + ldrb r0, [r2, #27] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r2, #21] │ │ │ │ + ldrb r0, [r0, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r5, #19] │ │ │ │ + ldrb r4, [r3, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf21c005c │ │ │ │ - ldrb r4, [r0, #19] │ │ │ │ + movt r0, #49244 @ 0xc05c │ │ │ │ + ldrb r4, [r6, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - addw r0, r6, #92 @ 0x5c │ │ │ │ - ldrb r0, [r0, #22] │ │ │ │ + @ instruction: 0xf2b6005c │ │ │ │ + ldrb r0, [r6, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r3, #19] │ │ │ │ + ldrb r4, [r1, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf1e8005c │ │ │ │ - ldrb r2, [r0, #19] │ │ │ │ + @ instruction: 0xf298005c │ │ │ │ + ldrb r2, [r6, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r2, #19] │ │ │ │ + ldrb r2, [r0, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7afc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -102535,28 +102539,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2a7b68 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adc.w r0, lr, #92 @ 0x5c │ │ │ │ - ldrb r4, [r4, #18] │ │ │ │ + @ instruction: 0xf1fe005c │ │ │ │ + ldrb r4, [r2, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r4, #16] │ │ │ │ + ldrb r4, [r2, #19] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7b6c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -102593,15 +102597,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2a7c20 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72e0ac │ │ │ │ + bl 72e15c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102612,31 +102616,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2a7c2c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2a7bda │ │ │ │ adds r1, #94 @ 0x5e │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #14] │ │ │ │ + ldrb r0, [r7, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf0be005c │ │ │ │ - ldrb r6, [r4, #13] │ │ │ │ + sbc.w r0, lr, #92 @ 0x5c │ │ │ │ + ldrb r6, [r2, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - eors.w r0, r0, #92 @ 0x5c │ │ │ │ - ldrb r2, [r3, #17] │ │ │ │ + adc.w r0, r0, #92 @ 0x5c │ │ │ │ + ldrb r2, [r1, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r4, #13] │ │ │ │ + ldrb r6, [r2, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7c30 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -102679,15 +102683,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a7cd0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 72e0ac │ │ │ │ + bl 72e15c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102695,18 +102699,18 @@ │ │ │ │ nop │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 q8, q6, #12 │ │ │ │ - ldrb r6, [r6, #15] │ │ │ │ + @ instruction: 0xf0a4005c │ │ │ │ + ldrb r6, [r4, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r2, #15] │ │ │ │ + ldrb r2, [r0, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7cd4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -102797,15 +102801,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 72e12c │ │ │ │ + b.w 72e1dc │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -102828,59 +102832,59 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 72e12c │ │ │ │ + b.w 72e1dc │ │ │ │ ldr r1, [pc, #88] @ (2a7e68 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (2a7e6c ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (2a7e70 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 72e0ac │ │ │ │ - str r4, [r5, #36] @ 0x24 │ │ │ │ + b.w 72e15c │ │ │ │ + str r4, [r3, #48] @ 0x30 │ │ │ │ lsls r7, r1, #1 │ │ │ │ cmp r7, #154 @ 0x9a │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #13] │ │ │ │ + ldrb r6, [r0, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #180 @ 0xb4 │ │ │ │ + adds r1, #100 @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mrc 0, 6, r0, cr8, cr12, {2} │ │ │ │ - ldrb r0, [r2, #13] │ │ │ │ + vshr.s8 q0, q6, #8 │ │ │ │ + ldrb r0, [r0, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r5, #6] │ │ │ │ + ldrb r2, [r3, #9] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mcr 0, 5, r0, cr2, cr12, {2} │ │ │ │ - ldrb r4, [r5, #11] │ │ │ │ + vqadd.s16 q8, q1, q6 │ │ │ │ + ldrb r4, [r3, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r7, #5] │ │ │ │ + ldrb r2, [r5, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mrc 0, 4, r0, cr2, cr12, {2} │ │ │ │ - ldrb r0, [r6, #10] │ │ │ │ + vqadd.s8 q8, q1, q6 │ │ │ │ + ldrb r0, [r4, #13] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r5, #5] │ │ │ │ + ldrb r2, [r3, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r7, #4] │ │ │ │ + ldrb r4, [r5, #7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mcr 0, 3, r0, cr12, cr12, {2} │ │ │ │ - ldrb r4, [r2, #4] │ │ │ │ + vqadd.s16 q0, q6, q6 │ │ │ │ + ldrb r4, [r0, #7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a7e74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -102918,15 +102922,15 @@ │ │ │ │ beq.w 2a81c2 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2624dc │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 723094 │ │ │ │ + bl 723144 │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 2a81fc │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -103026,15 +103030,15 @@ │ │ │ │ b.w 2a67f4 │ │ │ │ blx 2614c0 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 2637a8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5edb3c │ │ │ │ + bl 5edbec │ │ │ │ ldr r3, [pc, #828] @ (2a8360 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a8278 │ │ │ │ ldr r0, [pc, #820] @ (2a8364 ) │ │ │ │ @@ -103054,23 +103058,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 2623c4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 5f3fc0 │ │ │ │ + bl 5f4070 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a8174 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2a6710 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -103090,40 +103094,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2a6760 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 260e94 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 260c24 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5f3fc0 │ │ │ │ + bl 5f4070 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2a809a │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2a80f0 │ │ │ │ mov r0, fp │ │ │ │ bl 2a67f4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 26109c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2a8102 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2a8186 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2a7fea │ │ │ │ ldr r2, [pc, #612] @ (2a8374 ) │ │ │ │ ldr r3, [pc, #572] @ (2a834c ) │ │ │ │ add r2, pc │ │ │ │ @@ -103168,17 +103172,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 2a81b8 │ │ │ │ mov r0, fp │ │ │ │ blx 26109c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2a8186 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 723164 │ │ │ │ + bl 723214 │ │ │ │ b.n 2a7fe4 │ │ │ │ ldr r2, [pc, #504] @ (2a8388 ) │ │ │ │ ldr r3, [pc, #440] @ (2a834c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -103193,15 +103197,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72e12c │ │ │ │ + b.w 72e1dc │ │ │ │ ldr r2, [pc, #468] @ (2a8398 ) │ │ │ │ ldr r3, [pc, #388] @ (2a834c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -103215,15 +103219,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72e12c │ │ │ │ + b.w 72e1dc │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 2a80e4 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 26141c │ │ │ │ ldr r2, [pc, #416] @ (2a83a8 ) │ │ │ │ @@ -103234,15 +103238,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (2a83b0 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2a810c │ │ │ │ ldr r2, [pc, #388] @ (2a83b4 ) │ │ │ │ ldr r3, [pc, #284] @ (2a834c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -103261,15 +103265,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (2a83c0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2a8186 │ │ │ │ mov r0, r9 │ │ │ │ bl 2a67f4 │ │ │ │ b.n 2a8186 │ │ │ │ ldr r3, [pc, #328] @ (2a83c4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -103281,24 +103285,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a802e │ │ │ │ ldr r0, [pc, #312] @ (2a83cc ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2a802e │ │ │ │ cbz r0, 2a82ba │ │ │ │ bl 2a67f4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 26109c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 2a7fe4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ b.n 2a7fe4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 26109c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2a82b2 │ │ │ │ b.n 2a7fe4 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ @@ -103311,29 +103315,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (2a83d8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2a8270 │ │ │ │ b.n 2a8186 │ │ │ │ ldr r3, [pc, #232] @ (2a83dc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (2a83e0 ) │ │ │ │ ldr r1, [pc, #232] @ (2a83e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, fp │ │ │ │ blx 260f98 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2a8270 │ │ │ │ b.n 2a8186 │ │ │ │ ldr r3, [pc, #204] @ (2a83e8 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -103341,99 +103345,99 @@ │ │ │ │ ldr r1, [pc, #208] @ (2a83f0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, fp │ │ │ │ blx 260f98 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 260bb8 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2a8270 │ │ │ │ b.n 2a8186 │ │ │ │ cmp r6, #90 @ 0x5a │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #58 @ 0x3a │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r6, [r5, #9] │ │ │ │ + ldrb r6, [r3, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r0, #10] │ │ │ │ + ldrb r6, [r6, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r4, #246 @ 0xf6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #9] │ │ │ │ + ldrb r2, [r7, #11] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mcrr 0, 5, r0, r4, cr12 │ │ │ │ - strh r6, [r7, r1] │ │ │ │ + ldcl 0, cr0, [r4], #368 @ 0x170 │ │ │ │ + strh r6, [r5, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r2, r2] │ │ │ │ + strh r2, [r0, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xeb24005c │ │ │ │ - strb r2, [r5, #31] │ │ │ │ + rsbs r0, r4, ip, lsr #1 │ │ │ │ + ldrb r2, [r3, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r7, #23] │ │ │ │ + strb r0, [r5, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r3, #82 @ 0x52 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xeada005c │ │ │ │ - strb r4, [r6, #22] │ │ │ │ + @ instruction: 0xeb8a005c │ │ │ │ + strb r4, [r4, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r5, #29] │ │ │ │ + ldrb r4, [r3, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r3, #30 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xeaaa005c │ │ │ │ - strb r0, [r4, #30] │ │ │ │ + adcs.w r0, sl, ip, lsr #1 │ │ │ │ + ldrb r0, [r2, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r7, #21] │ │ │ │ + strb r6, [r5, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r0, #30] │ │ │ │ + ldrb r0, [r6, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - orns r0, r0, ip, lsr #1 │ │ │ │ - strb r4, [r0, #21] │ │ │ │ + @ instruction: 0xeb20005c │ │ │ │ + strb r4, [r6, #23] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strb r4, [r5, #31] │ │ │ │ + ldrb r4, [r3, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r1, #20] │ │ │ │ + strb r6, [r7, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bic.w r0, r6, ip, lsr #1 │ │ │ │ + @ instruction: 0xead6005c │ │ │ │ ldr r1, [pc, #224] @ (2a84a8 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #31] │ │ │ │ + ldrb r2, [r0, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r3, #27] │ │ │ │ + strb r6, [r1, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r1, #18] │ │ │ │ + strb r4, [r7, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xe9a6005c │ │ │ │ - @ instruction: 0xe98e005c │ │ │ │ - strb r0, [r5, #27] │ │ │ │ + orrs.w r0, r6, ip, lsr #1 │ │ │ │ + bics.w r0, lr, ip, lsr #1 │ │ │ │ + strb r0, [r3, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r4, #17] │ │ │ │ + strb r2, [r2, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strd r0, r0, [r8, #-368]! @ 0x170 │ │ │ │ - strb r4, [r5, #27] │ │ │ │ + ands.w r0, r8, ip, lsr #1 │ │ │ │ + strb r4, [r3, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r7, #16] │ │ │ │ + strb r6, [r5, #19] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -103445,23 +103449,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #120] @ (2a84a0 ) │ │ │ │ ldr r1, [pc, #120] @ (2a84a4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 2a8446 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a83f4 │ │ │ │ mov r0, r6 │ │ │ │ blx 2623c4 │ │ │ │ @@ -103490,23 +103494,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strd r0, r0, [r4, #-368]! @ 0x170 │ │ │ │ - str.w r0, [sl, sl] │ │ │ │ - mov lr, r2 │ │ │ │ + ands.w r0, r4, ip, lsr #1 │ │ │ │ + ldr??.w r0, [sl, #74] @ 0x4a │ │ │ │ + bx r8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r4, #25] │ │ │ │ + strb r6, [r2, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #98 @ 0x62 │ │ │ │ + cmp r5, #18 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r4, [r2, #25] │ │ │ │ + strb r4, [r0, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002a84ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -103519,26 +103523,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e5cdc │ │ │ │ + bl 5e5d8c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (2a8570 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (2a8574 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #140] @ (2a8578 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2a8520 │ │ │ │ ldr r1, [pc, #132] @ (2a857c ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 261bc0 │ │ │ │ @@ -103558,15 +103562,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (2a8584 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -103575,50 +103579,50 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (2a858c ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2a8536 │ │ │ │ nop │ │ │ │ cmp r0, #34 @ 0x22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, ip │ │ │ │ + mov sl, r2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf77c004a │ │ │ │ - ldmia.w r2, {r2, r3, r4, r6} │ │ │ │ - strb r4, [r1, #23] │ │ │ │ + strh.w r0, [ip, sl] │ │ │ │ + strd r0, r0, [r2, #-368] @ 0x170 │ │ │ │ + strb r4, [r7, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r2, #24] │ │ │ │ + strb r4, [r0, #27] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r4, #22] │ │ │ │ + strb r6, [r2, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r2, #22] │ │ │ │ + strb r6, [r0, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r1, #23] │ │ │ │ + strb r0, [r7, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r5, #21] │ │ │ │ + strb r4, [r3, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2a85a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ bne.n 2a8510 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2a85b0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ nop │ │ │ │ bne.n 2a8508 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -103722,28 +103726,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2a8600 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ + strex r0, r0, [r6, #368] @ 0x170 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r6, #144 @ 0x90 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 2a8538 │ │ │ │ + b.n 2a8698 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xe82e005c │ │ │ │ - b.n 2a84c0 │ │ │ │ + @ instruction: 0xe8de005c │ │ │ │ + b.n 2a8620 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r5, #18] │ │ │ │ + strb r6, [r3, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r7, #18] │ │ │ │ + strb r4, [r5, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (2a87a8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -103751,39 +103754,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 69fe58 │ │ │ │ + bl 69ff08 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 72dc30 │ │ │ │ + bl 72dce0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 2a877a │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 72dad4 │ │ │ │ + bl 72db84 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 69fea8 │ │ │ │ + bl 69ff58 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 69fe58 │ │ │ │ + bl 69ff08 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -103826,74 +103829,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 260d68 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 6a07d8 │ │ │ │ + bl 6a0888 │ │ │ │ ldr r1, [pc, #124] @ (2a885c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 730b0c │ │ │ │ + bl 730bbc │ │ │ │ cbz r0, 2a87f6 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (2a8860 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 730b0c │ │ │ │ + bl 730bbc │ │ │ │ cbz r0, 2a8810 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (2a8864 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 730b0c │ │ │ │ + bl 730bbc │ │ │ │ cbz r0, 2a882c │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (2a8868 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 730b0c │ │ │ │ + bl 730bbc │ │ │ │ cbz r0, 2a8848 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r2, [r1, r1] │ │ │ │ + str r2, [r7, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [pc, #504] @ (2a8a5c ) │ │ │ │ + ldr r3, [pc, #184] @ (2a891c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #4 │ │ │ │ + cmp r1, #180 @ 0xb4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbnz r4, 2a88be │ │ │ │ + cbnz r4, 2a88ea │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2a88cc │ │ │ │ sub sp, #12 │ │ │ │ @@ -103901,15 +103904,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2a88d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w ip, [pc, #60] @ 2a88d8 │ │ │ │ ldr r3, [pc, #60] @ (2a88dc ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2a88e0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2a88e4 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -103923,19 +103926,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 2a8314 │ │ │ │ + b.n 2a8474 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r7, #11] │ │ │ │ + strb r0, [r5, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #198 @ 0xc6 │ │ │ │ + subs r3, #118 @ 0x76 │ │ │ │ lsls r3, r2, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -103966,15 +103969,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -104000,31 +104003,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2a89b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 2a8208 │ │ │ │ + b.n 2a8368 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r5, #7] │ │ │ │ + strb r0, [r3, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r3, #8] │ │ │ │ + strb r2, [r1, #11] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a89f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -104032,24 +104035,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (2a89fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2a86f0 │ │ │ │ - b.n 2a9198 │ │ │ │ + b.n 2a82f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r1, #6] │ │ │ │ + strb r6, [r7, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r0, #7] │ │ │ │ + strb r0, [r6, #9] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (2a8a60 ) │ │ │ │ add r4, pc │ │ │ │ @@ -104063,24 +104066,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ subs r4, r2, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2a8ae0 ) │ │ │ │ @@ -104090,56 +104093,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (2a8ae8 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 72d87c │ │ │ │ + bl 72d92c │ │ │ │ ldr r1, [pc, #80] @ (2a8aec ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #56] @ (2a8af0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r5, #232 @ 0xe8 │ │ │ │ + subs r6, #152 @ 0x98 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2a913c │ │ │ │ + b.n 2a929c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - eors r0, r3 │ │ │ │ + asrs r0, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #222 @ 0xde │ │ │ │ + subs r6, #142 @ 0x8e │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldmia r4, {r1, r2, r4, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -104152,15 +104155,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (2a8b80 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 2a192c │ │ │ │ cbz r0, 2a8b62 │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -104184,19 +104187,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 2a90b0 │ │ │ │ + b.n 2a9210 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #102 @ 0x66 │ │ │ │ + subs r6, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #74 @ 0x4a │ │ │ │ + subs r5, #250 @ 0xfa │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (2a8cf4 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -104205,15 +104208,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (2a8cfc ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2a8ce0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 2614c0 │ │ │ │ @@ -104323,23 +104326,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a8d00 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (2a8d04 ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - b.n 2a910c │ │ │ │ + b.n 2a926c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #192 @ 0xc0 │ │ │ │ + subs r5, #112 @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #212 @ 0xd4 │ │ │ │ + subs r5, #132 @ 0x84 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r0, #104] @ 0x68 │ │ │ │ + ldr r0, [r6, #112] @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r7, #104] @ 0x68 │ │ │ │ + ldr r6, [r5, #116] @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -104360,15 +104363,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 7571f4 │ │ │ │ + bl 7572a4 │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 2a8dc2 │ │ │ │ @@ -104389,15 +104392,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -104412,33 +104415,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r3, #154 @ 0x9a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2a8e14 │ │ │ │ + b.n 2a8f74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #232 @ 0xe8 │ │ │ │ + subs r3, #152 @ 0x98 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7571f4 │ │ │ │ + bl 7572a4 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -104472,15 +104475,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (2a9004 ) │ │ │ │ ldr r7, [pc, #404] @ (2a9008 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a8f98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -104499,37 +104502,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a8fb4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a8f6e │ │ │ │ ldr r0, [pc, #348] @ (2a9010 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e39bc │ │ │ │ + bl 5e3a6c │ │ │ │ ldr r3, [pc, #344] @ (2a9014 ) │ │ │ │ ldr r2, [pc, #344] @ (2a9018 ) │ │ │ │ ldr r1, [pc, #348] @ (2a901c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (2a9020 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (2a9024 ) │ │ │ │ ldr r1, [pc, #332] @ (2a9028 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2a0678 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -104551,15 +104554,15 @@ │ │ │ │ blx 260ddc │ │ │ │ mov r4, r0 │ │ │ │ blx 2623c4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69fd50 │ │ │ │ + bl 69fe00 │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -104574,24 +104577,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a8fda │ │ │ │ ldr r4, [pc, #192] @ (2a9030 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e39bc │ │ │ │ + bl 5e3a6c │ │ │ │ ldr r3, [pc, #176] @ (2a9034 ) │ │ │ │ ldr r2, [pc, #180] @ (2a9038 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2a8ed2 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a8e8a │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -104611,71 +104614,71 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2a8eae │ │ │ │ ldr r0, [pc, #116] @ (2a9044 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2a8eae │ │ │ │ ldr r3, [pc, #96] @ (2a903c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a8f6e │ │ │ │ ldr r3, [pc, #88] @ (2a9040 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a8f6e │ │ │ │ ldr r0, [pc, #88] @ (2a9048 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2a8f6e │ │ │ │ nop │ │ │ │ - svc 72 @ 0x48 │ │ │ │ + svc 248 @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r0, #80] @ 0x50 │ │ │ │ + ldr r4, [r6, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r5, #80] @ 0x50 │ │ │ │ + ldr r4, [r3, #92] @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, r5, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #232 @ 0xe8 │ │ │ │ + subs r5, #152 @ 0x98 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - udf #232 @ 0xe8 │ │ │ │ + svc 152 @ 0x98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r1, #160 @ 0xa0 │ │ │ │ + subs r2, #80 @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #20 │ │ │ │ + subs r4, #196 @ 0xc4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - udf #206 @ 0xce │ │ │ │ + svc 126 @ 0x7e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r1, #136 @ 0x88 │ │ │ │ + subs r2, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #156 @ 0x9c │ │ │ │ + subs r2, #76 @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r0, #76] @ 0x4c │ │ │ │ + ldr r4, [r6, #84] @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #100 @ 0x64 │ │ │ │ + subs r4, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - udf #34 @ 0x22 │ │ │ │ + udf #210 @ 0xd2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #218 @ 0xda │ │ │ │ + subs r1, #138 @ 0x8a │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #60] @ 0x3c │ │ │ │ + ldr r6, [r5, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [r1, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (2a917c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -104684,15 +104687,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (2a9184 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 2a9126 │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 2a90e6 │ │ │ │ @@ -104736,15 +104739,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (2a9190 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 2a1164 │ │ │ │ @@ -104769,45 +104772,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (2a919c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 2a1114 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ble.n 2a9208 │ │ │ │ + ble.n 2a9168 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #254 @ 0xfe │ │ │ │ + subs r0, #174 @ 0xae │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #110 @ 0x6e │ │ │ │ + subs r3, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bgt.n 2a9100 │ │ │ │ + ble.n 2a9260 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #116 @ 0x74 │ │ │ │ + subs r0, #36 @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #136 @ 0x88 │ │ │ │ + subs r0, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bgt.n 2a9258 │ │ │ │ + ble.n 2a91b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #26 │ │ │ │ + adds r7, #202 @ 0xca │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #46 @ 0x2e │ │ │ │ + adds r7, #222 @ 0xde │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (2a92d8 ) │ │ │ │ @@ -104828,15 +104831,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 7571f4 │ │ │ │ + bl 7572a4 │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -104859,15 +104862,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (2a92ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2a85b4 │ │ │ │ ldr r2, [pc, #152] @ (2a92f0 ) │ │ │ │ @@ -104910,15 +104913,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2a85b4 │ │ │ │ b.n 2a9254 │ │ │ │ @@ -104926,29 +104929,29 @@ │ │ │ │ nop │ │ │ │ subs r4, r5, r4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #25 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - blt.n 2a93d4 │ │ │ │ + bgt.n 2a9334 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, #46 @ 0x2e │ │ │ │ + adds r6, #222 @ 0xde │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #68 @ 0x44 │ │ │ │ + adds r6, #244 @ 0xf4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, r1, r2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r2, r5, r1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bge.n 2a92f4 │ │ │ │ + blt.n 2a9254 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #180 @ 0xb4 │ │ │ │ + adds r6, #100 @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #200 @ 0xc8 │ │ │ │ + adds r6, #120 @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (2a94d8 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -104966,15 +104969,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 2a211c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a94c6 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -104987,15 +104990,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2614c0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2637a8 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -105041,15 +105044,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 2a85b4 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -105075,15 +105078,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (2a9500 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2614c0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2637a8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -105118,37 +105121,37 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ adds r0, r1, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #62 @ 0x3e │ │ │ │ + adds r5, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r6, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bge.n 2a95e4 │ │ │ │ + blt.n 2a9544 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n 2a947c │ │ │ │ + bge.n 2a95dc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #120 @ 0x78 │ │ │ │ + adds r5, #40 @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #114 @ 0x72 │ │ │ │ + adds r5, #34 @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 2a9580 │ │ │ │ + bls.n 2a94e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #252 @ 0xfc │ │ │ │ + adds r4, #172 @ 0xac │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #16 │ │ │ │ + adds r4, #192 @ 0xc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r4, r1, r1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r4, [r3, #104] @ 0x68 │ │ │ │ + str r4, [r1, #116] @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r5, #104] @ 0x68 │ │ │ │ + str r2, [r3, #116] @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2a956c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -105158,42 +105161,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #60] @ (2a9578 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 2a9552 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2a9304 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 2a8b84 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2a9304 │ │ │ │ - adds r5, #180 @ 0xb4 │ │ │ │ + adds r6, #100 @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bhi.n 2a9670 │ │ │ │ + bls.n 2a95d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #54 @ 0x36 │ │ │ │ + adds r3, #230 @ 0xe6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #94 @ 0x5e │ │ │ │ + adds r7, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (2a976c ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -105228,15 +105231,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2a962c │ │ │ │ - bl 7571f4 │ │ │ │ + bl 7572a4 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -105295,15 +105298,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 2a211c │ │ │ │ @@ -105325,15 +105328,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 261cf0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -105375,23 +105378,23 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ asrs r0, r2, #29 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #26 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bvc.n 2a97c0 │ │ │ │ + bvc.n 2a9720 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #214 @ 0xd6 │ │ │ │ + adds r2, #134 @ 0x86 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #236 @ 0xec │ │ │ │ + adds r2, #156 @ 0x9c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r1, #64] @ 0x40 │ │ │ │ + str r0, [r7, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r2, #64] @ 0x40 │ │ │ │ + str r6, [r0, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 2aa1c0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -105405,15 +105408,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 2aa1cc │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -105630,15 +105633,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 2a9b1a │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 7571f4 │ │ │ │ + bl 7572a4 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -105722,15 +105725,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 2aa1dc │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2a1c84 │ │ │ │ mov r0, r9 │ │ │ │ @@ -105762,15 +105765,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a981a │ │ │ │ ldr.w r0, [pc, #1676] @ 2aa1e8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2a981a │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -105904,15 +105907,15 @@ │ │ │ │ blx 260ddc │ │ │ │ mov r6, r0 │ │ │ │ blx 2623c4 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 69fea8 │ │ │ │ + bl 69ff58 │ │ │ │ b.n 2a981c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -106175,22 +106178,22 @@ │ │ │ │ bpl.w 2a9950 │ │ │ │ ldr r0, [pc, #536] @ (2aa1f4 ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2a9950 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (2aa1f8 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 69fea8 │ │ │ │ + bl 69ff58 │ │ │ │ b.n 2a981a │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2a981a │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -106246,15 +106249,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7571f4 │ │ │ │ + bl 7572a4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -106287,15 +106290,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7571f4 │ │ │ │ + bl 7572a4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -106353,43 +106356,43 @@ │ │ │ │ bgt.w 2a981a │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 2aa19c │ │ │ │ b.w 2a981a │ │ │ │ - bvs.n 2aa1c8 │ │ │ │ + bvs.n 2aa128 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r5, #60] @ 0x3c │ │ │ │ + str r4, [r3, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r4, #68] @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r4, r4, #20 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2aa164 │ │ │ │ + bcc.n 2aa2c4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #128 @ 0x80 │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #148 @ 0x94 │ │ │ │ + cmp r6, #68 @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #12] │ │ │ │ + str r6, [r3, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r0, [r0, r6] │ │ │ │ + str r0, [r6, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, r0] │ │ │ │ + ldrb r0, [r1, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r0, r1] │ │ │ │ + ldrb r2, [r6, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002aa1fc : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 2aa204 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -106435,22 +106438,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2aa3d8 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72dc24 │ │ │ │ + bl 72dcd4 │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72d91c │ │ │ │ + bl 72d9cc │ │ │ │ mov r0, r4 │ │ │ │ bl 2a86f0 │ │ │ │ b.n 2aa2be │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 2aa2b8 │ │ │ │ @@ -106569,40 +106572,40 @@ │ │ │ │ beq.n 2aa3ee │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 69fd50 │ │ │ │ + bl 69fe00 │ │ │ │ b.n 2aa276 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 2aa276 │ │ │ │ ldr r1, [pc, #48] @ (2aa420 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 69fd50 │ │ │ │ + bl 69fe00 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 2aa270 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r7, #10 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r4, #8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r1, [sp, #704] @ 0x2c0 │ │ │ │ + str r2, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 002aa424 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -106618,24 +106621,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ lsls r0, r6, #16 │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002aa488 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -106647,47 +106650,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (2aa4cc ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a11c8 │ │ │ │ nop │ │ │ │ - ldmia r1!, {r3} │ │ │ │ + ldmia r1!, {r3, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #184 @ 0xb8 │ │ │ │ + movs r4, #104 @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #206 @ 0xce │ │ │ │ + movs r4, #126 @ 0x7e │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002aa4d0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (2aa504 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e2e70 │ │ │ │ + bl 5e2f20 │ │ │ │ cbz r0, 2aa4f6 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (2aa508 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 5e27b4 │ │ │ │ - ldrsb r0, [r0, r3] │ │ │ │ + b.w 5e2864 │ │ │ │ + ldrsb r0, [r6, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ sxtb r4, r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -106697,29 +106700,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (2aa550 ) │ │ │ │ ldr r1, [pc, #44] @ (2aa554 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsb r4, [r6, r5] │ │ │ │ + ldr r4, [r4, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 2aa4a0 │ │ │ │ + bge.n 2aa600 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r0, [r3, r5] │ │ │ │ + ldr r0, [r1, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -106733,18 +106736,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (2aa598 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ blx 262fb8 │ │ │ │ nop │ │ │ │ - ldrsb r4, [r5, r4] │ │ │ │ + ldrsb r4, [r3, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002aa59c : │ │ │ │ ldr r3, [pc, #48] @ (2aa5d0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 2aa5a6 │ │ │ │ @@ -106764,15 +106767,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r7, r7] │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (2aa5dc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ sxth r2, r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2aa64c │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 2aa63e │ │ │ │ @@ -106860,15 +106863,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 2a55cc │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 2aa622 │ │ │ │ - bhi.n 2aa600 │ │ │ │ + bls.n 2aa760 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -106877,41 +106880,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 260d68 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 6a07d8 │ │ │ │ + bl 6a0888 │ │ │ │ ldr r1, [pc, #52] @ (2aa72c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 730afc │ │ │ │ + bl 730bac │ │ │ │ ldr r1, [pc, #40] @ (2aa730 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 730afc │ │ │ │ + bl 730bac │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r5, r2] │ │ │ │ + ldr r0, [r3, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r1, r6] │ │ │ │ + ldrh r2, [r7, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2aa794 │ │ │ │ sub sp, #12 │ │ │ │ @@ -106919,15 +106922,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2aa79c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w ip, [pc, #60] @ 2aa7a0 │ │ │ │ ldr r3, [pc, #60] @ (2aa7a4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2aa7a8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2aa7ac ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -106942,19 +106945,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bvc.n 2aa6dc │ │ │ │ + bhi.n 2aa83c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r6, r0] │ │ │ │ + strb r0, [r4, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r7, r7 │ │ │ │ + adds r6, r5, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -107012,26 +107015,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2aa85c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aa7d0 │ │ │ │ ldr r0, [pc, #24] @ (2aa860 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2aa7d0 │ │ │ │ nop │ │ │ │ lsls r4, r3, #20 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, r2] │ │ │ │ + strb r6, [r7, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2aa8f4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -107049,33 +107052,33 @@ │ │ │ │ b.n 2aa8bc │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 69fea8 │ │ │ │ + bl 69ff58 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 262218 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 2aa8de │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 69fe58 │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 69ff08 │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2aa892 │ │ │ │ @@ -107090,19 +107093,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bvs.n 2aa9d8 │ │ │ │ + bvc.n 2aa938 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r7, r3] │ │ │ │ + strh r2, [r5, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r1, r3 │ │ │ │ + subs r2, r7, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -107198,19 +107201,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (2aaa40 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aa964 │ │ │ │ ldr r0, [pc, #64] @ (2aaa44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2aa964 │ │ │ │ ldr r0, [pc, #56] @ (2aaa48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 2aa9b6 │ │ │ │ ldr r1, [pc, #52] @ (2aaa4c ) │ │ │ │ add r1, pc │ │ │ │ b.n 2aa95a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6, #14 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -107220,25 +107223,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #744 @ 0x2e8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #12 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r0, [r1, r4] │ │ │ │ + strh r0, [r7, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r2, [pc, #432] @ (2aabf0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, r3] │ │ │ │ + strh r4, [r3, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r7, r3] │ │ │ │ + strh r2, [r5, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r2, r3] │ │ │ │ + strh r4, [r0, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -107566,15 +107569,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2aad08 │ │ │ │ ldr r0, [pc, #804] @ (2ab0c8 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2aad08 │ │ │ │ ldr r3, [pc, #792] @ (2ab0cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -107583,15 +107586,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2aac72 │ │ │ │ ldr r0, [pc, #772] @ (2ab0d0 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 2aac72 │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2aaf42 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -107770,15 +107773,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2aaed8 │ │ │ │ ldr r1, [pc, #316] @ (2ab0f8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (2ab0fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 2aaef8 │ │ │ │ ldr r2, [pc, #296] @ (2ab0f4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2aaef8 │ │ │ │ @@ -107796,15 +107799,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (2ab0c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2aae72 │ │ │ │ ldr r0, [pc, #264] @ (2ab104 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2aae72 │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 29f960 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -107831,15 +107834,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2aaf90 │ │ │ │ ldr r0, [pc, #192] @ (2ab10c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2aaf90 │ │ │ │ bl 29f730 │ │ │ │ b.n 2aaf90 │ │ │ │ ldr.w sl, [pc, #180] @ 2ab110 │ │ │ │ add sl, pc │ │ │ │ b.n 2ab02e │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -107857,79 +107860,79 @@ │ │ │ │ ldr r3, [pc, #60] @ (2ab0c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ab016 │ │ │ │ ldr r0, [pc, #132] @ (2ab118 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ab016 │ │ │ │ nop │ │ │ │ lsls r2, r7, #2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #712 @ 0x2c8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r7, [pc, #1016] @ (2ab4a8 ) │ │ │ │ + str r6, [r5, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r0, r0] │ │ │ │ + str r4, [r6, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - ldr r7, [pc, #440] @ (2ab278 ) │ │ │ │ + str r6, [r3, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #672] @ (2ab36c ) │ │ │ │ + str r0, [r3, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [pc, #656] @ (2ab360 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #368] @ (2ab244 ) │ │ │ │ + str r4, [r1, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #928] @ (2ab478 ) │ │ │ │ + ldr r7, [pc, #608] @ (2ab338 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r5, r0] │ │ │ │ + strh r6, [r3, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r1, sp, #248 @ 0xf8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [pc, #120] @ (2ab15c ) │ │ │ │ + ldr r6, [pc, #824] @ (2ab41c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r7, {r2, r5, r7} │ │ │ │ + beq.n 2ab190 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #768] @ (2ab3ec ) │ │ │ │ + ldr r7, [pc, #448] @ (2ab2ac ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r0, sp, #688 @ 0x2b0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r5, [pc, #488] @ (2ab2dc ) │ │ │ │ + ldr r6, [pc, #168] @ (2ab19c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #192] @ (2ab1bc ) │ │ │ │ + ldr r5, [pc, #896] @ (2ab47c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #64] @ (2ab140 ) │ │ │ │ + ldr r6, [pc, #768] @ (2ab400 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r4, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #472] @ (2ab2e0 ) │ │ │ │ + ldr r6, [pc, #152] @ (2ab1a0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r8, lr │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #304] @ (2ab240 ) │ │ │ │ + ldr r5, [pc, #1008] @ (2ab500 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #568] @ (2ab34c ) │ │ │ │ + ldr r5, [pc, #248] @ (2ab20c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r0, [r2, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #376] @ (2ab294 ) │ │ │ │ + ldr r6, [pc, #56] @ (2ab154 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -107951,22 +107954,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #320] @ (2ab298 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r4, #-160] │ │ │ │ lsls r1, r3, #14 │ │ │ │ bpl.n 2ab13a │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 69fcf4 │ │ │ │ + b.w 69fda4 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r7, r0, #4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrd r6, r2, [r1, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ @@ -108074,19 +108077,19 @@ │ │ │ │ str.w lr, [r4, #16] │ │ │ │ strb.w ip, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 2ab1d6 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2ab25a │ │ │ │ b.n 2ab206 │ │ │ │ - ldmia r5!, {r1, r3, r4, r7} │ │ │ │ + ldmia r6, {r1, r3, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #160] @ (2ab338 ) │ │ │ │ + ldr r2, [pc, #864] @ (2ab5f8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r7, #7 │ │ │ │ + asrs r2, r5, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (2ab454 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -108098,15 +108101,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 2ab460 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2ab34a │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -108221,85 +108224,85 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (2ab468 ) │ │ │ │ ldr r0, [pc, #132] @ (2ab46c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ab3ba │ │ │ │ b.n 2ab3be │ │ │ │ ldr r1, [pc, #112] @ (2ab470 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (2ab474 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 2ab3c4 │ │ │ │ ldr r3, [pc, #100] @ (2ab478 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ab36c │ │ │ │ ldr r3, [pc, #92] @ (2ab47c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ab36c │ │ │ │ ldr r0, [pc, #84] @ (2ab480 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 2ab36c │ │ │ │ mov r0, r5 │ │ │ │ bl 2aac10 │ │ │ │ b.n 2ab3c4 │ │ │ │ ldr r3, [pc, #68] @ (2ab484 ) │ │ │ │ movw r2, #837 @ 0x345 │ │ │ │ ldr r1, [pc, #64] @ (2ab488 ) │ │ │ │ ldr r0, [pc, #68] @ (2ab48c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldmia r4, {r1, r3, r4, r5} │ │ │ │ + ldmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #320] @ (2ab59c ) │ │ │ │ + ldr r4, [pc, #0] @ (2ab45c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #376] @ (2ab5d8 ) │ │ │ │ + ldr r4, [pc, #56] @ (2ab498 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xfa1c0074 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3} │ │ │ │ + ldmia r3, {r3, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #632] @ (2ab6e8 ) │ │ │ │ + ldr r3, [pc, #312] @ (2ab5a8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #384] @ (2ab5f8 ) │ │ │ │ + ldr r3, [pc, #64] @ (2ab4b8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #128] @ (2ab504 ) │ │ │ │ + ldr r2, [pc, #832] @ (2ab7c4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r2!, {r3, r5, r7} │ │ │ │ + ldmia r3, {r3, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #792] @ (2ab7a4 ) │ │ │ │ + ldr r2, [pc, #472] @ (2ab664 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [pc, #936] @ (2ab838 ) │ │ │ │ + ldr r2, [pc, #616] @ (2ab6f8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2ab4c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -108307,24 +108310,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (2ab4d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2aa864 │ │ │ │ nop │ │ │ │ - ldmia r2, {r1, r2, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #384] @ (2ab650 ) │ │ │ │ + ldr r2, [pc, #64] @ (2ab510 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [pc, #440] @ (2ab68c ) │ │ │ │ + ldr r2, [pc, #120] @ (2ab54c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 2ab538 │ │ │ │ sub sp, #28 │ │ │ │ @@ -108332,15 +108335,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (2ab540 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 262bb4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (2ab544 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -108354,19 +108357,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r2!, {r1} │ │ │ │ + ldmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #112] @ (2ab5b0 ) │ │ │ │ + ldr r1, [pc, #816] @ (2ab870 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [pc, #152] @ (2ab5dc ) │ │ │ │ + ldr r1, [pc, #856] @ (2ab89c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r2, pc, #984 @ (adr r2, 2ab920 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -108376,15 +108379,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (2ab5b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ bl 2aa7b4 │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 2ab582 │ │ │ │ bl 2a4af8 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -108397,19 +108400,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r1, {r1, r2, r3, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #672] @ (2ab850 ) │ │ │ │ + ldr r1, [pc, #352] @ (2ab710 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #728] @ (2ab88c ) │ │ │ │ + ldr r1, [pc, #408] @ (2ab74c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2ab660 │ │ │ │ sub sp, #20 │ │ │ │ @@ -108419,15 +108422,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (2ab664 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (2ab668 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 2ab62e │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -108469,19 +108472,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldmia r1!, {r2, r5} │ │ │ │ + ldmia r1!, {r2, r4, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #280] @ (2ab780 ) │ │ │ │ + ldr r0, [pc, #984] @ (2aba40 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #208] @ (2ab73c ) │ │ │ │ + ldr r0, [pc, #912] @ (2ab9fc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r2, pc, #8 @ (adr r2, 2ab678 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -108491,15 +108494,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (2ab70c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2ab6aa │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 2ab6d0 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -108532,24 +108535,24 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 29f5c4 │ │ │ │ b.n 2ab6bc │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r2, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blxns r0 │ │ │ │ + ldr r0, [pc, #208] @ (2ab7dc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0x478e │ │ │ │ + ldr r0, [pc, #248] @ (2ab808 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov r2, pc │ │ │ │ + bx r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 66b71a │ │ │ │ + bl 66b71a │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 2ab7f0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (2ab7f4 ) │ │ │ │ @@ -108559,15 +108562,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (2ab7fc ) │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #176] @ (2ab800 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 2ab7a0 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -108584,15 +108587,15 @@ │ │ │ │ cbnz r2, 2ab7cc │ │ │ │ mov r0, r3 │ │ │ │ bl 2aa7b4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 69fcf4 │ │ │ │ + b.w 69fda4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -108609,15 +108612,15 @@ │ │ │ │ bpl.n 2ab758 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (2ab80c ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2ab758 │ │ │ │ ldr r2, [pc, #64] @ (2ab810 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ab778 │ │ │ │ @@ -108625,36 +108628,36 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ab778 │ │ │ │ ldr r0, [pc, #48] @ (2ab814 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2ab778 │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov ip, sl │ │ │ │ + blxns r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov sl, ip │ │ │ │ + @ instruction: 0x4792 │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xf5940074 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, ip │ │ │ │ + blx r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r4, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, fp │ │ │ │ + blx r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr.w ip, [pc, #212] @ 2ab900 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ @@ -108675,15 +108678,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 262b9c │ │ │ │ ldrb.w r0, [r5, #85] @ 0x55 │ │ │ │ cbz r0, 2ab8a8 │ │ │ │ @@ -108704,15 +108707,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (2ab91c ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r7, r4] │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5ead5c │ │ │ │ + bl 5eae0c │ │ │ │ ldr r2, [pc, #116] @ (2ab920 ) │ │ │ │ ldr r3, [pc, #96] @ (2ab90c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -108737,23 +108740,23 @@ │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 2ab88a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf4aa0074 │ │ │ │ eors.w r0, lr, #15990784 @ 0xf40000 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, r8 │ │ │ │ + mov r4, lr │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp lr, r9 │ │ │ │ + mov r6, pc │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #440] @ 0x1b8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics.w r0, r8, #15990784 @ 0xf40000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -108775,15 +108778,15 @@ │ │ │ │ ldr r1, [pc, #240] @ (2aba40 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 262b9c │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [r5, #85] @ 0x55 │ │ │ │ @@ -108816,15 +108819,15 @@ │ │ │ │ add r3, sp, #12 │ │ │ │ add r2, sp, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5e9a08 │ │ │ │ + bl 5e9ab8 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2aba24 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ add.w r7, r5, #244 @ 0xf4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ab97e │ │ │ │ @@ -108856,38 +108859,38 @@ │ │ │ │ strd r2, r3, [r5, #244] @ 0xf4 │ │ │ │ ldr r3, [pc, #60] @ (2aba54 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #260] @ 0x104 │ │ │ │ bl 29f5c4 │ │ │ │ b.n 2ab9ae │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ b.n 2ab980 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ - stmia r5!, {r2, r4, r5, r7} │ │ │ │ + stmia r6!, {r2, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3980074 │ │ │ │ - add r8, r8 │ │ │ │ + cmp r0, lr │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add lr, r9 │ │ │ │ + cmp r6, pc │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xf3600074 │ │ │ │ ldr r6, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - muls r2, r3 │ │ │ │ + add r2, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bl 1b5a52 │ │ │ │ bl 349a56 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2aba64 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -108896,44 +108899,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (2abb0c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #128] @ (2abb10 ) │ │ │ │ ldr r3, [pc, #128] @ (2abb14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (2abb18 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (2abb1c ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (2abb20 ) │ │ │ │ add r2, pc │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r3, [pc, #120] @ (2abb24 ) │ │ │ │ ldr r2, [pc, #124] @ (2abb28 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (2abb2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6270 │ │ │ │ + bl 5e6320 │ │ │ │ ldr r3, [pc, #112] @ (2abb30 ) │ │ │ │ ldr r2, [pc, #116] @ (2abb34 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (2abb38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6270 │ │ │ │ + bl 5e6320 │ │ │ │ ldr r2, [pc, #108] @ (2abb3c ) │ │ │ │ ldr r3, [pc, #108] @ (2abb40 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (2abb44 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -108941,59 +108944,59 @@ │ │ │ │ ldr r4, [pc, #104] @ (2abb48 ) │ │ │ │ ldr r2, [pc, #104] @ (2abb4c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e6358 │ │ │ │ + bl 5e6408 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r5!, {r4} │ │ │ │ + stmia r5!, {r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r1, #10 │ │ │ │ + lsrs r2, r7, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r4, #9 │ │ │ │ + lsrs r2, r2, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - bxns r3 │ │ │ │ + blxns r9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r3, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2300074 │ │ │ │ lsrs r1, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - bx r1 │ │ │ │ + @ instruction: 0x47ba │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + subs r6, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - bx r0 │ │ │ │ + @ instruction: 0x47b2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, ip │ │ │ │ + blxns r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -109059,15 +109062,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -109086,15 +109089,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 2636cc │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #24] │ │ │ │ blt.w 2abd68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 727204 │ │ │ │ + bl 7272b4 │ │ │ │ cbnz r0, 2abc84 │ │ │ │ ldr r2, [pc, #744] @ (2abf44 ) │ │ │ │ ldr r3, [pc, #728] @ (2abf34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -109195,15 +109198,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e244 │ │ │ │ + bl 72e2f4 │ │ │ │ b.n 2abc58 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #14 │ │ │ │ movw r1, #17698 @ 0x4522 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ blx 262034 <__ioctl_time64@plt+0x4> │ │ │ │ @@ -109216,33 +109219,33 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ ldr r1, [pc, #408] @ (2abf50 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 261ab8 │ │ │ │ b.n 2abc58 │ │ │ │ ldr r4, [pc, #392] @ (2abf54 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2abc58 │ │ │ │ ldr r1, [pc, #372] @ (2abf58 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 73bcd8 │ │ │ │ + bl 73bd88 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2abe76 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #352] @ (2abf5c ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -109261,15 +109264,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #312] @ (2abf60 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2abdc0 │ │ │ │ ldrb.w r3, [sp, #14] │ │ │ │ tst.w r3, #1 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ itt ne │ │ │ │ movne r2, #1 │ │ │ │ strbne.w r2, [r5, #809] @ 0x329 │ │ │ │ @@ -109324,85 +109327,85 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #140] @ (2abf6c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2abdc0 │ │ │ │ ldr r2, [pc, #132] @ (2abf70 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #128] @ (2abf74 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ ldr r1, [pc, #120] @ (2abf78 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2abdc0 │ │ │ │ ldr r2, [pc, #112] @ (2abf7c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #108] @ (2abf80 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #363 @ 0x16b │ │ │ │ ldr r1, [pc, #100] @ (2abf84 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2abdc0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, pc │ │ │ │ + mov lr, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r3!, {r1, r5, r7} │ │ │ │ + stmia r4!, {r1, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r4, r1 │ │ │ │ + mov ip, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ eor.w r0, r8, #116 @ 0x74 │ │ │ │ - cmp r2, r1 │ │ │ │ + cmp sl, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, r5 │ │ │ │ + add lr, fp │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, r6 │ │ │ │ + add ip, ip │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r5, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ bics r2, r6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - mvns r4, r7 │ │ │ │ + add ip, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bics r6, r7 │ │ │ │ + add r6, sp │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r0!, {r1, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - orrs r6, r0 │ │ │ │ + bics r6, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - muls r6, r1 │ │ │ │ + mvns r6, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r0!, {r1, r4, r7} │ │ │ │ + stmia r1!, {r1, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmn r6, r4 │ │ │ │ + bics r6, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - muls r6, r2 │ │ │ │ + add r6, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r0!, {r1, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmn r6, r0 │ │ │ │ + muls r6, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (2ac2f4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109591,15 +109594,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 262f04 <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 73bcd8 │ │ │ │ + bl 73bd88 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 261ab4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ac02e │ │ │ │ b.n 2ac164 │ │ │ │ @@ -109718,17 +109721,17 @@ │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ bl 2a5460 │ │ │ │ b.n 2abfa8 │ │ │ │ stcl 0, cr0, [r4, #-464] @ 0xfffffe30 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x00ae │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r7 │ │ │ │ + rors r6, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ac34c │ │ │ │ sub sp, #8 │ │ │ │ @@ -109737,30 +109740,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ac354 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - pop {r1, r4, r5, r6} │ │ │ │ + pop {r1, r5, pc} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, #196 @ 0xc4 │ │ │ │ + subs r7, #116 @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r7, #134 @ 0x86 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ac39c │ │ │ │ sub sp, #12 │ │ │ │ @@ -109768,29 +109771,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (2ac3a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r4} │ │ │ │ + pop {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, #112 @ 0x70 │ │ │ │ + subs r7, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, #130 @ 0x82 │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ac3ec │ │ │ │ sub sp, #8 │ │ │ │ @@ -109799,29 +109802,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2ac3f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbnz r6, 2ac462 │ │ │ │ + pop {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, #32 │ │ │ │ + subs r6, #208 @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, #50 @ 0x32 │ │ │ │ + subs r6, #226 @ 0xe2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ac438 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109829,28 +109832,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2ac440 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbnz r6, 2ac49a │ │ │ │ + pop {r1, r2, r3, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #208 @ 0xd0 │ │ │ │ + subs r6, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #226 @ 0xe2 │ │ │ │ + subs r6, #146 @ 0x92 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ac488 │ │ │ │ sub sp, #8 │ │ │ │ @@ -109859,29 +109862,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2ac490 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbnz r2, 2ac4d8 │ │ │ │ + cbnz r2, 2ac504 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #132 @ 0x84 │ │ │ │ + subs r6, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #150 @ 0x96 │ │ │ │ + subs r6, #70 @ 0x46 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ac4d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109889,28 +109892,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2ac4dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - revsh r2, r4 │ │ │ │ + cbnz r2, 2ac53c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #52 @ 0x34 │ │ │ │ + subs r5, #228 @ 0xe4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #70 @ 0x46 │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2ac518 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109918,24 +109921,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (2ac520 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26333c │ │ │ │ - hlt 0x0016 │ │ │ │ + cbnz r6, 2ac56c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #232 @ 0xe8 │ │ │ │ + subs r5, #152 @ 0x98 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #250 @ 0xfa │ │ │ │ + subs r5, #170 @ 0xaa │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2ac58c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109943,44 +109946,44 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (2ac594 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2ac578 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 2ac584 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 73bcd8 │ │ │ │ + bl 73bd88 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 261ab8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 261098 │ │ │ │ ldr r1, [pc, #16] @ (2ac598 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2ac560 │ │ │ │ - rev16 r4, r2 │ │ │ │ + cbnz r4, 2ac5d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #168 @ 0xa8 │ │ │ │ + subs r5, #88 @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #184 @ 0xb8 │ │ │ │ + subs r5, #104 @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, #50 @ 0x32 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -109993,15 +109996,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 2ac5ee │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 263340 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -110016,30 +110019,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (2ac624 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r4, #52 @ 0x34 │ │ │ │ + subs r4, #228 @ 0xe4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r2, 2ac656 │ │ │ │ + hlt 0x000a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #58 @ 0x3a │ │ │ │ + subs r4, #234 @ 0xea │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #236 @ 0xec │ │ │ │ + subs r5, #156 @ 0x9c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002ac628 : │ │ │ │ ldr r3, [pc, #124] @ (2ac6a8 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 2ac642 │ │ │ │ @@ -110077,33 +110080,33 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 26141c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2ac6b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ subs r3, #150 @ 0x96 │ │ │ │ lsls r5, r6, #1 │ │ │ │ b.n 2ac334 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - subs r4, #168 @ 0xa8 │ │ │ │ + subs r5, #88 @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ b.n 2ac2d8 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - subs r4, #132 @ 0x84 │ │ │ │ + subs r5, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2ac73e │ │ │ │ @@ -110284,53 +110287,53 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (2ac8a0 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - cmp r6, #0 │ │ │ │ + cmp r6, #176 @ 0xb0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, sp, #328 @ 0x148 │ │ │ │ + add sp, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r3, #180 @ 0xb4 │ │ │ │ + subs r4, #100 @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #174 @ 0xae │ │ │ │ + subs r4, #94 @ 0x5e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #172 @ 0xac │ │ │ │ + subs r4, #92 @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #170 @ 0xaa │ │ │ │ + subs r4, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r6, #42] @ 0x2a │ │ │ │ + strh r4, [r4, #48] @ 0x30 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r7, sp, #160 @ 0xa0 │ │ │ │ + add r7, sp, #864 @ 0x360 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - udf #2 │ │ │ │ + udf #178 @ 0xb2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r6, #28 │ │ │ │ + lsrs r4, r4, #31 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r3, #54 @ 0x36 │ │ │ │ + subs r3, #230 @ 0xe6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #92 @ 0x5c │ │ │ │ + subs r4, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #98 @ 0x62 │ │ │ │ + subs r4, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #188 @ 0xbc │ │ │ │ + subs r4, #108 @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #198 @ 0xc6 │ │ │ │ + subs r4, #118 @ 0x76 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #148 @ 0x94 │ │ │ │ + subs r4, #68 @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #118 @ 0x76 │ │ │ │ + subs r4, #38 @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #88 @ 0x58 │ │ │ │ + subs r4, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #58 @ 0x3a │ │ │ │ + subs r3, #234 @ 0xea │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #168 @ 0xa8 │ │ │ │ + subs r4, #88 @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 2ac8c2 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -110523,26 +110526,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 2acaee │ │ │ │ ldr r2, [pc, #152] @ (2acaf8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r1, [pc, #144] @ (2acafc ) │ │ │ │ ldr r3, [pc, #144] @ (2acb00 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (2acb04 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -110585,19 +110588,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 262fb8 │ │ │ │ nop │ │ │ │ b.n 2ad02c │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #156 @ 0x9c │ │ │ │ + subs r2, #76 @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r1, r7, lr} │ │ │ │ + @ instruction: 0xb632 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r1, #132 @ 0x84 │ │ │ │ + subs r2, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (2acbb8 ) │ │ │ │ @@ -110609,32 +110612,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5eef9c │ │ │ │ + bl 5ef04c │ │ │ │ cbz r0, 2acb66 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 260d68 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aca34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fb7b8 │ │ │ │ + bl 6fb868 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 2acb90 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e0a0 │ │ │ │ + bl 70e150 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (2acbc0 ) │ │ │ │ ldr r3, [pc, #80] @ (2acbbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -110730,25 +110733,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (2acc9c ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2acc2c │ │ │ │ b.n 2ace9c │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #172 @ 0xac │ │ │ │ + subs r0, #92 @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #180] @ (2acd64 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -110760,35 +110763,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2acd42 │ │ │ │ - bl 5f5578 │ │ │ │ + bl 5f5628 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2acd42 │ │ │ │ movs r0, #20 │ │ │ │ blx 260d68 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5f557c │ │ │ │ + bl 5f562c │ │ │ │ cbz r0, 2acd46 │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5eef9c │ │ │ │ + bl 5ef04c │ │ │ │ cbz r0, 2acd02 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2aca34 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 6fb7b8 │ │ │ │ + bl 6fb868 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ac74c │ │ │ │ blx 263340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 2acd36 │ │ │ │ ldr r2, [pc, #88] @ (2acd6c ) │ │ │ │ @@ -110804,114 +110807,114 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 70dfb0 │ │ │ │ + bl 70e060 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ movs r4, #0 │ │ │ │ b.n 2acd12 │ │ │ │ ldr r3, [pc, #40] @ (2acd70 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (2acd74 ) │ │ │ │ ldr r1, [pc, #40] @ (2acd78 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2acd02 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ b.n 2acdc4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ svc 206 @ 0xce │ │ │ │ lsls r4, r6, #1 │ │ │ │ - uxth r2, r5 │ │ │ │ + cbz r2, 2acdca │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + subs r0, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #170 @ 0xaa │ │ │ │ + adds r7, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 2acdc6 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5f50c4 │ │ │ │ + bl 5f5174 │ │ │ │ ldr r1, [pc, #128] @ (2ace1c ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 5f5120 │ │ │ │ + bl 5f51d0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5f51fc │ │ │ │ + bl 5f52ac │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ace08 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2acda2 │ │ │ │ ldr r1, [pc, #100] @ (2ace20 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5f532c │ │ │ │ + bl 5f53dc │ │ │ │ cbz r5, 2acdfa │ │ │ │ - bl 5f50c4 │ │ │ │ + bl 5f5174 │ │ │ │ ldr r1, [pc, #84] @ (2ace24 ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 5f5120 │ │ │ │ + bl 5f51d0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5f51fc │ │ │ │ + bl 5f52ac │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ace08 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2acdd6 │ │ │ │ ldr r1, [pc, #56] @ (2ace28 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5f532c │ │ │ │ + bl 5f53dc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - adds r7, #64 @ 0x40 │ │ │ │ + adds r7, #240 @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrsh r1, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #24 │ │ │ │ + adds r7, #200 @ 0xc8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrsh r5, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -110996,15 +110999,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 7244e0 │ │ │ │ + bl 724590 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2ad076 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -111071,18 +111074,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (2ad0b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3794 @ 0xed2 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fb7b8 │ │ │ │ + bl 6fb868 │ │ │ │ b.n 2ace9c │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2ad03e │ │ │ │ ldr r0, [pc, #220] @ (2ad0bc ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -111105,115 +111108,115 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2ad0c8 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3855 @ 0xf0f │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2acfcc │ │ │ │ ldr r3, [pc, #168] @ (2ad0cc ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (2ad0d0 ) │ │ │ │ ldr r1, [pc, #168] @ (2ad0d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3817 @ 0xee9 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2acfcc │ │ │ │ ldr r3, [pc, #152] @ (2ad0d8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (2ad0dc ) │ │ │ │ ldr r1, [pc, #152] @ (2ad0e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3835 @ 0xefb │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2acfcc │ │ │ │ ldr r3, [pc, #136] @ (2ad0e4 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (2ad0e8 ) │ │ │ │ ldr r1, [pc, #136] @ (2ad0ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3810 @ 0xee2 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2acfcc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (2ad0f0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (2ad0f4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (2ad0f8 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3850 @ 0xf0a │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2acfcc │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ udf #148 @ 0x94 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r6, #124 @ 0x7c │ │ │ │ + adds r7, #44 @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ udf #68 @ 0x44 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - push {r2, r3, r4, r7, lr} │ │ │ │ + @ instruction: 0xb64c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add sp, #248 @ 0xf8 │ │ │ │ + sub sp, #440 @ 0x1b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #68 @ 0x44 │ │ │ │ + adds r5, #244 @ 0xf4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #62 @ 0x3e │ │ │ │ + adds r4, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r1, r3, r5, r6, r7} │ │ │ │ + push {r1, r3, r4, r7, lr} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r7, sp, #944 @ 0x3b0 │ │ │ │ + sub sp, #112 @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #142 @ 0x8e │ │ │ │ + adds r6, #62 @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, sp, #824 @ 0x338 │ │ │ │ + add sp, #504 @ 0x1f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #20 │ │ │ │ + adds r5, #196 @ 0xc4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #206 @ 0xce │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, sp, #712 @ 0x2c8 │ │ │ │ + add sp, #392 @ 0x188 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #20 │ │ │ │ + adds r5, #196 @ 0xc4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #178 @ 0xb2 │ │ │ │ + adds r4, #98 @ 0x62 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, sp, #600 @ 0x258 │ │ │ │ + add sp, #280 @ 0x118 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + adds r5, #116 @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #150 @ 0x96 │ │ │ │ + adds r4, #70 @ 0x46 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, sp, #480 @ 0x1e0 │ │ │ │ + add sp, #160 @ 0xa0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #250 @ 0xfa │ │ │ │ + adds r5, #170 @ 0xaa │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #118 @ 0x76 │ │ │ │ + adds r4, #38 @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -111244,20 +111247,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (2ad1e4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ ldr r1, [pc, #136] @ (2ad1e8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 2ad1ba │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 2ad184 │ │ │ │ cbz r5, 2ad190 │ │ │ │ @@ -111279,82 +111282,82 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2ad12e │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2ad12e │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ ldr r3, [pc, #40] @ (2ad1ec ) │ │ │ │ ldr r2, [pc, #44] @ (2ad1f0 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (2ad1f4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movw r2, #3735 @ 0xe97 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ad130 │ │ │ │ - adds r4, #102 @ 0x66 │ │ │ │ + adds r5, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #100 @ 0x64 │ │ │ │ + adds r5, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #192 @ 0xc0 │ │ │ │ + add r6, sp, #896 @ 0x380 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #12 │ │ │ │ + adds r4, #188 @ 0xbc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #50 @ 0x32 │ │ │ │ + adds r2, #226 @ 0xe2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 2ad216 │ │ │ │ - bl 5f555c │ │ │ │ + bl 5f560c │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 2ad228 │ │ │ │ - bl 5f555c │ │ │ │ + bl 5f560c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2ad24c │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 2ad25c │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 26109c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 2ad29e │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 2ad27e │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 26109c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -111368,15 +111371,15 @@ │ │ │ │ bl 2a38c4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 2ad26e │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ad2b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72f738 │ │ │ │ + b.w 72f7e8 │ │ │ │ cmp r7, #62 @ 0x3e │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 2ad2c8 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -111407,19 +111410,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ad320 ) │ │ │ │ ldr r0, [pc, #20] @ (2ad324 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - add r4, sp, #928 @ 0x3a0 │ │ │ │ + add r5, sp, #608 @ 0x260 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #238 @ 0xee │ │ │ │ + adds r1, #158 @ 0x9e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #226 @ 0xe2 │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (2ad40c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -111436,15 +111439,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 2ad38c │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 2ad36c │ │ │ │ - bl 5feb30 │ │ │ │ + bl 5febe0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 2ad37e │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 2ad37e │ │ │ │ blx 263340 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -111458,30 +111461,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 260d68 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5eefac │ │ │ │ + bl 5ef05c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2ad3bc │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 2aca34 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb7b8 │ │ │ │ + bl 6fb868 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ad356 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 70dfec │ │ │ │ + bl 70e09c │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ad38c │ │ │ │ ldr r2, [pc, #52] @ (2ad414 ) │ │ │ │ ldr r3, [pc, #44] @ (2ad410 ) │ │ │ │ add r2, pc │ │ │ │ @@ -111570,15 +111573,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 72cd08 │ │ │ │ + bl 72cdb8 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 2ad4c2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -111697,15 +111700,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2ad662 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5f33f0 │ │ │ │ + bl 5f34a0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -111739,26 +111742,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ad606 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (2ad6ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ad606 │ │ │ │ nop │ │ │ │ bvs.n 2ad670 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #126 @ 0x7e │ │ │ │ + adds r0, #46 @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (2ad764 ) │ │ │ │ @@ -111770,26 +111773,26 @@ │ │ │ │ beq.n 2ad6f2 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2ad738 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72df4c │ │ │ │ + bl 72dffc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2ad768 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ad73e │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 2ad6f2 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ad5e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -111809,15 +111812,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ad6e8 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (2ad774 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ad6e8 │ │ │ │ ldr r0, [pc, #60] @ (2ad778 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2ad6e0 │ │ │ │ ldr r3, [pc, #60] @ (2ad77c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -111829,32 +111832,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ad6e8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (2ad780 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ad6e8 │ │ │ │ nop │ │ │ │ bvs.n 2ad7a4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #52 @ 0x34 │ │ │ │ + cmp r7, #228 @ 0xe4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ + cmp r7, #210 @ 0xd2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ + cmp r7, #234 @ 0xea │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (2ad8f8 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -111876,15 +111879,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ad856 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5f32ec │ │ │ │ + bl 5f339c │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2ad87c │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 2ad7ec │ │ │ │ @@ -111893,15 +111896,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 741648 │ │ │ │ + bl 7416f8 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 2ad812 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2ad888 │ │ │ │ cbnz r3, 2ad82e │ │ │ │ @@ -111911,15 +111914,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (2ad904 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5f3548 │ │ │ │ + bl 5f35f8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (2ad908 ) │ │ │ │ ldr r3, [pc, #204] @ (2ad900 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -111936,15 +111939,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ad7c4 │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5f32ec │ │ │ │ + bl 5f339c │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2ad87c │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 2ad7da │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -111967,15 +111970,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ad812 │ │ │ │ ldr r0, [pc, #112] @ (2ad918 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ad82e │ │ │ │ b.n 2ad814 │ │ │ │ blx 2613d0 │ │ │ │ b.n 2ad81a │ │ │ │ ldr r2, [pc, #72] @ (2ad90c ) │ │ │ │ @@ -111994,15 +111997,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2ad7ea │ │ │ │ ldr r0, [pc, #60] @ (2ad920 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2ad7ea │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 2ad98c │ │ │ │ lsls r4, r6, #1 │ │ │ │ bpl.n 2ad980 │ │ │ │ @@ -112015,19 +112018,19 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #128 @ 0x80 │ │ │ │ + cmp r7, #48 @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #242 @ 0xf2 │ │ │ │ + cmp r6, #162 @ 0xa2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 2ade8c │ │ │ │ @@ -112053,28 +112056,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2a5ae8 │ │ │ │ ldr.w r7, [pc, #1308] @ 2ade90 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2adb44 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 2ade94 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 2ade98 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2a5ab8 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -112520,15 +112523,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2adc40 │ │ │ │ ldr r0, [pc, #188] @ (2adea8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2adc40 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2a5ab8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2adbdc │ │ │ │ @@ -112546,68 +112549,68 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2adca6 │ │ │ │ ldr r0, [pc, #128] @ (2adeb0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2adca6 │ │ │ │ ldr r3, [pc, #100] @ (2adea0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adc40 │ │ │ │ ldr r3, [pc, #88] @ (2adea4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2adc40 │ │ │ │ ldr r0, [pc, #92] @ (2adeb4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2adc40 │ │ │ │ ldr r3, [pc, #72] @ (2adeac ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2adca6 │ │ │ │ ldr r3, [pc, #48] @ (2adea4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2adca6 │ │ │ │ ldr r0, [pc, #56] @ (2adeb8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2adca6 │ │ │ │ nop │ │ │ │ bcc.n 2addd8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - sbc.w r0, r2, #74 @ 0x4a │ │ │ │ - cdp 0, 12, cr0, cr14, cr10, {2} │ │ │ │ - add r6, pc, #368 @ (adr r6, 2ae00c ) │ │ │ │ + @ instruction: 0xf212004a │ │ │ │ + vhadd.s q8, q7, q5 │ │ │ │ + add r7, pc, #48 @ (adr r7, 2adecc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #1008] @ (2ae294 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #188 @ 0xbc │ │ │ │ + cmp r2, #108 @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #90 @ 0x5a │ │ │ │ + cmp r2, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #78 @ 0x4e │ │ │ │ + cmp r1, #254 @ 0xfe │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #10 │ │ │ │ + cmp r1, #186 @ 0xba │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (2adf68 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -112632,15 +112635,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2a33fc │ │ │ │ ldr r2, [pc, #100] @ (2adf6c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r2, [pc, #92] @ (2adf70 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2adf42 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -112667,27 +112670,27 @@ │ │ │ │ bpl.n 2adf1a │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (2adf7c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2adf1a │ │ │ │ ldmia r6!, {r1, r2, r3} │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #100 @ 0x64 │ │ │ │ + cmp r1, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002adf80 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -112702,21 +112705,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #388] @ 0x184 │ │ │ │ cbz r3, 2adfb6 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2adfb6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5f5578 │ │ │ │ + bl 5f5628 │ │ │ │ cbnz r0, 2adfd6 │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6fb7b8 │ │ │ │ + bl 6fb868 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -112727,46 +112730,46 @@ │ │ │ │ strb r2, [r4, #24] │ │ │ │ bl 2ad328 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r4, #28] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 5f5594 │ │ │ │ + bl 5f5644 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2ae02c │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2ae066 │ │ │ │ bls.n 2ae03c │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2ae082 │ │ │ │ ldr r3, [pc, #136] @ (2ae090 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r3, [pc, #128] @ (2ae094 ) │ │ │ │ ldr r2, [pc, #132] @ (2ae098 ) │ │ │ │ ldr r1, [pc, #132] @ (2ae09c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #413 @ 0x19d │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6fb7b8 │ │ │ │ + bl 6fb868 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e064 │ │ │ │ + bl 70e114 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2adfc2 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 263340 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -112798,19 +112801,19 @@ │ │ │ │ nop │ │ │ │ ldmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #904] @ 0x388 │ │ │ │ + add r0, pc, #584 @ (adr r0, 2ae2e0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #244 @ 0xf4 │ │ │ │ + movs r4, #164 @ 0xa4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #222 @ 0xde │ │ │ │ + movs r4, #142 @ 0x8e │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002ae0a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -112846,58 +112849,58 @@ │ │ │ │ add.w r2, r4, #12 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 2ac8a4 │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 2ae136 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 5e5cdc │ │ │ │ + bl 5e5d8c │ │ │ │ cbz r0, 2ae136 │ │ │ │ ldr r2, [pc, #184] @ (2ae1d8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, sl │ │ │ │ str.w fp, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 263340 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2ae16a │ │ │ │ - bl 5f5578 │ │ │ │ + bl 5f5628 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2ae16a │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 5f557c │ │ │ │ + bl 5f562c │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3004] @ 0xbbc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r5, #3000] @ 0xbb8 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 2acb08 │ │ │ │ cmp r8, r6 │ │ │ │ str r0, [r4, #4] │ │ │ │ bne.n 2ae146 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r0, 2ae19e │ │ │ │ - bl 5f5578 │ │ │ │ + bl 5f5628 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2ae19e │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 5f557c │ │ │ │ + bl 5f562c │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3012] @ 0xbc4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r5, #3008] @ 0xbc0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 2acb08 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -112919,18 +112922,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r7, [sp, #176] @ 0xb0 │ │ │ │ + ldr r7, [sp, #880] @ 0x370 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrd r0, r0, [lr, #308] @ 0x134 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + eor.w r0, lr, sp, lsl #1 │ │ │ │ + ldr r3, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002ae1dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -112952,15 +112955,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ae1fe │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2ae236 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5fbde0 │ │ │ │ + b.w 5fbe90 │ │ │ │ cbz r4, 2ae264 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ae21c │ │ │ │ ldr r3, [pc, #76] @ (2ae284 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -112968,15 +112971,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (2ae28c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #599 @ 0x257 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -112987,29 +112990,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2ae298 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2ae250 │ │ │ │ subs r4, r7, #7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r5, #220 @ 0xdc │ │ │ │ + movs r6, #140 @ 0x8c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #186 @ 0xba │ │ │ │ + movs r2, #106 @ 0x6a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #560] @ 0x230 │ │ │ │ + ldr r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r5, #146 @ 0x92 │ │ │ │ + movs r6, #66 @ 0x42 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #140 @ 0x8c │ │ │ │ + movs r2, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002ae29c : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 260c20 │ │ │ │ │ │ │ │ @@ -113174,24 +113177,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2ae47e │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2acca0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2ae47e │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 7140d0 │ │ │ │ + bl 714180 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70dfb0 │ │ │ │ + bl 70e060 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 74157c │ │ │ │ + bl 74162c │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 74157c │ │ │ │ + bl 74162c │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 70dfec │ │ │ │ + bl 70e09c │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2b470c │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2b81c0 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2bd3b0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -113222,32 +113225,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2ae56c │ │ │ │ ldr r1, [pc, #156] @ (2ae5a8 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 2ae526 │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 29f8cc │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 728370 │ │ │ │ + bl 728420 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 2ae538 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 74157c │ │ │ │ + bl 74162c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 261098 │ │ │ │ @@ -113266,31 +113269,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ae43e │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (2ae5b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ae43e │ │ │ │ ldmia r0!, {r1, r4, r5, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #42 @ 0x2a │ │ │ │ + movs r4, #218 @ 0xda │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #110 @ 0x6e │ │ │ │ + movs r4, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #164 @ 0xa4 │ │ │ │ + movs r3, #84 @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 2af010 │ │ │ │ @@ -113425,15 +113428,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 72d52c │ │ │ │ + bl 72d5dc │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2ae948 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -113611,25 +113614,25 @@ │ │ │ │ b.n 2ae6ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 72d52c │ │ │ │ + bl 72d5dc │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 2ae7e2 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 2a67f4 │ │ │ │ ldr.w r1, [pc, #1756] @ 2af028 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2aec4c │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -113781,35 +113784,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 72d52c │ │ │ │ + bl 72d5dc │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 2aebba │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 72d5e4 │ │ │ │ + bl 72d694 │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 72cea4 │ │ │ │ + bl 72cf54 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 2aeb98 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -113817,15 +113820,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 2aeb8e │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 72cea4 │ │ │ │ + bl 72cf54 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 2aeb98 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 2aeb7c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -113892,15 +113895,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2ae9b6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (2af03c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ae9b6 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -114026,21 +114029,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 757528 │ │ │ │ + bl 7575d8 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 757528 │ │ │ │ + bl 7575d8 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -114143,15 +114146,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 72cd08 │ │ │ │ + bl 72cdb8 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 2aef36 │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2aef06 │ │ │ │ @@ -114203,15 +114206,15 @@ │ │ │ │ bpl.w 2ae9b6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (2af048 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ae9b6 │ │ │ │ ldr r3, [pc, #92] @ (2af04c ) │ │ │ │ movw r2, #3227 @ 0xc9b │ │ │ │ ldr r1, [pc, #92] @ (2af050 ) │ │ │ │ ldr r0, [pc, #92] @ (2af054 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -114228,41 +114231,41 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmia r7!, {r3} │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #108 @ 0x6c │ │ │ │ + movs r3, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - subs r0, r6, #4 │ │ │ │ + subs r0, r4, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ eors r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, #1 │ │ │ │ + adds r4, r1, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r0!, {r3, r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, r4 │ │ │ │ + adds r0, r3, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #8] │ │ │ │ + str r0, [sp, #712] @ 0x2c8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r1, #16 │ │ │ │ + asrs r0, r7, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r2, r2 │ │ │ │ + adds r4, r0, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002af058 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -114324,24 +114327,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af192 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 741540 │ │ │ │ + bl 7415f0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 741568 │ │ │ │ + bl 741618 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5f3254 │ │ │ │ + bl 5f3304 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 2af238 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -114364,15 +114367,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af242 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2af14e │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 741648 │ │ │ │ + bl 7416f8 │ │ │ │ b.n 2af152 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af0c6 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad5e8 │ │ │ │ b.n 2af0c6 │ │ │ │ @@ -114411,22 +114414,22 @@ │ │ │ │ cbnz r3, 2af24a │ │ │ │ ldr r2, [pc, #180] @ (2af29c ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5f3548 │ │ │ │ + bl 5f35f8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #168] @ (2af2a0 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ b.n 2af0b6 │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 2af222 │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 2af222 │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 2af222 │ │ │ │ @@ -114477,30 +114480,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ pop {r2, r3, r4, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ pop {r1, r3, r4} │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #26 │ │ │ │ + asrs r6, r3, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - asrs r0, r0, #26 │ │ │ │ + asrs r0, r6, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r2, #44] @ 0x2c │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r3, #6 │ │ │ │ + asrs r4, r1, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r2, #14 │ │ │ │ + asrs r0, r0, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r0, #44] @ 0x2c │ │ │ │ + ldrh r0, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r0, #6 │ │ │ │ + asrs r6, r6, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r7, #13 │ │ │ │ + asrs r2, r5, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002af2bc : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 2af2ce │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -114535,15 +114538,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5f32ec │ │ │ │ + bl 5f339c │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2af344 │ │ │ │ ldr r2, [pc, #64] @ (2af360 ) │ │ │ │ ldr r3, [pc, #56] @ (2af35c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114595,15 +114598,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5f3254 │ │ │ │ + bl 5f3304 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2af3d0 │ │ │ │ ldr r2, [pc, #64] @ (2af3ec ) │ │ │ │ ldr r3, [pc, #56] @ (2af3e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114665,53 +114668,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 2af4c4 │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 741540 │ │ │ │ + bl 7415f0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2af480 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74155c │ │ │ │ + bl 74160c │ │ │ │ cbz r0, 2af480 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2af4da │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (2af4fc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f3548 │ │ │ │ + bl 5f35f8 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 74160c │ │ │ │ + b.w 7416bc │ │ │ │ ldr r2, [pc, #108] @ (2af500 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2af4ce │ │ │ │ ldr r2, [pc, #104] @ (2af504 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2af4ce │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2af508 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 2af4ce │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -114740,23 +114743,23 @@ │ │ │ │ @ instruction: 0xb8ca │ │ │ │ lsls r4, r6, #1 │ │ │ │ @ instruction: 0xfbdfffff │ │ │ │ ldr r1, [pc, #496] @ (2af6f4 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #19 │ │ │ │ + asrs r2, r6, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #24] │ │ │ │ + ldrh r6, [r7, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r2, #28 │ │ │ │ + lsrs r4, r0, #31 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r0, #4 │ │ │ │ + asrs r6, r6, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2af59c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -115197,15 +115200,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (2afad0 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 728568 │ │ │ │ + b.w 728618 │ │ │ │ ldr r3, [pc, #228] @ (2afac4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 2afad4 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -115287,21 +115290,21 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r2} │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #29 │ │ │ │ + asrs r2, r2, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r4, 2afb1a │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r4, r6, #26 │ │ │ │ + lsrs r4, r4, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r1, #26 │ │ │ │ + lsrs r6, r7, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ sxtb r2, r6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ sxtb r4, r2 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -115516,15 +115519,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (2afd44 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 728568 │ │ │ │ + b.w 728618 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 2afd20 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 2afd20 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 2afd2e │ │ │ │ mov r0, r4 │ │ │ │ @@ -115536,17 +115539,17 @@ │ │ │ │ bl 2bfc10 │ │ │ │ b.n 2afcee │ │ │ │ nop │ │ │ │ add sp, #96 @ 0x60 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #14 │ │ │ │ + lsrs r4, r2, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r7, #13 │ │ │ │ + lsrs r0, r5, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (2afffc ) │ │ │ │ @@ -115686,15 +115689,15 @@ │ │ │ │ bl 2af3f0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2afcb8 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2aff38 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 2aff70 │ │ │ │ - bl 5feb30 │ │ │ │ + bl 5febe0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 2aff1c │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 2aff1c │ │ │ │ blx 263340 │ │ │ │ @@ -115702,17 +115705,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2aff38 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 2acca0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2aff38 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 713f58 │ │ │ │ + bl 714008 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70dfb0 │ │ │ │ + bl 70e060 │ │ │ │ ldr r3, [pc, #216] @ (2b0014 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 2afdba │ │ │ │ mov r0, r5 │ │ │ │ bl 2ad5e8 │ │ │ │ @@ -115791,31 +115794,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #480 @ 0x1e0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r7, sp, #152 @ 0x98 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #15 │ │ │ │ + lsrs r6, r1, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r4, r7} │ │ │ │ + ldmia r2, {r1, r2, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r4, #0] │ │ │ │ + strh r4, [r2, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r5, #16 │ │ │ │ + lsls r2, r3, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r5, #7 │ │ │ │ + lsrs r4, r3, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r1, #0] │ │ │ │ + strh r4, [r7, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r2, #16 │ │ │ │ + lsls r2, r0, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r6, #8 │ │ │ │ + lsrs r4, r4, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (2b0154 ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -115906,30 +115909,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 2af724 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ mov r0, r7 │ │ │ │ bl 2afcb8 │ │ │ │ b.n 2b0080 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ add r4, sp, #600 @ 0x258 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #552 @ 0x228 │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r4, sp, #368 @ 0x170 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #30 │ │ │ │ + lsrs r6, r4, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (2b0240 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -115984,15 +115987,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 2af3f0 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r2, [pc, #52] @ (2b0254 ) │ │ │ │ ldr r3, [pc, #36] @ (2b0244 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116007,15 +116010,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #368 @ 0x170 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #27 │ │ │ │ + lsls r4, r1, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r2, sp, #784 @ 0x310 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -116060,25 +116063,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2b0276 │ │ │ │ ldr r0, [pc, #36] @ (2b02e8 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b0276 │ │ │ │ add r2, sp, #472 @ 0x1d8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #992] @ (2b06c4 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #31 │ │ │ │ + lsrs r4, r6, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (2b03a4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -116124,15 +116127,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 2af3f0 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r2, [pc, #56] @ (2b03b8 ) │ │ │ │ ldr r3, [pc, #36] @ (2b03a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116148,15 +116151,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #872 @ 0x368 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #21 │ │ │ │ + lsls r2, r1, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r1, sp, #392 @ 0x188 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -116230,15 +116233,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2af3f0 │ │ │ │ ldr r1, [pc, #180] @ (2b0540 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r2, [pc, #168] @ (2b0544 ) │ │ │ │ ldr r3, [pc, #144] @ (2b052c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116261,15 +116264,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b0488 │ │ │ │ ldr r0, [pc, #120] @ (2b0550 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b0488 │ │ │ │ ldr r3, [pc, #112] @ (2b0554 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0416 │ │ │ │ ldr r3, [pc, #92] @ (2b054c ) │ │ │ │ @@ -116279,15 +116282,15 @@ │ │ │ │ bpl.n 2b0416 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (2b0558 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b0416 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2b055c ) │ │ │ │ movw r2, #1254 @ 0x4e6 │ │ │ │ ldr r1, [pc, #72] @ (2b0560 ) │ │ │ │ ldr r0, [pc, #76] @ (2b0564 ) │ │ │ │ add r3, pc │ │ │ │ @@ -116302,34 +116305,34 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #952 @ 0x3b8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #17 │ │ │ │ + lsls r2, r1, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r5, #15 │ │ │ │ + lsls r6, r3, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r0, sp, #288 @ 0x120 │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r0, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #24 │ │ │ │ + lsls r6, r5, #27 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r4, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #23 │ │ │ │ + lsls r2, r6, #25 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r4, #11] │ │ │ │ + ldrb r0, [r2, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cdp2 0, 14, cr0, cr6, cr10, {2} │ │ │ │ - lsls r0, r3, #3 │ │ │ │ + vmla.i16 q0, q3, d2[1] │ │ │ │ + lsls r0, r1, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 2b0748 │ │ │ │ mov r4, r0 │ │ │ │ @@ -116389,15 +116392,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2af3f0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r2, [pc, #316] @ (2b0760 ) │ │ │ │ ldr r3, [pc, #296] @ (2b074c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116457,15 +116460,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2af3f0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r2, [pc, #164] @ (2b076c ) │ │ │ │ ldr r3, [pc, #128] @ (2b074c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116483,15 +116486,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b066e │ │ │ │ ldr r0, [pc, #132] @ (2b0778 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2b066e │ │ │ │ ldr r2, [pc, #116] @ (2b077c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b05ca │ │ │ │ @@ -116501,15 +116504,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2b05ca │ │ │ │ ldr r0, [pc, #96] @ (2b0780 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2b05ca │ │ │ │ ldr r3, [pc, #84] @ (2b0784 ) │ │ │ │ movw r2, #1222 @ 0x4c6 │ │ │ │ ldr r1, [pc, #80] @ (2b0788 ) │ │ │ │ ldr r0, [pc, #84] @ (2b078c ) │ │ │ │ add r3, pc │ │ │ │ @@ -116524,38 +116527,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #280 @ (adr r7, 2b086c ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #10 │ │ │ │ + lsls r4, r2, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r6, pc, #768 @ (adr r6, 2b0a64 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r6, pc, #640 @ (adr r6, 2b09e8 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsls r0, r0, #8 │ │ │ │ + lsls r0, r6, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r6, pc, #104 @ (adr r6, 2b07d8 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #18 │ │ │ │ + lsls r4, r4, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r4, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #17 │ │ │ │ + lsls r6, r6, #19 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ + ldrb r0, [r6, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stc2l 0, cr0, [r6], {74} @ 0x4a │ │ │ │ - cdp2 0, 11, cr0, cr8, cr10, {2} │ │ │ │ + ldc2l 0, cr0, [r6, #-296]! @ 0xfffffed8 │ │ │ │ + vhadd.u32 q8, q4, q5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (2b093c ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #408] @ (2b0940 ) │ │ │ │ @@ -116669,15 +116672,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 2af3f0 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r2, [pc, #112] @ (2b0954 ) │ │ │ │ ldr r3, [pc, #88] @ (2b0940 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116702,36 +116705,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (2b0960 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b07ca │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ add r5, pc, #240 @ (adr r5, 2b0a30 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #216 @ (adr r5, 2b0a20 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #2 │ │ │ │ + lsls r2, r2, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r3, pc, #1016 @ (adr r3, 2b0d50 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #848] @ (2b0cac ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #11 │ │ │ │ + lsls r4, r6, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (2b0b58 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -116815,15 +116818,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 2af724 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r2, [pc, #248] @ (2b0b70 ) │ │ │ │ ldr r3, [pc, #228] @ (2b0b5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -116868,15 +116871,15 @@ │ │ │ │ bpl.n 2b0a02 │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (2b0b80 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b0a02 │ │ │ │ ldr r2, [pc, #136] @ (2b0b84 ) │ │ │ │ ldr r3, [pc, #92] @ (2b0b5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -116916,35 +116919,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #368 @ (adr r3, 2b0cd4 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 6, cr0, cr14, cr10, {2} │ │ │ │ + vhadd.u16 q0, q7, q5 │ │ │ │ add r2, pc, #432 @ (adr r2, 2b0d24 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r2, pc, #304 @ (adr r2, 2b0ca8 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ eors r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #6 │ │ │ │ + lsls r6, r1, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r1, pc, #920 @ (adr r1, 2b0f20 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r6, [r0, #19] │ │ │ │ + strb r6, [r6, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str.w r0, [ip, #74] @ 0x4a │ │ │ │ - cdp2 0, 14, cr0, cr14, cr10, {2} │ │ │ │ - strb r6, [r5, #18] │ │ │ │ + ldr??.w r0, [ip, sl] │ │ │ │ + vmla.i16 q0, q7, d2[1] │ │ │ │ + strb r6, [r3, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh.w r0, [r4, #74] @ 0x4a │ │ │ │ - lsls r6, r0, #4 │ │ │ │ + vld4.16 {d16-d19}, [r4], sl │ │ │ │ + lsls r6, r6, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 2b17b8 │ │ │ │ @@ -117002,15 +117005,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1daa │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2b1ac6 │ │ │ │ ldr.w r0, [pc, #2940] @ 2b17c8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1032 │ │ │ │ b.n 2b1238 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2b1940 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -117041,15 +117044,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2b1cb4 │ │ │ │ ldr.w r0, [pc, #2828] @ 2b17cc │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 2b1032 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2b16a6 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -117125,15 +117128,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 757890 │ │ │ │ + bl 757940 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -117141,18 +117144,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 757890 │ │ │ │ + bl 757940 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 757890 │ │ │ │ + bl 757940 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 2b0dee │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -117525,15 +117528,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 2af724 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ mov r0, r5 │ │ │ │ bl 2afcb8 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 2b0f30 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 2b120e │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -117753,15 +117756,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (2b17f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -117920,15 +117923,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2b0e68 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (2b1808 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2b0e68 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 2b11f6 │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -117938,15 +117941,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 2b11f6 │ │ │ │ movs r0, #8 │ │ │ │ b.n 2b1046 │ │ │ │ ldr r0, [pc, #352] @ (2b180c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1032 │ │ │ │ b.n 2b1238 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2b1946 │ │ │ │ ldr r3, [pc, #256] @ (2b17c4 ) │ │ │ │ @@ -117962,15 +117965,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 2b120e │ │ │ │ ldr r0, [pc, #284] @ (2b1810 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1032 │ │ │ │ b.n 2b1238 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -118042,43 +118045,43 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #120 @ (adr r1, 2b183c ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #27 │ │ │ │ + lsls r2, r1, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r4, #30 │ │ │ │ + lsrs r4, r2, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ b.n 2b14de │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ @ instruction: 0xffff9c96 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf712004a │ │ │ │ + @ instruction: 0xf7c2004a │ │ │ │ mrc 0, 2, r0, cr8, cr4, {3} │ │ │ │ adds r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb7c004a │ │ │ │ - usat r0, #10, r8, lsl #1 │ │ │ │ + stc2 0, cr0, [ip], #-296 @ 0xfffffed8 │ │ │ │ + bics.w r0, r8, #13238272 @ 0xca0000 │ │ │ │ cmp r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [r4, #74] @ 0x4a │ │ │ │ - stc2 0, cr0, [r8], {74} @ 0x4a │ │ │ │ - @ instruction: 0xfa42004a │ │ │ │ + ldr??.w r0, [r4, sl] │ │ │ │ + ldc2 0, cr0, [r8], #296 @ 0x128 │ │ │ │ + @ instruction: 0xfaf2004a │ │ │ │ adds r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2b1812 │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -118152,45 +118155,45 @@ │ │ │ │ bl 2af3f0 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 2b1874 │ │ │ │ ldr.w r1, [pc, #1560] @ 2b1f10 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ b.w 2b0e72 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b0790 │ │ │ │ b.w 2b1032 │ │ │ │ movs r0, #4 │ │ │ │ b.w 2b1046 │ │ │ │ ldr.w r0, [pc, #1528] @ 2b1f14 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1032 │ │ │ │ b.n 2b1238 │ │ │ │ ldr.w r0, [pc, #1512] @ 2b1f18 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1032 │ │ │ │ b.n 2b1238 │ │ │ │ movs r0, #2 │ │ │ │ b.w 2b1046 │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 2b1046 │ │ │ │ ldr.w r0, [pc, #1484] @ 2b1f1c │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1032 │ │ │ │ b.n 2b1238 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 2b0dfc │ │ │ │ @@ -118206,15 +118209,15 @@ │ │ │ │ bpl.w 2b10e0 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 2b1f28 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -118256,15 +118259,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -118288,28 +118291,28 @@ │ │ │ │ bpl.w 2b1026 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 2b1f3c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 2b1026 │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a33fc │ │ │ │ ldr.w r3, [pc, #1188] @ 2b1f40 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1e6c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -118385,15 +118388,15 @@ │ │ │ │ bpl.w 2b1032 │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (2b1f50 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2b1032 │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2b1b48 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2b1b48 │ │ │ │ @@ -118432,15 +118435,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (2b1f58 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2b12cc │ │ │ │ ldr r2, [pc, #812] @ (2b1f5c ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b13b2 │ │ │ │ ldr r2, [pc, #740] @ (2b1f24 ) │ │ │ │ @@ -118449,15 +118452,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 2b13b2 │ │ │ │ ldr r0, [pc, #788] @ (2b1f60 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 2b13b2 │ │ │ │ ldr r3, [pc, #768] @ (2b1f64 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -118469,15 +118472,15 @@ │ │ │ │ bpl.w 2b1732 │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (2b1f68 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -118507,15 +118510,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 41aa8c │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b1032 │ │ │ │ ldr r0, [pc, #652] @ (2b1f78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.w 2b1032 │ │ │ │ ldr r2, [pc, #592] @ (2b1f48 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b1afe │ │ │ │ @@ -118550,34 +118553,34 @@ │ │ │ │ bpl.w 2b0d0e │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (2b1f80 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 2b0d0e │ │ │ │ ldr r0, [pc, #516] @ (2b1f84 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b1afe │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (2b1f88 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2b0d3a │ │ │ │ ldr r3, [pc, #480] @ (2b1f8c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -118590,22 +118593,22 @@ │ │ │ │ bpl.w 2b0c42 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2b1f90 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2b0c42 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (2b1f94 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -118613,15 +118616,15 @@ │ │ │ │ bne.w 2b1626 │ │ │ │ b.w 2b0e68 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (2b1f98 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -118631,15 +118634,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (2b1f9c ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -118660,15 +118663,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (2b1fa4 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b1ab6 │ │ │ │ ldr r3, [pc, #264] @ (2b1fa8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b0ca8 │ │ │ │ ldr r3, [pc, #116] @ (2b1f24 ) │ │ │ │ @@ -118676,15 +118679,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2b0ca8 │ │ │ │ ldr r0, [pc, #240] @ (2b1fac ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2b0ca8 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (2b1fb0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b1be2 │ │ │ │ @@ -118693,85 +118696,85 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2b1be2 │ │ │ │ ldr r0, [pc, #200] @ (2b1fb4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b1be2 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1b48 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ad5e8 │ │ │ │ b.n 2b1b48 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, ip, #74 @ 0x4a │ │ │ │ - vmla.i d0, d4, d2[2] │ │ │ │ - ldrb.w r0, [ip, #74] @ 0x4a │ │ │ │ - ldr.w r0, [r8, sl] │ │ │ │ - @ instruction: 0xfa9c004a │ │ │ │ + @ instruction: 0xf0fc004a │ │ │ │ + bics.w r0, r4, #74 @ 0x4a │ │ │ │ + vst4.16 {d16-d19}, [ip], sl │ │ │ │ + vst4.16 {d0-d3}, [r8], sl │ │ │ │ + @ instruction: 0xfb4c004a │ │ │ │ subs r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf73e004a │ │ │ │ + @ instruction: 0xf7ee004a │ │ │ │ add r8, fp │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #608] @ (2b2194 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf338004a │ │ │ │ + @ instruction: 0xf3e8004a │ │ │ │ movs r6, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5fe004a │ │ │ │ + subw r0, lr, #2122 @ 0x84a │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #256] @ (2b2048 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d16-d19}, [r4], sl │ │ │ │ + ldr??.w r0, [r4, #74] @ 0x4a │ │ │ │ add ip, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.16 {d0-d3}, [r4], sl │ │ │ │ + ldr??.w r0, [r4, #74] @ 0x4a │ │ │ │ asrs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf61a004a │ │ │ │ + movt r0, #43082 @ 0xa84a │ │ │ │ ldr r1, [pc, #992] @ (2b2348 ) │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #34890 @ 0x884a │ │ │ │ + @ instruction: 0xf778004a │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r5, sp, #420 @ 0x1a4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - vqshl.u64 d31, d2, #63 @ 0x3f │ │ │ │ + vtbx.8 d31, {d15}, d2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4a6004a │ │ │ │ - @ instruction: 0xf222004a │ │ │ │ - vhadd.s8 q8, q6, q5 │ │ │ │ + adcs.w r0, r6, #13238272 @ 0xca0000 │ │ │ │ + @ instruction: 0xf2d2004a │ │ │ │ + vext.8 q8, q6, q5, #0 │ │ │ │ asrs r0, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, ip, #13238272 @ 0xca0000 │ │ │ │ - orns r0, r8, #74 @ 0x4a │ │ │ │ - @ instruction: 0xf0b4004a │ │ │ │ - vmla.i d16, d2, d2[2] │ │ │ │ + subs.w r0, ip, #13238272 @ 0xca0000 │ │ │ │ + @ instruction: 0xf128004a │ │ │ │ + sbc.w r0, r4, #74 @ 0x4a │ │ │ │ + orns r0, r2, #74 @ 0x4a │ │ │ │ cmp r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf522004a │ │ │ │ + rsbs r0, r2, #13238272 @ 0xca0000 │ │ │ │ subs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r8, #13238272 @ 0xca0000 │ │ │ │ + addw r0, r8, #2122 @ 0x84a │ │ │ │ lsls r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r8, #13238272 @ 0xca0000 │ │ │ │ + @ instruction: 0xf658004a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 2b2074 │ │ │ │ mov.w r3, #16777216 @ 0x1000000 │ │ │ │ @@ -118844,15 +118847,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrsh r6, [r2, r6] │ │ │ │ + str r6, [r0, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (2b245c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -118892,15 +118895,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b20e2 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 2b217a │ │ │ │ mov r0, r4 │ │ │ │ @@ -118928,15 +118931,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b2136 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 2a67f4 │ │ │ │ @@ -119012,15 +119015,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 2af724 │ │ │ │ mov r0, r4 │ │ │ │ bl 2af5ac │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afcb8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2b228c │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 2b228c │ │ │ │ @@ -119163,15 +119166,15 @@ │ │ │ │ bpl.w 2b21d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (2b2490 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b21d4 │ │ │ │ ldr r3, [pc, #100] @ (2b2494 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2356 │ │ │ │ ldr r3, [pc, #80] @ (2b248c ) │ │ │ │ @@ -119181,46 +119184,45 @@ │ │ │ │ bpl.n 2b2356 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (2b2498 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b2356 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r0, #34] @ 0x22 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, #32] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b23bc │ │ │ │ - lsls r2, r1, #1 │ │ │ │ - b.n 2b230c │ │ │ │ + @ instruction: 0xe856004a │ │ │ │ + b.n 2b246c │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b2158 │ │ │ │ + b.n 2b22b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bne.n 2b2466 │ │ │ │ vtbx.8 d24, {d15-d16}, d22 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bne.n 2b247e │ │ │ │ @ instruction: 0xffff4e80 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r8, #74 @ 0x4a │ │ │ │ + @ instruction: 0xf288004a │ │ │ │ movs r7, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r2, #74 @ 0x4a │ │ │ │ + @ instruction: 0xf212004a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (2b279c ) │ │ │ │ add r6, sp, #16 │ │ │ │ @@ -119291,23 +119293,23 @@ │ │ │ │ bne.n 2b254e │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5f93fc │ │ │ │ + bl 5f94ac │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b263a │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 5f9680 │ │ │ │ + bl 5f9730 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b2696 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 262afc │ │ │ │ @@ -119326,15 +119328,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 2afcb8 │ │ │ │ ldr r3, [pc, #460] @ (2b27ac ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 5f96bc │ │ │ │ + bl 5f976c │ │ │ │ ldr r2, [pc, #448] @ (2b27b0 ) │ │ │ │ ldr r3, [pc, #432] @ (2b27a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -119349,33 +119351,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b270a │ │ │ │ mov r0, r7 │ │ │ │ bl 2b1fb8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5f96bc │ │ │ │ + bl 5f976c │ │ │ │ b.n 2b25ec │ │ │ │ ldr r3, [pc, #380] @ (2b27a8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b26d8 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2b261c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 72df4c │ │ │ │ + bl 72dffc │ │ │ │ ldr r3, [pc, #352] @ (2b27a8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b273c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ b.n 2b2636 │ │ │ │ ldr r3, [pc, #332] @ (2b27a8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2636 │ │ │ │ ldr r3, [pc, #332] @ (2b27b4 ) │ │ │ │ @@ -119393,25 +119395,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (2b27c0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (2b27c4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b2636 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72df4c │ │ │ │ + bl 72dffc │ │ │ │ ldr r3, [pc, #264] @ (2b27a8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b276a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ b.n 2b261c │ │ │ │ ldr r3, [pc, #276] @ (2b27c8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b25c8 │ │ │ │ ldr r3, [pc, #248] @ (2b27b8 ) │ │ │ │ @@ -119419,15 +119421,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b25c8 │ │ │ │ ldr r0, [pc, #256] @ (2b27cc ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b25c8 │ │ │ │ ldr r3, [pc, #216] @ (2b27b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2636 │ │ │ │ ldr r3, [pc, #208] @ (2b27b8 ) │ │ │ │ @@ -119440,15 +119442,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (2b27d4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2b27d8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b2636 │ │ │ │ ldr r3, [pc, #168] @ (2b27b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b261c │ │ │ │ ldr r3, [pc, #160] @ (2b27b8 ) │ │ │ │ @@ -119461,15 +119463,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (2b27e0 ) │ │ │ │ ldr r0, [pc, #184] @ (2b27e4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b261c │ │ │ │ ldr r3, [pc, #116] @ (2b27b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2650 │ │ │ │ ldr r3, [pc, #108] @ (2b27b8 ) │ │ │ │ @@ -119480,15 +119482,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (2b27e8 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (2b27ec ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b2650 │ │ │ │ ldr r3, [pc, #72] @ (2b27b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b26a8 │ │ │ │ ldr r3, [pc, #64] @ (2b27b8 ) │ │ │ │ @@ -119499,15 +119501,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (2b27f0 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (2b27f4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b26a8 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r6, #0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -119518,33 +119520,33 @@ │ │ │ │ bvc.n 2b2876 │ │ │ │ vqshlu.s64 q12, q10, #63 @ 0x3f │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #224] @ 0xe0 │ │ │ │ + str r0, [sp, #928] @ 0x3a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vext.8 q0, q6, q5, #0 │ │ │ │ - vmla.i d16, d14, d2[2] │ │ │ │ + orn r0, ip, #74 @ 0x4a │ │ │ │ + orns r0, lr, #74 @ 0x4a │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, ip, #74 @ 0x4a │ │ │ │ - ldrh r4, [r0, #62] @ 0x3e │ │ │ │ + @ instruction: 0xf0fc004a │ │ │ │ + str r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vmla.i32 d0, d12, d10[0] │ │ │ │ - vhadd.s16 q8, q5, q5 │ │ │ │ - ldrh r0, [r2, #60] @ 0x3c │ │ │ │ + orrs.w r0, ip, #74 @ 0x4a │ │ │ │ + and.w r0, sl, #74 @ 0x4a │ │ │ │ + str r0, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vmla.i d16, d14, d2[2] │ │ │ │ - vhadd.s32 q0, q5, q5 │ │ │ │ - vhadd.s32 q8, q0, q5 │ │ │ │ - cdp 0, 15, cr0, cr10, cr10, {2} │ │ │ │ - vhadd.s8 q8, q6, q5 │ │ │ │ - cdp 0, 12, cr0, cr14, cr10, {2} │ │ │ │ + orns r0, lr, #74 @ 0x4a │ │ │ │ + vmla.i16 d16, d10, d2[1] │ │ │ │ + ands.w r0, r0, #74 @ 0x4a │ │ │ │ + vmla.i32 d0, d10, d10[0] │ │ │ │ + vext.8 q8, q6, q5, #0 │ │ │ │ + vhadd.s q8, q7, q5 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov fp, r2 │ │ │ │ ldr.w r2, [pc, #1040] @ 2b2c20 │ │ │ │ @@ -119571,94 +119573,94 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b2bea │ │ │ │ add r3, pc, #968 @ (adr r3, 2b2c18 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 5e3298 │ │ │ │ + bl 5e3348 │ │ │ │ ldr r3, [pc, #976] @ (2b2c30 ) │ │ │ │ ldr r2, [pc, #976] @ (2b2c34 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #976] @ (2b2c38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 5e3298 │ │ │ │ + bl 5e3348 │ │ │ │ ldr r1, [pc, #952] @ (2b2c3c ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 7413c8 │ │ │ │ + bl 741478 │ │ │ │ ldr r1, [pc, #928] @ (2b2c40 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 7413c8 │ │ │ │ + bl 741478 │ │ │ │ ldr r1, [pc, #920] @ (2b2c44 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 7413c8 │ │ │ │ + bl 741478 │ │ │ │ ldr r1, [pc, #908] @ (2b2c48 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7413c8 │ │ │ │ + bl 741478 │ │ │ │ ldr r1, [pc, #900] @ (2b2c4c ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7413c8 │ │ │ │ + bl 741478 │ │ │ │ ldr r1, [pc, #888] @ (2b2c50 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 7413c8 │ │ │ │ + bl 741478 │ │ │ │ ldr r1, [pc, #876] @ (2b2c54 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 7413c8 │ │ │ │ + bl 741478 │ │ │ │ ldr r1, [pc, #864] @ (2b2c58 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 7413c8 │ │ │ │ + bl 741478 │ │ │ │ ldr r1, [pc, #856] @ (2b2c5c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 7413c8 │ │ │ │ + bl 741478 │ │ │ │ ldr r1, [pc, #844] @ (2b2c60 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 7413c8 │ │ │ │ + bl 741478 │ │ │ │ ldr r1, [pc, #836] @ (2b2c64 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 7413c8 │ │ │ │ + bl 741478 │ │ │ │ ldr r1, [pc, #824] @ (2b2c68 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 7413c8 │ │ │ │ + bl 741478 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2b2ada │ │ │ │ movs r3, #1 │ │ │ │ movs r6, #0 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ @@ -119666,15 +119668,15 @@ │ │ │ │ bl 2a0dd0 │ │ │ │ ldr r3, [pc, #784] @ (2b2c6c ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5f3384 │ │ │ │ + bl 5f3434 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b2bac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b2b52 │ │ │ │ @@ -119688,75 +119690,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 5f3548 │ │ │ │ + bl 5f35f8 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 260d68 │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5eefac │ │ │ │ + bl 5ef05c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2b29d2 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ bl 2aca34 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6fb7b8 │ │ │ │ + bl 6fb868 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 2b29f4 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 70dfec │ │ │ │ + bl 70e09c │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2b2a14 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2acca0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2b2a14 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 713de0 │ │ │ │ + bl 713e90 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70dfb0 │ │ │ │ + bl 70e060 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac6c0 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 728334 │ │ │ │ + bl 7283e4 │ │ │ │ ldr r2, [pc, #556] @ (2b2c74 ) │ │ │ │ ldr r0, [pc, #556] @ (2b2c78 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -119814,15 +119816,15 @@ │ │ │ │ bl 2a0dd0 │ │ │ │ ldr r3, [pc, #368] @ (2b2c6c ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5f3384 │ │ │ │ + bl 5f3434 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b297e │ │ │ │ blx 2613d0 │ │ │ │ b.n 2b297e │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -119835,34 +119837,34 @@ │ │ │ │ bl 2a0dd0 │ │ │ │ ldr r3, [pc, #304] @ (2b2c6c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5f3384 │ │ │ │ + bl 5f3434 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b2bdc │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (2b2c80 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f3548 │ │ │ │ + bl 5f35f8 │ │ │ │ b.n 2b29a6 │ │ │ │ ldr r2, [pc, #284] @ (2b2c84 ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5f3548 │ │ │ │ + bl 5f35f8 │ │ │ │ b.n 2b29a6 │ │ │ │ ldr r1, [pc, #268] @ (2b2c88 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2af3f0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -119911,68 +119913,68 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2b284c │ │ │ │ ldr r0, [pc, #152] @ (2b2ca0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b284c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2b2c92 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ strh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r4, r6, #1 │ │ │ │ strh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r2, r6] │ │ │ │ + ldr r2, [r0, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, sp, #368 @ 0x170 │ │ │ │ + add r3, sp, #48 @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, sp, #440 @ 0x1b8 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - vhadd.s8 q0, q3, q5 │ │ │ │ - cdp 0, 15, cr0, cr12, cr10, {2} │ │ │ │ - cdp 0, 15, cr0, cr14, cr10, {2} │ │ │ │ - vhadd.s8 q0, q2, q5 │ │ │ │ - vhadd.s8 q0, q3, q5 │ │ │ │ - vhadd.s8 q0, q6, q5 │ │ │ │ - vhadd.s16 q0, q1, q5 │ │ │ │ - vhadd.s16 q0, q4, q5 │ │ │ │ - vhadd.s16 q0, q7, q5 │ │ │ │ - vhadd.s16 q0, q6, q5 │ │ │ │ - vhadd.s16 q0, q5, q5 │ │ │ │ - vhadd.s16 q0, q5, q5 │ │ │ │ + vext.8 q0, q3, q5, #0 │ │ │ │ + vmla.i32 d0, d12, d10[0] │ │ │ │ + vmla.i32 d0, d14, d10[0] │ │ │ │ + vext.8 q0, q2, q5, #0 │ │ │ │ + vext.8 q0, q3, q5, #0 │ │ │ │ + vext.8 q0, q6, q5, #0 │ │ │ │ + vmla.i d16, d2, d2[2] │ │ │ │ + vmla.i d16, d8, d2[2] │ │ │ │ + vmla.i d16, d14, d2[2] │ │ │ │ + vmla.i d16, d12, d2[2] │ │ │ │ + vmla.i d16, d10, d2[2] │ │ │ │ + vmla.i d16, d10, d2[2] │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, r5] │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 1, cr0, cr8, cr10, {2} │ │ │ │ + cdp 0, 12, cr0, cr8, cr10, {2} │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ vrshr.u32 d24, d18, #1 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmia r4!, {r0, r1, r3, r4, r5, r6, r7} │ │ │ │ vmls.i q9, , d4[0] │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r0], #296 @ 0x128 │ │ │ │ + stc 0, cr0, [r0, #296]! @ 0x128 │ │ │ │ lsls r7, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2b2bb6 │ │ │ │ vaddw.u q12, , d18 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #80] @ (2b2cec ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, ip, sl, lsl #1 │ │ │ │ + @ instruction: 0xebfc004a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (2b2d20 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [r2, #32] │ │ │ │ @@ -119984,59 +119986,59 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 2b2d1a │ │ │ │ ldr r1, [pc, #76] @ (2b2d2c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2f70 │ │ │ │ + bl 5f3020 │ │ │ │ ldr r1, [pc, #72] @ (2b2d30 ) │ │ │ │ ldr r2, [pc, #76] @ (2b2d34 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (2b2d38 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5f38e4 │ │ │ │ + bl 5f3994 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2b27f8 │ │ │ │ ldr r1, [pc, #32] @ (2b2d3c ) │ │ │ │ add r1, pc │ │ │ │ b.n 2b2ce0 │ │ │ │ - strh r6, [r6, r4] │ │ │ │ + strh r6, [r4, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, pc, #56 @ (adr r6, 2b2d60 ) │ │ │ │ + add r6, pc, #760 @ (adr r6, 2b3020 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #1000 @ (adr r5, 2b3114 ) │ │ │ │ + add r6, pc, #680 @ (adr r6, 2b2fd4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs.w r0, r2, sl, lsl #1 │ │ │ │ - strh r6, [r1, r4] │ │ │ │ + stcl 0, cr0, [r2], #-296 @ 0xfffffed8 │ │ │ │ + strh r6, [r7, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, pc, #824 @ (adr r5, 2b3070 ) │ │ │ │ + add r6, pc, #504 @ (adr r6, 2b2f30 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #912 @ (adr r5, 2b30cc ) │ │ │ │ + add r6, pc, #592 @ (adr r6, 2b2f8c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - sbc.w r0, r4, sl, lsl #1 │ │ │ │ + ldc 0, cr0, [r4], {74} @ 0x4a │ │ │ │ │ │ │ │ 002b2d40 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ @@ -120083,15 +120085,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 74c8c8 │ │ │ │ + bl 74c978 │ │ │ │ cbnz r0, 2b2e00 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2af3f0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afcb8 │ │ │ │ @@ -120114,21 +120116,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 72df4c │ │ │ │ + bl 72dffc │ │ │ │ ldr r3, [pc, #84] @ (2b2e60 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b2e20 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ mov r0, r4 │ │ │ │ bl 2b1fb8 │ │ │ │ b.n 2b2dd8 │ │ │ │ ldr r3, [pc, #64] @ (2b2e64 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -120141,15 +120143,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (2b2e6c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (2b2e70 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b2e12 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r1, #29] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, #29] │ │ │ │ @@ -120159,16 +120161,16 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, lr, sl, lsl #1 │ │ │ │ - @ instruction: 0xe81c004a │ │ │ │ + add.w r0, lr, sl, lsl #1 │ │ │ │ + @ instruction: 0xe8cc004a │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (2b3054 ) │ │ │ │ mov r2, r1 │ │ │ │ @@ -120237,15 +120239,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (2b3074 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (2b3078 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2af3f0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -120335,15 +120337,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2b2efa │ │ │ │ ldr r0, [pc, #112] @ (2b308c ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2b2efa │ │ │ │ ldr r3, [pc, #96] @ (2b3090 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -120353,46 +120355,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2b2ff4 │ │ │ │ ldr r0, [pc, #80] @ (2b3094 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b2ff4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, #25] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrd r0, r0, [sl, #296]! @ 0x128 │ │ │ │ + @ instruction: 0xeaaa004a │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #60] @ 0x3c │ │ │ │ + ldrh r6, [r1, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrd r0, r0, [ip, #296] @ 0x128 │ │ │ │ - b.n 2b2ee8 │ │ │ │ + eor.w r0, ip, sl, lsl #1 │ │ │ │ + b.n 2b3048 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrb r4, [r3, #22] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r0, r2, r3, r6} │ │ │ │ vsubl.u q10, d15, d28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w r6!, {r1, r3, r6} │ │ │ │ + ldrd r0, r0, [r6, #-296] @ 0x128 │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b2e40 │ │ │ │ + b.n 2b2fa0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (2b3314 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -120496,15 +120498,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2b30d8 │ │ │ │ ldr r0, [pc, #388] @ (2b3334 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b30d8 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2af3f0 │ │ │ │ @@ -120581,15 +120583,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (2b3344 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2b3348 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b30d8 │ │ │ │ ldr r3, [pc, #208] @ (2b334c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b318e │ │ │ │ ldr r3, [pc, #168] @ (2b3330 ) │ │ │ │ @@ -120597,20 +120599,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2b318e │ │ │ │ ldr r0, [pc, #188] @ (2b3350 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b318e │ │ │ │ ldr r0, [pc, #176] @ (2b3354 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 2b3244 │ │ │ │ add r1, pc, #8 @ (adr r1, 2b32c0 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -120648,31 +120650,30 @@ │ │ │ │ ldrb r2, [r0, #16] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r3!, {r0, r1, r4, r5, r7} │ │ │ │ vshr.u32 d21, d24, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b321c │ │ │ │ - lsls r2, r1, #1 │ │ │ │ + @ instruction: 0xe822004a │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #34] @ 0x22 │ │ │ │ + strh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2b3150 │ │ │ │ + b.n 2b32b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2b3b20 │ │ │ │ + b.n 2b2c80 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b2c5c │ │ │ │ + b.n 2b2dbc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2b2f98 │ │ │ │ + b.n 2b30f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b3358 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -120805,15 +120806,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a5938 │ │ │ │ - b.n 2b3c74 │ │ │ │ + b.n 2b2dd4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldmia r3, {r0, r2, r3, r5, r6} │ │ │ │ Address 0x2b34e2 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002b34e4 : │ │ │ │ @@ -120889,15 +120890,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b3522 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 728334 │ │ │ │ + bl 7283e4 │ │ │ │ bl 2be728 │ │ │ │ ldr r2, [pc, #132] @ (2b3644 ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 2a0a48 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -120932,15 +120933,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (2b3658 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2b359a │ │ │ │ ldr r0, [pc, #60] @ (2b365c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2b359a │ │ │ │ nop │ │ │ │ ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ strb r6, [r4, #31] │ │ │ │ @@ -120952,23 +120953,23 @@ │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #170 @ 0xaa │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 2b36d8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [sp, #876] @ 0x36c │ │ │ │ - vsubw.u q15, , d22 │ │ │ │ + vsri.32 q15, q3, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r4, #72 @ 0x48 │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b3d3c │ │ │ │ + b.n 2b2e9c │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b3660 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -121004,24 +121005,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 2b36d4 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 2b3698 │ │ │ │ ldr r0, [pc, #24] @ (2b36e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a3e54 │ │ │ │ + bl 6a3f04 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldmia r3, {r1, r3, r4, r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 2b3ca8 │ │ │ │ + b.n 2b3e08 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b36ec : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -121084,17 +121085,17 @@ │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r3, 2b37b8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2b37a6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5f555c │ │ │ │ + bl 5f560c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -121114,25 +121115,25 @@ │ │ │ │ mov.w r2, #4048 @ 0xfd0 │ │ │ │ ldr r1, [pc, #36] @ (2b37f8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r4 │ │ │ │ b.n 2b37b8 │ │ │ │ nop │ │ │ │ ldmia r2, {r2, r3, r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r0, [pc, #144] @ (2b3884 ) │ │ │ │ + ldr r0, [pc, #848] @ (2b3b44 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - beq.n 2b384c │ │ │ │ + beq.n 2b37ac │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r4!, {r2, r5} │ │ │ │ + ldmia r4, {r2, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b37fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -121164,94 +121165,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 262a08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b3842 │ │ │ │ ldr.w r0, [pc, #2368] @ 2b41a0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 731000 │ │ │ │ + bl 7310b0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad1f8 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2b3a5e │ │ │ │ ldr.w r1, [pc, #2344] @ 2b41a4 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2340] @ 2b41a8 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2336] @ 2b41ac │ │ │ │ - bl 730afc │ │ │ │ + bl 730bac │ │ │ │ ldr.w r1, [pc, #2332] @ 2b41b0 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 730b0c │ │ │ │ + bl 730bbc │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 730afc │ │ │ │ + bl 730bac │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 730afc │ │ │ │ + bl 730bac │ │ │ │ ldr.w r1, [pc, #2256] @ 2b41b4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3ed4 │ │ │ │ ldr.w r1, [pc, #2236] @ 2b41b8 │ │ │ │ add r1, pc │ │ │ │ blx 262a08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3a8e │ │ │ │ ldr.w r1, [pc, #2224] @ 2b41bc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ cbz r0, 2b3922 │ │ │ │ movs r0, #1 │ │ │ │ - bl 5ff584 │ │ │ │ + bl 5ff634 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3f54 │ │ │ │ ldr.w r2, [pc, #2204] @ 2b41c0 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 7309b8 │ │ │ │ + bl 730a68 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 2b3988 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -121271,15 +121272,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 260d68 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 7309cc │ │ │ │ + bl 730a7c │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b3950 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 2b39a6 │ │ │ │ @@ -121289,15 +121290,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2072] @ 2b41c4 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 7309b8 │ │ │ │ + bl 730a68 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 2b3a1a │ │ │ │ @@ -121329,37 +121330,37 @@ │ │ │ │ bne.w 2b3fcc │ │ │ │ movs r0, #8 │ │ │ │ blx 260d68 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 7309cc │ │ │ │ + bl 730a7c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b39ce │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 2b3a92 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 731000 │ │ │ │ + bl 7310b0 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2b386c │ │ │ │ ldr.w r3, [pc, #1928] @ 2b41c8 │ │ │ │ ldr.w r2, [pc, #1928] @ 2b41cc │ │ │ │ ldr.w r1, [pc, #1928] @ 2b41d0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ movw r2, #4087 @ 0xff7 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr.w r2, [pc, #1908] @ 2b41d4 │ │ │ │ ldr.w r3, [pc, #1848] @ 2b419c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -121374,39 +121375,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1860] @ 2b41d8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3e90 │ │ │ │ ldr.w r1, [pc, #1844] @ 2b41dc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ cbz r0, 2b3b10 │ │ │ │ ldr.w r3, [pc, #1832] @ 2b41e0 │ │ │ │ ldr.w r2, [pc, #1832] @ 2b41e4 │ │ │ │ ldr.w r1, [pc, #1832] @ 2b41e8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4106 @ 0x100a │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad1f8 │ │ │ │ cbz r7, 2b3ae4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb7f4 │ │ │ │ + bl 6fb8a4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b3a5e │ │ │ │ ldr.w r2, [pc, #1792] @ 2b41ec │ │ │ │ ldr.w r3, [pc, #1708] @ 2b419c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -121414,98 +121415,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2b3f04 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6fb7f4 │ │ │ │ + b.w 6fb8a4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5fb1dc │ │ │ │ + bl 5fb28c │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b3ad6 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 5f93cc │ │ │ │ + bl 5f947c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3fae │ │ │ │ ldr.w r1, [pc, #1720] @ 2b41f0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1716] @ 2b41f4 │ │ │ │ add r1, pc │ │ │ │ - bl 730afc │ │ │ │ + bl 730bac │ │ │ │ ldr.w r1, [pc, #1712] @ 2b41f8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 730b0c │ │ │ │ + bl 730bbc │ │ │ │ ldr.w r1, [pc, #1696] @ 2b41fc │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 730afc │ │ │ │ + bl 730bac │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2b3bb0 │ │ │ │ - bl 5e5ae4 │ │ │ │ + bl 5e5b94 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e58b4 │ │ │ │ + bl 5e5964 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3fe4 │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b4004 │ │ │ │ - bl 5e3298 │ │ │ │ + bl 5e3348 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5fbcf4 │ │ │ │ + bl 5fbda4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b3ad6 │ │ │ │ ldr.w r1, [pc, #1612] @ 2b4200 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2b3bce │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b4024 │ │ │ │ ldr.w r1, [pc, #1588] @ 2b4204 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 2b3f90 │ │ │ │ ldr.w r1, [pc, #1560] @ 2b4208 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3f1e │ │ │ │ ldr.w r1, [pc, #1544] @ 2b420c │ │ │ │ add r1, pc │ │ │ │ blx 262a08 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -121525,37 +121526,37 @@ │ │ │ │ bne.w 2b4106 │ │ │ │ ldr.w r1, [pc, #1500] @ 2b4218 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 730b0c │ │ │ │ + bl 730bbc │ │ │ │ ldr.w r1, [pc, #1488] @ 2b421c │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 730afc │ │ │ │ + bl 730bac │ │ │ │ ldr.w r1, [pc, #1472] @ 2b4220 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 730afc │ │ │ │ + bl 730bac │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1452] @ 2b4224 │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 730afc │ │ │ │ + bl 730bac │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 2b3c9c │ │ │ │ mov r0, r5 │ │ │ │ blx 263340 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -121605,35 +121606,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b4050 │ │ │ │ ldr.w r1, [pc, #1284] @ 2b422c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b405e │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 41b574 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b3ad6 │ │ │ │ ldr.w r1, [pc, #1252] @ 2b4230 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b4068 │ │ │ │ ldr.w r1, [pc, #1236] @ 2b4234 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730b0c │ │ │ │ + bl 730bbc │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 2a182c │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -121663,100 +121664,100 @@ │ │ │ │ beq.w 2b4070 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2b4138 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b4170 │ │ │ │ - bl 5eefbc │ │ │ │ + bl 5ef06c │ │ │ │ ldr.w r3, [pc, #1120] @ 2b4238 │ │ │ │ ldr.w r2, [pc, #1120] @ 2b423c │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1116] @ 2b4240 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [pc, #1100] @ 2b4244 │ │ │ │ add r1, pc │ │ │ │ - bl 5f2f70 │ │ │ │ + bl 5f3020 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 5ef17c │ │ │ │ + bl 5ef22c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2b4162 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b27f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ ldr.w r1, [pc, #1056] @ 2b4248 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ cbz r0, 2b3e6c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2b3e6c │ │ │ │ - bl 5f5578 │ │ │ │ + bl 5f5628 │ │ │ │ cbz r0, 2b3e6c │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5f5594 │ │ │ │ + bl 5f5644 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b408c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2b3e60 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1012] @ (2b424c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a3e54 │ │ │ │ + bl 6a3f04 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fb7b8 │ │ │ │ + bl 6fb868 │ │ │ │ cbz r7, 2b3e6c │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb7f4 │ │ │ │ + bl 6fb8a4 │ │ │ │ ldr r2, [pc, #992] @ (2b4250 ) │ │ │ │ ldr r3, [pc, #812] @ (2b419c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 2b3b04 │ │ │ │ b.n 2b3f04 │ │ │ │ ldr r0, [pc, #972] @ (2b4254 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 731000 │ │ │ │ + bl 7310b0 │ │ │ │ b.n 2b3a3c │ │ │ │ ldr r1, [pc, #964] @ (2b4258 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730afc │ │ │ │ + bl 730bac │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b3b24 │ │ │ │ b.n 2b3b34 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 2b3f08 │ │ │ │ - bl 6fb7f4 │ │ │ │ + bl 6fb8a4 │ │ │ │ ldr r2, [pc, #932] @ (2b425c ) │ │ │ │ ldr r3, [pc, #740] @ (2b419c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -121768,20 +121769,20 @@ │ │ │ │ b.w 2ad1f8 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 2b3a92 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b3eac │ │ │ │ - bl 6fb7f4 │ │ │ │ + bl 6fb8a4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b3eb4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6fb7f4 │ │ │ │ + bl 6fb8a4 │ │ │ │ ldr r2, [pc, #876] @ (2b4260 ) │ │ │ │ ldr r3, [pc, #680] @ (2b419c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -121814,64 +121815,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #808] @ (2b4270 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b3d12 │ │ │ │ ldr r3, [pc, #796] @ (2b4274 ) │ │ │ │ ldr r2, [pc, #800] @ (2b4278 ) │ │ │ │ ldr r1, [pc, #800] @ (2b427c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3912 @ 0xf48 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r2, [pc, #780] @ (2b4280 ) │ │ │ │ ldr r3, [pc, #552] @ (2b419c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2b3ec8 │ │ │ │ b.n 2b3f04 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 731000 │ │ │ │ + bl 7310b0 │ │ │ │ b.n 2b3a3c │ │ │ │ ldr r3, [pc, #752] @ (2b4284 ) │ │ │ │ ldr r2, [pc, #756] @ (2b4288 ) │ │ │ │ ldr r1, [pc, #756] @ (2b428c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4171 @ 0x104b │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2b3ad6 │ │ │ │ ldr r3, [pc, #736] @ (2b4290 ) │ │ │ │ ldr r2, [pc, #736] @ (2b4294 ) │ │ │ │ ldr r1, [pc, #740] @ (2b4298 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4122 @ 0x101a │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2b3ad6 │ │ │ │ blx 26109c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 263340 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 2b3a0e │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -121886,40 +121887,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (2b42a4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2b3ad6 │ │ │ │ ldr r3, [pc, #672] @ (2b42a8 ) │ │ │ │ movw r2, #4151 @ 0x1037 │ │ │ │ ldr r1, [pc, #672] @ (2b42ac ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (2b42b0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2b3ad6 │ │ │ │ ldr r3, [pc, #652] @ (2b42b4 ) │ │ │ │ ldr r2, [pc, #656] @ (2b42b8 ) │ │ │ │ ldr r1, [pc, #656] @ (2b42bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4165 @ 0x1045 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2b3ad6 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2bfb44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b3d1a │ │ │ │ b.n 2b3ad6 │ │ │ │ ldr r0, [pc, #620] @ (2b42c0 ) │ │ │ │ @@ -121940,30 +121941,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2acd7c │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2b4124 │ │ │ │ ldr r1, [pc, #576] @ (2b42c4 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ cbnz r0, 2b4094 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2b3e66 │ │ │ │ b.n 2b3e6c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b408c │ │ │ │ - bl 5f5578 │ │ │ │ + bl 5f5628 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b3e3c │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2b3e66 │ │ │ │ b.n 2b3e6c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 2b3ad6 │ │ │ │ ldr r3, [pc, #432] @ (2b4268 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b3ce4 │ │ │ │ ldr r3, [pc, #424] @ (2b426c ) │ │ │ │ @@ -121974,15 +121975,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (2b42c8 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2b3ce4 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2b3a5e │ │ │ │ ldr r2, [pc, #480] @ (2b42cc ) │ │ │ │ ldr r3, [pc, #172] @ (2b419c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -122000,231 +122001,231 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4184 @ 0x1058 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2b3ad6 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad1f8 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2b3aea │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb7f4 │ │ │ │ + bl 6fb8a4 │ │ │ │ b.n 2b3aea │ │ │ │ ldr r3, [pc, #416] @ (2b42dc ) │ │ │ │ ldr r2, [pc, #420] @ (2b42e0 ) │ │ │ │ ldr r1, [pc, #420] @ (2b42e4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad1f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb7f4 │ │ │ │ + bl 6fb8a4 │ │ │ │ b.n 2b3aea │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ad1f8 │ │ │ │ b.n 2b3aea │ │ │ │ ldr r3, [pc, #372] @ (2b42e8 ) │ │ │ │ ldr r2, [pc, #376] @ (2b42ec ) │ │ │ │ ldr r1, [pc, #376] @ (2b42f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #3988 @ 0xf94 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2b4168 │ │ │ │ nop │ │ │ │ strb r4, [r1, #19] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r1!, {r4, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ strb r4, [r7, #18] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r3, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 2b3a44 │ │ │ │ + b.n 2b3ba4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2b44b4 │ │ │ │ + b.n 2b4614 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2b44b4 │ │ │ │ + b.n 2b4614 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r0, #19 │ │ │ │ + asrs r4, r6, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #230 @ 0xe6 │ │ │ │ + subs r6, #150 @ 0x96 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r4, #76] @ 0x4c │ │ │ │ + ldr r4, [r2, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2b43fc │ │ │ │ + b.n 2b455c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r5, #160 @ 0xa0 │ │ │ │ + subs r6, #80 @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 2b42b8 │ │ │ │ + b.n 2b4418 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r8, r6 │ │ │ │ + mov r0, ip │ │ │ │ lsls r4, r3, #1 │ │ │ │ - svc 186 @ 0xba │ │ │ │ + b.n 2b42a4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r1!, {r4, r5, r7} │ │ │ │ + ldmia r2!, {r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r6, [r7, #9] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - svc 208 @ 0xd0 │ │ │ │ + b.n 2b42dc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrd r0, r0, [r8, #-332]! @ 0x14c │ │ │ │ - cmp r0, r7 │ │ │ │ + bic.w r0, r8, r3, lsr #1 │ │ │ │ + cmp r8, sp │ │ │ │ lsls r4, r3, #1 │ │ │ │ - svc 182 @ 0xb6 │ │ │ │ + b.n 2b42b4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r1!, {r2, r4, r5} │ │ │ │ + ldmia r1!, {r2, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ strb r2, [r6, #7] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - svc 156 @ 0x9c │ │ │ │ + b.n 2b428c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r5, #16] │ │ │ │ + ldrh r4, [r3, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - svc 156 @ 0x9c │ │ │ │ + b.n 2b4294 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r3, #154 @ 0x9a │ │ │ │ + subs r4, #74 @ 0x4a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 70 @ 0x46 │ │ │ │ + svc 246 @ 0xf6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - svc 172 @ 0xac │ │ │ │ + b.n 2b42c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ + strh r0, [r6, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 186 @ 0xba │ │ │ │ + b.n 2b42e4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - svc 176 @ 0xb0 │ │ │ │ + b.n 2b42d4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - svc 174 @ 0xae │ │ │ │ + b.n 2b42d4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r3, r7] │ │ │ │ + ldrsb r4, [r1, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 176 @ 0xb0 │ │ │ │ + b.n 2b42e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - svc 164 @ 0xa4 │ │ │ │ + b.n 2b42cc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - svc 156 @ 0x9c │ │ │ │ + b.n 2b42c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - svc 66 @ 0x42 │ │ │ │ + svc 242 @ 0xf2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb8d8 │ │ │ │ + cbnz r0, 2b4256 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldc2l 0, cr0, [r0, #-344] @ 0xfffffea8 │ │ │ │ - tst r4, r2 │ │ │ │ + mcr2 0, 0, r0, cr0, cr6, {2} │ │ │ │ + cmn r4, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [sp, #888] @ 0x378 │ │ │ │ + str r5, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [sp, #960] @ 0x3c0 │ │ │ │ + str r5, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #214 @ 0xd6 │ │ │ │ + svc 134 @ 0x86 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r6, #28 │ │ │ │ + lsrs r6, r4, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #132 @ 0x84 │ │ │ │ + svc 52 @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmia r3!, {r2, r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 2b3d78 │ │ │ │ + b.n 2b3ed8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [r5, #96] @ 0x60 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [r6, #92] @ 0x5c │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r0, [r3, #92] @ 0x5c │ │ │ │ lsls r4, r6, #1 │ │ │ │ strh r4, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2b4234 │ │ │ │ + ble.n 2b4194 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r3 │ │ │ │ + adcs r6, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bge.n 2b4234 │ │ │ │ + blt.n 2b4194 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r7} │ │ │ │ + stmia r5!, {r2, r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [r6, #84] @ 0x54 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - eors r2, r4 │ │ │ │ + asrs r2, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n 2b4274 │ │ │ │ + bgt.n 2b41d4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r3} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - eors r4, r0 │ │ │ │ + lsrs r4, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bge.n 2b4284 │ │ │ │ + blt.n 2b41e4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r6} │ │ │ │ + stmia r4!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - blt.n 2b42d8 │ │ │ │ + blt.n 2b4238 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r1, r2, r3} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ands r2, r0 │ │ │ │ + lsls r2, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n 2b42e4 │ │ │ │ + blt.n 2b4244 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r7, #226 @ 0xe2 │ │ │ │ + lsls r2, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r7, #206 @ 0xce │ │ │ │ + eors r6, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n 2b430c │ │ │ │ + blt.n 2b426c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r1, r3, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r2!, {r0} │ │ │ │ - @ instruction: 0xffff0cdc │ │ │ │ + @ instruction: 0xffff0d8c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 2b436c │ │ │ │ + bgt.n 2b42cc │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r6, [r6, #60] @ 0x3c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - subs r6, #236 @ 0xec │ │ │ │ + subs r7, #156 @ 0x9c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bge.n 2b428c │ │ │ │ + blt.n 2b41ec │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, #186 @ 0xba │ │ │ │ + subs r7, #106 @ 0x6a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n 2b434c │ │ │ │ + blt.n 2b42ac │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r3, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, #130 @ 0x82 │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n 2b4348 │ │ │ │ + blt.n 2b42a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b42f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -122244,78 +122245,78 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 262a08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b431a │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5ef0f8 │ │ │ │ + bl 5ef1a8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2b437a │ │ │ │ ldr r3, [pc, #80] @ (2b4390 ) │ │ │ │ ldr r2, [pc, #80] @ (2b4394 ) │ │ │ │ ldr r1, [pc, #84] @ (2b4398 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #68] @ (2b439c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2f70 │ │ │ │ + bl 5f3020 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2b27f8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e33b8 │ │ │ │ + b.w 5e3468 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b4332 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ bkpt 0x00e0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - subs r4, #180 @ 0xb4 │ │ │ │ + subs r5, #100 @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r7, #58] @ 0x3a │ │ │ │ + str r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r2, #60] @ 0x3c │ │ │ │ + str r0, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 2b4410 │ │ │ │ + bpl.n 2b4370 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b43a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (2b4400 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 72f55c │ │ │ │ + bl 72f60c │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 2b43e4 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 2b43e4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7315c4 │ │ │ │ + bl 731674 │ │ │ │ cbz r0, 2b43fa │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -122329,17 +122330,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 2b43c6 │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ - adds r3, #28 │ │ │ │ + adds r3, #204 @ 0xcc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r1, #20] │ │ │ │ + ldrb r2, [r7, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b4408 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -122352,15 +122353,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (2b44e4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73132c │ │ │ │ + bl 7313dc │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2b4480 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2b34e4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -122387,15 +122388,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (2b44ec ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (2b44f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72f55c │ │ │ │ + bl 72f60c │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 263554 │ │ │ │ ldr r3, [pc, #92] @ (2b44f4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -122409,38 +122410,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 260ddc │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 731000 │ │ │ │ + bl 7310b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b44a6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 731330 │ │ │ │ + bl 7313e0 │ │ │ │ b.n 2b443c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b4458 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r7, #8] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r2, #74 @ 0x4a │ │ │ │ + adds r2, #250 @ 0xfa │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bhi.n 2b45dc │ │ │ │ + bls.n 2b453c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bhi.n 2b45b8 │ │ │ │ + bls.n 2b4518 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b44f8 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 260d64 │ │ │ │ @@ -122479,15 +122480,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 2afb40 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 741574 │ │ │ │ + bl 741624 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -122543,15 +122544,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 741540 │ │ │ │ + bl 7415f0 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -122617,21 +122618,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2b46c2 │ │ │ │ nop │ │ │ │ str r2, [r6, #120] @ 0x78 │ │ │ │ lsls r4, r6, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - bvc.n 2b473c │ │ │ │ + bvc.n 2b469c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvs.n 2b47ec │ │ │ │ + bvc.n 2b474c │ │ │ │ lsls r2, r1, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2b4760 │ │ │ │ + bvs.n 2b46c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b470c : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2b473e │ │ │ │ push {lr} │ │ │ │ @@ -122642,17 +122643,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 2630b4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 74157c │ │ │ │ + b.w 74162c │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 74157c │ │ │ │ + b.w 74162c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -123214,19 +123215,19 @@ │ │ │ │ nop │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #84] @ 0x54 │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r4, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r4, #212 @ 0xd4 │ │ │ │ + adds r5, #132 @ 0x84 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - beq.n 2b4dcc │ │ │ │ + bne.n 2b4d2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - beq.n 2b4e0c │ │ │ │ + bne.n 2b4d6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -123755,19 +123756,19 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r3, r6] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrb r4, [r1, r5] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cmp r7, #92 @ 0x5c │ │ │ │ + adds r0, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002b529c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -123886,15 +123887,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 63f3d2 │ │ │ │ + bl 63f3d2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ @@ -124025,28 +124026,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -124372,15 +124373,15 @@ │ │ │ │ bl 2b5714 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 263748 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 741540 │ │ │ │ + bl 7415f0 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2a6710 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 260e94 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -124400,15 +124401,15 @@ │ │ │ │ blx 262970 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 263748 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 741540 │ │ │ │ + bl 7415f0 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2a6710 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 260e94 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -124462,15 +124463,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2b55d8 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2af3f0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 741574 │ │ │ │ + bl 741624 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (2b5a74 ) │ │ │ │ ldr r3, [pc, #108] @ (2b5a54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -124510,17 +124511,17 @@ │ │ │ │ b.n 2b59e2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r4, r4] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #64 @ (adr r2, 2b5a9c ) │ │ │ │ + add r2, pc, #768 @ (adr r2, 2b5d5c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r2, #44 @ 0x2c │ │ │ │ + cmp r2, #220 @ 0xdc │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -124533,15 +124534,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 260e30 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 741540 │ │ │ │ + bl 7415f0 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 261b74 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -124586,15 +124587,15 @@ │ │ │ │ blx 2611ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b5c22 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 741540 │ │ │ │ + bl 7415f0 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -124622,15 +124623,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 2b55d8 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2af3f0 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 741574 │ │ │ │ + bl 741624 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -124693,21 +124694,21 @@ │ │ │ │ nop │ │ │ │ strh r0, [r0, r0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r0, r2, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r4} │ │ │ │ + stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4, r7} │ │ │ │ + stmia r2!, {r1, r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r2, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (2b5e58 ) │ │ │ │ @@ -124841,15 +124842,15 @@ │ │ │ │ bgt.n 2b5cee │ │ │ │ cbz r5, 2b5e28 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2b5e28 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -124866,15 +124867,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2b5e0c │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ b.n 2b5e2a │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2b5e60 ) │ │ │ │ ldr r3, [pc, #44] @ (2b5e5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -125030,15 +125031,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2b6030 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2b6030 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -125055,15 +125056,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2b6014 │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ b.n 2b6032 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2b6068 ) │ │ │ │ ldr r3, [pc, #44] @ (2b6064 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -125184,15 +125185,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 2b60e6 │ │ │ │ cbz r6, 2b61d4 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 2b61d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -125210,15 +125211,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2b61b4 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ b.n 2b61d6 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2b620c ) │ │ │ │ ldr r3, [pc, #44] @ (2b6208 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -125246,15 +125247,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 741540 │ │ │ │ + bl 7415f0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -125392,23 +125393,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 2b628e │ │ │ │ - subs r0, r5, #3 │ │ │ │ + subs r0, r3, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r1, #3 │ │ │ │ + subs r6, r7, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r5, #2 │ │ │ │ + subs r2, r3, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r2, #2 │ │ │ │ + subs r2, r0, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r6, #1 │ │ │ │ + subs r2, r4, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (2b64c0 ) │ │ │ │ @@ -125493,15 +125494,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2b53d8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 2b6418 │ │ │ │ nop │ │ │ │ - subs r2, r6, #0 │ │ │ │ + subs r2, r4, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -125548,15 +125549,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2b666a │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 741540 │ │ │ │ + bl 7415f0 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 262a80 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 262a44 │ │ │ │ @@ -125629,15 +125630,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 2b55d8 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2af3f0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 741574 │ │ │ │ + bl 741624 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2b6698 ) │ │ │ │ ldr r3, [pc, #68] @ (2b6688 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -125866,15 +125867,15 @@ │ │ │ │ b.n 2b679c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mov r0, r6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, r4 │ │ │ │ + subs r6, r5, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp ip, r6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ add lr, r9 │ │ │ │ lsls r4, r6, #1 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -126409,15 +126410,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 2b6e10 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ muls r0, r3 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, r1 │ │ │ │ + adds r0, r4, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r7 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -126451,15 +126452,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 2af724 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 741574 │ │ │ │ + bl 741624 │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -126511,15 +126512,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #420] @ (2b7174 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 2b714c │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -126668,17 +126669,17 @@ │ │ │ │ b.n 2b7190 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #14 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #9 │ │ │ │ + asrs r0, r0, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r6, #3 │ │ │ │ + asrs r2, r4, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 2b747c │ │ │ │ ldrh.w r0, [r2, #2]! │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 2b7188 │ │ │ │ @@ -126832,15 +126833,15 @@ │ │ │ │ bl 2afc84 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 741540 │ │ │ │ + bl 7415f0 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2b77c8 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -126940,15 +126941,15 @@ │ │ │ │ blx 263554 │ │ │ │ ldr r3, [pc, #456] @ (2b7628 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (2b7644 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 728d90 │ │ │ │ + bl 728e40 │ │ │ │ b.n 2b6efa │ │ │ │ mov r3, r4 │ │ │ │ b.n 2b70aa │ │ │ │ mov r2, r4 │ │ │ │ b.n 2b7020 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2b719a │ │ │ │ @@ -127114,28 +127115,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #222 @ 0xde │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #30 │ │ │ │ + asrs r0, r3, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r2, #96 @ 0x60 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r0, r1, #29 │ │ │ │ + lsrs r0, r7, #31 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r1, #28 │ │ │ │ + lsrs r2, r7, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n 2b78b2 │ │ │ │ @ instruction: 0xffff374c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r4, r6, #16 │ │ │ │ + lsrs r4, r4, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r1, #16 │ │ │ │ + lsrs r0, r7, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ blx 262b9c │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -127221,15 +127222,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 2b73c0 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 741574 │ │ │ │ + bl 741624 │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -127417,15 +127418,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2b79fa │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -127484,15 +127485,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - lsrs r2, r0, #3 │ │ │ │ + lsrs r2, r6, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -127544,15 +127545,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -127867,15 +127868,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 2af724 │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 741574 │ │ │ │ + bl 741624 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -128228,17 +128229,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2ae29c │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 2b817c │ │ │ │ b.n 2b7bd0 │ │ │ │ - lsls r6, r1, #30 │ │ │ │ + lsrs r6, r7, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r2, #29 │ │ │ │ + lsrs r2, r0, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002b81a4 : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 2b7a24 │ │ │ │ nop │ │ │ │ @@ -128262,24 +128263,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 2b81e2 │ │ │ │ blx 2630b4 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2b81d8 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 74157c │ │ │ │ + bl 74162c │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 74157c │ │ │ │ + bl 74162c │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 74157c │ │ │ │ + bl 74162c │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 74157c │ │ │ │ + bl 74162c │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 74157c │ │ │ │ + b.w 74162c │ │ │ │ │ │ │ │ 002b8214 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -128553,23 +128554,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 741574 │ │ │ │ + bl 741624 │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 741540 │ │ │ │ + bl 7415f0 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -128679,15 +128680,16 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2b859e │ │ │ │ - vshr.u8 q0, , #2 │ │ │ │ + movs r6, r7 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #800] @ (2b8954 ) │ │ │ │ @@ -128991,21 +128993,21 @@ │ │ │ │ nop │ │ │ │ movs r6, #164 @ 0xa4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #88 @ 0x58 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldc2 0, cr0, [r0, #-364] @ 0xfffffe94 │ │ │ │ + stc2l 0, cr0, [r0, #364] @ 0x16c │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldc2 0, cr0, [r6], #-364 @ 0xfffffe94 │ │ │ │ - str r4, [sp, #576] @ 0x240 │ │ │ │ + stc2l 0, cr0, [r6], #364 @ 0x16c │ │ │ │ + str r5, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [sp, #656] @ 0x290 │ │ │ │ + str r5, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -129223,23 +129225,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 2b8ce4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 2b8c90 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -129283,15 +129285,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2b8ce0 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 2b8c02 │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 2b8c66 │ │ │ │ @@ -130072,23 +130074,23 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ subs r2, r1, r6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, r0, #91 @ 0x5b │ │ │ │ + @ instruction: 0xf350005b │ │ │ │ adds r4, r3, r5 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r4, r5, r4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xf0c4005b │ │ │ │ - ldrh r6, [r3, #8] │ │ │ │ + sbcs.w r0, r4, #91 @ 0x5b │ │ │ │ + ldrh r6, [r1, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r6, #8] │ │ │ │ + ldrh r2, [r4, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -130421,21 +130423,21 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r3, #31 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 7, r0, cr10, cr11, {2} │ │ │ │ + vshr.s32 q0, , #22 │ │ │ │ asrs r4, r5, #23 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - stc 0, cr0, [r2, #-364]! @ 0xfffffe94 │ │ │ │ - strh r4, [r7, #42] @ 0x2a │ │ │ │ + ldcl 0, cr0, [r2, #364] @ 0x16c │ │ │ │ + strh r4, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r2, #44] @ 0x2c │ │ │ │ + strh r0, [r0, #50] @ 0x32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -130768,21 +130770,21 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ asrs r4, r7, #16 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, ip, fp, lsr #1 │ │ │ │ + stc 0, cr0, [ip], {91} @ 0x5b │ │ │ │ asrs r6, r1, #9 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xe988005b │ │ │ │ - strh r2, [r4, #14] │ │ │ │ + bics.w r0, r8, fp, lsr #1 │ │ │ │ + strh r2, [r2, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r6, #14] │ │ │ │ + strh r6, [r4, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -131504,25 +131506,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ lsrs r2, r2, #18 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2bab18 │ │ │ │ + b.n 2b9c78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r4, r4, #9 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsrs r4, r6, #8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 2ba76c │ │ │ │ + b.n 2ba8cc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r4, #8] │ │ │ │ + ldrb r6, [r2, #11] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r7, #8] │ │ │ │ + ldrb r2, [r5, #11] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -131855,23 +131857,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r4, #3 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ba770 │ │ │ │ + b.n 2ba8d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r4, r6, #27 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - udf #42 @ 0x2a │ │ │ │ + udf #218 @ 0xda │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r0, #26] │ │ │ │ + strb r4, [r6, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r3, #26] │ │ │ │ + strb r0, [r1, #29] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -132204,23 +132206,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ lsls r4, r0, #21 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2babcc │ │ │ │ + ble.n 2bab2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r6, r2, #13 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - bge.n 2baa2c │ │ │ │ + blt.n 2bab8c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r5, #11] │ │ │ │ + strb r2, [r3, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r7, #11] │ │ │ │ + strb r6, [r5, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -132937,23 +132939,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r3, #6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2bb3e4 │ │ │ │ + bpl.n 2bb344 │ │ │ │ lsls r3, r3, #1 │ │ │ │ @ instruction: 0xfb5a0073 │ │ │ │ @ instruction: 0xfb260073 │ │ │ │ - bcs.n 2bb22c │ │ │ │ + bcc.n 2bb38c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r4, #44] @ 0x2c │ │ │ │ + ldr r4, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r7, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -133669,23 +133671,23 @@ │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb.w r0, [r2, #115] @ 0x73 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r5, r6} │ │ │ │ + ldmia r5!, {r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ @ instruction: 0xf34e0073 │ │ │ │ @ instruction: 0xf31a0073 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r1, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r5, #44] @ 0x2c │ │ │ │ + str r4, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -134403,23 +134405,23 @@ │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf1860073 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ @ instruction: 0xeb3c0073 │ │ │ │ add.w r0, r8, r3, ror #1 │ │ │ │ - stmia r2!, {r2, r3, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r0, r3] │ │ │ │ + ldrh r6, [r6, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r3, r3] │ │ │ │ + ldrh r0, [r1, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -135137,25 +135139,25 @@ │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrd r0, r0, [r2, #-460]! @ 0x1cc │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + pop {r1, r3, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ b.n 2bd194 │ │ │ │ lsls r3, r6, #1 │ │ │ │ b.n 2bd130 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - rev16 r0, r3 │ │ │ │ + cbnz r0, 2bcb8e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r6, r2] │ │ │ │ + strh r2, [r4, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r0, r3] │ │ │ │ + strh r4, [r6, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -135176,15 +135178,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 2bcebc │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 741574 │ │ │ │ + bl 741624 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -135265,15 +135267,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 741574 │ │ │ │ + bl 741624 │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2bccec │ │ │ │ ldr.w r3, [pc, #1660] @ 2bd328 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -135295,15 +135297,15 @@ │ │ │ │ blx 262454 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2bd30e │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 741540 │ │ │ │ + bl 7415f0 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -135920,21 +135922,21 @@ │ │ │ │ b.n 2bd308 │ │ │ │ b.n 2bd5f4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r0, r2, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, r1] │ │ │ │ + str r2, [r6, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #56] @ (2bd374 ) │ │ │ │ + ldr r3, [pc, #760] @ (2bd634 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [pc, #1008] @ (2bd730 ) │ │ │ │ + ldr r2, [pc, #688] @ (2bd5f0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bd340 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -135984,20 +135986,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2bd3ce │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 2630b4 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 74157c │ │ │ │ + bl 74162c │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 74157c │ │ │ │ + bl 74162c │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 74157c │ │ │ │ + b.w 74162c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (2bd4e8 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -136065,15 +136067,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (2bd4fc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 2bd4b0 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2bd458 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -136094,35 +136096,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (2bd508 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (2bd50c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bd418 │ │ │ │ bhi.n 2bd4ac │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #576] @ (2bd740 ) │ │ │ │ + ldr r2, [pc, #256] @ (2bd600 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2bd8d0 │ │ │ │ + b.n 2bda30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [pc, #680] @ (2bd7b4 ) │ │ │ │ + ldr r2, [pc, #360] @ (2bd674 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adcs r4, r7 │ │ │ │ + tst r4, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (2bd724 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -136185,55 +136187,55 @@ │ │ │ │ bne.n 2bd62c │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5f07d0 │ │ │ │ + bl 5f0880 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bd688 │ │ │ │ ldr r2, [pc, #356] @ (2bd738 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (2bd73c ) │ │ │ │ ldr r7, [pc, #360] @ (2bd740 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #344] @ (2bd744 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2f70 │ │ │ │ + bl 5f3020 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bd6d2 │ │ │ │ mov r0, sl │ │ │ │ - bl 5f0b4c │ │ │ │ + bl 5f0bfc │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (2bd748 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5f0a08 │ │ │ │ + bl 5f0ab8 │ │ │ │ b.n 2bd56e │ │ │ │ blx 2613d0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 2bd5b2 │ │ │ │ ldr r3, [pc, #276] @ (2bd74c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -136264,33 +136266,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (2bd75c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (2bd760 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bd55a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 72df4c │ │ │ │ + bl 72dffc │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bd6f8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ mov r0, r4 │ │ │ │ bl 2af2d4 │ │ │ │ b.n 2bd56e │ │ │ │ ldr r0, [pc, #184] @ (2bd764 ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 2bd59a │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -136308,15 +136310,15 @@ │ │ │ │ bpl.n 2bd60e │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (2bd76c ) │ │ │ │ ldr r0, [pc, #132] @ (2bd770 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bd60e │ │ │ │ ldr r3, [pc, #88] @ (2bd754 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bd69a │ │ │ │ ldr r3, [pc, #76] @ (2bd750 ) │ │ │ │ @@ -136327,58 +136329,58 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (2bd774 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (2bd778 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bd69a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ bvc.n 2bd6a0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 2bd694 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 2bd81c │ │ │ │ lsls r3, r6, #1 │ │ │ │ - stc2l 0, cr0, [ip], #292 @ 0x124 │ │ │ │ - stc2 0, cr0, [r2, #-292] @ 0xfffffedc │ │ │ │ - push {r1, r5, r6, r7} │ │ │ │ + ldc2 0, cr0, [ip, #292] @ 0x124 │ │ │ │ + ldc2 0, cr0, [r2, #292]! @ 0x124 │ │ │ │ + push {r1, r4, r7, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [pc, #216] @ (2bd820 ) │ │ │ │ + ldr r1, [pc, #920] @ (2bdae0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2bd7e4 │ │ │ │ + b.n 2bd944 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [pc, #440] @ (2bd918 ) │ │ │ │ + ldr r1, [pc, #120] @ (2bd7d8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r7, #220 @ 0xdc │ │ │ │ + lsls r4, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0x47ea │ │ │ │ + ldr r0, [pc, #616] @ (2bd9d0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #24] │ │ │ │ + strb r6, [r4, #27] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r0, [pc, #256] @ (2bd874 ) │ │ │ │ + ldr r0, [pc, #960] @ (2bdb34 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0x47f6 │ │ │ │ + ldr r0, [pc, #664] @ (2bda10 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r7, #68 @ 0x44 │ │ │ │ + subs r7, #244 @ 0xf4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (2bd8ec ) │ │ │ │ @@ -136390,28 +136392,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (2bd8f4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5f5b28 │ │ │ │ + bl 5f5bd8 │ │ │ │ cbnz r0, 2bd7ec │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2bd7e6 │ │ │ │ ldr r2, [pc, #324] @ (2bd8f8 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f3548 │ │ │ │ + bl 5f35f8 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2bd858 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -136420,24 +136422,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 2613d0 │ │ │ │ b.n 2bd7b2 │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 72df4c │ │ │ │ + bl 72dffc │ │ │ │ ldr r3, [pc, #256] @ (2bd8fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bd890 │ │ │ │ mov r0, r4 │ │ │ │ bl 2af2d4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ ldr r2, [pc, #236] @ (2bd900 ) │ │ │ │ ldr r3, [pc, #224] @ (2bd8f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -136499,15 +136501,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (2bd910 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (2bd914 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bd804 │ │ │ │ ldr r3, [pc, #76] @ (2bd908 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bd860 │ │ │ │ ldr r3, [pc, #72] @ (2bd90c ) │ │ │ │ @@ -136520,15 +136522,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (2bd920 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bd860 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 2bd994 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bpl.n 2bd984 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -136536,29 +136538,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2bd8a4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - sxth r2, r7 │ │ │ │ + uxtb r2, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, r8 │ │ │ │ + bx lr │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r5, #172 @ 0xac │ │ │ │ + subs r6, #92 @ 0x5c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ble.n 2bd8f0 │ │ │ │ + udf #154 @ 0x9a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - mov r8, r6 │ │ │ │ + bx ip │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r5, #128 @ 0x80 │ │ │ │ + subs r6, #48 @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bd924 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -136588,26 +136590,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5f5b28 │ │ │ │ + bl 5f5bd8 │ │ │ │ cbnz r0, 2bd9d0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2bd9ca │ │ │ │ ldr r2, [pc, #92] @ (2bd9ec ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5f3548 │ │ │ │ + bl 5f35f8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (2bd9f0 ) │ │ │ │ ldr r3, [pc, #64] @ (2bd9e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -136623,15 +136625,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 2613d0 │ │ │ │ b.n 2bd98e │ │ │ │ mov r0, r4 │ │ │ │ bl 2af2d4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ b.n 2bd9a2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 2bdad0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -136653,20 +136655,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (2bda90 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5f5b28 │ │ │ │ + bl 5f5bd8 │ │ │ │ cbz r0, 2bda5a │ │ │ │ mov r0, r4 │ │ │ │ bl 2af2d4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ ldr r2, [pc, #96] @ (2bda94 ) │ │ │ │ ldr r3, [pc, #88] @ (2bda90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -136688,15 +136690,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f3548 │ │ │ │ + bl 5f35f8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2bda32 │ │ │ │ blx 2613d0 │ │ │ │ b.n 2bda64 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcs.n 2bda40 │ │ │ │ @@ -136722,49 +136724,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bdb48 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 2bdb2c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f2c00 │ │ │ │ + bl 5f2cb0 │ │ │ │ ldr r6, [pc, #176] @ (2bdb7c ) │ │ │ │ ldr r2, [pc, #180] @ (2bdb80 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (2bdb84 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #164] @ (2bdb88 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2f70 │ │ │ │ + bl 5f3020 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #140] @ (2bdb8c ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bdb52 │ │ │ │ ldr r1, [pc, #132] @ (2bdb90 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5f2cd8 │ │ │ │ + bl 5f2d88 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -136795,34 +136797,34 @@ │ │ │ │ bpl.n 2bdb08 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (2bdb9c ) │ │ │ │ ldr r0, [pc, #52] @ (2bdba0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bdb08 │ │ │ │ bcs.n 2bdbd8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add sp, #112 @ 0x70 │ │ │ │ + sub sp, #304 @ 0x130 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf7f20049 │ │ │ │ - strb.w r0, [r6, r9] │ │ │ │ - add r8, r8 │ │ │ │ + strh.w r0, [r2, #73] @ 0x49 │ │ │ │ + ldrh.w r0, [r6, #73] @ 0x49 │ │ │ │ + cmp r0, lr │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ cmp r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47de │ │ │ │ + ldr r0, [pc, #568] @ (2bddd8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mvns r0, r0 │ │ │ │ + add r0, lr │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bdba4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -136848,58 +136850,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5f07d0 │ │ │ │ + bl 5f0880 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bdc88 │ │ │ │ ldr r2, [pc, #208] @ (2bdcd4 ) │ │ │ │ ldr r1, [pc, #212] @ (2bdcd8 ) │ │ │ │ ldr r3, [pc, #212] @ (2bdcdc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #196] @ (2bdce0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5f2f70 │ │ │ │ + bl 5f3020 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #168] @ (2bdce4 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bdc9e │ │ │ │ mov r0, r5 │ │ │ │ - bl 5f0b4c │ │ │ │ + bl 5f0bfc │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (2bdce8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5f0a08 │ │ │ │ + bl 5f0ab8 │ │ │ │ ldr r2, [pc, #140] @ (2bdcec ) │ │ │ │ ldr r3, [pc, #104] @ (2bdccc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -136910,15 +136912,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ mov r0, r4 │ │ │ │ bl 2af2d4 │ │ │ │ b.n 2bdc5e │ │ │ │ blx 2613d0 │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 2bdbd8 │ │ │ │ ldr r3, [pc, #80] @ (2bdcf0 ) │ │ │ │ @@ -136933,41 +136935,41 @@ │ │ │ │ bpl.n 2bdc42 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (2bdcf8 ) │ │ │ │ ldr r0, [pc, #68] @ (2bdcfc ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bdc42 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ bne.n 2bdd14 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2bdd08 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - @ instruction: 0xf6be0049 │ │ │ │ - @ instruction: 0xf6d40049 │ │ │ │ - add r6, sp, #896 @ 0x380 │ │ │ │ + @ instruction: 0xf76e0049 │ │ │ │ + @ instruction: 0xf7840049 │ │ │ │ + add r7, sp, #576 @ 0x240 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bics r0, r4 │ │ │ │ + add r0, sl │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ beq.n 2bdbf4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #1] │ │ │ │ + strb r2, [r3, #4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - negs r4, r6 │ │ │ │ + orrs r4, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -137027,15 +137029,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bdd8c │ │ │ │ ldr.w r4, [pc, #1120] @ 2be214 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2be30a │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -137061,15 +137063,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bde9a │ │ │ │ ldr.w r1, [pc, #1032] @ 2be21c │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #1012] @ (2be220 ) │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -137081,17 +137083,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #988] @ (2be224 ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ mov r0, r5 │ │ │ │ - bl 728838 │ │ │ │ + bl 7288e8 │ │ │ │ mov r0, r7 │ │ │ │ blx 26109c │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #960] @ (2be228 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #912] @ (2be1fc ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -137108,36 +137110,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 74155c │ │ │ │ + bl 74160c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2be27c │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #888] @ (2be22c ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #868] @ (2be230 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 7413c8 │ │ │ │ + bl 741478 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #780] @ 2be1f0 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -137257,15 +137259,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #500] @ (2be240 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bdfc6 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2bddb0 │ │ │ │ ldr.w lr, [pc, #480] @ 2be244 │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -137278,15 +137280,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #444] @ (2be248 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -137323,21 +137325,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 74157c │ │ │ │ + bl 74162c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2bde24 │ │ │ │ mov r5, sl │ │ │ │ @@ -137353,15 +137355,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #248] @ 2be250 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -137381,106 +137383,106 @@ │ │ │ │ beq.n 2be258 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 741740 │ │ │ │ + bl 7417f0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 74157c │ │ │ │ + bl 74162c │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 73adc4 │ │ │ │ + bl 73ae74 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #120] @ (2be254 ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ b.n 2bde24 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2be26a │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r1, r2, r3, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - negs r4, r2 │ │ │ │ + orrs r4, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - negs r0, r1 │ │ │ │ + cmn r0, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - tst r0, r3 │ │ │ │ + cmn r0, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r2, #132 @ 0x84 │ │ │ │ + cmp r3, #52 @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r2, #98 @ 0x62 │ │ │ │ + cmp r3, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - sbcs r2, r4 │ │ │ │ + negs r2, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - sbcs r6, r0 │ │ │ │ + tst r6, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldmia r6, {r2, r4, r5, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r1, #196 @ 0xc4 │ │ │ │ + cmp r2, #116 @ 0x74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r5 │ │ │ │ + rors r0, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r4 │ │ │ │ + asrs r2, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #132 @ 0x84 │ │ │ │ + ands r4, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r7, #128 @ 0x80 │ │ │ │ + cmp r0, #48 @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r7, #34 @ 0x22 │ │ │ │ + movs r7, #210 @ 0xd2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #158 @ 0x9e │ │ │ │ + movs r7, #78 @ 0x4e │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 741574 │ │ │ │ + bl 741624 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 74157c │ │ │ │ + bl 74162c │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2be1d6 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 741678 │ │ │ │ + bl 741728 │ │ │ │ b.n 2bdeae │ │ │ │ ldr.w ip, [pc, #140] @ 2be324 │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2bdfae │ │ │ │ ldr.w ip, [pc, #124] @ 2be328 │ │ │ │ @@ -137491,15 +137493,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (2be32c ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 2bdfae │ │ │ │ ldr r3, [pc, #84] @ (2be330 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 2be148 │ │ │ │ @@ -137514,15 +137516,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2be152 │ │ │ │ ldr r0, [pc, #60] @ (2be338 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2be152 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bde64 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (2be33c ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (2be340 ) │ │ │ │ @@ -137530,44 +137532,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ subs r4, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #156 @ 0x9c │ │ │ │ + subs r6, #76 @ 0x4c │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #176] @ (2be3e8 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #6 │ │ │ │ + subs r6, #182 @ 0xb6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #880 @ (adr r7, 2be6b0 ) │ │ │ │ + add r0, sp, #560 @ 0x230 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r5, #114 @ 0x72 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 72907c │ │ │ │ + bl 72912c │ │ │ │ mov r0, r4 │ │ │ │ bl 2bdd00 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2be35a │ │ │ │ ldr r5, [pc, #36] @ (2be38c ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 7287b0 │ │ │ │ + bl 728860 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 728370 │ │ │ │ + bl 728420 │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -137610,15 +137612,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -137633,21 +137635,21 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ ldmia r1, {r1, r3, r5} │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldmia r0!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #244 @ 0xf4 │ │ │ │ + subs r4, #164 @ 0xa4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, pc, #944 @ (adr r6, 2be7dc ) │ │ │ │ + add r7, pc, #624 @ (adr r7, 2be69c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r3, #194 @ 0xc2 │ │ │ │ + subs r4, #114 @ 0x72 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #230 @ 0xe6 │ │ │ │ + movs r2, #150 @ 0x96 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002be434 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -137690,15 +137692,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (2be508 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -137717,36 +137719,36 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (2be514 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2be462 │ │ │ │ nop │ │ │ │ ldmia r0!, {r2, r3, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r4} │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #80 @ 0x50 │ │ │ │ + subs r4, #0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r7!, {r5, r6, r7} │ │ │ │ lsls r3, r0, #2 │ │ │ │ - subs r3, #50 @ 0x32 │ │ │ │ + subs r3, #226 @ 0xe2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #86 @ 0x56 │ │ │ │ + subs r5, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002be518 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -137771,39 +137773,39 @@ │ │ │ │ cbz r2, 2be562 │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 728838 │ │ │ │ + bl 7288e8 │ │ │ │ b.n 2be568 │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ ldr r3, [pc, #36] @ (2be590 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (2be594 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 728568 │ │ │ │ + b.w 728618 │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r7!, {r3, r6} │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #146 @ 0x92 │ │ │ │ + subs r3, #66 @ 0x42 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r7!, {r1, r3} │ │ │ │ lsls r3, r0, #2 │ │ │ │ - subs r2, #96 @ 0x60 │ │ │ │ + subs r3, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002be598 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -137824,19 +137826,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 2be604 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 2be5e4 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 74155c │ │ │ │ + bl 74160c │ │ │ │ cbnz r0, 2be638 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 741740 │ │ │ │ + bl 7417f0 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -137844,53 +137846,53 @@ │ │ │ │ cbz r3, 2be626 │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 2be626 │ │ │ │ ldr r1, [pc, #92] @ (2be66c ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2afcb8 │ │ │ │ ldr r1, [pc, #72] @ (2be670 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 728568 │ │ │ │ + b.w 728618 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2be658 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2be5e4 │ │ │ │ ldr r2, [pc, #48] @ (2be674 ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5f3548 │ │ │ │ + bl 5f35f8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2be5e4 │ │ │ │ blx 2613d0 │ │ │ │ b.n 2be63c │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r4, r5} │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #188 @ 0xbc │ │ │ │ + movs r3, #108 @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #108 @ 0x6c │ │ │ │ + movs r3, #28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #84 @ 0x54 │ │ │ │ + movs r3, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r6, #216 @ 0xd8 │ │ │ │ ... │ │ │ │ │ │ │ │ 002be678 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -137941,34 +137943,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2be6c2 │ │ │ │ ldr r1, [pc, #48] @ (2be724 ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2be598 │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r4, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r5!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #44 @ 0x2c │ │ │ │ + subs r1, #220 @ 0xdc │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r3, r0, #2 │ │ │ │ - subs r1, #28 │ │ │ │ + subs r1, #204 @ 0xcc │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #218 @ 0xda │ │ │ │ + subs r1, #138 @ 0x8a │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002be728 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -137984,45 +137986,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 260d68 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 728700 │ │ │ │ + bl 7287b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 728334 │ │ │ │ + bl 7283e4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (2be7a4 ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2be7a8 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 728da8 │ │ │ │ + bl 728e58 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r0, #2 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - subs r2, #2 │ │ │ │ + subs r2, #178 @ 0xb2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -138119,15 +138121,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2af3f0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ mov r0, r5 │ │ │ │ bl 2afcb8 │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ ldr r2, [pc, #128] @ (2be958 ) │ │ │ │ ldr r3, [pc, #108] @ (2be944 ) │ │ │ │ add r2, pc │ │ │ │ @@ -138172,19 +138174,19 @@ │ │ │ │ b.n 2be840 │ │ │ │ stmia r5!, {r2, r3, r4} │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r4} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r4, #244 @ 0xf4 │ │ │ │ + adds r5, #164 @ 0xa4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #14 │ │ │ │ + movs r0, #190 @ 0xbe │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r4!, {r2, r3} │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -138226,25 +138228,25 @@ │ │ │ │ bl 2afbac │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2be9b8 │ │ │ │ ldr r1, [pc, #32] @ (2be9e8 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2afcb8 │ │ │ │ stmia r3!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r6, #3 │ │ │ │ + subs r6, r4, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, r6, #2 │ │ │ │ + subs r4, r4, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2bea50 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -138591,15 +138593,15 @@ │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r3, r4, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r3, r4, r5} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r1, #30 │ │ │ │ + adds r1, #206 @ 0xce │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r0!, {r1, r4, r5, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r0!, {r2, r4} │ │ │ │ lsls r3, r6, #1 │ │ │ │ it le │ │ │ │ lslle r3, r6, #1 │ │ │ │ @@ -138705,15 +138707,15 @@ │ │ │ │ wfe │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ itt eq │ │ │ │ lsleq r3, r6, #1 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - ldrh r2, [r4, #4] │ │ │ │ + ldrh r2, [r2, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ bkpt 0x00aa │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -138782,15 +138784,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2beefc │ │ │ │ ldr r0, [pc, #48] @ (2bef54 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2beefc │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ bkpt 0x0048 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bkpt 0x003e │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -138800,15 +138802,15 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #106 @ 0x6a │ │ │ │ + adds r3, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (2bf054 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -138883,15 +138885,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2bef88 │ │ │ │ ldr r0, [pc, #76] @ (2bf068 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bef88 │ │ │ │ ldr r3, [pc, #64] @ (2bf06c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2beff4 │ │ │ │ ldr r3, [pc, #48] @ (2bf064 ) │ │ │ │ @@ -138902,34 +138904,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (2bf070 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (2bf074 ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2beff4 │ │ │ │ nop │ │ │ │ pop {r1, r3, r5, r6, pc} │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #176 @ 0xb0 │ │ │ │ + adds r2, #96 @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #206 @ 0xce │ │ │ │ + adds r2, #126 @ 0x7e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #20 │ │ │ │ + movs r6, #196 @ 0xc4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (2bf140 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -138984,15 +138986,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2bf15c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf0c6 │ │ │ │ ldr r3, [pc, #60] @ (2bf14c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf0c6 │ │ │ │ ldr r3, [pc, #52] @ (2bf150 ) │ │ │ │ @@ -139006,36 +139008,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (2bf168 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf0c6 │ │ │ │ pop {r1, r2, r4, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r6, r7} │ │ │ │ + stmia r6!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r1, #44 @ 0x2c │ │ │ │ + adds r1, #220 @ 0xdc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r5, #86 @ 0x56 │ │ │ │ + movs r6, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r4, r7} │ │ │ │ + stmia r6!, {r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r1, #18 │ │ │ │ + adds r1, #194 @ 0xc2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r5, #36 @ 0x24 │ │ │ │ + movs r5, #212 @ 0xd4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -139069,15 +139071,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bf21c │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 2bf1f0 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 5ffd88 │ │ │ │ + bl 5ffe38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bf2a4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bf282 │ │ │ │ @@ -139108,15 +139110,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2bf250 │ │ │ │ ldr r0, [pc, #344] @ (2bf388 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bf300 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 2bf1da │ │ │ │ @@ -139135,15 +139137,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2bf1f0 │ │ │ │ ldr r0, [pc, #280] @ (2bf390 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf1f0 │ │ │ │ ldr r3, [pc, #264] @ (2bf38c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf1ee │ │ │ │ ldr r3, [pc, #244] @ (2bf384 ) │ │ │ │ @@ -139151,24 +139153,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bf1ee │ │ │ │ ldr r0, [pc, #252] @ (2bf394 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf1ee │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 72df4c │ │ │ │ + bl 72dffc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bf340 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bf1f0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 261e40 │ │ │ │ ldr r3, [pc, #168] @ (2bf378 ) │ │ │ │ @@ -139190,15 +139192,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2bf39c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (2bf3a0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf2ba │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bf260 │ │ │ │ b.n 2bf1f0 │ │ │ │ ldr r3, [pc, #108] @ (2bf378 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -139220,15 +139222,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2bf3a8 ) │ │ │ │ ldr r0, [pc, #124] @ (2bf3ac ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf2ba │ │ │ │ ldr r3, [pc, #84] @ (2bf398 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf2b4 │ │ │ │ ldr r3, [pc, #56] @ (2bf384 ) │ │ │ │ @@ -139239,15 +139241,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (2bf3b0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2bf3b4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf2b4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ cbnz r2, 2bf3c6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r6, 2bf3ca │ │ │ │ @@ -139256,37 +139258,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ revsh r0, r6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r4, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #92 @ 0x5c │ │ │ │ + adds r1, #12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r0, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #90 @ 0x5a │ │ │ │ + adds r1, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, #56 @ 0x38 │ │ │ │ + adds r0, #232 @ 0xe8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #104 @ 0x68 │ │ │ │ + adds r0, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #100 @ 0x64 │ │ │ │ + movs r4, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r7, #68 @ 0x44 │ │ │ │ + cmp r7, #244 @ 0xf4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #38 @ 0x26 │ │ │ │ + movs r3, #214 @ 0xd6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r7, #184 @ 0xb8 │ │ │ │ + adds r0, #104 @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #252 @ 0xfc │ │ │ │ + movs r3, #172 @ 0xac │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -139409,15 +139411,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #384] @ (2bf670 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf420 │ │ │ │ ldr r3, [pc, #368] @ (2bf674 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf47c │ │ │ │ ldr r3, [pc, #352] @ (2bf66c ) │ │ │ │ @@ -139425,15 +139427,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bf47c │ │ │ │ ldr r0, [pc, #352] @ (2bf678 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf47c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2bf554 │ │ │ │ ldr r3, [pc, #336] @ (2bf67c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2bf554 │ │ │ │ @@ -139447,15 +139449,15 @@ │ │ │ │ ldr r3, [pc, #320] @ (2bf684 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #312] @ (2bf688 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afbac │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afbac │ │ │ │ ldr r1, [pc, #292] @ (2bf68c ) │ │ │ │ @@ -139500,15 +139502,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (2bf698 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf596 │ │ │ │ ldr r3, [pc, #120] @ (2bf65c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bf61c │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 2bf596 │ │ │ │ @@ -139525,15 +139527,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (2bf69c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (2bf6a0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf596 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2bf67c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf5ea │ │ │ │ @@ -139548,15 +139550,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2bf6a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (2bf6ac ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf596 │ │ │ │ nop │ │ │ │ cbnz r4, 2bf656 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cbnz r0, 2bf65a │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ @@ -139567,45 +139569,45 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #112 @ 0x70 │ │ │ │ + cmp r7, #32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #0 │ │ │ │ + movs r2, #176 @ 0xb0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #190 @ 0xbe │ │ │ │ + cmp r7, #110 @ 0x6e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #14 │ │ │ │ + movs r1, #190 @ 0xbe │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r6, #178 @ 0xb2 │ │ │ │ + cmp r7, #98 @ 0x62 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #32 │ │ │ │ + cmp r6, #208 @ 0xd0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #132 @ 0x84 │ │ │ │ + movs r1, #52 @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r5, #206 @ 0xce │ │ │ │ + cmp r6, #126 @ 0x7e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #76 @ 0x4c │ │ │ │ + movs r0, #252 @ 0xfc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r5, #10 │ │ │ │ + cmp r5, #186 @ 0xba │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #232 @ 0xe8 │ │ │ │ + cmp r5, #152 @ 0x98 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #26 │ │ │ │ + movs r0, #202 @ 0xca │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2bf74c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -139661,30 +139663,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2bf768 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf70e │ │ │ │ @ instruction: 0xb61e │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - itt hi │ │ │ │ - lslhi r1, r2, #1 │ │ │ │ - cmphi r4, #246 @ 0xf6 │ │ │ │ + stmia r0!, {r2, r4, r5} │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + cmp r5, #166 @ 0xa6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, r3, #4 │ │ │ │ + subs r0, r1, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -139809,15 +139811,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (2bfa48 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf7d0 │ │ │ │ ldr r3, [pc, #388] @ (2bfa4c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf82c │ │ │ │ ldr r3, [pc, #368] @ (2bfa44 ) │ │ │ │ @@ -139825,15 +139827,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bf82c │ │ │ │ ldr r0, [pc, #368] @ (2bfa50 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf82c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2bf920 │ │ │ │ ldr r3, [pc, #352] @ (2bfa54 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2bf920 │ │ │ │ @@ -139847,15 +139849,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (2bfa5c ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (2bfa60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afbac │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2afbac │ │ │ │ ldr r1, [pc, #304] @ (2bfa64 ) │ │ │ │ @@ -139900,15 +139902,15 @@ │ │ │ │ ldr r0, [pc, #208] @ (2bfa70 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf962 │ │ │ │ ldr r3, [pc, #128] @ (2bfa34 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2bf9f2 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 2bf962 │ │ │ │ @@ -139925,15 +139927,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (2bfa74 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (2bfa78 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf962 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (2bfa54 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf9bc │ │ │ │ @@ -139948,15 +139950,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2bfa80 ) │ │ │ │ ldr r0, [pc, #108] @ (2bfa84 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bf962 │ │ │ │ push {r1, r2, r4, r6, lr} │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r1, r4, r6, lr} │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -139966,45 +139968,45 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #880] @ (2bfdb4 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #152 @ 0x98 │ │ │ │ + cmp r4, #72 @ 0x48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r7, #0 │ │ │ │ + subs r0, r5, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r5, r7, pc} │ │ │ │ + bkpt 0x005e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r2, #242 @ 0xf2 │ │ │ │ + cmp r3, #162 @ 0xa2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, r0, #5 │ │ │ │ + adds r2, r6, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r2, #230 @ 0xe6 │ │ │ │ + cmp r3, #150 @ 0x96 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r1, r2, r3, r4, pc} │ │ │ │ + pop {r1, r2, r3, r6, r7, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r2, #80 @ 0x50 │ │ │ │ + cmp r3, #0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r6, #2 │ │ │ │ + adds r4, r4, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r2, #228 @ 0xe4 │ │ │ │ + cmp r3, #148 @ 0x94 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r6, r6, #1 │ │ │ │ + adds r6, r4, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r1, #46 @ 0x2e │ │ │ │ + cmp r1, #222 @ 0xde │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r1, #14 │ │ │ │ + cmp r1, #190 @ 0xbe │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r7, #0 │ │ │ │ + adds r4, r5, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2bfb24 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -140060,30 +140062,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2bfb40 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2bfae6 │ │ │ │ sxtb r6, r0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2bfba6 │ │ │ │ + pop {r2, r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r1, #202 @ 0xca │ │ │ │ + cmp r2, #122 @ 0x7a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, r0, r5 │ │ │ │ + subs r0, r6, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bfb44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -140111,31 +140113,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (2bfbb8 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #856] @ 0x358 │ │ │ │ + ldr r0, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r1, #136 @ 0x88 │ │ │ │ + cmp r2, #56 @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r2, #60] @ 0x3c │ │ │ │ + str r0, [sp, #264] @ 0x108 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r1, #104 @ 0x68 │ │ │ │ + cmp r2, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bfbbc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -140198,15 +140200,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 5f3548 │ │ │ │ + bl 5f35f8 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -140223,15 +140225,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bfd5c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 741648 │ │ │ │ + bl 7416f8 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 2bfcd8 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2bfd26 │ │ │ │ movs r2, #0 │ │ │ │ @@ -140273,15 +140275,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2bfcd8 │ │ │ │ ldr r0, [pc, #92] @ (2bfda8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 2bfcd8 │ │ │ │ ldr r3, [pc, #60] @ (2bfd9c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bfcb8 │ │ │ │ @@ -140295,33 +140297,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2bfcb8 │ │ │ │ ldr r0, [pc, #44] @ (2bfdb0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 2bfcb8 │ │ │ │ nop │ │ │ │ sub sp, #232 @ 0xe8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #7 │ │ │ │ + lsrs r4, r1, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #5 │ │ │ │ + lsrs r2, r0, #8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002bfdb4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -140376,19 +140378,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 262580 │ │ │ │ cbnz r0, 2bfe6a │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 741540 │ │ │ │ + bl 7415f0 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 74160c │ │ │ │ + bl 7416bc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 2bfe04 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 2af2bc │ │ │ │ b.n 2bfe04 │ │ │ │ @@ -140422,43 +140424,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 2c0368 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5eef9c │ │ │ │ + bl 5ef04c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c005a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 2bfef0 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 2c036c │ │ │ │ add r0, pc │ │ │ │ blx 260ddc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb7b8 │ │ │ │ + bl 6fb868 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 5eefac │ │ │ │ + bl 5ef05c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c00ee │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c0050 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 2c0370 │ │ │ │ add r0, pc │ │ │ │ blx 260ddc │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6fb7b8 │ │ │ │ + bl 6fb868 │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 2c0374 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -140483,30 +140485,30 @@ │ │ │ │ bne.n 2bff76 │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 2c016c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5eef9c │ │ │ │ + bl 5ef04c │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 2bff8a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 5eef9c │ │ │ │ + bl 5ef04c │ │ │ │ cbz r0, 2bffae │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 2c0122 │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 2c0112 │ │ │ │ @@ -140563,29 +140565,29 @@ │ │ │ │ bl 2afcb8 │ │ │ │ ldr r1, [pc, #832] @ (2c0384 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2af364 │ │ │ │ b.n 2c0082 │ │ │ │ - bl 6fb7b8 │ │ │ │ + bl 6fb868 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 2bff22 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 72df4c │ │ │ │ + bl 72dffc │ │ │ │ ldr r3, [pc, #788] @ (2c0380 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c01da │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ mov r0, r6 │ │ │ │ bl 2af2d4 │ │ │ │ ldr r2, [pc, #772] @ (2c0388 ) │ │ │ │ ldr r3, [pc, #732] @ (2c0364 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -140623,15 +140625,15 @@ │ │ │ │ bne.w 2c0260 │ │ │ │ mov r0, fp │ │ │ │ blx 2631f4 │ │ │ │ b.n 2c00c4 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 72df4c │ │ │ │ + bl 72dffc │ │ │ │ ldr r3, [pc, #640] @ (2c0380 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c02d8 │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ @@ -140665,20 +140667,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (2c0394 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (2c0398 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c00e6 │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 5fead0 │ │ │ │ + bl 5feb80 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2c0290 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -140707,15 +140709,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (2c039c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (2c03a0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c00e6 │ │ │ │ ldr r3, [pc, #432] @ (2c038c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c0076 │ │ │ │ ldr r3, [pc, #420] @ (2c0390 ) │ │ │ │ @@ -140726,15 +140728,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (2c03a4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (2c03a8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c0076 │ │ │ │ ldr r3, [pc, #416] @ (2c03ac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2c0222 │ │ │ │ ldr r3, [pc, #376] @ (2c0390 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -140759,15 +140761,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (2c03b4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (2c03b8 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c00e6 │ │ │ │ ldr r3, [pc, #296] @ (2c038c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c00e6 │ │ │ │ ldr r3, [pc, #288] @ (2c0390 ) │ │ │ │ @@ -140778,19 +140780,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (2c03bc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (2c03c0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c00e6 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 72df4c │ │ │ │ + bl 72dffc │ │ │ │ ldr r3, [pc, #228] @ (2c0380 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c00e6 │ │ │ │ ldr r3, [pc, #224] @ (2c038c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -140805,15 +140807,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (2c03c4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (2c03c8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c00e6 │ │ │ │ ldr r3, [pc, #176] @ (2c038c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c010a │ │ │ │ ldr r3, [pc, #168] @ (2c0390 ) │ │ │ │ @@ -140824,15 +140826,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (2c03cc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (2c03d0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c010a │ │ │ │ ldr r3, [pc, #128] @ (2c038c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c00c4 │ │ │ │ ldr r3, [pc, #120] @ (2c0390 ) │ │ │ │ @@ -140843,21 +140845,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (2c03d4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (2c03d8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c00c4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (2c03dc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c0018 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -140866,70 +140868,70 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ add r6, sp, #256 @ 0x100 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #128 @ 0x80 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - movs r6, #74 @ 0x4a │ │ │ │ + movs r6, #250 @ 0xfa │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #28 │ │ │ │ + movs r6, #204 @ 0xcc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r1, #30] │ │ │ │ + ldrb r6, [r7, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb6d0 │ │ │ │ + @ instruction: 0xb780 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #194 @ 0xc2 │ │ │ │ + cmp r6, #114 @ 0x72 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bl 2ee386 │ │ │ │ add r4, sp, #376 @ 0x178 │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #126 @ 0x7e │ │ │ │ + movs r5, #46 @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r7, #19 │ │ │ │ + asrs r0, r5, #22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #208 @ 0xd0 │ │ │ │ + movs r4, #128 @ 0x80 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r1, #18 │ │ │ │ + asrs r2, r7, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #56 @ 0x38 │ │ │ │ + movs r3, #232 @ 0xe8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r3, #17 │ │ │ │ + asrs r2, r1, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ands r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r5, r6} │ │ │ │ + push {r2, r3, r4, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r0, #16 │ │ │ │ + asrs r6, r6, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #232 @ 0xe8 │ │ │ │ + movs r4, #152 @ 0x98 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #58 @ 0x3a │ │ │ │ + movs r3, #234 @ 0xea │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r2, #15 │ │ │ │ + asrs r4, r0, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #182 @ 0xb6 │ │ │ │ + movs r3, #102 @ 0x66 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r1, #14 │ │ │ │ + asrs r4, r7, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #82 @ 0x52 │ │ │ │ + movs r3, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r3, #13 │ │ │ │ + asrs r4, r1, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #58 @ 0x3a │ │ │ │ + movs r2, #234 @ 0xea │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r5, #12 │ │ │ │ + asrs r4, r3, #15 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r2, #190 @ 0xbe │ │ │ │ + movs r3, #110 @ 0x6e │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -140988,15 +140990,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 2c04ca │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 723ac0 │ │ │ │ + bl 723b70 │ │ │ │ cbnz r0, 2c04de │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 2c04ee │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -141023,15 +141025,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 723ac0 │ │ │ │ + bl 723b70 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 2c04e2 │ │ │ │ movs r0, #3 │ │ │ │ b.n 2c04a4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -141113,15 +141115,15 @@ │ │ │ │ nop │ │ │ │ add r7, pc, #800 @ (adr r7, 2c08c0 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #544 @ (adr r7, 2c07c8 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r0, [r7, #44] @ 0x2c │ │ │ │ + strh r0, [r5, #50] @ 0x32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2c05c2 │ │ │ │ @@ -141503,15 +141505,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 2c09b8 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2c0972 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 723c74 │ │ │ │ + bl 723d24 │ │ │ │ cbz r0, 2c09b2 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 262dc8 │ │ │ │ b.n 2c0934 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -141529,15 +141531,15 @@ │ │ │ │ b.n 2c08fa │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 2c08fa │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 723ac0 │ │ │ │ + bl 723b70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c0972 │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 2c08fa │ │ │ │ bl 2c0504 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -141571,25 +141573,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #448 @ (adr r3, 2c0bc4 ) │ │ │ │ lsls r3, r0, #2 │ │ │ │ add r3, pc, #408 @ (adr r3, 2c0ba0 ) │ │ │ │ lsls r3, r0, #2 │ │ │ │ add r3, pc, #688 @ (adr r3, 2c0cbc ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r0, [r5, #10] │ │ │ │ + strh r0, [r3, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r4, #2 │ │ │ │ + adds r6, r2, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r6, r1, #2 │ │ │ │ + adds r6, r7, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r1, #10] │ │ │ │ + strh r2, [r7, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r4, #2 │ │ │ │ + adds r4, r2, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r6, #1 │ │ │ │ + adds r0, r4, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c0a24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -141639,19 +141641,19 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ add r2, pc, #328 @ (adr r2, 2c0bf8 ) │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strh r0, [r3, #4] │ │ │ │ + strh r0, [r1, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r0, #0 │ │ │ │ + adds r6, r6, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, r7, r6 │ │ │ │ + adds r6, r5, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c0abc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -142002,15 +142004,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c0e1c │ │ │ │ ldr r0, [pc, #100] @ (2c0ea4 ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c0e1c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -142032,23 +142034,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #120 @ (adr r0, 2c0f04 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - adds r2, r7, r7 │ │ │ │ + subs r2, r5, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, r1 │ │ │ │ + adds r6, r4, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c0ea8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -142075,50 +142077,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c0ec4 │ │ │ │ ldr r0, [pc, #24] @ (2c0f08 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c0ec4 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #384] @ (2c1084 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #31 │ │ │ │ + adds r4, r4, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (2c0f3c ) │ │ │ │ add r0, pc │ │ │ │ bl 2c0ea8 │ │ │ │ ldr r0, [pc, #28] @ (2c0f40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #0 │ │ │ │ bl 2c4570 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 2c4664 │ │ │ │ nop │ │ │ │ - ldrh r4, [r3, #40] @ 0x28 │ │ │ │ + ldrh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r3, #31 │ │ │ │ + adds r4, r1, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c0f4c ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c0ea8 │ │ │ │ - asrs r2, r3, #31 │ │ │ │ + adds r2, r1, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2c4758 │ │ │ │ @@ -142147,19 +142149,19 @@ │ │ │ │ bl 4a78d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c0f7e │ │ │ │ ldr r0, [pc, #16] @ (2c0fb8 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0ea8 │ │ │ │ - add r7, pc, #192 @ (adr r7, 2c1074 ) │ │ │ │ + add r7, pc, #896 @ (adr r7, 2c1334 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r3, #30 │ │ │ │ + adds r4, r1, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r1, #30 │ │ │ │ + adds r2, r7, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -142213,19 +142215,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c1058 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c0ea8 │ │ │ │ ldr r4, [sp, #584] @ 0x248 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrh r4, [r2, #32] │ │ │ │ + ldrh r4, [r0, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r7, #27 │ │ │ │ + asrs r6, r5, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r6, #27 │ │ │ │ + asrs r4, r4, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -142276,17 +142278,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c0ea8 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r4, r3, #25 │ │ │ │ + asrs r4, r1, #28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r2, #25 │ │ │ │ + asrs r2, r0, #28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (2c1190 ) │ │ │ │ ldr r1, [pc, #132] @ (2c1194 ) │ │ │ │ @@ -142337,23 +142339,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 262604 │ │ │ │ b.n 2c115a │ │ │ │ nop │ │ │ │ ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r4, r4, #24 │ │ │ │ + asrs r4, r2, #27 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r2, #24 │ │ │ │ + asrs r6, r0, #27 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r0, r2, #23 │ │ │ │ + asrs r0, r0, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r0, #23 │ │ │ │ + asrs r2, r6, #25 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #604] @ (2c1418 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -142586,53 +142588,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 262604 │ │ │ │ b.n 2c1292 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r2, r1, #22 │ │ │ │ + asrs r2, r7, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r4, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r0, r2, #21 │ │ │ │ + asrs r0, r0, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r2, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r4, r2, #20 │ │ │ │ + asrs r4, r0, #23 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r0, #20 │ │ │ │ + asrs r0, r6, #22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r1, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldr r1, [sp, #848] @ 0x350 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r6, r2, #19 │ │ │ │ + asrs r6, r0, #22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r2, r0, #15 │ │ │ │ + asrs r2, r6, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r3, #15 │ │ │ │ + asrs r2, r1, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r3, #14 │ │ │ │ + asrs r0, r1, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r7, #14 │ │ │ │ + asrs r2, r5, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r4, #13 │ │ │ │ + asrs r4, r2, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r5, #13 │ │ │ │ + asrs r6, r3, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (2c14a4 ) │ │ │ │ add r4, pc │ │ │ │ @@ -142648,17 +142650,17 @@ │ │ │ │ blx 261c40 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2c0ea8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r4, r7, #12 │ │ │ │ + asrs r4, r5, #15 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r0, #13 │ │ │ │ + asrs r2, r6, #15 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (2c14e0 ) │ │ │ │ ldr r1, [pc, #32] @ (2c14e4 ) │ │ │ │ @@ -142671,15 +142673,15 @@ │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2c0ea8 │ │ │ │ nop │ │ │ │ str r7, [sp, #792] @ 0x318 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - eor.w r0, r0, #78 @ 0x4e │ │ │ │ + @ instruction: 0xf130004e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (2c1550 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #88] @ (2c1554 ) │ │ │ │ @@ -142715,23 +142717,23 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ blx 2617f4 │ │ │ │ b.n 2c1514 │ │ │ │ str r7, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r2, r6, #11 │ │ │ │ + asrs r2, r4, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r7, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r2, r2, #11 │ │ │ │ + asrs r2, r0, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r7, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r6, r0, #11 │ │ │ │ + asrs r6, r6, #13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2c157a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -142789,15 +142791,15 @@ │ │ │ │ b.w 2c0ea8 │ │ │ │ ldrh r0, [r2, r2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r0, r6, #2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r6, [sp, #824] @ 0x338 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - add r0, pc, #824 @ (adr r0, 2c193c ) │ │ │ │ + add r1, pc, #504 @ (adr r1, 2c17fc ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2c1616 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -142857,15 +142859,15 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r6, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r4, r2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r6, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - add r0, pc, #192 @ (adr r0, 2c1764 ) │ │ │ │ + add r0, pc, #896 @ (adr r0, 2c1a24 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -142893,19 +142895,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c1704 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0ea8 │ │ │ │ nop │ │ │ │ str r5, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - asrs r0, r3, #1 │ │ │ │ + asrs r0, r1, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r2, #42] @ 0x2a │ │ │ │ + strh r4, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #816] @ 0x330 │ │ │ │ + add r0, pc, #496 @ (adr r0, 2c18f8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -142933,19 +142935,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c1768 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0ea8 │ │ │ │ nop │ │ │ │ str r5, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsrs r4, r6, #31 │ │ │ │ + asrs r4, r4, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r6, #38] @ 0x26 │ │ │ │ + strh r0, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #416] @ 0x1a0 │ │ │ │ + add r0, pc, #96 @ (adr r0, 2c17cc ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2c1796 │ │ │ │ ldr r3, [pc, #48] @ (2c17a4 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ @@ -142964,17 +142966,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strh r0, [r6, #36] @ 0x24 │ │ │ │ + strh r0, [r4, #42] @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r4, #30 │ │ │ │ + asrs r0, r2, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2c17d0 │ │ │ │ @@ -142995,15 +142997,15 @@ │ │ │ │ bne.n 2c17c2 │ │ │ │ ldr r0, [pc, #12] @ (2c17f4 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0ea8 │ │ │ │ ldr r2, [r1, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r6, [sp, #840] @ 0x348 │ │ │ │ + ldr r7, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002c17f8 : │ │ │ │ ldr r3, [pc, #12] @ (2c1808 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ @@ -143338,23 +143340,23 @@ │ │ │ │ lsls r3, r0, #2 │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r0, #2 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r0, #2 │ │ │ │ str r1, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strh r2, [r1, #12] │ │ │ │ + strh r2, [r7, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r4, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r0, #2 │ │ │ │ str r1, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsrs r4, r5, #16 │ │ │ │ + lsrs r4, r3, #19 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #496] @ (2c1d50 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -143553,39 +143555,39 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2c0ea8 │ │ │ │ nop │ │ │ │ str r1, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsrs r6, r5, #17 │ │ │ │ + lsrs r6, r3, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsls r4, r1, #30 │ │ │ │ + lsrs r4, r7, #32 │ │ │ │ lsls r1, r2, #1 │ │ │ │ str r0, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldr r2, [sp, #400] @ 0x190 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r2, r1, #11 │ │ │ │ + lsrs r2, r7, #13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r1, #21] │ │ │ │ + strb r4, [r7, #23] │ │ │ │ lsls r4, r1, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #14 │ │ │ │ + lsrs r0, r6, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r5, #14 │ │ │ │ + lsrs r0, r3, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r7, #14 │ │ │ │ + lsrs r2, r5, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r7, #13 │ │ │ │ + lsrs r6, r5, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r5, #13 │ │ │ │ + lsrs r6, r3, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (2c1e60 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -143720,27 +143722,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2c1f00 ) │ │ │ │ ldr r0, [pc, #36] @ (2c1f04 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c0ea8 │ │ │ │ - lsrs r6, r0, #2 │ │ │ │ + lsrs r6, r6, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r0, #22] │ │ │ │ + ldrb r2, [r6, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r5, #1 │ │ │ │ + lsrs r6, r3, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrh r4, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrb r2, [r5, #21] │ │ │ │ + ldrb r2, [r3, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrb r0, [r3, #21] │ │ │ │ + ldrb r0, [r1, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2c1f38 │ │ │ │ @@ -143755,17 +143757,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0ea8 │ │ │ │ ldr r0, [pc, #12] @ (2c1f48 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0ea8 │ │ │ │ - ldrb r6, [r0, #20] │ │ │ │ + ldrb r6, [r6, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r6, #31 │ │ │ │ + lsrs r2, r4, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (2c2060 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -143791,19 +143793,19 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldrb.w r2, [r3, #72] @ 0x48 │ │ │ │ cbz r2, 2c1ff8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 2c1ff8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e58 │ │ │ │ - bl 5e2e68 │ │ │ │ + bl 5e2f08 │ │ │ │ + bl 5e2f18 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e5504 │ │ │ │ + bl 5e55b4 │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2c203a │ │ │ │ ldr r1, [pc, #172] @ (2c2068 ) │ │ │ │ add r1, pc │ │ │ │ @@ -143868,44 +143870,44 @@ │ │ │ │ ldr r3, [pc, #68] @ (2c2090 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c201a │ │ │ │ ldr r0, [pc, #60] @ (2c2094 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2c201a │ │ │ │ ldrh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrh r6, [r7, #38] @ 0x26 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + ldrh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r7, #3 │ │ │ │ + lsrs r0, r5, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r4, #29 │ │ │ │ + lsrs r2, r2, #32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r7, #32] │ │ │ │ + ldrh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r7, #2 │ │ │ │ + lsrs r6, r5, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r5, #34] @ 0x22 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - lsrs r6, r7, #1 │ │ │ │ + lsrs r6, r5, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r7, #1 │ │ │ │ + lsrs r0, r5, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #1 │ │ │ │ + lsrs r6, r5, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (2c2318 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -144052,15 +144054,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 723ac0 │ │ │ │ + bl 723b70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c22ee │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 2c4ab4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -144170,21 +144172,21 @@ │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrh r6, [r0, #22] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrh r0, [r1, #18] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrh r0, [r1, #18] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - lsls r2, r0, #18 │ │ │ │ + lsls r2, r6, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrh r4, [r1, #14] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrh r4, [r2, #16] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r3, [sp, #872] @ 0x368 │ │ │ │ + str r4, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002c234c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -144241,15 +144243,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r4, r3, #21 │ │ │ │ + lsls r4, r1, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c23ec : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -144348,17 +144350,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2c23ec │ │ │ │ nop │ │ │ │ - lsls r6, r7, #18 │ │ │ │ + lsls r6, r5, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r0, #19 │ │ │ │ + lsls r4, r6, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c24f0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -144404,15 +144406,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - lsls r0, r1, #19 │ │ │ │ + lsls r0, r7, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c2570 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -144447,17 +144449,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 260d80 │ │ │ │ strh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #84] @ 0x54 │ │ │ │ + str r0, [r5, #96] @ 0x60 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r4, #2 │ │ │ │ + lsls r0, r2, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c25d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -144630,19 +144632,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 260d80 │ │ │ │ strh r6, [r7, #42] @ 0x2a │ │ │ │ lsls r3, r0, #2 │ │ │ │ strh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - str r6, [r7, #56] @ 0x38 │ │ │ │ + str r6, [r5, #68] @ 0x44 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r4, #9 │ │ │ │ + lsls r0, r2, #12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cdp2 0, 14, cr0, cr2, cr9, {2} │ │ │ │ + vmla.i16 q0, q1, d1[1] │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ cbz r3, 2c27ec │ │ │ │ @@ -144673,15 +144675,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c0ea8 │ │ │ │ nop │ │ │ │ strh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - vhadd.u8 q8, q3, │ │ │ │ + vmla.i q8, q3, d9[0] │ │ │ │ │ │ │ │ 002c2804 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ bgt.n 2c284e │ │ │ │ @@ -144776,15 +144778,15 @@ │ │ │ │ bne.n 2c28c2 │ │ │ │ ldr r0, [pc, #12] @ (2c28fc ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0ea8 │ │ │ │ strh r4, [r7, #30] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strb r6, [r0, #13] │ │ │ │ + strb r6, [r6, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c290e │ │ │ │ ldr r0, [pc, #84] @ (2c295c ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c0ea8 │ │ │ │ @@ -144814,18 +144816,18 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2c2804 │ │ │ │ ldr r0, [pc, #20] @ (2c2964 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c0ea8 │ │ │ │ - cdp2 0, 2, cr0, cr8, cr9, {2} │ │ │ │ + cdp2 0, 13, cr0, cr8, cr9, {2} │ │ │ │ strh r6, [r4, #26] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strb r0, [r5, #11] │ │ │ │ + strb r0, [r3, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002c2968 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -144913,17 +144915,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r3, #26] │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #22] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r0, [r1, #16] │ │ │ │ + str r0, [r7, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldc2 0, cr0, [r0], #-292 @ 0xfffffedc │ │ │ │ + stc2l 0, cr0, [r0], #292 @ 0x124 │ │ │ │ │ │ │ │ 002c2a58 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -144999,25 +145001,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (2c2b38 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72ea8c │ │ │ │ + b.w 72eb3c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ strh r6, [r6, #18] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, #16] │ │ │ │ lsls r3, r6, #1 │ │ │ │ strh r4, [r4, #14] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cdp2 0, 14, cr0, cr4, cr9, {2} │ │ │ │ + vmla.i16 q0, q2, d1[1] │ │ │ │ │ │ │ │ 002c2b3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -145073,16 +145075,16 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2617f0 │ │ │ │ nop │ │ │ │ strh r4, [r0, #8] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - cdp2 0, 8, cr0, cr4, cr9, {2} │ │ │ │ - asrs r2, r1, #17 │ │ │ │ + vhadd.u q0, q2, │ │ │ │ + asrs r2, r7, #19 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2c2c74 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -145134,15 +145136,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 2c2c48 │ │ │ │ nop │ │ │ │ strh r6, [r1, #4] │ │ │ │ lsls r3, r0, #2 │ │ │ │ strh r0, [r0, #4] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - cdp2 0, 2, cr0, cr12, cr9, {2} │ │ │ │ + cdp2 0, 13, cr0, cr12, cr9, {2} │ │ │ │ strh r6, [r7, #0] │ │ │ │ lsls r3, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #224] @ (2c2d74 ) │ │ │ │ @@ -145235,18 +145237,18 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 262bec │ │ │ │ b.n 2c2d40 │ │ │ │ nop │ │ │ │ ldrb r0, [r6, #31] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - @ instruction: 0xfa920049 │ │ │ │ + @ instruction: 0xfb420049 │ │ │ │ ldrb r4, [r3, #30] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldc2 0, cr0, [r4, #-292]! @ 0xfffffedc │ │ │ │ + stc2l 0, cr0, [r4, #292]! @ 0x124 │ │ │ │ ldrb r4, [r0, #29] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r0, [r7, #28] │ │ │ │ lsls r3, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -145277,16 +145279,16 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (2c2dec ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2c0ea8 │ │ │ │ ldrb r4, [r5, #27] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - addw r0, r8, #2128 @ 0x850 │ │ │ │ - str r2, [r4, #60] @ 0x3c │ │ │ │ + @ instruction: 0xf6b80050 │ │ │ │ + str r2, [r2, #72] @ 0x48 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (2c2e34 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -145338,15 +145340,15 @@ │ │ │ │ bl 2c2b70 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2c0ea8 │ │ │ │ ldrb r0, [r7, #24] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - @ instruction: 0xfbee0049 │ │ │ │ + ldc2 0, cr0, [lr], {73} @ 0x49 │ │ │ │ │ │ │ │ 002c2e8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #136] @ (2c2f24 ) │ │ │ │ @@ -145592,15 +145594,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c306a │ │ │ │ ldr.w r0, [pc, #1468] @ 2c36c8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c306a │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 260fe4 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -145719,15 +145721,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2c3026 │ │ │ │ ldr.w r0, [pc, #1156] @ 2c36e8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c3026 │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 2c3350 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 2c35c8 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 2c31a4 │ │ │ │ @@ -145784,15 +145786,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2c3022 │ │ │ │ ldr r0, [pc, #1016] @ (2c36fc ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2c3022 │ │ │ │ ldr r3, [pc, #1004] @ (2c3700 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c307a │ │ │ │ @@ -145800,15 +145802,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2c307a │ │ │ │ ldr r0, [pc, #984] @ (2c3704 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ b.n 2c307a │ │ │ │ ldr r3, [pc, #888] @ (2c36b4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -145881,15 +145883,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2c3194 │ │ │ │ ldr r0, [pc, #812] @ (2c3718 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c3194 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c3194 │ │ │ │ b.n 2c33d2 │ │ │ │ ldr r3, [pc, #792] @ (2c371c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -145900,15 +145902,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2c30de │ │ │ │ ldr r0, [pc, #772] @ (2c3720 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 2c30de │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -146015,15 +146017,15 @@ │ │ │ │ b.n 2c34bc │ │ │ │ ldr r4, [pc, #556] @ (2c3748 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 2c34bc │ │ │ │ ldr r0, [pc, #548] @ (2c374c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #0 │ │ │ │ bl 2c4570 │ │ │ │ movs r0, #0 │ │ │ │ bl 2c4664 │ │ │ │ b.n 2c3346 │ │ │ │ ldr r4, [pc, #532] @ (2c3750 ) │ │ │ │ add r4, pc │ │ │ │ @@ -146107,74 +146109,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (2c36c4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c3194 │ │ │ │ ldr r0, [pc, #400] @ (2c3794 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c3194 │ │ │ │ ldr r2, [pc, #396] @ (2c3798 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c3194 │ │ │ │ ldr r2, [pc, #172] @ (2c36c4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 2c3194 │ │ │ │ ldr r0, [pc, #376] @ (2c379c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c3194 │ │ │ │ ldr r3, [pc, #368] @ (2c37a0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3212 │ │ │ │ ldr r3, [pc, #136] @ (2c36c4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c3212 │ │ │ │ ldr r0, [pc, #348] @ (2c37a4 ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c3212 │ │ │ │ ldr r3, [pc, #340] @ (2c37a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3346 │ │ │ │ ldr r3, [pc, #100] @ (2c36c4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2c3346 │ │ │ │ ldr r0, [pc, #320] @ (2c37ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c3346 │ │ │ │ ldr r3, [pc, #312] @ (2c37b0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3442 │ │ │ │ ldr r3, [pc, #64] @ (2c36c4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c3442 │ │ │ │ ldr r0, [pc, #292] @ (2c37b4 ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c3442 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ blx 262fb8 │ │ │ │ nop │ │ │ │ ldrb r6, [r0, #20] │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrb r6, [r4, #18] │ │ │ │ @@ -146189,75 +146191,75 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrb r6, [r4, #15] │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r8, #73] @ 0x49 │ │ │ │ + @ instruction: 0xfa880049 │ │ │ │ ldrb r6, [r1, #13] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r0, [r3, #12] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r6, [r5, #11] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r6, [r3, #11] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r6, [r2, #10] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r0, [r4, #9] │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [r0, #73] @ 0x49 │ │ │ │ + vst1.8 {d0[2]}, [r0], r9 │ │ │ │ ldrb r0, [r0, #8] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r2, [r3, #7] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r6, [r5, #6] │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7a00049 │ │ │ │ + ldr.w r0, [r0, r9] │ │ │ │ ldr r2, [pc, #192] @ (2c37c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf75e0049 │ │ │ │ + strb.w r0, [lr, r9] │ │ │ │ ldrb r6, [r7, #4] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r4, [r6, #4] │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldrb r0, [r1, #4] │ │ │ │ lsls r3, r0, #2 │ │ │ │ adds r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [sl, r9] │ │ │ │ + str??.w r0, [sl, #73] @ 0x49 │ │ │ │ adds r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #2121 @ 0x849 │ │ │ │ + @ instruction: 0xf6f00049 │ │ │ │ ldrb r4, [r0, #1] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strh r6, [r1, #16] │ │ │ │ + strh r6, [r7, #20] │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r3, #104 @ 0x68 │ │ │ │ lsls r5, r4, #1 │ │ │ │ strb r0, [r1, #31] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strh r0, [r2, #14] │ │ │ │ + strh r0, [r0, #20] │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r3, #42 @ 0x2a │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #32 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #14 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r3, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - rsbs r0, sl, #73 @ 0x49 │ │ │ │ + @ instruction: 0xf28a0049 │ │ │ │ subs r2, #228 @ 0xe4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r2, #218 @ 0xda │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r2, #208 @ 0xd0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r2, #198 @ 0xc6 │ │ │ │ @@ -146274,37 +146276,37 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ b.n 2c38fc │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r2, #132 @ 0x84 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r2, #122 @ 0x7a │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r1, #104] @ 0x68 │ │ │ │ + str r0, [r7, #112] @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r2, #102 @ 0x66 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r2, #94 @ 0x5e │ │ │ │ lsls r5, r4, #1 │ │ │ │ strb r4, [r7, #26] │ │ │ │ lsls r3, r0, #2 │ │ │ │ adds r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5f20049 │ │ │ │ + subw r0, r2, #2121 @ 0x849 │ │ │ │ adds r0, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5920049 │ │ │ │ + movw r0, #10313 @ 0x2849 │ │ │ │ adds r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf62a0049 │ │ │ │ + @ instruction: 0xf6da0049 │ │ │ │ subs r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, ip, #13172736 @ 0xc90000 │ │ │ │ + subs.w r0, ip, #13172736 @ 0xc90000 │ │ │ │ lsrs r0, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6520049 │ │ │ │ + @ instruction: 0xf7020049 │ │ │ │ │ │ │ │ 002c37b8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ (2c3838 ) │ │ │ │ @@ -146352,18 +146354,18 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r7, #18] │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strh r2, [r1, r4] │ │ │ │ + strh r2, [r7, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp 0, 3, cr0, cr4, cr9, {2} │ │ │ │ - @ instruction: 0xf4d80049 │ │ │ │ + cdp 0, 14, cr0, cr4, cr9, {2} │ │ │ │ + @ instruction: 0xf5880049 │ │ │ │ │ │ │ │ 002c3848 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #96] @ (2c38b8 ) │ │ │ │ @@ -146516,15 +146518,15 @@ │ │ │ │ beq.n 2c39ec │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (2c3ab8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c398a │ │ │ │ ldr r0, [pc, #260] @ (2c3abc ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -146625,30 +146627,30 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, #14] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - @ instruction: 0xf4c40049 │ │ │ │ + sbcs.w r0, r4, #13172736 @ 0xc90000 │ │ │ │ strb r6, [r6, #12] │ │ │ │ lsls r5, r0, #2 │ │ │ │ strb r6, [r3, #12] │ │ │ │ lsls r3, r6, #1 │ │ │ │ strb r4, [r5, #11] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + strh r2, [r6, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ strb r4, [r6, #10] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - lsrs r2, r2, #26 │ │ │ │ + lsrs r2, r0, #29 │ │ │ │ lsls r7, r1, #1 │ │ │ │ strb r2, [r0, #10] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - @ instruction: 0xf3ec0049 │ │ │ │ + eors.w r0, ip, #13172736 @ 0xc90000 │ │ │ │ │ │ │ │ 002c3adc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -146752,15 +146754,15 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ strb r4, [r6, #7] │ │ │ │ lsls r5, r0, #2 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r4, #5] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - @ instruction: 0xf2e40049 │ │ │ │ + @ instruction: 0xf3940049 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #32 │ │ │ │ @@ -146807,15 +146809,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c3c5c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ adds r5, #210 @ 0xd2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -146823,15 +146825,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2c3cb4 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (2c3cb8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #48] @ (2c3cbc ) │ │ │ │ ldr r3, [pc, #52] @ (2c3cc0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -146841,19 +146843,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #328] @ (2c3dfc ) │ │ │ │ + str r2, [r0, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - it eq │ │ │ │ - lsleq r1, r1, #1 │ │ │ │ - strh r6, [r2, #54] @ 0x36 │ │ │ │ + it lt │ │ │ │ + lsllt r1, r1, #1 │ │ │ │ + strh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2c3cd6 │ │ │ │ movs r0, #0 │ │ │ │ @@ -146914,28 +146916,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2c3e08 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2c3de0 │ │ │ │ ldr r3, [pc, #136] @ (2c3e0c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (2c3e10 ) │ │ │ │ add.w r4, r6, #131072 @ 0x20000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [r4, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ str r1, [r4, #80] @ 0x50 │ │ │ │ blx 260dcc │ │ │ │ @@ -146963,30 +146965,30 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (2c3e14 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5e313c │ │ │ │ + b.w 5e31ec │ │ │ │ ldr r1, [pc, #36] @ (2c3e18 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (2c3e1c ) │ │ │ │ movw r2, #293 @ 0x125 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf1220049 │ │ │ │ - ldr r6, [pc, #264] @ (2c3f18 ) │ │ │ │ + rsbs r0, r2, #73 @ 0x49 │ │ │ │ + ldr r6, [pc, #968] @ (2c41d8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds.w r0, r6, #73 @ 0x49 │ │ │ │ + rsb r0, r6, #73 @ 0x49 │ │ │ │ vminnm.f16 , , │ │ │ │ - @ instruction: 0xf0c20049 │ │ │ │ - @ instruction: 0xf0d40049 │ │ │ │ + sbcs.w r0, r2, #73 @ 0x49 │ │ │ │ + @ instruction: 0xf1840049 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (2c3e68 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ @@ -147006,15 +147008,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r5, #76 @ 0x4c │ │ │ │ + adds r5, #252 @ 0xfc │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #744] @ (2c4168 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -147218,85 +147220,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c3f52 │ │ │ │ ldr r0, [pc, #300] @ (2c4190 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c3f52 │ │ │ │ ldr r3, [pc, #292] @ (2c4194 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3f94 │ │ │ │ ldr r3, [pc, #276] @ (2c418c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2c3f94 │ │ │ │ ldr r0, [pc, #276] @ (2c4198 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c3f94 │ │ │ │ ldr r3, [pc, #272] @ (2c419c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3fa2 │ │ │ │ ldr r3, [pc, #244] @ (2c418c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 2c3fa2 │ │ │ │ ldr r0, [pc, #256] @ (2c41a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c3fa2 │ │ │ │ ldr r3, [pc, #248] @ (2c41a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3fc0 │ │ │ │ ldr r3, [pc, #216] @ (2c418c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2c3fc0 │ │ │ │ ldr r0, [pc, #232] @ (2c41a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c3fc0 │ │ │ │ ldr r3, [pc, #228] @ (2c41ac ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3fb2 │ │ │ │ ldr r3, [pc, #184] @ (2c418c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2c3fb2 │ │ │ │ ldr r0, [pc, #208] @ (2c41b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c3fb2 │ │ │ │ ldr r3, [pc, #200] @ (2c41b4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3fd0 │ │ │ │ ldr r3, [pc, #148] @ (2c418c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c3fd0 │ │ │ │ ldr r0, [pc, #180] @ (2c41b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c3fd0 │ │ │ │ ldr r3, [pc, #176] @ (2c41bc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3ffc │ │ │ │ ldr r3, [pc, #116] @ (2c418c ) │ │ │ │ @@ -147309,15 +147311,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 2c3ffc │ │ │ │ ldr r3, [pc, #124] @ (2c41c4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -147326,57 +147328,57 @@ │ │ │ │ ldr r3, [pc, #56] @ (2c418c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c4038 │ │ │ │ ldr r0, [pc, #104] @ (2c41c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c4038 │ │ │ │ nop │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf12e0049 │ │ │ │ - strb r2, [r1, #27] │ │ │ │ + rsbs r0, lr, #73 @ 0x49 │ │ │ │ + strb r2, [r7, #29] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - vhadd.s q0, q3, │ │ │ │ - asrs r6, r1, #12 │ │ │ │ + vmla.i32 d16, d6, d9[0] │ │ │ │ + asrs r6, r7, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r4, r7] │ │ │ │ + strh r0, [r2, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r0, #73 @ 0x49 │ │ │ │ + @ instruction: 0xf0b00049 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s q8, q7, │ │ │ │ + bic.w r0, lr, #73 @ 0x49 │ │ │ │ asrs r0, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s8 q0, q4, │ │ │ │ + vext.8 q0, q4, , #0 │ │ │ │ subs r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 q8, q7, │ │ │ │ + ands.w r0, lr, #73 @ 0x49 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 10, cr0, cr0, cr9, {2} │ │ │ │ + vhadd.s16 q8, q0, │ │ │ │ asrs r0, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 13, cr0, cr2, cr9, {2} │ │ │ │ + vmla.i d0, d2, d1[2] │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [ip, #292] @ 0x124 │ │ │ │ + cdp 0, 7, cr0, cr12, cr9, {2} │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [lr, #292]! @ 0x124 │ │ │ │ + cdp 0, 10, cr0, cr14, cr9, {2} │ │ │ │ │ │ │ │ 002c41cc : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c41d4 : │ │ │ │ @@ -147384,15 +147386,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c41d8 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (2c41e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 698690 │ │ │ │ + b.w 698740 │ │ │ │ ldr r2, [r3, #64] @ 0x40 │ │ │ │ lsls r5, r0, #2 │ │ │ │ │ │ │ │ 002c41e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -147476,24 +147478,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (2c44f8 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6a0ab8 │ │ │ │ + bl 6a0b68 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 48ad80 │ │ │ │ - bl 5e4f5c │ │ │ │ + bl 5e500c │ │ │ │ ldr r1, [pc, #556] @ (2c44fc ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5e313c │ │ │ │ + bl 5e31ec │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ cbz r0, 2c42ec │ │ │ │ ldr r1, [r3, #80] @ 0x50 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (2c4500 ) │ │ │ │ add r3, pc │ │ │ │ @@ -147506,29 +147508,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (2c4504 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 698bc0 │ │ │ │ + bl 698c70 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (2c4508 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (2c450c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (2c4510 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ ldr r3, [pc, #484] @ (2c4514 ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 2c38dc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -147540,15 +147542,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #460] @ (2c4520 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2c440e │ │ │ │ ldr r2, [pc, #444] @ (2c4524 ) │ │ │ │ ldr r3, [pc, #364] @ (2c44d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -147571,15 +147573,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #400] @ (2c4530 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2c4360 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c44c0 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 2623c4 │ │ │ │ @@ -147598,49 +147600,49 @@ │ │ │ │ beq.n 2c447e │ │ │ │ ldr r0, [pc, #348] @ (2c4538 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 6a0ec0 │ │ │ │ + bl 6a0f70 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c428e │ │ │ │ ldr r3, [pc, #324] @ (2c453c ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r4, [pc, #324] @ (2c4540 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #324] @ (2c4544 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r6, #0 │ │ │ │ b.n 2c433c │ │ │ │ ldr r3, [pc, #308] @ (2c4548 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r4, [pc, #304] @ (2c454c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #304] @ (2c4550 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r6, #0 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2c433c │ │ │ │ ldr r0, [pc, #288] @ (2c4554 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 698f5c │ │ │ │ + bl 69900c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ blx 26109c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -147684,15 +147686,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c427c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (2c4568 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 2c427c │ │ │ │ ldr r1, [pc, #168] @ (2c456c ) │ │ │ │ add r1, pc │ │ │ │ blx 26261c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c43ca │ │ │ │ @@ -147704,61 +147706,61 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r4, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #52] @ 0x34 │ │ │ │ + str r2, [r2, #64] @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbc3ffff │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s16 q0, q1, │ │ │ │ + vmla.i d16, d2, d1[2] │ │ │ │ @ instruction: 0xfa8bffff │ │ │ │ @ instruction: 0xf903ffff │ │ │ │ ldr r4, [r6, #44] @ 0x2c │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ ldr r6, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r0, [pc, #488] @ (2c4704 ) │ │ │ │ + ldr r1, [pc, #168] @ (2c45c4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldc 0, cr0, [r0, #292] @ 0x124 │ │ │ │ - sbc.w r0, r8, r9, lsl #1 │ │ │ │ + cdp 0, 4, cr0, cr0, cr9, {2} │ │ │ │ + ldc 0, cr0, [r8], {73} @ 0x49 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r0, [pc, #184] @ (2c45e4 ) │ │ │ │ + ldr r0, [pc, #888] @ (2c48a4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stc 0, cr0, [r0, #-292] @ 0xfffffedc │ │ │ │ - adds.w r0, ip, r9, lsl #1 │ │ │ │ - stc2 0, cr0, [sl, #-332]! @ 0xfffffeb4 │ │ │ │ - stcl 0, cr0, [lr, #292]! @ 0x124 │ │ │ │ - blxns r9 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - stc 0, cr0, [r2, #292]! @ 0x124 │ │ │ │ - @ instruction: 0xeaba0049 │ │ │ │ - @ instruction: 0x47ae │ │ │ │ + ldc 0, cr0, [r0, #292]! @ 0x124 │ │ │ │ + rsb r0, ip, r9, lsl #1 │ │ │ │ + ldc2l 0, cr0, [sl, #332] @ 0x14c │ │ │ │ + cdp 0, 9, cr0, cr14, cr9, {2} │ │ │ │ + ldr r0, [pc, #496] @ (2c4730 ) │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + cdp 0, 5, cr0, cr2, cr9, {2} │ │ │ │ + sbc.w r0, sl, r9, lsl #1 │ │ │ │ + ldr r0, [pc, #376] @ (2c46c4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stc 0, cr0, [r4, #-292] @ 0xfffffedc │ │ │ │ - eors.w r0, ip, r9, lsl #1 │ │ │ │ + ldc 0, cr0, [r4, #292]! @ 0x124 │ │ │ │ + adc.w r0, ip, r9, lsl #1 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - stc 0, cr0, [lr, #-292] @ 0xfffffedc │ │ │ │ + ldc 0, cr0, [lr, #292]! @ 0x124 │ │ │ │ strh.w pc, [r1, #4095] @ 0xfff │ │ │ │ subs r4, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r2], {73} @ 0x49 │ │ │ │ - ldc 0, cr0, [sl], #292 @ 0x124 │ │ │ │ + stcl 0, cr0, [r2, #-292] @ 0xfffffedc │ │ │ │ + stcl 0, cr0, [sl, #-292]! @ 0xfffffedc │ │ │ │ │ │ │ │ 002c4570 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -147801,15 +147803,15 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #100] @ 0x64 │ │ │ │ cbnz r3, 2c45ea │ │ │ │ ldr r0, [pc, #112] @ (2c4650 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 698f5c │ │ │ │ + bl 69900c │ │ │ │ b.n 2c45a4 │ │ │ │ ldr r1, [pc, #104] @ (2c4654 ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -147832,15 +147834,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c45d2 │ │ │ │ ldr r0, [pc, #56] @ (2c4660 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2c45d2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r6, [r2, #116] @ 0x74 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -147850,20 +147852,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #112] @ 0x70 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldc 0, cr0, [r6], {73} @ 0x49 │ │ │ │ + stcl 0, cr0, [r6], {73} @ 0x49 │ │ │ │ asrs r4, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, sl, r9, lsl #1 │ │ │ │ + mrrc 0, 4, r0, sl, cr9 │ │ │ │ │ │ │ │ 002c4664 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 44dee0 │ │ │ │ │ │ │ │ 002c466c : │ │ │ │ @@ -147927,39 +147929,39 @@ │ │ │ │ │ │ │ │ 002c4704 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ ldr.w ip, [pc, #48] @ 2c474c │ │ │ │ ldr r2, [pc, #48] @ (2c4750 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c4754 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add sl, r5 │ │ │ │ + cmp r2, fp │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r5, #4 │ │ │ │ + adds r5, #180 @ 0xb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r5, #50] @ 0x32 │ │ │ │ + strh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002c4758 : │ │ │ │ ldr r3, [pc, #24] @ (2c4774 ) │ │ │ │ ldr r2, [pc, #28] @ (2c4778 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -147998,15 +148000,15 @@ │ │ │ │ nop │ │ │ │ str r6, [r2, #84] @ 0x54 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #100] @ 0x64 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - subs r5, #56 @ 0x38 │ │ │ │ + subs r5, #232 @ 0xe8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002c47c0 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2c47dc │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (2c47e4 ) │ │ │ │ @@ -148020,17 +148022,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 2c0ea8 │ │ │ │ ldr r0, [pc, #12] @ (2c47ec ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c0ea8 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - strb r2, [r5, r1] │ │ │ │ + strb r2, [r3, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 82 @ 0x52 │ │ │ │ + b.n 2c47f4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c47f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -148072,15 +148074,15 @@ │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ blx 261d84 │ │ │ │ ldr r3, [pc, #128] @ (2c48dc ) │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 69fea8 │ │ │ │ + bl 69ff58 │ │ │ │ ldr r0, [pc, #116] @ (2c48e0 ) │ │ │ │ add r0, pc │ │ │ │ bl 2c0ea8 │ │ │ │ ldr r2, [pc, #112] @ (2c48e4 ) │ │ │ │ ldr r3, [pc, #96] @ (2c48d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -148124,32 +148126,32 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #88] @ 0x58 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - strh r6, [r1, r7] │ │ │ │ + strb r6, [r7, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r0, [r6, #68] @ 0x44 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - udf #150 @ 0x96 │ │ │ │ + svc 70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strd r0, r0, [ip, #-292]! @ 0x124 │ │ │ │ - orrs r0, r2 │ │ │ │ + ands.w r0, ip, r9, lsl #1 │ │ │ │ + mvns r0, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrd r0, r0, [r6, #-292] @ 0x124 │ │ │ │ - b.n 2c44f8 │ │ │ │ + and.w r0, r6, r9, lsl #1 │ │ │ │ + b.n 2c4658 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c48fc : │ │ │ │ ldr r0, [pc, #4] @ (2c4904 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c0ea8 │ │ │ │ - asrs r2, r3, #16 │ │ │ │ + asrs r2, r1, #19 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002c4908 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -148178,25 +148180,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (2c496c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c493a │ │ │ │ ldr r0, [pc, #24] @ (2c4970 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2c493a │ │ │ │ str r4, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r0], #292 @ 0x124 │ │ │ │ + @ instruction: 0xe9900049 │ │ │ │ │ │ │ │ 002c4974 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #268] @ (2c4a90 ) │ │ │ │ @@ -148266,15 +148268,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c49e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c4992 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 73df94 │ │ │ │ + bl 73e044 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c4992 │ │ │ │ ldr r2, [pc, #96] @ (2c4a98 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2c4a6c │ │ │ │ mov r0, r4 │ │ │ │ @@ -148292,15 +148294,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2c49fe │ │ │ │ ldr r0, [pc, #72] @ (2c4aa8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c49fe │ │ │ │ ldr r2, [pc, #60] @ (2c4aac ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c4a3c │ │ │ │ @@ -148308,15 +148310,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c4a3c │ │ │ │ ldr r0, [pc, #44] @ (2c4ab0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c4a3c │ │ │ │ nop │ │ │ │ str r4, [r3, #52] @ 0x34 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r4, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -148324,18 +148326,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8020049 │ │ │ │ + ldmia.w r2!, {r0, r3, r6} │ │ │ │ cmn r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8080049 │ │ │ │ + ldmia.w r8!, {r0, r3, r6} │ │ │ │ │ │ │ │ 002c4ab4 : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2c4ac0 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ movne.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -148612,21 +148614,21 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ str r2, [r4, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r5, #0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - b.n 2c4938 │ │ │ │ + b.n 2c4a98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c4918 │ │ │ │ + b.n 2c4a78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c48e4 │ │ │ │ + b.n 2c4a44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c4844 │ │ │ │ + b.n 2c49a4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -148721,25 +148723,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ ldr r1, [pc, #604] @ (2c50f4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ ldr r1, [pc, #596] @ (2c50f8 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2c506c │ │ │ │ ldr r1, [pc, #580] @ (2c50fc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 262a08 │ │ │ │ @@ -148809,30 +148811,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 2c4fd4 │ │ │ │ ldr r1, [pc, #428] @ (2c5118 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 730b0c │ │ │ │ + bl 730bbc │ │ │ │ ldr r1, [pc, #416] @ (2c511c ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 730b0c │ │ │ │ + bl 730bbc │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 263340 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #372] @ (2c5120 ) │ │ │ │ ldr r3, [pc, #308] @ (2c50e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -148845,32 +148847,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #332] @ (2c5124 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 730904 │ │ │ │ + bl 7309b4 │ │ │ │ cbnz r0, 2c5038 │ │ │ │ ldr r1, [pc, #324] @ (2c5128 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 730904 │ │ │ │ + bl 7309b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c4f9a │ │ │ │ ldr r2, [pc, #316] @ (2c512c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (2c5130 ) │ │ │ │ ldr r1, [pc, #316] @ (2c5134 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c4fa2 │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 2c4f46 │ │ │ │ ldr r1, [pc, #288] @ (2c5138 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -148880,167 +148882,167 @@ │ │ │ │ bne.n 2c50ba │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 2c4ec6 │ │ │ │ ldr r1, [pc, #268] @ (2c513c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddbc │ │ │ │ + bl 72de6c │ │ │ │ b.n 2c5006 │ │ │ │ ldr r2, [pc, #260] @ (2c5140 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #260] @ (2c5144 ) │ │ │ │ ldr r1, [pc, #264] @ (2c5148 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2c5006 │ │ │ │ ldr r4, [pc, #248] @ (2c514c ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #244] @ (2c5150 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #244] @ (2c5154 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2c5006 │ │ │ │ ldr r2, [pc, #232] @ (2c5158 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #232] @ (2c515c ) │ │ │ │ ldr r1, [pc, #236] @ (2c5160 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r1, [pc, #220] @ (2c5164 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72de24 │ │ │ │ + bl 72ded4 │ │ │ │ b.n 2c5006 │ │ │ │ ldr r2, [pc, #212] @ (2c5168 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #212] @ (2c516c ) │ │ │ │ ldr r1, [pc, #216] @ (2c5170 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r1, [pc, #200] @ (2c5174 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72de24 │ │ │ │ + bl 72ded4 │ │ │ │ b.n 2c5006 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (2c5178 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (2c517c ) │ │ │ │ ldr r1, [pc, #188] @ (2c5180 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r1, [pc, #172] @ (2c5184 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72de24 │ │ │ │ + bl 72ded4 │ │ │ │ b.n 2c5006 │ │ │ │ ldrsh r0, [r0, r2] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r5, r1] │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c49f0 │ │ │ │ + b.n 2c4b50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - uxth r2, r2 │ │ │ │ + cbz r2, 2c5148 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2c49d0 │ │ │ │ + b.n 2c4b30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - uxtb r0, r0 │ │ │ │ + cbz r0, 2c515c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2c4b38 │ │ │ │ + b.n 2c4c98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c4b30 │ │ │ │ + b.n 2c4c90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c4b24 │ │ │ │ + b.n 2c4c84 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c4a44 │ │ │ │ + b.n 2c4ba4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c4a40 │ │ │ │ + b.n 2c4ba0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsb r2, [r0, r3] │ │ │ │ + ldrsb r2, [r6, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2c4b2c │ │ │ │ + b.n 2c4c8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c4b14 │ │ │ │ + b.n 2c4c74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r6, [r6, r4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - b.n 2c4a70 │ │ │ │ + b.n 2c4bd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c4a6c │ │ │ │ + b.n 2c4bcc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c4abc │ │ │ │ + b.n 2c4c1c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, #52 @ 0x34 │ │ │ │ + subs r4, #228 @ 0xe4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c5778 │ │ │ │ + b.n 2c58d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5878 │ │ │ │ + b.n 2c49d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c4990 │ │ │ │ + b.n 2c4af0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c49dc │ │ │ │ + b.n 2c4b3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r3, #234 @ 0xea │ │ │ │ + subs r4, #154 @ 0x9a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c56f8 │ │ │ │ + b.n 2c5858 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #760 @ (adr r3, 2c5448 ) │ │ │ │ + add r4, pc, #440 @ (adr r4, 2c5308 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r3, #204 @ 0xcc │ │ │ │ + subs r4, #124 @ 0x7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c56c8 │ │ │ │ + b.n 2c5828 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c56d4 │ │ │ │ + b.n 2c5834 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r3, #182 @ 0xb6 │ │ │ │ + subs r4, #102 @ 0x66 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c56a8 │ │ │ │ + b.n 2c5808 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c56f8 │ │ │ │ + b.n 2c5858 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5844 │ │ │ │ + b.n 2c49a4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r3, #146 @ 0x92 │ │ │ │ + subs r4, #66 @ 0x42 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c566c │ │ │ │ + b.n 2c57cc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5864 │ │ │ │ + b.n 2c49c4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5780 │ │ │ │ + b.n 2c58e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r3, #104 @ 0x68 │ │ │ │ + subs r4, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2c5628 │ │ │ │ + b.n 2c5788 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c5678 │ │ │ │ + b.n 2c57d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (2c5284 ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -149145,21 +149147,21 @@ │ │ │ │ nop │ │ │ │ ldrh r6, [r0, r5] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r2, r4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - b.n 2c5408 │ │ │ │ + b.n 2c5568 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c53f0 │ │ │ │ + b.n 2c5550 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c53e4 │ │ │ │ + b.n 2c5544 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c53e0 │ │ │ │ + b.n 2c5540 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (2c53fc ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -149268,15 +149270,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2c5424 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ mov r0, r6 │ │ │ │ blx 26109c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c5338 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -149289,15 +149291,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2c5430 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 261ab8 │ │ │ │ b.n 2c53ba │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r5, r0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -149311,25 +149313,25 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c56ec │ │ │ │ + b.n 2c584c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #132 @ 0x84 │ │ │ │ + subs r1, #52 @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - svc 110 @ 0x6e │ │ │ │ + b.n 2c5464 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c56b8 │ │ │ │ + b.n 2c5818 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #80 @ 0x50 │ │ │ │ + subs r1, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - svc 58 @ 0x3a │ │ │ │ + svc 234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -149459,36 +149461,36 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c559c ) │ │ │ │ ldr r0, [pc, #56] @ (2c55a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - b.n 2c5754 │ │ │ │ + b.n 2c58b4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c572c │ │ │ │ + b.n 2c588c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vshr.s16 q8, q0, #8 │ │ │ │ - rev16 r2, r2 │ │ │ │ + eor.w r0, r8, #80 @ 0x50 │ │ │ │ + cbnz r2, 2c55c4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r6, [r4, #24] │ │ │ │ + ldrb r6, [r2, #27] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2c560c │ │ │ │ + b.n 2c576c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #218 @ 0xda │ │ │ │ + adds r7, #138 @ 0x8a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n 2c5524 │ │ │ │ + udf #120 @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c55c0 │ │ │ │ + b.n 2c5720 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #196 @ 0xc4 │ │ │ │ + adds r7, #116 @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ble.n 2c5504 │ │ │ │ + udf #98 @ 0x62 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 254 @ 0xfe │ │ │ │ + b.n 2c5700 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c55b0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 26345c <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -149530,29 +149532,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 26340c │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c5630 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 2c562c │ │ │ │ - b.w 723348 │ │ │ │ + b.w 7233f8 │ │ │ │ b.w 2630d8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 262dd4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 2c5656 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 723348 │ │ │ │ + b.w 7233f8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2630d8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -149594,17 +149596,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - udf #196 @ 0xc4 │ │ │ │ + svc 116 @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #214 @ 0xd6 │ │ │ │ + svc 134 @ 0x86 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -149682,17 +149684,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 2c5708 │ │ │ │ b.n 2c5768 │ │ │ │ nop │ │ │ │ - udf #48 @ 0x30 │ │ │ │ + udf #224 @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 2c5724 │ │ │ │ + udf #92 @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (2c58c4 ) │ │ │ │ @@ -149775,30 +149777,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2c4be0 │ │ │ │ b.n 2c5810 │ │ │ │ ldr r1, [pc, #44] @ (2c58d0 ) │ │ │ │ ldr r0, [pc, #44] @ (2c58d4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72ed00 │ │ │ │ + bl 72edb0 │ │ │ │ mov r0, r5 │ │ │ │ blx 261ab8 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c5810 │ │ │ │ bl 263924 │ │ │ │ nop │ │ │ │ strb r2, [r0, r4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r1, r3] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bgt.n 2c5898 │ │ │ │ + ble.n 2c57f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r0, [r7, r5] │ │ │ │ lsls r5, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -150094,59 +150096,59 @@ │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r4, r7] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - @ instruction: 0xfa220053 │ │ │ │ - bgt.n 2c5c30 │ │ │ │ + @ instruction: 0xfad20053 │ │ │ │ + bgt.n 2c5b90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 2c5b20 │ │ │ │ + ble.n 2c5c80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 2c5b58 │ │ │ │ + ble.n 2c5cb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 2c5b30 │ │ │ │ + ble.n 2c5c90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 2c5b1c │ │ │ │ + ble.n 2c5c7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r7} │ │ │ │ + stmia r3!, {r2, r3, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - blt.n 2c5c9c │ │ │ │ + bgt.n 2c5bfc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 2c5bb0 │ │ │ │ + bgt.n 2c5b10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 2c5bb0 │ │ │ │ + bgt.n 2c5b10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 2c5bac │ │ │ │ + bgt.n 2c5b0c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 2c5ba8 │ │ │ │ + bgt.n 2c5b08 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r5, r0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bge.n 2c5ca8 │ │ │ │ + bge.n 2c5c08 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2c5c74 │ │ │ │ + bge.n 2c5bd4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh.w r0, [ip, r3, lsl #1] │ │ │ │ - stmia r1!, {r3, r4, r6} │ │ │ │ + ldr.w r0, [ip, #83] @ 0x53 │ │ │ │ + stmia r2!, {r3} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r1!, {r1, r6} │ │ │ │ + stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r0, #126 @ 0x7e │ │ │ │ + adds r1, #46 @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n 2c5d00 │ │ │ │ + bhi.n 2c5c60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2c5d1c │ │ │ │ + blt.n 2c5c7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #104 @ 0x68 │ │ │ │ + adds r1, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n 2c5ce0 │ │ │ │ + bhi.n 2c5c40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2c5d1c │ │ │ │ + blt.n 2c5c7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (2c5d2c ) │ │ │ │ @@ -150240,15 +150242,15 @@ │ │ │ │ nop │ │ │ │ str r6, [r2, r2] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r1] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bls.n 2c5c64 │ │ │ │ + bge.n 2c5dc4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c5d3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -150328,15 +150330,15 @@ │ │ │ │ beq.n 2c5e5c │ │ │ │ mov r5, r9 │ │ │ │ b.n 2c5d92 │ │ │ │ ldr r1, [pc, #220] @ (2c5eec ) │ │ │ │ ldr r0, [pc, #224] @ (2c5ef0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72ed00 │ │ │ │ + bl 72edb0 │ │ │ │ mov r0, r4 │ │ │ │ blx 261ab8 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -150415,31 +150417,31 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ bl 263924 │ │ │ │ nop │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #568] @ (2c6124 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bvc.n 2c5fe0 │ │ │ │ + bhi.n 2c5f40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r6, [r1, r0] │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldr r6, [pc, #680] @ (2c61a0 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r5, #110 @ 0x6e │ │ │ │ + cmp r6, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bmi.n 2c5fb8 │ │ │ │ + bpl.n 2c5f18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvc.n 2c5edc │ │ │ │ + bhi.n 2c5e3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r5, #90 @ 0x5a │ │ │ │ + cmp r6, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bmi.n 2c5f9c │ │ │ │ + bmi.n 2c5efc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvc.n 2c5e98 │ │ │ │ + bhi.n 2c5ff8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -150622,17 +150624,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - bmi.n 2c6078 │ │ │ │ + bpl.n 2c61d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bmi.n 2c6050 │ │ │ │ + bpl.n 2c61b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -150788,21 +150790,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 261ab8 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2c6154 │ │ │ │ nop │ │ │ │ - bmi.n 2c62e8 │ │ │ │ + bmi.n 2c6248 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bmi.n 2c62f4 │ │ │ │ + bmi.n 2c6254 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 2c637c │ │ │ │ + bmi.n 2c62dc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 2c6318 │ │ │ │ + bcc.n 2c6278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (2c6380 ) │ │ │ │ @@ -150997,17 +150999,17 @@ │ │ │ │ b.n 2c6430 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2c646e │ │ │ │ nop │ │ │ │ - bne.n 2c63fc │ │ │ │ + bcs.n 2c655c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 2c65cc │ │ │ │ + bcs.n 2c652c │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (2c6774 ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -151227,15 +151229,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 2c663c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (2c6788 ) │ │ │ │ ldr r0, [pc, #88] @ (2c678c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72ed00 │ │ │ │ + bl 72edb0 │ │ │ │ mov r0, r5 │ │ │ │ blx 261ab8 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -151254,25 +151256,25 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2c6736 │ │ │ │ bl 263924 │ │ │ │ blxns sp │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2c67c4 │ │ │ │ + beq.n 2c6724 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0x47ae │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ + beq.n 2c66cc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r6} │ │ │ │ + ldmia r7!, {r1, r2} │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov ip, sp │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4} │ │ │ │ + ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov ip, r6 │ │ │ │ lsls r5, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -151464,21 +151466,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 261ab8 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2c6834 │ │ │ │ nop │ │ │ │ - ldmia r5!, {r2, r3, r4} │ │ │ │ + ldmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5} │ │ │ │ + ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (2c6bec ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -151665,15 +151667,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c6b84 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (2c6c00 ) │ │ │ │ ldr r0, [pc, #80] @ (2c6c04 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72ed00 │ │ │ │ + bl 72edb0 │ │ │ │ mov r0, r4 │ │ │ │ blx 261ab8 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -151687,21 +151689,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 2c6a7a │ │ │ │ bl 263924 │ │ │ │ orrs r0, r3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r4, r6} │ │ │ │ + ldmia r4!, {r1} │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmn r6, r3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldmia r3!, {r1, r5} │ │ │ │ + ldmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ negs r4, r5 │ │ │ │ lsls r5, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -151956,17 +151958,17 @@ │ │ │ │ b.n 2c6e0c │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2c6e50 │ │ │ │ ... │ │ │ │ - stmia r7!, {r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r3, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -152446,63 +152448,63 @@ │ │ │ │ ... │ │ │ │ subs r3, #164 @ 0xa4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #52 @ 0x34 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - stmia r0!, {r1, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r2, r6, r7} │ │ │ │ + stmia r1!, {r2, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r2, r3, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2c7554 │ │ │ │ + b.n 2c76b4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r2, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r2, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r3!, {r2, r4, r6} │ │ │ │ + stmia r4!, {r2} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r2, r3} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 230 @ 0xe6 │ │ │ │ + b.n 2c7500 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 002c73d4 : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 2c5d3c │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (2c73e8 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c8c40 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2c73f4 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c8c40 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2c7400 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c8bbc │ │ │ │ - stmia r2!, {r1, r2, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2c740c ) │ │ │ │ add r2, pc │ │ │ │ b.w 2c8bbc │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2c7454 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -152523,15 +152525,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r2!, {r1, r6, r7} │ │ │ │ + stmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2c74ae │ │ │ │ mov lr, r3 │ │ │ │ @@ -152565,15 +152567,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c74a0 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2c7514 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -152594,15 +152596,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2c7566 │ │ │ │ mov lr, r3 │ │ │ │ @@ -152634,15 +152636,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c7558 │ │ │ │ - stmia r1!, {r1, r2, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 2c75d8 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -152722,17 +152724,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (2c7670 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 728568 │ │ │ │ + b.w 728618 │ │ │ │ nop │ │ │ │ - lsrs r4, r2, #16 │ │ │ │ + lsrs r4, r0, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2c7688 ) │ │ │ │ ldr r2, [pc, #20] @ (2c768c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2c7690 ) │ │ │ │ @@ -152740,15 +152742,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ adds r6, #108 @ 0x6c │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #15 │ │ │ │ + lsrs r2, r5, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -152813,15 +152815,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 723580 │ │ │ │ + bl 723630 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c776e │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -153267,15 +153269,15 @@ │ │ │ │ beq.n 2c7cb6 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c7d16 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 2c7cd0 │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2c7c6a │ │ │ │ ldr r3, [pc, #224] @ (2c7d40 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -153289,15 +153291,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 2c7c86 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 262a08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c7c72 │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c7d30 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2c7ca8 │ │ │ │ dmb ish │ │ │ │ @@ -153358,15 +153360,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 2c7c4e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (2c7d4c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ad84 │ │ │ │ + bl 72ae34 │ │ │ │ b.n 2c7ca8 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ bl 263954 │ │ │ │ adds r0, #198 @ 0xc6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -153513,15 +153515,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 2c7fe4 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2c7efe │ │ │ │ ldr r3, [pc, #244] @ (2c7fe8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -153535,15 +153537,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 2c7f16 │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 2c7f06 │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c7fe0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2c7f8a │ │ │ │ cmp r4, #0 │ │ │ │ @@ -153589,15 +153591,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c7f26 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (2c7fec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ad84 │ │ │ │ + bl 72ae34 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c7f2a │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -153619,19 +153621,19 @@ │ │ │ │ bl 263954 │ │ │ │ cmp r6, #6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #19 │ │ │ │ + lsrs r2, r3, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb780 │ │ │ │ + @ instruction: 0xb830 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb768 │ │ │ │ + @ instruction: 0xb818 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c7ffc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -153727,21 +153729,21 @@ │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r4, #206 @ 0xce │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #226 @ 0xe2 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - lsls r6, r6, #8 │ │ │ │ + lsls r6, r4, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r5, #178 @ 0xb2 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - @ instruction: 0xb70a │ │ │ │ + @ instruction: 0xb7ba │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r1, r2] │ │ │ │ + strh r2, [r7, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r5, #110 @ 0x6e │ │ │ │ lsls r5, r0, #2 │ │ │ │ strh r2, [r0, #32] │ │ │ │ lsls r3, r6, #1 │ │ │ │ │ │ │ │ 002c810c : │ │ │ │ @@ -153823,15 +153825,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 723580 │ │ │ │ + bl 723630 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c81f8 │ │ │ │ adds r4, #4 │ │ │ │ @@ -153850,15 +153852,15 @@ │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r3, #190 @ 0xbe │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #210 @ 0xd2 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - lsls r6, r4, #4 │ │ │ │ + lsls r6, r2, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #172 @ 0xac │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r4, #124 @ 0x7c │ │ │ │ lsls r5, r0, #2 │ │ │ │ strh r6, [r2, #22] │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -153880,15 +153882,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 728334 │ │ │ │ + bl 7283e4 │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (2c843c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -154067,71 +154069,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, #20] │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r3, #204 @ 0xcc │ │ │ │ lsls r5, r0, #2 │ │ │ │ cmp r2, #134 @ 0x86 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - push {r2, r5, lr} │ │ │ │ + push {r2, r4, r6, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r4, r2] │ │ │ │ + str r2, [r2, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r5, r6, r7} │ │ │ │ + push {r5, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r7} │ │ │ │ + push {r1, r2, r3, r5, r6, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bl 61e452 │ │ │ │ - add r1, pc, #856 @ (adr r1, 2c87b0 ) │ │ │ │ + bl 61e452 │ │ │ │ + add r2, pc, #536 @ (adr r2, 2c8670 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - push {r1, r4, r7} │ │ │ │ + push {r1, r6, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r1, r2, r7} │ │ │ │ + push {r1, r2, r4, r5, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r2, r3, r4, r5, r6} │ │ │ │ + push {r2, r3, r5, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r1, #106 @ 0x6a │ │ │ │ lsls r3, r6, #1 │ │ │ │ - lsrs r6, r1, #4 │ │ │ │ + lsrs r6, r7, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, 2c84d8 │ │ │ │ + push {r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r4, 2c848a │ │ │ │ + cbz r4, 2c84b6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r7, #3 │ │ │ │ + lsrs r0, r5, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r2, 2c84de │ │ │ │ + push {r1, r3, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2c8490 │ │ │ │ + cbz r6, 2c84bc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r4, #3 │ │ │ │ + lsrs r2, r2, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r4, 2c84e4 │ │ │ │ + push {r2, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2c8498 │ │ │ │ + cbz r0, 2c84c4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r1, #3 │ │ │ │ + lsrs r4, r7, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r6, 2c84ea │ │ │ │ + cbz r6, 2c8516 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r2, 2c849e │ │ │ │ + cbz r2, 2c84ca │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r6, r6, #2 │ │ │ │ + lsrs r6, r4, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, 2c84f2 │ │ │ │ + cbz r0, 2c851e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #464 @ 0x1d0 │ │ │ │ + cbz r4, 2c84d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r4, #2 │ │ │ │ + lsrs r0, r2, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r2, 2c84f8 │ │ │ │ + cbz r2, 2c8524 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sub sp, #376 @ 0x178 │ │ │ │ + cbz r6, 2c84d6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c84b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -154314,83 +154316,83 @@ │ │ │ │ bne.n 2c857a │ │ │ │ ldr r0, [pc, #144] @ (2c86fc ) │ │ │ │ add r0, pc │ │ │ │ b.n 2c857e │ │ │ │ ldr.w lr, [pc, #140] @ 2c8700 │ │ │ │ add lr, pc │ │ │ │ b.n 2c84da │ │ │ │ - cbz r0, 2c86bc │ │ │ │ + cbz r0, 2c86e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2c86c2 │ │ │ │ + cbz r6, 2c86ee │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2c86c6 │ │ │ │ + cbz r6, 2c86f2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r4, 2c86ca │ │ │ │ + cbz r4, 2c86f6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r2, 2c86ce │ │ │ │ + cbz r2, 2c86fa │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2c86d2 │ │ │ │ + cbz r0, 2c86fe │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2c86d4 │ │ │ │ + cbz r6, 2c8700 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r2, 2c86da │ │ │ │ + cbz r2, 2c8706 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2c86de │ │ │ │ + cbz r0, 2c870a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2c86e2 │ │ │ │ + cbz r0, 2c870e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r4, 2c86e6 │ │ │ │ + cbz r4, 2c8712 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2c86ec │ │ │ │ + cbz r0, 2c8718 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2c86f0 │ │ │ │ + cbz r6, 2c871c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2c86f4 │ │ │ │ + cbz r0, 2c8720 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r1, #92 @ 0x5c │ │ │ │ + adds r2, #12 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r6, 2c86f8 │ │ │ │ + cbz r6, 2c8724 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r4, 2c86fc │ │ │ │ + cbz r4, 2c8728 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sxth r6, r3 │ │ │ │ + uxtb r6, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #234 @ 0xea │ │ │ │ + adds r1, #154 @ 0x9a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #226 @ 0xe2 │ │ │ │ + adds r1, #146 @ 0x92 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #216 @ 0xd8 │ │ │ │ + adds r1, #136 @ 0x88 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #206 @ 0xce │ │ │ │ + adds r1, #126 @ 0x7e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #196 @ 0xc4 │ │ │ │ + adds r1, #116 @ 0x74 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #186 @ 0xba │ │ │ │ + adds r1, #106 @ 0x6a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #178 @ 0xb2 │ │ │ │ + adds r1, #98 @ 0x62 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #168 @ 0xa8 │ │ │ │ + adds r1, #88 @ 0x58 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #160 @ 0xa0 │ │ │ │ + adds r1, #80 @ 0x50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #152 @ 0x98 │ │ │ │ + adds r1, #72 @ 0x48 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #144 @ 0x90 │ │ │ │ + adds r1, #64 @ 0x40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #138 @ 0x8a │ │ │ │ + adds r1, #58 @ 0x3a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #120 @ 0x78 │ │ │ │ + adds r1, #40 @ 0x28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sxth r0, r4 │ │ │ │ + uxtb r0, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #90 @ 0x5a │ │ │ │ + adds r1, #10 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #80 @ 0x50 │ │ │ │ + adds r1, #0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r4, 2c871e │ │ │ │ + sxth r4, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -154430,17 +154432,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2c8756 │ │ │ │ nop │ │ │ │ - cbz r0, 2c8796 │ │ │ │ + sxth r0, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 2c8798 │ │ │ │ + sxth r6, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -154468,15 +154470,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - sub sp, #456 @ 0x1c8 │ │ │ │ + cbz r2, 2c8804 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -154504,15 +154506,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - sub sp, #88 @ 0x58 │ │ │ │ + cbz r6, 2c8848 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (2c8884 ) │ │ │ │ @@ -154534,15 +154536,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add sp, #240 @ 0xf0 │ │ │ │ + sub sp, #432 @ 0x1b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c8888 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -155146,15 +155148,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ subs r2, r1, #3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 6, r0, cr6, cr10, {2} │ │ │ │ + vqadd.u64 q8, q3, q5 │ │ │ │ subs r0, r2, #2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ cmpeq ip, r0 │ │ │ │ @@ -155419,18 +155421,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c912c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xfbd2005a │ │ │ │ - add r7, pc, #688 @ (adr r7, 2c93dc ) │ │ │ │ + stc2 0, cr0, [r2], {90} @ 0x5a │ │ │ │ + add r0, sp, #368 @ 0x170 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, pc, #736 @ (adr r7, 2c9410 ) │ │ │ │ + add r0, sp, #416 @ 0x1a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (2c91d8 ) │ │ │ │ @@ -155459,23 +155461,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 744920 │ │ │ │ + bl 7449d0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 744aa4 │ │ │ │ + bl 744b54 │ │ │ │ ldr r2, [pc, #56] @ (2c91e0 ) │ │ │ │ ldr r3, [pc, #48] @ (2c91dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -155627,18 +155629,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c933c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - vst1.8 @ instruction: 0xf9c2005a │ │ │ │ - add r5, pc, #624 @ (adr r5, 2c95ac ) │ │ │ │ + @ instruction: 0xfa72005a │ │ │ │ + add r6, pc, #304 @ (adr r6, 2c946c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, pc, #736 @ (adr r5, 2c9620 ) │ │ │ │ + add r6, pc, #416 @ (adr r6, 2c94e0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r0 │ │ │ │ @@ -155821,21 +155823,21 @@ │ │ │ │ ldr r1, [pc, #24] @ (2c955c ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 420228 │ │ │ │ b.n 2c94be │ │ │ │ nop │ │ │ │ - add r7, sp, #920 @ 0x398 │ │ │ │ + sub sp, #88 @ 0x58 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r3, pc, #944 @ (adr r3, 2c9908 ) │ │ │ │ + add r4, pc, #624 @ (adr r4, 2c97c8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #752 @ (adr r3, 2c984c ) │ │ │ │ + add r4, pc, #432 @ (adr r4, 2c970c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #808 @ (adr r3, 2c9888 ) │ │ │ │ + add r4, pc, #488 @ (adr r4, 2c9748 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ @@ -155946,21 +155948,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 262bf8 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2c971a │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 728334 │ │ │ │ + bl 7283e4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2c972a │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 728334 │ │ │ │ + bl 7283e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -155974,34 +155976,34 @@ │ │ │ │ ldr r0, [pc, #64] @ (2c9750 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 73c65c │ │ │ │ + bl 73c70c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2c96e0 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 73c65c │ │ │ │ + bl 73c70c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - rsbs r0, sl, #14286848 @ 0xda0000 │ │ │ │ - add r1, pc, #720 @ (adr r1, 2c9a20 ) │ │ │ │ + @ instruction: 0xf68a005a │ │ │ │ + add r2, pc, #400 @ (adr r2, 2c98e0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #768 @ (adr r1, 2c9a54 ) │ │ │ │ + add r2, pc, #448 @ (adr r2, 2c9914 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (2c97d4 ) │ │ │ │ @@ -156025,15 +156027,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 2c97a8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 2c97a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7571f4 │ │ │ │ + bl 7572a4 │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2c97dc ) │ │ │ │ ldr r2, [pc, #44] @ (2c97d8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -156088,15 +156090,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 2c9c5e │ │ │ │ ldr.w r0, [pc, #1116] @ 2c9c90 │ │ │ │ ldr.w r1, [pc, #1116] @ 2c9c94 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 72eda8 │ │ │ │ + bl 72ee58 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -156138,15 +156140,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 735274 │ │ │ │ + bl 735324 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c9b20 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -156211,15 +156213,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 735274 │ │ │ │ + bl 735324 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2c99f6 │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -156260,23 +156262,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 2c9560 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 73527c │ │ │ │ + bl 73532c │ │ │ │ b.n 2c99c8 │ │ │ │ ldr r3, [pc, #576] @ (2c9c9c ) │ │ │ │ ldr r1, [pc, #580] @ (2c9ca0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 72eda8 │ │ │ │ + bl 72ee58 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -156318,15 +156320,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 735274 │ │ │ │ + bl 735324 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2c9b74 │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 2c9852 │ │ │ │ movs r0, #16 │ │ │ │ blx 260d68 │ │ │ │ @@ -156344,15 +156346,15 @@ │ │ │ │ bl 2c9560 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 73527c │ │ │ │ + bl 73532c │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -156427,51 +156429,51 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 73527c │ │ │ │ + bl 73532c │ │ │ │ b.n 2c9b16 │ │ │ │ ldr r0, [pc, #68] @ (2c9ca4 ) │ │ │ │ ldr r1, [pc, #68] @ (2c9ca8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 72ed00 │ │ │ │ + bl 72edb0 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 2c9888 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (2c9cac ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72ed00 │ │ │ │ + bl 72edb0 │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 2c9888 │ │ │ │ asrs r0, r5, #19 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #24 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - add r2, pc, #24 @ (adr r2, 2c9cb0 ) │ │ │ │ + add r2, pc, #728 @ (adr r2, 2c9f70 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r6, r2, #17 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r5, #15 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r6, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r7, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r6, r4, #7 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r5, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #848] @ 0x350 │ │ │ │ + ldr r5, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r7, r1 │ │ │ │ @@ -156574,19 +156576,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, fp, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2c9d5a │ │ │ │ add.w r0, fp, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2c9d02 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ asrs r0, r3, #32 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #29 │ │ │ │ @@ -156894,17 +156896,17 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r7, #21 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrb r2, [r5, #0] │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r4, pc, #24 @ (adr r4, 2ca130 ) │ │ │ │ + add r4, pc, #728 @ (adr r4, 2ca3f0 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002ca118 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -157030,30 +157032,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2ca2f4 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 2ca312 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 2ca226 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #244] @ (2ca360 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (2ca364 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r5, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2ca342 │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -157070,15 +157072,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2ca29e │ │ │ │ mov r5, r1 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r2, [pc, #156] @ (2ca368 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -157116,36 +157118,36 @@ │ │ │ │ b.n 2ca25e │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2ca2b6 │ │ │ │ ldr r0, [pc, #48] @ (2ca36c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 2ca2b8 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ b.n 2ca2ea │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r6, #12 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r4, r4, #12 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #11 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r2, r6, #16 │ │ │ │ lsls r5, r0, #2 │ │ │ │ ldr r3, [pc, #880] @ (2ca6d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r1, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r4, r7, #13 │ │ │ │ lsls r5, r0, #2 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ca370 : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2ca3a8 │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ @@ -157215,18 +157217,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1052 @ 0x41c │ │ │ │ blx 260d80 │ │ │ │ - strd r0, r0, [r2], #360 @ 0x168 │ │ │ │ - str r7, [sp, #480] @ 0x1e0 │ │ │ │ + @ instruction: 0xe992005a │ │ │ │ + ldr r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [sp, #728] @ 0x2d8 │ │ │ │ + str r5, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (2ca5c0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -157312,15 +157314,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 73c568 │ │ │ │ + bl 73c618 │ │ │ │ cbz r0, 2ca530 │ │ │ │ ldr r2, [pc, #216] @ (2ca5dc ) │ │ │ │ ldr r3, [pc, #192] @ (2ca5c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -157373,15 +157375,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ca4ce │ │ │ │ ldr r0, [pc, #104] @ (2ca5ec ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 2ca4ce │ │ │ │ ldr r3, [pc, #92] @ (2ca5f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ca564 │ │ │ │ @@ -157390,45 +157392,45 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ca564 │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (2ca5f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 2ca564 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r5, #2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r5, [sp, #160] @ 0xa0 │ │ │ │ + ldr r5, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xe856004e │ │ │ │ + stmdb r6, {r1, r2, r3, r6} │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #992] @ 0x3e0 │ │ │ │ + str r7, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r0, r4, #31 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r6, #30 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r6, [pc, #144] @ (2ca678 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #144] @ 0x90 │ │ │ │ + str r6, [sp, #848] @ 0x350 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #896] @ 0x380 │ │ │ │ + str r6, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 2ca424 │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 2ca424 │ │ │ │ nop │ │ │ │ @@ -157687,15 +157689,15 @@ │ │ │ │ bl 2d0410 │ │ │ │ add.w r9, sp, #72 @ 0x48 │ │ │ │ mov r5, r0 │ │ │ │ b.n 2ca734 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ add.w r9, sp, #72 @ 0x48 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cd04 │ │ │ │ + bl 73cdb4 │ │ │ │ mov r3, r9 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c9f54 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ mov r5, r0 │ │ │ │ @@ -157727,15 +157729,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2ca68c │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 2ca94a │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ca800 │ │ │ │ @@ -157753,34 +157755,34 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2d0bb0 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.n 2ca902 │ │ │ │ b.n 2ca734 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2ca8ec │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsls r4, r0, #27 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r2, #26 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r5, [sp, #472] @ 0x1d8 │ │ │ │ + str r6, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6, #21 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ands r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #680] @ 0x2a8 │ │ │ │ + str r3, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ @@ -157921,15 +157923,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2caa16 │ │ │ │ ldr r0, [pc, #108] @ (2cab80 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2caa16 │ │ │ │ ldr r3, [pc, #92] @ (2cab84 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2caad4 │ │ │ │ @@ -157943,40 +157945,40 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (2cab88 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2caad4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsls r6, r2, #12 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r0, #12 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - b.n 2cb174 │ │ │ │ + b.n 2cb2d4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r1, [sp, #512] @ 0x200 │ │ │ │ + str r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r7, [pc, #352] @ (2cacdc ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #8] │ │ │ │ + str r1, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #968] @ 0x3c8 │ │ │ │ + str r1, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 2cac9c │ │ │ │ sub sp, #16 │ │ │ │ @@ -158078,35 +158080,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2cabd6 │ │ │ │ ldr r0, [pc, #48] @ (2cacbc ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2cabd6 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r0, #5 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2caf50 │ │ │ │ + b.n 2cb0b0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r0, r6, #4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r2, #2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ muls r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2cad98 │ │ │ │ sub sp, #16 │ │ │ │ @@ -158184,33 +158186,33 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2cad0a │ │ │ │ ldr r0, [pc, #48] @ (2cadb8 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2cad0a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2cade4 │ │ │ │ + b.n 2caf44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ vshr.u32 q8, q9, #4 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ vshr.u16 q0, q9, #8 │ │ │ │ add ip, pc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #56] @ 0x38 │ │ │ │ + ldrh r6, [r2, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #656] @ 2cb060 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -158271,15 +158273,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2caf5e │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c91e4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ca424 │ │ │ │ ldr r2, [pc, #500] @ (2cb074 ) │ │ │ │ ldr r3, [pc, #480] @ (2cb064 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158298,50 +158300,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2cae64 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ b.n 2caed8 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 2caf18 │ │ │ │ mov r0, r9 │ │ │ │ - bl 744e04 │ │ │ │ + bl 744eb4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 744aa4 │ │ │ │ + bl 744b54 │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 2d0568 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2caebe │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2caf10 │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2caeee │ │ │ │ mov r0, r9 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ b.n 2cae68 │ │ │ │ ldr r2, [pc, #348] @ (2cb078 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 2c8f14 │ │ │ │ @@ -158363,15 +158365,15 @@ │ │ │ │ bpl.n 2caf10 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #304] @ (2cb084 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2caf10 │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -158454,44 +158456,44 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2cb090 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 2cae4c │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 2cae68 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ vqadd.u8 q0, q7, q9 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #54] @ 0x36 │ │ │ │ + ldrh r2, [r7, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ mrc2 0, 6, r0, cr4, cr2, {3} │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 0, 3, r0, cr2, cr2, {3} │ │ │ │ - ble.n 2cb03c │ │ │ │ + udf #144 @ 0x90 │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r4, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #44] @ 0x2c │ │ │ │ + ldrh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 2cb164 │ │ │ │ + udf #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #36] @ 0x24 │ │ │ │ + ldrh r6, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #760] @ (2cb3a0 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -158608,15 +158610,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 41fa0c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 2cb124 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -158708,15 +158710,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 2cb516 │ │ │ │ ldr r1, [pc, #260] @ (2cb3cc ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 26109c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -158759,15 +158761,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2cb3de │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 2cb548 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 4201fc │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 4201fc │ │ │ │ @@ -158788,38 +158790,38 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldc2 0, cr0, [r6], #-456 @ 0xfffffe38 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [r8], {114} @ 0x72 │ │ │ │ - ldrh r6, [r7, #30] │ │ │ │ + ldrh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba00072 │ │ │ │ - blt.n 2cb478 │ │ │ │ + bgt.n 2cb3d8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r3, #28] │ │ │ │ + ldrh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #512 @ (adr r3, 2cb5c4 ) │ │ │ │ + add r4, pc, #192 @ (adr r4, 2cb484 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r1, #28] │ │ │ │ + ldrh r6, [r7, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #24] │ │ │ │ + ldrh r2, [r7, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2cb3e4 │ │ │ │ + bge.n 2cb344 │ │ │ │ lsls r6, r1, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 73c674 │ │ │ │ + bl 73c724 │ │ │ │ b.n 2cb270 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 73c8fc │ │ │ │ + bl 73c9ac │ │ │ │ b.n 2cb358 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -158831,15 +158833,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 2c9130 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ b.n 2cb43a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -158847,38 +158849,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 2cb522 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 744e04 │ │ │ │ + bl 744eb4 │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 744aa4 │ │ │ │ + bl 744b54 │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 2d0608 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cb41e │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2cb472 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cb450 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ b.n 2cb124 │ │ │ │ ldr r3, [pc, #336] @ (2cb5d4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cb0fe │ │ │ │ ldr r3, [pc, #328] @ (2cb5d8 ) │ │ │ │ @@ -158891,24 +158893,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (2cb5dc ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2cb0fe │ │ │ │ ldr r0, [pc, #288] @ (2cb5e0 ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #288] @ (2cb5e4 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 72eda8 │ │ │ │ + bl 72ee58 │ │ │ │ b.n 2cb130 │ │ │ │ ldr r3, [pc, #276] @ (2cb5e8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cb12e │ │ │ │ ldr r3, [pc, #248] @ (2cb5d8 ) │ │ │ │ @@ -158919,26 +158921,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (2cb5ec ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2cb130 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 2cb198 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 73c8fc │ │ │ │ + bl 73c9ac │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2cb2d6 │ │ │ │ ldr r2, [pc, #204] @ (2cb5f0 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -158975,15 +158977,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2cb5c4 │ │ │ │ ldr r1, [pc, #108] @ (2cb5f4 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 2cfa00 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 4201fc │ │ │ │ @@ -158995,34 +158997,34 @@ │ │ │ │ bl 4201fc │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 4201fc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 26109c │ │ │ │ b.n 2cb2ea │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 73c8fc │ │ │ │ + bl 73c9ac │ │ │ │ b.n 2cb592 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #4] │ │ │ │ + ldrh r6, [r0, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ vst1.8 {d0[4]}, [r4], r4 │ │ │ │ - ldrh r6, [r6, #4] │ │ │ │ + ldrh r6, [r4, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #6] │ │ │ │ + ldrh r0, [r4, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvc.n 2cb5a0 │ │ │ │ + bhi.n 2cb500 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r4, [r1, #2] │ │ │ │ + ldrh r4, [r7, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1068] @ 2cba38 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -159249,15 +159251,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #520] @ (2cba5c ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 2cb6a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -159429,28 +159431,28 @@ │ │ │ │ b.n 2cb7d4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @ instruction: 0xf6d00072 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subw r0, r4, #2162 @ 0x872 │ │ │ │ - strh r2, [r5, #60] @ 0x3c │ │ │ │ + ldrh r2, [r3, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf61e0072 │ │ │ │ - strh r0, [r5, #50] @ 0x32 │ │ │ │ + strh r0, [r3, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #46] @ 0x2e │ │ │ │ + strh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r0, #29] │ │ │ │ + ldrb r0, [r6, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 2cba7c │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ @@ -159506,43 +159508,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 2cb7d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2cb7d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cd04 │ │ │ │ + bl 73cdb4 │ │ │ │ b.n 2cb7b0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2cb8ca │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cd04 │ │ │ │ + bl 73cdb4 │ │ │ │ b.n 2cb8a6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 2cb80e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2cb98c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cd04 │ │ │ │ + bl 73cdb4 │ │ │ │ b.n 2cb968 │ │ │ │ ldr r3, [pc, #76] @ (2cbbb8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cb80e │ │ │ │ ldr r3, [pc, #68] @ (2cbbbc ) │ │ │ │ @@ -159556,27 +159558,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (2cbbc0 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2cb80e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cd04 │ │ │ │ + bl 73cdb4 │ │ │ │ b.n 2cbafa │ │ │ │ asrs r0, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #22] │ │ │ │ + strh r2, [r7, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 2cc3ec │ │ │ │ @@ -159758,30 +159760,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 263374 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr.w r2, [pc, #1592] @ 2cc408 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 2cc40c │ │ │ │ add r2, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r4, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2cbf3c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -159898,15 +159900,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2cbd8e │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 2cbd08 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 2c91e4 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 26109c │ │ │ │ @@ -159952,24 +159954,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 2cc41c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2cbd18 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2cbf44 │ │ │ │ adds r5, #4 │ │ │ │ beq.w 2cc13a │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -160083,15 +160085,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 2cc064 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cc0be │ │ │ │ b.n 2cc064 │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2cbf40 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 2c91e4 │ │ │ │ b.n 2cbf4c │ │ │ │ @@ -160228,15 +160230,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (2cc430 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2cc224 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2c9680 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 2cc2dc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -160316,15 +160318,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2cbd8e │ │ │ │ mov r5, r7 │ │ │ │ b.n 2cc21e │ │ │ │ ldr r2, [pc, #180] @ (2cc43c ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -160334,80 +160336,80 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (2cc440 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 2cbd8e │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 2cc190 │ │ │ │ b.n 2cbf44 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2cc1d2 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cd04 │ │ │ │ + bl 73cdb4 │ │ │ │ b.n 2cc1b0 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 2cbff4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf0fe0072 │ │ │ │ @ instruction: 0xf0ec0072 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #18] │ │ │ │ + strh r2, [r3, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r6, #38] @ 0x26 │ │ │ │ + strh r0, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ vshr.s16 q0, q9, #6 │ │ │ │ ldr r3, [pc, #880] @ (2cc77c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #21] │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #29] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r6, #27] │ │ │ │ + ldrb r4, [r4, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r7, r2] │ │ │ │ + ldrh r6, [r5, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r5, #32 │ │ │ │ + movs r5, #208 @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r2, r1] │ │ │ │ + ldrh r2, [r0, r4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #17] │ │ │ │ + ldrb r0, [r3, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r7, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r2, #13] │ │ │ │ + ldrb r2, [r0, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf3300050 │ │ │ │ - ldrb r2, [r4, #12] │ │ │ │ + @ instruction: 0xf3e00050 │ │ │ │ + ldrb r2, [r2, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (2cc6d4 ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -160563,15 +160565,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (2cc6fc ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1531 @ 0x5fb │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 4675f0 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -160607,15 +160609,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2cc708 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2cc4d8 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 262e54 │ │ │ │ mov r6, r0 │ │ │ │ @@ -160645,48 +160647,48 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2cc714 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2cc558 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ stmia.w r8, {r1, r4, r5, r6} │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe8320072 │ │ │ │ - ldrb r6, [r1, #10] │ │ │ │ + ldrb r6, [r7, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #28] │ │ │ │ + ldrh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #228 @ 0xe4 │ │ │ │ + movs r2, #148 @ 0x94 │ │ │ │ lsls r3, r1, #1 │ │ │ │ b.n 2cc5cc │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r7!, {r3} │ │ │ │ + stmia r7!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r1, #6] │ │ │ │ + ldrb r6, [r7, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r3, #11] │ │ │ │ + strb r2, [r1, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #3] │ │ │ │ + ldrb r2, [r1, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r5, #25 │ │ │ │ + lsls r6, r3, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #4] │ │ │ │ + ldrb r4, [r0, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (2cc898 ) │ │ │ │ @@ -160780,22 +160782,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 2cc7a0 │ │ │ │ ldr r0, [pc, #172] @ (2cc8bc ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 2cc7c8 │ │ │ │ ldr r0, [pc, #164] @ (2cc8c0 ) │ │ │ │ ldr r1, [pc, #164] @ (2cc8c4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 72eda8 │ │ │ │ + bl 72ee58 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 2cc7ac │ │ │ │ ldr r1, [pc, #152] @ (2cc8c8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 420228 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -160813,15 +160815,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (2cc8d4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2cc772 │ │ │ │ ldr r3, [pc, #112] @ (2cc8d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cc7c8 │ │ │ │ ldr r3, [pc, #92] @ (2cc8d0 ) │ │ │ │ @@ -160832,53 +160834,53 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (2cc8dc ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2cc7c8 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2cc404 │ │ │ │ lsls r2, r6, #1 │ │ │ │ b.n 2cc3e0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, r1] │ │ │ │ + strb r6, [r5, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #3] │ │ │ │ + ldrb r0, [r7, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r0, #3] │ │ │ │ + ldrb r6, [r6, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r4, r0] │ │ │ │ + strb r4, [r2, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ b.n 2cc2d0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r2, [r1, #1] │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ b.n 2cc518 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldrb r2, [r1, #2] │ │ │ │ + ldrb r2, [r7, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r5, #68 @ 0x44 │ │ │ │ + cmp r5, #244 @ 0xf4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #30] │ │ │ │ + ldrb r2, [r5, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #3] │ │ │ │ + ldrb r6, [r1, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 2cca24 │ │ │ │ @@ -161001,15 +161003,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2cc93c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ b.n 2cd1fc │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r0, [r2, #2] │ │ │ │ + ldrb r0, [r0, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2cd160 │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -161120,15 +161122,15 @@ │ │ │ │ it pl │ │ │ │ mvnpl.w r3, #94 @ 0x5e │ │ │ │ bpl.n 2cca98 │ │ │ │ add.w r3, r8, #4160 @ 0x1040 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 73cd04 │ │ │ │ + bl 73cdb4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ mov fp, r3 │ │ │ │ bl 2c9090 │ │ │ │ @@ -161216,15 +161218,15 @@ │ │ │ │ bl 2c91e4 │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 2cca98 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2ccbc6 │ │ │ │ add r7, sp, #108 @ 0x6c │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ strd ip, ip, [sp, #116] @ 0x74 │ │ │ │ @@ -161319,30 +161321,30 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c91e4 │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 2cca94 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2cca94 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 2cca94 │ │ │ │ b.n 2ccd58 │ │ │ │ b.n 2cd26c │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #28] │ │ │ │ + strb r4, [r1, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ b.n 2cd1e8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r3, [pc, #624] @ (2ccff4 ) │ │ │ │ + ldr r4, [pc, #304] @ (2cceb4 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -161481,15 +161483,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (2ccf6c ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 2c91e4 │ │ │ │ b.n 2cce0c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2cce6a │ │ │ │ @@ -161513,42 +161515,42 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2ccf74 ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 2cce04 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ svc 66 @ 0x42 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ svc 48 @ 0x30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r6, [r3, #15] │ │ │ │ + strb r6, [r1, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ udf #198 @ 0xc6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r4, r5, r1 │ │ │ │ + adds r4, r3, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r4, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #11] │ │ │ │ + strb r6, [r5, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #9] │ │ │ │ + strb r2, [r5, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 2cd0b4 │ │ │ │ @@ -161668,36 +161670,36 @@ │ │ │ │ bpl.n 2ccfd4 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (2cd0d4 ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 2ccfd4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 2cd160 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #10] │ │ │ │ + strb r0, [r6, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ble.n 2cd108 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2cd0b8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ orrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #6] │ │ │ │ + strb r4, [r0, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (2cd25c ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -161818,15 +161820,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (2cd280 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2cd14e │ │ │ │ ldr r3, [pc, #100] @ (2cd284 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cd1a0 │ │ │ │ @@ -161842,41 +161844,41 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (2cd288 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2cd1a0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 2cd248 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2cd234 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r6, [r1, #5] │ │ │ │ + strb r6, [r7, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #4] │ │ │ │ + strb r4, [r4, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ blt.n 2cd2cc │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #576] @ (2cd4bc ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #1] │ │ │ │ + strb r6, [r3, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [pc, #896] @ (2cd608 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + strb r4, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (2cd3f0 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -161998,15 +162000,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2cd306 │ │ │ │ ldr r3, [pc, #76] @ (2cd418 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cd384 │ │ │ │ ldr r3, [pc, #60] @ (2cd410 ) │ │ │ │ @@ -162015,40 +162017,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cd384 │ │ │ │ ldr r0, [pc, #60] @ (2cd41c ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2cd384 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ bge.n 2cd474 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2cd45c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r7, #0] │ │ │ │ + strb r0, [r5, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2cd388 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bkpt 0x008e │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - movs r2, #24 │ │ │ │ - movs r0, r0 │ │ │ │ + ittt cc │ │ │ │ + lslcc r3, r1, #1 │ │ │ │ + movcc r2, #24 │ │ │ │ + movcc r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #116] @ 0x74 │ │ │ │ + strb r2, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #116] @ 0x74 │ │ │ │ + strb r0, [r4, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 2cd500 │ │ │ │ @@ -162127,36 +162129,36 @@ │ │ │ │ bpl.n 2cd476 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (2cd520 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2cd476 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bhi.n 2cd458 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r4, r4, #1 │ │ │ │ + lsrs r4, r2, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2cd42c │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2cd584 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #104] @ 0x68 │ │ │ │ + ldr r0, [r0, #116] @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (2cd808 ) │ │ │ │ @@ -162299,15 +162301,15 @@ │ │ │ │ b.n 2cd63e │ │ │ │ ldr r0, [pc, #376] @ (2cd824 ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (2cd828 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 72eda8 │ │ │ │ + bl 72ee58 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2c91e4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca424 │ │ │ │ ldr r2, [pc, #348] @ (2cd82c ) │ │ │ │ @@ -162330,23 +162332,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (2cd830 ) │ │ │ │ ldr r1, [pc, #308] @ (2cd834 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 72eda8 │ │ │ │ + bl 72ee58 │ │ │ │ b.n 2cd59c │ │ │ │ ldr r0, [pc, #296] @ (2cd838 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (2cd83c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 72eda8 │ │ │ │ + bl 72ee58 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2c91e4 │ │ │ │ b.n 2cd6c4 │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -162392,15 +162394,15 @@ │ │ │ │ bpl.n 2cd6bc │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (2cd84c ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2cd6bc │ │ │ │ ldr r3, [pc, #168] @ (2cd850 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cd592 │ │ │ │ ldr r3, [pc, #148] @ (2cd848 ) │ │ │ │ @@ -162412,15 +162414,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (2cd854 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 2cd592 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2cd736 │ │ │ │ @@ -162436,49 +162438,49 @@ │ │ │ │ mov r7, r5 │ │ │ │ b.n 2cd75c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ bvc.n 2cd754 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #120] @ 0x78 │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ bvc.n 2cd724 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #104] @ 0x68 │ │ │ │ + ldr r0, [r1, #116] @ 0x74 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r2, [r0, #104] @ 0x68 │ │ │ │ + ldr r2, [r6, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bvc.n 2cd754 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldr r0, [r5, #84] @ 0x54 │ │ │ │ + ldr r0, [r3, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bvs.n 2cd858 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bvc.n 2cd8c4 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldr r4, [r4, #76] @ 0x4c │ │ │ │ + ldr r4, [r2, #88] @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bvc.n 2cd8a0 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldr r0, [r7, #80] @ 0x50 │ │ │ │ + ldr r0, [r5, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r2, r3, r4, r7, lr} │ │ │ │ + @ instruction: 0xb64c │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #80] @ 0x50 │ │ │ │ + ldr r4, [r7, #88] @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #60] @ 0x3c │ │ │ │ + ldr r4, [r1, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 2cd9b8 │ │ │ │ @@ -162602,36 +162604,36 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (2cd9d8 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 2cd8c0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ bmi.n 2cdaa4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #64] @ 0x40 │ │ │ │ + ldr r6, [r5, #76] @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ bmi.n 2cda44 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2cd9a8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #960] @ (2cdd94 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (2cdc94 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -162848,15 +162850,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2cdcbc ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2cda3e │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 262e54 │ │ │ │ @@ -162888,46 +162890,46 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2cdcc4 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c91e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2cdb06 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ bcs.n 2cdc78 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2cdc3c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + ldr r2, [r0, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3} │ │ │ │ + pop {r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ bne.n 2cdc30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbnz r6, 2cdd04 │ │ │ │ + cbnz r6, 2cdd30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ + ldr r0, [r1, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #12] │ │ │ │ + ldr r6, [r2, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ @@ -163134,15 +163136,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2cdf38 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2cdd24 │ │ │ │ ldr r3, [pc, #76] @ (2cdf3c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cddfe │ │ │ │ @@ -163151,39 +163153,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2cddfe │ │ │ │ ldr r0, [pc, #56] @ (2cdf40 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2cddfe │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ beq.n 2cdf1c │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [r1, #8] │ │ │ │ + ldr r4, [r7, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #104] @ 0x68 │ │ │ │ + str r4, [r4, #116] @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #960] @ (2ce300 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #108] @ 0x6c │ │ │ │ + str r2, [r5, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ @@ -163266,15 +163268,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 2ce03c │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 7571f4 │ │ │ │ + bl 7572a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -163374,15 +163376,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (2ce1cc ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2cdfc0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 2ce0b0 │ │ │ │ ldr r2, [pc, #120] @ (2ce1d0 ) │ │ │ │ @@ -163402,15 +163404,15 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2ce1d4 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2ce0cc │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ @@ -163419,31 +163421,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r1, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r4, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r1, #104] @ 0x68 │ │ │ │ + str r0, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r2] │ │ │ │ + strb r0, [r3, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldmia r4!, {} │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r4, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ + str r0, [r4, #88] @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #76] @ 0x4c │ │ │ │ + str r6, [r1, #88] @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 2ce2fc │ │ │ │ @@ -163535,15 +163537,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ce22a │ │ │ │ ldr r0, [pc, #92] @ (2ce320 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2ce22a │ │ │ │ ldr r3, [pc, #80] @ (2ce324 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ce26c │ │ │ │ @@ -163553,41 +163555,41 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ce26c │ │ │ │ ldr r0, [pc, #64] @ (2ce328 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ce26c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r3, sp, #24 │ │ │ │ + add r3, sp, #728 @ 0x2d8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldmia r2!, {r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r4, r5] │ │ │ │ + str r0, [r2, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r2, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #60] @ 0x3c │ │ │ │ + str r4, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #352] @ (2ce488 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #60] @ 0x3c │ │ │ │ + str r4, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 2ce474 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -163702,29 +163704,29 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 2ce408 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 2ce408 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 2ce440 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cd04 │ │ │ │ + bl 73cdb4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 2ce428 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r3, r3] │ │ │ │ + ldrsh r2, [r1, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldmia r1!, {r3, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -163883,15 +163885,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2ce6a4 ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 2c91e4 │ │ │ │ b.n 2ce518 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2ce576 │ │ │ │ @@ -163916,41 +163918,41 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2ce6ac ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ce50e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r5, #32] │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r2, r6, #4 │ │ │ │ + lsls r2, r4, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r1, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #16] │ │ │ │ + str r6, [r2, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #8] │ │ │ │ + str r4, [r1, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -164090,15 +164092,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2ce8a0 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 2c91e4 │ │ │ │ b.n 2ce740 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2ce7a4 │ │ │ │ @@ -164122,40 +164124,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2ce8a8 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 2ce738 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ stmia r6!, {r1, r2, r4} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r1, #8] │ │ │ │ + str r0, [r7, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r2, r3, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vhadd.u q0, q2, q5 │ │ │ │ + vmla.i32 q8, q2, d10[0] │ │ │ │ adds r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r6, r6] │ │ │ │ + str r6, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r5, r4] │ │ │ │ + ldrsh r0, [r3, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -164282,15 +164284,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (2cead4 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ce926 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 2c8e00 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -164358,41 +164360,41 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (2ceae0 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ce9a6 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r4!, {r2, r3, r4} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r2} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsh r4, [r4, r4] │ │ │ │ + ldrsh r4, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r5, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r7, r0] │ │ │ │ + ldrsh r4, [r5, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r7, r7] │ │ │ │ + strb r4, [r5, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, r6] │ │ │ │ + ldrsh r0, [r5, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (2ced74 ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -164557,15 +164559,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (2ced98 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ceb88 │ │ │ │ ldr r2, [pc, #228] @ (2ced9c ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -164603,15 +164605,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (2ceda4 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 2ceb72 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c8e00 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 2cec10 │ │ │ │ @@ -164641,34 +164643,34 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ stmia r1!, {r3, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r1, #174 @ 0xae │ │ │ │ + adds r2, #94 @ 0x5e │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r2, [r7, r7] │ │ │ │ + strh r2, [r5, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, r0] │ │ │ │ + ldrb r4, [r3, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vmla.i32 d16, d14, d8[0] │ │ │ │ + eors.w r0, lr, #72 @ 0x48 │ │ │ │ asrs r4, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, r6] │ │ │ │ + ldrb r2, [r7, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r1, r4] │ │ │ │ + str r0, [r7, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -164706,15 +164708,15 @@ │ │ │ │ bl 2d07ac │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2cee90 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ceece │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -164723,25 +164725,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (2ceee8 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -164782,17 +164784,17 @@ │ │ │ │ b.n 2cee28 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ itt ne │ │ │ │ lslne r2, r6, #1 │ │ │ │ lslne r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ + ldr r7, [sp, #816] @ 0x330 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r4, [r4, r2] │ │ │ │ + ldrh r4, [r2, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ bkpt 0x003c │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -164837,17 +164839,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73c448 │ │ │ │ + bl 73c4f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73c568 │ │ │ │ + bl 73c618 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2cefae │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca424 │ │ │ │ ldr r2, [pc, #160] @ (2cf028 ) │ │ │ │ ldr r3, [pc, #140] @ (2cf018 ) │ │ │ │ @@ -164883,15 +164885,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 2cef80 │ │ │ │ ldr r0, [pc, #80] @ (2cf02c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ movs r1, #7 │ │ │ │ b.n 2cef80 │ │ │ │ ldr r3, [pc, #72] @ (2cf030 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cef4c │ │ │ │ @@ -164900,39 +164902,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cef4c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2cf038 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 2cef4c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1, r3, r4, r6, r7, pc} │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #136 @ 0x88 │ │ │ │ + cmp r6, #56 @ 0x38 │ │ │ │ lsls r6, r2, #1 │ │ │ │ pop {r1, r2, r6, r7, pc} │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r3, r4, r6, pc} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [r7, r5] │ │ │ │ + ldrh r4, [r5, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, r4] │ │ │ │ + ldr r0, [r4, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cf03c : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -164976,20 +164978,20 @@ │ │ │ │ bmi.n 2cf0a2 │ │ │ │ ldr r5, [pc, #108] @ (2cf108 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2cf0a2 │ │ │ │ ldr r5, [pc, #108] @ (2cf10c ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 73c43c │ │ │ │ + bl 73c4ec │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73bef4 │ │ │ │ + bl 73bfa4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 73c298 │ │ │ │ + b.w 73c348 │ │ │ │ ldr r5, [pc, #84] @ (2cf110 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2cf0a2 │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -165060,38 +165062,38 @@ │ │ │ │ cbz r3, 2cf182 │ │ │ │ ldr r1, [pc, #96] @ (2cf1cc ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7355d8 │ │ │ │ + bl 735688 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 735008 │ │ │ │ + bl 7350b8 │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 2cf19e │ │ │ │ ldr r1, [pc, #68] @ (2cf1d0 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 7355d8 │ │ │ │ + bl 735688 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 735008 │ │ │ │ + bl 7350b8 │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 2cf1be │ │ │ │ ldr r1, [pc, #44] @ (2cf1d4 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7355d8 │ │ │ │ + bl 735688 │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 735008 │ │ │ │ + bl 7350b8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 261098 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #612] @ 0x264 │ │ │ │ vcvt.u16.f16 , , #1 │ │ │ │ @@ -165195,15 +165197,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 2625bc │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb2c │ │ │ │ + bl 73cbdc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -165237,29 +165239,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (2cf50c ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 734f48 │ │ │ │ + bl 734ff8 │ │ │ │ ldr r1, [pc, #452] @ (2cf510 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 734f48 │ │ │ │ + bl 734ff8 │ │ │ │ ldr r1, [pc, #432] @ (2cf514 ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 734f48 │ │ │ │ + bl 734ff8 │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 2cf4e8 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 2cf4f0 │ │ │ │ @@ -165270,15 +165272,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 26109c │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #356] @ (2cf518 ) │ │ │ │ ldr r3, [pc, #328] @ (2cf4fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -165299,15 +165301,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4369 @ 0x1111 │ │ │ │ ldr r1, [pc, #304] @ (2cf524 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 2cf128 │ │ │ │ b.n 2cf39a │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 26141c │ │ │ │ @@ -165318,15 +165320,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4361 @ 0x1109 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2cf3fc │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2cf4c8 │ │ │ │ ldr r3, [pc, #252] @ (2cf534 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -165334,62 +165336,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (2cf53c ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4315 @ 0x10db │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2cf3fc │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (2cf540 ) │ │ │ │ ldr r3, [pc, #232] @ (2cf544 ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (2cf548 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4333 @ 0x10ed │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2cf3fc │ │ │ │ ldr r2, [pc, #208] @ (2cf54c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (2cf550 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4366 @ 0x110e │ │ │ │ ldr r1, [pc, #196] @ (2cf554 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2cf3fc │ │ │ │ ldr r1, [pc, #188] @ (2cf558 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddbc │ │ │ │ + bl 72de6c │ │ │ │ b.n 2cf3fc │ │ │ │ ldr r2, [pc, #176] @ (2cf55c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (2cf560 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4323 @ 0x10e3 │ │ │ │ ldr r1, [pc, #168] @ (2cf564 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2cf3fc │ │ │ │ ldr r1, [pc, #156] @ (2cf568 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2cf436 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (2cf56c ) │ │ │ │ movw r2, #4297 @ 0x10c9 │ │ │ │ @@ -165409,66 +165411,66 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ revsh r2, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, r6] │ │ │ │ + ldrsh r4, [r7, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ vtbl.8 d25, {d31- instruction: 0xffff9b3b │ │ │ │ vqshrn.u64 d27, q8, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsb r6, [r6, r2] │ │ │ │ + ldrsb r6, [r4, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r1, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add lr, r9 │ │ │ │ + cmp r6, pc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #832] @ 0x340 │ │ │ │ + ldr r1, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r6, [r7, r0] │ │ │ │ + ldrsb r6, [r5, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r8, r4 │ │ │ │ + cmp r0, sl │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r1, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r3, r5] │ │ │ │ + ldrsb r0, [r1, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, pc │ │ │ │ + cmp r4, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r4, r6] │ │ │ │ + ldrsb r0, [r2, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #528] @ 0x210 │ │ │ │ + ldr r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, fp │ │ │ │ + cmp r0, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r7, r7] │ │ │ │ + ldrsb r2, [r5, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #360] @ 0x168 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, r6 │ │ │ │ + add sl, ip │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r3, r6] │ │ │ │ + ldrsb r0, [r1, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r4, r4] │ │ │ │ + strb r0, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #880] @ 0x370 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, r0 │ │ │ │ + add ip, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bhi.n 2cf5d8 │ │ │ │ + bhi.n 2cf538 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mvns r6, r4 │ │ │ │ + add lr, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r5, r2] │ │ │ │ + strb r2, [r3, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cf578 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -165484,30 +165486,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 262b9c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 2cf5be │ │ │ │ - bl 73b7f0 │ │ │ │ + bl 73b8a0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 725574 │ │ │ │ + bl 725624 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cf5ae │ │ │ │ ldr r0, [pc, #88] @ (2cf618 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 73bef4 │ │ │ │ - bl 73c298 │ │ │ │ + bl 73bfa4 │ │ │ │ + bl 73c348 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 2cf5e4 │ │ │ │ - bl 73b7f0 │ │ │ │ + bl 73b8a0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 725574 │ │ │ │ + bl 725624 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cf5d2 │ │ │ │ ldr r2, [pc, #52] @ (2cf61c ) │ │ │ │ ldr r3, [pc, #44] @ (2cf614 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -165543,42 +165545,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (2cf6b4 ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2cf6ac │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #112] @ (2cf6b8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (2cf6bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r7, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 2cf69e │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -165592,15 +165594,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cf68c │ │ │ │ nop │ │ │ │ @ instruction: 0xb6ae │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2cfa2c ) │ │ │ │ movs r0, r0 │ │ │ │ - add ip, ip │ │ │ │ + cmp ip, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cf6c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ @@ -165619,29 +165621,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 2cf93a │ │ │ │ mov r9, r0 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #588] @ (2cf954 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (2cf958 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r7, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -165791,23 +165793,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2cf916 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (2cf968 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2c9ea0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r2, [pc, #156] @ (2cf96c ) │ │ │ │ ldr r3, [pc, #116] @ (2cf948 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -165832,19 +165834,19 @@ │ │ │ │ blx 260d68 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2cf80c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 73c8fc │ │ │ │ + bl 73c9ac │ │ │ │ b.n 2cf8b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 73c674 │ │ │ │ + bl 73c724 │ │ │ │ b.n 2cf774 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cf892 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2cf892 │ │ │ │ @@ -165857,23 +165859,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb608 │ │ │ │ lsls r2, r6, #1 │ │ │ │ @ instruction: 0xb602 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2cfcc8 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r4, r4 │ │ │ │ + add ip, sl │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, sp │ │ │ │ + bx r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [pc, #920] @ (2cfd00 ) │ │ │ │ + ldr r5, [pc, #600] @ (2cfbc0 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r6, r4 │ │ │ │ + cmp lr, sl │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r1, r4} │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002cf970 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -165883,42 +165885,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (2cf9f4 ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2cf9e8 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r2, [pc, #100] @ (2cf9f8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2cf9fc ) │ │ │ │ add r2, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r4, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 2cf9d4 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -165926,15 +165928,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2cf9d8 │ │ │ │ nop │ │ │ │ cbz r0, 2cfa50 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2cfd6c ) │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r2 │ │ │ │ + negs r0, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cfa00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165952,44 +165954,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r2, [pc, #68] @ (2cfa84 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (2cfa88 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r4, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 73c2f0 │ │ │ │ + b.w 73c3a0 │ │ │ │ nop │ │ │ │ uxtb r4, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2cfdf8 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4 │ │ │ │ + sbcs r6, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cfa8c : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (2cfafc ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 2cfaa2 │ │ │ │ @@ -166003,43 +166005,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (2cfb00 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (2cfb04 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73c2f0 │ │ │ │ + b.w 73c3a0 │ │ │ │ sxtb r4, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2cfe74 ) │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r4 │ │ │ │ + asrs r2, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cfb08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -166075,42 +166077,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cfc2a │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #232] @ (2cfc58 ) │ │ │ │ ldr r2, [pc, #232] @ (2cfc5c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r7, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2cfbe4 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cfc1e │ │ │ │ ldr r2, [pc, #160] @ (2cfc60 ) │ │ │ │ ldr r3, [pc, #140] @ (2cfc50 ) │ │ │ │ add r2, pc │ │ │ │ @@ -166142,25 +166144,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2cfc36 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2c9ea0 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2cfbbe │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2cfbbe │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2cfb6a │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2cfc0e │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cfbbe │ │ │ │ @@ -166170,15 +166172,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 2cfc86 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2cffcc ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #188 @ 0xbc │ │ │ │ + eors r4, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cbz r2, 2cfc6c │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002cfc64 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -166192,38 +166194,38 @@ │ │ │ │ bne.n 2cfd4a │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2cfd1e │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #196] @ (2cfd54 ) │ │ │ │ ldr r2, [pc, #196] @ (2cfd58 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cfcf6 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cfd2a │ │ │ │ ldr r3, [pc, #136] @ (2cfd5c ) │ │ │ │ ldr r2, [pc, #136] @ (2cfd60 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -166238,15 +166240,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cfd36 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2cfcd2 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -166254,34 +166256,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2cfc8a │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2cfcd2 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2cfd06 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca198 │ │ │ │ b.n 2cfce6 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2cfce8 │ │ │ │ add sp, #432 @ 0x1b0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d00c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #156 @ 0x9c │ │ │ │ + subs r7, #76 @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #240 @ 0xf0 │ │ │ │ ... │ │ │ │ │ │ │ │ 002cfd64 : │ │ │ │ @@ -166293,40 +166295,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2cfdfc ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2cfdf6 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r2, [pc, #120] @ (2cfe00 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2cfe04 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r4, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cfdc2 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ cbnz r4, 2cfde2 │ │ │ │ ldr r3, [pc, #60] @ (2cfe08 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -166338,27 +166340,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2cfdc8 │ │ │ │ ldr r0, [pc, #28] @ (2cfe0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 2cfdd2 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cfdd2 │ │ │ │ add r7, sp, #432 @ 0x1b0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d0174 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #156 @ 0x9c │ │ │ │ + subs r6, #76 @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #984] @ (2d01e8 ) │ │ │ │ + ldr r5, [pc, #664] @ (2d00a8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cfe10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166374,51 +166376,51 @@ │ │ │ │ beq.n 2cfeac │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cfec0 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #176] @ (2cfef8 ) │ │ │ │ ldr r2, [pc, #180] @ (2cfefc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r5, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2cfe98 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 2cfecc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 2cfe86 │ │ │ │ b.n 2cfecc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -166426,19 +166428,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2cfe40 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166446,15 +166448,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 2cfe86 │ │ │ │ nop │ │ │ │ add r6, sp, #760 @ 0x2f8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d026c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #230 @ 0xe6 │ │ │ │ + subs r5, #150 @ 0x96 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cff00 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166466,58 +166468,58 @@ │ │ │ │ bne.n 2cffac │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2cff82 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #140] @ (2cffb8 ) │ │ │ │ ldr r2, [pc, #140] @ (2cffbc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r6, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2cff68 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2cff8e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2cff26 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -166525,15 +166527,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2cff72 │ │ │ │ nop │ │ │ │ add r5, sp, #832 @ 0x340 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d032c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #0 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002cffc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166544,48 +166546,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d0060 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r2, [pc, #128] @ (2d006c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (2d0070 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r6, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 2d0038 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 2d0026 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -166598,15 +166600,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 2d0026 │ │ │ │ nop │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d03e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #58 @ 0x3a │ │ │ │ + subs r3, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0074 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166619,41 +166621,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2d0148 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #208] @ (2d0174 ) │ │ │ │ ldr r2, [pc, #208] @ (2d0178 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2d011e │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0112 │ │ │ │ ldr r3, [pc, #140] @ (2d017c ) │ │ │ │ ldr r2, [pc, #144] @ (2d0180 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -166668,19 +166670,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2d00ec │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0154 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2d00ec │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -166688,31 +166690,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2d009e │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2d012e │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca198 │ │ │ │ b.n 2d0100 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2d0102 │ │ │ │ nop │ │ │ │ add r4, sp, #360 @ 0x168 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d04e8 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #136 @ 0x88 │ │ │ │ + subs r3, #56 @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #240 @ 0xf0 │ │ │ │ ... │ │ │ │ │ │ │ │ 002d0184 : │ │ │ │ @@ -166756,29 +166758,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 2d02f8 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #336] @ (2d0350 ) │ │ │ │ ldr r2, [pc, #340] @ (2d0354 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov fp, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, fp │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -166789,15 +166791,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2d02b0 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d029e │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2d0278 │ │ │ │ ldr r3, [pc, #240] @ (2d0358 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -166823,15 +166825,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2d0264 │ │ │ │ b.n 2d0278 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2c9e94 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -166858,29 +166860,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2c9ea0 │ │ │ │ b.n 2d0254 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cd04 │ │ │ │ + bl 73cdb4 │ │ │ │ b.n 2d01f8 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2c9ea0 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2d0278 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2d0278 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2ca198 │ │ │ │ b.n 2d0278 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 2ca118 │ │ │ │ @@ -166892,15 +166894,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d06c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ + subs r1, #222 @ 0xde │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #416 @ 0x1a0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -166914,40 +166916,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2d03fc ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d03f6 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r2, [pc, #120] @ (2d0400 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2d0404 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r4, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d03c2 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ cbnz r4, 2d03e2 │ │ │ │ ldr r3, [pc, #60] @ (2d0408 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -166959,27 +166961,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2d03c8 │ │ │ │ ldr r0, [pc, #28] @ (2d040c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 2d03d2 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d03d2 │ │ │ │ add r1, sp, #432 @ 0x1b0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d0774 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #156 @ 0x9c │ │ │ │ + subs r0, #76 @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - bx r5 │ │ │ │ + @ instruction: 0x47da │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0410 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166988,56 +166990,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2d0490 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2d0488 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r2, [pc, #92] @ (2d0494 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2d0498 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r6, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0474 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0478 │ │ │ │ nop │ │ │ │ add r0, sp, #768 @ 0x300 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d0808 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #240 @ 0xf0 │ │ │ │ + adds r7, #160 @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d049c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167050,74 +167052,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d052a │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #148] @ (2d0560 ) │ │ │ │ ldr r2, [pc, #148] @ (2d0564 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r6, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d050e │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0536 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2d04c6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0518 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d08d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #96 @ 0x60 │ │ │ │ + adds r7, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0568 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -167130,57 +167132,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 41f870 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r2, [pc, #100] @ (2d0600 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (2d0604 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r5, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d05e0 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d05e4 │ │ │ │ add r7, pc, #408 @ (adr r7, 2d0798 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d0974 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #140 @ 0x8c │ │ │ │ + adds r6, #60 @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0608 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -167193,57 +167195,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 41f870 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r2, [pc, #100] @ (2d06a0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2d06a4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r4, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0680 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0684 │ │ │ │ add r6, pc, #792 @ (adr r6, 2d09b8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d0a14 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #236 @ 0xec │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d06a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167255,30 +167257,30 @@ │ │ │ │ bne.n 2d079a │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d077e │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #204] @ (2d07a4 ) │ │ │ │ ldr r2, [pc, #208] @ (2d07a8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r4, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 263554 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -167289,15 +167291,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 2d0742 │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 2d078a │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d075e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -167306,47 +167308,47 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 26109c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2d0730 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2d06d0 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 26109c │ │ │ │ mov r0, r7 │ │ │ │ blx 263554 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2d0706 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0730 │ │ │ │ add r6, pc, #152 @ (adr r6, 2d083c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d0b18 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #82 @ 0x52 │ │ │ │ + adds r5, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d07ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167358,58 +167360,58 @@ │ │ │ │ bne.n 2d0858 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d082e │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #140] @ (2d0864 ) │ │ │ │ ldr r2, [pc, #140] @ (2d0868 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r6, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0814 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d083a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2d07d2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167417,15 +167419,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d081e │ │ │ │ nop │ │ │ │ add r5, pc, #144 @ (adr r5, 2d08f4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d0bd8 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #84 @ 0x54 │ │ │ │ + adds r4, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d086c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -167452,41 +167454,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 2c9e74 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d092a │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #152] @ (2d0958 ) │ │ │ │ ldr r2, [pc, #152] @ (2d095c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r6, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d08fc │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0936 │ │ │ │ ldr r2, [pc, #88] @ (2d0960 ) │ │ │ │ ldr r3, [pc, #72] @ (2d0954 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -167500,32 +167502,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2d08ba │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2d0906 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0906 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #368 @ (adr r4, 2d0ac0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r4, pc, #344 @ (adr r4, 2d0aac ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #880] @ (2d0ccc ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #108 @ 0x6c │ │ │ │ + adds r3, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r3, pc, #872 @ (adr r3, 2d0ccc ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d0964 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167539,58 +167541,58 @@ │ │ │ │ bne.n 2d0a10 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d09e6 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #140] @ (2d0a1c ) │ │ │ │ ldr r2, [pc, #140] @ (2d0a20 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r6, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d09cc │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d09f2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2d098a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167598,15 +167600,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d09d6 │ │ │ │ nop │ │ │ │ add r3, pc, #432 @ (adr r3, 2d0bcc ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d0d90 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #156 @ 0x9c │ │ │ │ + adds r2, #76 @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0a24 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167615,56 +167617,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2d0aa4 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2d0a9c │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r2, [pc, #92] @ (2d0aa8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2d0aac ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r6, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0a88 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0a8c │ │ │ │ nop │ │ │ │ add r2, pc, #688 @ (adr r2, 2d0d58 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d0e1c ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #220 @ 0xdc │ │ │ │ + adds r1, #140 @ 0x8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0ab0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -167693,41 +167695,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0b74 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #152] @ (2d0ba4 ) │ │ │ │ ldr r2, [pc, #156] @ (2d0ba8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r6, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0b46 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0b80 │ │ │ │ ldr r2, [pc, #88] @ (2d0bac ) │ │ │ │ ldr r3, [pc, #72] @ (2d0b9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -167741,33 +167743,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2d0b04 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2d0b50 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0b50 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, pc, #120 @ (adr r2, 2d0c14 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #88 @ (adr r2, 2d0bfc ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d0f18 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #34 @ 0x22 │ │ │ │ + adds r0, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r1, pc, #576 @ (adr r1, 2d0df0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d0bb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167783,59 +167785,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0c3c │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #144] @ (2d0c74 ) │ │ │ │ ldr r2, [pc, #148] @ (2d0c78 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r4, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0c20 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0c48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2d0bdc │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -167843,15 +167845,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0c2a │ │ │ │ nop │ │ │ │ add r1, pc, #112 @ (adr r1, 2d0ce4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d0fe8 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #74 @ 0x4a │ │ │ │ + cmp r7, #250 @ 0xfa │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0c7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -167860,57 +167862,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (2d0d08 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 2d0d00 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r2, [pc, #100] @ (2d0d0c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2d0d10 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r6, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0cea │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0cee │ │ │ │ nop │ │ │ │ add r0, pc, #328 @ (adr r0, 2d0e54 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d1080 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #126 @ 0x7e │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0d14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -167947,42 +167949,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0e3e │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #232] @ (2d0e6c ) │ │ │ │ ldr r2, [pc, #232] @ (2d0e70 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r7, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2d0df8 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0e32 │ │ │ │ ldr r2, [pc, #160] @ (2d0e74 ) │ │ │ │ ldr r3, [pc, #140] @ (2d0e64 ) │ │ │ │ add r2, pc │ │ │ │ @@ -168014,25 +168016,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2d0e4a │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2c9ea0 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2d0dd2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2d0dd2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2d0d7e │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2d0e22 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0dd2 │ │ │ │ @@ -168042,15 +168044,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d11e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #168 @ 0xa8 │ │ │ │ + cmp r6, #88 @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d0e78 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -168063,57 +168065,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d0f20 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0ef6 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #136] @ (2d0f2c ) │ │ │ │ ldr r2, [pc, #140] @ (2d0f30 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r4, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0edc │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0f02 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2d0e9c │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168121,15 +168123,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0ee6 │ │ │ │ nop │ │ │ │ ldr r6, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d12a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #138 @ 0x8a │ │ │ │ + cmp r5, #58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d0f34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168142,59 +168144,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d0fc0 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #148] @ (2d0ff8 ) │ │ │ │ ldr r2, [pc, #148] @ (2d0ffc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r6, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d0fa4 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d0fcc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2d0f5e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168202,15 +168204,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d0fae │ │ │ │ nop │ │ │ │ ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d136c ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #200 @ 0xc8 │ │ │ │ + cmp r4, #120 @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d1000 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168219,55 +168221,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (2d107c ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2d1076 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r2, [pc, #88] @ (2d1080 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (2d1084 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r6, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d1062 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d1066 │ │ │ │ ldr r4, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d13f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #254 @ 0xfe │ │ │ │ + cmp r3, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d1088 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -168277,29 +168279,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d110e │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r2, [pc, #100] @ (2d1118 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2d111c ) │ │ │ │ add r2, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r4, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -168307,29 +168309,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d10f8 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d10fc │ │ │ │ ldr r4, [sp, #280] @ 0x118 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d148c ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #114 @ 0x72 │ │ │ │ + cmp r3, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d1120 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -168366,43 +168368,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d124c │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #232] @ (2d1278 ) │ │ │ │ ldr r2, [pc, #232] @ (2d127c ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r9, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2d1206 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d1240 │ │ │ │ ldr r2, [pc, #156] @ (2d1280 ) │ │ │ │ ldr r3, [pc, #140] @ (2d1270 ) │ │ │ │ add r2, pc │ │ │ │ @@ -168434,25 +168436,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2d1258 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2c9ea0 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2d11e0 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ b.n 2d11e0 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2d118a │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2d1230 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d11e0 │ │ │ │ @@ -168461,15 +168463,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d15ec ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #154 @ 0x9a │ │ │ │ + cmp r2, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d1284 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -168498,42 +168500,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d1350 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r2, [pc, #132] @ (2d135c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (2d1360 ) │ │ │ │ add r2, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r5, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d1318 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168552,36 +168554,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d12b2 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d16d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #76 @ 0x4c │ │ │ │ + cmp r0, #252 @ 0xfc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.w 73c298 │ │ │ │ + b.w 73c348 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 73c298 │ │ │ │ + bl 73c348 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002d1388 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (2d1398 ) │ │ │ │ ldr r0, [pc, #12] @ (2d139c ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 73d774 │ │ │ │ + b.w 73d824 │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 002d13a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -168595,59 +168597,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d142c │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #148] @ (2d1464 ) │ │ │ │ ldr r2, [pc, #148] @ (2d1468 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r6, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d1410 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d1438 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2d13ca │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168655,15 +168657,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d141a │ │ │ │ nop │ │ │ │ ldr r1, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d17d8 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #92 @ 0x5c │ │ │ │ + cmp r0, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d146c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168676,61 +168678,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d14fc │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #152] @ (2d1534 ) │ │ │ │ ldr r2, [pc, #152] @ (2d1538 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r6, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d14e0 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d1508 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2d1496 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168738,15 +168740,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d14ea │ │ │ │ nop │ │ │ │ ldr r0, [sp, #392] @ 0x188 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d18a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #144 @ 0x90 │ │ │ │ + movs r7, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d153c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168759,29 +168761,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d15d0 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #156] @ (2d1608 ) │ │ │ │ ldr r2, [pc, #156] @ (2d160c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r6, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -168790,32 +168792,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d15b4 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d15dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2d1566 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -168823,15 +168825,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d15be │ │ │ │ nop │ │ │ │ str r7, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d197c ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #192 @ 0xc0 │ │ │ │ + movs r6, #112 @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d1610 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168843,73 +168845,73 @@ │ │ │ │ bne.n 2d16be │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2d1694 │ │ │ │ - bl 73d290 │ │ │ │ + bl 73d340 │ │ │ │ ldr r3, [pc, #140] @ (2d16c8 ) │ │ │ │ ldr r2, [pc, #140] @ (2d16cc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ mov r6, r0 │ │ │ │ - bl 73adc4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73ae74 │ │ │ │ + bl 73c3a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2d167a │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 73c2f0 │ │ │ │ + bl 73c3a0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2d16a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cc00 │ │ │ │ b.n 2d1636 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 73cc2c │ │ │ │ + bl 73ccdc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2d1684 │ │ │ │ str r6, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #880] @ (2d1a3c ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #240 @ 0xf0 │ │ │ │ + movs r5, #160 @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d16d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168933,15 +168935,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r4, #102 @ 0x66 │ │ │ │ + adds r5, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d171c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168965,15 +168967,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r4, #22 │ │ │ │ + adds r4, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d1768 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168993,15 +168995,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - adds r3, #206 @ 0xce │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d17ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169027,15 +169029,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r3, #134 @ 0x86 │ │ │ │ + adds r4, #54 @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d17fc : │ │ │ │ b.w 262898 │ │ │ │ │ │ │ │ 002d1800 : │ │ │ │ bx lr │ │ │ │ @@ -169043,72 +169045,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2d1828 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldrb r4, [r0, r1] │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 002d182c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (2d1894 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r1, [pc, #80] @ (2d1898 ) │ │ │ │ ldr r2, [pc, #80] @ (2d189c ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2d187e │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (2d18a0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r6, #21] │ │ │ │ + strb r6, [r4, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r3, #60 @ 0x3c │ │ │ │ + adds r3, #236 @ 0xec │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r3, #16 │ │ │ │ + adds r3, #192 @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r3, #54 @ 0x36 │ │ │ │ + adds r3, #230 @ 0xe6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d18a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -169126,60 +169128,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (2d194c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 2d1928 │ │ │ │ ldr r6, [pc, #92] @ (2d1950 ) │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 2d1928 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d18ce │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strb r6, [r7, #19] │ │ │ │ + strb r6, [r5, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r2, #56] @ 0x38 │ │ │ │ + str r4, [r0, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r4, 2d1980 │ │ │ │ + uxth r4, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #226 @ 0xe2 │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + adds r3, #134 @ 0x86 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -169356,25 +169358,25 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (2d1b38 ) │ │ │ │ ldr r0, [pc, #28] @ (2d1b3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - strb r6, [r3, #12] │ │ │ │ + strb r6, [r1, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #240 @ 0xf0 │ │ │ │ + adds r1, #160 @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r1, #2 │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r1, #12] │ │ │ │ + strb r2, [r7, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #220 @ 0xdc │ │ │ │ + adds r1, #140 @ 0x8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #250 @ 0xfa │ │ │ │ + adds r1, #170 @ 0xaa │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -169401,21 +169403,21 @@ │ │ │ │ ldr r1, [pc, #20] @ (2d1b9c ) │ │ │ │ ldr r0, [pc, #24] @ (2d1ba0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - adds r0, #204 @ 0xcc │ │ │ │ + adds r1, #124 @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r4, #10] │ │ │ │ + strb r0, [r2, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #114 @ 0x72 │ │ │ │ + adds r1, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #154 @ 0x9a │ │ │ │ + adds r1, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -169535,23 +169537,23 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb75e │ │ │ │ + @ instruction: 0xb80e │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r0, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r2, #5] │ │ │ │ + strb r0, [r0, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ + cmp r7, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r7, #106 @ 0x6a │ │ │ │ + adds r0, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 2d1d60 │ │ │ │ @@ -169586,15 +169588,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r1, #62] @ 0x3e │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #140 @ 0x8c │ │ │ │ + cmp r0, #60 @ 0x3c │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldrh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -169660,19 +169662,19 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r6, #0] │ │ │ │ + strb r0, [r4, #3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r6, #114 @ 0x72 │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r5, #254 @ 0xfe │ │ │ │ + cmp r6, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (2d1f20 ) │ │ │ │ @@ -170419,19 +170421,19 @@ │ │ │ │ nop │ │ │ │ strh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [r6, #0] │ │ │ │ + ldr r6, [r4, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r6, #8 │ │ │ │ + movs r6, #184 @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r6, #132 @ 0x84 │ │ │ │ + movs r7, #52 @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d2618 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170468,19 +170470,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ ldrh r0, [r7, #0] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - str r0, [r7, #120] @ 0x78 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r5, #138 @ 0x8a │ │ │ │ + movs r6, #58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r6, #34 @ 0x22 │ │ │ │ + movs r6, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d268c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -170501,15 +170503,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strh r0, [r0, #62] @ 0x3e │ │ │ │ lsls r4, r0, #2 │ │ │ │ - bl 5c66ce │ │ │ │ + bl 5c66ce │ │ │ │ │ │ │ │ 002d26d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (2d2834 ) │ │ │ │ @@ -170642,17 +170644,17 @@ │ │ │ │ blx 260d80 │ │ │ │ strh r4, [r7, #46] @ 0x2e │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r6, #42] @ 0x2a │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r0, #96] @ 0x60 │ │ │ │ + str r0, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #208 @ 0xd0 │ │ │ │ + movs r4, #128 @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -171523,15 +171525,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r6, [r4, #21] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - asrs r6, r2, #14 │ │ │ │ + asrs r6, r0, #17 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d3144 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -171570,19 +171572,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #19] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldrb r2, [r1, r2] │ │ │ │ + ldrb r2, [r7, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r3, r1 │ │ │ │ + subs r4, r1, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, r0, r4 │ │ │ │ + subs r0, r6, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d31bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -172399,15 +172401,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ strb r4, [r1, #21] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsrs r6, r7, #13 │ │ │ │ + lsrs r6, r5, #16 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d3950 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -172439,15 +172441,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strb r2, [r6, #19] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsrs r4, r4, #12 │ │ │ │ + lsrs r4, r2, #15 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d39b0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -172484,15 +172486,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ strb r2, [r2, #18] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r6, #13 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d3a1c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172534,15 +172536,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strb r0, [r4, #16] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsrs r2, r2, #9 │ │ │ │ + lsrs r2, r0, #12 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d3a94 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172587,15 +172589,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strb r0, [r5, #14] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsrs r2, r3, #7 │ │ │ │ + lsrs r2, r1, #10 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d3b14 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172643,15 +172645,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strb r0, [r5, #12] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsrs r2, r3, #5 │ │ │ │ + lsrs r2, r1, #8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d3b9c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172702,15 +172704,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strb r0, [r4, #10] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsrs r2, r2, #3 │ │ │ │ + lsrs r2, r0, #6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002d3c2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -172999,24 +173001,24 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ strb r0, [r3, #2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #7] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - lsls r4, r3, #23 │ │ │ │ + lsls r4, r1, #26 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r4, [r5, #92] @ 0x5c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [pc, #1008] @ (2d4340 ) │ │ │ │ + ldr r7, [pc, #688] @ (2d4200 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r1, #19 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ lsrs r6, r7, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ + lsrs r6, r5, #24 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d3f58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -173261,19 +173263,19 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [pc, #248] @ (2d4304 ) │ │ │ │ + ldr r4, [pc, #952] @ (2d45c4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r2, #8 │ │ │ │ + lsrs r0, r0, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r3, #11 │ │ │ │ + lsrs r0, r1, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d4214 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -173453,19 +173455,19 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldr r6, [r6, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [pc, #288] @ (2d4520 ) │ │ │ │ + ldr r2, [pc, #992] @ (2d47e0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r3, #32 │ │ │ │ + lsrs r2, r1, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r6, #3 │ │ │ │ + lsrs r2, r4, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d4408 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173839,22 +173841,22 @@ │ │ │ │ nop │ │ │ │ str r6, [r7, #92] @ 0x5c │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #116] @ 0x74 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldc2l 0, cr0, [lr, #-316]! @ 0xfffffec4 │ │ │ │ + cdp2 0, 2, cr0, cr14, cr15, {2} │ │ │ │ str r4, [r3, #88] @ 0x58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - mov lr, r5 │ │ │ │ + bx fp │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r0, #18 │ │ │ │ + lsls r0, r6, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r4, #21 │ │ │ │ + lsls r4, r2, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002d47a8 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -174187,15 +174189,15 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ str r4, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #64] @ 0x40 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - @ instruction: 0xfa2e004f │ │ │ │ + @ instruction: 0xfade004f │ │ │ │ str r2, [r7, #32] │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d4ae8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -174390,15 +174392,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r4, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, #32] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - strh.w r0, [ip, pc] │ │ │ │ + ldr.w r0, [ip, #79] @ 0x4f │ │ │ │ str r2, [r0, #4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d4ce0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -174475,15 +174477,15 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldrsh r2, [r5, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #20] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - @ instruction: 0xf73e004f │ │ │ │ + @ instruction: 0xf7ee004f │ │ │ │ ldrsh r4, [r5, r5] │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d4db4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -174525,15 +174527,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ str r6, [r1, #8] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - subw r0, r4, #2127 @ 0x84f │ │ │ │ + @ instruction: 0xf754004f │ │ │ │ │ │ │ │ 002d4e28 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -174573,15 +174575,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ str r2, [r3, #0] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - @ instruction: 0xf630004f │ │ │ │ + @ instruction: 0xf6e0004f │ │ │ │ │ │ │ │ 002d4e9c : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -174693,18 +174695,18 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r2, [r6, r3] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - subs r6, #130 @ 0x82 │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mrrc2 0, 4, r0, r4, cr8 │ │ │ │ - stc2l 0, cr0, [r8, #-288] @ 0xfffffee0 │ │ │ │ + stc2 0, cr0, [r4, #-288] @ 0xfffffee0 │ │ │ │ + ldc2l 0, cr0, [r8, #288]! @ 0x120 │ │ │ │ │ │ │ │ 002d4fc4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -174960,18 +174962,18 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, r4] │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldrh r2, [r5, r3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r4, #0 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfad60048 │ │ │ │ - vst1.8 {d16[2]}, [ip], r8 │ │ │ │ + @ instruction: 0xfb860048 │ │ │ │ + @ instruction: 0xfa7c0048 │ │ │ │ │ │ │ │ 002d525c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -175189,18 +175191,18 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r3, r1] │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldr r0, [r2, r2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r1, #160 @ 0xa0 │ │ │ │ + subs r2, #80 @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf7720048 │ │ │ │ - strb.w r0, [r6, #72] @ 0x48 │ │ │ │ + strh.w r0, [r2, r8] │ │ │ │ + ldrsh.w r0, [r6, r8] │ │ │ │ │ │ │ │ 002d54b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #180] @ (2d5578 ) │ │ │ │ @@ -175541,34 +175543,34 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ lsls r4, r0, #2 │ │ │ │ strb r4, [r5, r4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r6, #62 @ 0x3e │ │ │ │ + adds r6, #238 @ 0xee │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ands.w r0, r0, #13107200 @ 0xc80000 │ │ │ │ - sbcs.w r0, r2, #13107200 @ 0xc80000 │ │ │ │ - adds r6, #38 @ 0x26 │ │ │ │ + @ instruction: 0xf4c00048 │ │ │ │ + @ instruction: 0xf6220048 │ │ │ │ + adds r6, #214 @ 0xd6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf3f80048 │ │ │ │ - adc.w r0, sl, #13107200 @ 0xc80000 │ │ │ │ - adds r6, #14 │ │ │ │ + @ instruction: 0xf4a80048 │ │ │ │ + @ instruction: 0xf5fa0048 │ │ │ │ + adds r6, #190 @ 0xbe │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf3e00048 │ │ │ │ - @ instruction: 0xf5220048 │ │ │ │ - adds r5, #246 @ 0xf6 │ │ │ │ + eors.w r0, r0, #13107200 @ 0xc80000 │ │ │ │ + rsbs r0, r2, #13107200 @ 0xc80000 │ │ │ │ + adds r6, #166 @ 0xa6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ubfx r0, r8, #1, #9 │ │ │ │ - @ instruction: 0xf4fa0048 │ │ │ │ - adds r5, #222 @ 0xde │ │ │ │ + orns r0, r8, #13107200 @ 0xc80000 │ │ │ │ + sub.w r0, sl, #13107200 @ 0xc80000 │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf3b00048 │ │ │ │ - @ instruction: 0xf4ce0048 │ │ │ │ + orn r0, r0, #13107200 @ 0xc80000 │ │ │ │ + sbcs.w r0, lr, #13107200 @ 0xc80000 │ │ │ │ │ │ │ │ 002d58a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #156] @ (2d5954 ) │ │ │ │ @@ -175836,21 +175838,21 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ strh r0, [r4, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - ldrd r0, r0, [r0, #316] @ 0x13c │ │ │ │ + eor.w r0, r0, pc, lsl #1 │ │ │ │ str r2, [r5, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r2, #250 @ 0xfa │ │ │ │ + adds r3, #170 @ 0xaa │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf0cc0048 │ │ │ │ - @ instruction: 0xf23e0048 │ │ │ │ + sbcs.w r0, ip, #72 @ 0x48 │ │ │ │ + @ instruction: 0xf2ee0048 │ │ │ │ │ │ │ │ 002d5b5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #196] @ (2d5c34 ) │ │ │ │ @@ -176050,16 +176052,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ str r0, [r2, r5] │ │ │ │ lsls r4, r0, #2 │ │ │ │ - b.n 2d5ca0 │ │ │ │ - lsls r7, r1, #1 │ │ │ │ + strex r0, r0, [sl, #316] @ 0x13c │ │ │ │ │ │ │ │ 002d5d6c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ b.w 2d2848 │ │ │ │ @@ -176212,21 +176213,21 @@ │ │ │ │ blx 260d80 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #1008] @ (2d62e4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s16 q0, q6, q4 │ │ │ │ + vmla.i d16, d12, d0[2] │ │ │ │ ldr r6, [pc, #240] @ (2d5ff0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r7, #82 @ 0x52 │ │ │ │ + adds r0, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp 0, 11, cr0, cr4, cr8, {2} │ │ │ │ - ldc 0, cr0, [ip, #-288] @ 0xfffffee0 │ │ │ │ + vhadd.s32 q8, q2, q4 │ │ │ │ + stcl 0, cr0, [ip, #288] @ 0x120 │ │ │ │ │ │ │ │ 002d5f0c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, ip, [r1, #16] │ │ │ │ @@ -176245,15 +176246,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cdp 0, 7, cr0, cr10, cr8, {2} │ │ │ │ + vhadd.s32 q0, q5, q4 │ │ │ │ │ │ │ │ 002d5f54 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ @@ -176291,18 +176292,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2d5fcc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, #116 @ 0x74 │ │ │ │ + cmp r7, #36 @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mcrr 0, 4, r0, r6, cr8 │ │ │ │ - cdp 0, 0, cr0, cr4, cr8, {2} │ │ │ │ + ldcl 0, cr0, [r6], #288 @ 0x120 │ │ │ │ + cdp 0, 11, cr0, cr4, cr8, {2} │ │ │ │ │ │ │ │ 002d5fd0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #80] @ 2d6030 │ │ │ │ @@ -176602,35 +176603,35 @@ │ │ │ │ blx 260d80 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #896] @ (2d666c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [sl], #288 @ 0x120 │ │ │ │ - stcl 0, cr0, [r6], #288 @ 0x120 │ │ │ │ - ldcl 0, cr0, [r2], #-288 @ 0xfffffee0 │ │ │ │ - stc 0, cr0, [r0], {72} @ 0x48 │ │ │ │ - mrrc 0, 4, r0, lr, cr8 │ │ │ │ - stc 0, cr0, [r6], {72} @ 0x48 │ │ │ │ - @ instruction: 0xeb900048 │ │ │ │ - rsb r0, r8, r8, lsl #1 │ │ │ │ + ldc 0, cr0, [sl, #288] @ 0x120 │ │ │ │ + ldc 0, cr0, [r6, #288] @ 0x120 │ │ │ │ + stc 0, cr0, [r2, #-288]! @ 0xfffffee0 │ │ │ │ + ldc 0, cr0, [r0], #288 @ 0x120 │ │ │ │ + stc 0, cr0, [lr, #-288] @ 0xfffffee0 │ │ │ │ + ldc 0, cr0, [r6], #288 @ 0x120 │ │ │ │ + mcrr 0, 4, r0, r0, cr8 │ │ │ │ + ldcl 0, cr0, [r8], #-288 @ 0xfffffee0 │ │ │ │ ldr r2, [pc, #504] @ (2d650c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r3, #140 @ 0x8c │ │ │ │ + cmp r4, #60 @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adc.w r0, sl, r8, lsl #1 │ │ │ │ - ldrd r0, r0, [r6, #-288] @ 0x120 │ │ │ │ - cmp r3, #110 @ 0x6e │ │ │ │ + @ instruction: 0xebfa0048 │ │ │ │ + and.w r0, r6, r8, lsl #1 │ │ │ │ + cmp r4, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmdb lr!, {r3, r6} │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + strd r0, r0, [lr, #288]! @ 0x120 │ │ │ │ + cmp r4, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xeb340048 │ │ │ │ - stmdb r4!, {r3, r6} │ │ │ │ + @ instruction: 0xebe40048 │ │ │ │ + ldrd r0, r0, [r4, #288] @ 0x120 │ │ │ │ │ │ │ │ 002d6334 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -176714,16 +176715,16 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #560] @ (2d6650 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xead00048 │ │ │ │ - ands.w r0, sl, r8, lsl #1 │ │ │ │ + @ instruction: 0xeb800048 │ │ │ │ + pkhbt r0, sl, r8, lsl #1 │ │ │ │ ldr r0, [pc, #992] @ (2d680c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d642c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -176809,16 +176810,16 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #592] @ (2d6768 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strd r0, r0, [r0, #288]! @ 0x120 │ │ │ │ - stmdb r2!, {r3, r6} │ │ │ │ + eors.w r0, r0, r8, lsl #1 │ │ │ │ + ldrd r0, r0, [r2, #288] @ 0x120 │ │ │ │ ldr r0, [pc, #0] @ (2d6524 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d6524 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -177229,19 +177230,19 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ add ip, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ muls r6, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r4, #134 @ 0x86 │ │ │ │ + movs r5, #54 @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 2d6e74 │ │ │ │ + b.n 2d6fd4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d630c │ │ │ │ + b.n 2d646c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d69c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -177346,23 +177347,23 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ cmn r4, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2d6378 │ │ │ │ + b.n 2d64d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ negs r2, r0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r3, #82 @ 0x52 │ │ │ │ + movs r4, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 2d6d44 │ │ │ │ + b.n 2d6ea4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d7214 │ │ │ │ + b.n 2d6374 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d6b00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -177639,15 +177640,15 @@ │ │ │ │ b.n 2d6d34 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ rors r2, r0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2d74c8 │ │ │ │ + b.n 2d7628 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r7, #164 @ 0xa4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d6e30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -177666,25 +177667,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #516] @ (2d7074 ) │ │ │ │ ldr r2, [pc, #520] @ (2d7078 ) │ │ │ │ ldr r1, [pc, #520] @ (2d707c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (2d7080 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -177868,41 +177869,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #138 @ 0x8a │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r6, r6, #6 │ │ │ │ + movs r0, #102 @ 0x66 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r7, #22 │ │ │ │ + lsrs r0, r5, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r2, [r3, r4] │ │ │ │ + ldrsh r2, [r1, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2d7090 │ │ │ │ + b.n 2d71f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #236 @ 0xec │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r4, r7, #7 │ │ │ │ + subs r4, r5, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 2d702c │ │ │ │ + bgt.n 2d718c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - udf #196 @ 0xc4 │ │ │ │ + svc 116 @ 0x74 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r4, #7 │ │ │ │ + subs r4, r2, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 2d7008 │ │ │ │ + bgt.n 2d7168 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - udf #128 @ 0x80 │ │ │ │ + svc 48 @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r1, #7 │ │ │ │ + subs r4, r7, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 2d6fe4 │ │ │ │ + bgt.n 2d7144 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - udf #60 @ 0x3c │ │ │ │ + udf #236 @ 0xec │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d70ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -178503,31 +178504,31 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ subs r4, #28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - udf #50 @ 0x32 │ │ │ │ + udf #226 @ 0xe2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bgt.n 2d7884 │ │ │ │ + ble.n 2d77e4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bgt.n 2d7818 │ │ │ │ + bgt.n 2d7778 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvc.n 2d7758 │ │ │ │ + bhi.n 2d76b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r5, r0] │ │ │ │ + strh r4, [r3, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ adds r5, #214 @ 0xd6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r6, r6, #26 │ │ │ │ + asrs r6, r4, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bmi.n 2d76b8 │ │ │ │ + bpl.n 2d7818 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvc.n 2d7708 │ │ │ │ + bhi.n 2d7868 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d77ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -178549,24 +178550,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 5e5b7c │ │ │ │ + bl 5e5c2c │ │ │ │ ldr r3, [pc, #488] @ (2d79dc ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (2d79e0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #472] @ (2d79e4 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -178600,15 +178601,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 262750 │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 2d785e │ │ │ │ ldr r1, [pc, #368] @ (2d79e8 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d7982 │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -178699,25 +178700,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (2d79fc ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d7884 │ │ │ │ ldr r1, [pc, #104] @ (2d7a00 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d788c │ │ │ │ ldr r3, [pc, #80] @ (2d7a04 ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (2d7a08 ) │ │ │ │ add r3, pc │ │ │ │ @@ -178727,41 +178728,41 @@ │ │ │ │ blx 260d80 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2d7a98 │ │ │ │ + bhi.n 2d79f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, #228 @ 0xe4 │ │ │ │ + subs r7, #148 @ 0x94 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r6, #24 │ │ │ │ + asrs r0, r4, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 2d7a60 │ │ │ │ + bvc.n 2d79c0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvc.n 2d7a70 │ │ │ │ + bvc.n 2d79d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvs.n 2d79b0 │ │ │ │ + bvc.n 2d7910 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvs.n 2d7ab8 │ │ │ │ + bvc.n 2d7a18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvs.n 2d7a68 │ │ │ │ + bvs.n 2d79c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bmi.n 2d7ac8 │ │ │ │ + bpl.n 2d7a28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bpl.n 2d79bc │ │ │ │ + bvs.n 2d791c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bpl.n 2d79ac │ │ │ │ + bvs.n 2d790c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r6, #17 │ │ │ │ + asrs r0, r4, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 2d7a8c │ │ │ │ + bcs.n 2d79ec │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d7a0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -179199,19 +179200,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ ... │ │ │ │ adds r4, #26 │ │ │ │ lsls r4, r0, #2 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - vcvt.u32.f32 d16, d30, #1 │ │ │ │ + vqrdmlsh.s q8, , d30[0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r5!, {r4} │ │ │ │ + ldmia r5!, {r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - beq.n 2d7e40 │ │ │ │ + bne.n 2d7fa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d7f14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -179486,25 +179487,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #216 @ 0xd8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r6, r7} │ │ │ │ + ldmia r7!, {r2, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r5, #68 @ 0x44 │ │ │ │ lsls r4, r0, #2 │ │ │ │ - stmia r3!, {r1, r2, r3, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r6!, {r2, r3, r5, r7} │ │ │ │ + ldmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r6!, {r1, r3, r7} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r6!, {r2, r5} │ │ │ │ + ldmia r6, {r2, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #248 @ 0xf8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d823c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179678,25 +179679,25 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r1, #62 @ 0x3e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r4, r3, #16 │ │ │ │ + lsrs r4, r1, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5} │ │ │ │ + ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r1, #16 │ │ │ │ + lsrs r2, r7, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4!, {r2, r3} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d8418 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -179833,43 +179834,43 @@ │ │ │ │ nop │ │ │ │ cmp r0, #180 @ 0xb4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #20 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r2, r6, #11 │ │ │ │ + lsrs r2, r4, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r2, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r3, {r3, r6, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r3, #11 │ │ │ │ + lsrs r6, r1, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2!, {r5, r6, r7} │ │ │ │ + ldmia r3!, {r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r3!, {r2, r4, r7} │ │ │ │ + ldmia r4!, {r2, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r1, #11 │ │ │ │ + lsrs r2, r7, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r3, {r3, r4, r6} │ │ │ │ + ldmia r4!, {r3} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r6, #10 │ │ │ │ + lsrs r6, r4, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2!, {r3, r4, r5, r7} │ │ │ │ + ldmia r3, {r3, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r3!, {r2, r5} │ │ │ │ + ldmia r3!, {r2, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r4, #10 │ │ │ │ + lsrs r2, r2, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r2, r5, r7} │ │ │ │ + ldmia r3!, {r2, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r0, [r0, r0] │ │ │ │ + ldrsh r0, [r6, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002d85a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -180051,49 +180052,49 @@ │ │ │ │ nop │ │ │ │ movs r7, #32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #46 @ 0x2e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r4, r1, #4 │ │ │ │ + lsrs r4, r7, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r3} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4} │ │ │ │ + ldmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r5, #3 │ │ │ │ + lsrs r6, r3, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r1!, {r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r3, #3 │ │ │ │ + lsrs r0, r1, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r0, #3 │ │ │ │ + lsrs r2, r6, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r2, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2!, {r3} │ │ │ │ + ldmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsrs r4, r3, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2!, {r1, r4, r5} │ │ │ │ + ldmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r2, #2 │ │ │ │ + lsrs r6, r0, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r3, r4, r7} │ │ │ │ + ldmia r1!, {r3, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2!, {r6} │ │ │ │ + ldmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d87c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -180213,46 +180214,46 @@ │ │ │ │ nop │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r4, #102 @ 0x66 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r2, r0, #29 │ │ │ │ + lsls r2, r6, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r2, r6} │ │ │ │ + stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r5, #28 │ │ │ │ + lsls r4, r3, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r0!, {r1, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r2, #28 │ │ │ │ + lsls r6, r0, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r3, r4} │ │ │ │ + stmia r7!, {r3, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r0!, {r2, r5} │ │ │ │ + ldmia r0!, {r2, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d893c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72f738 │ │ │ │ + b.w 72f7e8 │ │ │ │ ldrb r2, [r7, #22] │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -180286,15 +180287,15 @@ │ │ │ │ beq.n 2d89ae │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 6fa874 │ │ │ │ + bl 6fa924 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 44dc28 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 44da64 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -180328,29 +180329,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 2d8a70 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2d8a70 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -180385,22 +180386,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 716c90 │ │ │ │ + bl 716d40 │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 703e14 │ │ │ │ + bl 703ec4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 718398 │ │ │ │ + bl 718448 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d8db8 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -180455,23 +180456,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, fp │ │ │ │ blx 261ab8 │ │ │ │ mov r0, r5 │ │ │ │ blx 26109c │ │ │ │ mov r0, r7 │ │ │ │ blx 26373c │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 703b58 │ │ │ │ + bl 703c08 │ │ │ │ ldr r2, [pc, #780] @ (2d8eac ) │ │ │ │ ldr r3, [pc, #756] @ (2d8e98 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -180596,15 +180597,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 2d8d06 │ │ │ │ ldr r0, [pc, #452] @ (2d8ec0 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 2d8d1a │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -180658,30 +180659,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (2d8ecc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 2d8b8a │ │ │ │ ldr r3, [pc, #272] @ (2d8ed0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (2d8ed4 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (2d8ed8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2d8b8a │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 26141c │ │ │ │ ldr r3, [pc, #236] @ (2d8edc ) │ │ │ │ @@ -180691,28 +180692,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (2d8ee4 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2d8b8a │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2d8d62 │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2d8d72 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2d8d7a │ │ │ │ ldr r0, [pc, #196] @ (2d8ee8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ b.n 2d8d7a │ │ │ │ ldr r3, [pc, #188] @ (2d8eec ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2d8c1e │ │ │ │ @@ -180725,15 +180726,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (2d8ef8 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2d8b8a │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 260d68 │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 2d8c3a │ │ │ │ ldr r3, [pc, #140] @ (2d8efc ) │ │ │ │ @@ -180745,76 +180746,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (2d8f04 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2d8b8a │ │ │ │ mov r3, sl │ │ │ │ b.n 2d8d98 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ movs r2, #66 @ 0x42 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #23] │ │ │ │ + ldrb r6, [r4, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r1, #20 │ │ │ │ + lsls r0, r7, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4} │ │ │ │ + stmia r7!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ lsls r4, r0, #2 │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ lsls r4, r0, #2 │ │ │ │ movs r1, #202 @ 0xca │ │ │ │ lsls r4, r0, #2 │ │ │ │ movs r1, #156 @ 0x9c │ │ │ │ lsls r4, r0, #2 │ │ │ │ - stmia r6!, {r1, r5} │ │ │ │ + stmia r6!, {r1, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r1, #11 │ │ │ │ + lsls r6, r7, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r4, r5, r6} │ │ │ │ + stmia r5!, {r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r3} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r5, #10 │ │ │ │ + lsls r4, r3, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r3, r4, r5} │ │ │ │ + stmia r4!, {r3, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r7} │ │ │ │ + stmia r5!, {r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r1, r2, r3} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r6, #9 │ │ │ │ + lsls r2, r4, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r6} │ │ │ │ + stmia r5!, {r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r0, #9 │ │ │ │ + lsls r6, r6, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r1, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r3!, {r6, r7} │ │ │ │ + stmia r4!, {r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r4, #8 │ │ │ │ + lsls r6, r2, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r4, r5} │ │ │ │ + stmia r4!, {r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r6, #7 │ │ │ │ + lsls r4, r4, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 002d8f08 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -180920,33 +180921,33 @@ │ │ │ │ 002d8fec : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 2d9068 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 2d9068 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -181057,15 +181058,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r5, r6} │ │ │ │ + stmia r3!, {r1, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2d987c │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002d9178 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -181078,59 +181079,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 2d91d8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2d91d8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73e21c │ │ │ │ + b.w 73e2cc │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 002d91e0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 2d9248 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 2d9248 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -181202,15 +181203,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 437c54 │ │ │ │ vldr d7, [pc, #64] @ 2d9350 │ │ │ │ ldr r2, [pc, #72] @ (2d935c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (2d9360 ) │ │ │ │ @@ -181240,23 +181241,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl 12535a │ │ │ │ b.n 2d96b0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r0!, {r7} │ │ │ │ + stmia r1!, {r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d9364 : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 2d9378 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 73e21c │ │ │ │ + b.w 73e2cc │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 002d9380 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 2d93ac │ │ │ │ cbz r1, 2d939e │ │ │ │ @@ -181376,18 +181377,18 @@ │ │ │ │ adds r4, r2, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bl 9f4c2 │ │ │ │ b.n 2d9614 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - itet hi │ │ │ │ - lslhi r0, r1, #1 │ │ │ │ - stc2ls 0, cr0, [sl], #-356 @ 0xfffffe9c │ │ │ │ - sevhi │ │ │ │ + stmia r0!, {r1, r3, r4, r5} │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + ldc2l 0, cr0, [sl], {89} @ 0x59 │ │ │ │ + nop {15} │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r2, r4, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002d94d8 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ @@ -181497,15 +181498,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d95c4 │ │ │ │ ldr r0, [pc, #72] @ (2d9638 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d95c4 │ │ │ │ ldr r3, [pc, #60] @ (2d963c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9594 │ │ │ │ @@ -181513,31 +181514,31 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2d9594 │ │ │ │ ldr r0, [pc, #40] @ (2d9640 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d9594 │ │ │ │ blx 262fb8 │ │ │ │ asrs r2, r5, #29 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x000c │ │ │ │ + bkpt 0x00bc │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, r5, r7, pc} │ │ │ │ + bkpt 0x0062 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d9644 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181585,15 +181586,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2d9678 │ │ │ │ ldr r0, [pc, #72] @ (2d9708 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d9678 │ │ │ │ ldr r3, [pc, #60] @ (2d970c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9678 │ │ │ │ @@ -181601,32 +181602,32 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2d9678 │ │ │ │ ldr r0, [pc, #40] @ (2d9710 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d9678 │ │ │ │ blx 262fb8 │ │ │ │ nop │ │ │ │ asrs r6, r0, #26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r5, r7, pc} │ │ │ │ + bkpt 0x0056 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r6, pc} │ │ │ │ + pop {r2, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d9714 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181643,15 +181644,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -181745,27 +181746,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (2d9870 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 260d80 │ │ │ │ - @ instruction: 0xb614 │ │ │ │ + @ instruction: 0xb6c4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r4, r5, r6, r7} │ │ │ │ + pop {r5, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cpsie │ │ │ │ + @ instruction: 0xb710 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r1, r2, r3, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb.w r0, [ip, #89] @ 0x59 │ │ │ │ - pop {r3, r4, r5, r6} │ │ │ │ + ldrsh.w r0, [ip, r9, lsl #1] │ │ │ │ + pop {r3, r5, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr??.w r0, [sl, r9, lsl #1] │ │ │ │ - pop {r1, r2, r5, r6} │ │ │ │ + vld4.16 {d0-d3}, [sl :64], r9 │ │ │ │ + pop {r1, r2, r4, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d9874 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002d9878 : │ │ │ │ @@ -181817,21 +181818,21 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 002d98a8 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d98b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ bgt.n 2d97fc │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2d98c4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ nop │ │ │ │ bgt.n 2d97f4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -181839,164 +181840,164 @@ │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (2d9928 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r2, [pc, #64] @ (2d992c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r1, [pc, #56] @ (2d9930 ) │ │ │ │ ldr r0, [pc, #56] @ (2d9934 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (2d9938 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e3b40 │ │ │ │ + bl 5e3bf0 │ │ │ │ ldr r2, [pc, #40] @ (2d993c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e68f8 │ │ │ │ - pop {r1, r2} │ │ │ │ + b.w 5e69a8 │ │ │ │ + pop {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2d99ae │ │ │ │ + pop {r2, r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, r6, #1 │ │ │ │ + subs r6, r4, #4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #1008 @ 0x3f0 │ │ │ │ + add r5, sp, #688 @ 0x2b0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbnz r4, 2d99be │ │ │ │ + pop {r2, r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #76] @ (2d999c ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (2d99a0 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r2, [pc, #64] @ (2d99a4 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r1, [pc, #56] @ (2d99a8 ) │ │ │ │ ldr r0, [pc, #56] @ (2d99ac ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (2d99b0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e3b40 │ │ │ │ + bl 5e3bf0 │ │ │ │ ldr r2, [pc, #40] @ (2d99b4 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e68f8 │ │ │ │ - cbnz r2, 2d9a1a │ │ │ │ + b.w 5e69a8 │ │ │ │ + pop {r1, r3, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2d9a20 │ │ │ │ + pop {r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r7, #7 │ │ │ │ + subs r6, r5, #2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r1, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #528 @ 0x210 │ │ │ │ + add r5, sp, #208 @ 0xd0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - pop {} │ │ │ │ + pop {r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r6, [pc, #212] @ (2d9aa4 ) │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ ldr r5, [pc, #208] @ (2d9aa8 ) │ │ │ │ ldr r2, [pc, #212] @ (2d9aac ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #212] @ (2d9ab0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #212] @ (2d9ab4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2d9a5e │ │ │ │ ldr r2, [pc, #188] @ (2d9ab8 ) │ │ │ │ mov r0, r4 │ │ │ │ add.w r3, r6, #8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r2 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 2d9a74 │ │ │ │ ldr r1, [pc, #156] @ (2d9abc ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 5e5b7c │ │ │ │ + bl 5e5c2c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2d9a84 │ │ │ │ ldr r3, [pc, #144] @ (2d9ac0 ) │ │ │ │ ldr r1, [pc, #144] @ (2d9ac4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r7, r3] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e4c54 │ │ │ │ + bl 5e4d04 │ │ │ │ ldr r1, [pc, #136] @ (2d9ac8 ) │ │ │ │ mov r2, r5 │ │ │ │ uxtb r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e4c54 │ │ │ │ + bl 5e4d04 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 2d9a94 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ uxtb r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -182009,107 +182010,107 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #84] @ (2d9acc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e6a4 │ │ │ │ + bl 72e754 │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r0, [pc, #72] @ (2d9ad0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e6a4 │ │ │ │ + bl 72e754 │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r0, [pc, #60] @ (2d9ad4 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ movs r2, #178 @ 0xb2 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf7800059 │ │ │ │ - cbnz r4, 2d9b28 │ │ │ │ + ldrh.w r0, [r0, r9, lsl #1] │ │ │ │ + pop {r2, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d9f48 │ │ │ │ + b.n 2da0a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r3, #178 @ 0xb2 │ │ │ │ + adds r4, #98 @ 0x62 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r4, r7, #11 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbnz r4, 2d9b36 │ │ │ │ + pop {r2, r3, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r2, #8] │ │ │ │ + str r4, [r0, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4} │ │ │ │ + pop {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r3, r7] │ │ │ │ + strh r6, [r1, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cbnz r0, 2d9b32 │ │ │ │ + pop {r3, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r4, 2d9b3a │ │ │ │ + pop {r2, r3, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r2, 2d9b46 │ │ │ │ + pop {r1, r3, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r4, [pc, #172] @ (2d9b9c ) │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ ldr r5, [pc, #168] @ (2d9ba0 ) │ │ │ │ ldr r2, [pc, #172] @ (2d9ba4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #172] @ (2d9ba8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #172] @ (2d9bac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2d9b66 │ │ │ │ ldr r2, [pc, #148] @ (2d9bb0 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 2d9b7c │ │ │ │ ldr r1, [pc, #120] @ (2d9bb4 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 5e5b7c │ │ │ │ + bl 5e5c2c │ │ │ │ cbz r0, 2d9b8c │ │ │ │ ldr r3, [pc, #108] @ (2d9bb8 ) │ │ │ │ ldr r1, [pc, #112] @ (2d9bbc ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4c54 │ │ │ │ + bl 5e4d04 │ │ │ │ ldr r2, [pc, #100] @ (2d9bc0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2d6840 │ │ │ │ movs r0, #0 │ │ │ │ @@ -182119,45 +182120,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #68] @ (2d9bc4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e6a4 │ │ │ │ + bl 72e754 │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r0, [pc, #56] @ (2d9bc8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72e6a4 │ │ │ │ + bl 72e754 │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ - @ instruction: 0xf6600059 │ │ │ │ - cbnz r0, 2d9c02 │ │ │ │ + @ instruction: 0xf7100059 │ │ │ │ + pop {r3, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d9e00 │ │ │ │ + b.n 2d9f60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, #146 @ 0x92 │ │ │ │ + adds r3, #66 @ 0x42 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r4, r3, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - revsh r6, r1 │ │ │ │ + cbnz r6, 2d9c12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r4, 2d9c12 │ │ │ │ + pop {r2, r3, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2d9c24 │ │ │ │ + pop {r2, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r6, 2d9c26 │ │ │ │ + pop {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r0, 2d9c0c │ │ │ │ + cbnz r0, 2d9c38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r0, 2d9c16 │ │ │ │ + cbnz r0, 2d9c42 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d9c14 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182165,30 +182166,30 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #52] @ (2d9c1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - sbcs.w r0, r2, #14221312 @ 0xd90000 │ │ │ │ - rev r4, r0 │ │ │ │ + @ instruction: 0xf6220059 │ │ │ │ + hlt 0x0034 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r2, 2d9c5a │ │ │ │ + hlt 0x001a │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d9c68 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182196,30 +182197,30 @@ │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #52] @ (2d9c70 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds.w r0, lr, #14221312 @ 0xd90000 │ │ │ │ - cbnz r0, 2d9c9c │ │ │ │ + rsb r0, lr, #14221312 @ 0xd90000 │ │ │ │ + rev16 r0, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - rev r2, r7 │ │ │ │ + revsh r2, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d9cac │ │ │ │ sub sp, #12 │ │ │ │ @@ -182227,23 +182228,23 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #36] @ (2d9cb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 261098 │ │ │ │ - @ instruction: 0xf4ca0059 │ │ │ │ - cbnz r4, 2d9cca │ │ │ │ + sbcs.w r0, sl, #14221312 @ 0xd90000 │ │ │ │ + rev r4, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r2, 2d9cc8 │ │ │ │ + cbnz r2, 2d9cf4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d9cf0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182251,23 +182252,23 @@ │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #36] @ (2d9cf8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 261098 │ │ │ │ - eor.w r0, r6, #14221312 @ 0xd90000 │ │ │ │ - cbnz r0, 2d9cfe │ │ │ │ + @ instruction: 0xf5360059 │ │ │ │ + cbnz r0, 2d9d2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r2, 2d9d24 │ │ │ │ + rev16 r2, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2d9da0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -182285,23 +182286,23 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 718e84 │ │ │ │ + bl 718f34 │ │ │ │ cbz r0, 2d9d66 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ it ls │ │ │ │ strls r3, [r7, #24] │ │ │ │ bhi.n 2d9d8e │ │ │ │ ldr r2, [pc, #76] @ (2d9db4 ) │ │ │ │ @@ -182321,31 +182322,31 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #40] @ (2d9db8 ) │ │ │ │ ldr r0, [pc, #40] @ (2d9dbc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72e6a4 │ │ │ │ + bl 72e754 │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ - orr.w r0, r2, #14221312 @ 0xd90000 │ │ │ │ + @ instruction: 0xf4f20059 │ │ │ │ lsrs r6, r7, #30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2d9dc2 │ │ │ │ + cbnz r4, 2d9dee │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb8ba │ │ │ │ + cbnz r2, 2d9dce │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r2, r7, #29 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb846 │ │ │ │ + @ instruction: 0xb8f6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r4, 2d9dd8 │ │ │ │ + rev r4, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2d9e0c │ │ │ │ sub sp, #12 │ │ │ │ @@ -182354,31 +182355,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2d9e14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 263340 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xf37e0059 │ │ │ │ - @ instruction: 0xb810 │ │ │ │ + bic.w r0, lr, #14221312 @ 0xd90000 │ │ │ │ + @ instruction: 0xb8c0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb7f6 │ │ │ │ + @ instruction: 0xb8a6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2d9e64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182387,31 +182388,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2d9e6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 263340 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ssat r0, #26, r6, asr #1 │ │ │ │ - @ instruction: 0xb7b8 │ │ │ │ + @ instruction: 0xf3d60059 │ │ │ │ + @ instruction: 0xb868 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb842 │ │ │ │ + @ instruction: 0xb8f2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #176] @ (2d9f34 ) │ │ │ │ @@ -182431,32 +182432,32 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ ldr r2, [pc, #140] @ (2d9f48 ) │ │ │ │ ldr r1, [pc, #140] @ (2d9f4c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 718e84 │ │ │ │ + bl 718f34 │ │ │ │ cbz r0, 2d9ef4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi.n 2d9f22 │ │ │ │ str r3, [r5, #24] │ │ │ │ movs r0, #152 @ 0x98 │ │ │ │ movs r1, #1 │ │ │ │ @@ -182480,34 +182481,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2d9f54 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 72e6a4 │ │ │ │ + bl 72e754 │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ nop │ │ │ │ lsrs r4, r3, #25 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb748 │ │ │ │ + @ instruction: 0xb7f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movt r0, #8281 @ 0x2059 │ │ │ │ - @ instruction: 0xb748 │ │ │ │ + @ instruction: 0xf3720059 │ │ │ │ + @ instruction: 0xb7f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 2da024 │ │ │ │ + udf #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #208 @ 0xd0 │ │ │ │ + cmp r7, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r4, r5, #23 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb7d2 │ │ │ │ + @ instruction: 0xb882 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002d9f58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -182594,36 +182595,36 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r6, #21 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb78e │ │ │ │ + @ instruction: 0xb83e │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r6, r2, #19 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002da048 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e4f5c │ │ │ │ + bl 5e500c │ │ │ │ ldr r1, [pc, #24] @ (2da078 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e3144 │ │ │ │ - bl 5e4f5c │ │ │ │ + bl 5e31f4 │ │ │ │ + bl 5e500c │ │ │ │ ldr r1, [pc, #16] @ (2da07c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e3144 │ │ │ │ + b.w 5e31f4 │ │ │ │ ldr??.w pc, [r5, #255]! │ │ │ │ @ instruction: 0xfa67ffff │ │ │ │ │ │ │ │ 002da080 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -182793,23 +182794,23 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0xb690 │ │ │ │ + @ instruction: 0xb740 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb680 │ │ │ │ + @ instruction: 0xb730 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb654 │ │ │ │ + @ instruction: 0xb704 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + @ instruction: 0xb702 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb634 │ │ │ │ + @ instruction: 0xb6e4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002da26c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -182819,16 +182820,16 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #11 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ - vqadd.s32 q0, q5, │ │ │ │ - push {r1, r2, r5, r6, r7} │ │ │ │ + vshr.s16 q8, , #6 │ │ │ │ + push {r1, r2, r4, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002da298 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -182873,15 +182874,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (2da3d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (2da3dc ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #244] @ (2da3e0 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2da32a │ │ │ │ @@ -182931,20 +182932,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2da316 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (2da3f0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (2da3f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 2da3c8 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -182955,32 +182956,32 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2da362 │ │ │ │ b.n 2da316 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - vqadd.s32 q0, q7, │ │ │ │ - push {r3, r5, r7} │ │ │ │ + vshr.s16 q8, , #2 │ │ │ │ + push {r3, r4, r6, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r1, r2, r3, r5, r7} │ │ │ │ + push {r1, r2, r3, r4, r6, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r2, r7, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r6} │ │ │ │ + push {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r4} │ │ │ │ + push {r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 2da4f4 │ │ │ │ cmp r2, #13 │ │ │ │ @@ -183058,34 +183059,34 @@ │ │ │ │ bpl.n 2da426 │ │ │ │ ldr r0, [pc, #48] @ (2da504 ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2da426 │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 2da480 │ │ │ │ nop │ │ │ │ lsrs r2, r2, #3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2da54a │ │ │ │ + cbz r6, 2da576 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2da510 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ beq.n 2da490 │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -183114,15 +183115,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #760] @ (2da864 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2da708 │ │ │ │ @@ -183135,20 +183136,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 45340c │ │ │ │ ldr r1, [pc, #720] @ (2da868 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 5e480c │ │ │ │ + bl 5e48bc │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 2da606 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #692] @ (2da86c ) │ │ │ │ ldr r3, [pc, #664] @ (2da854 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -183159,27 +183160,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5e5504 │ │ │ │ + bl 5e55b4 │ │ │ │ ldr r3, [pc, #644] @ (2da870 ) │ │ │ │ ldr r2, [pc, #648] @ (2da874 ) │ │ │ │ ldr r1, [pc, #648] @ (2da878 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2da5ae │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 43b5c4 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -183201,15 +183202,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (2da884 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2da5ae │ │ │ │ vldr d7, [pc, #484] @ 2da840 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (2da888 ) │ │ │ │ @@ -183260,41 +183261,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2da5ae │ │ │ │ ldr r0, [pc, #444] @ (2da89c ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2da5ae │ │ │ │ ldr r3, [pc, #432] @ (2da8a0 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (2da8a4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (2da8a8 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2da5ae │ │ │ │ ldr r3, [pc, #416] @ (2da8ac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2da57a │ │ │ │ ldr r3, [pc, #384] @ (2da898 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2da57a │ │ │ │ ldr r0, [pc, #396] @ (2da8b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2da57a │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -183302,30 +183303,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 2da802 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2da802 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 2da802 │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2da802 │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -183337,15 +183338,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (2da8bc ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2da650 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -183360,20 +183361,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 2da628 │ │ │ │ ldr r3, [pc, #188] @ (2da8c0 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -183381,15 +183382,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (2da8c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2da650 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (2da8cc ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (2da8d0 ) │ │ │ │ ldr r1, [pc, #168] @ (2da8d4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -183408,70 +183409,70 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [sl], #356 @ 0x164 │ │ │ │ - sxth r2, r6 │ │ │ │ + stcl 0, cr0, [sl, #-356]! @ 0xfffffe9c │ │ │ │ + uxtb r2, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sxth r4, r5 │ │ │ │ + uxtb r4, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #212 @ 0xd4 │ │ │ │ + movs r2, #132 @ 0x84 │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r2, r5, #28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldc 0, cr0, [r6], {89} @ 0x59 │ │ │ │ - sxtb r4, r6 │ │ │ │ + stcl 0, cr0, [r6], {89} @ 0x59 │ │ │ │ + cbz r4, 2da8c0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r2, 2da89e │ │ │ │ + sxth r2, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - rsb r0, r8, r9, lsr #1 │ │ │ │ - cbz r6, 2da892 │ │ │ │ + ldcl 0, cr0, [r8], #-356 @ 0xfffffe9c │ │ │ │ + cbz r6, 2da8be │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sxtb r4, r6 │ │ │ │ + cbz r4, 2da8d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldmia r7!, {r1, r5, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cbz r2, 2da898 │ │ │ │ + cbz r2, 2da8c4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - uxth r0, r6 │ │ │ │ + cbz r0, 2da8ec │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r1, [pc, #384] @ (2daa18 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r0, r6 │ │ │ │ + cbz r0, 2da8e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add.w r0, ip, r9, lsr #1 │ │ │ │ - cbz r2, 2da8ba │ │ │ │ + subs.w r0, ip, r9, lsr #1 │ │ │ │ + cbz r2, 2da8e6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sub sp, #8 │ │ │ │ + cbz r2, 2da8b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bxns sp │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2da8b4 │ │ │ │ + cbz r6, 2da8e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - orn r0, sl, r9, lsr #1 │ │ │ │ - add r7, sp, #896 @ 0x380 │ │ │ │ + adds.w r0, sl, r9, lsr #1 │ │ │ │ + sub sp, #64 @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r6, 2da8d6 │ │ │ │ + sxth r6, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrd r0, r0, [sl, #356]! @ 0x164 │ │ │ │ - sub sp, #304 @ 0x130 │ │ │ │ + @ instruction: 0xeaaa0059 │ │ │ │ + cbz r4, 2da8e6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #440 @ 0x1b8 │ │ │ │ + add sp, #120 @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrd r0, r0, [r8, #356] @ 0x164 │ │ │ │ - add sp, #360 @ 0x168 │ │ │ │ + eor.w r0, r8, r9, lsr #1 │ │ │ │ + cbz r2, 2da8d6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #312 @ 0x138 │ │ │ │ + add r7, sp, #1016 @ 0x3f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (2da9cc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -183480,26 +183481,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (2da9d4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #212] @ (2da9d8 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (2da9dc ) │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (2da9e0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #200] @ (2da9e4 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2da98c │ │ │ │ ldr r3, [pc, #192] @ (2da9e8 ) │ │ │ │ @@ -183511,26 +183512,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [pc, #160] @ (2da9f0 ) │ │ │ │ ldr r1, [pc, #164] @ (2da9f4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (2da9f8 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -183551,15 +183552,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2daa00 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2da926 │ │ │ │ ldr r0, [pc, #96] @ (2daa04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2da926 │ │ │ │ ldr r3, [pc, #92] @ (2daa08 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2da978 │ │ │ │ ldr r3, [pc, #72] @ (2daa00 ) │ │ │ │ @@ -183567,45 +183568,45 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2da978 │ │ │ │ ldr r0, [pc, #76] @ (2daa0c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733c5c │ │ │ │ - ldmdb r4, {r0, r3, r4, r6} │ │ │ │ - bcc.n 2daaa0 │ │ │ │ + b.w 733d0c │ │ │ │ + strd r0, r0, [r4, #356] @ 0x164 │ │ │ │ + bmi.n 2daa00 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #180 @ 0xb4 │ │ │ │ + movs r2, #100 @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add sp, #472 @ 0x1d8 │ │ │ │ + cbz r6, 2da9e4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r4, r6] │ │ │ │ + strh r4, [r2, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r0, r1, #15 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add sp, #328 @ 0x148 │ │ │ │ + cbz r2, 2da9fc │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r6, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #24 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r6, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #224 @ 0xe0 │ │ │ │ + sub sp, #416 @ 0x1a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (2daa40 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -183616,19 +183617,18 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ - b.n 2da9f4 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - add r7, sp, #920 @ 0x398 │ │ │ │ + stmia.w r8, {r0, r3, r4, r6} │ │ │ │ + sub sp, #88 @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, sp, #312 @ 0x138 │ │ │ │ + add r5, sp, #1016 @ 0x3f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ @@ -183780,27 +183780,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dabc0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (2dac08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2dabc0 │ │ │ │ bl 2daa10 │ │ │ │ nop │ │ │ │ lsls r0, r0, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #280 @ 0x118 │ │ │ │ + add r6, sp, #984 @ 0x3d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 2db118 │ │ │ │ mov r8, r0 │ │ │ │ @@ -183882,15 +183882,15 @@ │ │ │ │ bpl.n 2dac3c │ │ │ │ ldr.w r0, [pc, #1072] @ 2db128 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2dac3c │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 2dacc8 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 2dacc8 │ │ │ │ @@ -183949,15 +183949,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (2db134 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #1 │ │ │ │ bl 38936c │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 2dacc8 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -184278,21 +184278,21 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bx r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #392 @ 0x188 │ │ │ │ + add r6, sp, #72 @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2da9d8 │ │ │ │ + b.n 2dab38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #856 @ 0x358 │ │ │ │ + add r4, sp, #536 @ 0x218 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #8] @ (2db140 ) │ │ │ │ + ldr r5, [pc, #712] @ (2db400 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002db138 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -184321,15 +184321,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [pc, #764] @ (2db484 ) │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #0 │ │ │ │ bl 38936c │ │ │ │ vldr d7, [pc, #724] @ 2db468 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (2db488 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -184591,15 +184591,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2db268 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (2db49c ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2db268 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (2db4a0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (2db4a4 ) │ │ │ │ ldr r1, [pc, #80] @ (2db4a8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -184612,37 +184612,37 @@ │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb940071 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2db594 │ │ │ │ + b.n 2db6f4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, sp, #48 @ 0x30 │ │ │ │ + add r0, sp, #752 @ 0x2f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #232] @ (2db56c ) │ │ │ │ + ldr r1, [pc, #936] @ (2db82c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xfb420071 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + add r1, sp, #688 @ 0x2b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ str??.w r0, [r6, #113] @ 0x71 │ │ │ │ subs r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #408 @ (adr r6, 2db638 ) │ │ │ │ + add r7, pc, #88 @ (adr r7, 2db4f8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 2db400 │ │ │ │ + udf #94 @ 0x5e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #480 @ (adr r6, 2db688 ) │ │ │ │ + add r7, pc, #160 @ (adr r7, 2db548 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #136 @ (adr r3, 2db534 ) │ │ │ │ + add r3, pc, #840 @ (adr r3, 2db7f4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002db4ac : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002db4b0 : │ │ │ │ @@ -184670,15 +184670,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 2dbd80 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4688 │ │ │ │ + bl 5e4738 │ │ │ │ cbnz r0, 2db52e │ │ │ │ ldr.w r2, [pc, #2180] @ 2dbd84 │ │ │ │ ldr.w r3, [pc, #2160] @ 2dbd74 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -185463,52 +185463,52 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r0, r1, lsl #3] │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb.w r0, [r6, r1, lsl #3] │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #130 @ 0x82 │ │ │ │ + movs r6, #50 @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xf7de0071 │ │ │ │ - add r6, pc, #248 @ (adr r6, 2dbe84 ) │ │ │ │ + add r6, pc, #952 @ (adr r6, 2dc144 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #128 @ (adr r6, 2dbe10 ) │ │ │ │ + add r6, pc, #832 @ (adr r6, 2dc0d0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #984 @ (adr r5, 2dc16c ) │ │ │ │ + add r6, pc, #664 @ (adr r6, 2dc02c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #48 @ (adr r6, 2dbdc8 ) │ │ │ │ + add r6, pc, #752 @ (adr r6, 2dc088 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #928 @ (adr r5, 2dc13c ) │ │ │ │ + add r6, pc, #608 @ (adr r6, 2dbffc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #880 @ (adr r5, 2dc110 ) │ │ │ │ + add r6, pc, #560 @ (adr r6, 2dbfd0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #752 @ (adr r5, 2dc094 ) │ │ │ │ + add r6, pc, #432 @ (adr r6, 2dbf54 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #624 @ (adr r5, 2dc018 ) │ │ │ │ + add r6, pc, #304 @ (adr r6, 2dbed8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #416 @ (adr r5, 2dbf4c ) │ │ │ │ + add r6, pc, #96 @ (adr r6, 2dbe0c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #320 @ (adr r5, 2dbef0 ) │ │ │ │ + add r6, pc, #0 @ (adr r6, 2dbdb0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #16 @ (adr r5, 2dbdc4 ) │ │ │ │ + add r5, pc, #720 @ (adr r5, 2dc084 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #1000 @ (adr r4, 2dc1a0 ) │ │ │ │ + add r5, pc, #680 @ (adr r5, 2dc060 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [sp, #0] │ │ │ │ + ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #352 @ (adr r4, 2dbf20 ) │ │ │ │ + add r5, pc, #32 @ (adr r5, 2dbde0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r5, #228 @ 0xe4 │ │ │ │ + movs r6, #148 @ 0x94 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, pc, #1008 @ (adr r3, 2dc1b8 ) │ │ │ │ + add r4, pc, #688 @ (adr r4, 2dc078 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #792 @ (adr r3, 2dc0e4 ) │ │ │ │ + add r4, pc, #472 @ (adr r4, 2dbfa4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + add r0, pc, #240 @ (adr r0, 2dbec0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ vshr.s32 q0, , #16 │ │ │ │ │ │ │ │ 002dbdd4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -185519,29 +185519,29 @@ │ │ │ │ movs r2, #19 │ │ │ │ ldr r3, [pc, #40] @ (2dbe18 ) │ │ │ │ ldr r1, [pc, #44] @ (2dbe1c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r7, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bmi.n 2dbd58 │ │ │ │ + bpl.n 2dbeb8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #304] @ 0x130 │ │ │ │ + ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dbe20 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -185561,35 +185561,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5e5b7c │ │ │ │ + bl 5e5c2c │ │ │ │ cbz r0, 2dbec0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (2dbef0 ) │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #132] @ (2dbef4 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #22 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #116] @ (2dbef8 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (2dbefc ) │ │ │ │ ldr r3, [pc, #72] @ (2dbee4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -185612,36 +185612,36 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (2dbf08 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2dbe98 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcr 0, 5, r0, cr12, cr1, {3} │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #42] @ 0x2a │ │ │ │ + ldrh r6, [r6, #46] @ 0x2e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr??.w r0, [r2, pc] │ │ │ │ - bmi.n 2dbf6c │ │ │ │ + vld4.16 {d0-d3}, [r2] │ │ │ │ + bmi.n 2dbecc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r5, #38] @ 0x26 │ │ │ │ + ldrh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ + ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mcr 0, 2, r0, cr8, cr1, {3} │ │ │ │ - bcc.n 2dbec8 │ │ │ │ + bmi.n 2dbe28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #864] @ 0x360 │ │ │ │ + ldr r6, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r6, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dbf0c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -185668,19 +185668,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2dbf6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vhadd.s8 d16, d30, d3 │ │ │ │ - bcc.n 2dbe88 │ │ │ │ + bmi.n 2dbfe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r6, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [sp, #576] @ 0x240 │ │ │ │ + ldr r6, [sp, #256] @ 0x100 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dbf70 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -185706,19 +185706,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2dbfcc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ cdp 0, 14, cr0, cr10, cr3, {4} │ │ │ │ - bcc.n 2dc028 │ │ │ │ + bcc.n 2dbf88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ + ldr r5, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [sp, #184] @ 0xb8 │ │ │ │ + ldr r5, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dbfd0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -185749,19 +185749,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (2dc034 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 261580 │ │ │ │ cdp 0, 8, cr0, cr12, cr3, {4} │ │ │ │ - ldr r5, [sp, #208] @ 0xd0 │ │ │ │ + ldr r5, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + ldr r5, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [sp, #152] @ 0x98 │ │ │ │ + ldr r5, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dc038 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -185790,28 +185790,28 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (2dc0b0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ bl 2dbfd0 │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r0, [pc, #24] @ (2dc0b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ cdp 0, 2, cr0, cr4, cr3, {4} │ │ │ │ ldcl 0, cr0, [lr, #524]! @ 0x20c │ │ │ │ - ldr r5, [sp, #296] @ 0x128 │ │ │ │ + ldr r5, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r5, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002dc0b8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -185820,67 +185820,67 @@ │ │ │ │ ldr r5, [pc, #124] @ (2dc148 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ cbz r3, 2dc134 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 2dc126 │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #100] @ (2dc14c ) │ │ │ │ ldr r2, [pc, #104] @ (2dc150 ) │ │ │ │ ldr r1, [pc, #104] @ (2dc154 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #92] @ (2dc158 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r3 │ │ │ │ bl 44912c │ │ │ │ ldr r1, [pc, #84] @ (2dc15c ) │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5dd8a8 │ │ │ │ + bl 5dd958 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5dec4c │ │ │ │ + b.w 5decfc │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ stc 0, cr0, [r0, #524]! @ 0x20c │ │ │ │ ldc 0, cr0, [r6], {113} @ 0x71 │ │ │ │ - bne.n 2dc144 │ │ │ │ + bcs.n 2dc0a4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r0, 2dc1b0 │ │ │ │ + pop {r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r7, #6 │ │ │ │ + lsrs r4, r5, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, r5] │ │ │ │ + ldrb r2, [r2, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -185890,15 +185890,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2dc1a4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2dc28c │ │ │ │ cmp r3, #4 │ │ │ │ @@ -186171,31 +186171,31 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2dc4a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ ldr r2, [pc, #24] @ (2dc4a8 ) │ │ │ │ ldr r1, [pc, #24] @ (2dc4ac ) │ │ │ │ ldr r0, [pc, #28] @ (2dc4b0 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2dbf70 │ │ │ │ nop │ │ │ │ cbz r4, 2dc4e2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r1, [sp, #384] @ 0x180 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [sp, #392] @ 0x188 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -186299,15 +186299,15 @@ │ │ │ │ ldrb r3, [r4, #11] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 2dc554 │ │ │ │ b.n 2dc59e │ │ │ │ @ instruction: 0xe8140071 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r3, r6} │ │ │ │ + ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 2dc550 │ │ │ │ lsls r1, r6, #1 │ │ │ │ b.n 2dc4a4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ b.n 2dc468 │ │ │ │ lsls r1, r6, #1 │ │ │ │ @@ -186323,17 +186323,17 @@ │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 41a62c │ │ │ │ ldr.w r0, [r0, #2120] @ 0x848 │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 41a568 │ │ │ │ ldr r0, [pc, #8] @ (2dc61c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 72ea8c │ │ │ │ + b.w 72eb3c │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -186469,25 +186469,25 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ b.n 2dc440 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #576] @ 0x240 │ │ │ │ + ldr r0, [sp, #256] @ 0x100 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2dc3a4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r3, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #96] @ 0x60 │ │ │ │ + str r7, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r3, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #0] │ │ │ │ + str r7, [sp, #704] @ 0x2c0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r2, [r0, #1910] @ 0x776 │ │ │ │ @@ -186532,27 +186532,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2dc8bc ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #116] @ (2dc8c0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (2dc8c4 ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #92] @ (2dc8c8 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (2dc8cc ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -186568,38 +186568,38 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r1, [pc, #52] @ (2dc8dc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5df064 │ │ │ │ - ldmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + b.w 5df114 │ │ │ │ + ldmia r3, {r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r2, r3, r4} │ │ │ │ + push {r1, r2, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r5, #9 │ │ │ │ + lsls r2, r3, #12 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #216] @ 0xd8 │ │ │ │ + str r1, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #98 @ 0x62 │ │ │ │ + adds r3, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #936 @ 0x3a8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r5, [sp, #432] @ 0x1b0 │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r6, [r2, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -186607,15 +186607,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2dc918 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2dc946 │ │ │ │ @@ -186791,15 +186791,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2dcb2a │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2dcb3c │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 2dcb78 │ │ │ │ @@ -187372,15 +187372,15 @@ │ │ │ │ eors r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2dd194 │ │ │ │ ldr r0, [pc, #100] @ (2dd1a8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72ea8c │ │ │ │ + b.w 72eb3c │ │ │ │ ldrb.w r3, [r4, #1798] @ 0x706 │ │ │ │ bic.w r2, r2, #2 │ │ │ │ strb.w r3, [r4, #1792] @ 0x700 │ │ │ │ strh.w r2, [r4, #1794] @ 0x702 │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [pc, #72] @ (2dd1ac ) │ │ │ │ and.w r3, r3, #31 │ │ │ │ @@ -187407,15 +187407,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2dd100 │ │ │ │ lsls r1, r6, #1 │ │ │ │ blt.n 2dd110 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r6, [r4, #40] @ 0x28 │ │ │ │ + ldrh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r0, r1, #1 │ │ │ │ blt.n 2dd2a0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 2dcf64 │ │ │ │ nop │ │ │ │ @@ -187609,33 +187609,33 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #68] @ (2dd438 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 419cd8 │ │ │ │ ldr.w r1, [r4, #2120] @ 0x848 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 418c9c │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 419cd8 │ │ │ │ nop │ │ │ │ - itt cc │ │ │ │ - lslcc r1, r3, #1 │ │ │ │ - ldrhcc r2, [r5, #20] │ │ │ │ + ite al │ │ │ │ + lslal r1, r3, #1 │ │ │ │ + ldrh r2, [r3, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r7, #14] │ │ │ │ + ldrh r2, [r5, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #220] @ (2dd528 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -187728,34 +187728,34 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #64] @ (2dd58c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ addw r1, r0, #1788 @ 0x6fc │ │ │ │ bl 2dc620 │ │ │ │ addw r1, r4, #1812 @ 0x714 │ │ │ │ mov r0, r4 │ │ │ │ bl 2dc620 │ │ │ │ mov r0, r4 │ │ │ │ addw r1, r4, #1836 @ 0x72c │ │ │ │ bl 2dc620 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2dd43c │ │ │ │ nop │ │ │ │ - pop {r2, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0094 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r2, #10] │ │ │ │ + ldrh r2, [r0, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r4, #4] │ │ │ │ + ldrh r2, [r2, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #216] @ (2dd678 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -187764,15 +187764,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (2dd680 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 41aa18 │ │ │ │ cbnz r0, 2dd5de │ │ │ │ add sp, #20 │ │ │ │ @@ -187826,41 +187826,41 @@ │ │ │ │ ldr r2, [pc, #64] @ (2dd690 ) │ │ │ │ ldr r1, [pc, #64] @ (2dd694 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 2dd534 │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r7, pc} │ │ │ │ + bkpt 0x0038 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r6, #6] │ │ │ │ + ldrh r2, [r4, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r0, #2] │ │ │ │ + ldrh r4, [r6, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r0, pc, #464 @ (adr r0, 2dd858 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrh r6, [r4, #4] │ │ │ │ + ldrh r6, [r2, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r2, #4] │ │ │ │ + ldrh r4, [r0, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #32 @ (adr r6, 2dd6b4 ) │ │ │ │ + add r6, pc, #736 @ (adr r6, 2dd974 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - orrs.w r0, r4, #13238272 @ 0xca0000 │ │ │ │ + add.w r0, r4, #13238272 @ 0xca0000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #800] @ (2dd9cc ) │ │ │ │ mov r1, r3 │ │ │ │ @@ -187873,15 +187873,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r9, [sp, #64] @ 0x40 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2dd6e8 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2dd71a │ │ │ │ cmp r4, #4 │ │ │ │ @@ -188174,21 +188174,21 @@ │ │ │ │ bpl.n 2dda0c │ │ │ │ lsls r1, r6, #1 │ │ │ │ bmi.n 2dd900 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bmi.n 2ddac4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str.w pc, [pc, #4095] @ 2de9ef │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh.w pc, [r3, #4095] @ 0xfff │ │ │ │ - strh r0, [r5, #40] @ 0x28 │ │ │ │ + strh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ - strh r4, [r0, #40] @ 0x28 │ │ │ │ + strh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ bcc.n 2ddacc │ │ │ │ lsls r1, r6, #1 │ │ │ │ bcc.n 2dda90 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -188205,37 +188205,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbnz r0, 2dda58 │ │ │ │ + rev r0, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2018] @ 0x7e2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -188245,31 +188245,31 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2ddacc ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ ldr r2, [pc, #24] @ (2ddad0 ) │ │ │ │ ldr r1, [pc, #24] @ (2ddad4 ) │ │ │ │ ldr r0, [pc, #28] @ (2ddad8 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2dbf70 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r0, [r1, #36] @ 0x24 │ │ │ │ + strh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r1, #36] @ 0x24 │ │ │ │ + strh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r4, #36] @ 0x24 │ │ │ │ + strh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -188472,15 +188472,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2ddc04 │ │ │ │ ldr r0, [pc, #132] @ (2ddd90 ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2ddc04 │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 2ddbae │ │ │ │ ldr r2, [pc, #104] @ (2ddd94 ) │ │ │ │ @@ -188506,43 +188506,43 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ bne.n 2dde10 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xb760 │ │ │ │ + @ instruction: 0xb810 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r7, #26] │ │ │ │ + strh r2, [r5, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #26] │ │ │ │ + strh r2, [r7, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2dde54 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r4, #20] │ │ │ │ + strh r4, [r2, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r2, #20] │ │ │ │ + strh r0, [r0, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #20] │ │ │ │ + strh r4, [r6, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r3, #18] │ │ │ │ + strh r6, [r1, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #20] │ │ │ │ + strh r0, [r7, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -188679,15 +188679,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2dde84 │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (2de040 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 2dde84 │ │ │ │ add.w r4, r0, #1984 @ 0x7c0 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (2de034 ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -188754,15 +188754,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (2de03c ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ddf3e │ │ │ │ ldr r0, [pc, #96] @ (2de048 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 2ddf40 │ │ │ │ ldr r1, [pc, #84] @ (2de04c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -188776,36 +188776,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (2de050 ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 2dde84 │ │ │ │ nop │ │ │ │ ldmia r6!, {r1, r2, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #6] │ │ │ │ + strh r2, [r4, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #2] │ │ │ │ + strh r0, [r2, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #31] │ │ │ │ + strh r0, [r6, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2de0f8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -188814,15 +188814,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2de100 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ bl 41aa18 │ │ │ │ cbnz r0, 2de0a4 │ │ │ │ add sp, #28 │ │ │ │ @@ -188862,23 +188862,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2ddadc │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 2de13c │ │ │ │ + cbz r2, 2de168 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ + strh r0, [r6, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r1, #27] │ │ │ │ + ldrb r6, [r7, #29] │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r6, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r4, [r5, #26] │ │ │ │ + ldrb r4, [r3, #29] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (2de1a8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -188887,26 +188887,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (2de1b0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #124] @ (2de1b4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (2de1b8 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #104] @ (2de1bc ) │ │ │ │ ldr r3, [pc, #108] @ (2de1c0 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -188924,37 +188924,37 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r1, [pc, #56] @ (2de1d0 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddcd4 │ │ │ │ - sxtb r4, r1 │ │ │ │ + b.w 5ddd84 │ │ │ │ + uxtb r4, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + ldr r3, [sp, #904] @ 0x388 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrd r0, r0, [lr, #-296]! @ 0x128 │ │ │ │ - ldrb r2, [r1, #1] │ │ │ │ + bic.w r0, lr, sl, lsl #1 │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r6, r5 │ │ │ │ + subs r6, r4, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ lsls r5, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r6, [r0, #23] │ │ │ │ + ldrb r6, [r6, #25] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #168 @ 0xa8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -189181,15 +189181,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r1, r1, lsl #16 │ │ │ │ strb r0, [r6, #0] │ │ │ │ b.n 2de33e │ │ │ │ ldr r0, [pc, #160] @ (2de50c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ ldr.w r2, [sl, #16] │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ add r4, r3 │ │ │ │ uxth r3, r2 │ │ │ │ b.n 2de370 │ │ │ │ ldr r1, [pc, #132] @ (2de504 ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -189207,15 +189207,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2de45a │ │ │ │ ldr r0, [pc, #120] @ (2de518 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 2de45a │ │ │ │ ldr r1, [pc, #104] @ (2de51c ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -189234,15 +189234,15 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #60] @ (2de520 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2de380 │ │ │ │ mov r9, r4 │ │ │ │ b.n 2de31a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ @@ -189250,25 +189250,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r3, r4, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r2, [r1, #17] │ │ │ │ + ldrb r2, [r7, #19] │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #15] │ │ │ │ + ldrb r6, [r2, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r4, [pc, #720] @ (2de7f0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #15] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 2de638 │ │ │ │ sub sp, #24 │ │ │ │ @@ -189402,24 +189402,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (2de6a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2ddadc │ │ │ │ nop │ │ │ │ - add r4, sp, #952 @ 0x3b8 │ │ │ │ + add r5, sp, #632 @ 0x278 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r5, #7] │ │ │ │ + ldrb r4, [r3, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r7, #2] │ │ │ │ + ldrb r2, [r5, #5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (2de700 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -189427,33 +189427,33 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #68] @ (2de708 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2004] @ 0x7d4 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 418c9c │ │ │ │ ldr.w r1, [r4, #2008] @ 0x7d8 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 418c9c │ │ │ │ ldr.w r1, [r4, #2012] @ 0x7dc │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 419cd8 │ │ │ │ nop │ │ │ │ - add r4, sp, #688 @ 0x2b0 │ │ │ │ + add r5, sp, #368 @ 0x170 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r5, #6] │ │ │ │ + ldrb r6, [r3, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r7, #1] │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (2de9fc ) │ │ │ │ @@ -189588,15 +189588,15 @@ │ │ │ │ bpl.n 2de7c2 │ │ │ │ ldr r0, [pc, #436] @ (2dea0c ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -189734,36 +189734,36 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2de7c2 │ │ │ │ ldr r0, [pc, #56] @ (2dea1c ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2de928 │ │ │ │ b.n 2de99a │ │ │ │ nop │ │ │ │ stmia r5!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #5] │ │ │ │ + ldrb r2, [r6, #7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r6, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #2] │ │ │ │ + ldrb r0, [r7, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #30] │ │ │ │ + ldrb r2, [r7, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr.w r3, [r0, #1912] @ 0x778 │ │ │ │ lsls r3, r3, #16 │ │ │ │ itt mi │ │ │ │ movmi r3, #0 │ │ │ │ strmi.w r3, [r0, #1912] @ 0x778 │ │ │ │ movs r0, #0 │ │ │ │ @@ -189772,102 +189772,102 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (2dea80 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ ldr r2, [pc, #20] @ (2dea84 ) │ │ │ │ ldr r1, [pc, #24] @ (2dea88 ) │ │ │ │ ldr r0, [pc, #24] @ (2dea8c ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2dbf0c │ │ │ │ ldrh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r3, r4, #1 │ │ │ │ movs r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #30] │ │ │ │ + ldrb r4, [r2, #1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r6, #30] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 71e3a0 │ │ │ │ + bl 71e450 │ │ │ │ ldr r2, [pc, #108] @ (2deb18 ) │ │ │ │ ldr r1, [pc, #112] @ (2deb1c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #108] @ (2deb20 ) │ │ │ │ add r1, pc │ │ │ │ - bl 71e53c │ │ │ │ + bl 71e5ec │ │ │ │ ldr r3, [pc, #104] @ (2deb24 ) │ │ │ │ add r4, pc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r3 │ │ │ │ bl 44923c │ │ │ │ ldr r6, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #88] @ (2deb28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ ldr r1, [pc, #84] @ (2deb2c ) │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5dd8a8 │ │ │ │ + bl 5dd958 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5dec4c │ │ │ │ + bl 5decfc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ cbz r5, 2deb00 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 71ee38 │ │ │ │ + b.w 71eee8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r0, #30] │ │ │ │ + ldrb r2, [r6, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r5, r7] │ │ │ │ + strh r6, [r3, r2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmia r2!, {r1, r3, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #29] │ │ │ │ + ldrb r4, [r3, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #148 @ 0x94 │ │ │ │ + adds r2, #68 @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (2debb0 ) │ │ │ │ @@ -189875,59 +189875,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2debb8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #100] @ (2debbc ) │ │ │ │ ldr r1, [pc, #100] @ (2debc0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #84] @ (2debc4 ) │ │ │ │ ldr r3, [pc, #88] @ (2debc8 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (2debcc ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [pc, #60] @ (2debd0 ) │ │ │ │ ldr r1, [pc, #60] @ (2debd4 ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ nop │ │ │ │ - add r0, sp, #400 @ 0x190 │ │ │ │ + add r1, sp, #80 @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ + str r1, [sp, #776] @ 0x308 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - svc 94 @ 0x5e │ │ │ │ + b.n 2debd8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r5, #96] @ 0x60 │ │ │ │ + ldr r2, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r2, #29 │ │ │ │ + asrs r6, r0, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -190072,57 +190072,57 @@ │ │ │ │ b.n 2deca2 │ │ │ │ movs r5, #1 │ │ │ │ b.n 2dec8a │ │ │ │ stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7ca │ │ │ │ + @ instruction: 0xb87a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r1, #23] │ │ │ │ + strb r4, [r7, #25] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, pc, #88 @ (adr r7, 2ded9c ) │ │ │ │ + add r7, pc, #792 @ (adr r7, 2df05c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r5, #22] │ │ │ │ + strb r4, [r3, #25] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #888 @ (adr r6, 2df0c4 ) │ │ │ │ + add r7, pc, #568 @ (adr r7, 2def84 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf0f40053 │ │ │ │ - strb r0, [r6, #21] │ │ │ │ + sub.w r0, r4, #83 @ 0x53 │ │ │ │ + strb r0, [r4, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb746 │ │ │ │ + @ instruction: 0xb7f6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf0b00053 │ │ │ │ - add r6, pc, #584 @ (adr r6, 2defa8 ) │ │ │ │ + sbc.w r0, r0, #83 @ 0x53 │ │ │ │ + add r7, pc, #264 @ (adr r7, 2dee68 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r5, #20] │ │ │ │ + strb r0, [r3, #23] │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2debd8 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -190147,20 +190147,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2dee66 │ │ │ │ @@ -190182,15 +190182,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2def5a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 2dee62 │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2def8e │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (2defc4 ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -190241,22 +190241,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #208] @ (2defe0 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5dc3f4 │ │ │ │ + bl 5dc4a4 │ │ │ │ ldr r2, [pc, #192] @ (2defe4 ) │ │ │ │ ldr r3, [pc, #196] @ (2defe8 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (2defec ) │ │ │ │ @@ -190278,18 +190278,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2dee54 │ │ │ │ ldr r1, [pc, #136] @ (2deff0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72de24 │ │ │ │ + bl 72ded4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 2def30 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (2deff4 ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -190305,51 +190305,51 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ite eq │ │ │ │ lsleq r1, r6, #1 │ │ │ │ lslne r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #18] │ │ │ │ + strb r2, [r6, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #792 @ (adr r5, 2df2d8 ) │ │ │ │ + add r6, pc, #472 @ (adr r6, 2df198 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r2, #18] │ │ │ │ + strb r4, [r0, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r2, #18] │ │ │ │ + strb r4, [r0, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r6, [r1, #18] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strb r2, [r3, #14] │ │ │ │ + strb r2, [r1, #17] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r4, #17] │ │ │ │ + strb r2, [r2, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #712 @ (adr r4, 2df2a0 ) │ │ │ │ + add r5, pc, #392 @ (adr r5, 2df160 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r3, #42] @ 0x2a │ │ │ │ + ldrh r4, [r1, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2def34 │ │ │ │ + bgt.n 2df094 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r4, #16] │ │ │ │ + strb r4, [r2, #19] │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ pop {r4, r5, r7, pc} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r0, [r0, #13] │ │ │ │ + strb r0, [r6, #15] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r1, #12] │ │ │ │ + strb r0, [r7, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #80 @ (adr r4, 2df04c ) │ │ │ │ + add r4, pc, #784 @ (adr r4, 2df30c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r1, #11] │ │ │ │ + strb r2, [r7, #13] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r2, #13] │ │ │ │ + strb r2, [r0, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2debd8 │ │ │ │ nop │ │ │ │ b.n 2debd8 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -190370,23 +190370,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (2df060 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5deb80 │ │ │ │ - add r3, pc, #448 @ (adr r3, 2df21c ) │ │ │ │ + b.w 5dec30 │ │ │ │ + add r4, pc, #128 @ (adr r4, 2df0dc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r3, #32] │ │ │ │ + ldrh r2, [r1, #38] @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 2df134 │ │ │ │ + blt.n 2df094 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2df09c │ │ │ │ sub sp, #12 │ │ │ │ @@ -190394,24 +190394,24 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (2df0a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 385844 │ │ │ │ nop │ │ │ │ - add r3, pc, #184 @ (adr r3, 2df158 ) │ │ │ │ + add r3, pc, #888 @ (adr r3, 2df418 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r4, #7] │ │ │ │ + strb r0, [r2, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r6, #7] │ │ │ │ + strb r6, [r4, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ @@ -190565,15 +190565,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 262f04 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2df1d8 │ │ │ │ ldr r0, [pc, #160] @ (2df2f8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 2df1ce │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -190614,37 +190614,37 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrh r4, [r7, #12] │ │ │ │ lsls r3, r4, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r6, r6 │ │ │ │ + cbz r6, 2df33c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r2, #6] │ │ │ │ + strb r6, [r0, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sxtb r0, r2 │ │ │ │ + cbz r0, 2df32c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r4, #5] │ │ │ │ + strb r4, [r2, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sxth r4, r3 │ │ │ │ + uxtb r4, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r3, #5] │ │ │ │ + strb r2, [r1, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r0, #4] │ │ │ │ + strb r4, [r6, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r2, 2df32e │ │ │ │ + sxtb r2, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r2, #3] │ │ │ │ + strb r4, [r0, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, pc, #928 @ (adr r0, 2df6a8 ) │ │ │ │ + add r1, pc, #608 @ (adr r1, 2df568 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r3, #120] @ 0x78 │ │ │ │ + strb r6, [r1, #1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r6, #3] │ │ │ │ + strb r2, [r4, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #492] @ (2df510 ) │ │ │ │ @@ -190830,29 +190830,29 @@ │ │ │ │ b.n 2df398 │ │ │ │ cbnz r4, 2df542 │ │ │ │ lsls r1, r6, #1 │ │ │ │ strh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r3, r4, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #400 @ 0x190 │ │ │ │ + cbz r4, 2df524 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r1, #124] @ 0x7c │ │ │ │ + strb r2, [r7, #1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #896 @ 0x380 │ │ │ │ + sub sp, #64 @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r6, #108] @ 0x6c │ │ │ │ + ldr r6, [r4, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #688 @ 0x2b0 │ │ │ │ + add sp, #368 @ 0x170 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r2, #104] @ 0x68 │ │ │ │ + ldr r0, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #408 @ 0x198 │ │ │ │ + add sp, #88 @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r0, #104] @ 0x68 │ │ │ │ + ldr r0, [r6, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2df5d8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -190860,15 +190860,15 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (2df5e0 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #124] @ (2df5e4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 2df57c │ │ │ │ @@ -190876,15 +190876,15 @@ │ │ │ │ cbz r2, 2df57c │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 2df570 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 2df5ca │ │ │ │ ldr r6, [pc, #80] @ (2df5e8 ) │ │ │ │ ldr.w r8, [pc, #80] @ 2df5ec │ │ │ │ ldr r7, [pc, #80] @ (2df5f0 ) │ │ │ │ @@ -190893,57 +190893,57 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2df5a6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2debd8 │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #344] @ 0x158 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r1, #80] @ 0x50 │ │ │ │ + ldr r2, [r7, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [r1, #92] @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ + ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r1, #100] @ 0x64 │ │ │ │ + ldr r0, [r7, #108] @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r3, #100] @ 0x64 │ │ │ │ + ldr r4, [r1, #112] @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 2df648 │ │ │ │ ldr r2, [pc, #64] @ (2df64c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (2df650 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #52] @ (2df654 ) │ │ │ │ ldr r3, [pc, #56] @ (2df658 ) │ │ │ │ ldr r1, [pc, #56] @ (2df65c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -190953,28 +190953,28 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ - ldr r5, [sp, #632] @ 0x278 │ │ │ │ + b.w 5ddd84 │ │ │ │ + ldr r6, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r1, #50] @ 0x32 │ │ │ │ + strh r4, [r7, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2df580 │ │ │ │ + bpl.n 2df6e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #88 @ 0x58 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [r0, #80] @ 0x50 │ │ │ │ + ldr r0, [r6, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2df6d0 ) │ │ │ │ @@ -190982,25 +190982,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2df6d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #80] @ (2df6dc ) │ │ │ │ ldr r1, [pc, #80] @ (2df6e0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2df6e4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -191011,25 +191011,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r5, [sp, #192] @ 0xc0 │ │ │ │ + ldr r5, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r3, #46] @ 0x2e │ │ │ │ + strh r6, [r1, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2df730 │ │ │ │ + bmi.n 2df690 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r4, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r4, #16 │ │ │ │ + lsls r4, r2, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r3, #84] @ 0x54 │ │ │ │ + ldr r4, [r1, #96] @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2df754 ) │ │ │ │ @@ -191037,25 +191037,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2df75c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #80] @ (2df760 ) │ │ │ │ ldr r1, [pc, #80] @ (2df764 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2df768 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -191066,25 +191066,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r5, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r3, #42] @ 0x2a │ │ │ │ + strh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 2df6ac │ │ │ │ + bmi.n 2df80c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r4, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r4, #14 │ │ │ │ + lsls r0, r2, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r7, #76] @ 0x4c │ │ │ │ + ldr r4, [r5, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -191238,17 +191238,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r4, r6, lr} │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r1, r2, r4, r6, lr} │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #472 @ 0x1d8 │ │ │ │ + add r5, sp, #152 @ 0x98 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r5, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -191301,19 +191301,19 @@ │ │ │ │ blx 262f04 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2df92e │ │ │ │ nop │ │ │ │ cbz r2, 2dfa06 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #856 @ 0x358 │ │ │ │ + add r3, sp, #536 @ 0x218 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr r2, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 2dfaa0 │ │ │ │ + blt.n 2dfa00 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2dfa2e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -191330,23 +191330,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (2dfa44 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 2dfa12 │ │ │ │ @@ -191364,19 +191364,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - ldr r1, [sp, #920] @ 0x398 │ │ │ │ + ldr r2, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r3, #32] │ │ │ │ + ldr r4, [r1, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r4, #32] │ │ │ │ + ldr r4, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (2dfb7c ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ @@ -191490,25 +191490,25 @@ │ │ │ │ blx 262f04 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2dfad6 │ │ │ │ nop │ │ │ │ uxth r2, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #296 @ 0x128 │ │ │ │ + add r1, sp, #1000 @ 0x3e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r2, #20] │ │ │ │ + ldr r6, [r0, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r1, sp, #120 @ 0x78 │ │ │ │ + add r1, sp, #824 @ 0x338 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r4, #20] │ │ │ │ + ldr r6, [r2, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, sp, #984 @ 0x3d8 │ │ │ │ + add r1, sp, #664 @ 0x298 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r1, #16] │ │ │ │ + ldr r6, [r7, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (2dfc00 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -191517,22 +191517,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2dfbea │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -191540,19 +191540,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ + ldr r4, [r4, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r0, #4] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ @@ -191581,15 +191581,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (2dfefc ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2dfc70 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -191828,33 +191828,33 @@ │ │ │ │ b.n 2dfe30 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #208 @ 0xd0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [r0, #112] @ 0x70 │ │ │ │ + str r4, [r6, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r4, #120] @ 0x78 │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r7, [sp, #392] @ 0x188 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add sp, #352 @ 0x160 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r7, pc, #512 @ (adr r7, 2e0108 ) │ │ │ │ + add r0, sp, #192 @ 0xc0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r5, #124] @ 0x7c │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #40 @ (adr r6, 2dff3c ) │ │ │ │ + add r6, pc, #744 @ (adr r6, 2e01fc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r2, #104] @ 0x68 │ │ │ │ + str r4, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (2dffc8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -191866,33 +191866,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #136] @ (2dffd4 ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -191911,37 +191911,37 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (2dffe0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #496] @ 0x1f0 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r5, #72] @ 0x48 │ │ │ │ + str r6, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r7, #60] @ 0x3c │ │ │ │ + str r0, [r5, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r5, #72] @ 0x48 │ │ │ │ + str r6, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [sp, #40] @ 0x28 │ │ │ │ + str r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r1, #84] @ 0x54 │ │ │ │ + str r0, [r7, #92] @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r7, #40] @ 0x28 │ │ │ │ + str r4, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -191964,15 +191964,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 2e01fc │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 2e01b4 │ │ │ │ @@ -192245,59 +192245,59 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2debd8 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #680] @ 0x2a8 │ │ │ │ + str r4, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r4, sp, #856 @ 0x358 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #832 @ 0x340 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r0, #60] @ 0x3c │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #48 @ (adr r3, 2e0398 ) │ │ │ │ + add r3, pc, #752 @ (adr r3, 2e0658 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #320] @ 0x140 │ │ │ │ + str r3, [sp, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r7, #60] @ 0x3c │ │ │ │ + str r4, [r5, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r3, sp, #352 @ 0x160 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, pc, #512 @ (adr r2, 2e0578 ) │ │ │ │ + add r3, pc, #192 @ (adr r3, 2e0438 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r0, #52] @ 0x34 │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #128 @ (adr r2, 2e0404 ) │ │ │ │ + add r2, pc, #832 @ (adr r2, 2e06c4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r0, #44] @ 0x2c │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r1, pc, #904 @ (adr r1, 2e0714 ) │ │ │ │ + add r2, pc, #584 @ (adr r2, 2e05d4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r1, [sp, #168] @ 0xa8 │ │ │ │ + str r1, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r4, #48] @ 0x30 │ │ │ │ + str r2, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r2, sp, #224 @ 0xe0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, pc, #400 @ (adr r1, 2e052c ) │ │ │ │ + add r2, pc, #80 @ (adr r2, 2e03ec ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [sp, #712] @ 0x2c8 │ │ │ │ + str r1, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r1, #40] @ 0x28 │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r1, sp, #768 @ 0x300 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -192323,26 +192323,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2e042a │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 2e03e6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -192392,33 +192392,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (2e04c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 2e0462 │ │ │ │ nop │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r4, [r2, #62] @ 0x3e │ │ │ │ + str r0, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r1, #0] │ │ │ │ + str r6, [r7, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r4, #0] │ │ │ │ + str r0, [r2, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ + add r0, pc, #664 @ (adr r0, 2e074c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r1, #58] @ 0x3a │ │ │ │ + ldrh r6, [r7, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r2, #24] │ │ │ │ + str r4, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [sp, #768] @ 0x300 │ │ │ │ + add r0, pc, #448 @ (adr r0, 2e0680 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r3, #56] @ 0x38 │ │ │ │ + ldrh r0, [r1, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r6, #16] │ │ │ │ + str r2, [r4, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (2e06f8 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -192619,47 +192619,47 @@ │ │ │ │ nop │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #1008 @ (adr r7, 2e0af4 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r0, [r3, #52] @ 0x34 │ │ │ │ + ldrh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r7, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r6, #8] │ │ │ │ + str r6, [r4, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r6, pc, #992 @ (adr r6, 2e0af8 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r6, [sp, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r4, #42] @ 0x2a │ │ │ │ + ldrh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r4, r7] │ │ │ │ + str r6, [r2, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [sp, #880] @ 0x370 │ │ │ │ + ldr r6, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r6, #40] @ 0x28 │ │ │ │ + ldrh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r2, r7] │ │ │ │ + str r6, [r0, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r6, [sp, #408] @ 0x198 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r0, #40] @ 0x28 │ │ │ │ + ldrh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r4, [r5, r5] │ │ │ │ + str r4, [r3, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r6, [sp, #144] @ 0x90 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r1, #38] @ 0x26 │ │ │ │ + ldrh r2, [r7, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r2, r5] │ │ │ │ + str r6, [r0, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2e075a │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -192706,27 +192706,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (2e07ec ) │ │ │ │ add r2, pc │ │ │ │ - bl 5dc3f4 │ │ │ │ + bl 5dc4a4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrh r4, [r5, r5] │ │ │ │ + ldrb r4, [r3, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e07f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -192745,15 +192745,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2e0846 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 2e081a │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -192763,19 +192763,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrh r4, [r3, #28] │ │ │ │ + ldrh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r2, r7] │ │ │ │ + ldrb r6, [r0, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r5, r7] │ │ │ │ + ldrb r2, [r3, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e0864 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -192789,29 +192789,29 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (2e08b0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldrh r2, [r6, #24] │ │ │ │ + ldrh r2, [r4, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r4, r5] │ │ │ │ + ldrb r0, [r2, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r5, r2] │ │ │ │ + ldrh r4, [r3, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e08b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -192827,31 +192827,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - ldrh r4, [r3, #22] │ │ │ │ + ldrh r4, [r1, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r3, r1] │ │ │ │ + ldrh r2, [r1, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r1, r4] │ │ │ │ + ldrh r4, [r7, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2e091c │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1581] @ 0x62d │ │ │ │ @@ -192860,22 +192860,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (2e0954 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ add r4, sp, #960 @ 0x3c0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 2e09f4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -193002,21 +193002,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr.w ip, [pc, #96] @ 2e0b1c │ │ │ │ add ip, pc │ │ │ │ b.n 2e0a7c │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr.w ip, [pc, #80] @ 2e0b20 │ │ │ │ add ip, pc │ │ │ │ b.n 2e0a48 │ │ │ │ ldr r2, [pc, #76] @ (2e0b24 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -193033,15 +193033,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (2e0b30 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e0a3a │ │ │ │ nop │ │ │ │ add r2, pc, #808 @ (adr r2, 2e0e38 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -193053,15 +193053,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #944] @ (2e0ed8 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r6, [r5, #24] │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -193202,15 +193202,15 @@ │ │ │ │ b.n 2e0c82 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (2e0d60 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -193227,15 +193227,15 @@ │ │ │ │ bpl.n 2e0ca2 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (2e0d6c ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r3, [pc, #72] @ (2e0d70 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e0c8c │ │ │ │ ldr r3, [pc, #52] @ (2e0d68 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -193243,34 +193243,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e0c8c │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (2e0d74 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e0c8c │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e0c82 │ │ │ │ nop │ │ │ │ add r1, pc, #48 @ (adr r1, 2e0d90 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r0, r7] │ │ │ │ + str r2, [r6, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r6, r6] │ │ │ │ + str r4, [r4, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (2e0df4 ) │ │ │ │ @@ -193278,61 +193278,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2e0dfc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #96] @ (2e0e00 ) │ │ │ │ ldr r1, [pc, #96] @ (2e0e04 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #80] @ (2e0e08 ) │ │ │ │ ldr r2, [pc, #84] @ (2e0e0c ) │ │ │ │ ldr r3, [pc, #84] @ (2e0e10 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (2e0e14 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [pc, #60] @ (2e0e18 ) │ │ │ │ ldr r1, [pc, #64] @ (2e0e1c ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ nop │ │ │ │ - strh r0, [r7, #56] @ 0x38 │ │ │ │ + strh r0, [r5, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r1, #108] @ 0x6c │ │ │ │ + ldr r2, [r7, #116] @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r2, r4, pc} │ │ │ │ + pop {r1, r2, r6, r7, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r2, [r0, r1] │ │ │ │ + ldrsb r2, [r6, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r0, [r3, r1] │ │ │ │ + ldrsb r0, [r1, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ @@ -193465,27 +193465,27 @@ │ │ │ │ bne.n 2e0fee │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1581] @ 0x62d │ │ │ │ cbz r2, 2e0faa │ │ │ │ cbz r3, 2e0fd6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 2e1018 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 73e3c4 │ │ │ │ + bl 73e474 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 2e0fbc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 41a568 │ │ │ │ @@ -193497,15 +193497,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e0fbc │ │ │ │ b.n 2e0fb2 │ │ │ │ ldr r1, [pc, #56] @ (2e1028 ) │ │ │ │ @@ -193519,28 +193519,28 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e0f68 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (2e1030 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e0f68 │ │ │ │ nop │ │ │ │ ... │ │ │ │ ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, r4] │ │ │ │ + ldrb r6, [r7, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ @@ -193759,19 +193759,19 @@ │ │ │ │ blx 262f04 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2e11c4 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #992] @ 0x3e0 │ │ │ │ + str r2, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r5, #18] │ │ │ │ + strh r4, [r3, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r1!, {r2, r5, r7} │ │ │ │ + stmia r2!, {r2, r4, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 2e177c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -193782,15 +193782,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 2e1784 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr.w sl, [pc, #1220] @ 2e1788 │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -194251,82 +194251,82 @@ │ │ │ │ ldr r1, [pc, #124] @ (2e17ec ) │ │ │ │ add r1, pc │ │ │ │ b.n 2e171c │ │ │ │ ldr r2, [pc, #120] @ (2e17f0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2e1714 │ │ │ │ nop │ │ │ │ - strh r2, [r5, #16] │ │ │ │ + strh r2, [r3, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r4, r2] │ │ │ │ + ldrh r6, [r2, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r7, r2] │ │ │ │ + ldrh r2, [r5, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #984] @ 0x3d8 │ │ │ │ + str r1, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r6, r0] │ │ │ │ + ldrh r4, [r4, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [sp, #168] @ 0xa8 │ │ │ │ + str r0, [sp, #872] @ 0x368 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r0, #4] │ │ │ │ + strh r4, [r6, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r4, r4] │ │ │ │ + ldr r6, [r2, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r3, #62] @ 0x3e │ │ │ │ + str r0, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r5, #52] @ 0x34 │ │ │ │ + ldrh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r2, #28] │ │ │ │ + ldrb r2, [r0, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r0, r1] │ │ │ │ + ldr r4, [r6, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r4, #50] @ 0x32 │ │ │ │ + ldrh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ + str r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r1, #46] @ 0x2e │ │ │ │ + ldrh r2, [r7, #50] @ 0x32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r2, [r3, r4] │ │ │ │ + ldrsb r2, [r1, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r1, #42] @ 0x2a │ │ │ │ + ldrh r2, [r7, #46] @ 0x2e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r1, #1] │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #206 @ 0xce │ │ │ │ + movs r1, #126 @ 0x7e │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r0, [r4, #10] │ │ │ │ + ldrb r0, [r2, #13] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #36 @ 0x24 │ │ │ │ + subs r4, #212 @ 0xd4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r0, [r1, r0] │ │ │ │ + ldrsb r0, [r7, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r4, [r1, r2] │ │ │ │ + ldrsb r4, [r7, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r4, r7] │ │ │ │ + ldrsb r6, [r2, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [sp, #360] @ 0x168 │ │ │ │ + add r0, pc, #40 @ (adr r0, 2e1810 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r6, [r2, r7] │ │ │ │ + ldrsb r6, [r0, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r2, r7] │ │ │ │ + ldrsb r0, [r0, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r1, r7] │ │ │ │ + ldrsb r2, [r7, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -194347,22 +194347,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #228 @ (adr r3, 2e1940 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #212 @ (adr r3, 2e1940 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2e1904 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -194421,27 +194421,27 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73e3c4 │ │ │ │ + b.w 73e474 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -194461,22 +194461,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 2e1a88 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 2e1a88 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2e1a46 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -194533,15 +194533,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73e3c4 │ │ │ │ + b.w 73e474 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -194554,52 +194554,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2e1af4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #64] @ (2e1af8 ) │ │ │ │ ldr r1, [pc, #64] @ (2e1afc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #48] @ (2e1b00 ) │ │ │ │ ldr r3, [pc, #52] @ (2e1b04 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r4, #8] │ │ │ │ + ldrb r0, [r2, #11] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r6, #24] │ │ │ │ + str r2, [r4, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #1016 @ 0x3f8 │ │ │ │ + sub sp, #184 @ 0xb8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [pc, #168] @ (2e1ba4 ) │ │ │ │ + ldr r1, [pc, #872] @ (2e1e64 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #256] @ (2e1c00 ) │ │ │ │ + ldr r1, [pc, #960] @ (2e1ec0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, r5] │ │ │ │ + strb r4, [r2, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2e1b64 ) │ │ │ │ @@ -194607,52 +194607,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2e1b6c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #64] @ (2e1b70 ) │ │ │ │ ldr r1, [pc, #64] @ (2e1b74 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #48] @ (2e1b78 ) │ │ │ │ ldr r3, [pc, #52] @ (2e1b7c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r5, #6] │ │ │ │ + ldrb r0, [r3, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r7, #16] │ │ │ │ + str r2, [r5, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #536 @ 0x218 │ │ │ │ + add sp, #216 @ 0xd8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [pc, #712] @ (2e1e3c ) │ │ │ │ + ldr r1, [pc, #392] @ (2e1cfc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #800] @ (2e1e98 ) │ │ │ │ + ldr r1, [pc, #480] @ (2e1d58 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, r4] │ │ │ │ + strh r4, [r0, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2e1bdc ) │ │ │ │ @@ -194660,52 +194660,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2e1be4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #64] @ (2e1be8 ) │ │ │ │ ldr r1, [pc, #64] @ (2e1bec ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #48] @ (2e1bf0 ) │ │ │ │ ldr r3, [pc, #52] @ (2e1bf4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r6, #4] │ │ │ │ + ldrb r0, [r4, #7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r0, #12] │ │ │ │ + str r2, [r6, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #56 @ 0x38 │ │ │ │ + add r7, sp, #760 @ 0x2f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [pc, #232] @ (2e1cd4 ) │ │ │ │ + ldr r0, [pc, #936] @ (2e1f94 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #320] @ (2e1d30 ) │ │ │ │ + ldr r1, [pc, #0] @ (2e1bf0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, r3] │ │ │ │ + strh r4, [r7, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -194806,30 +194806,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e1cf2 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (2e1d64 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e1cf2 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e1ce8 │ │ │ │ nop │ │ │ │ str r0, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #752] @ (2e2058 ) │ │ │ │ + str r4, [r5, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2e1dec │ │ │ │ sub sp, #20 │ │ │ │ @@ -194841,15 +194841,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r1, r0, r5 │ │ │ │ movw r3, #34296 @ 0x85f8 │ │ │ │ add.w r2, r5, r4, lsl #4 │ │ │ │ add r2, r0 │ │ │ │ strb r6, [r1, r3] │ │ │ │ movw r1, #34312 @ 0x8608 │ │ │ │ add r3, r0 │ │ │ │ @@ -194875,19 +194875,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r6, [r0, #29] │ │ │ │ + strb r6, [r6, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #880] @ (2e2164 ) │ │ │ │ + str r4, [r1, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #760] @ (2e20f0 ) │ │ │ │ + str r6, [r5, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ (2e1e88 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -194895,15 +194895,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (2e1e90 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (2e1e94 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2e1e62 │ │ │ │ add.w r5, r4, #34048 @ 0x8500 │ │ │ │ @@ -194938,27 +194938,27 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 262f04 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2e1e30 │ │ │ │ nop │ │ │ │ - strb r0, [r7, #26] │ │ │ │ + strb r0, [r5, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #216] @ (2e1f68 ) │ │ │ │ + ldr r7, [pc, #920] @ (2e2228 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #296] @ (2e1fbc ) │ │ │ │ + ldr r7, [pc, #1000] @ (2e227c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r0, [r7, #52] @ 0x34 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #46] @ 0x2e │ │ │ │ + strh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r3, r7, lr} │ │ │ │ + @ instruction: 0xb638 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (2e1f60 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -194966,15 +194966,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #168] @ (2e1f68 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r5, [pc, #152] @ (2e1f6c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 2e1f3c │ │ │ │ add.w r9, r8, #8640 @ 0x21c0 │ │ │ │ @@ -194983,15 +194983,15 @@ │ │ │ │ add.w r9, r9, #8 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 2e1f16 │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 2e1f04 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ mov r0, r6 │ │ │ │ blx 26109c │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ ldr.w r0, [r8, #108] @ 0x6c │ │ │ │ ldr.w r1, [r4, #172] @ 0xac │ │ │ │ cbz r3, 2e1f36 │ │ │ │ bl 418c9c │ │ │ │ @@ -195020,27 +195020,27 @@ │ │ │ │ ldr r2, [pc, #40] @ (2e1f78 ) │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 262f04 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2e1ede │ │ │ │ - strb r2, [r1, #24] │ │ │ │ + strb r2, [r7, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #544] @ (2e2188 ) │ │ │ │ + ldr r7, [pc, #224] @ (2e2048 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [pc, #624] @ (2e21dc ) │ │ │ │ + ldr r7, [pc, #304] @ (2e209c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #40] @ 0x28 │ │ │ │ + strh r0, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r1, r2, r3, r5, r7} │ │ │ │ + push {r1, r2, r3, r4, r6, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #388] @ (2e2114 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -195052,15 +195052,15 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r6, [pc, #384] @ (2e2120 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r6, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ bl 41aa18 │ │ │ │ cbnz r0, 2e1fd0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ @@ -195068,15 +195068,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #112] @ 0x70 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e20d6 │ │ │ │ ldr r6, [r5, #112] @ 0x70 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -195130,15 +195130,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -195166,15 +195166,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ b.n 2e207a │ │ │ │ ldr r2, [pc, #84] @ (2e212c ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #80] @ (2e2130 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -195194,35 +195194,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e213c ) │ │ │ │ ldr r0, [pc, #56] @ (2e2140 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - strb r2, [r6, #20] │ │ │ │ + strb r2, [r4, #23] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #688] @ (2e23cc ) │ │ │ │ + ldr r6, [pc, #368] @ (2e228c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #776] @ (2e2428 ) │ │ │ │ + ldr r6, [pc, #456] @ (2e22e8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bl 26a126 │ │ │ │ strb.w pc, [r1, #4095] @ 0xfff │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #26] │ │ │ │ + strh r6, [r2, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #808] @ (2e2460 ) │ │ │ │ + ldr r6, [pc, #488] @ (2e2320 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r0, #15] │ │ │ │ + strb r0, [r6, #17] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #264] @ (2e2248 ) │ │ │ │ + ldr r4, [pc, #968] @ (2e2508 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #744] @ (2e242c ) │ │ │ │ + ldr r6, [pc, #424] @ (2e22ec ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2e21a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -195232,15 +195232,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2e2192 │ │ │ │ ldr r1, [pc, #52] @ (2e21b4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -195253,19 +195253,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2e1f7c │ │ │ │ nop │ │ │ │ - strb r2, [r5, #13] │ │ │ │ + strb r2, [r3, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #920] @ (2e2548 ) │ │ │ │ + ldr r4, [pc, #600] @ (2e2408 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #1008] @ (2e25a4 ) │ │ │ │ + ldr r4, [pc, #688] @ (2e2464 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r4, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r4, #1 │ │ │ │ str r4, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -195279,15 +195279,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2e220a │ │ │ │ ldr r1, [pc, #52] @ (2e222c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -195300,19 +195300,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2e1f7c │ │ │ │ nop │ │ │ │ - strb r2, [r6, #11] │ │ │ │ + strb r2, [r4, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #440] @ (2e23e0 ) │ │ │ │ + ldr r4, [pc, #120] @ (2e22a0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #528] @ (2e243c ) │ │ │ │ + ldr r4, [pc, #208] @ (2e22fc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r4, #1 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -195326,15 +195326,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2e2282 │ │ │ │ ldr r1, [pc, #52] @ (2e22a4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -195347,19 +195347,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2e1f7c │ │ │ │ nop │ │ │ │ - strb r2, [r7, #9] │ │ │ │ + strb r2, [r5, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [pc, #984] @ (2e2678 ) │ │ │ │ + ldr r3, [pc, #664] @ (2e2538 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #48] @ (2e22d4 ) │ │ │ │ + ldr r3, [pc, #752] @ (2e2594 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ str r3, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -195421,49 +195421,49 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (2e235c ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldr r5, [pc, #352] @ (2e2498 ) │ │ │ │ + ldr r6, [pc, #32] @ (2e2358 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #944] @ (2e26ec ) │ │ │ │ + ldr r6, [pc, #624] @ (2e25ac ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #816] @ (2e2670 ) │ │ │ │ + ldr r6, [pc, #496] @ (2e2530 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #560] @ (2e2574 ) │ │ │ │ + ldr r6, [pc, #240] @ (2e2434 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #640] @ (2e25c8 ) │ │ │ │ + ldr r6, [pc, #320] @ (2e2488 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #384] @ (2e24cc ) │ │ │ │ + ldr r6, [pc, #64] @ (2e238c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #64] @ (2e2390 ) │ │ │ │ + ldr r5, [pc, #768] @ (2e2650 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #824] @ (2e268c ) │ │ │ │ + ldr r6, [pc, #504] @ (2e254c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #888] @ (2e26d0 ) │ │ │ │ + ldr r6, [pc, #568] @ (2e2590 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #856] @ (2e26b4 ) │ │ │ │ + ldr r6, [pc, #536] @ (2e2574 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #104] @ (2e23c8 ) │ │ │ │ + ldr r5, [pc, #808] @ (2e2688 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2e236c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27d0 │ │ │ │ + b.w 5e2880 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r1, [pc, #8] @ (2e237c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 728568 │ │ │ │ + b.w 728618 │ │ │ │ nop │ │ │ │ - ldrsh r0, [r1, r4] │ │ │ │ + ldrsh r0, [r7, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [pc, #16] @ (2e2394 ) │ │ │ │ ldr r2, [pc, #20] @ (2e2398 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2e239c ) │ │ │ │ @@ -195471,15 +195471,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldrh r0, [r4, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r5, r3] │ │ │ │ + ldrsh r6, [r3, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ @@ -195491,15 +195491,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (2e242c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #1008 @ 0x3f0 │ │ │ │ add r4, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #92] @ (2e2430 ) │ │ │ │ ldr.w r2, [r0, #344] @ 0x158 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #348] @ 0x15c │ │ │ │ orrs r3, r5 │ │ │ │ @@ -195522,32 +195522,32 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e23e4 │ │ │ │ ldr r0, [pc, #44] @ (2e243c ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2e23e4 │ │ │ │ - ldr r5, [pc, #320] @ (2e2564 ) │ │ │ │ + ldr r6, [pc, #0] @ (2e2424 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r0, #22] │ │ │ │ + strb r6, [r6, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #392] @ (2e25b4 ) │ │ │ │ + ldr r6, [pc, #72] @ (2e2474 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r2, [r3, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #144] @ (2e24d0 ) │ │ │ │ + ldr r5, [pc, #848] @ (2e2790 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (2e24b0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -195567,15 +195567,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (2e24bc ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [pc, #52] @ (2e24b8 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2e2466 │ │ │ │ ldr r1, [pc, #44] @ (2e24c0 ) │ │ │ │ @@ -195586,27 +195586,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e2466 │ │ │ │ ldr r0, [pc, #32] @ (2e24c4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ nop │ │ │ │ ldrh r0, [r2, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #976] @ (2e2890 ) │ │ │ │ + ldr r5, [pc, #656] @ (2e2750 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r6, [pc, #848] @ (2e2814 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #1000] @ (2e28b0 ) │ │ │ │ + ldr r5, [pc, #680] @ (2e2770 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [pc, #84] @ (2e2520 ) │ │ │ │ ldr r3, [pc, #88] @ (2e2524 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 2e24e4 │ │ │ │ @@ -195627,41 +195627,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (2e252c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e24d6 │ │ │ │ ldr r0, [pc, #48] @ (2e2530 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r3, [pc, #44] @ (2e2534 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e24d6 │ │ │ │ ldr r3, [pc, #28] @ (2e252c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e24d6 │ │ │ │ ldr r0, [pc, #28] @ (2e2538 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldrh r0, [r3, #0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #24] @ (2e254c ) │ │ │ │ + ldr r5, [pc, #728] @ (2e280c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #744] @ (2e2824 ) │ │ │ │ + ldr r5, [pc, #424] @ (2e26e4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 2e25d0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -195672,15 +195672,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (2e25dc ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #112] @ (2e25e0 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e25a4 │ │ │ │ ldr.w r1, [r4, #364] @ 0x16c │ │ │ │ @@ -195711,32 +195711,32 @@ │ │ │ │ bpl.n 2e2578 │ │ │ │ ldrd r2, r3, [r0, #364] @ 0x16c │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (2e25ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e2578 │ │ │ │ nop │ │ │ │ - strb r6, [r5, #15] │ │ │ │ + strb r6, [r3, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #688] @ (2e2888 ) │ │ │ │ + ldr r4, [pc, #368] @ (2e2748 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #768] @ (2e28dc ) │ │ │ │ + ldr r4, [pc, #448] @ (2e279c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r6, [r6, #58] @ 0x3a │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #440] @ (2e27a8 ) │ │ │ │ + ldr r5, [pc, #120] @ (2e2668 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2e2694 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -195745,34 +195745,34 @@ │ │ │ │ ldr r1, [pc, #148] @ (2e269c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #132] @ (2e26a0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (2e26a4 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #116] @ (2e26a8 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [pc, #100] @ (2e26ac ) │ │ │ │ ldr r2, [pc, #100] @ (2e26b0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #100] @ (2e26b4 ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -195798,23 +195798,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r7, #12] │ │ │ │ + strb r4, [r5, #15] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r6, [r1, r1] │ │ │ │ + ldrsb r6, [r7, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, pc, #616 @ (adr r4, 2e2908 ) │ │ │ │ + add r5, pc, #296 @ (adr r5, 2e27c8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [pc, #360] @ (2e280c ) │ │ │ │ + ldr r5, [pc, #40] @ (2e26cc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #472] @ (2e2880 ) │ │ │ │ + ldr r5, [pc, #152] @ (2e2740 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r6, r6, #5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r5, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r7, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ @@ -195988,15 +195988,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 728334 │ │ │ │ + bl 7283e4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -196028,31 +196028,31 @@ │ │ │ │ nop │ │ │ │ strh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r6, [r0, #7] │ │ │ │ + strb r6, [r6, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r5, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #680] @ (2e2ba8 ) │ │ │ │ + ldr r3, [pc, #360] @ (2e2a68 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #480] @ (2e2ae8 ) │ │ │ │ + ldr r3, [pc, #160] @ (2e29a8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r1, #2] │ │ │ │ + strb r4, [r7, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [pc, #320] @ (2e2a50 ) │ │ │ │ + ldr r1, [pc, #0] @ (2e2910 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r5, #1] │ │ │ │ + strb r2, [r3, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [pc, #184] @ (2e29d0 ) │ │ │ │ + ldr r0, [pc, #888] @ (2e2c90 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #280] @ 2e2a44 │ │ │ │ sub sp, #28 │ │ │ │ @@ -196072,15 +196072,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #816 @ 0x330 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r4, [r0, #420] @ 0x1a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2e2a2c │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 2e298e │ │ │ │ @@ -196101,19 +196101,19 @@ │ │ │ │ cbz r1, 2e29a6 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e29d4 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cdb1c │ │ │ │ + bl 5cdbcc │ │ │ │ ldr.w r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #420] @ 0x1a4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2e297a │ │ │ │ add.w r2, r5, #420 @ 0x1a4 │ │ │ │ str.w r2, [r5, #424] @ 0x1a8 │ │ │ │ @@ -196122,15 +196122,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2e29b2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 5ce698 │ │ │ │ + bl 5ce748 │ │ │ │ ldr r2, [pc, #108] @ (2e2a58 ) │ │ │ │ ldr r3, [pc, #96] @ (2e2a4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -196160,33 +196160,33 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ blx 260d80 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ - strb r0, [r2, #0] │ │ │ │ + strb r0, [r0, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r6, [r5, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - blxns r7 │ │ │ │ + ldr r0, [pc, #432] @ (2e2c04 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blx r9 │ │ │ │ + ldr r0, [pc, #480] @ (2e2c38 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r0, [r7, #22] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [r5, #112] @ 0x70 │ │ │ │ + ldr r2, [r3, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [pc, #848] @ (2e2db4 ) │ │ │ │ + ldr r1, [pc, #528] @ (2e2c74 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov sl, sp │ │ │ │ + @ instruction: 0x479a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #624] @ (2e2cdc ) │ │ │ │ + ldr r1, [pc, #304] @ (2e2b9c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (2e2b54 ) │ │ │ │ @@ -196209,31 +196209,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e2b2a │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5cdb1c │ │ │ │ + bl 5cdbcc │ │ │ │ ldr r0, [pc, #156] @ (2e2b5c ) │ │ │ │ ldr r2, [pc, #156] @ (2e2b60 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (2e2b64 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5ce698 │ │ │ │ + bl 5ce748 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2e2b3c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2e2ae4 │ │ │ │ @@ -196279,19 +196279,19 @@ │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 2e2af2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ strh r0, [r4, #18] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #104] @ 0x68 │ │ │ │ + ldr r0, [r6, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blx r6 │ │ │ │ + ldr r0, [pc, #384] @ (2e2ce4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0x47ce │ │ │ │ + ldr r0, [pc, #504] @ (2e2d60 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r6, [r3, #14] │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -196341,15 +196341,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (2e2c60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -196359,47 +196359,47 @@ │ │ │ │ ldr r2, [pc, #76] @ (2e2c68 ) │ │ │ │ ldr r1, [pc, #80] @ (2e2c6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #64] @ (2e2c70 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5cf72c │ │ │ │ + bl 5cf7dc │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (2e2c74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 2e2bfc │ │ │ │ ldr r0, [pc, #32] @ (2e2c78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 2e2bfc │ │ │ │ - bx fp │ │ │ │ + ldr r0, [pc, #40] @ (2e2c8c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r5, #80] @ 0x50 │ │ │ │ + ldr r0, [r3, #92] @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov r2, fp │ │ │ │ + bx r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r4, lr │ │ │ │ + bxns r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov ip, sl │ │ │ │ + blxns r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bx r4 │ │ │ │ + @ instruction: 0x47d2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r8, sl │ │ │ │ + blx r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -196417,47 +196417,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 2e2cd2 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2e2cd2 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e2d6e │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 5cdb1c │ │ │ │ + bl 5cdbcc │ │ │ │ ldr r0, [pc, #164] @ (2e2d90 ) │ │ │ │ ldr r2, [pc, #168] @ (2e2d94 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (2e2d98 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5ce698 │ │ │ │ + bl 5ce748 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2e2d5a │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2e2d0e │ │ │ │ @@ -196504,19 +196504,19 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 2e2cdc │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ strh r6, [r0, #2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #68] @ 0x44 │ │ │ │ + ldr r6, [r0, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp lr, r0 │ │ │ │ + mov r6, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp ip, r4 │ │ │ │ + mov r4, sl │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r4, [r6, #30] │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -196527,15 +196527,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e2e4c ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r5, [r0, #420] @ 0x1a4 │ │ │ │ ldr.w r8, [pc, #124] @ 2e2e50 │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 2e2e30 │ │ │ │ ldr r3, [pc, #120] @ (2e2e54 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #380 @ 0x17c │ │ │ │ @@ -196572,27 +196572,27 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1362 @ 0x552 │ │ │ │ blx 260d80 │ │ │ │ - muls r0, r2 │ │ │ │ + add r0, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r0, #56] @ 0x38 │ │ │ │ + ldr r6, [r6, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - muls r0, r4 │ │ │ │ + add r0, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r0, [r2, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, r2] │ │ │ │ + strb r0, [r0, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, fp │ │ │ │ + mov r0, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #164] @ (2e2f18 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -196606,24 +196606,24 @@ │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr.w r6, [r5, #148] @ 0x94 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2e2f00 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ - bl 5cd0e0 │ │ │ │ + bl 5cd190 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e2f00 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e2f0c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ cmp r0, #8 │ │ │ │ bls.n 2e2f0c │ │ │ │ ldr r2, [r6, #12] │ │ │ │ sub.w r9, r0, #8 │ │ │ │ add.w r7, r6, #25 │ │ │ │ b.n 2e2ee4 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ @@ -196664,15 +196664,15 @@ │ │ │ │ bl 2e2c7c │ │ │ │ b.n 2e2ef8 │ │ │ │ nop │ │ │ │ ldrb r4, [r5, #25] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, r7] │ │ │ │ + strb r0, [r5, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -196704,15 +196704,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #520] @ 2e3190 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5cd0e0 │ │ │ │ + bl 5cd190 │ │ │ │ cbz r0, 2e2fea │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e3012 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -196771,28 +196771,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 2e3134 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5cdb1c │ │ │ │ + bl 5cdbcc │ │ │ │ ldr r2, [pc, #376] @ (2e31bc ) │ │ │ │ ldr r1, [pc, #380] @ (2e31c0 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5ce698 │ │ │ │ + bl 5ce748 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2e3120 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2e3062 │ │ │ │ @@ -196818,27 +196818,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e3154 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5cdb1c │ │ │ │ + bl 5cdbcc │ │ │ │ ldr r1, [pc, #268] @ (2e31c4 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5ce698 │ │ │ │ + bl 5ce748 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2e3146 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 2e30d6 │ │ │ │ @@ -196859,15 +196859,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 2e2fa8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -196920,35 +196920,35 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r3, #22] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r4] │ │ │ │ + strh r4, [r1, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r1, #28] │ │ │ │ + ldr r4, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r1, #28] │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmn r0, r7 │ │ │ │ + bics r0, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r6, [r6, #19] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - tst r4, r6 │ │ │ │ + cmn r4, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - negs r2, r2 │ │ │ │ + orrs r2, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - rors r0, r4 │ │ │ │ + cmp r0, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r0, #124] @ 0x7c │ │ │ │ + ldr r6, [r6, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r7, #140 @ 0x8c │ │ │ │ + ands r4, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - tst r4, r5 │ │ │ │ + cmn r4, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -196973,15 +196973,15 @@ │ │ │ │ cbz r1, 2e3214 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2e325c │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 2e3264 │ │ │ │ ldr r3, [pc, #248] @ (2e3320 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -197048,72 +197048,72 @@ │ │ │ │ b.n 2e3234 │ │ │ │ ldr r1, [pc, #116] @ (2e3338 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2e3272 │ │ │ │ ldr r0, [pc, #112] @ (2e333c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 2e322e │ │ │ │ bl 41a568 │ │ │ │ b.n 2e32bc │ │ │ │ ldr r1, [pc, #100] @ (2e3340 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (2e3344 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e322e │ │ │ │ ldr r3, [pc, #88] @ (2e3348 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e327c │ │ │ │ ldr r3, [pc, #36] @ (2e3320 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e327c │ │ │ │ ldr r0, [pc, #72] @ (2e334c ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2e327c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r5, #11] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r2, [r5, #11] │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r5, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r6, #92 @ 0x5c │ │ │ │ + subs r7, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #880] @ (2e36a8 ) │ │ │ │ + str r4, [r1, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r5, #240 @ 0xf0 │ │ │ │ + subs r6, #160 @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sbcs r4, r1 │ │ │ │ + tst r4, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r4, #100] @ 0x64 │ │ │ │ + str r4, [r2, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r6 │ │ │ │ + sbcs r6, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2 │ │ │ │ + rors r6, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (2e3500 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -197132,20 +197132,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 5cd0e0 │ │ │ │ + bl 5cd190 │ │ │ │ cbnz r0, 2e33d0 │ │ │ │ ldr r2, [pc, #368] @ (2e3518 ) │ │ │ │ ldr r3, [pc, #356] @ (2e350c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -197174,29 +197174,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d0b88 │ │ │ │ + bl 5d0c38 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e34b2 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2e3416 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2e34c2 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2e33e2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2e33e2 │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -197218,15 +197218,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 260d68 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -197241,15 +197241,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 2e2370 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d0b88 │ │ │ │ + bl 5d0c38 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e340a │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2e33a4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -197267,45 +197267,45 @@ │ │ │ │ ldr r3, [pc, #84] @ (2e352c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e33dc │ │ │ │ ldr r0, [pc, #72] @ (2e3530 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e33dc │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r4, [r3, #92] @ 0x5c │ │ │ │ + str r4, [r1, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r0, [r6, #5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r5, #140 @ 0x8c │ │ │ │ + subs r6, #60 @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #162 @ 0xa2 │ │ │ │ + subs r6, #82 @ 0x52 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r4, [r3, #5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r4, [r7, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #128] @ (2e35a8 ) │ │ │ │ + ldr r6, [pc, #832] @ (2e3868 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #336] @ (2e367c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #138 @ 0x8a │ │ │ │ + ands r2, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1784] @ 2e3c40 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -197376,15 +197376,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2e3632 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 2e37f8 │ │ │ │ ldr.w r3, [pc, #1616] @ 2e3c68 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 2e3882 │ │ │ │ @@ -197428,28 +197428,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 2e3878 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 5cdb1c │ │ │ │ + bl 5cdbcc │ │ │ │ mov r1, fp │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 5ce698 │ │ │ │ + bl 5ce748 │ │ │ │ b.n 2e3622 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -197531,15 +197531,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 2e3908 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 2e392e │ │ │ │ ldr.w r3, [pc, #1216] @ 2e3c68 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 2e39ce │ │ │ │ @@ -197587,15 +197587,15 @@ │ │ │ │ bpl.w 2e3648 │ │ │ │ mov r0, r1 │ │ │ │ bl 2e22b0 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1100] @ 2e3c7c │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 2e3650 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 2e38ae │ │ │ │ ldr.w r3, [pc, #1052] @ 2e3c68 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -197609,27 +197609,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2e38a4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e38a4 │ │ │ │ ldr.w r0, [pc, #1044] @ 2e3c84 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e38a4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 2e3696 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1024] @ 2e3c88 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e3622 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2e38ae │ │ │ │ ldr r3, [pc, #972] @ (2e3c68 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -197637,41 +197637,41 @@ │ │ │ │ bmi.n 2e3982 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 2e3676 │ │ │ │ ldr r0, [pc, #988] @ (2e3c8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 2e37b4 │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2e3970 │ │ │ │ ldr r3, [pc, #920] @ (2e3c68 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2e37b4 │ │ │ │ ldr r1, [pc, #948] @ (2e3c90 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #948] @ (2e3c94 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e37b4 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 2e3768 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2e3762 │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -197693,41 +197693,41 @@ │ │ │ │ bl 2e2b6c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 2e3676 │ │ │ │ ldr r7, [pc, #848] @ (2e3c98 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r3, [pc, #844] @ (2e3c9c ) │ │ │ │ ldr r2, [pc, #844] @ (2e3ca0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #844] @ (2e3ca4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5cf72c │ │ │ │ + bl 5cf7dc │ │ │ │ b.n 2e37b4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2e36dc │ │ │ │ ldr r0, [pc, #816] @ (2e3ca8 ) │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e3858 │ │ │ │ ldr r0, [pc, #808] @ (2e3cac ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e38a4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e3a30 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e3a2a │ │ │ │ @@ -197756,45 +197756,45 @@ │ │ │ │ ldr r1, [pc, #744] @ (2e3cb8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #744] @ (2e3cbc ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e37b4 │ │ │ │ ldr r3, [pc, #728] @ (2e3cc0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e3936 │ │ │ │ ldr r3, [pc, #632] @ (2e3c68 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2e3936 │ │ │ │ ldr r0, [pc, #712] @ (2e3cc4 ) │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2e3936 │ │ │ │ ldr r3, [pc, #704] @ (2e3cc8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e36e4 │ │ │ │ ldr r3, [pc, #596] @ (2e3c68 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e36e4 │ │ │ │ ldr r0, [pc, #684] @ (2e3ccc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2e36e4 │ │ │ │ ldr r7, [pc, #676] @ (2e3cd0 ) │ │ │ │ add r7, pc │ │ │ │ b.n 2e399e │ │ │ │ ldr r3, [pc, #672] @ (2e3cd4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -197805,15 +197805,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2e3992 │ │ │ │ ldr r0, [pc, #656] @ (2e3cd8 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e3992 │ │ │ │ ldr r2, [pc, #648] @ (2e3cdc ) │ │ │ │ ldr r3, [pc, #496] @ (2e3c44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -197841,30 +197841,30 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2e3ad0 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2e3ade │ │ │ │ ldr r3, [pc, #436] @ (2e3c68 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2e3bde │ │ │ │ ldr r1, [pc, #544] @ (2e3ce0 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #544] @ (2e3ce4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e3bde │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -197886,15 +197886,15 @@ │ │ │ │ bne.n 2e3bf0 │ │ │ │ adds r4, r3, #4 │ │ │ │ bcs.n 2e3bf0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ cmp r0, r4 │ │ │ │ bcc.n 2e3bf0 │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 260f38 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -197947,153 +197947,153 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ b.n 2e3676 │ │ │ │ ldr r0, [pc, #280] @ (2e3cec ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 26109c │ │ │ │ b.n 2e3676 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ (2e3cf0 ) │ │ │ │ mov.w r2, r8, lsl #5 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 2e3bde │ │ │ │ ldr r3, [pc, #228] @ (2e3cf4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e3b48 │ │ │ │ ldr r3, [pc, #80] @ (2e3c68 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e3b48 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e3b48 │ │ │ │ ldr r0, [pc, #204] @ (2e3cf8 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 2e3be0 │ │ │ │ strb r6, [r2, #30] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #30] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 15, cr15, [r1, #1020]! @ 0x3fc │ │ │ │ - ldr r4, [pc, #960] @ (2e4018 ) │ │ │ │ + ldr r5, [pc, #640] @ (2e3ed8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r1, #68] @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, #228 @ 0xe4 │ │ │ │ + subs r5, #148 @ 0x94 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r5, #114 @ 0x72 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r1, #56] @ 0x38 │ │ │ │ + str r0, [r7, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #432] @ (2e3e24 ) │ │ │ │ + ldr r4, [pc, #112] @ (2e3ce4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ strb r2, [r1, #20] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r3, [pc, #432] @ (2e3e2c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #112 @ 0x70 │ │ │ │ + subs r5, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #168 @ 0xa8 │ │ │ │ + subs r7, #88 @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r3, #76 @ 0x4c │ │ │ │ + subs r3, #252 @ 0xfc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, #164 @ 0xa4 │ │ │ │ + subs r7, #84 @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r4, #4] │ │ │ │ + str r4, [r2, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, #242 @ 0xf2 │ │ │ │ + subs r3, #162 @ 0xa2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r5, #78 @ 0x4e │ │ │ │ + subs r5, #254 @ 0xfe │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r6, [r5, r7] │ │ │ │ + str r6, [r3, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r1, #34 @ 0x22 │ │ │ │ + subs r1, #210 @ 0xd2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r1, #62 @ 0x3e │ │ │ │ + subs r1, #238 @ 0xee │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + subs r6, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r3, #88 @ 0x58 │ │ │ │ + subs r4, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bl 3b1cb2 │ │ │ │ - ldr r0, [pc, #848] @ (2e4008 ) │ │ │ │ + ldr r1, [pc, #528] @ (2e3ec8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r6, [r5, r5] │ │ │ │ + str r6, [r3, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r1, #252 @ 0xfc │ │ │ │ + subs r2, #172 @ 0xac │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r4, #168 @ 0xa8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #40 @ 0x28 │ │ │ │ + subs r4, #216 @ 0xd8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bl 531cd2 │ │ │ │ subs r0, r1, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #104 @ 0x68 │ │ │ │ + subs r5, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strb r0, [r2, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r2, [r0, r2] │ │ │ │ + ldrsh r2, [r6, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r1, #16 │ │ │ │ + subs r1, #192 @ 0xc0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, #120 @ 0x78 │ │ │ │ + subs r3, #40 @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r1, #56 @ 0x38 │ │ │ │ + subs r1, #232 @ 0xe8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r1, #116 @ 0x74 │ │ │ │ + subs r2, #36 @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #40 @ 0x28 │ │ │ │ + subs r0, #216 @ 0xd8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ (2e3e98 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -198102,25 +198102,25 @@ │ │ │ │ ldr r1, [pc, #392] @ (2e3ea0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #376] @ (2e3ea4 ) │ │ │ │ mov.w r3, #1320 @ 0x528 │ │ │ │ ldr r1, [pc, #376] @ (2e3ea8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r9, [pc, #360] @ 2e3eac │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ bl 44d6dc │ │ │ │ ldr r3, [pc, #348] @ (2e3eb0 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -198173,15 +198173,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 2e2370 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cbz r7, 2e3e4a │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 2e3e5c │ │ │ │ mov r0, r8 │ │ │ │ - bl 728370 │ │ │ │ + bl 728420 │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ ldr.w r3, [r6, #352] @ 0x160 │ │ │ │ ldr.w r2, [r6, #368] @ 0x170 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -198192,27 +198192,27 @@ │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 26109c │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ blx 26109c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #352] @ 0x160 │ │ │ │ add.w r0, r6, #380 @ 0x17c │ │ │ │ - bl 728370 │ │ │ │ + bl 728420 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ - bl 5ce5e8 │ │ │ │ + bl 5ce698 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ - bl 5ce5e8 │ │ │ │ + bl 5ce698 │ │ │ │ ldr.w r0, [r6, #336] @ 0x150 │ │ │ │ - bl 5ce5e8 │ │ │ │ + bl 5ce698 │ │ │ │ ldr.w r0, [r6, #340] @ 0x154 │ │ │ │ - bl 5ce5e8 │ │ │ │ + bl 5ce698 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5cee6c │ │ │ │ + b.w 5cef1c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r0, [r3, #356] @ 0x164 │ │ │ │ bl 418c9c │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 2e3ddc │ │ │ │ @@ -198233,41 +198233,41 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e3d60 │ │ │ │ ldr r0, [pc, #60] @ (2e3ecc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e3d60 │ │ │ │ - ldrb r6, [r5, r0] │ │ │ │ + ldrb r6, [r3, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #96 @ 0x60 │ │ │ │ + adds r6, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r5, #126 @ 0x7e │ │ │ │ + adds r6, #46 @ 0x2e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #218 @ 0xda │ │ │ │ + adds r4, #138 @ 0x8a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #236 @ 0xec │ │ │ │ + adds r4, #156 @ 0x9c │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [r2, #120] @ 0x78 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ mrc 15, 7, APSR_nzcv, cr5, cr15, {7} │ │ │ │ stcl 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ - add sl, lr │ │ │ │ + cmp sl, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #256] @ (2e3fc8 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #236 @ 0xec │ │ │ │ + subs r1, #156 @ 0x9c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -198295,25 +198295,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1030 @ 0x406 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #652] @ (2e41bc ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #652] @ (2e41c0 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #624] @ (2e41c4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -198354,51 +198354,51 @@ │ │ │ │ ldr.w r0, [r4, #368] @ 0x170 │ │ │ │ blx 260f38 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ceec4 │ │ │ │ + bl 5cef74 │ │ │ │ ldr.w r3, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #492] @ (2e41cc ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #348] @ 0x15c │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 5ce570 │ │ │ │ + bl 5ce620 │ │ │ │ ldr r2, [pc, #456] @ (2e41d0 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ce570 │ │ │ │ + bl 5ce620 │ │ │ │ ldr r2, [pc, #444] @ (2e41d4 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #332] @ 0x14c │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ce570 │ │ │ │ + bl 5ce620 │ │ │ │ ldr r2, [pc, #432] @ (2e41d8 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #336] @ 0x150 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ce570 │ │ │ │ + bl 5ce620 │ │ │ │ str.w r0, [r4, #340] @ 0x154 │ │ │ │ add.w r0, r4, #380 @ 0x17c │ │ │ │ movs r5, #0 │ │ │ │ - bl 728334 │ │ │ │ + bl 7283e4 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ add.w r2, r4, #420 @ 0x1a4 │ │ │ │ str.w r5, [r4, #420] @ 0x1a4 │ │ │ │ str.w r2, [r4, #424] @ 0x1a8 │ │ │ │ @@ -198427,33 +198427,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1097 @ 0x449 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r8 │ │ │ │ bl 2e3cfc │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 2e40e6 │ │ │ │ ldr r3, [pc, #292] @ (2e41e8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #292] @ (2e41ec ) │ │ │ │ ldr r1, [pc, #296] @ (2e41f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1052 @ 0x41c │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #268] @ (2e41f4 ) │ │ │ │ ldr r3, [pc, #192] @ (2e41ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -198473,124 +198473,124 @@ │ │ │ │ ldr r1, [pc, #232] @ (2e4200 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1039 @ 0x40f │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2e40de │ │ │ │ ldr r3, [pc, #208] @ (2e4204 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (2e4208 ) │ │ │ │ ldr r1, [pc, #212] @ (2e420c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1045 @ 0x415 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2e40de │ │ │ │ ldr r3, [pc, #188] @ (2e4210 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3f60 │ │ │ │ ldr r3, [pc, #180] @ (2e4214 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e3f60 │ │ │ │ ldr r0, [pc, #168] @ (2e4218 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e3f60 │ │ │ │ ldr r1, [pc, #160] @ (2e421c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #160] @ (2e4220 ) │ │ │ │ ldr r3, [pc, #164] @ (2e4224 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2e4228 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ mov.w r2, #1104 @ 0x450 │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2e40b0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #92] @ 0x5c │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, r1] │ │ │ │ + ldrh r0, [r7, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, #24 │ │ │ │ + adds r2, #200 @ 0xc8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #254 @ 0xfe │ │ │ │ + adds r2, #174 @ 0xae │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #68 @ 0x44 │ │ │ │ + adds r3, #244 @ 0xf4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #98 @ 0x62 │ │ │ │ + adds r4, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2e3c26 │ │ │ │ vmlal.u q8, d15, d3[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2e3a32 │ │ │ │ vsubw.u , , d31 │ │ │ │ vmlal.u q8, d31, d23[0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, r2] │ │ │ │ + ldr r4, [r3, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r7, #142 @ 0x8e │ │ │ │ + subs r0, #62 @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #102 @ 0x66 │ │ │ │ + adds r1, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r7, r1] │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r7, #58 @ 0x3a │ │ │ │ + adds r7, #234 @ 0xea │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #56 @ 0x38 │ │ │ │ + adds r0, #232 @ 0xe8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r4, [r5, r0] │ │ │ │ + ldr r4, [r3, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #174 @ 0xae │ │ │ │ + adds r7, #94 @ 0x5e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #232 @ 0xe8 │ │ │ │ + adds r0, #152 @ 0x98 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r1, r0] │ │ │ │ + ldr r4, [r7, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #170 @ 0xaa │ │ │ │ + adds r7, #90 @ 0x5a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #200 @ 0xc8 │ │ │ │ + adds r0, #120 @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov ip, sl │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #52 @ 0x34 │ │ │ │ + adds r6, #228 @ 0xe4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #124 @ 0x7c │ │ │ │ + adds r0, #44 @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, #226 @ 0xe2 │ │ │ │ + adds r7, #146 @ 0x92 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb r2, [r7, r6] │ │ │ │ + ldr r2, [r5, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r7, #120 @ 0x78 │ │ │ │ + adds r0, #40 @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (2e42f8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -198601,35 +198601,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ mov.w r3, #772 @ 0x304 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (2e4304 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #168] @ (2e4308 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e42d6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd0e0 │ │ │ │ + bl 5cd190 │ │ │ │ cbnz r0, 2e4288 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d0b88 │ │ │ │ + bl 5d0c38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2e42ca │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 260d68 │ │ │ │ mov r3, r0 │ │ │ │ @@ -198639,15 +198639,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #412] @ 0x19c │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #412] @ 0x19c │ │ │ │ - bl 5d0b88 │ │ │ │ + bl 5d0c38 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e429a │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2e3534 │ │ │ │ @@ -198661,31 +198661,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e426a │ │ │ │ ldr r0, [pc, #40] @ (2e4314 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e426a │ │ │ │ - ldrsb r6, [r7, r3] │ │ │ │ + ldrsb r6, [r5, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #186 @ 0xba │ │ │ │ + cmp r7, #106 @ 0x6a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #206 @ 0xce │ │ │ │ + cmp r7, #126 @ 0x7e │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #168 @ 0xa8 │ │ │ │ + adds r6, #88 @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #380] @ (2e44a8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -198704,20 +198704,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5cd0e0 │ │ │ │ + bl 5cd190 │ │ │ │ cbnz r0, 2e4398 │ │ │ │ ldr r2, [pc, #336] @ (2e44c0 ) │ │ │ │ ldr r3, [pc, #324] @ (2e44b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -198746,29 +198746,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d0b88 │ │ │ │ + bl 5d0c38 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e4468 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2e43de │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2e4460 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2e43aa │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2e43aa │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -198789,15 +198789,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ adds r0, #24 │ │ │ │ blx 260d68 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #96] @ 2e44a0 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -198828,44 +198828,44 @@ │ │ │ │ ldr r3, [pc, #76] @ (2e44d4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e43a4 │ │ │ │ ldr r0, [pc, #68] @ (2e44d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e43a4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldrsb r4, [r2, r0] │ │ │ │ + ldrsb r4, [r0, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r5, #196 @ 0xc4 │ │ │ │ + cmp r6, #116 @ 0x74 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #218 @ 0xda │ │ │ │ + cmp r6, #138 @ 0x8a │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r4, [r2, #24] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [r6, #20] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #86 @ 0x56 │ │ │ │ + subs r7, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #70 @ 0x46 │ │ │ │ + adds r4, #246 @ 0xf6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2e4508 ) │ │ │ │ add r0, pc │ │ │ │ @@ -198877,19 +198877,19 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2dbf70 │ │ │ │ nop │ │ │ │ strb r0, [r7, #31] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r4, #220 @ 0xdc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, #58 @ 0x3a │ │ │ │ + adds r4, #234 @ 0xea │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mvns r4, r4 │ │ │ │ + add ip, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ @@ -198898,58 +198898,58 @@ │ │ │ │ ldr r2, [pc, #104] @ (2e4598 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2e459c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #92] @ (2e45a0 ) │ │ │ │ ldr r1, [pc, #96] @ (2e45a4 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #24 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (2e45a8 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5deb8c │ │ │ │ + b.w 5dec3c │ │ │ │ nop │ │ │ │ - ldrsb r0, [r5, r0] │ │ │ │ + ldrsb r0, [r3, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #18 │ │ │ │ + adds r4, #194 @ 0xc2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r7, #20 │ │ │ │ + adds r7, #196 @ 0xc4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, #42] @ 0x2a │ │ │ │ + strh r6, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r6, #12] │ │ │ │ + strh r2, [r4, #18] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2e4644 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -198958,41 +198958,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (2e464c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #116] @ (2e4650 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (2e4654 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #100] @ (2e4658 ) │ │ │ │ ldr r1, [pc, #104] @ (2e465c ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #88] @ (2e4660 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [pc, #80] @ (2e4664 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2e4668 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -199004,30 +199004,30 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r0, [r3, r6] │ │ │ │ + ldrsb r0, [r1, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #146 @ 0x92 │ │ │ │ + adds r7, #66 @ 0x42 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, #38] @ 0x26 │ │ │ │ + strh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r3, #130 @ 0x82 │ │ │ │ + adds r4, #50 @ 0x32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #160 @ 0xa0 │ │ │ │ + adds r4, #80 @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r1, #14 │ │ │ │ + asrs r6, r7, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r1, r3, r4, r5, r7} │ │ │ │ + push {r1, r3, r5, r6, lr} │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xeada006e │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + adds r3, #210 @ 0xd2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -199036,31 +199036,31 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #48] @ (2e46b8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #36] @ (2e46bc ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ add r3, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5cee74 │ │ │ │ - strb r6, [r2, r3] │ │ │ │ + b.w 5cef24 │ │ │ │ + strb r6, [r0, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, #192 @ 0xc0 │ │ │ │ + adds r3, #112 @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #150 @ 0x96 │ │ │ │ + adds r3, #70 @ 0x46 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r2, #132 @ 0x84 │ │ │ │ + cmp r3, #52 @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e46c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -199100,15 +199100,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 696998 │ │ │ │ + bl 696a48 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 2e4882 │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 2e483c │ │ │ │ @@ -199118,15 +199118,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 2e48b2 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 631288 │ │ │ │ + bl 631338 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 2e46f8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -199156,69 +199156,69 @@ │ │ │ │ beq.n 2e46f8 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 693f6c │ │ │ │ + bl 69401c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e47fa │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 2e4790 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 696b0c │ │ │ │ + bl 696bbc │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2e4790 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 5df660 │ │ │ │ + bl 5df710 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 631064 │ │ │ │ + bl 631114 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ ldr r3, [pc, #184] @ (2e48d4 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2e48d8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (2e48dc ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ b.n 2e46fe │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 5df660 │ │ │ │ + bl 5df710 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 631064 │ │ │ │ + bl 631114 │ │ │ │ ldr r3, [pc, #132] @ (2e48e0 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (2e48e4 ) │ │ │ │ ldr r3, [pc, #128] @ (2e48e8 ) │ │ │ │ @@ -199228,34 +199228,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2e46fe │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 631064 │ │ │ │ + bl 631114 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (2e48ec ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (2e48f0 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (2e48f4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ b.n 2e46fe │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (2e48f8 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (2e48fc ) │ │ │ │ ldr r0, [pc, #68] @ (2e4900 ) │ │ │ │ add r3, pc │ │ │ │ @@ -199266,37 +199266,37 @@ │ │ │ │ nop │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #96] @ 0x60 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r4, [r3, #92] @ 0x5c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r2, #40 @ 0x28 │ │ │ │ + adds r2, #216 @ 0xd8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #122 @ 0x7a │ │ │ │ + adds r2, #42 @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r0, r6] │ │ │ │ + strb r2, [r6, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #124 @ 0x7c │ │ │ │ + adds r2, #44 @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #56 @ 0x38 │ │ │ │ + adds r1, #232 @ 0xe8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r0, r5] │ │ │ │ + strh r4, [r6, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #32 │ │ │ │ + adds r1, #208 @ 0xd0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #0 │ │ │ │ + adds r1, #176 @ 0xb0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r1, r4] │ │ │ │ + strh r2, [r7, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r6, r3] │ │ │ │ + strh r6, [r4, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #228 @ 0xe4 │ │ │ │ + adds r1, #148 @ 0x94 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #100 @ 0x64 │ │ │ │ + adds r2, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e4904 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -199326,29 +199326,29 @@ │ │ │ │ cbnz r5, 2e494c │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 2e49d4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2e4a0c │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 2e4a90 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e4ab0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2e4984 │ │ │ │ mov r1, r5 │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e4aca │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (2e4b08 ) │ │ │ │ ldr r3, [pc, #376] @ (2e4b04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -199364,15 +199364,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2e4afa │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 633ffc │ │ │ │ + bl 6340ac │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4a80 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e494c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e4946 │ │ │ │ @@ -199386,46 +199386,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (2e4b14 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ b.n 2e4986 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e494c │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2e495c │ │ │ │ ldr r3, [pc, #264] @ (2e4b18 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (2e4b1c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (2e4b20 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2e49ec │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 633ffc │ │ │ │ + bl 6340ac │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 631288 │ │ │ │ + bl 631338 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 2e4a72 │ │ │ │ cbnz r5, 2e4a46 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2e4aee │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -199468,39 +199468,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e4b2c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2e49ec │ │ │ │ ldr r3, [pc, #124] @ (2e4b30 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (2e4b34 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (2e4b38 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2e49ec │ │ │ │ ldr r3, [pc, #112] @ (2e4b3c ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (2e4b40 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (2e4b44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2e49ec │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e4a46 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -199510,43 +199510,43 @@ │ │ │ │ nop │ │ │ │ str r2, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [r2, r7] │ │ │ │ + strh r2, [r0, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #148 @ 0x94 │ │ │ │ + adds r1, #68 @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #188 @ 0xbc │ │ │ │ + adds r0, #108 @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r3, r6] │ │ │ │ + strh r2, [r1, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #148 @ 0x94 │ │ │ │ + adds r1, #68 @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #132 @ 0x84 │ │ │ │ + adds r0, #52 @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r2, r4] │ │ │ │ + str r4, [r0, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #70 @ 0x46 │ │ │ │ + adds r0, #246 @ 0xf6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #254 @ 0xfe │ │ │ │ + cmp r7, #174 @ 0xae │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r6, r3] │ │ │ │ + str r6, [r4, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #88 @ 0x58 │ │ │ │ + adds r1, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #224 @ 0xe0 │ │ │ │ + cmp r7, #144 @ 0x90 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r3, r3] │ │ │ │ + str r4, [r1, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #118 @ 0x76 │ │ │ │ + adds r1, #38 @ 0x26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #198 @ 0xc6 │ │ │ │ + cmp r7, #118 @ 0x76 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e4b48 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -199569,49 +199569,49 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 631648 │ │ │ │ + bl 6316f8 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 2e4bf4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2e4bac │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 2e4bac │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e4c28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 632b64 │ │ │ │ + bl 632c14 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 2e4c18 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2e4c08 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 632b6c │ │ │ │ + bl 632c1c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 632924 │ │ │ │ + bl 6329d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldrd r2, r3, [r5, #80] @ 0x50 │ │ │ │ strd r2, r7, [sp] │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 62bdb8 │ │ │ │ + bl 62be68 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -199622,22 +199622,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 632980 │ │ │ │ + bl 632a30 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2e4bb8 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 632980 │ │ │ │ + bl 632a30 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 2e4bb2 │ │ │ │ blx 262fb8 │ │ │ │ │ │ │ │ 002e4c2c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -199690,27 +199690,27 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2e4cc6 │ │ │ │ ldr r3, [pc, #148] @ (2e4d40 ) │ │ │ │ ldr r2, [pc, #148] @ (2e4d44 ) │ │ │ │ ldr r1, [pc, #152] @ (2e4d48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #273 @ 0x111 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -199745,34 +199745,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2e4cc6 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #128] @ (2e4db8 ) │ │ │ │ + ldr r7, [pc, #832] @ (2e5078 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r7, #56 @ 0x38 │ │ │ │ + cmp r7, #232 @ 0xe8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #8 │ │ │ │ + cmp r5, #184 @ 0xb8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #0] @ (2e4d44 ) │ │ │ │ + ldr r7, [pc, #704] @ (2e5004 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #218 @ 0xda │ │ │ │ + cmp r7, #138 @ 0x8a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, #230 @ 0xe6 │ │ │ │ + cmp r5, #150 @ 0x96 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [pc, #600] @ (2e4fa8 ) │ │ │ │ + ldr r7, [pc, #280] @ (2e4e68 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #144 @ 0x90 │ │ │ │ + cmp r7, #64 @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, #124 @ 0x7c │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e4d58 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 2e4e3a │ │ │ │ @@ -199949,25 +199949,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 262b9c │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 632060 │ │ │ │ + bl 632110 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 696b0c │ │ │ │ + bl 696bbc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e4fe8 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 2e4fe8 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -199982,15 +199982,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 2e4fe2 │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2e5016 │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2e4fb8 │ │ │ │ @@ -200033,15 +200033,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e5032 │ │ │ │ ldr r0, [pc, #44] @ (2e507c ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e5032 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r3, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, r6] │ │ │ │ @@ -200050,15 +200050,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #152 @ 0x98 │ │ │ │ + cmp r4, #72 @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e5080 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -200079,15 +200079,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 634070 │ │ │ │ + bl 634120 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e5148 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -200137,15 +200137,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (2e52dc ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e50e6 │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 2e4f30 │ │ │ │ adds r0, #1 │ │ │ │ @@ -200160,15 +200160,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2e50d6 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 632060 │ │ │ │ + bl 632110 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -200216,15 +200216,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 2e50d8 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 632060 │ │ │ │ + bl 632110 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -200284,15 +200284,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r7, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adds r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #220 @ 0xdc │ │ │ │ + cmp r3, #140 @ 0x8c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e52e0 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -200313,15 +200313,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (2e5320 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27d0 │ │ │ │ + b.w 5e2880 │ │ │ │ nop │ │ │ │ ldr r0, [r7, #28] │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -200341,15 +200341,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 697000 │ │ │ │ + bl 6970b0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e5388 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -200358,17 +200358,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 26141c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2e53a0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72ea8c │ │ │ │ + b.w 72eb3c │ │ │ │ nop │ │ │ │ - cmp r0, #186 @ 0xba │ │ │ │ + cmp r1, #106 @ 0x6a │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (2e5404 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -200396,53 +200396,53 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e53ce │ │ │ │ ldr r0, [pc, #28] @ (2e5414 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e53ce │ │ │ │ nop │ │ │ │ ldr r4, [r4, r4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #110 @ 0x6e │ │ │ │ + cmp r1, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (2e547c ) │ │ │ │ ldr r2, [pc, #84] @ (2e5480 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2e5484 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #72] @ (2e5488 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [pc, #68] @ (2e548c ) │ │ │ │ ldr r1, [pc, #68] @ (2e5490 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [pc, #56] @ (2e5494 ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -200450,19 +200450,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - blx ip │ │ │ │ + ldr r0, [pc, #576] @ (2e56c0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #42 @ 0x2a │ │ │ │ + cmp r0, #218 @ 0xda │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r6, #25] │ │ │ │ + strb r6, [r4, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2e5478 │ │ │ │ lsls r6, r5, #1 │ │ │ │ @@ -200632,15 +200632,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (2e5698 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e5596 │ │ │ │ ldr r0, [pc, #92] @ (2e569c ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e5554 │ │ │ │ ldr r0, [pc, #72] @ (2e5694 ) │ │ │ │ @@ -200653,38 +200653,38 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2e56a0 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e5554 │ │ │ │ ldrsb r6, [r4, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r4 │ │ │ │ + mov ip, sl │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #140 @ 0x8c │ │ │ │ + cmp r0, #60 @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mov r6, r1 │ │ │ │ + mov lr, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #118 @ 0x76 │ │ │ │ + cmp r0, #38 @ 0x26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #112] @ (2e5704 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #4 │ │ │ │ + movs r7, #180 @ 0xb4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ blxns lr │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #116 @ 0x74 │ │ │ │ + movs r7, #36 @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ @@ -200713,15 +200713,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 2e577e │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e595e │ │ │ │ @@ -200741,15 +200741,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (2e5a04 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ bl 43ce74 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 2e5798 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #692] @ (2e5a08 ) │ │ │ │ ldr r3, [pc, #668] @ (2e59f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -200767,46 +200767,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (2e5a10 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2e574a │ │ │ │ mov r0, r9 │ │ │ │ bl 43b5c4 │ │ │ │ ldr r2, [pc, #628] @ (2e5a14 ) │ │ │ │ ldr r1, [pc, #628] @ (2e5a18 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r9 │ │ │ │ bl 2ff744 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e5992 │ │ │ │ - bl 632a64 │ │ │ │ + bl 632b14 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e59b2 │ │ │ │ vldr d7, [pc, #508] @ 2e59e0 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 631648 │ │ │ │ + bl 6316f8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e574a │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 2e5812 │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -200822,29 +200822,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2e59ac │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2e5998 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -200904,43 +200904,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 263554 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 2e5752 │ │ │ │ ldr r2, [pc, #188] @ (2e5a1c ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (2e5a20 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2e574a │ │ │ │ ldr r2, [pc, #168] @ (2e5a24 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (2e5a28 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2e574a │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 2e5812 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 2e586c │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2e584c │ │ │ │ @@ -200953,15 +200953,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2e5a34 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 47e628 │ │ │ │ b.n 2e574a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -200972,45 +200972,45 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r3, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r8 │ │ │ │ + cmp r8, lr │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #206 @ 0xce │ │ │ │ + movs r7, #126 @ 0x7e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r6, #160 @ 0xa0 │ │ │ │ + movs r7, #80 @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r2, [r2, #92] @ 0x5c │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r6, [r1, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r6, #80 @ 0x50 │ │ │ │ + movs r7, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r6, #52 @ 0x34 │ │ │ │ + movs r6, #228 @ 0xe4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r6, #178 @ 0xb2 │ │ │ │ + movs r7, #98 @ 0x62 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r6, #200 @ 0xc8 │ │ │ │ + movs r7, #120 @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, #164 @ 0xa4 │ │ │ │ + movs r5, #84 @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, #84 @ 0x54 │ │ │ │ + movs r5, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, #186 @ 0xba │ │ │ │ + movs r5, #106 @ 0x6a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, #58 @ 0x3a │ │ │ │ + movs r4, #234 @ 0xea │ │ │ │ lsls r0, r1, #1 │ │ │ │ - negs r6, r1 │ │ │ │ + cmn r6, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #152 @ 0x98 │ │ │ │ + movs r3, #72 @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r4, #3] │ │ │ │ + strb r4, [r2, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 2e5b28 │ │ │ │ @@ -201068,15 +201068,15 @@ │ │ │ │ bpl.n 2e5a94 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2e5b38 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e5a94 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 2e5a88 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -201110,23 +201110,23 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #172 @ 0xac │ │ │ │ + movs r4, #92 @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r1 │ │ │ │ + sbcs r4, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #116 @ 0x74 │ │ │ │ + movs r3, #36 @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r6 │ │ │ │ + sbcs r6, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #94 @ 0x5e │ │ │ │ + movs r3, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (2e5bd8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -201136,15 +201136,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (2e5be4 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #112] @ (2e5be8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e5bb6 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -201173,31 +201173,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e5b80 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (2e5bf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e5b80 │ │ │ │ - lsls r4, r5 │ │ │ │ + adcs r4, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #40 @ 0x28 │ │ │ │ + movs r2, #216 @ 0xd8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r2, #66 @ 0x42 │ │ │ │ + movs r2, #242 @ 0xf2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r4, [r6, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #244 @ 0xf4 │ │ │ │ + movs r3, #164 @ 0xa4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -201256,15 +201256,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2e5e10 │ │ │ │ ldr.w r0, [pc, #1656] @ 2e6334 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e5e04 │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 2e5dc2 │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e6110 │ │ │ │ @@ -201380,15 +201380,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1284] @ 2e633c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e5dac │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 2e61ac │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -201553,15 +201553,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e5fe2 │ │ │ │ ldr r0, [pc, #764] @ (2e6344 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2e5fe2 │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 2e5e52 │ │ │ │ mov ip, r2 │ │ │ │ ble.w 2e5e52 │ │ │ │ @@ -201620,15 +201620,15 @@ │ │ │ │ moveq r6, r5 │ │ │ │ beq.w 2e5e10 │ │ │ │ ldr r0, [pc, #592] @ (2e634c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e5e04 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrb.w r0, [r4, #768] @ 0x300 │ │ │ │ and.w r1, r1, #255 @ 0xff │ │ │ │ cmp r0, #2 │ │ │ │ @@ -201706,15 +201706,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2e5e10 │ │ │ │ ldr r0, [pc, #356] @ (2e6350 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e5e04 │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #300] @ (2e6328 ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -201729,15 +201729,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2e5edc │ │ │ │ ldr r0, [pc, #308] @ (2e6358 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e5edc │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2e5d94 │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 2e5e52 │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -201756,15 +201756,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e5e10 │ │ │ │ ldr r0, [pc, #236] @ (2e6360 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e5e04 │ │ │ │ ldr r3, [pc, #216] @ (2e635c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -201773,15 +201773,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e5fe2 │ │ │ │ ldr r0, [pc, #200] @ (2e6364 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2e5fe2 │ │ │ │ ldr r0, [pc, #152] @ (2e6348 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -201791,15 +201791,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e5f2a │ │ │ │ ldr r0, [pc, #156] @ (2e6368 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e5f2a │ │ │ │ ldr r2, [pc, #80] @ (2e6328 ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 2e5e04 │ │ │ │ @@ -201813,15 +201813,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2e5dde │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ (2e6370 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 2e5dde │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 2e5e4c │ │ │ │ mov r6, r7 │ │ │ │ @@ -201831,45 +201831,45 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #640] @ (2e65b0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #88 @ 0x58 │ │ │ │ + movs r3, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r7, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #32 │ │ │ │ + movs r2, #208 @ 0xd0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r5, #4 │ │ │ │ + subs r6, r3, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ orrs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, #2 │ │ │ │ + subs r0, r3, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r1, #6 │ │ │ │ + subs r4, r7, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r5, #30 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, #7 │ │ │ │ + subs r0, r6, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r1, #3 │ │ │ │ + adds r0, r7, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r3, #2 │ │ │ │ + adds r6, r1, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r3, #3 │ │ │ │ + adds r4, r1, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r2, r7 │ │ │ │ + adds r6, r0, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ @@ -202010,15 +202010,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 2e6c68 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e63d2 │ │ │ │ b.n 2e63e0 │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 2e66c0 │ │ │ │ @@ -202095,15 +202095,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e6572 │ │ │ │ ldr.w r2, [pc, #1592] @ 2e6c70 │ │ │ │ ldr.w r0, [pc, #1592] @ 2e6c74 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e6572 │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 2e682c │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -202131,15 +202131,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e6450 │ │ │ │ ldr.w r2, [pc, #1480] @ 2e6c78 │ │ │ │ ldr.w r0, [pc, #1480] @ 2e6c7c │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e6450 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e6a9e │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -202164,15 +202164,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 2e6c60 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e643c │ │ │ │ ldr.w r0, [pc, #1388] @ 2e6c88 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e643c │ │ │ │ ldr.w r2, [pc, #1336] @ 2e6c60 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -202198,15 +202198,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e66fc │ │ │ │ ldr.w r2, [pc, #1296] @ 2e6c8c │ │ │ │ ldr.w r0, [pc, #1296] @ 2e6c90 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e6436 │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 2e6818 │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 2e6818 │ │ │ │ @@ -202226,15 +202226,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2e66fc │ │ │ │ ldr.w r2, [pc, #1220] @ 2e6c94 │ │ │ │ ldr.w r0, [pc, #1220] @ 2e6c98 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e6436 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 2e6420 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -202291,15 +202291,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 2e6ca0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e642e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6572 │ │ │ │ ldr r3, [pc, #948] @ (2e6c6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -202311,15 +202311,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2e6572 │ │ │ │ ldr r2, [pc, #980] @ (2e6ca4 ) │ │ │ │ ldr r0, [pc, #984] @ (2e6ca8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e6572 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e6acc │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -202362,15 +202362,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2e66fc │ │ │ │ ldr r2, [pc, #832] @ (2e6cac ) │ │ │ │ ldr r0, [pc, #836] @ (2e6cb0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e6436 │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -202410,15 +202410,15 @@ │ │ │ │ beq.w 2e6738 │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2e6738 │ │ │ │ ldr r0, [pc, #712] @ (2e6cb4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e6738 │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 262b9c │ │ │ │ @@ -202437,15 +202437,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2e65ca │ │ │ │ ldr r0, [pc, #644] @ (2e6cbc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e65ca │ │ │ │ ldr r2, [pc, #548] @ (2e6c6c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e67f6 │ │ │ │ @@ -202456,15 +202456,15 @@ │ │ │ │ bpl.w 2e67f6 │ │ │ │ ldr r2, [pc, #608] @ (2e6cc0 ) │ │ │ │ ldr r0, [pc, #608] @ (2e6cc4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e67f6 │ │ │ │ ldr r3, [pc, #500] @ (2e6c6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6670 │ │ │ │ @@ -202474,15 +202474,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e6670 │ │ │ │ ldr r2, [pc, #568] @ (2e6cc8 ) │ │ │ │ ldr r0, [pc, #572] @ (2e6ccc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e6670 │ │ │ │ ldr r3, [pc, #460] @ (2e6c6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e66ca │ │ │ │ ldr r3, [pc, #436] @ (2e6c60 ) │ │ │ │ @@ -202491,15 +202491,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e66ca │ │ │ │ ldr r2, [pc, #536] @ (2e6cd0 ) │ │ │ │ ldr r0, [pc, #536] @ (2e6cd4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e66ca │ │ │ │ ldr r3, [pc, #412] @ (2e6c6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e68ec │ │ │ │ @@ -202509,15 +202509,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e68ec │ │ │ │ ldr r2, [pc, #496] @ (2e6cd8 ) │ │ │ │ ldr r0, [pc, #500] @ (2e6cdc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e68ec │ │ │ │ ldr r3, [pc, #372] @ (2e6c6c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e6b0e │ │ │ │ ldr r3, [pc, #348] @ (2e6c60 ) │ │ │ │ @@ -202538,15 +202538,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e69ae │ │ │ │ ldr r2, [pc, #432] @ (2e6ce0 ) │ │ │ │ ldr r0, [pc, #436] @ (2e6ce4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e69ae │ │ │ │ ldr r2, [pc, #424] @ (2e6ce8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e6914 │ │ │ │ ldr r2, [pc, #276] @ (2e6c60 ) │ │ │ │ @@ -202555,15 +202555,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2e6914 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (2e6cec ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e6914 │ │ │ │ ldr r3, [pc, #256] @ (2e6c6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6572 │ │ │ │ ldr r3, [pc, #232] @ (2e6c60 ) │ │ │ │ @@ -202572,20 +202572,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e6572 │ │ │ │ ldr r2, [pc, #364] @ (2e6cf0 ) │ │ │ │ ldr r0, [pc, #364] @ (2e6cf4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e6572 │ │ │ │ ldr r0, [pc, #348] @ (2e6cf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e6436 │ │ │ │ ldr r1, [pc, #328] @ (2e6cfc ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -202598,23 +202598,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2e683c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (2e6d00 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e683c │ │ │ │ ldr r2, [pc, #288] @ (2e6d04 ) │ │ │ │ ldr r0, [pc, #288] @ (2e6d08 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 2e6436 │ │ │ │ ldr r3, [pc, #268] @ (2e6d0c ) │ │ │ │ ldr r2, [pc, #268] @ (2e6d10 ) │ │ │ │ @@ -202641,117 +202641,117 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e66fc │ │ │ │ ldr r2, [pc, #212] @ (2e6d18 ) │ │ │ │ ldr r0, [pc, #216] @ (2e6d1c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 2e6436 │ │ │ │ ldr r1, [pc, #336] @ (2e6dac ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r6, r5 │ │ │ │ + adds r4, r4, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, r4 │ │ │ │ + subs r2, r5, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r0, r3 │ │ │ │ + subs r4, r6, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, r7, r5 │ │ │ │ + adds r2, r5, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r0, r2, r1 │ │ │ │ + subs r0, r0, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r0, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, #1 │ │ │ │ + adds r0, r2, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r5, r1 │ │ │ │ + subs r4, r3, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r0, r6 │ │ │ │ + subs r6, r6, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r0, r0, r1 │ │ │ │ + subs r0, r6, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r6, r4 │ │ │ │ + adds r2, r4, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #124 @ 0x7c │ │ │ │ + adds r4, #44 @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r0, r2 │ │ │ │ + subs r2, r6, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r3, r0 │ │ │ │ + adds r4, r1, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r6, r0 │ │ │ │ + adds r2, r4, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r5, r1 │ │ │ │ + adds r4, r3, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r3, #30 │ │ │ │ + adds r2, r1, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r6, r3 │ │ │ │ + adds r0, r4, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r4, [pc, #128] @ (2e6d3c ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, r1 │ │ │ │ + adds r6, r4, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r2, #30 │ │ │ │ + adds r6, r0, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r4, #26 │ │ │ │ + asrs r0, r2, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r5, #31 │ │ │ │ + adds r4, r3, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r6, #25 │ │ │ │ + asrs r2, r4, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r1, #28 │ │ │ │ + asrs r2, r7, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r1, #25 │ │ │ │ + asrs r0, r7, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r7, #26 │ │ │ │ + asrs r0, r5, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r3, #24 │ │ │ │ + asrs r2, r1, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r3, #25 │ │ │ │ + asrs r0, r1, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r2, #23 │ │ │ │ + asrs r2, r0, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r1, [pc, #864] @ (2e704c ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #22 │ │ │ │ + asrs r6, r5, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r6, #24 │ │ │ │ + asrs r2, r4, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r7, #21 │ │ │ │ + asrs r4, r5, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r0, #29 │ │ │ │ + asrs r6, r6, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #25 │ │ │ │ + asrs r2, r4, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r0, #22 │ │ │ │ + asrs r2, r6, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r4, #20 │ │ │ │ + asrs r0, r2, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #12 │ │ │ │ + adds r0, #188 @ 0xbc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r2, #26 │ │ │ │ + asrs r2, r0, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r6, #6 │ │ │ │ + asrs r4, r4, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r1, #27 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r0, #19 │ │ │ │ + asrs r2, r6, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e6d20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -202772,166 +202772,166 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2e6d7e │ │ │ │ ldr r1, [pc, #264] @ (2e6e80 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2fe838 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2e6e62 │ │ │ │ ldr r1, [pc, #244] @ (2e6e84 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd7ec │ │ │ │ + bl 5dd89c │ │ │ │ ldr r1, [pc, #236] @ (2e6e88 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd86c │ │ │ │ + bl 5dd91c │ │ │ │ ldr r1, [pc, #224] @ (2e6e8c ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (2e6e90 ) │ │ │ │ - bl 5dd76c │ │ │ │ + bl 5dd81c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (2e6e94 ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (2e6e98 ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd74c │ │ │ │ + bl 5dd7fc │ │ │ │ ldr r1, [pc, #208] @ (2e6e9c ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 5dd7ac │ │ │ │ + bl 5dd85c │ │ │ │ ldr r1, [pc, #196] @ (2e6ea0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5dd7ac │ │ │ │ + bl 5dd85c │ │ │ │ ldr r1, [pc, #188] @ (2e6ea4 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 5dd7ac │ │ │ │ + bl 5dd85c │ │ │ │ ldr r1, [pc, #176] @ (2e6ea8 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 5dd7ac │ │ │ │ + bl 5dd85c │ │ │ │ ldr r1, [pc, #164] @ (2e6eac ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd8a8 │ │ │ │ + bl 5dd958 │ │ │ │ ldr r2, [pc, #156] @ (2e6eb0 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #140] @ (2e6eb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2ffa90 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 2ff490 │ │ │ │ ldr r2, [pc, #108] @ (2e6eb8 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (2e6ebc ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5e2bf4 │ │ │ │ + b.w 5e2ca4 │ │ │ │ ldr r3, [pc, #92] @ (2e6ec0 ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (2e6ec4 ) │ │ │ │ ldr r0, [pc, #92] @ (2e6ec8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ subs r7, #176 @ 0xb0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r4, r3, #1 │ │ │ │ + asrs r4, r1, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r2, r4 │ │ │ │ + adds r0, r0, r7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r7, #24 │ │ │ │ + asrs r0, r5, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r6, #24 │ │ │ │ + asrs r6, r4, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r7, #36] @ 0x24 │ │ │ │ + ldr r6, [r5, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r4, #2 │ │ │ │ + asrs r2, r2, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r4, #24 │ │ │ │ + asrs r4, r2, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #48 @ 0x30 │ │ │ │ + cmp r6, #224 @ 0xe0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r0, #16 │ │ │ │ + lsls r4, r6, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r7, #15 │ │ │ │ + lsls r6, r5, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r1, #24 │ │ │ │ + asrs r0, r7, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r7, #23 │ │ │ │ + asrs r4, r5, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r3, #20] │ │ │ │ + str r6, [r1, #32] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - asrs r6, r0, #1 │ │ │ │ + asrs r6, r6, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #29 │ │ │ │ + lsrs r2, r6, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r3, #29 │ │ │ │ + asrs r2, r1, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #164 @ 0xa4 │ │ │ │ + cmp r6, #84 @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r2, #29 │ │ │ │ + asrs r2, r0, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r6, #20 │ │ │ │ + asrs r6, r4, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002e6ecc : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -202958,44 +202958,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 2e6f5c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72e8e8 │ │ │ │ + bl 72e998 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 731324 │ │ │ │ + bl 7313d4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 2e6f84 │ │ │ │ ldr r3, [pc, #120] @ (2e6fa0 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (2e6fa4 ) │ │ │ │ ldr r2, [pc, #124] @ (2e6fa8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 631430 │ │ │ │ + bl 6314e0 │ │ │ │ ldr r3, [pc, #100] @ (2e6fac ) │ │ │ │ ldr r1, [pc, #104] @ (2e6fb0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2fe7d0 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72e900 │ │ │ │ + bl 72e9b0 │ │ │ │ ldr r2, [pc, #84] @ (2e6fb4 ) │ │ │ │ ldr r3, [pc, #60] @ (2e6f9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -203007,37 +203007,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2e6fb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ nop │ │ │ │ subs r5, #236 @ 0xec │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r5, #230 @ 0xe6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #228 @ 0xe4 │ │ │ │ + cmp r5, #148 @ 0x94 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r7, r5] │ │ │ │ + ldrb r6, [r5, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r5, #20 │ │ │ │ + lsrs r2, r3, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #28 │ │ │ │ + asrs r4, r5, #31 │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r5, #132 @ 0x84 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r6, r6, #17 │ │ │ │ + asrs r6, r4, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #148] @ 0x94 │ │ │ │ movs r3, #0 │ │ │ │ @@ -203088,26 +203088,26 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r7, r4, #4352 @ 0x1100 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 262b9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #32 │ │ │ │ strd r3, r9, [sp] │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 2e7056 │ │ │ │ ldr r2, [pc, #68] @ (2e70c0 ) │ │ │ │ ldr r3, [pc, #48] @ (2e70ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -203127,15 +203127,15 @@ │ │ │ │ nop │ │ │ │ subs r4, #180 @ 0xb4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r2, #17 │ │ │ │ + asrs r6, r0, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #720] @ (2e7390 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r4, #104 @ 0x68 │ │ │ │ lsls r1, r6, #1 │ │ │ │ @@ -203146,47 +203146,47 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r5, r1 │ │ │ │ - bl 632aec │ │ │ │ + bl 632b9c │ │ │ │ cbnz r0, 2e70fa │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #20 │ │ │ │ blx 263554 │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mla r1, r5, r2, r1 │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #60] @ (2e715c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ mul.w r2, r5, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6320fc │ │ │ │ + bl 6321ac │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -203202,15 +203202,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 261098 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -203267,15 +203267,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 2e72a0 │ │ │ │ ldr r0, [pc, #364] @ (2e7370 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq.n 2e7220 │ │ │ │ itt ls │ │ │ │ movls.w r8, #1 │ │ │ │ movls.w r7, #4096 @ 0x1000 │ │ │ │ bls.n 2e7228 │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -203299,41 +203299,41 @@ │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add r0, r5 │ │ │ │ blx 262b9c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cbz r0, 2e72a0 │ │ │ │ - bl 632aec │ │ │ │ + bl 632b9c │ │ │ │ cbz r0, 2e72a0 │ │ │ │ ubfx r3, r7, #0, #9 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e7350 │ │ │ │ movs r0, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 263554 │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r5 │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [pc, #228] @ (2e7374 ) │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6320fc │ │ │ │ + bl 6321ac │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -203357,21 +203357,21 @@ │ │ │ │ movmi.w r8, #0 │ │ │ │ bpl.n 2e71f2 │ │ │ │ ldr r0, [pc, #160] @ (2e737c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e7232 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cbz r1, 2e7314 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ negs r3, r0 │ │ │ │ ands r5, r3 │ │ │ │ ldr r3, [pc, #104] @ (2e7368 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -203387,15 +203387,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bmi.w 2e7206 │ │ │ │ b.n 2e72a0 │ │ │ │ ldr r0, [pc, #92] @ (2e7384 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e71f2 │ │ │ │ ldr r3, [pc, #68] @ (2e7378 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e7232 │ │ │ │ ldr r3, [pc, #44] @ (2e736c ) │ │ │ │ @@ -203415,30 +203415,30 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #12 │ │ │ │ + asrs r4, r4, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mcr2 15, 6, pc, cr9, cr15, {7} @ │ │ │ │ subs r6, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #7 │ │ │ │ + asrs r2, r4, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r1, #6 │ │ │ │ + asrs r4, r7, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r3, #7 │ │ │ │ + asrs r6, r1, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r1, #142 @ 0x8e │ │ │ │ + cmp r2, #62 @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r0, #8 │ │ │ │ + asrs r0, r6, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r2, #8 │ │ │ │ + asrs r2, r0, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ (2e7450 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -203448,35 +203448,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #152] @ (2e745c ) │ │ │ │ ldr r1, [pc, #152] @ (2e7460 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #136] @ (2e7464 ) │ │ │ │ ldr r1, [pc, #136] @ (2e7468 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #120] @ (2e746c ) │ │ │ │ ldr r1, [pc, #120] @ (2e7470 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #116] @ (2e7474 ) │ │ │ │ movs r2, #7 │ │ │ │ @@ -203489,19 +203489,19 @@ │ │ │ │ str r3, [r6, #100] @ 0x64 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #104] @ (2e747c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r1, [pc, #96] @ (2e7480 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #88] @ (2e7484 ) │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [r4, #112] @ 0x70 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -203509,41 +203509,41 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ + cmp r1, #234 @ 0xea │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r5, #2 │ │ │ │ + lsrs r0, r3, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r6, r3] │ │ │ │ + ldrsb r4, [r4, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r0, #7 │ │ │ │ + asrs r0, r6, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r2, #7 │ │ │ │ + asrs r4, r0, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r6, #5 │ │ │ │ + asrs r6, r4, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r5, #2 │ │ │ │ + asrs r4, r3, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsrs r5, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #928] @ (2e7820 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsls r3, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #6 │ │ │ │ + asrs r2, r6, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrd r1, r2, [r0, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2e74c8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -203583,15 +203583,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cbnz r6, 2e7528 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r0, #176] @ 0xb0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -203604,21 +203604,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2e7548 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r5, #1 │ │ │ │ + asrs r4, r3, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r7, #246 @ 0xf6 │ │ │ │ + cmp r0, #166 @ 0xa6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r3, #30 │ │ │ │ + asrs r2, r1, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r2, #2 │ │ │ │ + asrs r0, r0, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #356] @ (2e76c0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -203630,68 +203630,68 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (2e76c8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [r3, #12] │ │ │ │ ldr r6, [pc, #296] @ (2e76cc ) │ │ │ │ mul.w r1, r3, r1 │ │ │ │ add r6, pc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, r3, [r4, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e765c │ │ │ │ - bl 632a64 │ │ │ │ + bl 632b14 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ cbnz r0, 2e75c6 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #240] @ 2e76b8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ str r7, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 631648 │ │ │ │ + bl 6316f8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e7648 │ │ │ │ ldr r3, [pc, #244] @ (2e76d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e7676 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 633aa8 │ │ │ │ + bl 633b58 │ │ │ │ ldr r1, [pc, #228] @ (2e76d4 ) │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ ldr r2, [pc, #220] @ (2e76d8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #220] @ (2e76dc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -203704,15 +203704,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2e76e8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #180] @ (2e76ec ) │ │ │ │ ldr r1, [pc, #180] @ (2e76f0 ) │ │ │ │ movs r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -203726,15 +203726,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #112] @ (2e76d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e7696 │ │ │ │ movs r0, #0 │ │ │ │ - bl 633aa8 │ │ │ │ + bl 633b58 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ blx 262b9c │ │ │ │ b.n 2e761e │ │ │ │ ldr r3, [pc, #124] @ (2e76f4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -203745,70 +203745,70 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e75e4 │ │ │ │ ldr r0, [pc, #112] @ (2e76fc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e75e4 │ │ │ │ ldr r3, [pc, #104] @ (2e7700 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e7664 │ │ │ │ ldr r3, [pc, #84] @ (2e76f8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e7664 │ │ │ │ ldr r0, [pc, #88] @ (2e7704 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b.n 2e7664 │ │ │ │ movs r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #134 @ 0x86 │ │ │ │ + cmp r0, #54 @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r5, #31 │ │ │ │ + asrs r4, r3, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r3, #28 │ │ │ │ + lsrs r6, r1, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #246 @ 0xf6 │ │ │ │ + movs r7, #166 @ 0xa6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r3, #25 │ │ │ │ + lsls r4, r1, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r5, r2] │ │ │ │ + strb r2, [r3, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #192 @ 0xc0 │ │ │ │ + movs r7, #112 @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r6, #24 │ │ │ │ + lsls r2, r4, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r7, r1] │ │ │ │ + strb r6, [r5, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r6, #31 │ │ │ │ + asrs r6, r4, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mrc2 15, 4, pc, cr5, cr15, {7} │ │ │ │ cmp r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #28 │ │ │ │ + lsrs r6, r5, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #29 │ │ │ │ + lsrs r6, r7, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ @@ -203849,19 +203849,19 @@ │ │ │ │ bmi.n 2e7762 │ │ │ │ uxtb r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - movs r5, #190 @ 0xbe │ │ │ │ + movs r6, #110 @ 0x6e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r6, #24 │ │ │ │ + lsrs r0, r4, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r1, #28 │ │ │ │ + lsrs r0, r7, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #240] @ (2e788c ) │ │ │ │ str.w r3, [r1, #152] @ 0x98 │ │ │ │ add r2, pc │ │ │ │ @@ -203930,15 +203930,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (2e7898 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e77d4 │ │ │ │ ldr r0, [pc, #60] @ (2e789c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr.w r3, [r1, #168] @ 0xa8 │ │ │ │ str.w r3, [r1, #172] @ 0xac │ │ │ │ and.w r0, r3, #1 │ │ │ │ strb.w r0, [r1, #180] @ 0xb4 │ │ │ │ ubfx r3, r3, #15, #1 │ │ │ │ strb.w r3, [r1, #178] @ 0xb2 │ │ │ │ b.n 2e77ca │ │ │ │ @@ -203951,15 +203951,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #23 │ │ │ │ + lsrs r6, r4, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2e78e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -203967,29 +203967,29 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #52] @ (2e78f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r0, #182] @ 0xb6 │ │ │ │ strb.w r2, [r0, #176] @ 0xb0 │ │ │ │ strh.w r3, [r0, #186] @ 0xba │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2e7790 │ │ │ │ nop │ │ │ │ - movs r4, #44 @ 0x2c │ │ │ │ + movs r4, #220 @ 0xdc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r3, #18 │ │ │ │ + lsrs r2, r1, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r2, #15 │ │ │ │ + lsrs r0, r0, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -204434,15 +204434,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2e7c86 │ │ │ │ ldr r0, [pc, #396] @ (2e7e84 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldrh.w r3, [r4, #121] @ 0x79 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ b.n 2e7c86 │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #120] @ 0x78 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ @@ -204513,15 +204513,15 @@ │ │ │ │ bpl.w 2e7a9c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #172] @ (2e7e8c ) │ │ │ │ ldrb.w r1, [r4, #188] @ 0xbc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r2, [r4, #150] @ 0x96 │ │ │ │ b.n 2e7a9c │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne.n 2e7d7c │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 2e7d7c │ │ │ │ @@ -204569,21 +204569,21 @@ │ │ │ │ b.n 2e7e52 │ │ │ │ adds r2, #204 @ 0xcc │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #7 │ │ │ │ + lsrs r0, r4, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #2 │ │ │ │ + lsrs r4, r0, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsrs r4, r3, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 2e7f5c │ │ │ │ sub sp, #20 │ │ │ │ @@ -204594,15 +204594,15 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #176] @ (2e7f68 ) │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r5, 2e7f24 │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2e7f52 │ │ │ │ ldr.w r0, [r3, #196] @ 0xc4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -204650,39 +204650,39 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e7f10 │ │ │ │ ldr r0, [pc, #56] @ (2e7f80 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e7f10 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2e79f8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e7ed2 │ │ │ │ - subs r4, r7, #0 │ │ │ │ + subs r4, r5, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r4, #26 │ │ │ │ + lsls r0, r2, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r2, #23 │ │ │ │ + lsls r6, r0, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r6, #36 @ 0x24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ + add r3, sp, #880 @ 0x370 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r7, #148 @ 0x94 │ │ │ │ + subs r0, #68 @ 0x44 │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsrs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #31 │ │ │ │ + lsrs r6, r1, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r4, [pc, #3300] @ 2e8c7c │ │ │ │ sub sp, #28 │ │ │ │ @@ -204693,15 +204693,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r5 │ │ │ │ ldr.w r6, [pc, #3280] @ 2e8c88 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [pc, #3276] @ 2e8c8c │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldrb.w r0, [r0, #120] @ 0x78 │ │ │ │ ldr.w r1, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -204745,15 +204745,15 @@ │ │ │ │ ldr.w r3, [pc, #3152] @ 2e8c90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 2e800e │ │ │ │ ldr.w r0, [pc, #3144] @ 2e8c94 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e800e │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e843e │ │ │ │ ldr.w r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -204787,15 +204787,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e80cc │ │ │ │ ldr.w r0, [pc, #3040] @ 2e8c9c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ str r1, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e8274 │ │ │ │ ldrb.w r3, [r4, #184] @ 0xb8 │ │ │ │ @@ -204810,15 +204810,15 @@ │ │ │ │ subs r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ lsl.w r7, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldrb.w r3, [r4, #186] @ 0xba │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e82ce │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r7, r0 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ @@ -204827,15 +204827,15 @@ │ │ │ │ ldr.w r3, [pc, #2920] @ 2e8c90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 2e8220 │ │ │ │ ldr.w r0, [pc, #2924] @ 2e8ca0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2e8220 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, r1] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ @@ -204876,15 +204876,15 @@ │ │ │ │ mrc2 15, 2, pc, cr3, cr15, {7} │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ mcr2 15, 5, pc, cr13, cr15, {7} @ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r3, r2 │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ bics.w r0, r5, r3 │ │ │ │ bne.w 2e83b6 │ │ │ │ @@ -204946,15 +204946,15 @@ │ │ │ │ ldr.w r3, [pc, #2584] @ 2e8c90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.n 2e8220 │ │ │ │ ldr.w r0, [pc, #2596] @ 2e8ca8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2e8220 │ │ │ │ ldr.w r3, [r8] │ │ │ │ add.w r2, r4, ip │ │ │ │ ldrb.w r5, [r2, #121] @ 0x79 │ │ │ │ @@ -204977,28 +204977,28 @@ │ │ │ │ ldr.w r3, [pc, #2488] @ 2e8c90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 2e8220 │ │ │ │ ldr.w r0, [pc, #2504] @ 2e8cac │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2e8220 │ │ │ │ strd ip, r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2480] @ 2e8cb0 │ │ │ │ ldrb.w r1, [r4, #149] @ 0x95 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.w 2e8878 │ │ │ │ add r2, pc, #8 @ (adr r2, 2e8328 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r2, r3 │ │ │ │ @@ -205023,15 +205023,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #16 │ │ │ │ bpl.w 2e814a │ │ │ │ ldr.w r0, [pc, #2388] @ 2e8cb8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 2e814a │ │ │ │ ldr.w r3, [pc, #2372] @ 2e8cbc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e82a6 │ │ │ │ @@ -205041,15 +205041,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e82a6 │ │ │ │ ldr.w r0, [pc, #2352] @ 2e8cc0 │ │ │ │ mov r2, ip │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w ip, [r4, #144] @ 0x90 │ │ │ │ b.n 2e82a6 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ mov r5, r3 │ │ │ │ @@ -205069,15 +205069,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e81de │ │ │ │ ldr.w r0, [pc, #2280] @ 2e8cc8 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r1, r3 │ │ │ │ b.n 2e81de │ │ │ │ mov r0, r4 │ │ │ │ @@ -205093,20 +205093,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e8076 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [pc, #2220] @ 2e8cd0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 2e8076 │ │ │ │ ldr.w r0, [pc, #2208] @ 2e8cd4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e800e │ │ │ │ ldr.w r3, [pc, #2200] @ 2e8cd8 │ │ │ │ movw r2, #1642 @ 0x66a │ │ │ │ ldr.w r1, [pc, #2196] @ 2e8cdc │ │ │ │ ldr.w r0, [pc, #2196] @ 2e8ce0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -205645,15 +205645,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e7790 │ │ │ │ b.w 2e8018 │ │ │ │ ldr.w r0, [pc, #1084] @ 2e8ce8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e8476 │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e848e │ │ │ │ cmp r5, #4 │ │ │ │ it ne │ │ │ │ cmpne r5, #173 @ 0xad │ │ │ │ @@ -205663,15 +205663,15 @@ │ │ │ │ ldr r3, [pc, #956] @ (2e8c90 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 2e848e │ │ │ │ ldr.w r0, [pc, #1036] @ 2e8cec │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e848e │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #178] @ 0xb2 │ │ │ │ b.w 2e8018 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ cmp r3, #32 │ │ │ │ @@ -205717,15 +205717,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2e8018 │ │ │ │ ldr r0, [pc, #892] @ (2e8cf0 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2e8018 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb.w r0, [r4, #187] @ 0xbb │ │ │ │ ldrb.w r1, [r4, #182] @ 0xb6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ orr.w r3, r3, r0, lsl #7 │ │ │ │ @@ -205893,15 +205893,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2e8018 │ │ │ │ ldr r0, [pc, #376] @ (2e8cf4 ) │ │ │ │ movs r1, #173 @ 0xad │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2e8018 │ │ │ │ ldrb.w r2, [r4, #177] @ 0xb1 │ │ │ │ cbz r2, 2e8b9c │ │ │ │ ldrb.w r2, [r4, #181] @ 0xb5 │ │ │ │ cbz r2, 2e8bb4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ @@ -205909,15 +205909,15 @@ │ │ │ │ ldr r3, [pc, #240] @ (2e8c90 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2e8018 │ │ │ │ ldr r0, [pc, #332] @ (2e8cf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2e8018 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #181] @ 0xb5 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2e8bf2 │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ @@ -205988,77 +205988,77 @@ │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #3 │ │ │ │ strb.w r3, [r4, #149] @ 0x95 │ │ │ │ strd r2, r2, [r4, #140] @ 0x8c │ │ │ │ strb.w r1, [r4, #120] @ 0x78 │ │ │ │ b.w 2e8018 │ │ │ │ - adds r4, r0, #5 │ │ │ │ + adds r4, r6, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r6, #22 │ │ │ │ + lsls r6, r4, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r5, #19 │ │ │ │ + lsls r2, r3, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r5, #34 @ 0x22 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsrs r4, r3, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #27 │ │ │ │ + lsls r2, r2, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r6, #26 │ │ │ │ + lsls r0, r4, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #21 │ │ │ │ + lsls r0, r2, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r0, #20 │ │ │ │ + lsls r0, r6, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r0, #17 │ │ │ │ + lsls r0, r6, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r8, sp │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #19 │ │ │ │ + lsls r0, r5, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #23 │ │ │ │ + lsls r6, r7, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #16 │ │ │ │ + lsls r4, r2, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #21 │ │ │ │ + lsls r6, r5, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r2, #17 │ │ │ │ + lsls r6, r0, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r3, r2 │ │ │ │ + adds r2, r1, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r1, #4 │ │ │ │ + lsls r4, r7, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r7, #20 │ │ │ │ + lsls r4, r5, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r0, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #4 │ │ │ │ + lsls r6, r1, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r3, #4 │ │ │ │ + lsls r6, r1, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r6, #3 │ │ │ │ + lsls r0, r4, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r7, #1 │ │ │ │ + lsls r4, r5, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r2, r5 │ │ │ │ + lsls r2, r3, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr.w r0, [r4, #160] @ 0xa0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #5 │ │ │ │ strb.w r0, [r4, #121] @ 0x79 │ │ │ │ strd r2, r1, [r4, #140] @ 0x8c │ │ │ │ @@ -206072,15 +206072,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 2e8018 │ │ │ │ ldr.w r0, [pc, #1316] @ 2e9258 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2e8018 │ │ │ │ movs r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b.n 2e8a7c │ │ │ │ bhi.n 2e8d74 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 2e8d84 │ │ │ │ @@ -206145,15 +206145,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2e8018 │ │ │ │ ldr.w r0, [pc, #1124] @ 2e925c │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2e8018 │ │ │ │ ldrb.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #5 │ │ │ │ strd r1, r0, [r4, #140] @ 0x8c │ │ │ │ lsls r3, r1 │ │ │ │ @@ -206219,15 +206219,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e8018 │ │ │ │ ldr r0, [pc, #908] @ (2e9260 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2e8018 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 2e8c3a │ │ │ │ b.n 2e8dce │ │ │ │ ldrb.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -206239,27 +206239,27 @@ │ │ │ │ ldr r3, [pc, #852] @ (2e9254 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e8018 │ │ │ │ ldr r0, [pc, #856] @ (2e9264 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2e8018 │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e8896 │ │ │ │ ldr r3, [pc, #816] @ (2e9254 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2e8896 │ │ │ │ ldr r0, [pc, #824] @ (2e9268 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e8896 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [pc, #788] @ (2e9254 ) │ │ │ │ strb.w r2, [r4, #148] @ 0x94 │ │ │ │ movs r2, #5 │ │ │ │ @@ -206267,15 +206267,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2e8018 │ │ │ │ ldr r0, [pc, #788] @ (2e926c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2e8018 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e8efe │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -206313,15 +206313,15 @@ │ │ │ │ ldr r3, [pc, #644] @ (2e9254 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2e8018 │ │ │ │ ldr r0, [pc, #660] @ (2e9270 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2e8018 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #180] @ 0xb4 │ │ │ │ b.w 2e8018 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e8fcc │ │ │ │ @@ -206393,15 +206393,15 @@ │ │ │ │ ldr r3, [pc, #416] @ (2e9254 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2e8018 │ │ │ │ ldr r0, [pc, #436] @ (2e9274 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2e8018 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e8018 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ b.n 2e8b50 │ │ │ │ @@ -206410,15 +206410,15 @@ │ │ │ │ ldr r3, [pc, #372] @ (2e9254 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2e8018 │ │ │ │ ldr r0, [pc, #396] @ (2e9278 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2e8018 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 2e910a │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e7184 │ │ │ │ @@ -206432,15 +206432,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2e90fc │ │ │ │ ldr r0, [pc, #352] @ (2e9280 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e90fc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #179] @ 0xb3 │ │ │ │ b.w 2e8018 │ │ │ │ ldr.w r0, [r4, #164] @ 0xa4 │ │ │ │ b.n 2e8d00 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -206451,15 +206451,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e8018 │ │ │ │ ldr r0, [pc, #300] @ (2e9284 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2e8018 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne.w 2e9034 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ lsls r7, r3, #24 │ │ │ │ @@ -206468,15 +206468,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2e8018 │ │ │ │ ldr r0, [pc, #256] @ (2e9288 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2e8018 │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ cmp r3, #90 @ 0x5a │ │ │ │ beq.w 2e8c66 │ │ │ │ bhi.n 2e920c │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 2e921a │ │ │ │ @@ -206498,30 +206498,30 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2e8018 │ │ │ │ ldr r0, [pc, #180] @ (2e928c ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 2e8018 │ │ │ │ ldr r2, [pc, #168] @ (2e9290 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e9062 │ │ │ │ ldr r2, [pc, #96] @ (2e9254 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e9062 │ │ │ │ ldr r0, [pc, #148] @ (2e9294 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 2e9062 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq.n 2e91ba │ │ │ │ bhi.n 2e9222 │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ @@ -206546,32 +206546,32 @@ │ │ │ │ b.w 2e894e │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ bne.w 2e8d84 │ │ │ │ b.n 2e8d66 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [sl, #-284] @ 0xfffffee4 │ │ │ │ - ldc2 0, cr0, [r6], {71} @ 0x47 │ │ │ │ - @ instruction: 0xfb5e0047 │ │ │ │ - @ instruction: 0xfbb40047 │ │ │ │ - @ instruction: 0xfad20047 │ │ │ │ - stc2 0, cr0, [r0], #284 @ 0x11c │ │ │ │ - @ instruction: 0xfb120047 │ │ │ │ - @ instruction: 0xfa920047 │ │ │ │ - @ instruction: 0xfac00047 │ │ │ │ + cdp2 0, 0, cr0, cr10, cr7, {2} │ │ │ │ + stc2l 0, cr0, [r6, #-284] @ 0xfffffee4 │ │ │ │ + stc2 0, cr0, [lr], {71} @ 0x47 │ │ │ │ + stc2l 0, cr0, [r4], #-284 @ 0xfffffee4 │ │ │ │ + @ instruction: 0xfb820047 │ │ │ │ + ldc2l 0, cr0, [r0, #-284] @ 0xfffffee4 │ │ │ │ + @ instruction: 0xfbc20047 │ │ │ │ + @ instruction: 0xfb420047 │ │ │ │ + @ instruction: 0xfb700047 │ │ │ │ ldr r6, [pc, #560] @ (2e94b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa660047 │ │ │ │ - ldrsh.w r0, [sl, r7] │ │ │ │ - ldr.w r0, [ip, #71] @ 0x47 │ │ │ │ - strb.w r0, [lr, #71] @ 0x47 │ │ │ │ + @ instruction: 0xfb160047 │ │ │ │ + vld1.8 {d16[2]}, [sl], r7 │ │ │ │ + vst1.8 {d0[2]}, [ip], r7 │ │ │ │ + ldrsh.w r0, [lr, r7] │ │ │ │ bics r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [ip, r7] │ │ │ │ + vst1.8 {d16[2]}, [ip], r7 │ │ │ │ │ │ │ │ 002e9298 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2e92dc │ │ │ │ @@ -206580,149 +206580,149 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #48] @ (2e92e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #8 │ │ │ │ + lsrs r4, r4, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subw r0, r2, #71 @ 0x47 │ │ │ │ - rsbs r0, r8, #71 @ 0x47 │ │ │ │ + @ instruction: 0xf3520047 │ │ │ │ + @ instruction: 0xf2880047 │ │ │ │ │ │ │ │ 002e92e8 : │ │ │ │ ldr r3, [pc, #8] @ (2e92f4 ) │ │ │ │ uxtb r0, r0 │ │ │ │ add r3, pc │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r4, r0, #11 │ │ │ │ + lsrs r4, r6, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e92f8 : │ │ │ │ ldr r3, [pc, #12] @ (2e9308 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #256] @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r6, r6, #10 │ │ │ │ + lsrs r6, r4, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e930c : │ │ │ │ ldr r3, [pc, #12] @ (2e931c ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #512] @ 0x200 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r2, r4, #10 │ │ │ │ + lsrs r2, r2, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e9320 : │ │ │ │ ldr r3, [pc, #16] @ (2e9334 ) │ │ │ │ and.w r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #768] @ 0x300 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsrs r2, r1, #10 │ │ │ │ + lsrs r2, r7, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e9338 : │ │ │ │ ldr r3, [pc, #16] @ (2e934c ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #896] @ 0x380 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #9 │ │ │ │ + lsrs r2, r4, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e9350 : │ │ │ │ ldr r3, [pc, #16] @ (2e9364 ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsrs r2, r3, #9 │ │ │ │ + lsrs r2, r1, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e9368 : │ │ │ │ ldr r3, [pc, #12] @ (2e9378 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #1920] @ 0x780 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r6, r0, #9 │ │ │ │ + lsrs r6, r6, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e937c : │ │ │ │ ldr r3, [pc, #12] @ (2e938c ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2176] @ 0x880 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r2, r6, #8 │ │ │ │ + lsrs r2, r4, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e9390 : │ │ │ │ ldr r3, [pc, #12] @ (2e93a0 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2432] @ 0x980 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r6, r3, #8 │ │ │ │ + lsrs r6, r1, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e93a4 : │ │ │ │ ldr r3, [pc, #12] @ (2e93b4 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2688] @ 0xa80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r2, r1, #8 │ │ │ │ + lsrs r2, r7, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002e93b8 : │ │ │ │ ldr r3, [pc, #12] @ (2e93c8 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2944] @ 0xb80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r6, r6, #7 │ │ │ │ + lsrs r6, r4, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2e93d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ cmp r3, #190 @ 0xbe │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4} │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ ldr.w r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ @@ -206759,15 +206759,15 @@ │ │ │ │ ldr.w r1, [r2, #936] @ 0x3a8 │ │ │ │ str.w r3, [r2, #940] @ 0x3ac │ │ │ │ tst r3, r1 │ │ │ │ pop {r4} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #320] @ (2e95a8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -206786,23 +206786,23 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ strd r0, r0, [sp, #16] │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2e94a0 │ │ │ │ add r1, pc, #256 @ (adr r1, 2e9598 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr.w r3, [r5, #972] @ 0x3cc │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr.w r1, [r5, #944] @ 0x3b0 │ │ │ │ lsls r2, r4, #31 │ │ │ │ it mi │ │ │ │ lsrmi r0, r0, #3 │ │ │ │ mla r1, r3, r1, r1 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldr r3, [pc, #248] @ (2e95b4 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e956c │ │ │ │ mov r7, r2 │ │ │ │ @@ -206833,24 +206833,24 @@ │ │ │ │ str r4, [sp, #24] │ │ │ │ add r4, r3 │ │ │ │ add r4, r1 │ │ │ │ cbz r2, 2e9558 │ │ │ │ add r1, pc, #152 @ (adr r1, 2e95a0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ umull r0, r3, r4, r0 │ │ │ │ add r2, sp, #12 │ │ │ │ str.w r0, [r5, #1040] @ 0x410 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ str r7, [sp, #12] │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r5, #1044] @ 0x414 │ │ │ │ - bl 69880c │ │ │ │ + bl 6988bc │ │ │ │ ldr r2, [pc, #132] @ (2e95b8 ) │ │ │ │ ldr r3, [pc, #120] @ (2e95ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -206882,15 +206882,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e94c6 │ │ │ │ ldr r0, [pc, #64] @ (2e95c4 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2e94c6 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ @@ -206909,25 +206909,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 7, cr0, cr10, cr7, {2} │ │ │ │ + vhadd.u32 q0, q5, │ │ │ │ b.n 2e9458 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 5e0b44 │ │ │ │ + bl 5e0bf4 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -206935,15 +206935,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2e9634 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -206977,15 +206977,15 @@ │ │ │ │ adds.w ip, r2, r2 │ │ │ │ adcs r3, r3 │ │ │ │ adds.w ip, ip, ip │ │ │ │ adcs r3, r3 │ │ │ │ adds.w r2, ip, r0 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ ldr.w r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2e93dc │ │ │ │ ldr.w r3, [r4, #940] @ 0x3ac │ │ │ │ mov r0, r4 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str.w r3, [r4, #940] @ 0x3ac │ │ │ │ @@ -206995,15 +206995,15 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r2, #1048 @ 0x418 │ │ │ │ mov r4, r2 │ │ │ │ - bl 698ba4 │ │ │ │ + bl 698c54 │ │ │ │ cbz r0, 2e9730 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ cbnz r2, 2e96ea │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -207011,25 +207011,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #1008 @ 0x3f0 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 698678 │ │ │ │ + bl 698728 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2e9748 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ cbz r3, 2e9716 │ │ │ │ ldr r2, [pc, #96] @ (2e9768 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r2, pc │ │ │ │ - bl 699018 │ │ │ │ + bl 6990c8 │ │ │ │ cbz r0, 2e9730 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e93dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -207069,25 +207069,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2e97e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #80] @ (2e97e4 ) │ │ │ │ ldr r1, [pc, #80] @ (2e97e8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #64] @ (2e97ec ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r2, [pc, #64] @ (2e97f0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #64] @ (2e97f4 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #64] @ (2e97f8 ) │ │ │ │ @@ -207099,25 +207099,25 @@ │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [ip, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ nop │ │ │ │ - asrs r0, r6, #11 │ │ │ │ + asrs r0, r4, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2e918c │ │ │ │ + b.n 2e92ec │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + adds r3, #210 @ 0xd2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2e91a4 │ │ │ │ + b.n 2e9304 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e91d8 │ │ │ │ + b.n 2e9338 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r7, #226 @ 0xe2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsls r1, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -207201,24 +207201,24 @@ │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2e96b4 │ │ │ │ ldr r0, [pc, #28] @ (2e98f4 ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 2e98a2 │ │ │ │ nop │ │ │ │ asrs r2, r3, #17 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb4a0047 │ │ │ │ + @ instruction: 0xfbfa0047 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #464] @ 2e9ad8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r1, [pc, #460] @ (2e9adc ) │ │ │ │ @@ -207262,16 +207262,16 @@ │ │ │ │ ldr r1, [pc, #396] @ (2e9af4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5deb88 │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5dec38 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e9930 │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ @@ -207307,15 +207307,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ b.n 2e993c │ │ │ │ ldr r1, [pc, #280] @ (2e9af8 ) │ │ │ │ ldr r0, [pc, #284] @ (2e9afc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e993a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ tst.w r3, #252 @ 0xfc │ │ │ │ and.w r2, r3, #255 @ 0xff │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -207367,21 +207367,21 @@ │ │ │ │ str.w r3, [r4, #920] @ 0x398 │ │ │ │ bne.n 2e99d2 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 69880c │ │ │ │ + bl 6988bc │ │ │ │ b.n 2e99d2 │ │ │ │ add.w r3, r4, #1024 @ 0x400 │ │ │ │ vldr d7, [pc, #52] @ 2e9ad0 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 698a30 │ │ │ │ + bl 698ae0 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ b.n 2e9a74 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne.n 2e99d2 │ │ │ │ movs r2, #1 │ │ │ │ @@ -207398,23 +207398,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #15 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #14 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r4, r1, #4 │ │ │ │ + asrs r4, r7, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2ea0d4 │ │ │ │ + b.n 2ea234 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #62 @ 0x3e │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r2, #2 │ │ │ │ + asrs r4, r0, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfa620047 │ │ │ │ + @ instruction: 0xfb120047 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -207453,15 +207453,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #96] @ (2e9bd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #60] @ 2e9bc0 │ │ │ │ movs r3, #32 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ movs r1, #15 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ str.w r1, [r0, #972] @ 0x3cc │ │ │ │ movw r2, #651 @ 0x28b │ │ │ │ @@ -207475,104 +207475,104 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - lsrs r6, r0, #28 │ │ │ │ + lsrs r6, r6, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr??.w r0, [r4, #71] @ 0x47 │ │ │ │ - ldrsb.w r0, [r6, r7] │ │ │ │ + vld1.8 {d0[2]}, [r4], r7 │ │ │ │ + vst1.8 {d16[2]}, [r6], r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2e9c30 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #72] @ (2e9c34 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #72] @ (2e9c38 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #40] @ 2e9c28 │ │ │ │ add.w r3, r0, #1024 @ 0x400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 698a30 │ │ │ │ + bl 698ae0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e93dc │ │ │ │ nop │ │ │ │ ... │ │ │ │ - lsrs r6, r0, #26 │ │ │ │ + lsrs r6, r6, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr??.w r0, [r4, r7] │ │ │ │ - ldrb.w r0, [r6, #71] @ 0x47 │ │ │ │ + vld4.16 {d0-d3}, [r4], r7 │ │ │ │ + vst4.16 {d16-d19}, [r6], r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 2e9cbc │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #108] @ (2e9cc0 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #108] @ (2e9cc4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ blx 260d68 │ │ │ │ ldr r3, [pc, #88] @ (2e9cc8 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ str.w r5, [r4, #1084] @ 0x43c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (2e9ccc ) │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (2e9cd0 ) │ │ │ │ ldr r1, [pc, #56] @ (2e9cd4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r1, pc │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsrs r6, r3, #24 │ │ │ │ + lsrs r6, r1, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb.w r0, [ip, r7] │ │ │ │ - strh.w r0, [lr, r7] │ │ │ │ + ldrh.w r0, [ip, #71] @ 0x47 │ │ │ │ + ldr.w r0, [lr, #71] @ 0x47 │ │ │ │ @ instruction: 0xfb89ffff │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 3, pc, cr1, cr15, {7} @ │ │ │ │ lsls r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -207586,26 +207586,26 @@ │ │ │ │ ldr r1, [pc, #200] @ (2e9db8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r5, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #180] @ (2e9dbc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #176] @ (2e9dc0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #136] @ 2e9da8 │ │ │ │ ldr r2, [pc, #160] @ (2e9dc4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #160] @ (2e9dc8 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -207625,28 +207625,28 @@ │ │ │ │ ldr r2, [pc, #120] @ (2e9dcc ) │ │ │ │ ldr r1, [pc, #120] @ (2e9dd0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #108] @ (2e9dd4 ) │ │ │ │ ldr r1, [pc, #112] @ (2e9dd8 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e0f8c │ │ │ │ + bl 5e103c │ │ │ │ add.w r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e0b44 │ │ │ │ + bl 5e0bf4 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #58620 @ 0xe4fc │ │ │ │ movt r2, #15 │ │ │ │ strd r2, r3, [r4] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -207656,31 +207656,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #22 │ │ │ │ + lsrs r4, r6, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2ea084 │ │ │ │ + b.n 2ea1e4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ea0b0 │ │ │ │ + b.n 2ea210 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf75a0047 │ │ │ │ - @ instruction: 0xf7780047 │ │ │ │ + strb.w r0, [sl, r7] │ │ │ │ + strh.w r0, [r8, r7] │ │ │ │ movs r2, #102 @ 0x66 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xf7600047 │ │ │ │ - svc 2 │ │ │ │ + ldrb.w r0, [r0, r7] │ │ │ │ + svc 178 @ 0xb2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #80 @ 0x50 │ │ │ │ + cmp r6, #0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr.w pc, [r9, #255]! │ │ │ │ - @ instruction: 0xf72e0047 │ │ │ │ + @ instruction: 0xf7de0047 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 2e9ec4 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #212] @ (2e9ec8 ) │ │ │ │ @@ -207725,16 +207725,16 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e9ee0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5deb88 │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5dec38 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e9e16 │ │ │ │ cbz r6, 2e9e88 │ │ │ │ ldr r2, [pc, #120] @ (2e9ee4 ) │ │ │ │ ldr r3, [pc, #92] @ (2e9ec8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -207764,40 +207764,40 @@ │ │ │ │ ldr r1, [pc, #64] @ (2e9eec ) │ │ │ │ ldr r0, [pc, #64] @ (2e9ef0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r6, #27 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #27 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #27 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r4, #16 │ │ │ │ + lsrs r6, r2, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #10 │ │ │ │ + udf #186 @ 0xba │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, #88 @ 0x58 │ │ │ │ + cmp r5, #8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r0, r7, #25 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r2, r1, #25 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r0, #15 │ │ │ │ + lsrs r6, r6, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf5940047 │ │ │ │ + movw r0, #18503 @ 0x4847 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #152] @ (2e9fa4 ) │ │ │ │ @@ -207823,16 +207823,16 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (2e9fb4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5deb88 │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5dec38 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e9f14 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ and.w r2, r3, #256 @ 0x100 │ │ │ │ lsls r3, r3, #22 │ │ │ │ itt mi │ │ │ │ movmi r0, #16 │ │ │ │ @@ -207859,29 +207859,29 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2e9fb8 ) │ │ │ │ ldr r0, [pc, #36] @ (2e9fbc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e9f1e │ │ │ │ lsrs r6, r2, #23 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #12 │ │ │ │ + lsrs r6, r5, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 2e9ff0 │ │ │ │ + ble.n 2e9f50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r3, #108 @ 0x6c │ │ │ │ + cmp r4, #28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r3, #11 │ │ │ │ + lsrs r4, r1, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf4aa0047 │ │ │ │ + adcs.w r0, sl, #13041664 @ 0xc70000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ mov r7, r3 │ │ │ │ @@ -207909,16 +207909,16 @@ │ │ │ │ ldr r1, [pc, #196] @ (2ea0cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5deb88 │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5dec38 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e9fe4 │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ @@ -207943,15 +207943,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2ea0d0 ) │ │ │ │ ldr r0, [pc, #112] @ (2ea0d4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2e9fee │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ and.w r2, r2, #12 │ │ │ │ cmp r2, #4 │ │ │ │ itt ne │ │ │ │ movne r2, r3 │ │ │ │ movne r4, r2 │ │ │ │ @@ -207969,53 +207969,53 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ subs r2, r1, r2 │ │ │ │ and.w r2, r2, #15 │ │ │ │ add r2, r5 │ │ │ │ ldrb.w r4, [r2, #992] @ 0x3e0 │ │ │ │ str.w r0, [r5, #1028] @ 0x404 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 698a30 │ │ │ │ + bl 698ae0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ b.n 2ea088 │ │ │ │ nop │ │ │ │ lsrs r6, r0, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #9 │ │ │ │ + lsrs r6, r3, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 2ea170 │ │ │ │ + ble.n 2ea0d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, #160 @ 0xa0 │ │ │ │ + cmp r3, #80 @ 0x50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r2, #8 │ │ │ │ + lsrs r2, r0, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf3e00047 │ │ │ │ + eors.w r0, r0, #13041664 @ 0xc70000 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #1000] @ 0x3e8 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2ea112 │ │ │ │ ldrh.w r1, [r0, #970] @ 0x3ca │ │ │ │ mov r5, r1 │ │ │ │ add r1, pc, #56 @ (adr r1, 2ea138 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ umull r2, r0, r5, r0 │ │ │ │ lsrs r2, r2, #20 │ │ │ │ lsrs r3, r0, #20 │ │ │ │ orr.w r2, r2, r0, lsl #12 │ │ │ │ add r1, pc, #44 @ (adr r1, 2ea140 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ movs r3, #10 │ │ │ │ umull r0, r3, r0, r3 │ │ │ │ strd r0, r3, [r4, #952] @ 0x3b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -208028,53 +208028,53 @@ │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2ea150 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ subs r2, r5, #3 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrd r1, r3, [r0, #960] @ 0x3c0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1036] @ 0x40c │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr.w r0, [r4, #1040] @ 0x410 │ │ │ │ ldrd r1, r3, [r4, #960] @ 0x3c0 │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr.w r0, [r4, #1044] @ 0x414 │ │ │ │ ldrd r1, r3, [r4, #960] @ 0x3c0 │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #4 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr.w r0, [r4, #1048] @ 0x418 │ │ │ │ ldrd r1, r3, [r4, #960] @ 0x3c0 │ │ │ │ ands r1, r3 │ │ │ │ ands.w r1, r1, #8 │ │ │ │ beq.n 2ea1c0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2ea154 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -208103,25 +208103,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r2, #980] @ 0x3d4 │ │ │ │ sub sp, #8 │ │ │ │ add.w r0, r2, #1004 @ 0x3ec │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 698ba4 │ │ │ │ + bl 698c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ea2fe │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ea2c4 │ │ │ │ add.w r3, r4, #920 @ 0x398 │ │ │ │ add.w r0, r4, #1004 @ 0x3ec │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 698678 │ │ │ │ + bl 698728 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ea278 │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r2, r2, r0 │ │ │ │ str.w r2, [r4, #936] @ 0x3a8 │ │ │ │ adds r1, r3, r0 │ │ │ │ @@ -208179,15 +208179,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [pc, #68] @ (2ea35c ) │ │ │ │ mov r3, r4 │ │ │ │ add.w r0, r4, #1004 @ 0x3ec │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 699018 │ │ │ │ + bl 6990c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ea2fe │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ cmp r0, #16 │ │ │ │ beq.n 2ea2aa │ │ │ │ ubfx r1, r6, #5, #2 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ @@ -208212,47 +208212,47 @@ │ │ │ │ ldr r2, [pc, #84] @ (2ea3c8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2ea3cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #72] @ (2ea3d0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [pc, #68] @ (2ea3d4 ) │ │ │ │ ldr r0, [pc, #68] @ (2ea3d8 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #68] @ (2ea3dc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r0, r0, #30 │ │ │ │ + lsrs r0, r6, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 2ea390 │ │ │ │ + bls.n 2ea2f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r7, #46 @ 0x2e │ │ │ │ + movs r7, #222 @ 0xde │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r1, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r3, #2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsrs r7, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ @@ -208304,15 +208304,15 @@ │ │ │ │ lsls r0, r2, #30 │ │ │ │ bpl.n 2ea434 │ │ │ │ ldr.w r2, [r4, #940] @ 0x3ac │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ea434 │ │ │ │ add.w r0, r4, #1004 @ 0x3ec │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 698a30 │ │ │ │ + bl 698ae0 │ │ │ │ ldr.w r1, [r4, #940] @ 0x3ac │ │ │ │ ldr.w r2, [r4, #972] @ 0x3cc │ │ │ │ subs r1, #1 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ bic.w r2, r2, #2 │ │ │ │ str.w r1, [r4, #940] @ 0x3ac │ │ │ │ cbnz r1, 2ea488 │ │ │ │ @@ -208327,15 +208327,15 @@ │ │ │ │ bpl.n 2ea434 │ │ │ │ ldr r1, [pc, #216] @ (2ea578 ) │ │ │ │ ldr r0, [pc, #216] @ (2ea57c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ea434 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ b.n 2ea434 │ │ │ │ ldr r1, [pc, #184] @ (2ea574 ) │ │ │ │ ldrd r3, r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr.w r0, [r4, #984] @ 0x3d8 │ │ │ │ @@ -208350,45 +208350,45 @@ │ │ │ │ bpl.n 2ea434 │ │ │ │ ldr r1, [pc, #164] @ (2ea580 ) │ │ │ │ ldr r0, [pc, #164] @ (2ea584 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ea434 │ │ │ │ ldr r2, [pc, #132] @ (2ea574 ) │ │ │ │ ldr.w r3, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #21 │ │ │ │ bpl.n 2ea434 │ │ │ │ ldr r1, [pc, #136] @ (2ea588 ) │ │ │ │ ldr r0, [pc, #136] @ (2ea58c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ea434 │ │ │ │ ldr r2, [pc, #96] @ (2ea574 ) │ │ │ │ ldr.w r3, [r4, #992] @ 0x3e0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #21 │ │ │ │ bpl.n 2ea434 │ │ │ │ ldr r1, [pc, #108] @ (2ea590 ) │ │ │ │ ldr r0, [pc, #108] @ (2ea594 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ea434 │ │ │ │ ldr.w r3, [r4, #960] @ 0x3c0 │ │ │ │ b.n 2ea434 │ │ │ │ ldr.w r3, [r4, #964] @ 0x3c4 │ │ │ │ b.n 2ea434 │ │ │ │ ldr r1, [pc, #48] @ (2ea574 ) │ │ │ │ @@ -208397,45 +208397,45 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.w 2ea432 │ │ │ │ ldr r1, [pc, #68] @ (2ea598 ) │ │ │ │ ldr r0, [pc, #72] @ (2ea59c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ea432 │ │ │ │ ldr r1, [pc, #60] @ (2ea5a0 ) │ │ │ │ ldr r0, [pc, #64] @ (2ea5a4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ea432 │ │ │ │ lsrs r4, r4, #3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #25 │ │ │ │ + lsls r6, r0, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf0b60047 │ │ │ │ - lsls r2, r3, #24 │ │ │ │ + sbc.w r0, r6, #71 @ 0x47 │ │ │ │ + lsls r2, r1, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bic.w r0, r2, #71 @ 0x47 │ │ │ │ - lsls r6, r6, #23 │ │ │ │ + @ instruction: 0xf0d20047 │ │ │ │ + lsls r6, r4, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ands.w r0, lr, #71 @ 0x47 │ │ │ │ - lsls r2, r2, #23 │ │ │ │ + @ instruction: 0xf0ce0047 │ │ │ │ + lsls r2, r0, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ands.w r0, r6, #71 @ 0x47 │ │ │ │ - lsls r4, r4, #22 │ │ │ │ + @ instruction: 0xf0c60047 │ │ │ │ + lsls r4, r2, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bic.w r0, sl, #71 @ 0x47 │ │ │ │ - lsls r4, r2, #22 │ │ │ │ + @ instruction: 0xf0da0047 │ │ │ │ + lsls r4, r0, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vmla.i d0, d2, d3[1] │ │ │ │ + bics.w r0, r2, #71 @ 0x47 │ │ │ │ ldr.w r3, [r0, #968] @ 0x3c8 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ ittte ne │ │ │ │ ldrbne.w r0, [r0, #972] @ 0x3cc │ │ │ │ ubfxne r0, r0, #1, #1 │ │ │ │ eorne.w r0, r0, #1 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -208568,15 +208568,15 @@ │ │ │ │ bpl.n 2ea71c │ │ │ │ ldr r1, [pc, #928] @ (2eaaa8 ) │ │ │ │ ldr r0, [pc, #928] @ (2eaaac ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ lsls r1, r3, #27 │ │ │ │ bmi.w 2ea99e │ │ │ │ lsls r6, r3, #26 │ │ │ │ bpl.w 2ea9ae │ │ │ │ ldr r1, [pc, #872] @ (2eaa94 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -208596,22 +208596,22 @@ │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2ea776 │ │ │ │ ldrh.w r1, [r4, #970] @ 0x3ca │ │ │ │ mov r5, r1 │ │ │ │ add r1, pc, #788 @ (adr r1, 2eaa78 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ umull r2, r0, r5, r0 │ │ │ │ lsrs r2, r2, #20 │ │ │ │ lsrs r3, r0, #20 │ │ │ │ orr.w r2, r2, r0, lsl #12 │ │ │ │ add r1, pc, #776 @ (adr r1, 2eaa80 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ movs r3, #10 │ │ │ │ umull r0, r3, r0, r3 │ │ │ │ strd r0, r3, [r4, #952] @ 0x3b8 │ │ │ │ b.n 2ea664 │ │ │ │ ldr r3, [pc, #772] @ (2eaa94 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -208643,15 +208643,15 @@ │ │ │ │ bpl.n 2ea7e0 │ │ │ │ ldr r1, [pc, #748] @ (2eaabc ) │ │ │ │ ldr r0, [pc, #748] @ (2eaac0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt mi │ │ │ │ movmi r3, #0 │ │ │ │ strmi.w r3, [r4, #936] @ 0x3a8 │ │ │ │ b.n 2ea664 │ │ │ │ ldr r3, [pc, #676] @ (2eaa94 ) │ │ │ │ @@ -208671,15 +208671,15 @@ │ │ │ │ ldr r1, [pc, #696] @ (2eaac8 ) │ │ │ │ ldr r0, [pc, #696] @ (2eaacc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ str.w r3, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [pc, #620] @ (2eaa94 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 2ea664 │ │ │ │ ldr r2, [pc, #668] @ (2eaad0 ) │ │ │ │ @@ -208732,15 +208732,15 @@ │ │ │ │ ldr r1, [pc, #584] @ (2eaaec ) │ │ │ │ ldr r0, [pc, #588] @ (2eaaf0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 2ea816 │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ ubfx r5, r3, #5, #2 │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #16 │ │ │ │ it ne │ │ │ │ @@ -208750,15 +208750,15 @@ │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ands.w r2, r2, #2048 @ 0x800 │ │ │ │ beq.n 2ea8e6 │ │ │ │ ldr r0, [pc, #536] @ (2eaaf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ add r1, sp, #8 │ │ │ │ add r0, r3 │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 261b74 │ │ │ │ @@ -208796,15 +208796,15 @@ │ │ │ │ adcs r3, r3 │ │ │ │ adds r1, r1, r1 │ │ │ │ adcs r3, r3 │ │ │ │ adds r2, r1, r6 │ │ │ │ adc.w r3, r3, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ ldr r3, [pc, #300] @ (2eaa94 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2ea664 │ │ │ │ ldr r2, [pc, #392] @ (2eaafc ) │ │ │ │ ldr r3, [pc, #280] @ (2eaa8c ) │ │ │ │ @@ -208820,15 +208820,15 @@ │ │ │ │ ldr r0, [pc, #376] @ (2eab04 ) │ │ │ │ mov r3, ip │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r1, [pc, #244] @ (2eaa94 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #21 │ │ │ │ bmi.n 2eaa5c │ │ │ │ lsls r1, r3, #26 │ │ │ │ bmi.w 2ea734 │ │ │ │ @@ -208841,43 +208841,43 @@ │ │ │ │ bpl.w 2ea734 │ │ │ │ ldr r1, [pc, #324] @ (2eab08 ) │ │ │ │ ldr r0, [pc, #328] @ (2eab0c ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2ea734 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ b.n 2ea904 │ │ │ │ ldr r1, [pc, #296] @ (2eab10 ) │ │ │ │ ldr r0, [pc, #296] @ (2eab14 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ tst.w r3, #768 @ 0x300 │ │ │ │ beq.w 2ea746 │ │ │ │ ldr r1, [pc, #140] @ (2eaa94 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #21 │ │ │ │ bpl.w 2ea746 │ │ │ │ ldr r1, [pc, #260] @ (2eab18 ) │ │ │ │ ldr r0, [pc, #264] @ (2eab1c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2ea746 │ │ │ │ ldr r2, [pc, #248] @ (2eab20 ) │ │ │ │ ldr r3, [pc, #100] @ (2eaa8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -208892,24 +208892,24 @@ │ │ │ │ b.n 2ea816 │ │ │ │ ldr r1, [pc, #228] @ (2eab2c ) │ │ │ │ ldr r0, [pc, #232] @ (2eab30 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2ea9ae │ │ │ │ ldr r1, [pc, #212] @ (2eab34 ) │ │ │ │ ldr r0, [pc, #216] @ (2eab38 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2ea722 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ @@ -208929,88 +208929,88 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r6, r0, #25 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r4, r4, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r2, r0, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r5, #15 │ │ │ │ + lsls r6, r3, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 8, cr0, cr8, cr7, {2} │ │ │ │ + vhadd.s q0, q4, │ │ │ │ lsls r0, r1, #21 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r0, r1, #13 │ │ │ │ + lsls r0, r7, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 13, cr0, cr10, cr7, {2} │ │ │ │ - lsls r6, r4, #12 │ │ │ │ + vmla.i d0, d10, d3[1] │ │ │ │ + lsls r6, r2, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc 0, cr0, [lr, #-284]! @ 0xfffffee4 │ │ │ │ + ldcl 0, cr0, [lr, #284] @ 0x11c │ │ │ │ lsls r0, r5, #19 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r4, #11 │ │ │ │ + lsls r6, r2, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 12, cr0, cr8, cr7, {2} │ │ │ │ + vhadd.s q8, q4, │ │ │ │ lsls r6, r5, #18 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r4, r5, #10 │ │ │ │ + lsls r4, r3, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldcl 0, cr0, [r6], {71} @ 0x47 │ │ │ │ + stc 0, cr0, [r6, #284] @ 0x11c │ │ │ │ lsls r2, r0, #18 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r0, r0, #10 │ │ │ │ + lsls r0, r6, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 8, cr0, cr2, cr7, {2} │ │ │ │ + vhadd.s q0, q1, │ │ │ │ lsls r6, r2, #17 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r4, r2, #9 │ │ │ │ + lsls r4, r0, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 0, cr0, cr2, cr7, {2} │ │ │ │ - stcl 0, cr0, [r6, #284]! @ 0x11c │ │ │ │ + cdp 0, 11, cr0, cr2, cr7, {2} │ │ │ │ + cdp 0, 9, cr0, cr6, cr7, {2} │ │ │ │ lsls r2, r6, #14 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r0, r6, #13 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r2, r5, #5 │ │ │ │ + lsls r2, r3, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xebf00047 │ │ │ │ - lsls r4, r6, #4 │ │ │ │ + stc 0, cr0, [r0], #284 @ 0x11c │ │ │ │ + lsls r4, r4, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mcrr 0, 4, r0, r2, cr7 │ │ │ │ - lsls r6, r1, #4 │ │ │ │ + ldcl 0, cr0, [r2], #284 @ 0x11c │ │ │ │ + lsls r6, r7, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mcrr 0, 4, r0, r8, cr7 │ │ │ │ - lsls r4, r4, #3 │ │ │ │ + ldcl 0, cr0, [r8], #284 @ 0x11c │ │ │ │ + lsls r4, r2, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mcrr 0, 4, r0, ip, cr7 │ │ │ │ + ldcl 0, cr0, [ip], #284 @ 0x11c │ │ │ │ lsls r4, r7, #10 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r2, r7, #2 │ │ │ │ + lsls r2, r5, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds.w r0, ip, r7, lsl #1 │ │ │ │ - lsls r0, r6, #2 │ │ │ │ + rsb r0, ip, r7, lsl #1 │ │ │ │ + lsls r0, r4, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xeb960047 │ │ │ │ - lsls r0, r3, #2 │ │ │ │ + mcrr 0, 4, r0, r6, cr7 │ │ │ │ + lsls r0, r1, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adcs.w r0, r6, r7, lsl #1 │ │ │ │ + stc 0, cr0, [r6], {71} @ 0x47 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 2eaba8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #88] @ (2eabac ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #88] @ (2eabb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #52] @ 2eaba0 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ strd r3, r3, [r0, #960] @ 0x3c0 │ │ │ │ strd r3, r2, [r0, #968] @ 0x3c8 │ │ │ │ movw r2, #43400 @ 0xa988 │ │ │ │ strd r3, r3, [r0, #976] @ 0x3d0 │ │ │ │ @@ -209020,69 +209020,70 @@ │ │ │ │ strd r2, r3, [r0, #952] @ 0x3b8 │ │ │ │ vstr d7, [r0, #936] @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2ea154 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - vshr.u32 q0, q4, #30 │ │ │ │ - subs.w r0, r8, r7, lsl #1 │ │ │ │ - rsbs r0, r6, r7, lsl #1 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + stcl 0, cr0, [r8], #-284 @ 0xfffffee4 │ │ │ │ + stc 0, cr0, [r6], {71} @ 0x47 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2eac30 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #108] @ (2eac34 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #108] @ (2eac38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r4, #0 │ │ │ │ blx 260d68 │ │ │ │ ldr r3, [pc, #84] @ (2eac3c ) │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ ldr r2, [pc, #68] @ (2eac40 ) │ │ │ │ ldr r1, [pc, #68] @ (2eac44 ) │ │ │ │ movs r0, #1 │ │ │ │ str.w r6, [r5, #944] @ 0x3b0 │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r3, r4 │ │ │ │ add.w r0, r5, #1004 @ 0x3ec │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - vqadd.u32 q0, q6, q4 │ │ │ │ - adc.w r0, r6, r7, lsl #1 │ │ │ │ - sbc.w r0, r2, r7, lsl #1 │ │ │ │ + vshr.u16 q8, q4, #4 │ │ │ │ + @ instruction: 0xebf60047 │ │ │ │ + ldc 0, cr0, [r2], {71} @ 0x47 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ bl ccc42 │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -209094,72 +209095,72 @@ │ │ │ │ add r9, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #232] @ (2ead64 ) │ │ │ │ ldr r1, [pc, #236] @ (2ead68 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #216] @ (2ead6c ) │ │ │ │ ldr r1, [pc, #220] @ (2ead70 ) │ │ │ │ movs r3, #1 │ │ │ │ ldr r7, [pc, #220] @ (2ead74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #220] @ (2ead78 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 5e0f8c │ │ │ │ + bl 5e103c │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ str.w r0, [r5, #1000] @ 0x3e8 │ │ │ │ - bl 5e0b44 │ │ │ │ + bl 5e0bf4 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ addw r1, r5, #1036 @ 0x40c │ │ │ │ bl 2ff694 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r5, #1040 @ 0x410 │ │ │ │ bl 2ff694 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ addw r1, r5, #1044 @ 0x414 │ │ │ │ bl 2ff694 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r5, #1048 @ 0x418 │ │ │ │ bl 2ff694 │ │ │ │ vldr d7, [pc, #60] @ 2ead50 │ │ │ │ ldr r2, [pc, #100] @ (2ead7c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -209169,37 +209170,37 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 4374c0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2ff744 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xead00047 │ │ │ │ - mrc2 0, 4, r0, cr2, cr8, {2} │ │ │ │ - @ instruction: 0xeaa60047 │ │ │ │ - ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ + @ instruction: 0xeb800047 │ │ │ │ + vqadd.u8 q8, q1, q4 │ │ │ │ + adcs.w r0, r6, r7, lsl #1 │ │ │ │ + beq.n 2eac7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + subs r6, r2, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bl fff28d6e <__bss_end__@@Base+0xff3e8c1a> │ │ │ │ - @ instruction: 0xeaa40047 │ │ │ │ - bne.n 2eace4 │ │ │ │ + adcs.w r0, r4, r7, lsl #1 │ │ │ │ + bcs.n 2eae44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2ead14 │ │ │ │ + bcs.n 2eae74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r6, r2, #12 │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 2ead94 │ │ │ │ ldr r2, [pc, #24] @ (2eada0 ) │ │ │ │ @@ -209211,15 +209212,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [r4, #352] @ 0x160 │ │ │ │ + mrc2 0, 3, r0, cr4, cr8, {2} │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ @@ -209231,15 +209232,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2eadd4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ asrs r2, r1, #12 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 2eae40 │ │ │ │ @@ -209250,15 +209251,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -209268,19 +209269,19 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 2eae34 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [sl, #-352] @ 0xfffffea0 │ │ │ │ - and.w r0, r4, r7, lsl #1 │ │ │ │ - ands.w r0, sl, r7, lsl #1 │ │ │ │ + mcr2 0, 0, r0, cr10, cr8, {2} │ │ │ │ + @ instruction: 0xeab40047 │ │ │ │ + pkhbt r0, sl, r7, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 2eb05c │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ @@ -209289,15 +209290,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -209347,15 +209348,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 698a30 │ │ │ │ + bl 698ae0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2eaf58 │ │ │ │ @@ -209435,28 +209436,28 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 698a30 │ │ │ │ + bl 698ae0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2eaf58 │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 2eaf44 │ │ │ │ - stc2l 0, cr0, [r4], #352 @ 0x160 │ │ │ │ - @ instruction: 0xe9be0047 │ │ │ │ - ldrd r0, r0, [r0, #284] @ 0x11c │ │ │ │ + ldc2 0, cr0, [r4, #352] @ 0x160 │ │ │ │ + orn r0, lr, r7, lsl #1 │ │ │ │ + eor.w r0, r0, r7, lsl #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ adds r7, r5, r2 │ │ │ │ @@ -209529,18 +209530,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2eb154 ) │ │ │ │ ldr r0, [pc, #20] @ (2eb158 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - @ instruction: 0xfa080058 │ │ │ │ - b.n 2eaf1c │ │ │ │ + @ instruction: 0xfab80058 │ │ │ │ + b.n 2eb07c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eaf60 │ │ │ │ + b.n 2eb0c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2eb218 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -209549,25 +209550,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (2eb220 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #156] @ (2eb224 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (2eb228 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #140] @ (2eb22c ) │ │ │ │ ldr r1, [pc, #144] @ (2eb230 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (2eb234 ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (2eb238 ) │ │ │ │ @@ -209599,36 +209600,36 @@ │ │ │ │ ldr r0, [pc, #116] @ (2eb25c ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [pc, #100] @ (2eb260 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr??.w r0, [r8, #88] @ 0x58 │ │ │ │ - ldmia r2!, {r1, r5, r6, r7} │ │ │ │ + @ instruction: 0xfa880058 │ │ │ │ + ldmia r3!, {r1, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, r5, r4 │ │ │ │ + adds r6, r3, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 2eaf04 │ │ │ │ + b.n 2eb064 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eaf38 │ │ │ │ + b.n 2eb098 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ @@ -209640,15 +209641,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #912 @ (adr r2, 2eb5ec ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2eaf68 │ │ │ │ + b.n 2eb0c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r4, r3, #27 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -209736,31 +209737,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2eb38c ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2eb390 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7f80058 │ │ │ │ - b.n 2ead4c │ │ │ │ + strh.w r0, [r8, #88] @ 0x58 │ │ │ │ + b.n 2eaeac │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ead1c │ │ │ │ + b.n 2eae7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2eb3e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -209770,31 +209771,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2eb3e4 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2eb3e8 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7a00058 │ │ │ │ - b.n 2eacf4 │ │ │ │ + ldr.w r0, [r0, r8, lsl #1] │ │ │ │ + b.n 2eae54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eacc4 │ │ │ │ + b.n 2eae24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2eb458 │ │ │ │ sub sp, #16 │ │ │ │ @@ -209803,15 +209804,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2eb460 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 2eb436 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -209828,18 +209829,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7460058 │ │ │ │ - b.n 2eac98 │ │ │ │ + @ instruction: 0xf7f60058 │ │ │ │ + b.n 2eadf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2eacc8 │ │ │ │ + b.n 2eae28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (2eb4f8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -209851,56 +209852,56 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 2eb508 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (2eb50c ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 2eb4ae │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 2eb4e0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 698ba4 │ │ │ │ + bl 698c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2eb4a8 │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2eb4ae │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - movt r0, #59480 @ 0xe858 │ │ │ │ - b.n 2ebc3c │ │ │ │ + @ instruction: 0xf77e0058 │ │ │ │ + b.n 2ead9c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ebc68 │ │ │ │ + b.n 2eadc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2eb904 │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -209921,15 +209922,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (2eb78c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (2eb790 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -209977,15 +209978,15 @@ │ │ │ │ bpl.n 2eb6ae │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 698690 │ │ │ │ + bl 698740 │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 2eb59c │ │ │ │ b.n 2eb596 │ │ │ │ @@ -210115,21 +210116,21 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 2eb6e6 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 2eb5e8 │ │ │ │ - @ instruction: 0xf6220058 │ │ │ │ + @ instruction: 0xf6d20058 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7aa0070 │ │ │ │ - b.n 2ebd7c │ │ │ │ + b.n 2ebedc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ebd4c │ │ │ │ + b.n 2ebeac │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xf7440070 │ │ │ │ @ instruction: 0xf6320070 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2eb7c2 │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ @@ -210178,34 +210179,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 73e534 │ │ │ │ + b.w 73e5e4 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 72dc08 │ │ │ │ + bl 72dcb8 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 72dc08 │ │ │ │ + bl 72dcb8 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -210218,15 +210219,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 2eb8a0 │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 2eb8b4 │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 2eb8ee │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 2eb8ee │ │ │ │ @@ -210235,15 +210236,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 2eb8cc │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 2eb8a6 │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 2eb8e8 │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -210258,15 +210259,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 2eb8be │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (2eb9a0 ) │ │ │ │ @@ -210278,15 +210279,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (2eb9a4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 69880c │ │ │ │ + bl 6988bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -210295,15 +210296,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 69880c │ │ │ │ + bl 6988bc │ │ │ │ ldr r2, [pc, #52] @ (2eb9a8 ) │ │ │ │ ldr r3, [pc, #44] @ (2eb9a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -210367,31 +210368,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 757978 │ │ │ │ + bl 757a28 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 757978 │ │ │ │ + bl 757a28 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 69880c │ │ │ │ + bl 6988bc │ │ │ │ ldr r3, [pc, #128] @ (2ebafc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ebaba │ │ │ │ ldr r2, [pc, #124] @ (2ebb00 ) │ │ │ │ ldr r3, [pc, #108] @ (2ebaf4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -210426,15 +210427,15 @@ │ │ │ │ bpl.n 2eba82 │ │ │ │ ldr r0, [pc, #60] @ (2ebb0c ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2eba82 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (2ebca4 ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (2ebd1c ) │ │ │ │ @ instruction: 0xf3200070 │ │ │ │ @@ -210444,15 +210445,15 @@ │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf25e0070 │ │ │ │ adds r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - udf #156 @ 0x9c │ │ │ │ + svc 76 @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (2ebc0c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -210462,19 +210463,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 69880c │ │ │ │ + bl 6988bc │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 2ebbb0 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -210529,28 +210530,28 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 2ebba0 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ b.n 2ebbb0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ subs.w r0, lr, #112 @ 0x70 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf1300070 │ │ │ │ ldr r0, [pc, #4] @ (2ebc20 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ lsls r2, r6, #22 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -210571,31 +210572,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 72d870 │ │ │ │ + bl 72d920 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d870 │ │ │ │ + bl 72d920 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ mov r0, r4 │ │ │ │ bl 2ebb10 │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -210624,21 +210625,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (2ebda4 ) │ │ │ │ ldr r2, [pc, #152] @ (2ebda8 ) │ │ │ │ ldr r1, [pc, #152] @ (2ebdac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb9ac │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 69880c │ │ │ │ + bl 6988bc │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 2ebb10 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -210658,15 +210659,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2613d0 │ │ │ │ ldr r2, [pc, #60] @ (2ebdb0 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 699018 │ │ │ │ + bl 6990c8 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -210692,33 +210693,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (2ebe04 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2ebe08 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #44] @ (2ebe0c ) │ │ │ │ ldr r3, [pc, #48] @ (2ebe10 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (2ebe14 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ - ldcl 0, cr0, [r6, #352] @ 0x160 │ │ │ │ - bkpt 0x008c │ │ │ │ - lsls r6, r0, #1 │ │ │ │ - lsrs r6, r2, #19 │ │ │ │ + b.w 5ddd84 │ │ │ │ + mcr 0, 4, r0, cr6, cr8, {2} │ │ │ │ + itt cc │ │ │ │ + lslcc r6, r0, #1 │ │ │ │ + lsrcc r6, r0, #22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #896] @ 0x380 │ │ │ │ lsls r6, r5, #1 │ │ │ │ @@ -210766,29 +210767,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72dc14 │ │ │ │ + bl 72dcc4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 2ebeba │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2eb874 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 72d8bc │ │ │ │ + bl 72d96c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 2ebea8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -210798,40 +210799,40 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #164] @ (2ebf88 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 260d68 │ │ │ │ ldr r3, [pc, #140] @ (2ebf8c ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 260d68 │ │ │ │ ldr r3, [pc, #112] @ (2ebf90 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ ldr r0, [pc, #96] @ (2ebf94 ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 2feb94 │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (2ebf98 ) │ │ │ │ @@ -210841,29 +210842,29 @@ │ │ │ │ ldr r2, [pc, #80] @ (2ebfa0 ) │ │ │ │ ldr r1, [pc, #84] @ (2ebfa4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 72d87c │ │ │ │ + bl 72d92c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 72d87c │ │ │ │ + bl 72d92c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2ebc24 │ │ │ │ - stcl 0, cr0, [r0], {88} @ 0x58 │ │ │ │ - blt.n 2ebf94 │ │ │ │ + ldcl 0, cr0, [r0, #-352]! @ 0xfffffea0 │ │ │ │ + blt.n 2ebef4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia.w r6!, {r0, r1, r3, r6} │ │ │ │ + ldrd r0, r0, [r6, #-300] @ 0x12c │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -210878,46 +210879,45 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #100] @ (2ec024 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 698f5c │ │ │ │ + bl 69900c │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 2ebfea │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 26109c │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 2ebffc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 26109c │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 72d8b4 │ │ │ │ + bl 72d964 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d8b4 │ │ │ │ + bl 72d964 │ │ │ │ ldr r0, [pc, #24] @ (2ec028 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2fecc0 │ │ │ │ - @ instruction: 0xebe40058 │ │ │ │ - bge.n 2ec078 │ │ │ │ + ldc 0, cr0, [r4], {88} @ 0x58 │ │ │ │ + bge.n 2ebfd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ebfbc │ │ │ │ - lsls r3, r1, #1 │ │ │ │ + ldrd r0, r0, [sl], #-300 @ 0x12c │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -210936,42 +210936,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 2ec0b4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2eb874 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 2ec066 │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 72dc14 │ │ │ │ + bl 72dcc4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ec0a4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72d8bc │ │ │ │ + bl 72d96c │ │ │ │ b.n 2ec0b0 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -211020,15 +211020,15 @@ │ │ │ │ beq.n 2ec1f8 │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2ec126 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 698678 │ │ │ │ + bl 698728 │ │ │ │ cbz r0, 2ec184 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 2ec12c │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 2ec12c │ │ │ │ @@ -211039,33 +211039,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ec240 │ │ │ │ ldr r2, [pc, #232] @ (2ec280 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 699018 │ │ │ │ + bl 6990c8 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ec12c │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72dc08 │ │ │ │ + bl 72dcb8 │ │ │ │ cbnz r0, 2ec22c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d9c8 │ │ │ │ + bl 72da78 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 2ec1ee │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 2ec154 │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -211075,15 +211075,15 @@ │ │ │ │ bne.n 2ec15e │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 2eb874 │ │ │ │ b.n 2ec15e │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -211126,33 +211126,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r0, #-352]! @ 0x160 │ │ │ │ - bvc.n 2ec230 │ │ │ │ + bic.w r0, r0, r8, lsr #1 │ │ │ │ + bhi.n 2ec190 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2ec2c4 │ │ │ │ + bhi.n 2ec224 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrd r0, r0, [sl, #-352] @ 0x160 │ │ │ │ - bvc.n 2ec210 │ │ │ │ + and.w r0, sl, r8, lsr #1 │ │ │ │ + bhi.n 2ec370 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2ec2e4 │ │ │ │ + bhi.n 2ec244 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strd r0, r0, [r6, #-352] @ 0x160 │ │ │ │ - bvc.n 2ec1f4 │ │ │ │ + ldrd r0, r0, [r6, #352]! @ 0x160 │ │ │ │ + bhi.n 2ec354 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 2ec250 │ │ │ │ + bhi.n 2ec1b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmdb r2!, {r3, r4, r6} │ │ │ │ - bvc.n 2ec1d8 │ │ │ │ + strd r0, r0, [r2, #352]! @ 0x160 │ │ │ │ + bhi.n 2ec338 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 2ec1fc │ │ │ │ + bhi.n 2ec35c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -211197,15 +211197,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2ec3e0 │ │ │ │ ldr r2, [pc, #188] @ (2ec3f8 ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 699018 │ │ │ │ + bl 6990c8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -211234,52 +211234,51 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2ec34e │ │ │ │ ldr r0, [pc, #76] @ (2ec3fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 2ec3da │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2ec38e │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2ec38e │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2ec38e │ │ │ │ ldr r0, [pc, #44] @ (2ec400 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ec396 │ │ │ │ ldr r3, [pc, #32] @ (2ec404 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (2ec408 ) │ │ │ │ ldr r0, [pc, #32] @ (2ec40c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - bvc.n 2ec434 │ │ │ │ + bvc.n 2ec394 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvs.n 2ec36c │ │ │ │ + bvc.n 2ec4cc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ec37c │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - bvs.n 2ec444 │ │ │ │ + strd r0, r0, [sl], #-352 @ 0x160 │ │ │ │ + bvs.n 2ec3a4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvs.n 2ec318 │ │ │ │ + bvc.n 2ec478 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -211429,15 +211428,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 2ec490 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 69880c │ │ │ │ + bl 6988bc │ │ │ │ b.n 2ec490 │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 2ec490 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -211448,15 +211447,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ec490 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb90c │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldr r2, [pc, #520] @ (2ec810 ) │ │ │ │ ldr r3, [pc, #492] @ (2ec7f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -211465,25 +211464,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 72d870 │ │ │ │ + bl 72d920 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2ec53a │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2ec738 │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -211522,15 +211521,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2ec46a │ │ │ │ ldr r0, [pc, #332] @ (2ec820 ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2ec46a │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2ec4fa │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 2ec490 │ │ │ │ @@ -211553,15 +211552,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72d870 │ │ │ │ + bl 72d920 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2ec540 │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (2ec824 ) │ │ │ │ @@ -211590,36 +211589,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2ec75e │ │ │ │ b.n 2ec518 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72dc14 │ │ │ │ + bl 72dcc4 │ │ │ │ cbnz r0, 2ec7d2 │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d8bc │ │ │ │ + bl 72d96c │ │ │ │ b.n 2ec674 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2ec504 │ │ │ │ b.n 2ec4f6 │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2ec57c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2ec57c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 72d9c8 │ │ │ │ + bl 72da78 │ │ │ │ b.n 2ec79c │ │ │ │ ldr r3, [pc, #76] @ (2ec82c ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (2ec830 ) │ │ │ │ ldr r0, [pc, #76] @ (2ec834 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -211642,25 +211641,25 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2ec4b0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2ec8b8 │ │ │ │ + bmi.n 2ec818 │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2ec358 │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2ec2f4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2ecfac │ │ │ │ + b.n 2ec10c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcs.n 2ec874 │ │ │ │ + bcs.n 2ec7d4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 2ec870 │ │ │ │ + bcc.n 2ec7d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -211706,15 +211705,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ec8da │ │ │ │ ldr r0, [pc, #416] @ (2eca50 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ec8da │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -211783,15 +211782,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb874 │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2ec8d0 │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 698a30 │ │ │ │ + bl 698ae0 │ │ │ │ b.n 2ec8d0 │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2ec9b8 │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 2ec892 │ │ │ │ @@ -211801,46 +211800,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 2eb874 │ │ │ │ b.n 2ec8d0 │ │ │ │ bl 2ebb10 │ │ │ │ b.n 2ec99c │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72dc08 │ │ │ │ + bl 72dcb8 │ │ │ │ cbz r0, 2ec9ea │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 2ec9f6 │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 2ec97c │ │ │ │ mov r0, r7 │ │ │ │ - bl 72d9c8 │ │ │ │ + bl 72da78 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 2ec9d0 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ b.n 2ec9e2 │ │ │ │ ldr r3, [pc, #40] @ (2eca54 ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (2eca58 ) │ │ │ │ ldr r0, [pc, #40] @ (2eca5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -211852,26 +211851,26 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2ec984 │ │ │ │ + bcc.n 2ecae4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2ecd3c │ │ │ │ + b.n 2ece9c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r7, {r2, r4, r6, r7} │ │ │ │ + beq.n 2ec964 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2eca00 │ │ │ │ + bne.n 2ec960 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2eca6c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27d0 │ │ │ │ + b.w 5e2880 │ │ │ │ nop │ │ │ │ vld1.8 {d16[3]}, [ip], r2 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -211879,20 +211878,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (2ecacc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2ecad0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #56] @ (2ecad4 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2ecad8 ) │ │ │ │ ldr r2, [pc, #48] @ (2ecadc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -211901,19 +211900,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 2ecdf0 │ │ │ │ + b.n 2ecf50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r0, 2ecb04 │ │ │ │ + uxth r0, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r2, r3 │ │ │ │ + lsls r2, r1, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r5, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r5, #1 │ │ │ │ vld1.8 {d0[3]}, [r6], r2 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -211929,15 +211928,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2ecb50 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (2ecb54 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #72] @ (2ecb58 ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -211951,19 +211950,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - b.n 2ecd98 │ │ │ │ + b.n 2ecef8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bne.n 2ecac0 │ │ │ │ + bcs.n 2ecc20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2ecaf8 │ │ │ │ + bcs.n 2eca58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2ecf04 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -211979,15 +211978,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (2ecbdc ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #84] @ (2ecbe0 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -212004,19 +212003,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - b.n 2ecd20 │ │ │ │ + b.n 2ece80 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bne.n 2ecc94 │ │ │ │ + bcs.n 2ecbf4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2ecc50 │ │ │ │ + bne.n 2ecbb0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2ece90 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -212029,47 +212028,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2ecc4c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #64] @ (2ecc50 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5e524c │ │ │ │ + bl 5e52fc │ │ │ │ ldr r2, [pc, #44] @ (2ecc54 ) │ │ │ │ ldr r1, [pc, #44] @ (2ecc58 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5dde48 │ │ │ │ - b.n 2ecc88 │ │ │ │ + b.w 5ddef8 │ │ │ │ + b.n 2ecde8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 2ecbb8 │ │ │ │ + bne.n 2ecd18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2ecbf4 │ │ │ │ + bne.n 2ecb54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2ecd44 │ │ │ │ + bgt.n 2ecca4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add sp, #192 @ 0xc0 │ │ │ │ + sub sp, #384 @ 0x180 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cdp2 0, 7, cr0, cr12, cr9, {2} │ │ │ │ + vhadd.u32 q0, q6, │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (2ecd30 ) │ │ │ │ sub sp, #28 │ │ │ │ mov r6, r1 │ │ │ │ @@ -212078,28 +212077,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #176] @ (2ecd3c ) │ │ │ │ ldr r1, [pc, #180] @ (2ecd40 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5deb8c │ │ │ │ + bl 5dec3c │ │ │ │ cbnz r0, 2eccc0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -212131,43 +212130,43 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r7 │ │ │ │ bl 2ff744 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ff694 │ │ │ │ nop │ │ │ │ - svc 168 @ 0xa8 │ │ │ │ + b.n 2ecde4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 2ecdbc │ │ │ │ + beq.n 2ecd1c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2ecdf4 │ │ │ │ + bne.n 2ecd54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #816 @ 0x330 │ │ │ │ + add sp, #496 @ 0x1f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cdp2 0, 1, cr0, cr8, cr9, {2} │ │ │ │ + cdp2 0, 12, cr0, cr8, cr9, {2} │ │ │ │ @ instruction: 0xf77a0062 │ │ │ │ - bge.n 2ecc94 │ │ │ │ + blt.n 2ecdf4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbz r0, 2ecd68 │ │ │ │ + sxth r0, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r4, 2ecd70 │ │ │ │ + sxth r4, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ecd54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -212175,110 +212174,110 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (2ece9c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (2ecea0 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (2ecea4 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (2ecea8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #256] @ (2eceac ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 2eceb0 │ │ │ │ - bl 5dd76c │ │ │ │ + bl 5dd81c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #232] @ (2eceb4 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd7ec │ │ │ │ + bl 5dd89c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #208] @ (2eceb8 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 2fe8a4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 5deb3c │ │ │ │ + bl 5debec │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r7, [pc, #160] @ (2ecebc ) │ │ │ │ ldr r1, [pc, #164] @ (2ecec0 ) │ │ │ │ ldr r6, [pc, #164] @ (2ecec4 ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5dd76c │ │ │ │ + bl 5dd81c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #140] @ (2ecec8 ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 2ffa90 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff3e8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff7a4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -212288,43 +212287,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldmia r7!, {r2, r3, r5, r6} │ │ │ │ + beq.n 2eced4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, sp, #896 @ 0x380 │ │ │ │ + add r7, sp, #576 @ 0x240 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #152 @ 0x98 │ │ │ │ + svc 72 @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stc2 0, cr0, [r0, #-292]! @ 0xfffffedc │ │ │ │ - ldmia r7!, {r2, r4, r5} │ │ │ │ + ldc2l 0, cr0, [r0, #292] @ 0x124 │ │ │ │ + ldmia r7, {r2, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ svc 22 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r5, {r3, r5, r7} │ │ │ │ + ldmia r6, {r3, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbc.w r0, lr, #13500416 @ 0xce0000 │ │ │ │ - add sp, #248 @ 0xf8 │ │ │ │ + @ instruction: 0xf61e004e │ │ │ │ + sub sp, #440 @ 0x1b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #164 @ 0xa4 │ │ │ │ + svc 84 @ 0x54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add sp, #312 @ 0x138 │ │ │ │ + sub sp, #504 @ 0x1f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2eced8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ @ instruction: 0xf6820062 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ @@ -212335,19 +212334,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (2ecf88 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (2ecf8c ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 5deb8c │ │ │ │ + bl 5dec3c │ │ │ │ cbnz r0, 2ecf2a │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -212381,24 +212380,24 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 38a040 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2ed034 │ │ │ │ + udf #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r5, sp, #392 @ 0x188 │ │ │ │ + add r6, sp, #72 @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfbae0049 │ │ │ │ + mrrc2 0, 4, r0, lr, cr9 │ │ │ │ ble.n 2ecf3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r4, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2ed00c │ │ │ │ + bhi.n 2ecf6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2ed020 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -212407,26 +212406,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (2ed028 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #104] @ (2ed02c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2ed030 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #88] @ (2ed034 ) │ │ │ │ ldr r3, [pc, #88] @ (2ed038 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -212445,22 +212444,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bgt.n 2ecf64 │ │ │ │ + ble.n 2ed0c4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, sp, #664 @ 0x298 │ │ │ │ + add r5, sp, #344 @ 0x158 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfaf20049 │ │ │ │ - ldrh r6, [r7, #12] │ │ │ │ + @ instruction: 0xfba20049 │ │ │ │ + ldrh r6, [r5, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #234 @ 0xea │ │ │ │ + cmp r3, #154 @ 0x9a │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, r4, #14811136 @ 0xe20000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -212473,24 +212472,24 @@ │ │ │ │ ldr r1, [pc, #40] @ (2ed080 ) │ │ │ │ ldr r0, [pc, #40] @ (2ed084 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5dec7c │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded2c │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e0524 │ │ │ │ - add r4, sp, #8 │ │ │ │ + b.w 5e05d4 │ │ │ │ + add r4, sp, #712 @ 0x2c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfa500049 │ │ │ │ - blt.n 2ed06c │ │ │ │ + @ instruction: 0xfb000049 │ │ │ │ + bgt.n 2ecfcc │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (2ed0e4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -212499,59 +212498,59 @@ │ │ │ │ ldr r1, [pc, #76] @ (2ed0ec ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #60] @ (2ed0f0 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5e524c │ │ │ │ + bl 5e52fc │ │ │ │ ldr r2, [pc, #44] @ (2ed0f4 ) │ │ │ │ ldr r1, [pc, #44] @ (2ed0f8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5dde48 │ │ │ │ - blt.n 2ed048 │ │ │ │ + b.w 5ddef8 │ │ │ │ + bgt.n 2ed1a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4!, {r2, r3, r6} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r4!, {r5, r6} │ │ │ │ + ldmia r5!, {r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvs.n 2ed0a0 │ │ │ │ + bvc.n 2ed000 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, sp, #576 @ 0x240 │ │ │ │ + add r4, sp, #256 @ 0x100 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr??.w r0, [ip, #73] @ 0x49 │ │ │ │ + @ instruction: 0xfa8c0049 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2ed124 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ @ instruction: 0xf4c00062 │ │ │ │ addw r1, r1, #906 @ 0x38a │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ ldr.w r2, [r0, #1936] @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ cbz r2, 2ed152 │ │ │ │ addw r3, r0, #3620 @ 0xe24 │ │ │ │ @@ -212575,17 +212574,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ - blt.n 2ed1b4 │ │ │ │ + blt.n 2ed114 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r3!, {r1, r5, r7} │ │ │ │ + ldmia r4, {r1, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed20c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -212604,16 +212603,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5dec7c │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded2c │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 43bbcc │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 26109c │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -212630,39 +212629,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bge.n 2ed1d8 │ │ │ │ + blt.n 2ed138 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #640 @ 0x280 │ │ │ │ + add r3, sp, #320 @ 0x140 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str??.w r0, [lr, #73] @ 0x49 │ │ │ │ + ldrsb.w r0, [lr, #73] @ 0x49 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #328] @ 2ed388 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #324] @ (2ed38c ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #324] @ (2ed390 ) │ │ │ │ ldr r1, [pc, #324] @ (2ed394 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2ed362 │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -212704,18 +212703,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5deb8c │ │ │ │ + bl 5dec3c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ed36c │ │ │ │ ldr r0, [pc, #184] @ (2ed3a8 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -212770,28 +212769,28 @@ │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2ed2c4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bge.n 2ed404 │ │ │ │ + bge.n 2ed364 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r6, #56] @ 0x38 │ │ │ │ + strh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #98 @ 0x62 │ │ │ │ + cmp r1, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 2ed3a0 │ │ │ │ + bge.n 2ed300 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r7} │ │ │ │ + ldmia r3, {r2, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #600 @ 0x258 │ │ │ │ + add r2, sp, #280 @ 0x118 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf7e00049 │ │ │ │ - ldmia r2!, {r3, r6} │ │ │ │ + ldrb.w r0, [r0, #73] @ 0x49 │ │ │ │ + ldmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -212802,27 +212801,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2ed44c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #116] @ (2ed450 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (2ed454 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #4 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #92] @ (2ed458 ) │ │ │ │ ldr r2, [pc, #96] @ (2ed45c ) │ │ │ │ ldr r3, [pc, #96] @ (2ed460 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ @@ -212833,34 +212832,34 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bhi.n 2ed3c8 │ │ │ │ + bls.n 2ed528 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #568 @ 0x238 │ │ │ │ + add r1, sp, #248 @ 0xf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf6da0049 │ │ │ │ - strh r6, [r4, #44] @ 0x2c │ │ │ │ + @ instruction: 0xf78a0049 │ │ │ │ + strh r6, [r2, #50] @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #210 @ 0xd2 │ │ │ │ + movs r7, #130 @ 0x82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ stc2 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ rsb r0, r2, #98 @ 0x62 │ │ │ │ ldrh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -212874,25 +212873,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (2ed508 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #120] @ (2ed50c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2ed510 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #104] @ (2ed514 ) │ │ │ │ ldr r3, [pc, #108] @ (2ed518 ) │ │ │ │ ldr r1, [pc, #108] @ (2ed51c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (2ed520 ) │ │ │ │ @@ -212907,35 +212906,35 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bhi.n 2ed514 │ │ │ │ + bhi.n 2ed474 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, pc, #856 @ (adr r7, 2ed860 ) │ │ │ │ + add r0, sp, #536 @ 0x218 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf6220049 │ │ │ │ - strh r6, [r5, #38] @ 0x26 │ │ │ │ + @ instruction: 0xf6d20049 │ │ │ │ + strh r6, [r3, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #26 │ │ │ │ + movs r6, #202 @ 0xca │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldc2l 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ adds.w r0, lr, #98 @ 0x62 │ │ │ │ ldrh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -212952,22 +212951,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldrh.w r8, [r0, #110] @ 0x6e │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.n 2ed5da │ │ │ │ cmp.w r8, #4 │ │ │ │ bne.n 2ed5e0 │ │ │ │ ldr.w fp, [pc, #116] @ 2ed5f0 │ │ │ │ addw r6, r9, #3640 @ 0xe38 │ │ │ │ @@ -212981,23 +212980,23 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ strd r9, r4, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5e032c │ │ │ │ + bl 5e03dc │ │ │ │ ldr r2, [pc, #84] @ (2ed5fc ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e524c │ │ │ │ + bl 5e52fc │ │ │ │ adds r6, #32 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 2ed594 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -213005,38 +213004,38 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r8, #2 │ │ │ │ b.n 2ed578 │ │ │ │ bl 2ed158 │ │ │ │ - strh r2, [r1, #34] @ 0x22 │ │ │ │ + strh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #120 @ 0x78 │ │ │ │ + movs r6, #40 @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 2ed678 │ │ │ │ + bvc.n 2ed5d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ sdiv pc, fp, pc │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r7!, {r6, r7} │ │ │ │ + ldmia r0!, {r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2ed5c4 │ │ │ │ + bcs.n 2ed524 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2ed624 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ orns r0, r8, #98 @ 0x62 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (2ed6a0 ) │ │ │ │ @@ -213044,25 +213043,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (2ed6a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #92] @ (2ed6ac ) │ │ │ │ ldr r1, [pc, #92] @ (2ed6b0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (2ed6b4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (2ed6b8 ) │ │ │ │ ldr r1, [pc, #76] @ (2ed6bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -213079,23 +213078,23 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddcd4 │ │ │ │ - bvs.n 2ed60c │ │ │ │ + b.w 5ddd84 │ │ │ │ + bvc.n 2ed76c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, pc, #104 @ (adr r6, 2ed710 ) │ │ │ │ + add r6, pc, #808 @ (adr r6, 2ed9d0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - orn r0, r6, #13172736 @ 0xc90000 │ │ │ │ - stmia r7!, {r1, r3, r4, r5} │ │ │ │ + adds.w r0, r6, #13172736 @ 0xc90000 │ │ │ │ + stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r6} │ │ │ │ + ldmia r0!, {r1, r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -213117,31 +213116,31 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (2ed720 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bvs.n 2ed730 │ │ │ │ + bvs.n 2ed690 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r5, r7} │ │ │ │ + stmia r7!, {r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r1, r6, r7} │ │ │ │ + stmia r7!, {r1, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2ed75c │ │ │ │ sub sp, #12 │ │ │ │ @@ -213149,24 +213148,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (2ed764 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 698a30 │ │ │ │ - bpl.n 2ed6cc │ │ │ │ + b.w 698ae0 │ │ │ │ + bvs.n 2ed82c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r2, r7} │ │ │ │ + stmia r7!, {r2, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2ed7a0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -213174,24 +213173,24 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (2ed7a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5b0f64 │ │ │ │ + b.w 5b1014 │ │ │ │ nop │ │ │ │ - bpl.n 2ed888 │ │ │ │ + bvs.n 2ed7e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r3} │ │ │ │ + stmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r5} │ │ │ │ + stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2ed7fc │ │ │ │ sub sp, #8 │ │ │ │ @@ -213202,31 +213201,31 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5b1040 │ │ │ │ + bl 5b10f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bpl.n 2ed85c │ │ │ │ + bpl.n 2ed7bc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r5!, {r1, r6, r7} │ │ │ │ + stmia r6!, {r1, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2ed858 │ │ │ │ sub sp, #12 │ │ │ │ @@ -213234,33 +213233,33 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (2ed860 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 2ed84e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2613cc │ │ │ │ - bmi.n 2ed800 │ │ │ │ + bpl.n 2ed760 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r5, r7} │ │ │ │ + stmia r6!, {r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 2ed8d8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -213271,27 +213270,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (2ed8e0 ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (2ed8e4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #80] @ (2ed8e8 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2ed8b0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5b0e94 │ │ │ │ + b.w 5b0f44 │ │ │ │ ldr r2, [pc, #56] @ (2ed8ec ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ed8a0 │ │ │ │ ldr r2, [pc, #52] @ (2ed8f0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -213299,33 +213298,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ed8a0 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (2ed8f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2ed8a0 │ │ │ │ nop │ │ │ │ - bmi.n 2ed9c8 │ │ │ │ + bpl.n 2ed928 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r1, r2, r5} │ │ │ │ + stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r5!, {r1, r2} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ bmi.n 2ed984 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r5} │ │ │ │ + stmia r5!, {r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 2ed9a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -213336,15 +213335,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (2ed9b4 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #140] @ (2ed9b8 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ed984 │ │ │ │ cmp r5, #1 │ │ │ │ @@ -213352,66 +213351,66 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 2ed94e │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 2ed96e │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5b0e14 │ │ │ │ + b.w 5b0ec4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5b0de0 │ │ │ │ + b.w 5b0e90 │ │ │ │ blx 2613d0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5b0e14 │ │ │ │ + b.w 5b0ec4 │ │ │ │ ldr r3, [pc, #52] @ (2ed9bc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed934 │ │ │ │ ldr r3, [pc, #48] @ (2ed9c0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ed934 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (2ed9c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ed934 │ │ │ │ nop │ │ │ │ - bcc.n 2ed970 │ │ │ │ + bmi.n 2ed8d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r2, r4, r5, r6} │ │ │ │ + stmia r5!, {r2, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r2, r4, r7} │ │ │ │ + stmia r5!, {r2, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ bcc.n 2ed92c │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #464] @ (2edb90 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r7} │ │ │ │ + stmia r5!, {r1, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (2edaac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -213423,69 +213422,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (2edab8 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 698ba4 │ │ │ │ + bl 698c54 │ │ │ │ cbnz r0, 2eda1a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 698678 │ │ │ │ + bl 698728 │ │ │ │ ldr r3, [pc, #148] @ (2edabc ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2eda86 │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 2eda04 │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #124] @ (2edac0 ) │ │ │ │ ldr r2, [pc, #124] @ (2edac4 ) │ │ │ │ ldr r1, [pc, #128] @ (2edac8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2eda04 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5b1040 │ │ │ │ + bl 5b10f0 │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2eda04 │ │ │ │ ldr r2, [pc, #88] @ (2edacc ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 699018 │ │ │ │ + bl 6990c8 │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 2eda04 │ │ │ │ ldr r3, [pc, #72] @ (2edad0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eda30 │ │ │ │ @@ -213495,38 +213494,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2eda30 │ │ │ │ ldr r0, [pc, #60] @ (2edad8 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2eda30 │ │ │ │ - bcc.n 2edad4 │ │ │ │ + bcc.n 2eda34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ bcs.n 2eda8c │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2eda1c │ │ │ │ + bcc.n 2edb7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r2, r6} │ │ │ │ + stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r2, r5, r6} │ │ │ │ + stmia r4!, {r2, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 2ed6d4 │ │ │ │ subs r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r5, r7} │ │ │ │ + stmia r4!, {r3, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (2edb7c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -213536,72 +213535,72 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #124] @ (2edb88 ) │ │ │ │ ldr r1, [pc, #124] @ (2edb8c ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #96] @ (2edb90 ) │ │ │ │ ldr r1, [pc, #100] @ (2edb94 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2edb6c │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 2edb56 │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6cc530 │ │ │ │ + b.w 6cc5e0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 698dcc │ │ │ │ + bl 698e7c │ │ │ │ b.n 2edb42 │ │ │ │ - bne.n 2edb7c │ │ │ │ + bcs.n 2edadc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r2, r3, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #296 @ (adr r1, 2edcb4 ) │ │ │ │ + add r1, pc, #1000 @ (adr r1, 2edf74 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vmla.i16 d0, d6, d1[1] │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ + orr.w r0, r6, #73 @ 0x49 │ │ │ │ + stmia r3!, {r1, r2, r3} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (2edc70 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -213612,36 +213611,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5e2f08 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 2edc1c │ │ │ │ ldr r2, [pc, #152] @ (2edc7c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (2edc80 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (2edc84 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 2edc46 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -213656,39 +213655,39 @@ │ │ │ │ ldr r3, [pc, #96] @ (2edc8c ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (2edc90 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (2edc94 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2edc08 │ │ │ │ blx 2613d0 │ │ │ │ ldr r2, [pc, #76] @ (2edc98 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 699018 │ │ │ │ + bl 6990c8 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bne.n 2edcfc │ │ │ │ + bne.n 2edc5c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @@ -213709,42 +213708,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #240] @ (2eddc4 ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 2edd12 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2edd88 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 698ba4 │ │ │ │ + bl 698c54 │ │ │ │ cbz r0, 2edd72 │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 2edd50 │ │ │ │ ldr r1, [pc, #164] @ (2eddc8 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -213753,32 +213752,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (2eddd0 ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5b0de0 │ │ │ │ + b.w 5b0e90 │ │ │ │ ldr r5, [pc, #128] @ (2eddd4 ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (2eddd8 ) │ │ │ │ ldr r1, [pc, #128] @ (2edddc ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (2edde0 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213786,42 +213785,42 @@ │ │ │ │ ldr r4, [pc, #88] @ (2edde4 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2ede2c │ │ │ │ + beq.n 2edd8c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r1, r3} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (2edea8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -213831,79 +213830,79 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 698ba4 │ │ │ │ + bl 698c54 │ │ │ │ cbz r0, 2ede62 │ │ │ │ cbz r4, 2ede78 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #136] @ (2edeb4 ) │ │ │ │ ldr r1, [pc, #136] @ (2edeb8 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 2edea4 │ │ │ │ ldr r3, [pc, #120] @ (2edebc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (2edec0 ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (2edec4 ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (2edec8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 2ede44 │ │ │ │ - ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - nop {12} │ │ │ │ + stmia r0!, {r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - it le │ │ │ │ - lslle r7, r0, #1 │ │ │ │ - nop {6} │ │ │ │ + stmia r0!, {r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - nop {8} │ │ │ │ + stmia r0!, {r4} │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + stmia r0!, {r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -213914,15 +213913,15 @@ │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2edeec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ @ instruction: 0xe80a0062 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ bne.n 2edf62 │ │ │ │ push {lr} │ │ │ │ @@ -213942,18 +213941,18 @@ │ │ │ │ str.w r1, [r0, #988] @ 0x3dc │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 2edf9a │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #928 @ 0x3a0 │ │ │ │ - bl 698a30 │ │ │ │ + bl 698ae0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -214000,15 +213999,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ cbz r2, 2ee04c │ │ │ │ ldr r3, [pc, #156] @ (2ee08c ) │ │ │ │ cmp r2, #2 │ │ │ │ vldr d7, [pc, #132] @ 2ee078 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -214031,15 +214030,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2ee090 ) │ │ │ │ ldr r2, [pc, #108] @ (2ee094 ) │ │ │ │ ldr r1, [pc, #108] @ (2ee098 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -214048,78 +214047,78 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #76] @ (2ee0a0 ) │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - itte mi │ │ │ │ - lslmi r7, r0, #1 │ │ │ │ - ldmiami r5, {r3, r5, r7} │ │ │ │ - lslpl r0, r3, #1 │ │ │ │ - itt ne │ │ │ │ - lslne r7, r0, #1 │ │ │ │ - bne.n 2ede80 │ │ │ │ + itet │ │ │ │ + lsl r7, r0, #1 │ │ │ │ + ldmiaal r6, {r3, r4, r6} │ │ │ │ + lsl r0, r3, #1 │ │ │ │ + ite gt │ │ │ │ + lslgt r7, r0, #1 │ │ │ │ + ble.n 2ede80 │ │ │ │ lsls r2, r4, #1 │ │ │ │ mrc2 15, 5, pc, cr3, cr15, {7} │ │ │ │ lsls r5, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr13, cr15, {7} │ │ │ │ - bkpt 0x00f6 │ │ │ │ - lsls r7, r0, #1 │ │ │ │ - bkpt 0x00d6 │ │ │ │ - lsls r7, r0, #1 │ │ │ │ - push {lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + itte ge │ │ │ │ + lslge r7, r0, #1 │ │ │ │ + itte hi @ unpredictable │ │ │ │ + lslhi r7, r0, #1 │ │ │ │ + pushhi {lr} │ │ │ │ + movls.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2ee0f4 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #60] @ (2ee0f8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2ee0fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #44] @ (2ee100 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (2ee104 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #36] @ (2ee108 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r6, r7} │ │ │ │ + ldmia r5, {r1, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #608] @ 0x260 │ │ │ │ + ldr r4, [sp, #288] @ 0x120 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strd r0, r0, [r2, #292]! @ 0x124 │ │ │ │ + eors.w r0, r2, r9, lsl #1 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ strh r6, [r7, #24] │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -214132,62 +214131,62 @@ │ │ │ │ ldr r1, [pc, #84] @ (2ee178 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (2ee17c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #72] @ (2ee180 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r6, #960 @ 0x3c0 │ │ │ │ bl 2ff694 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ff744 │ │ │ │ - ldmia r4, {r2, r3, r4, r6} │ │ │ │ + ldmia r5!, {r2, r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r1, r4, r6, r7, pc} │ │ │ │ + bkpt 0x0082 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x00a2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #248] @ 0xf8 │ │ │ │ + ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #128] @ 0x80 │ │ │ │ + ldr r5, [sp, #832] @ 0x340 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 2ee1ec │ │ │ │ ldr r2, [pc, #84] @ (2ee1f0 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #84] @ (2ee1f4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ sub.w r1, r2, #8 │ │ │ │ clz r1, r1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ orr.w r3, r3, r1, lsl #1 │ │ │ │ @@ -214201,19 +214200,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r3, r4, r6, pc} │ │ │ │ + bkpt 0x0008 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r2, r4, r5, r6, pc} │ │ │ │ + bkpt 0x0026 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #316] @ (2ee348 ) │ │ │ │ @@ -214256,15 +214255,15 @@ │ │ │ │ orrne.w r1, r1, #1 │ │ │ │ orr.w r1, r1, #4 │ │ │ │ str.w r1, [r3, #988] @ 0x3dc │ │ │ │ bne.n 2ee2d6 │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 2ee2de │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr r2, [pc, #200] @ (2ee354 ) │ │ │ │ ldr r3, [pc, #188] @ (2ee34c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -214302,15 +214301,15 @@ │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ b.n 2ee25c │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 698690 │ │ │ │ + bl 698740 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ str.w r4, [r3, #984] @ 0x3d8 │ │ │ │ b.n 2ee25c │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -214319,31 +214318,31 @@ │ │ │ │ b.n 2ee25c │ │ │ │ ldr r1, [pc, #40] @ (2ee35c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (2ee360 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ee2f4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldmia r2, {r1, r2, r4, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4, r6} │ │ │ │ + pop {r1, r2, r3, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2ee3b8 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ adds r2, #1 │ │ │ │ @@ -214360,34 +214359,34 @@ │ │ │ │ mov.w ip, ip, lsr #5 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ orr.w r2, r2, ip, lsl #1 │ │ │ │ orr.w r2, r2, #21 │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ ldr r0, [pc, #4] @ (2ee3c0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 261580 │ │ │ │ - cbnz r2, 2ee442 │ │ │ │ + pop {r1, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r0, #992] @ 0x3e0 │ │ │ │ cmp r0, #7 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ee3e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ b.n 2eeb34 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -214401,15 +214400,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2ee438 ) │ │ │ │ ldr r1, [pc, #44] @ (2ee43c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ add r1, pc │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -214429,25 +214428,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (2ee4cc ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #104] @ (2ee4d0 ) │ │ │ │ ldr r1, [pc, #104] @ (2ee4d4 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #88] @ (2ee4d8 ) │ │ │ │ ldr r2, [pc, #92] @ (2ee4dc ) │ │ │ │ ldr r3, [pc, #92] @ (2ee4e0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #92] @ (2ee4e4 ) │ │ │ │ strd r1, r2, [r4, #72] @ 0x48 │ │ │ │ @@ -214459,35 +214458,35 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r5, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r2, r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ + ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2ee16c │ │ │ │ + b.n 2ee2cc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ + ldr r0, [sp, #840] @ 0x348 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2eead4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ @@ -214507,25 +214506,25 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #40] @ (2ee534 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72d8b4 │ │ │ │ + b.w 72d964 │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r3, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - revsh r0, r0 │ │ │ │ + cbnz r0, 2ee590 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - revsh r6, r3 │ │ │ │ + cbnz r6, 2ee59a │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2ee574 │ │ │ │ sub sp, #12 │ │ │ │ @@ -214533,25 +214532,25 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #40] @ (2ee57c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5e02cc │ │ │ │ - ldmia r0!, {r1, r7} │ │ │ │ + b.w 5e037c │ │ │ │ + ldmia r1, {r1, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rev16 r0, r7 │ │ │ │ + cbnz r0, 2ee5c6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - hlt 0x0016 │ │ │ │ + cbnz r6, 2ee5d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 2ee5e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -214559,36 +214558,36 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #84] @ (2ee5f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #48] @ 2ee5e0 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ strd r2, r2, [r3, #960] @ 0x3c0 │ │ │ │ strd r2, r2, [r3, #968] @ 0x3c8 │ │ │ │ strb.w r2, [r3, #992] @ 0x3e0 │ │ │ │ str.w r2, [r3, #984] @ 0x3d8 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ vstr d7, [r3, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72d870 │ │ │ │ + b.w 72d920 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldmia r0!, {r1, r3, r4, r5} │ │ │ │ + ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rev r0, r6 │ │ │ │ + revsh r0, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rev16 r6, r1 │ │ │ │ + revsh r6, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2ee678 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -214597,26 +214596,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (2ee680 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #100] @ (2ee684 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #100] @ (2ee688 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #56] @ 2ee670 │ │ │ │ ldr r2, [pc, #80] @ (2ee68c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -214634,23 +214633,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff694 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r6, r7} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #296] @ 0x128 │ │ │ │ + ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #376] @ 0x178 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r2, 2ee6ba │ │ │ │ + rev16 r2, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r6, 2ee6b4 │ │ │ │ + rev16 r6, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2ee910 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -214660,33 +214659,33 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #152] @ (2ee744 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ - bl 72d87c │ │ │ │ + bl 72d92c │ │ │ │ movs r0, #32 │ │ │ │ blx 260d68 │ │ │ │ ldr r3, [pc, #120] @ (2ee748 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ str.w r6, [r4, #1012] @ 0x3f4 │ │ │ │ - bl 698ba4 │ │ │ │ + bl 698c54 │ │ │ │ cbnz r0, 2ee704 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -214702,28 +214701,28 @@ │ │ │ │ ldr r1, [pc, #60] @ (2ee754 ) │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #60] @ (2ee758 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r7!, {r1, r3, r5} │ │ │ │ + stmia r7!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r0, 2ee74c │ │ │ │ + cbnz r0, 2ee778 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r6, 2ee756 │ │ │ │ + cbnz r6, 2ee782 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r3, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ @@ -214732,54 +214731,54 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ ldrh.w r6, [r4, #974] @ 0x3ce │ │ │ │ ldrh.w r5, [r4, #978] @ 0x3d2 │ │ │ │ - bl 72dc30 │ │ │ │ + bl 72dce0 │ │ │ │ and.w r6, r6, #7 │ │ │ │ ldrb.w r3, [r4, #992] @ 0x3e0 │ │ │ │ and.w r5, r5, #7 │ │ │ │ cmp r6, r0 │ │ │ │ bhi.n 2ee7a8 │ │ │ │ cmp r3, r5 │ │ │ │ it ls │ │ │ │ movls r1, #0 │ │ │ │ bls.n 2ee79c │ │ │ │ ldr.w r2, [r4, #964] @ 0x3c4 │ │ │ │ ubfx r1, r2, #1, #1 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ ldr.w r2, [r4, #964] @ 0x3c4 │ │ │ │ cmp r3, r5 │ │ │ │ and.w r1, r2, #1 │ │ │ │ bls.n 2ee79c │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2ee798 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ nop │ │ │ │ ldrb.w r3, [r0, #992] @ 0x3e0 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2ee7e2 │ │ │ │ add.w ip, r3, #1 │ │ │ │ add r3, r0 │ │ │ │ strb.w ip, [r0, #992] @ 0x3e0 │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ strb.w r2, [r3, #984] @ 0x3d8 │ │ │ │ b.n 2ee75c │ │ │ │ ldr r0, [pc, #8] @ (2ee7ec ) │ │ │ │ add r0, pc │ │ │ │ b.w 261580 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7d0 │ │ │ │ + @ instruction: 0xb880 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ @@ -214790,19 +214789,19 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #192] @ (2ee8d4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 698ba4 │ │ │ │ + bl 698c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ee8ae │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dc08 │ │ │ │ + bl 72dcb8 │ │ │ │ cbz r0, 2ee856 │ │ │ │ ldr r2, [pc, #168] @ (2ee8d8 ) │ │ │ │ ldr r3, [pc, #160] @ (2ee8d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -214815,52 +214814,52 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dc30 │ │ │ │ + bl 72dce0 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72da68 │ │ │ │ + bl 72db18 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 698678 │ │ │ │ + bl 698728 │ │ │ │ subs r1, r0, #0 │ │ │ │ bge.n 2ee8b6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dc08 │ │ │ │ + bl 72dcb8 │ │ │ │ cbnz r0, 2ee892 │ │ │ │ ldr r2, [pc, #88] @ (2ee8dc ) │ │ │ │ mov r3, r4 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 699018 │ │ │ │ + bl 6990c8 │ │ │ │ cbz r0, 2ee8ae │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dc14 │ │ │ │ + bl 72dcc4 │ │ │ │ cbnz r0, 2ee8a6 │ │ │ │ ldr.w r3, [r4, #960] @ 0x3c0 │ │ │ │ bic.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r4, #960] @ 0x3c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee75c │ │ │ │ b.n 2ee82e │ │ │ │ mov r0, r5 │ │ │ │ - bl 72d870 │ │ │ │ + bl 72d920 │ │ │ │ b.n 2ee82e │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dad4 │ │ │ │ + bl 72db84 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dc08 │ │ │ │ + bl 72dcb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ee892 │ │ │ │ b.n 2ee880 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r4!, {r2, r4, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ @@ -214958,41 +214957,41 @@ │ │ │ │ b.n 2ee92c │ │ │ │ str.w r1, [r4, #976] @ 0x3d0 │ │ │ │ b.n 2ee92c │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ b.n 2ee92c │ │ │ │ movs r0, #1 │ │ │ │ add.w r6, r4, #996 @ 0x3e4 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r4, #996 @ 0x3e4 │ │ │ │ mov r8, r1 │ │ │ │ - bl 72dc24 │ │ │ │ + bl 72dcd4 │ │ │ │ movs r2, #1 │ │ │ │ cbz r0, 2eea3c │ │ │ │ add.w r1, sp, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72d91c │ │ │ │ + bl 72d9cc │ │ │ │ mov r0, r6 │ │ │ │ - bl 72dc14 │ │ │ │ + bl 72dcc4 │ │ │ │ cbz r0, 2eea1e │ │ │ │ ldr.w r3, [r4, #960] @ 0x3c0 │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r4, #960] @ 0x3c0 │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ - bl 73e534 │ │ │ │ + bl 73e5e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ee92c │ │ │ │ adds.w r2, r7, #100 @ 0x64 │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ adc.w r3, r8, #0 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ b.n 2ee92c │ │ │ │ mov r0, r6 │ │ │ │ - bl 72dc24 │ │ │ │ + bl 72dcd4 │ │ │ │ ldr r3, [pc, #68] @ (2eea88 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bmi.n 2eea68 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -215000,39 +214999,39 @@ │ │ │ │ b.n 2eea00 │ │ │ │ ldr r4, [pc, #56] @ (2eea90 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #56] @ (2eea94 ) │ │ │ │ add r4, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2ee92c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #44] @ (2eea98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2eea4e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r2, r4, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r3, r6, r7, lr} │ │ │ │ + @ instruction: 0xb678 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r3, r4, r7, lr} │ │ │ │ + @ instruction: 0xb648 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #384] @ (2eec2c ) │ │ │ │ cmp r2, #25 │ │ │ │ @@ -215096,15 +215095,15 @@ │ │ │ │ ldrh.w r3, [r4, #974] @ 0x3ce │ │ │ │ add.w r0, r4, #996 @ 0x3e4 │ │ │ │ ldrh.w r2, [r4, #978] @ 0x3d2 │ │ │ │ and.w r3, r3, #7 │ │ │ │ str r3, [sp, #4] │ │ │ │ and.w r2, r2, #7 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72dc30 │ │ │ │ + bl 72dce0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #992] @ 0x3e0 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ @@ -215149,15 +215148,15 @@ │ │ │ │ add.w r0, r4, #984 @ 0x3d8 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 261ba8 │ │ │ │ ldrb.w r2, [r4, #992] @ 0x3e0 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ subs r2, #1 │ │ │ │ strb.w r2, [r4, #992] @ 0x3e0 │ │ │ │ - bl 698a30 │ │ │ │ + bl 698ae0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee75c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ b.n 2eeb40 │ │ │ │ ldr.w r0, [r4, #960] @ 0x3c0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -215166,24 +215165,24 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #24] @ (2eec34 ) │ │ │ │ ldr r0, [pc, #24] @ (2eec38 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2eeac4 │ │ │ │ nop │ │ │ │ stmia r2!, {r4, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r3, r5} │ │ │ │ + push {r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002eec3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -215195,25 +215194,25 @@ │ │ │ │ mov sl, r3 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r4, [pc, #124] @ (2eece0 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ ldr r2, [pc, #120] @ (2eece4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #120] @ (2eece8 ) │ │ │ │ movs r3, #19 │ │ │ │ add.w r6, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #104] @ (2eecec ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #100] @ 2eecf0 │ │ │ │ bl 2fe8a4 │ │ │ │ @@ -215241,31 +215240,31 @@ │ │ │ │ movs r3, #61 @ 0x3d │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5e2bf4 │ │ │ │ + b.w 5e2ca4 │ │ │ │ nop │ │ │ │ - cbz r4, 2eed46 │ │ │ │ + push {r2, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #928] @ 0x3a0 │ │ │ │ + str r2, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #1008] @ 0x3f0 │ │ │ │ + str r2, [sp, #688] @ 0x2b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvs.n 2eec90 │ │ │ │ + bvc.n 2eebf0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmia r0!, {r4, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2eed3c │ │ │ │ + cbz r6, 2eed68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -215284,15 +215283,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2eed58 ) │ │ │ │ ldr r1, [pc, #44] @ (2eed5c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215335,28 +215334,28 @@ │ │ │ │ beq.n 2eedcc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (2eedd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - uxtb r4, r2 │ │ │ │ + cbz r4, 2eee3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1000] @ (2ef1d8 ) │ │ │ │ @@ -215441,15 +215440,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2eef64 │ │ │ │ ldr r0, [pc, #824] @ (2ef1ec ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ movs r7, #0 │ │ │ │ mov.w r8, #0 │ │ │ │ bfc r3, #0, #16 │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, r8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -215477,15 +215476,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.w 2ef1ae │ │ │ │ ldr r0, [pc, #744] @ (2ef1f4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ strd r5, r3, [r4, #16] │ │ │ │ b.n 2eee46 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -215506,23 +215505,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r1, r3, [sp, #36] @ 0x24 │ │ │ │ b.n 2eee98 │ │ │ │ uxtb.w r5, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ strb.w r5, [sp, #72] @ 0x48 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 698690 │ │ │ │ + bl 698740 │ │ │ │ orr.w r7, r5, #256 @ 0x100 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.n 2eeec2 │ │ │ │ mov r5, sl │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2ef110 │ │ │ │ ands.w r2, fp, #1 │ │ │ │ @@ -215638,15 +215637,15 @@ │ │ │ │ orr.w r1, r1, r3, lsl #31 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 44dee0 │ │ │ │ ldr r0, [pc, #348] @ (2ef224 ) │ │ │ │ strd r3, r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldrd r3, r1, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2eeebc │ │ │ │ ldr r2, [pc, #328] @ (2ef228 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -215659,22 +215658,22 @@ │ │ │ │ bpl.w 2eeebc │ │ │ │ ldr r0, [pc, #304] @ (2ef22c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 2eeebc │ │ │ │ ldr r0, [pc, #284] @ (2ef230 ) │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.n 2eeebc │ │ │ │ mov r1, r6 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ blx 262b9c │ │ │ │ @@ -215694,15 +215693,15 @@ │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #21 │ │ │ │ bpl.w 2eeec2 │ │ │ │ ldr r0, [pc, #216] @ (2ef234 ) │ │ │ │ str r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b.n 2eeec2 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ subs r2, #1 │ │ │ │ orrs r2, r1 │ │ │ │ bne.n 2ef14a │ │ │ │ @@ -215719,29 +215718,29 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ strb.w sl, [sp, #72] @ 0x48 │ │ │ │ bl 443f94 │ │ │ │ movs r2, #1 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 698690 │ │ │ │ + bl 698740 │ │ │ │ uxtb.w r2, fp │ │ │ │ ldr r3, [sp, #32] │ │ │ │ orr.w r7, r2, #256 @ 0x100 │ │ │ │ b.n 2eeec2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 26141c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #116] @ (2ef238 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x00f0 │ │ │ │ @@ -215750,53 +215749,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x00e0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bkpt 0x009a │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r0, r7 │ │ │ │ + cbz r0, 2ef23a │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - uxth r6, r5 │ │ │ │ + cbz r6, 2ef24e │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2ef21a │ │ │ │ + sxth r4, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ite vc │ │ │ │ lslvc r2, r0, #2 │ │ │ │ movvs r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #132 @ 0x84 │ │ │ │ + cmp r5, #52 @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r1, #28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r7, [pc, #904] @ (2ef5a0 ) │ │ │ │ + str r2, [r2, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #880] @ (2ef58c ) │ │ │ │ + str r4, [r1, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r4, r7, #26 │ │ │ │ lsls r1, r6, #1 │ │ │ │ pop {r2, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - sub sp, #16 │ │ │ │ + cbz r4, 2ef234 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #440 @ 0x1b8 │ │ │ │ + cbz r6, 2ef236 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add sp, #88 @ 0x58 │ │ │ │ + sub sp, #280 @ 0x118 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #704 @ 0x2c0 │ │ │ │ + add sp, #384 @ 0x180 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #160 @ 0xa0 │ │ │ │ + add r7, sp, #864 @ 0x360 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2ef252 │ │ │ │ ldr.w r3, [r0, #244] @ 0xf4 │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ bfc r3, #0, #16 │ │ │ │ orr.w r2, r2, #256 @ 0x100 │ │ │ │ @@ -215845,15 +215844,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ orrs r3, r6 │ │ │ │ strd r0, r1, [r2, #32] │ │ │ │ beq.n 2ef292 │ │ │ │ ldr r0, [pc, #116] @ (2ef33c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r0, [pc, #104] @ (2ef340 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ blx 262a08 │ │ │ │ cbz r0, 2ef2fc │ │ │ │ @@ -215879,37 +215878,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #48] @ (2ef350 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ nop │ │ │ │ - add r7, sp, #432 @ 0x1b0 │ │ │ │ + add sp, #112 @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r1, r7} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r7, sp, #392 @ 0x188 │ │ │ │ + add sp, #72 @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r4, r6} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r7, sp, #304 @ 0x130 │ │ │ │ + add r7, sp, #1008 @ 0x3f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #352 @ 0x160 │ │ │ │ + add sp, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #368 @ 0x170 │ │ │ │ + add sp, #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ pop {r3, r4} │ │ │ │ lsls r2, r0, #2 │ │ │ │ pop {r1, r3} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r6, sp, #824 @ 0x338 │ │ │ │ + add r7, sp, #504 @ 0x1f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002ef354 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -215968,28 +215967,28 @@ │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ vstr d7, [r0, #32] │ │ │ │ movs r4, #0 │ │ │ │ vstr d7, [r0, #-208] @ 0xffffff30 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 698bc0 │ │ │ │ + bl 698c70 │ │ │ │ ldr r3, [pc, #168] @ (2ef4ac ) │ │ │ │ add.w r0, r6, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #164] @ (2ef4b0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #164] @ (2ef4b4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #164] @ (2ef4b8 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #144] @ (2ef4bc ) │ │ │ │ add.w r4, r6, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #144] @ (2ef4c0 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ @@ -216022,42 +216021,42 @@ │ │ │ │ ldrd r5, r1, [r1, #32] │ │ │ │ adds.w ip, r2, #8 │ │ │ │ adc.w r6, r3, #0 │ │ │ │ orrs.w r0, r5, r1 │ │ │ │ bne.n 2ef390 │ │ │ │ ldr r0, [pc, #64] @ (2ef4c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ cbnz r6, 2ef4c0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cbnz r0, 2ef50a │ │ │ │ lsls r2, r0, #2 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w pc, [fp, #4095] @ 0xfff │ │ │ │ mcr2 15, 1, pc, cr9, cr15, {7} @ │ │ │ │ str??.w pc, [r9, #4095] @ 0xfff │ │ │ │ str??.w pc, [r7, #4095] @ 0xfff │ │ │ │ - add r6, sp, #280 @ 0x118 │ │ │ │ + add r6, sp, #984 @ 0x3d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bcc.n 2ef4a8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ hlt 0x0024 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - add r5, sp, #800 @ 0x320 │ │ │ │ + add r6, sp, #480 @ 0x1e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2ef4d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ bcc.n 2ef3e8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2ef4e8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2fecc0 │ │ │ │ nop │ │ │ │ @@ -216084,15 +216083,15 @@ │ │ │ │ ldr r1, [pc, #656] @ (2ef7ac ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #604] @ 2ef790 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -216181,15 +216180,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #416] @ (2ef7c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2ef5d2 │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 2ef5d2 │ │ │ │ ldr r3, [pc, #388] @ (2ef7c8 ) │ │ │ │ @@ -216198,15 +216197,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #388] @ (2ef7d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2ef5d2 │ │ │ │ ldr r3, [pc, #376] @ (2ef7d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -216222,15 +216221,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #352] @ (2ef7e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2ef5d2 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -216256,21 +216255,21 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #276] @ (2ef7ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2ef5d2 │ │ │ │ ldr r1, [pc, #260] @ (2ef7f0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddbc │ │ │ │ + bl 72de6c │ │ │ │ b.n 2ef5d2 │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ef60a │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2ef772 │ │ │ │ @@ -216281,28 +216280,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #224] @ (2ef7f8 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2ef5d2 │ │ │ │ ldr r3, [pc, #212] @ (2ef7fc ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (2ef800 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #208] @ (2ef804 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2ef5d2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -216321,78 +216320,78 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #144] @ (2ef80c ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2ef5d2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ @ instruction: 0xb7de │ │ │ │ lsls r0, r6, #1 │ │ │ │ @ instruction: 0xb7d6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbnz r4, 2ef7ae │ │ │ │ + cbnz r4, 2ef7da │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #416 @ 0x1a0 │ │ │ │ + add r6, sp, #96 @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #552 @ 0x228 │ │ │ │ + add r6, sp, #232 @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb70e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xb81a │ │ │ │ + @ instruction: 0xb8ca │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, sp, #688 @ 0x2b0 │ │ │ │ + add r5, sp, #368 @ 0x170 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #560 @ 0x230 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb7f2 │ │ │ │ + @ instruction: 0xb8a2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, sp, #784 @ 0x310 │ │ │ │ + add r5, sp, #464 @ 0x1d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #400 @ 0x190 │ │ │ │ + add r5, sp, #80 @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7bc │ │ │ │ + @ instruction: 0xb86c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, sp, #840 @ 0x348 │ │ │ │ + add r5, sp, #520 @ 0x208 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #184 @ 0xb8 │ │ │ │ + add r4, sp, #888 @ 0x378 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb764 │ │ │ │ + @ instruction: 0xb814 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, sp, #664 @ 0x298 │ │ │ │ + add r5, sp, #344 @ 0x158 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #856 @ 0x358 │ │ │ │ + add r4, sp, #536 @ 0x218 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #240 @ 0xf0 │ │ │ │ + add r5, sp, #944 @ 0x3b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #576 @ 0x240 │ │ │ │ + add r5, sp, #256 @ 0x100 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #608 @ 0x260 │ │ │ │ + add r4, sp, #288 @ 0x120 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb70c │ │ │ │ + @ instruction: 0xb7bc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #504 @ 0x1f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #480 @ 0x1e0 │ │ │ │ + add r4, sp, #160 @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ + add r5, sp, #96 @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #208 @ 0xd0 │ │ │ │ + add r3, sp, #912 @ 0x390 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2ef87c │ │ │ │ sub sp, #20 │ │ │ │ @@ -216400,25 +216399,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2ef884 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w ip, [pc, #72] @ 2ef888 │ │ │ │ ldr r3, [pc, #72] @ (2ef88c ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (2ef890 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (2ef894 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -216427,40 +216426,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb612 │ │ │ │ + @ instruction: 0xb6c2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r5, #32] │ │ │ │ + strh r4, [r3, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcs.n 2ef974 │ │ │ │ + bcc.n 2ef8d4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ ldr r6, [r1, #108] @ 0x6c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r3, sp, #976 @ 0x3d0 │ │ │ │ + add r4, sp, #656 @ 0x290 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 2ef95c │ │ │ │ ldr r2, [pc, #176] @ (2ef960 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (2ef964 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 2ef92e │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 2ef91e │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 2ef946 │ │ │ │ @@ -216511,29 +216510,29 @@ │ │ │ │ ldr r0, [pc, #32] @ (2ef970 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r3, r7, lr} │ │ │ │ + @ instruction: 0xb63a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #848 @ 0x350 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #968 @ 0x3c8 │ │ │ │ + add r2, sp, #648 @ 0x288 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r1, r2, r3, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #400 @ 0x190 │ │ │ │ + add r2, sp, #80 @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #48 @ 0x30 │ │ │ │ + add r3, sp, #752 @ 0x2f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2ef97c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldmia r7!, {r1, r2, r4} │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #624] @ (2efc04 ) │ │ │ │ @@ -216550,15 +216549,15 @@ │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #616] @ (2efc18 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2efae2 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -216574,26 +216573,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r1, [r1, #76] @ 0x4c │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ bl 2f2cd0 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 2efb5a │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ ldr r3, [pc, #544] @ (2efc20 ) │ │ │ │ ldr r2, [pc, #548] @ (2efc24 ) │ │ │ │ ldr r1, [pc, #548] @ (2efc28 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ ldr r0, [pc, #532] @ (2efc2c ) │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 260ddc │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ @@ -216653,15 +216652,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #412] @ (2efc44 ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r2, [pc, #400] @ (2efc48 ) │ │ │ │ ldr r3, [pc, #336] @ (2efc0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -216689,15 +216688,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #332] @ (2efc50 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b.n 2ef9d8 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2efa98 │ │ │ │ ldr r1, [pc, #308] @ (2efc54 ) │ │ │ │ @@ -216718,15 +216717,15 @@ │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #280] @ (2efc60 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2efa98 │ │ │ │ ldr r2, [pc, #264] @ (2efc64 ) │ │ │ │ ldr r3, [pc, #172] @ (2efc0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -216735,142 +216734,142 @@ │ │ │ │ bne.n 2efbfe │ │ │ │ ldr r1, [pc, #248] @ (2efc68 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72ddbc │ │ │ │ + b.w 72de6c │ │ │ │ ldr r3, [pc, #232] @ (2efc6c ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #232] @ (2efc70 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #232] @ (2efc74 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2efab6 │ │ │ │ ldr r4, [pc, #220] @ (2efc78 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #216] @ (2efc7c ) │ │ │ │ movs r2, #51 @ 0x33 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2efa98 │ │ │ │ ldr r4, [pc, #204] @ (2efc80 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #200] @ (2efc84 ) │ │ │ │ movs r2, #63 @ 0x3f │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2efa98 │ │ │ │ ldr r4, [pc, #184] @ (2efc88 ) │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #184] @ (2efc8c ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2efab6 │ │ │ │ ldr r4, [pc, #168] @ (2efc90 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (2efc94 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2efa98 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r2, 2efc5a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - push {r4, r5, r6, r7} │ │ │ │ + push {r5, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #0 │ │ │ │ + add r3, sp, #704 @ 0x2c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #88 @ 0x58 │ │ │ │ + add r3, sp, #792 @ 0x318 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cbz r0, 2efc66 │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r7} │ │ │ │ + push {r1, r3, r4, r5, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r5, #16] │ │ │ │ + strh r0, [r3, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2efb44 │ │ │ │ + bmi.n 2efca4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ + add r4, sp, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r7, r1] │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r0, r3, #19 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r3, sp, #560 @ 0x230 │ │ │ │ + add r4, sp, #240 @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #544 @ 0x220 │ │ │ │ + add r4, sp, #224 @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #248 @ 0xf8 │ │ │ │ + add r2, sp, #952 @ 0x3b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #136 @ 0x88 │ │ │ │ + add r2, sp, #840 @ 0x348 │ │ │ │ lsls r7, r0, #1 │ │ │ │ sxth r2, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r2, sp, #440 @ 0x1b8 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #792 @ 0x318 │ │ │ │ + add r2, sp, #472 @ 0x1d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r2, r3, #16 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, sp, #824 @ 0x338 │ │ │ │ + add r3, sp, #504 @ 0x1f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #632 @ 0x278 │ │ │ │ + add r3, sp, #312 @ 0x138 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #520 @ 0x208 │ │ │ │ + add r2, sp, #200 @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cbz r6, 2efc88 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r0, sp, #736 @ 0x2e0 │ │ │ │ + add r1, sp, #416 @ 0x1a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r2, 2efcb0 │ │ │ │ + cbz r2, 2efcdc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #752 @ 0x2f0 │ │ │ │ + add r2, sp, #432 @ 0x1b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #256 @ 0x100 │ │ │ │ + add r1, sp, #960 @ 0x3c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #64 @ 0x40 │ │ │ │ + add r2, sp, #768 @ 0x300 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #160 @ 0xa0 │ │ │ │ + add r1, sp, #864 @ 0x360 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #176 @ 0xb0 │ │ │ │ + add r2, sp, #880 @ 0x370 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ + add r1, sp, #768 @ 0x300 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #280 @ 0x118 │ │ │ │ + add r1, sp, #984 @ 0x3d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #984 @ 0x3d8 │ │ │ │ + add r1, sp, #664 @ 0x298 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #88 @ 0x58 │ │ │ │ + add r2, sp, #792 @ 0x318 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #888 @ 0x378 │ │ │ │ + add r1, sp, #568 @ 0x238 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2efcfc │ │ │ │ sub sp, #20 │ │ │ │ @@ -216878,23 +216877,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (2efd04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #64] @ (2efd08 ) │ │ │ │ ldr r1, [pc, #68] @ (2efd0c ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #52] @ (2efd10 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -216903,28 +216902,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbz r2, 2efd36 │ │ │ │ + uxth r2, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r4, #30] │ │ │ │ + strh r4, [r2, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ ldr r6, [r3, #56] @ 0x38 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r1, sp, #272 @ 0x110 │ │ │ │ + add r1, sp, #976 @ 0x3d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2efd1c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldmia r3, {r1, r3, r5, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r5, #0 │ │ │ │ @@ -216947,15 +216946,15 @@ │ │ │ │ cmp r1, r4 │ │ │ │ beq.n 2efd6e │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne.n 2efd56 │ │ │ │ ldr.w r0, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ - bl 72cd08 │ │ │ │ + bl 72cdb8 │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2ff2e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2efd3e │ │ │ │ movs r0, #0 │ │ │ │ @@ -216976,25 +216975,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #196] @ (2efe6c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #184] @ (2efe70 ) │ │ │ │ ldr r1, [pc, #184] @ (2efe74 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #168] @ (2efe78 ) │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ mov r1, r7 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -217043,25 +217042,25 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ lsls r2, r3, #2 │ │ │ │ blx 262b9c │ │ │ │ b.n 2efe3e │ │ │ │ ldr.w r0, [r5, #936] @ 0x3a8 │ │ │ │ b.n 2efe3a │ │ │ │ nop │ │ │ │ - cbz r0, 2efe78 │ │ │ │ + cbz r0, 2efea4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r6, #4] │ │ │ │ + strh r2, [r4, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r0, #6] │ │ │ │ + strh r6, [r6, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #728 @ 0x2d8 │ │ │ │ + add r1, sp, #408 @ 0x198 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #832 @ 0x340 │ │ │ │ + add r1, sp, #512 @ 0x200 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #800 @ 0x320 │ │ │ │ + add r1, sp, #480 @ 0x1e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2efec4 │ │ │ │ @@ -217070,30 +217069,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2efecc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #32] @ (2efed0 ) │ │ │ │ ldr r1, [pc, #36] @ (2efed4 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ nop │ │ │ │ - add sp, #312 @ 0x138 │ │ │ │ + sub sp, #504 @ 0x1f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r7, #22] │ │ │ │ + ldrb r4, [r5, #25] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r4!, {r1, r3} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ ldr r6, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002efed8 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -217151,15 +217150,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (2effa8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #72] @ (2effac ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e5cdc │ │ │ │ + bl 5e5d8c │ │ │ │ add.w r3, r6, #760 @ 0x2f8 │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 2eff90 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -217169,23 +217168,23 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #28] @ (2effb0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e4c54 │ │ │ │ + b.w 5e4d04 │ │ │ │ nop │ │ │ │ add r5, sp, #592 @ 0x250 │ │ │ │ lsls r0, r6, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #208 @ 0xd0 │ │ │ │ + subs r2, #128 @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc 0, cr0, [sl], {76} @ 0x4c │ │ │ │ + ldc 0, cr0, [sl, #-304]! @ 0xfffffed0 │ │ │ │ │ │ │ │ 002effb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #400] @ (2f0158 ) │ │ │ │ @@ -217206,15 +217205,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 2ff338 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 2f0030 │ │ │ │ ldr.w r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 72d5e4 │ │ │ │ + bl 72d694 │ │ │ │ mov r3, r0 │ │ │ │ cmp r8, r0 │ │ │ │ ble.w 2f0144 │ │ │ │ mov.w r8, r0, lsr #5 │ │ │ │ ldr.w lr, [r7, #936] @ 0x3a8 │ │ │ │ and.w ip, r0, #31 │ │ │ │ mov r1, r4 │ │ │ │ @@ -217320,33 +217319,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #48] @ (2f0164 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r0, [pc, #32] @ (2f0168 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #96 @ 0x60 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #864 @ 0x360 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r5, pc, #640 @ (adr r5, 2f03e8 ) │ │ │ │ + add r6, pc, #320 @ (adr r6, 2f02a8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #440 @ (adr r5, 2f0324 ) │ │ │ │ + add r6, pc, #120 @ (adr r6, 2f01e4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -217462,15 +217461,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 2f02b0 │ │ │ │ @@ -217527,15 +217526,15 @@ │ │ │ │ b.n 2f0286 │ │ │ │ ldr r3, [pc, #184] @ (2f041c ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f03e4 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -217560,15 +217559,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2f029a │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 2f02b0 │ │ │ │ @@ -217595,19 +217594,19 @@ │ │ │ │ b.n 2f02fe │ │ │ │ add r3, sp, #368 @ 0x170 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #176 @ (adr r4, 2f04d8 ) │ │ │ │ + add r4, pc, #880 @ (adr r4, 2f0798 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r7, [pc, #976] @ (2f07fc ) │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #184 @ (adr r3, 2f04e8 ) │ │ │ │ + add r3, pc, #888 @ (adr r3, 2f07a8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f0430 : │ │ │ │ ldr r3, [pc, #580] @ (2f0678 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -217628,15 +217627,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -217694,15 +217693,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 2f051c │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 2f0606 │ │ │ │ @@ -217743,15 +217742,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 2f0662 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217803,21 +217802,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f05bc │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f05bc │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 2f0550 │ │ │ │ add r0, sp, #696 @ 0x2b8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r7, [pc, #976] @ (2f0a50 ) │ │ │ │ @@ -217851,19 +217850,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f06d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #360 @ 0x168 │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, pc, #624 @ (adr r0, 2f0948 ) │ │ │ │ + add r1, pc, #304 @ (adr r1, 2f0808 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, pc, #768 @ (adr r0, 2f09dc ) │ │ │ │ + add r1, pc, #448 @ (adr r1, 2f089c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f06dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217934,21 +217933,21 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ add r5, pc, #976 @ (adr r5, 2f0b5c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #712] @ 0x2c8 │ │ │ │ + add r0, pc, #392 @ (adr r0, 2f0920 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, pc, #640 @ (adr r7, 2f0a1c ) │ │ │ │ + add r0, sp, #320 @ 0x140 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #904] @ 0x388 │ │ │ │ + add r0, pc, #584 @ (adr r0, 2f09e8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, pc, #24 @ (adr r0, 2f07bc ) │ │ │ │ + add r0, pc, #728 @ (adr r0, 2f0a7c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f07a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217964,15 +217963,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2f0430 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -217985,19 +217984,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f0818 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, pc, #104 @ (adr r7, 2f087c ) │ │ │ │ + add r7, pc, #808 @ (adr r7, 2f0b3c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #368] @ 0x170 │ │ │ │ + add r0, pc, #48 @ (adr r0, 2f0848 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [sp, #512] @ 0x200 │ │ │ │ + add r0, pc, #192 @ (adr r0, 2f08dc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f081c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218029,19 +218028,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f0884 ) │ │ │ │ ldr r0, [pc, #20] @ (2f0888 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - add r6, pc, #672 @ (adr r6, 2f0b24 ) │ │ │ │ + add r7, pc, #352 @ (adr r7, 2f09e4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r7, [sp, #616] @ 0x268 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f088c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218078,19 +218077,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f0900 ) │ │ │ │ ldr r0, [pc, #20] @ (2f0904 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - add r6, pc, #176 @ (adr r6, 2f09b0 ) │ │ │ │ + add r6, pc, #880 @ (adr r6, 2f0c70 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #584] @ 0x248 │ │ │ │ + ldr r7, [sp, #264] @ 0x108 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f0908 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218100,21 +218099,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 2f0430 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 2f0980 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 2f0988 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 2f0954 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -218134,19 +218133,19 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - add r5, pc, #688 @ (adr r5, 2f0c44 ) │ │ │ │ + add r6, pc, #368 @ (adr r6, 2f0b04 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #632] @ 0x278 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ + ldr r6, [sp, #776] @ 0x308 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f099c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218172,19 +218171,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f09f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #248 @ (adr r5, 2f0ae8 ) │ │ │ │ + add r5, pc, #952 @ (adr r5, 2f0da8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [sp, #512] @ 0x200 │ │ │ │ + ldr r6, [sp, #192] @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #656] @ 0x290 │ │ │ │ + ldr r6, [sp, #336] @ 0x150 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f09f8 : │ │ │ │ ldrd r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -218213,15 +218212,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2f0a6e │ │ │ │ movs r5, #0 │ │ │ │ b.n 2f0a68 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f0170 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -218242,19 +218241,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f0a9c ) │ │ │ │ ldr r0, [pc, #20] @ (2f0aa0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - add r4, pc, #576 @ (adr r4, 2f0cdc ) │ │ │ │ + add r5, pc, #256 @ (adr r5, 2f0b9c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #840] @ 0x348 │ │ │ │ + ldr r5, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r5, [sp, #664] @ 0x298 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 2f0b22 │ │ │ │ @@ -218317,15 +218316,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 2f0ba2 │ │ │ │ @@ -218352,109 +218351,109 @@ │ │ │ │ ldr r0, [pc, #36] @ (2f0bd0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - add r3, pc, #536 @ (adr r3, 2f0dd8 ) │ │ │ │ + add r4, pc, #216 @ (adr r4, 2f0c98 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #800] @ 0x320 │ │ │ │ + ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #0] │ │ │ │ + ldr r4, [sp, #704] @ 0x2c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, pc, #448 @ (adr r3, 2f0d8c ) │ │ │ │ + add r4, pc, #128 @ (adr r4, 2f0c4c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r4, [sp, #392] @ 0x188 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r4, [sp, #664] @ 0x298 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f0bd4 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 2f0c06 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 26109c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 261098 │ │ │ │ mov r0, r3 │ │ │ │ b.w 261098 │ │ │ │ ldr r0, [pc, #4] @ (2f0c14 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ pop {r1, r2, r5, pc} │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002f0c18 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #40] @ (2f0c60 ) │ │ │ │ ldr r2, [pc, #44] @ (2f0c64 ) │ │ │ │ ldr r1, [pc, #44] @ (2f0c68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w lr, [ip, #56] @ 0x38 │ │ │ │ mov ip, lr │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - add r3, pc, #680 @ (adr r3, 2f0f0c ) │ │ │ │ + add r4, pc, #360 @ (adr r4, 2f0dcc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #80] @ 0x50 │ │ │ │ + ldr r4, [sp, #784] @ 0x310 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #160] @ 0xa0 │ │ │ │ + ldr r4, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f0c6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #56] @ (2f0cc0 ) │ │ │ │ ldr r2, [pc, #56] @ (2f0cc4 ) │ │ │ │ ldr r1, [pc, #60] @ (2f0cc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2f0cac │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -218463,19 +218462,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r3, pc, #352 @ (adr r3, 2f0e24 ) │ │ │ │ + add r4, pc, #32 @ (adr r4, 2f0ce4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #776] @ 0x308 │ │ │ │ + ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #536] @ 0x218 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218554,38 +218553,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r4, [sp, #96] @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r4, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #408] @ 0x198 │ │ │ │ + ldr r4, [sp, #88] @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #808] @ 0x328 │ │ │ │ + ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp ip, r1 │ │ │ │ + mov r4, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ (2f0e58 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ blx 262a08 │ │ │ │ cbnz r0, 2f0dec │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2f0e20 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -218601,20 +218600,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #100] @ (2f0e64 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 2fc810 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (2f0e68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r3, [pc, #72] @ (2f0e6c ) │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r5, lsl #4 │ │ │ │ @@ -218635,29 +218634,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (2f0e78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ cbnz r2, 2f0ec2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r1, pc, #1016 @ (adr r1, 2f1258 ) │ │ │ │ + add r2, pc, #696 @ (adr r2, 2f1118 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r3, #100] @ 0x64 │ │ │ │ + ldr r4, [r1, #112] @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r3, r5, r7} │ │ │ │ + pop {r3, r4, r6, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [sp, #656] @ 0x290 │ │ │ │ + ldr r3, [sp, #336] @ 0x150 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cbnz r2, 2f0ec0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r1, pc, #696 @ (adr r1, 2f112c ) │ │ │ │ + add r2, pc, #376 @ (adr r2, 2f0fec ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #320] @ 0x140 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #174 @ 0xae │ │ │ │ + movs r7, #94 @ 0x5e │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (2f0f30 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -218725,21 +218724,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r6, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #152] @ 0x98 │ │ │ │ + ldr r2, [sp, #856] @ 0x358 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [sp, #832] @ 0x340 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ + str r7, [sp, #816] @ 0x330 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mvns r6, r2 │ │ │ │ + add lr, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r5, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f0f4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218829,21 +218828,21 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 44fbe4 │ │ │ │ bl 2ffb2c │ │ │ │ mov r1, r7 │ │ │ │ - bl 5dedbc │ │ │ │ + bl 5dee6c │ │ │ │ ldr r2, [pc, #144] @ (2f10c8 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #132] @ (2f10cc ) │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r4, r3, [sp, #24] │ │ │ │ @@ -218874,40 +218873,40 @@ │ │ │ │ ldr r0, [pc, #64] @ (2f10d8 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r0, pc, #568 @ (adr r0, 2f12e0 ) │ │ │ │ + add r1, pc, #248 @ (adr r1, 2f11a0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #216] @ 0xd8 │ │ │ │ + str r6, [sp, #920] @ 0x398 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [sp, #336] @ 0x150 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [sp, #288] @ 0x120 │ │ │ │ + ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 2f102c │ │ │ │ + bmi.n 2f118c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [sp, #440] @ 0x1b8 │ │ │ │ + str r7, [sp, #120] @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ + ldr r1, [sp, #816] @ 0x330 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #224] @ 0xe0 │ │ │ │ + str r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2l 15, cr15, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ ldr r4, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r1, [sp, #136] @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -219014,29 +219013,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (2f11fc ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2f1200 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #552] @ 0x228 │ │ │ │ + ldr r7, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #608] @ 0x260 │ │ │ │ + ldr r0, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1204 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -219159,19 +219158,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f1350 ) │ │ │ │ ldr r0, [pc, #20] @ (2f1354 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r5, [sp, #144] @ 0x90 │ │ │ │ + ldr r5, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [sp, #200] @ 0xc8 │ │ │ │ + str r6, [sp, #904] @ 0x388 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #504] @ 0x1f8 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1358 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 2f1364 │ │ │ │ @@ -219260,24 +219259,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (2f1440 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (2f1444 ) │ │ │ │ ldr r1, [pc, #32] @ (2f1448 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e6270 │ │ │ │ + bl 5e6320 │ │ │ │ ldr r1, [pc, #24] @ (2f144c ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ ldc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - str r5, [sp, #744] @ 0x2e8 │ │ │ │ + str r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrsb r2, [r1, r5] │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002f1450 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -219299,31 +219298,31 @@ │ │ │ │ ldr r1, [pc, #24] @ (2f1498 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 260d80 │ │ │ │ - ldr r3, [sp, #912] @ 0x390 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #472] @ 0x1d8 │ │ │ │ + str r6, [sp, #152] @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [sp, #952] @ 0x3b8 │ │ │ │ + str r5, [sp, #632] @ 0x278 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f149c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 44375c │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e3298 │ │ │ │ + b.w 5e3348 │ │ │ │ │ │ │ │ 002f14bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 2f1540 │ │ │ │ @@ -219333,16 +219332,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (2f1548 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5de6dc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5de78c │ │ │ │ cbz r0, 2f1524 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 2f1510 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -219364,19 +219363,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (2f154c ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 47a770 │ │ │ │ b.n 2f14ee │ │ │ │ - ldr r3, [sp, #568] @ 0x238 │ │ │ │ + ldr r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r0, #120] @ 0x78 │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r1, r2, r3, r6, r7, lr} │ │ │ │ + @ instruction: 0xb67e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002f1550 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -219397,16 +219396,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (2f15c0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5de6dc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5de78c │ │ │ │ cbz r0, 2f15a6 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -219415,85 +219414,85 @@ │ │ │ │ ldr r1, [pc, #28] @ (2f15c4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 47a984 │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r3, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r3, #108] @ 0x6c │ │ │ │ + str r4, [r1, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r1, r3, r5, lr} │ │ │ │ + push {r1, r3, r4, r6, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2f15d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ push {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002f15d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #36] @ (2f1614 ) │ │ │ │ ldr r2, [pc, #36] @ (2f1618 ) │ │ │ │ ldr r1, [pc, #40] @ (2f161c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - ldr r2, [sp, #784] @ 0x310 │ │ │ │ + ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #696] @ 0x2b8 │ │ │ │ + str r5, [sp, #376] @ 0x178 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [sp, #808] @ 0x328 │ │ │ │ + str r5, [sp, #488] @ 0x1e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1620 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2f167c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2f166a │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #56] @ (2f1680 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (2f1684 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -219501,19 +219500,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r4, [sp, #568] @ 0x238 │ │ │ │ + str r5, [sp, #248] @ 0xf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #336] @ 0x150 │ │ │ │ + str r5, [sp, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -219575,15 +219574,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 2f178e │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e03d4 │ │ │ │ + bl 5e0484 │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 2f1788 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 2f1770 │ │ │ │ ldr.w r9, [pc, #96] @ 2f17a4 │ │ │ │ @@ -219594,15 +219593,15 @@ │ │ │ │ blx 260ddc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5e5414 │ │ │ │ + bl 5e54c4 │ │ │ │ mov r0, sl │ │ │ │ blx 26109c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 2f1746 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -219623,23 +219622,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2f17b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r3, [sp, #992] @ 0x3e0 │ │ │ │ + str r4, [sp, #672] @ 0x2a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r3, [sp, #504] @ 0x1f8 │ │ │ │ + str r4, [sp, #184] @ 0xb8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [sp, #248] @ 0xf8 │ │ │ │ + ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #256] @ 0x100 │ │ │ │ + str r3, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r3, [sp, #496] @ 0x1f0 │ │ │ │ + str r4, [sp, #176] @ 0xb0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f17b8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219708,15 +219707,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 5e5438 │ │ │ │ + bl 5e54e8 │ │ │ │ mov r0, r7 │ │ │ │ blx 26109c │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 2f1848 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -219742,29 +219741,29 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #864] @ 0x360 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #872] @ 0x368 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r5, [pc, #624] @ (2f1b34 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + str r3, [sp, #712] @ 0x2c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r5, #24] │ │ │ │ + strh r0, [r3, #30] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [sp, #664] @ 0x298 │ │ │ │ + str r3, [sp, #344] @ 0x158 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #168] @ 0xa8 │ │ │ │ + ldr r0, [sp, #872] @ 0x368 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r2, [sp, #880] @ 0x370 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [sp, #672] @ 0x2a0 │ │ │ │ + str r3, [sp, #352] @ 0x160 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f18dc : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 2f17e8 │ │ │ │ │ │ │ │ @@ -219836,41 +219835,41 @@ │ │ │ │ cbz r3, 2f19a8 │ │ │ │ ldr r1, [pc, #60] @ (2f19c4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5e568c │ │ │ │ + bl 5e573c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 261098 │ │ │ │ ldr r1, [pc, #36] @ (2f19c8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f1976 │ │ │ │ ldr r0, [pc, #32] @ (2f19cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 5df13c │ │ │ │ + bl 5df1ec │ │ │ │ ldr r1, [pc, #28] @ (2f19d0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e5414 │ │ │ │ + bl 5e54c4 │ │ │ │ b.n 2f1986 │ │ │ │ str r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r2, [sp, #0] │ │ │ │ + str r2, [sp, #704] @ 0x2c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #640] @ 0x280 │ │ │ │ + str r2, [sp, #320] @ 0x140 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #856] @ 0x358 │ │ │ │ + str r2, [sp, #536] @ 0x218 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #864] @ 0x360 │ │ │ │ + str r2, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f19d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219880,31 +219879,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (2f1a1c ) │ │ │ │ add r0, pc │ │ │ │ blx 260ddc │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e5cdc │ │ │ │ + bl 5e5d8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 26109c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (2f1a20 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f19e8 │ │ │ │ - str r1, [sp, #568] @ 0x238 │ │ │ │ + str r2, [sp, #248] @ 0xf8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #176] @ 0xb0 │ │ │ │ + str r1, [sp, #880] @ 0x370 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1a24 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -219918,22 +219917,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 260ddc │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e5cdc │ │ │ │ + bl 5e5d8c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2f1a66 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e568c │ │ │ │ + bl 5e573c │ │ │ │ mov r0, r6 │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 2f195c │ │ │ │ @@ -219944,17 +219943,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (2f1a98 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f1a40 │ │ │ │ nop │ │ │ │ - str r1, [sp, #208] @ 0xd0 │ │ │ │ + str r1, [sp, #912] @ 0x390 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #728] @ 0x2d8 │ │ │ │ + str r1, [sp, #408] @ 0x198 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1a9c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2f195c │ │ │ │ @@ -219987,15 +219986,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 260ddc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e67fc │ │ │ │ + bl 5e68ac │ │ │ │ mov r0, r6 │ │ │ │ blx 26109c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2f1ad8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -220014,15 +220013,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 260ddc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e67fc │ │ │ │ + bl 5e68ac │ │ │ │ mov r0, r6 │ │ │ │ blx 26109c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2f1b18 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 2f1b4e │ │ │ │ @@ -220044,47 +220043,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #208] @ 0xd0 │ │ │ │ + str r0, [sp, #912] @ 0x390 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #648] @ 0x288 │ │ │ │ + str r1, [sp, #328] @ 0x148 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #192] @ 0xc0 │ │ │ │ + str r0, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #392] @ 0x188 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2f1b98 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ add r7, sp, #152 @ 0x98 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002f1b9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #56] @ (2f1bf0 ) │ │ │ │ ldr r2, [pc, #56] @ (2f1bf4 ) │ │ │ │ ldr r1, [pc, #60] @ (2f1bf8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2f1bdc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220093,40 +220092,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r5, [sp, #448] @ 0x1c0 │ │ │ │ + str r6, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #584] @ 0x248 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #664] @ 0x298 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1bfc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #56] @ (2f1c50 ) │ │ │ │ ldr r2, [pc, #56] @ (2f1c54 ) │ │ │ │ ldr r1, [pc, #60] @ (2f1c58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2f1c3c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220135,40 +220134,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r0, #60] @ 0x3c │ │ │ │ + str r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r2, #60] @ 0x3c │ │ │ │ + str r0, [sp, #280] @ 0x118 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1c5c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #56] @ (2f1cb0 ) │ │ │ │ ldr r2, [pc, #56] @ (2f1cb4 ) │ │ │ │ ldr r1, [pc, #60] @ (2f1cb8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 2f1c9c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220177,40 +220176,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [sp, #704] @ 0x2c0 │ │ │ │ + str r5, [sp, #384] @ 0x180 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r4, #56] @ 0x38 │ │ │ │ + ldrh r2, [r2, #62] @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r6, #56] @ 0x38 │ │ │ │ + ldrh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f1cbc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #56] @ (2f1d10 ) │ │ │ │ ldr r2, [pc, #56] @ (2f1d14 ) │ │ │ │ ldr r1, [pc, #60] @ (2f1d18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2f1cfc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220219,19 +220218,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [sp, #320] @ 0x140 │ │ │ │ + str r5, [sp, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r0, #54] @ 0x36 │ │ │ │ + ldrh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r2, #54] @ 0x36 │ │ │ │ + ldrh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 2f1d82 │ │ │ │ @@ -220273,17 +220272,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #288] @ 0x120 │ │ │ │ + ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [sp, #224] @ 0xe0 │ │ │ │ + ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 2f1db2 │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -220339,17 +220338,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (2f1e40 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2f1e10 │ │ │ │ - ldr r0, [sp, #600] @ 0x258 │ │ │ │ + ldr r1, [sp, #280] @ 0x118 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [sp, #528] @ 0x210 │ │ │ │ + ldr r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -220597,15 +220596,15 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2f1efc │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2f1e64 │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #24] │ │ │ │ + ldrh r2, [r4, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -220784,15 +220783,15 @@ │ │ │ │ movne r0, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (2f235c ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 2f21f8 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -220866,28 +220865,28 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + ldrh r6, [r3, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2360 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r2, r1 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72301c │ │ │ │ + bl 7230cc │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2f23d0 │ │ │ │ mov r5, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -220914,24 +220913,24 @@ │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (2f23e4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f239e │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, #2] │ │ │ │ + ldrh r6, [r5, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r4, #2] │ │ │ │ + ldrh r2, [r2, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r0, #44] @ 0x2c │ │ │ │ + ldrh r0, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002f23e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -220996,27 +220995,27 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (2f24a0 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r2, [r7, #62] @ 0x3e │ │ │ │ + ldrh r2, [r5, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r7, #62] @ 0x3e │ │ │ │ + ldrh r6, [r5, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r1, #0] │ │ │ │ + ldrh r2, [r7, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r5, #2] │ │ │ │ + ldrh r2, [r3, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r7, #0] │ │ │ │ + ldrh r6, [r5, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r1, #0] │ │ │ │ + ldrh r2, [r7, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r7, #2] │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f24a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -221061,15 +221060,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (2f2648 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r7 │ │ │ │ blx 261ab8 │ │ │ │ ldr r2, [pc, #296] @ (2f264c ) │ │ │ │ ldr r3, [pc, #276] @ (2f263c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -221096,15 +221095,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (2f2658 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ b.n 2f251c │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2f2502 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 2f2502 │ │ │ │ @@ -221144,28 +221143,28 @@ │ │ │ │ ldr r3, [pc, #140] @ (2f2664 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ b.n 2f2522 │ │ │ │ ldr r3, [pc, #124] @ (2f2668 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #124] @ (2f266c ) │ │ │ │ ldr r1, [pc, #128] @ (2f2670 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #408 @ 0x198 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2f251c │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #100] @ (2f2674 ) │ │ │ │ mov r2, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -221174,53 +221173,53 @@ │ │ │ │ ldr r1, [pc, #92] @ (2f267c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ b.n 2f251c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r5, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #32] │ │ │ │ + ldrh r6, [r5, #38] @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r6, #0] │ │ │ │ + ldrh r0, [r4, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r2, #56] @ 0x38 │ │ │ │ + strh r2, [r0, #62] @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r4, [r1, #62] @ 0x3e │ │ │ │ + ldrh r4, [r7, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r4, #30] │ │ │ │ + ldrh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r7, #52] @ 0x34 │ │ │ │ + strh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r7, #56] @ 0x38 │ │ │ │ + strh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r1, #50] @ 0x32 │ │ │ │ + strh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r5, #26] │ │ │ │ + ldrh r4, [r3, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r3, #26] │ │ │ │ + ldrh r0, [r1, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r1, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r5, #48] @ 0x30 │ │ │ │ + strh r4, [r3, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r2, #56] @ 0x38 │ │ │ │ + strh r0, [r0, #62] @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r3, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r7, #46] @ 0x2e │ │ │ │ + strh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2680 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -221360,25 +221359,25 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r1, #50] @ 0x32 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bl 2967d6 │ │ │ │ - @ instruction: 0xf5f80046 │ │ │ │ + subw r0, r8, #2118 @ 0x846 │ │ │ │ pld [r7, #255]! │ │ │ │ strh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r2, [r6, #48] @ 0x30 │ │ │ │ + strh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r0, #46] @ 0x2e │ │ │ │ + strh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r7, #44] @ 0x2c │ │ │ │ + strh r6, [r5, #50] @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f27f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -221481,15 +221480,15 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r0, r6, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #40] @ 0x28 │ │ │ │ + strh r6, [r0, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2900 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -221617,23 +221616,23 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 262f04 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2f2a16 │ │ │ │ nop │ │ │ │ strh r6, [r1, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r0, [r3, #36] @ 0x24 │ │ │ │ + strh r0, [r1, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #34] @ 0x22 │ │ │ │ + strh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r7, #34] @ 0x22 │ │ │ │ + strh r0, [r5, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r7, #30] │ │ │ │ + strh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2a68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -221651,26 +221650,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (2f2c94 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 5df0e8 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5df198 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #492] @ (2f2c98 ) │ │ │ │ ldr r2, [pc, #492] @ (2f2c9c ) │ │ │ │ ldr r1, [pc, #496] @ (2f2ca0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 262b9c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -221858,41 +221857,41 @@ │ │ │ │ nop │ │ │ │ strh r0, [r4, #18] │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #18] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r0, [r3, #52] @ 0x34 │ │ │ │ + strh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r7, r5] │ │ │ │ + strh r0, [r5, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #888 @ (adr r2, 2f301c ) │ │ │ │ + add r3, pc, #568 @ (adr r3, 2f2edc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r0, [r6, #30] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - b.n 2f3460 │ │ │ │ + b.n 2f25c0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r5, #28] │ │ │ │ + strh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r4, [r1, #28] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strh r2, [r6, #26] │ │ │ │ + strh r2, [r4, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r0, [r0, #8] │ │ │ │ lsls r0, r6, #1 │ │ │ │ strh r2, [r3, #24] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strh r6, [r7, #22] │ │ │ │ + strh r6, [r5, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #18] │ │ │ │ + strh r6, [r3, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r4, #20] │ │ │ │ + strh r4, [r2, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2cd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -221929,41 +221928,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72475c │ │ │ │ + bl 72480c │ │ │ │ ldr r3, [pc, #96] @ (2f2da4 ) │ │ │ │ ldr r4, [pc, #100] @ (2f2da8 ) │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ ldr r1, [pc, #100] @ (2f2dac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f2d22 │ │ │ │ ldr r3, [pc, #76] @ (2f2db0 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #76] @ (2f2db4 ) │ │ │ │ ldr r1, [pc, #76] @ (2f2db8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2f2d5c │ │ │ │ ldr r3, [pc, #60] @ (2f2dbc ) │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ ldr r4, [pc, #56] @ (2f2dc0 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ @@ -221971,34 +221970,34 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2f2d5c │ │ │ │ nop │ │ │ │ - strh r0, [r0, #32] │ │ │ │ + strh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r1, #16] │ │ │ │ + strh r6, [r7, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r2, #27] │ │ │ │ + ldrb r4, [r0, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, #30] │ │ │ │ + strh r6, [r1, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r3, #14] │ │ │ │ + strh r4, [r1, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r6, #26] │ │ │ │ + ldrb r4, [r4, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r7, #28] │ │ │ │ + strh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r5, #14] │ │ │ │ + strh r6, [r3, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r2, #26] │ │ │ │ + ldrb r0, [r0, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f2dc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -222106,24 +222105,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5df0e8 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5df198 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #288] @ (2f300c ) │ │ │ │ ldr r1, [pc, #288] @ (2f3010 ) │ │ │ │ add.w r3, r9, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 260d68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 263340 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -222224,33 +222223,33 @@ │ │ │ │ b.n 2f2f78 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r5, #24] │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #18] │ │ │ │ + strh r6, [r5, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #232] @ (2f30f8 ) │ │ │ │ + ldr r5, [pc, #936] @ (2f33b8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #632] @ 0x278 │ │ │ │ + ldr r7, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r4, [r6, #31] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strh r4, [r3, #2] │ │ │ │ + strh r4, [r1, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb r6, [r4, #30] │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldrb r2, [r1, #21] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r6, [r0, #31] │ │ │ │ + strh r6, [r6, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r1, #17] │ │ │ │ + ldrb r6, [r7, #19] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r1, #29] │ │ │ │ + ldrb r6, [r7, #31] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb r0, [r1, #29] │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 002f3034 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -222288,15 +222287,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [r4], {73} @ 0x49 │ │ │ │ + stcl 0, cr0, [r4, #-292] @ 0xfffffedc │ │ │ │ │ │ │ │ 002f30a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -222776,23 +222775,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, #8] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrb r2, [r0, #7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #16] │ │ │ │ + ldrb r0, [r1, #19] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r7, #15] │ │ │ │ + ldrb r4, [r5, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r7, #14] │ │ │ │ + ldrb r6, [r5, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r4, #13] │ │ │ │ + ldrb r4, [r2, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r5, #10] │ │ │ │ + ldrb r6, [r3, #13] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f3570 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -223746,20 +223745,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 2f3dd8 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 2f3f32 │ │ │ │ b.n 2f3de2 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -223899,23 +223898,23 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2f4832 │ │ │ │ vrshr.u64 q15, , #1 │ │ │ │ vshr.u64 q10, q0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #22] │ │ │ │ + strb r0, [r3, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r3, #21] │ │ │ │ + strb r6, [r1, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r4, #12] │ │ │ │ + strb r6, [r2, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r4, #10] │ │ │ │ + strb r0, [r2, #13] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r3, #11] │ │ │ │ + strb r4, [r1, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 2f4a3c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ @@ -224686,23 +224685,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 2f468c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -225011,33 +225010,33 @@ │ │ │ │ b.w 2f37b6 │ │ │ │ bgt.n 2f4d26 │ │ │ │ @ instruction: 0xffffdb55 │ │ │ │ vshr.u64 q10, q0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r0, #28] │ │ │ │ + ldr r4, [r6, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r0, #32] │ │ │ │ + ldr r0, [r6, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ + ldr r0, [r4, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + ldr r2, [r1, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r1, #76] @ 0x4c │ │ │ │ + str r0, [r7, #84] @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r0, #68] @ 0x44 │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r0, #72] @ 0x48 │ │ │ │ + str r6, [r6, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r7, #60] @ 0x3c │ │ │ │ + str r6, [r5, #72] @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f4d14 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -225129,15 +225128,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r0, #52] @ 0x34 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f4e08 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -225157,15 +225156,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r4, [r0, #48] @ 0x30 │ │ │ │ + str r4, [r6, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f4e4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -225266,49 +225265,49 @@ │ │ │ │ beq.n 2f4fa0 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f4fa6 │ │ │ │ ldr r0, [pc, #140] @ (2f4fd0 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 72e6a4 │ │ │ │ + bl 72e754 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (2f4fd4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e6a4 │ │ │ │ + bl 72e754 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 72e6a4 │ │ │ │ + bl 72e754 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2f4e94 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2f4f10 │ │ │ │ ldr r0, [pc, #76] @ (2f4fd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r0, [pc, #72] @ (2f4fdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72e6a4 │ │ │ │ + bl 72e754 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f4f3a │ │ │ │ ldr r1, [pc, #60] @ (2f4fe0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f4f40 │ │ │ │ ldr r1, [pc, #60] @ (2f4fe4 ) │ │ │ │ @@ -225325,25 +225324,25 @@ │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2f4fc6 │ │ │ │ vshr.u32 q11, q3, #1 │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldrb r6, [r7, r7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r1, #52] @ 0x34 │ │ │ │ + str r4, [r7, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r6, #52] @ 0x34 │ │ │ │ + str r4, [r4, #64] @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r6, #24] │ │ │ │ + str r0, [r4, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r1, #28] │ │ │ │ + str r4, [r7, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r1, #24] │ │ │ │ + str r6, [r7, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r1, #24] │ │ │ │ + str r0, [r7, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f4fe8 : │ │ │ │ ldr r3, [pc, #8] @ (2f4ff4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -226193,19 +226192,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f5850 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r1, r4] │ │ │ │ + ldr r6, [r7, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r7, r2] │ │ │ │ + ldrh r4, [r5, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r2, r3] │ │ │ │ + ldrh r0, [r0, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f5854 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -226250,15 +226249,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5964 │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226284,15 +226283,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 436b20 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 2f5978 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f58aa │ │ │ │ @@ -226305,15 +226304,15 @@ │ │ │ │ beq.n 2f58aa │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (2f59ac ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ad84 │ │ │ │ + bl 72ae34 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2f58aa │ │ │ │ ldr r3, [pc, #72] @ (2f59b0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -226339,19 +226338,19 @@ │ │ │ │ strb r6, [r6, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ subs r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r1, r7] │ │ │ │ + ldr r0, [r7, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ble.n 2f58d0 │ │ │ │ + udf #58 @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ble.n 2f58fc │ │ │ │ + udf #78 @ 0x4e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f59c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -226391,15 +226390,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 2617f4 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f5a08 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71cf74 │ │ │ │ + bl 71d024 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 2f5a40 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 260bec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -226420,27 +226419,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (2f5a94 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 2617f4 │ │ │ │ b.n 2f5a04 │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, r3] │ │ │ │ + ldrb r0, [r3, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ add r5, sp, #456 @ 0x1c8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r6, [r6, r5] │ │ │ │ + ldrh r6, [r4, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r3, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r1, r3 │ │ │ │ + adds r6, r7, r5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r3, #212 @ 0xd4 │ │ │ │ + subs r4, #132 @ 0x84 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + ldr r2, [r6, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f5a98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -226516,46 +226515,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 268f28 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 5db250 │ │ │ │ + bl 5db300 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ mov r0, r6 │ │ │ │ blx 26109c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f5b4e │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6d7680 │ │ │ │ - ldr r2, [r7, r0] │ │ │ │ + b.w 6d7730 │ │ │ │ + ldr r2, [r5, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r1, r1] │ │ │ │ + ldr r0, [r7, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f5bb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -226593,15 +226592,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (2f5d9c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 2f5d82 │ │ │ │ ldr.w r8, [pc, #368] @ 2f5da0 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (2f5da4 ) │ │ │ │ ldr.w r9, [pc, #368] @ 2f5da8 │ │ │ │ add r8, pc │ │ │ │ @@ -226635,145 +226634,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2f5d82 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 2f5cae │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (2f5dac ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5c40 │ │ │ │ ldr r1, [pc, #236] @ (2f5db0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5c46 │ │ │ │ ldr r1, [pc, #220] @ (2f5db4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5c4e │ │ │ │ ldr r1, [pc, #204] @ (2f5db8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5c56 │ │ │ │ ldr r1, [pc, #184] @ (2f5dbc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5c5e │ │ │ │ ldr r1, [pc, #168] @ (2f5dc0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5c66 │ │ │ │ ldr r1, [pc, #148] @ (2f5dc4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5c6e │ │ │ │ ldr r1, [pc, #132] @ (2f5dc8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5c76 │ │ │ │ ldr r1, [pc, #112] @ (2f5dcc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5c7e │ │ │ │ ldr r1, [pc, #96] @ (2f5dd0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2f5c84 │ │ │ │ mov r0, sl │ │ │ │ - bl 6d7c5c │ │ │ │ + bl 6d7d0c │ │ │ │ b.n 2f5bee │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r3, r4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, r3] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsb r2, [r2, r6] │ │ │ │ + ldr r2, [r0, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r1, r6] │ │ │ │ + ldr r4, [r7, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r2, [r3, r6] │ │ │ │ + ldr r2, [r1, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r0, [r6, r6] │ │ │ │ + ldr r0, [r4, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r1, r5] │ │ │ │ + ldrsb r4, [r7, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r2, r5] │ │ │ │ + ldr r4, [r0, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r0, [r3, r5] │ │ │ │ + ldr r0, [r1, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r2, [r3, r5] │ │ │ │ + ldr r2, [r1, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r3, r5] │ │ │ │ + ldr r4, [r1, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r6, [r3, r5] │ │ │ │ + ldr r6, [r1, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r3, r5] │ │ │ │ + ldr r4, [r1, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r6, [r3, r5] │ │ │ │ + ldr r6, [r1, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r0, [r4, r5] │ │ │ │ + ldr r0, [r2, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r2, [r4, r5] │ │ │ │ + ldr r2, [r2, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f5dd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -226809,99 +226808,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 2f5ed6 │ │ │ │ ldr r2, [pc, #348] @ (2f5f90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (2f5f94 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5f14 │ │ │ │ ldr r2, [pc, #332] @ (2f5f98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (2f5f9c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5f20 │ │ │ │ ldr r2, [pc, #320] @ (2f5fa0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (2f5fa4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5f1a │ │ │ │ ldr r2, [pc, #304] @ (2f5fa8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (2f5fac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 2f5e9e │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5f26 │ │ │ │ ldr r2, [pc, #288] @ (2f5fb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (2f5fb4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r1, [pc, #272] @ (2f5fb8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7182dc │ │ │ │ + bl 71838c │ │ │ │ ldr r1, [pc, #256] @ (2f5fbc ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 26109c │ │ │ │ mov r0, r6 │ │ │ │ - bl 718398 │ │ │ │ + bl 718448 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2f5f2c │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 71ce9c │ │ │ │ + bl 71cf4c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a857c │ │ │ │ + bl 6a862c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f5e32 │ │ │ │ ldr r2, [pc, #176] @ (2f5fc0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f5e36 │ │ │ │ @@ -226917,17 +226916,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (2f5fd0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f5e92 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (2f5fd4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ mov r0, r6 │ │ │ │ - bl 6d7ba8 │ │ │ │ + bl 6d7c58 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 487e10 │ │ │ │ ldr r2, [pc, #144] @ (2f5fd8 ) │ │ │ │ ldr r3, [pc, #44] @ (2f5f78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -226949,55 +226948,55 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #944] @ (2f6330 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r2, r3] │ │ │ │ + ldrsb r4, [r0, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r2, r3] │ │ │ │ + ldrsb r6, [r0, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb800 │ │ │ │ + @ instruction: 0xb8b0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrsb r2, [r3, r3] │ │ │ │ + ldrsb r2, [r1, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb7ea │ │ │ │ + @ instruction: 0xb89a │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrsb r4, [r2, r3] │ │ │ │ + ldrsb r4, [r0, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb7d4 │ │ │ │ + @ instruction: 0xb884 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrsb r2, [r1, r3] │ │ │ │ + ldrsb r2, [r7, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb7be │ │ │ │ + @ instruction: 0xb86e │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrsb r4, [r0, r3] │ │ │ │ + ldrsb r4, [r6, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb7a4 │ │ │ │ + @ instruction: 0xb854 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrsb r2, [r7, r2] │ │ │ │ + ldrsb r2, [r5, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r6, r2] │ │ │ │ + ldrsb r4, [r4, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r0, [r6, r2] │ │ │ │ + ldrsb r0, [r4, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r5, [sp, #912] @ 0x390 │ │ │ │ + str r6, [sp, #592] @ 0x250 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #888] @ 0x378 │ │ │ │ + str r6, [sp, #568] @ 0x238 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #864] @ 0x360 │ │ │ │ + str r6, [sp, #544] @ 0x220 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #840] @ 0x348 │ │ │ │ + str r6, [sp, #520] @ 0x208 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #816] @ 0x330 │ │ │ │ + str r6, [sp, #496] @ 0x1f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, sp, #696 @ 0x2b8 │ │ │ │ + add r4, sp, #376 @ 0x178 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #616] @ (2f6244 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f5fdc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227006,47 +227005,47 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2f73e4 │ │ │ │ ldr r1, [pc, #68] @ (2f6038 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 2f6024 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 2f601e │ │ │ │ ldr r2, [pc, #52] @ (2f603c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2f6040 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 703064 │ │ │ │ + b.w 703114 │ │ │ │ ldr r2, [pc, #36] @ (2f6044 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f600a │ │ │ │ ldr r1, [pc, #32] @ (2f6048 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 703064 │ │ │ │ - strb r4, [r1, r6] │ │ │ │ + b.w 703114 │ │ │ │ + ldrsb r4, [r7, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r2} │ │ │ │ + push {r2, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r6, #15] │ │ │ │ + strb r6, [r4, #18] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvs.n 2f5fa8 │ │ │ │ + bvc.n 2f6108 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r4, [r5, r5] │ │ │ │ + ldrsb r4, [r3, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f604c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -227061,52 +227060,52 @@ │ │ │ │ ldr r3, [pc, #100] @ (2f60d4 ) │ │ │ │ ldr.w r8, [pc, #100] @ 2f60d8 │ │ │ │ ldr.w r9, [pc, #100] @ 2f60dc │ │ │ │ add r8, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add r9, pc │ │ │ │ b.n 2f6094 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2f60c4 │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w sl, #10 │ │ │ │ movne.w sl, #32 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 2f6080 │ │ │ │ mov r1, r2 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f6094 │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7030dc │ │ │ │ + b.w 70318c │ │ │ │ nop │ │ │ │ ldr r4, [pc, #488] @ (2f62bc ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r0, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, r4] │ │ │ │ + strb r4, [r4, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r5, r4] │ │ │ │ + strb r0, [r3, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f60e0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -227114,20 +227113,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 2f7430 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (2f6110 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6d7824 │ │ │ │ + b.w 6d78d4 │ │ │ │ nop │ │ │ │ - strb r6, [r0, #12] │ │ │ │ + strb r6, [r6, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002f6114 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -227152,17 +227151,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (2f619c ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ mov r0, r5 │ │ │ │ - bl 6d7c98 │ │ │ │ + bl 6d7d48 │ │ │ │ ldr r2, [pc, #52] @ (2f61a0 ) │ │ │ │ ldr r3, [pc, #44] @ (2f6198 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -227177,15 +227176,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #744] @ (2f6480 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, r1] │ │ │ │ + strb r0, [r1, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [pc, #480] @ (2f6384 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f61a4 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 2f7474 │ │ │ │ @@ -227210,31 +227209,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e720 │ │ │ │ + bl 71e7d0 │ │ │ │ ldr r1, [pc, #152] @ (2f6280 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ ldr r1, [pc, #144] @ (2f6284 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 71e720 │ │ │ │ + bl 71e7d0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 5db250 │ │ │ │ + bl 5db300 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 2f6262 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -227265,30 +227264,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (2f628c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 2f6238 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #96] @ (2f62d8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #88] @ 0x58 │ │ │ │ + str r4, [r1, #100] @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #888] @ 0x378 │ │ │ │ + str r2, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - sbcs.w r0, lr, #13369344 @ 0xcc0000 │ │ │ │ + @ instruction: 0xf62e004c │ │ │ │ ldr r2, [pc, #672] @ (2f652c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r6, [r4, r5] │ │ │ │ + strb r6, [r2, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f6290 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -227301,26 +227300,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e720 │ │ │ │ + bl 71e7d0 │ │ │ │ ldr r1, [pc, #104] @ (2f6328 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ ldr r1, [pc, #96] @ (2f632c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 71e720 │ │ │ │ + bl 71e7d0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 42f8a8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -227345,19 +227344,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #248] @ (2f6418 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #76] @ 0x4c │ │ │ │ + str r2, [r6, #84] @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #16] │ │ │ │ + str r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf4a4004c │ │ │ │ + adcs.w r0, r4, #13369344 @ 0xcc0000 │ │ │ │ ldr r1, [pc, #968] @ (2f66fc ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f6334 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -227462,15 +227461,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2f6480 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e720 │ │ │ │ + bl 71e7d0 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 42d8f4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 487e10 │ │ │ │ @@ -227493,15 +227492,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #776] @ (2f6784 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #29 │ │ │ │ + asrs r4, r4, #32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #600] @ (2f66e0 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f6488 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227544,71 +227543,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (2f67bc ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f677e │ │ │ │ ldr r1, [pc, #692] @ (2f67c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #688] @ (2f67c4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #676] @ (2f67c8 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #668] @ (2f67cc ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #656] @ (2f67d0 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #648] @ (2f67d4 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f675c │ │ │ │ ldr r2, [pc, #628] @ (2f67d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (2f67dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f6756 │ │ │ │ ldr r2, [pc, #612] @ (2f67e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (2f67e4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f64ce │ │ │ │ mov r0, r7 │ │ │ │ - bl 6d8094 │ │ │ │ + bl 6d8144 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 487e10 │ │ │ │ ldr r2, [pc, #584] @ (2f67e8 ) │ │ │ │ ldr r3, [pc, #528] @ (2f67b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227627,166 +227626,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (2f67bc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f6772 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f6762 │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f6588 │ │ │ │ ldr r1, [pc, #476] @ (2f67ec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 2f6588 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (2f67bc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f6778 │ │ │ │ ldr r1, [pc, #440] @ (2f67f0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #432] @ (2f67f4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #424] @ (2f67f8 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #412] @ (2f67fc ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #404] @ (2f6800 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #392] @ (2f6804 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #384] @ (2f6808 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #372] @ (2f680c ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 2f6588 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (2f67bc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f6784 │ │ │ │ ldr r1, [pc, #332] @ (2f6810 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #328] @ (2f6814 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #316] @ (2f6818 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #308] @ (2f681c ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 2f6588 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (2f67bc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f678a │ │ │ │ ldr r1, [pc, #268] @ (2f6820 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #260] @ (2f6824 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #252] @ (2f6828 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #240] @ (2f682c ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #232] @ (2f6830 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 2f6588 │ │ │ │ ldr r2, [pc, #220] @ (2f6834 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f657e │ │ │ │ ldr r2, [pc, #216] @ (2f6838 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f6566 │ │ │ │ ldr r1, [pc, #216] @ (2f683c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 2f65f8 │ │ │ │ ldr r3, [pc, #204] @ (2f6840 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2f65e6 │ │ │ │ ldr r3, [pc, #200] @ (2f6844 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2f6636 │ │ │ │ @@ -227810,97 +227809,97 @@ │ │ │ │ blx 260d80 │ │ │ │ ldr r0, [pc, #272] @ (2f68bc ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r0, [pc, #232] @ (2f6898 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, r4] │ │ │ │ + str r6, [r0, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r2, r7] │ │ │ │ + strh r4, [r0, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, r3] │ │ │ │ + str r4, [r0, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r4, r3] │ │ │ │ + str r4, [r2, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r4, r3] │ │ │ │ + str r6, [r2, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r5, r3] │ │ │ │ + str r0, [r3, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r5, r3] │ │ │ │ + str r2, [r3, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r5, r3] │ │ │ │ + str r2, [r3, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sub sp, #320 @ 0x140 │ │ │ │ + cbz r0, 2f67fc │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r2, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sub sp, #224 @ 0xe0 │ │ │ │ + cbz r0, 2f67fe │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r6, [r3, r3] │ │ │ │ + str r6, [r1, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ bxns r8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r5, r0] │ │ │ │ + str r4, [r3, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #664] @ (2f6a8c ) │ │ │ │ + str r6, [r2, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r5, r0] │ │ │ │ + str r6, [r3, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #800] @ (2f6b1c ) │ │ │ │ + str r0, [r7, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r4, r0] │ │ │ │ + str r6, [r2, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #752] @ (2f6af4 ) │ │ │ │ + str r4, [r5, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r4, r0] │ │ │ │ + str r2, [r2, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r5, r0] │ │ │ │ + str r0, [r3, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #640] @ (2f6a90 ) │ │ │ │ + str r0, [r2, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #112] @ (2f6884 ) │ │ │ │ + ldr r7, [pc, #816] @ (2f6b44 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #656] @ (2f6aa8 ) │ │ │ │ + str r4, [r2, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #312] @ (2f6954 ) │ │ │ │ + ldr r7, [pc, #1016] @ (2f6c14 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #312] @ (2f6958 ) │ │ │ │ + ldr r7, [pc, #1016] @ (2f6c18 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #808] @ (2f6b4c ) │ │ │ │ + ldr r7, [pc, #488] @ (2f6a0c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #328] @ (2f6970 ) │ │ │ │ + str r2, [r0, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #1008] @ (2f6c1c ) │ │ │ │ + ldr r7, [pc, #688] @ (2f6adc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #888] @ (2f6ba8 ) │ │ │ │ + ldr r7, [pc, #568] @ (2f6a68 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #952] @ (2f6bec ) │ │ │ │ + ldr r7, [pc, #632] @ (2f6aac ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r3, #44] @ 0x2c │ │ │ │ + ldrh r4, [r1, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r2, #44] @ 0x2c │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #40] @ (2f6868 ) │ │ │ │ + ldr r7, [pc, #744] @ (2f6b28 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #288] @ (2f6964 ) │ │ │ │ + ldr r7, [pc, #992] @ (2f6c24 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [pc, #264] @ (2f6950 ) │ │ │ │ + ldr r7, [pc, #968] @ (2f6c10 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [pc, #240] @ (2f693c ) │ │ │ │ + ldr r7, [pc, #944] @ (2f6bfc ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [pc, #216] @ (2f6928 ) │ │ │ │ + ldr r7, [pc, #920] @ (2f6be8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [pc, #192] @ (2f6914 ) │ │ │ │ + ldr r7, [pc, #896] @ (2f6bd4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [pc, #344] @ (2f69b0 ) │ │ │ │ + ldr r3, [pc, #24] @ (2f6870 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [pc, #152] @ (2f68f4 ) │ │ │ │ + ldr r7, [pc, #856] @ (2f6bb4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f685c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -227919,20 +227918,20 @@ │ │ │ │ bl 2f7658 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2f6898 │ │ │ │ ldr r1, [pc, #76] @ (2f68dc ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 487e10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6d7860 │ │ │ │ + bl 6d7910 │ │ │ │ ldr r2, [pc, #56] @ (2f68e0 ) │ │ │ │ ldr r3, [pc, #44] @ (2f68d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -227948,15 +227947,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, lr │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #52] @ 0x34 │ │ │ │ + ldr r2, [r4, #64] @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r2, r7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002f68e4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227977,19 +227976,19 @@ │ │ │ │ bl 2f74e8 │ │ │ │ cbz r0, 2f692c │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (2f6978 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 2f695c │ │ │ │ mov r0, r4 │ │ │ │ - bl 6d7d10 │ │ │ │ + bl 6d7dc0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 487e10 │ │ │ │ ldr r2, [pc, #68] @ (2f697c ) │ │ │ │ ldr r3, [pc, #60] @ (2f6974 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -228006,26 +228005,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2f6980 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 2f6926 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ mvns r2, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #808] @ (2f6ca4 ) │ │ │ │ + ldr r6, [pc, #488] @ (2f6b64 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r4, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r5, [pc, #592] @ (2f6bd4 ) │ │ │ │ + ldr r6, [pc, #272] @ (2f6a94 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #344] @ (2f6af0 ) │ │ │ │ @@ -228039,91 +228038,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #336] @ (2f6afc ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f6aa2 │ │ │ │ movs r0, #32 │ │ │ │ blx 260d68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e5504 │ │ │ │ + bl 5e55b4 │ │ │ │ blx 263340 │ │ │ │ ldr r3, [pc, #300] @ (2f6b00 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #300] @ (2f6b04 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 5e4c54 │ │ │ │ + bl 5e4d04 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #288] @ (2f6b08 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5e4688 │ │ │ │ + bl 5e4738 │ │ │ │ ldr r1, [pc, #280] @ (2f6b0c ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e4688 │ │ │ │ + bl 5e4738 │ │ │ │ ldr r1, [pc, #268] @ (2f6b10 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e4688 │ │ │ │ + bl 5e4738 │ │ │ │ ldr r1, [pc, #260] @ (2f6b14 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e4688 │ │ │ │ + bl 5e4738 │ │ │ │ ldr r1, [pc, #248] @ (2f6b18 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5e4688 │ │ │ │ + bl 5e4738 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f6acc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72e4e0 │ │ │ │ + bl 72e590 │ │ │ │ ldr r2, [pc, #224] @ (2f6b1c ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #224] @ (2f6b20 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e4d58 │ │ │ │ + bl 5e4e08 │ │ │ │ ldr r1, [pc, #216] @ (2f6b24 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e75a8 │ │ │ │ + bl 5e7658 │ │ │ │ mov r5, r0 │ │ │ │ - bl 71af0c │ │ │ │ + bl 71afbc │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 6a857c │ │ │ │ + bl 6a862c │ │ │ │ mov r0, r8 │ │ │ │ - bl 718398 │ │ │ │ + bl 718448 │ │ │ │ cbz r5, 2f6a94 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2f6ade │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -228154,59 +228153,59 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 2f6a3a │ │ │ │ mov r0, r5 │ │ │ │ - bl 71fc24 │ │ │ │ + bl 71fcd4 │ │ │ │ b.n 2f6a94 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2f6b2c ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #76] @ (2f6b30 ) │ │ │ │ ldr r0, [pc, #76] @ (2f6b34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ muls r0, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - sbc.w r0, sl, #70 @ 0x46 │ │ │ │ + @ instruction: 0xf21a0046 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r2, r7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, r6] │ │ │ │ + ldrsh r6, [r0, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r2, r7] │ │ │ │ + strh r4, [r0, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r4, #96] @ 0x60 │ │ │ │ + str r4, [r2, #108] @ 0x6c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r0, #54 @ 0x36 │ │ │ │ + subs r0, #230 @ 0xe6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r4, r7] │ │ │ │ + strh r0, [r2, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r6} │ │ │ │ + ldmia r2, {r1, r2} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [pc, #824] @ (2f6e58 ) │ │ │ │ + ldr r5, [pc, #504] @ (2f6d18 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r4, r6 │ │ │ │ + subs r4, r2, r1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [pc, #832] @ (2f6e68 ) │ │ │ │ + ldr r5, [pc, #512] @ (2f6d28 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ tst r6, r7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bx r4 │ │ │ │ + @ instruction: 0x47d6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r0, r6] │ │ │ │ + ldrh r0, [r6, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r3, r6] │ │ │ │ + ldrh r2, [r1, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (2f6c44 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -228217,36 +228216,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2f6bb6 │ │ │ │ ldr r6, [pc, #228] @ (2f6c50 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (2f6c54 ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #357 @ 0x165 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #200] @ (2f6c58 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 2f6be0 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -228268,23 +228267,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ ldr r1, [pc, #120] @ (2f6c60 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 2617f4 │ │ │ │ b.n 2f6bb6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ ldr r1, [pc, #104] @ (2f6c64 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 2617f4 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -228312,125 +228311,125 @@ │ │ │ │ b.n 2f6c14 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sbcs r4, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #856] @ (2f6fa8 ) │ │ │ │ + ldr r4, [pc, #536] @ (2f6e68 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mov sl, r3 │ │ │ │ + bx r9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [pc, #768] @ (2f6f58 ) │ │ │ │ + ldr r4, [pc, #448] @ (2f6e18 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [pc, #744] @ (2f6f44 ) │ │ │ │ + ldr r4, [pc, #424] @ (2f6e04 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r2, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r3, [pc, #656] @ (2f6ef4 ) │ │ │ │ + ldr r4, [pc, #336] @ (2f6db4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [pc, #432] @ (2f6e18 ) │ │ │ │ + ldr r4, [pc, #112] @ (2f6cd8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [pc, #464] @ (2f6e3c ) │ │ │ │ + ldr r4, [pc, #144] @ (2f6cfc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (2f6cf8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2f6ccc │ │ │ │ ldr r5, [pc, #108] @ (2f6cfc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (2f6d00 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #400 @ 0x190 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #80] @ (2f6d04 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2f6ce2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ ldr r1, [pc, #28] @ (2f6d08 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 2617f4 │ │ │ │ b.n 2f6ccc │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #672] @ (2f6f9c ) │ │ │ │ + ldr r3, [pc, #352] @ (2f6e5c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, lr │ │ │ │ + mov r6, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #624] @ (2f6f74 ) │ │ │ │ + ldr r3, [pc, #304] @ (2f6e34 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [pc, #600] @ (2f6f60 ) │ │ │ │ + ldr r3, [pc, #280] @ (2f6e20 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [pc, #808] @ (2f7034 ) │ │ │ │ + ldr r3, [pc, #488] @ (2f6ef4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f6d0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r0, #8 │ │ │ │ sub sp, #8 │ │ │ │ blx 260d68 │ │ │ │ mov r6, r0 │ │ │ │ bl 4d7ca8 │ │ │ │ ldr r5, [pc, #100] @ (2f6d90 ) │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r1, [pc, #96] @ (2f6d94 ) │ │ │ │ ldr r2, [pc, #100] @ (2f6d98 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (2f6d9c ) │ │ │ │ add r2, pc │ │ │ │ movs r4, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #84] @ (2f6da0 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ bl 29dafc │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ cbz r5, 2f6d74 │ │ │ │ blx 263554 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r8, r5 │ │ │ │ @@ -228447,19 +228446,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ subs r7, #172 @ 0xac │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add lr, sl │ │ │ │ + cmp lr, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [pc, #976] @ (2f716c ) │ │ │ │ + ldr r2, [pc, #656] @ (2f702c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2f6cb8 │ │ │ │ + bne.n 2f6e18 │ │ │ │ lsls r4, r1, #1 │ │ │ │ asrs r0, r7, #29 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f6da4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -228476,30 +228475,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (2f6ee4 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 26a98c │ │ │ │ ldr r3, [pc, #220] @ (2f6ee8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -228511,22 +228510,22 @@ │ │ │ │ blx 260d68 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 5e55c0 │ │ │ │ + bl 5e5670 │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ blx 263340 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 2f6e7a │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 260d68 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ @@ -228574,19 +228573,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #42 @ 0x2a │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #25 │ │ │ │ + lsrs r2, r3, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r6, [r1, r7] │ │ │ │ + str r6, [r7, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, r8 │ │ │ │ + add ip, lr │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r6, #236 @ 0xec │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r4, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #64 @ 0x40 │ │ │ │ lsls r0, r6, #1 │ │ │ │ @@ -228596,15 +228595,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 26aa14 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e314c │ │ │ │ + bl 5e31fc │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f702c │ │ │ │ ldr r3, [pc, #308] @ (2f704c ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -228650,15 +228649,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 5e3ae8 │ │ │ │ + bl 5e3b98 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 2f6fb4 │ │ │ │ mov r0, r5 │ │ │ │ blx 263340 │ │ │ │ @@ -228716,15 +228715,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - b.n 2f6b44 │ │ │ │ + b.n 2f6ca4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7050 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -228761,88 +228760,88 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2f712c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ ldr r2, [pc, #108] @ (2f7130 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (2f7134 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ add.w r3, r4, #140 @ 0x8c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 2f7102 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f9a70 │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #48] @ (2f7138 ) │ │ │ │ ldr r4, [pc, #48] @ (2f713c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adcs r2, r1 │ │ │ │ + rors r2, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r4, #13 │ │ │ │ + lsrs r4, r2, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r0, r3] │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mov r0, r5 │ │ │ │ + mov r8, fp │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mov r8, ip │ │ │ │ + blx r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f7140 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5df6ac │ │ │ │ + bl 5df75c │ │ │ │ cbnz r0, 2f7184 │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ ldr r1, [pc, #80] @ (2f71b4 ) │ │ │ │ ldr r2, [pc, #84] @ (2f71b8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2f71bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2fbbcc │ │ │ │ ldr r3, [pc, #56] @ (2f71c0 ) │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ @@ -228850,34 +228849,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (2f71c8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r6, r4 │ │ │ │ + adcs r6, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r7, #10 │ │ │ │ + lsrs r6, r5, #13 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r4, r0] │ │ │ │ + ldrb r4, [r2, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - eors r4, r7 │ │ │ │ + asrs r4, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mov sl, r1 │ │ │ │ + bx r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp lr, r3 │ │ │ │ + mov r6, r9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f71cc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228885,21 +228884,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (2f7230 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e5ae4 │ │ │ │ + bl 5e5b94 │ │ │ │ ldr r1, [pc, #64] @ (2f7234 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e313c │ │ │ │ + bl 5e31ec │ │ │ │ ldr r2, [pc, #56] @ (2f7238 ) │ │ │ │ ldr r3, [pc, #44] @ (2f7230 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -228930,26 +228929,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (2f73b0 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (2f73b4 ) │ │ │ │ add r0, pc │ │ │ │ blx 261514 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ ldr r1, [pc, #344] @ (2f73b8 ) │ │ │ │ ldr r2, [pc, #344] @ (2f73bc ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (2f73c0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f73a4 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (2f73c4 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -229038,19 +229037,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 2f72dc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6d7680 │ │ │ │ + bl 6d7730 │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ mov r0, r7 │ │ │ │ - bl 71cf74 │ │ │ │ + bl 71d024 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2f7380 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 260bec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -229066,39 +229065,39 @@ │ │ │ │ blx 2617f4 │ │ │ │ b.n 2f7304 │ │ │ │ ldr r1, [pc, #56] @ (2f73e0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 2617f4 │ │ │ │ b.n 2f736e │ │ │ │ - add r2, sp │ │ │ │ + cmp r2, r3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r2, #126 @ 0x7e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r7, #168 @ 0xa8 │ │ │ │ + eors r0, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r7, #6 │ │ │ │ + lsrs r6, r5, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r4, r4] │ │ │ │ + ldrh r4, [r2, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp ip, sl │ │ │ │ + mov ip, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, r4 │ │ │ │ + mov r4, sl │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp sl, r5 │ │ │ │ + mov r2, fp │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, ip │ │ │ │ + mov r2, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, fp │ │ │ │ + mov r2, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r8, r7 │ │ │ │ + cmp r0, sp │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f73e4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -229123,15 +229122,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ subs r0, #232 @ 0xe8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r0, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #68 @ 0x44 │ │ │ │ + movs r3, #244 @ 0xf4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002f7430 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229141,15 +229140,15 @@ │ │ │ │ blx 260d68 │ │ │ │ ldr r3, [pc, #36] @ (2f7470 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 732928 │ │ │ │ + bl 7329d8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -229187,53 +229186,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2f74e0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r5, #88 @ 0x58 │ │ │ │ + subs r6, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, r0 │ │ │ │ + add sl, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - negs r2, r7 │ │ │ │ + orrs r2, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f74e4 : │ │ │ │ b.w 336dcc │ │ │ │ │ │ │ │ 002f74e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 260d68 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ ldr.w ip, [pc, #80] @ 2f7558 │ │ │ │ ldr r2, [pc, #80] @ (2f755c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2f7560 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 336dd0 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -229249,30 +229248,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r4, #254 @ 0xfe │ │ │ │ + subs r5, #174 @ 0xae │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r3, #28 │ │ │ │ + lsls r0, r1, #31 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r7, r1] │ │ │ │ + ldr r2, [r5, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002f7564 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 442128 │ │ │ │ mov r4, r0 │ │ │ │ - bl 71cf74 │ │ │ │ + bl 71d024 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f758e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 260bec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229290,21 +229289,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2f75f4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 261514 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e4f5c │ │ │ │ + bl 5e500c │ │ │ │ ldr r1, [pc, #56] @ (2f75f8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e3144 │ │ │ │ + bl 5e31f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71cf74 │ │ │ │ + bl 71d024 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f75de │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 260bec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229313,35 +229312,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r2, r1 │ │ │ │ + sbcs r2, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ bl 6b5fa │ │ │ │ │ │ │ │ 002f75fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2f7650 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 261514 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e4f5c │ │ │ │ + bl 5e500c │ │ │ │ ldr r1, [pc, #56] @ (2f7654 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e3144 │ │ │ │ + bl 5e31f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71cf74 │ │ │ │ + bl 71d024 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f763a │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 260bec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229350,15 +229349,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r5 │ │ │ │ + adcs r6, r3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ bl 143656 │ │ │ │ │ │ │ │ 002f7658 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -229367,31 +229366,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (2f76dc ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e5b7c │ │ │ │ + bl 5e5c2c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2f76ba │ │ │ │ ldr r4, [pc, #96] @ (2f76e0 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (2f76e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 260d68 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 732928 │ │ │ │ + bl 7329d8 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229404,55 +229403,55 @@ │ │ │ │ ldr r1, [pc, #44] @ (2f76f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #429 @ 0x1ad │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2f76a6 │ │ │ │ - negs r6, r7 │ │ │ │ + orrs r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - eors r2, r1 │ │ │ │ + lsrs r2, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r3, #136 @ 0x88 │ │ │ │ + subs r4, #56 @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, r2 │ │ │ │ + muls r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r3, #72 @ 0x48 │ │ │ │ + subs r3, #248 @ 0xf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - tst r6, r5 │ │ │ │ + cmn r6, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - eors r0, r5 │ │ │ │ + asrs r0, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f76f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5df0e8 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5df198 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r1, [pc, #96] @ (2f7774 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2a08 │ │ │ │ + bl 5e2ab8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2f7742 │ │ │ │ ldr r3, [pc, #88] @ (2f7778 ) │ │ │ │ ldr r2, [pc, #88] @ (2f777c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -229462,43 +229461,43 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f7788 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #445 @ 0x1bd │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - tst r2, r4 │ │ │ │ + cmn r2, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r3, #154 @ 0x9a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - negs r4, r4 │ │ │ │ + orrs r4, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, #194 @ 0xc2 │ │ │ │ + subs r3, #114 @ 0x72 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - tst r0, r0 │ │ │ │ + cmp r0, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #224 @ 0xe0 │ │ │ │ + lsls r0, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f779c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ strh r6, [r2, r5] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -229507,15 +229506,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (2f7ad8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (2f7adc ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 2f7ac8 │ │ │ │ add r3, pc │ │ │ │ @@ -229528,587 +229527,587 @@ │ │ │ │ ldr r3, [pc, #764] @ (2f7ae8 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #224] @ 0xe0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r2, [pc, #744] @ (2f7aec ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (2f7af0 ) │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r3, [pc, #740] @ (2f7af4 ) │ │ │ │ ldr r2, [pc, #740] @ (2f7af8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r2, [pc, #728] @ (2f7afc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (2f7b00 ) │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r3, [pc, #724] @ (2f7b04 ) │ │ │ │ ldr r2, [pc, #724] @ (2f7b08 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r2, [pc, #712] @ (2f7b0c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (2f7b10 ) │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r3, [pc, #708] @ (2f7b14 ) │ │ │ │ ldr r2, [pc, #708] @ (2f7b18 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r2, [pc, #696] @ (2f7b1c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (2f7b20 ) │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r3, [pc, #692] @ (2f7b24 ) │ │ │ │ ldr r2, [pc, #692] @ (2f7b28 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r2, [pc, #680] @ (2f7b2c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (2f7b30 ) │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r3, [pc, #676] @ (2f7b34 ) │ │ │ │ ldr r2, [pc, #676] @ (2f7b38 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r2, [pc, #664] @ (2f7b3c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r3, [pc, #656] @ (2f7b40 ) │ │ │ │ ldr r1, [pc, #656] @ (2f7b44 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (2f7b48 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (2f7b4c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e3b40 │ │ │ │ + bl 5e3bf0 │ │ │ │ ldr r2, [pc, #640] @ (2f7b50 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (2f7b54 ) │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r3, [pc, #636] @ (2f7b58 ) │ │ │ │ ldr r1, [pc, #636] @ (2f7b5c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (2f7b60 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (2f7b64 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e3b40 │ │ │ │ + bl 5e3bf0 │ │ │ │ ldr r2, [pc, #620] @ (2f7b68 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r3, [pc, #612] @ (2f7b6c ) │ │ │ │ ldr r1, [pc, #612] @ (2f7b70 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (2f7b74 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (2f7b78 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e3b40 │ │ │ │ + bl 5e3bf0 │ │ │ │ ldr r2, [pc, #596] @ (2f7b7c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r3, [pc, #588] @ (2f7b80 ) │ │ │ │ ldr r1, [pc, #592] @ (2f7b84 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (2f7b88 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (2f7b8c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e3b40 │ │ │ │ + bl 5e3bf0 │ │ │ │ ldr r2, [pc, #576] @ (2f7b90 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r1, [pc, #568] @ (2f7b94 ) │ │ │ │ ldr r3, [pc, #568] @ (2f7b98 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (2f7b9c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r2, [pc, #560] @ (2f7ba0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r1, [pc, #552] @ (2f7ba4 ) │ │ │ │ ldr r3, [pc, #552] @ (2f7ba8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (2f7bac ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6270 │ │ │ │ + bl 5e6320 │ │ │ │ ldr r2, [pc, #544] @ (2f7bb0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r1, [pc, #536] @ (2f7bb4 ) │ │ │ │ ldr r3, [pc, #536] @ (2f7bb8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (2f7bbc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6270 │ │ │ │ + bl 5e6320 │ │ │ │ ldr r2, [pc, #528] @ (2f7bc0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r1, [pc, #520] @ (2f7bc4 ) │ │ │ │ ldr r3, [pc, #520] @ (2f7bc8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #520] @ (2f7bcc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6270 │ │ │ │ + bl 5e6320 │ │ │ │ ldr r2, [pc, #512] @ (2f7bd0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r1, [pc, #504] @ (2f7bd4 ) │ │ │ │ ldr r3, [pc, #504] @ (2f7bd8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #504] @ (2f7bdc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6270 │ │ │ │ + bl 5e6320 │ │ │ │ ldr r2, [pc, #496] @ (2f7be0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r1, [pc, #488] @ (2f7be4 ) │ │ │ │ ldr r3, [pc, #488] @ (2f7be8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #488] @ (2f7bec ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6270 │ │ │ │ + bl 5e6320 │ │ │ │ ldr r2, [pc, #480] @ (2f7bf0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r1, [pc, #472] @ (2f7bf4 ) │ │ │ │ ldr r3, [pc, #472] @ (2f7bf8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #472] @ (2f7bfc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r2, [pc, #464] @ (2f7c00 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r1, [pc, #456] @ (2f7c04 ) │ │ │ │ ldr r3, [pc, #456] @ (2f7c08 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #456] @ (2f7c0c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6270 │ │ │ │ + bl 5e6320 │ │ │ │ ldr r2, [pc, #448] @ (2f7c10 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r1, [pc, #440] @ (2f7c14 ) │ │ │ │ ldr r3, [pc, #440] @ (2f7c18 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e543c │ │ │ │ + bl 5e54ec │ │ │ │ ldr r2, [pc, #424] @ (2f7c1c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r1, [pc, #416] @ (2f7c20 ) │ │ │ │ ldr r3, [pc, #416] @ (2f7c24 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #416] @ (2f7c28 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r2, [pc, #408] @ (2f7c2c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r2, [pc, #400] @ (2f7c30 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #396] @ (2f7c34 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5e543c │ │ │ │ + bl 5e54ec │ │ │ │ ldr r2, [pc, #384] @ (2f7c38 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5e68f8 │ │ │ │ + bl 5e69a8 │ │ │ │ ldr r2, [pc, #376] @ (2f7c3c ) │ │ │ │ b.n 2f7c40 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #136 @ 0x88 │ │ │ │ + subs r4, #56 @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r6, #17 │ │ │ │ + lsls r2, r4, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r2, r7] │ │ │ │ + ldrsb r6, [r0, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #124 @ 0x7c │ │ │ │ + movs r4, #44 @ 0x2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ asrs r5, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r2, r5 │ │ │ │ + negs r2, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbcs r6, r6 │ │ │ │ + negs r6, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r1, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r2, r5 │ │ │ │ + negs r2, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #58 @ 0x3a │ │ │ │ + cmp r6, #234 @ 0xea │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r1, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r2, r3 │ │ │ │ + negs r2, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r1, [sp, #648] @ 0x288 │ │ │ │ lsls r7, r1, #1 │ │ │ │ asrs r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r6, r2 │ │ │ │ + negs r6, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rors r2, r1 │ │ │ │ + negs r2, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r5, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r2, r2 │ │ │ │ + negs r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbcs r6, r4 │ │ │ │ + negs r6, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r1, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r2, r3 │ │ │ │ + negs r2, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r5, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r6, r7 │ │ │ │ + negs r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbcs r6, r4 │ │ │ │ + negs r6, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r6, r5 │ │ │ │ + negs r6, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - rors r2, r0 │ │ │ │ + negs r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbcs r2, r5 │ │ │ │ + negs r2, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r7, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #22 │ │ │ │ + lsls r0, r1, #25 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r1, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r6, r6 │ │ │ │ + negs r6, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbcs r6, r2 │ │ │ │ + negs r6, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r5, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r2, r5 │ │ │ │ + negs r2, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r3, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - rors r0, r0 │ │ │ │ + negs r0, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r4!, {r2, r6, r7} │ │ │ │ + ldmia r5, {r2, r4, r5, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsrs r7, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r7 │ │ │ │ + negs r0, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rors r6, r3 │ │ │ │ + cmp r6, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r5, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - rors r4, r3 │ │ │ │ + cmp r4, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - tst r6, r0 │ │ │ │ + cmp r6, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - tst r4, r0 │ │ │ │ + cmp r4, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - tst r2, r3 │ │ │ │ + cmn r2, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - tst r4, r2 │ │ │ │ + cmn r4, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - tst r2, r5 │ │ │ │ + cmn r2, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - tst r0, r5 │ │ │ │ + cmn r0, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #62 @ 0x3e │ │ │ │ + movs r1, #238 @ 0xee │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - negs r0, r0 │ │ │ │ + cmn r0, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - negs r6, r2 │ │ │ │ + orrs r6, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ - negs r0, r2 │ │ │ │ + orrs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - negs r2, r6 │ │ │ │ + orrs r2, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - negs r4, r5 │ │ │ │ + orrs r4, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - negs r6, r5 │ │ │ │ + orrs r6, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - negs r4, r5 │ │ │ │ + orrs r4, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, r1 │ │ │ │ + orrs r4, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ - cmp r0, r2 │ │ │ │ + muls r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, r5 │ │ │ │ + muls r6, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r6 │ │ │ │ + muls r0, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r5, [pc, #624] @ (2f7ea4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f7d04 │ │ │ │ + b.n 2f7e64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, r6 │ │ │ │ + muls r0, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r1, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #44] @ (2f7c70 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #44] @ (2f7c74 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #40] @ (2f7c78 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 5e3b40 │ │ │ │ + bl 5e3bf0 │ │ │ │ ldr r2, [pc, #28] @ (2f7c7c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5e68f8 │ │ │ │ + b.w 5e69a8 │ │ │ │ nop │ │ │ │ - str r4, [sp, #248] @ 0xf8 │ │ │ │ + str r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r3, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r2, r2 │ │ │ │ + tst r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adcs r6, r3 │ │ │ │ + tst r6, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 5e5ae4 │ │ │ │ + bl 5e5b94 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e58b4 │ │ │ │ + bl 5e5964 │ │ │ │ cbz r0, 2f7cb6 │ │ │ │ ldr r1, [pc, #68] @ (2f7ce8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e568c │ │ │ │ + b.w 5e573c │ │ │ │ ldr r3, [pc, #52] @ (2f7cec ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr.w ip, [pc, #48] @ 2f7cf0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (2f7cf4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - eors r2, r0 │ │ │ │ + lsrs r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #124 @ 0x7c │ │ │ │ + adds r7, #44 @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r5 │ │ │ │ + rors r2, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r2 │ │ │ │ + rors r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (2f7dd4 ) │ │ │ │ @@ -230116,15 +230115,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (2f7ddc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -230133,26 +230132,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 5e2e5c │ │ │ │ + bl 5e2f0c │ │ │ │ cbz r0, 2f7d5a │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e68 │ │ │ │ + bl 5e2f18 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2f7da8 │ │ │ │ blx 2623c4 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 2f7dbe │ │ │ │ ldr r1, [pc, #112] @ (2f7de0 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -230190,47 +230189,47 @@ │ │ │ │ ldr r1, [pc, #36] @ (2f7dec ) │ │ │ │ ldr r0, [pc, #40] @ (2f7df0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - adds r6, #48 @ 0x30 │ │ │ │ + adds r6, #224 @ 0xe0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vhadd.u16 q0, q5, │ │ │ │ - str r6, [r7, r1] │ │ │ │ + vmla.i q8, q5, d1[1] │ │ │ │ + str r6, [r5, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r5, #24 │ │ │ │ + lsls r2, r3, #27 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r6, #23 │ │ │ │ + lsls r6, r4, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r5, #120 @ 0x78 │ │ │ │ + adds r6, #40 @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ands r2, r2 │ │ │ │ + lsrs r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - eors r2, r1 │ │ │ │ + lsrs r2, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r1, [pc, #124] @ (2f7e8c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (2f7e90 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (2f7e94 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 26109c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 26109c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 26109c │ │ │ │ @@ -230260,18 +230259,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r5, #46 @ 0x2e │ │ │ │ + adds r5, #222 @ 0xde │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp2 0, 1, cr0, cr2, cr5, {2} │ │ │ │ - ldr r7, [pc, #480] @ (2f8078 ) │ │ │ │ + cdp2 0, 12, cr0, cr2, cr5, {2} │ │ │ │ + str r0, [r5, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f7ee0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230280,29 +230279,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f7ee8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r4, #142 @ 0x8e │ │ │ │ + adds r5, #62 @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc2l 0, cr0, [r4, #-276]! @ 0xfffffeec │ │ │ │ - ldr r6, [pc, #872] @ (2f8254 ) │ │ │ │ + cdp2 0, 2, cr0, cr4, cr5, {2} │ │ │ │ + ldr r7, [pc, #552] @ (2f8114 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f7f34 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230311,29 +230310,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f7f3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r4, #58 @ 0x3a │ │ │ │ + adds r4, #234 @ 0xea │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc2 0, cr0, [r0, #-276]! @ 0xfffffeec │ │ │ │ - ldr r6, [pc, #536] @ (2f8158 ) │ │ │ │ + ldc2l 0, cr0, [r0, #276] @ 0x114 │ │ │ │ + ldr r7, [pc, #216] @ (2f8018 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f7f84 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230341,28 +230340,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f7f8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r3, #230 @ 0xe6 │ │ │ │ + adds r4, #150 @ 0x96 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc2l 0, cr0, [ip], {69} @ 0x45 │ │ │ │ - ldr r6, [pc, #200] @ (2f8058 ) │ │ │ │ + ldc2l 0, cr0, [ip, #-276]! @ 0xfffffeec │ │ │ │ + ldr r6, [pc, #904] @ (2f8318 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f7fd8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230371,29 +230370,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f7fe0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r3, #150 @ 0x96 │ │ │ │ + adds r4, #70 @ 0x46 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc2l 0, cr0, [ip], #-276 @ 0xfffffeec │ │ │ │ - ldr r5, [pc, #904] @ (2f836c ) │ │ │ │ + stc2 0, cr0, [ip, #-276]! @ 0xfffffeec │ │ │ │ + ldr r6, [pc, #584] @ (2f822c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f8028 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230401,28 +230400,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f8030 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r3, #66 @ 0x42 │ │ │ │ + adds r3, #242 @ 0xf2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc2 0, cr0, [r8], #-276 @ 0xfffffeec │ │ │ │ - ldr r5, [pc, #568] @ (2f826c ) │ │ │ │ + ldc2l 0, cr0, [r8], {69} @ 0x45 │ │ │ │ + ldr r6, [pc, #248] @ (2f812c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f8078 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230430,28 +230429,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f8080 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r2, #242 @ 0xf2 │ │ │ │ + adds r3, #162 @ 0xa2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfbd80045 │ │ │ │ - ldr r5, [pc, #248] @ (2f817c ) │ │ │ │ + stc2 0, cr0, [r8], {69} @ 0x45 │ │ │ │ + ldr r5, [pc, #952] @ (2f843c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f80cc │ │ │ │ sub sp, #8 │ │ │ │ @@ -230460,29 +230459,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f80d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r2, #162 @ 0xa2 │ │ │ │ + adds r3, #82 @ 0x52 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb880045 │ │ │ │ - ldr r4, [pc, #952] @ (2f8490 ) │ │ │ │ + ldc2 0, cr0, [r8], #-276 @ 0xfffffeec │ │ │ │ + ldr r5, [pc, #632] @ (2f8350 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f811c │ │ │ │ sub sp, #12 │ │ │ │ @@ -230490,28 +230489,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f8124 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r2, #78 @ 0x4e │ │ │ │ + adds r2, #254 @ 0xfe │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb340045 │ │ │ │ - ldr r4, [pc, #616] @ (2f8390 ) │ │ │ │ + @ instruction: 0xfbe40045 │ │ │ │ + ldr r5, [pc, #296] @ (2f8250 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f816c │ │ │ │ sub sp, #12 │ │ │ │ @@ -230519,28 +230518,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f8174 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r1, #254 @ 0xfe │ │ │ │ + adds r2, #174 @ 0xae │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfae40045 │ │ │ │ - ldr r4, [pc, #296] @ (2f82a0 ) │ │ │ │ + @ instruction: 0xfb940045 │ │ │ │ + ldr r4, [pc, #1000] @ (2f8560 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f81c0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230549,29 +230548,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f81c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r1, #174 @ 0xae │ │ │ │ + adds r2, #94 @ 0x5e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfa940045 │ │ │ │ - ldr r3, [pc, #1000] @ (2f85b4 ) │ │ │ │ + @ instruction: 0xfb440045 │ │ │ │ + ldr r4, [pc, #680] @ (2f8474 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f8210 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230579,28 +230578,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f8218 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r1, #90 @ 0x5a │ │ │ │ + adds r2, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfa400045 │ │ │ │ - ldr r3, [pc, #664] @ (2f84b4 ) │ │ │ │ + @ instruction: 0xfaf00045 │ │ │ │ + ldr r4, [pc, #344] @ (2f8374 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f8264 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230609,29 +230608,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f826c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r1, #10 │ │ │ │ + adds r1, #186 @ 0xba │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr??.w r0, [r0, #69] @ 0x45 │ │ │ │ - ldr r3, [pc, #344] @ (2f83c8 ) │ │ │ │ + @ instruction: 0xfaa00045 │ │ │ │ + ldr r4, [pc, #24] @ (2f8288 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f82b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230639,28 +230638,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f82bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r0, #182 @ 0xb6 │ │ │ │ + adds r1, #102 @ 0x66 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb.w r0, [ip, #69] @ 0x45 │ │ │ │ - ldr r3, [pc, #8] @ (2f82c8 ) │ │ │ │ + @ instruction: 0xfa4c0045 │ │ │ │ + ldr r3, [pc, #712] @ (2f8588 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f8308 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230669,29 +230668,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f8310 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r0, #102 @ 0x66 │ │ │ │ + adds r1, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vst4.16 {d16-d19}, [ip], r5 │ │ │ │ - ldr r2, [pc, #712] @ (2f85dc ) │ │ │ │ + ldr??.w r0, [ip, #69] @ 0x45 │ │ │ │ + ldr r3, [pc, #392] @ (2f849c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f8358 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230699,28 +230698,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f8360 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r0, #18 │ │ │ │ + adds r0, #194 @ 0xc2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr??.w r0, [r8, #69] @ 0x45 │ │ │ │ - ldr r2, [pc, #376] @ (2f84dc ) │ │ │ │ + vld1.8 {d0[2]}, [r8], r5 │ │ │ │ + ldr r3, [pc, #56] @ (2f839c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f83ac │ │ │ │ sub sp, #8 │ │ │ │ @@ -230729,29 +230728,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f83b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r7, #194 @ 0xc2 │ │ │ │ + adds r0, #114 @ 0x72 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh.w r0, [r8, #69] @ 0x45 │ │ │ │ - ldr r2, [pc, #56] @ (2f83f0 ) │ │ │ │ + ldr??.w r0, [r8, r5] │ │ │ │ + ldr r2, [pc, #760] @ (2f86b0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f83fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -230759,28 +230758,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f8404 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r7, #110 @ 0x6e │ │ │ │ + adds r0, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr.w r0, [r4, r5] │ │ │ │ - ldr r1, [pc, #744] @ (2f86f0 ) │ │ │ │ + vst4.16 {d0-d3}, [r4], r5 │ │ │ │ + ldr r2, [pc, #424] @ (2f85b0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8458 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230789,146 +230788,146 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f8460 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r7, #30 │ │ │ │ + cmp r7, #206 @ 0xce │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb.w r0, [r4, r5] │ │ │ │ - ldr r1, [pc, #424] @ (2f860c ) │ │ │ │ + ldrh.w r0, [r4, #69] @ 0x45 │ │ │ │ + ldr r2, [pc, #104] @ (2f84cc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #196] @ (2f8548 ) │ │ │ │ ldr r2, [pc, #200] @ (2f854c ) │ │ │ │ ldr r1, [pc, #200] @ (2f8550 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f853c │ │ │ │ ldr r0, [pc, #180] @ (2f8554 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e39bc │ │ │ │ + bl 5e3a6c │ │ │ │ ldr r1, [pc, #176] @ (2f8558 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e4498 │ │ │ │ + bl 5e4548 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2f84ca │ │ │ │ ldr r1, [pc, #164] @ (2f855c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e4774 │ │ │ │ + bl 5e4824 │ │ │ │ cbnz r0, 2f84e6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 5e5ae4 │ │ │ │ + bl 5e5b94 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5e5414 │ │ │ │ + bl 5e54c4 │ │ │ │ ldr r1, [pc, #104] @ (2f8560 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e45f4 │ │ │ │ + bl 5e46a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f84c8 │ │ │ │ ldr r1, [pc, #92] @ (2f8564 ) │ │ │ │ movw r3, #1101 @ 0x44d │ │ │ │ ldr r2, [pc, #88] @ (2f8568 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2f856c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e69f8 │ │ │ │ + bl 5e6aa8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f84ca │ │ │ │ ldr r1, [pc, #64] @ (2f8570 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e568c │ │ │ │ + bl 5e573c │ │ │ │ b.n 2f84c8 │ │ │ │ ldr r0, [pc, #52] @ (2f8574 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e39bc │ │ │ │ + bl 5e3a6c │ │ │ │ mov r4, r0 │ │ │ │ b.n 2f84b6 │ │ │ │ - cmp r6, #186 @ 0xba │ │ │ │ + cmp r7, #106 @ 0x6a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf7a20045 │ │ │ │ - ldr r1, [pc, #24] @ (2f856c ) │ │ │ │ + ldr.w r0, [r2, r5] │ │ │ │ + ldr r1, [pc, #728] @ (2f882c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r1, #170 @ 0xaa │ │ │ │ + subs r2, #90 @ 0x5a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #178 @ 0xb2 │ │ │ │ + subs r2, #98 @ 0x62 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, r6 │ │ │ │ + muls r2, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #130 @ 0x82 │ │ │ │ + subs r2, #50 @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #48 @ 0x30 │ │ │ │ + cmp r6, #224 @ 0xe0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, #196 @ 0xc4 │ │ │ │ + subs r1, #116 @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #206 @ 0xce │ │ │ │ + eors r6, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bpl.n 2f852c │ │ │ │ + bvs.n 2f848c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r1, #42 @ 0x2a │ │ │ │ + subs r1, #218 @ 0xda │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 2f8600 │ │ │ │ sub sp, #24 │ │ │ │ @@ -230946,25 +230945,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (2f8614 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #84] @ (2f8618 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6dc840 │ │ │ │ + bl 6dc8f0 │ │ │ │ ldr r2, [pc, #64] @ (2f861c ) │ │ │ │ ldr r3, [pc, #44] @ (2f8608 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -230974,23 +230973,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ - cmp r5, #174 @ 0xae │ │ │ │ + cmp r6, #94 @ 0x5e │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r7, #70 @ 0x46 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - blx sp │ │ │ │ + ldr r0, [pc, #608] @ (2f8870 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf67e0045 │ │ │ │ + @ instruction: 0xf72e0045 │ │ │ │ movs r7, #32 │ │ │ │ lsls r0, r6, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -231013,25 +231012,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 718c2c │ │ │ │ + bl 718cdc │ │ │ │ ldr r2, [pc, #60] @ (2f86c0 ) │ │ │ │ ldr r3, [pc, #44] @ (2f86b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231042,23 +231041,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r5, #6 │ │ │ │ + cmp r5, #182 @ 0xb6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r6, #154 @ 0x9a │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bx r8 │ │ │ │ + @ instruction: 0x47f2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - rsbs r0, r2, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf6820045 │ │ │ │ movs r6, #94 @ 0x5e │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #140] @ 2f8760 │ │ │ │ @@ -231077,23 +231076,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #68] @ 2f8758 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 718c2c │ │ │ │ + bl 718cdc │ │ │ │ cbz r0, 2f872c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #68] @ (2f8774 ) │ │ │ │ ldr r3, [pc, #56] @ (2f8768 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -231108,23 +231107,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cmp r4, #98 @ 0x62 │ │ │ │ + cmp r5, #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r5, #246 @ 0xf6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, r3 │ │ │ │ + bx r9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf52e0045 │ │ │ │ + rsbs r0, lr, #12910592 @ 0xc50000 │ │ │ │ movs r5, #180 @ 0xb4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 2f8810 │ │ │ │ @@ -231143,30 +231142,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6d74a0 │ │ │ │ + bl 6d7550 │ │ │ │ cbz r0, 2f87e6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 269994 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6d7134 │ │ │ │ + bl 6d71e4 │ │ │ │ ldr r2, [pc, #60] @ (2f8824 ) │ │ │ │ ldr r3, [pc, #44] @ (2f8818 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231177,23 +231176,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #174 @ 0xae │ │ │ │ + cmp r4, #94 @ 0x5e │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r5, #70 @ 0x46 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, sp │ │ │ │ + mov sl, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - orns r0, ip, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf52c0045 │ │ │ │ movs r4, #250 @ 0xfa │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f8860 │ │ │ │ @@ -231202,23 +231201,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f8868 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26333c │ │ │ │ - cmp r2, #254 @ 0xfe │ │ │ │ + cmp r3, #174 @ 0xae │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf3e40045 │ │ │ │ - cmp r2, r9 │ │ │ │ + eors.w r0, r4, #12910592 @ 0xc50000 │ │ │ │ + cmp sl, pc │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f88a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231226,23 +231225,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f88ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26333c │ │ │ │ - cmp r2, #186 @ 0xba │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - usat r0, #5, r0, asr #1 │ │ │ │ - cmp r6, r0 │ │ │ │ + orrs.w r0, r0, #12910592 @ 0xc50000 │ │ │ │ + cmp lr, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f88e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231250,23 +231249,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f88f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26333c │ │ │ │ - cmp r2, #118 @ 0x76 │ │ │ │ + cmp r3, #38 @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf35c0045 │ │ │ │ - add sl, r8 │ │ │ │ + and.w r0, ip, #12910592 @ 0xc50000 │ │ │ │ + cmp r2, lr │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f892c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231274,23 +231273,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f8934 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26333c │ │ │ │ - cmp r2, #50 @ 0x32 │ │ │ │ + cmp r2, #226 @ 0xe2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf3180045 │ │ │ │ - add r6, pc │ │ │ │ + ubfx r0, r8, #1, #6 │ │ │ │ + cmp r6, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f8970 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231298,23 +231297,23 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f8978 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26333c │ │ │ │ - cmp r1, #238 @ 0xee │ │ │ │ + cmp r2, #158 @ 0x9e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf2d40045 │ │ │ │ - add r2, r7 │ │ │ │ + usat r0, #5, r4, lsl #1 │ │ │ │ + add sl, sp │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f89b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231322,24 +231321,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f89c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26333c │ │ │ │ nop │ │ │ │ - cmp r1, #170 @ 0xaa │ │ │ │ + cmp r2, #90 @ 0x5a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf2900045 │ │ │ │ - mvns r6, r6 │ │ │ │ + sbfx r0, r0, #1, #6 │ │ │ │ + add lr, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f8a00 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231347,24 +231346,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f8a08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26333c │ │ │ │ nop │ │ │ │ - cmp r1, #98 @ 0x62 │ │ │ │ + cmp r2, #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movw r0, #32837 @ 0x8045 │ │ │ │ - bics r6, r5 │ │ │ │ + @ instruction: 0xf2f80045 │ │ │ │ + add r6, fp │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f8a48 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231372,24 +231371,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f8a50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26333c │ │ │ │ nop │ │ │ │ - cmp r1, #26 │ │ │ │ + cmp r1, #202 @ 0xca │ │ │ │ lsls r0, r3, #1 │ │ │ │ - addw r0, r0, #69 @ 0x45 │ │ │ │ - muls r6, r4 │ │ │ │ + @ instruction: 0xf2b00045 │ │ │ │ + add r6, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f8a90 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231397,24 +231396,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f8a98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26333c │ │ │ │ nop │ │ │ │ - cmp r0, #210 @ 0xd2 │ │ │ │ + cmp r1, #130 @ 0x82 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs.w r0, r8, #69 @ 0x45 │ │ │ │ - orrs r6, r3 │ │ │ │ + @ instruction: 0xf2680045 │ │ │ │ + mvns r6, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2f8adc │ │ │ │ sub sp, #12 │ │ │ │ @@ -231422,25 +231421,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2f8ae4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26333c │ │ │ │ nop │ │ │ │ - cmp r0, #138 @ 0x8a │ │ │ │ + cmp r1, #58 @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sbcs.w r0, r0, #69 @ 0x45 │ │ │ │ - cmn r6, r2 │ │ │ │ + @ instruction: 0xf2200045 │ │ │ │ + bics r6, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2f8b8c │ │ │ │ sub sp, #20 │ │ │ │ @@ -231458,28 +231457,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6dcad4 │ │ │ │ + bl 6dcb84 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 2f8b74 │ │ │ │ cbz r1, 2f8b50 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6d810c │ │ │ │ + bl 6d81bc │ │ │ │ ldr r2, [pc, #76] @ (2f8ba0 ) │ │ │ │ ldr r3, [pc, #64] @ (2f8b94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231494,26 +231493,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 2692ec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f8b50 │ │ │ │ - bl 6d810c │ │ │ │ + bl 6d81bc │ │ │ │ b.n 2f8b50 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ - cmp r0, #62 @ 0x3e │ │ │ │ + cmp r0, #238 @ 0xee │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r1, #214 @ 0xd6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - negs r0, r7 │ │ │ │ + orrs r0, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add.w r0, ip, #69 @ 0x45 │ │ │ │ + subs.w r0, ip, #69 @ 0x45 │ │ │ │ movs r1, #144 @ 0x90 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w ip, [pc, #192] @ 2f8c74 │ │ │ │ @@ -231532,15 +231531,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (2f8c88 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -231567,15 +231566,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2f8c8c ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6dcccc │ │ │ │ + bl 6dcd7c │ │ │ │ ldr r2, [pc, #68] @ (2f8c90 ) │ │ │ │ ldr r3, [pc, #44] @ (2f8c7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -231586,23 +231585,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - movs r7, #130 @ 0x82 │ │ │ │ + cmp r0, #50 @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r1, #26 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r4, r7 │ │ │ │ + negs r4, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - orrs.w r0, r2, #69 @ 0x45 │ │ │ │ + add.w r0, r2, #69 @ 0x45 │ │ │ │ movs r0, #238 @ 0xee │ │ │ │ lsls r0, r6, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #150 @ 0x96 │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -231627,15 +231626,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 263554 │ │ │ │ @@ -231651,17 +231650,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 2f8ce2 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 6d74a0 │ │ │ │ + bl 6d7550 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6d7134 │ │ │ │ + bl 6d71e4 │ │ │ │ ldr r2, [pc, #64] @ (2f8d60 ) │ │ │ │ ldr r3, [pc, #52] @ (2f8d58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231672,23 +231671,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ - movs r6, #148 @ 0x94 │ │ │ │ + movs r7, #68 @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, #46 @ 0x2e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r6, r2 │ │ │ │ + sbcs r6, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 q8, q6, │ │ │ │ + ands.w r0, ip, #69 @ 0x45 │ │ │ │ subs r2, r0, #7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8db4 │ │ │ │ @@ -231697,32 +231696,32 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (2f8dbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2f8da2 │ │ │ │ - bl 5e5504 │ │ │ │ + bl 5e55b4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26333c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r5, #194 @ 0xc2 │ │ │ │ + movs r6, #114 @ 0x72 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp 0, 10, cr0, cr8, cr5, {2} │ │ │ │ - ands r6, r1 │ │ │ │ + vhadd.s16 q8, q4, │ │ │ │ + lsls r6, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8e10 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231731,33 +231730,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f8e18 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ blx 263340 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r5, #102 @ 0x66 │ │ │ │ + movs r6, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp 0, 4, cr0, cr12, cr5, {2} │ │ │ │ - subs r7, #178 @ 0xb2 │ │ │ │ + cdp 0, 15, cr0, cr12, cr5, {2} │ │ │ │ + eors r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8e6c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231766,33 +231765,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f8e74 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ blx 263340 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r5, #10 │ │ │ │ + movs r5, #186 @ 0xba │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldcl 0, cr0, [r0, #276]! @ 0x114 │ │ │ │ - subs r7, #86 @ 0x56 │ │ │ │ + cdp 0, 10, cr0, cr0, cr5, {2} │ │ │ │ + ands r6, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8ec8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231801,33 +231800,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f8ed0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ blx 263340 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r4, #174 @ 0xae │ │ │ │ + movs r5, #94 @ 0x5e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc 0, cr0, [r4, #276] @ 0x114 │ │ │ │ - subs r6, #250 @ 0xfa │ │ │ │ + cdp 0, 4, cr0, cr4, cr5, {2} │ │ │ │ + subs r7, #170 @ 0xaa │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f8f24 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231836,33 +231835,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f8f2c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ blx 263340 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r4, #82 @ 0x52 │ │ │ │ + movs r5, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc 0, cr0, [r8, #-276]! @ 0xfffffeec │ │ │ │ - subs r6, #158 @ 0x9e │ │ │ │ + stcl 0, cr0, [r8, #276]! @ 0x114 │ │ │ │ + subs r7, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f8f84 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231871,33 +231870,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f8f8c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ blx 263340 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r3, #246 @ 0xf6 │ │ │ │ + movs r4, #166 @ 0xa6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldcl 0, cr0, [ip], {69} @ 0x45 │ │ │ │ - subs r6, #66 @ 0x42 │ │ │ │ + stc 0, cr0, [ip, #276] @ 0x114 │ │ │ │ + subs r6, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f8fe4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231906,33 +231905,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f8fec ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ blx 263340 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r3, #150 @ 0x96 │ │ │ │ + movs r4, #70 @ 0x46 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldcl 0, cr0, [ip], #-276 @ 0xfffffeec │ │ │ │ - subs r5, #226 @ 0xe2 │ │ │ │ + stc 0, cr0, [ip, #-276]! @ 0xfffffeec │ │ │ │ + subs r6, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f9044 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231941,33 +231940,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f904c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ blx 263340 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r3, #54 @ 0x36 │ │ │ │ + movs r3, #230 @ 0xe6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc 0, cr0, [ip], {69} @ 0x45 │ │ │ │ - subs r5, #130 @ 0x82 │ │ │ │ + stcl 0, cr0, [ip], {69} @ 0x45 │ │ │ │ + subs r6, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f90a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231976,33 +231975,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f90ac ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ blx 263340 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r2, #214 @ 0xd6 │ │ │ │ + movs r3, #134 @ 0x86 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs.w r0, ip, r5, lsl #1 │ │ │ │ - subs r5, #34 @ 0x22 │ │ │ │ + stcl 0, cr0, [ip], #-276 @ 0xfffffeec │ │ │ │ + subs r5, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 2f910c │ │ │ │ sub sp, #8 │ │ │ │ @@ -232012,15 +232011,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (2f9110 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (2f9114 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b574 │ │ │ │ cbz r0, 2f90f8 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 26109c │ │ │ │ @@ -232031,34 +232030,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r2, #120 @ 0x78 │ │ │ │ + movs r3, #40 @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #192 @ 0xc0 │ │ │ │ + subs r5, #112 @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adcs.w r0, r4, r5, lsl #1 │ │ │ │ + stc 0, cr0, [r4], {69} @ 0x45 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2f91a4 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #124] @ (2f91a8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (2f91ac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 26109c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 26109c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 26109c │ │ │ │ @@ -232082,18 +232081,18 @@ │ │ │ │ blx 26109c │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 26109c │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 261098 │ │ │ │ - movs r2, #16 │ │ │ │ + movs r2, #192 @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xeafa0045 │ │ │ │ - subs r4, #94 @ 0x5e │ │ │ │ + sub.w r0, sl, r5, lsl #1 │ │ │ │ + subs r5, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (2f9258 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -232103,15 +232102,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (2f9260 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #132] @ (2f9264 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 262a08 │ │ │ │ cbz r0, 2f9226 │ │ │ │ ldr r1, [pc, #124] @ (2f9268 ) │ │ │ │ @@ -232141,35 +232140,35 @@ │ │ │ │ add.w r3, r5, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #60] @ (2f9270 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - movs r1, #120 @ 0x78 │ │ │ │ + movs r2, #40 @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #196 @ 0xc4 │ │ │ │ + subs r4, #116 @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - orrs.w r0, r8, r5, lsl #1 │ │ │ │ - subs r6, #122 @ 0x7a │ │ │ │ + add.w r0, r8, r5, lsl #1 │ │ │ │ + subs r7, #42 @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r5, #102 @ 0x66 │ │ │ │ + cmp r6, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #112 @ 0x70 │ │ │ │ + cmp r5, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #162 @ 0xa2 │ │ │ │ + cmp r4, #82 @ 0x52 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 2f935c │ │ │ │ @@ -232199,35 +232198,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6dc840 │ │ │ │ + bl 6dc8f0 │ │ │ │ cbz r0, 2f9326 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 2f9308 │ │ │ │ mov r1, r4 │ │ │ │ bl 42daf0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 2f9306 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6d80d0 │ │ │ │ + bl 6d8180 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 2f932e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 2f931a │ │ │ │ mov r1, r4 │ │ │ │ bl 42daf0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -232235,15 +232234,15 @@ │ │ │ │ bne.n 2f92f6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 2f7df4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 261a84 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #72] @ (2f9378 ) │ │ │ │ ldr r3, [pc, #44] @ (2f9360 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -232263,18 +232262,18 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r8, #-276]! @ 0x114 │ │ │ │ - movs r0, #126 @ 0x7e │ │ │ │ + ands.w r0, r8, r5, lsl #1 │ │ │ │ + movs r1, #46 @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #204 @ 0xcc │ │ │ │ + subs r3, #124 @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r2, r6, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -232294,15 +232293,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (2f94d4 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -232367,15 +232366,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (2f94d8 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6dcad4 │ │ │ │ + bl 6dcb84 │ │ │ │ ldr r2, [pc, #64] @ (2f94dc ) │ │ │ │ ldr r3, [pc, #44] @ (2f94c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -232385,23 +232384,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ - subs r2, r5, #6 │ │ │ │ + movs r0, #90 @ 0x5a │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r2, r0, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #228 @ 0xe4 │ │ │ │ + subs r2, #148 @ 0x94 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrd r0, r0, [sl], #-276 @ 0x114 │ │ │ │ + stmdb sl!, {r0, r2, r6} │ │ │ │ adds r4, r2, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -232424,24 +232423,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 263554 │ │ │ │ movs r3, #0 │ │ │ │ @@ -232463,36 +232462,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (2f969c ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e61f0 │ │ │ │ + bl 5e62a0 │ │ │ │ ldr r2, [pc, #276] @ (2f96a0 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5e67a8 │ │ │ │ + bl 5e6858 │ │ │ │ ldr r1, [pc, #268] @ (2f96a4 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (2f96a8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (2f96ac ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e61f0 │ │ │ │ + bl 5e62a0 │ │ │ │ ldr r2, [pc, #252] @ (2f96b0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5e67a8 │ │ │ │ + bl 5e6858 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -232537,71 +232536,71 @@ │ │ │ │ ldr r2, [pc, #132] @ (2f96c0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e61f0 │ │ │ │ + bl 5e62a0 │ │ │ │ ldr r2, [pc, #116] @ (2f96c4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (2f96c8 ) │ │ │ │ - bl 5e67a8 │ │ │ │ + bl 5e6858 │ │ │ │ ldr r3, [pc, #108] @ (2f96cc ) │ │ │ │ ldr r2, [pc, #112] @ (2f96d0 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e6108 │ │ │ │ + bl 5e61b8 │ │ │ │ ldr r2, [pc, #100] @ (2f96d4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5e67a8 │ │ │ │ + bl 5e6858 │ │ │ │ b.n 2f955e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ asrs r6, r5, #31 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #150 @ 0x96 │ │ │ │ + subs r1, #70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, r7, #0 │ │ │ │ + subs r6, r5, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2f94e4 │ │ │ │ + b.n 2f9644 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r1, #232 @ 0xe8 │ │ │ │ + cmp r2, #152 @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldc 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ - cmp r1, #216 @ 0xd8 │ │ │ │ + cmp r2, #136 @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #24 │ │ │ │ + cmp r2, #200 @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldcl 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [r5], {255} @ 0xff │ │ │ │ - cmp r2, #10 │ │ │ │ + cmp r2, #186 @ 0xba │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r3, #27 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r0, #156 @ 0x9c │ │ │ │ + cmp r1, #76 @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [pc, #-1020]! @ 2f92c8 │ │ │ │ - cmp r0, #140 @ 0x8c │ │ │ │ + cmp r1, #60 @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #180 @ 0xb4 │ │ │ │ + cmp r1, #100 @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl fff2d6d2 <__bss_end__@@Base+0xff3ed57e> │ │ │ │ - cmp r0, #180 @ 0xb4 │ │ │ │ + cmp r1, #100 @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r6, [pc, #532] @ (2f9900 ) │ │ │ │ @@ -232635,30 +232634,30 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 6dcccc │ │ │ │ + bl 6dcd7c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f97f4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f9826 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -232704,19 +232703,19 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 6d8148 │ │ │ │ + bl 6d81f8 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #296] @ (2f9928 ) │ │ │ │ ldr r3, [pc, #260] @ (2f9904 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -232755,15 +232754,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (2f9934 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f97f0 │ │ │ │ vldr d7, [pc, #128] @ 2f98f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #184] @ (2f9938 ) │ │ │ │ mov.w r2, #664 @ 0x298 │ │ │ │ ldr r4, [pc, #184] @ (2f993c ) │ │ │ │ @@ -232772,15 +232771,15 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f97f0 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #156] @ (2f9944 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #152] @ (2f9948 ) │ │ │ │ @@ -232789,15 +232788,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (2f994c ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f97f0 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (2f9950 ) │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ ldr r1, [pc, #124] @ (2f9954 ) │ │ │ │ @@ -232806,15 +232805,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2f9958 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f97f0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -232822,51 +232821,51 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r5, #23 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, #0 │ │ │ │ + adds r0, r4, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2f9328 │ │ │ │ + b.n 2f9488 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #106 @ 0x6a │ │ │ │ + adds r7, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, r4, r5 │ │ │ │ + adds r6, r2, #0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #50 @ 0x32 │ │ │ │ + cmp r0, #226 @ 0xe2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #252 @ 0xfc │ │ │ │ + movs r6, #172 @ 0xac │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r4, #19 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r0, r4, r3 │ │ │ │ + subs r0, r2, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #202 @ 0xca │ │ │ │ + cmp r1, #122 @ 0x7a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #116 @ 0x74 │ │ │ │ + movs r6, #36 @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r7, r2 │ │ │ │ + subs r2, r5, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #134 @ 0x86 │ │ │ │ + cmp r0, #54 @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #80 @ 0x50 │ │ │ │ + movs r6, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #146 @ 0x92 │ │ │ │ + cmp r0, #66 @ 0x42 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #40 @ 0x28 │ │ │ │ + movs r5, #216 @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r1, r2 │ │ │ │ + subs r0, r7, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #210 @ 0xd2 │ │ │ │ + cmp r0, #130 @ 0x82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #0 │ │ │ │ + movs r5, #176 @ 0xb0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r4, r1 │ │ │ │ + subs r0, r2, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002f995c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -232895,25 +232894,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (2f9a0c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2f99fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2e4c │ │ │ │ - bl 5e2e70 │ │ │ │ + bl 5e2efc │ │ │ │ + bl 5e2f20 │ │ │ │ ldr.w r4, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 2f99fc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a08 │ │ │ │ + bl 5e2ab8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -232928,31 +232927,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 2f9394 │ │ │ │ + b.n 2f94f4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f9a10 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e2e70 │ │ │ │ + bl 5e2f20 │ │ │ │ ldr.w r4, [r4, #172] @ 0xac │ │ │ │ cbz r4, 2f9a5e │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a08 │ │ │ │ + bl 5e2ab8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -232977,24 +232976,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (2f9b58 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #208] @ (2f9b5c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (2f9b60 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233020,15 +233019,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 263374 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 2f9b08 │ │ │ │ - bl 5e55c0 │ │ │ │ + bl 5e5670 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 263554 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -233052,41 +233051,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adds r4, r6, r2 │ │ │ │ + adds r4, r4, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2f9e94 │ │ │ │ + b.n 2f9ff4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, #254 @ 0xfe │ │ │ │ + adds r3, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002f9b64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (2f9f44 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #964] @ (2f9f48 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (2f9f4c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f9ece │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -233263,15 +233262,15 @@ │ │ │ │ ldr r1, [pc, #444] @ (2f9f58 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233282,27 +233281,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #404] @ (2f9f64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2f9d80 │ │ │ │ ldr r3, [pc, #392] @ (2f9f68 ) │ │ │ │ ldr r2, [pc, #392] @ (2f9f6c ) │ │ │ │ ldr r1, [pc, #396] @ (2f9f70 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #851 @ 0x353 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233313,15 +233312,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (2f9f7c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233332,15 +233331,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233351,15 +233350,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #866 @ 0x362 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233370,15 +233369,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233387,120 +233386,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (2f9fa8 ) │ │ │ │ mov.w r2, #836 @ 0x344 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2f9d80 │ │ │ │ ldr r3, [pc, #192] @ (2f9fac ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #192] @ (2f9fb0 ) │ │ │ │ mov.w r2, #912 @ 0x390 │ │ │ │ ldr r1, [pc, #192] @ (2f9fb4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2f9d80 │ │ │ │ ldr r3, [pc, #172] @ (2f9fb8 ) │ │ │ │ ldr r2, [pc, #172] @ (2f9fbc ) │ │ │ │ ldr r1, [pc, #176] @ (2f9fc0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #925 @ 0x39d │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2f9d80 │ │ │ │ ldr r1, [pc, #148] @ (2f9fc4 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (2f9fc8 ) │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r7, #30 │ │ │ │ + adds r4, r5, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2fa090 │ │ │ │ + b.n 2fa1f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, #4 │ │ │ │ + adds r2, #180 @ 0xb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r4, #22 │ │ │ │ + asrs r4, r2, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #140 @ 0x8c │ │ │ │ + movs r5, #60 @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #58 @ 0x3a │ │ │ │ + movs r0, #234 @ 0xea │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r6, #21 │ │ │ │ + asrs r2, r4, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #192 @ 0xc0 │ │ │ │ + movs r4, #112 @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #8 │ │ │ │ + movs r0, #184 @ 0xb8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r3, #21 │ │ │ │ + asrs r4, r1, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #184 @ 0xb8 │ │ │ │ + movs r4, #104 @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r6, #7 │ │ │ │ + movs r0, #162 @ 0xa2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r5, #20 │ │ │ │ + asrs r0, r3, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #160 @ 0xa0 │ │ │ │ + movs r4, #80 @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r7, #6 │ │ │ │ + movs r0, #110 @ 0x6e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r7, #19 │ │ │ │ + asrs r4, r5, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #144 @ 0x90 │ │ │ │ + movs r4, #64 @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r2, #6 │ │ │ │ + movs r0, #66 @ 0x42 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r1, #19 │ │ │ │ + asrs r4, r7, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #124 @ 0x7c │ │ │ │ + movs r4, #44 @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r4, #5 │ │ │ │ + movs r0, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r3, #18 │ │ │ │ + asrs r4, r1, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #104 @ 0x68 │ │ │ │ + movs r4, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r6, #4 │ │ │ │ + subs r2, r4, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #114 @ 0x72 │ │ │ │ + movs r3, #34 @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r7, #3 │ │ │ │ + subs r6, r5, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r1, #17 │ │ │ │ + asrs r4, r7, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #78 @ 0x4e │ │ │ │ + movs r3, #254 @ 0xfe │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r4, #3 │ │ │ │ + subs r0, r2, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r6, #16 │ │ │ │ + asrs r0, r4, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #94 @ 0x5e │ │ │ │ + movs r4, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r0, #3 │ │ │ │ + subs r2, r6, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r4, #2 │ │ │ │ + subs r2, r2, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #64 @ 0x40 │ │ │ │ + movs r2, #240 @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002f9fcc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -233509,28 +233508,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (2fa008 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (2fa00c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 5e6188 │ │ │ │ + bl 5e6238 │ │ │ │ ldr r2, [pc, #28] @ (2fa010 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e68f8 │ │ │ │ + b.w 5e69a8 │ │ │ │ nop │ │ │ │ - ldrb r4, [r1, #18] │ │ │ │ + ldrb r4, [r7, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ bl 3c200a │ │ │ │ @ instruction: 0xe83bffff │ │ │ │ - movs r2, #186 @ 0xba │ │ │ │ + movs r3, #106 @ 0x6a │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fa014 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -233574,22 +233573,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e5504 │ │ │ │ + bl 5e55b4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2fa08c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ - movs r2, #92 @ 0x5c │ │ │ │ + movs r3, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fa090 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 2fa09a │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 2fa0a4 │ │ │ │ @@ -233605,25 +233604,25 @@ │ │ │ │ 002fa0ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w ip, [pc, #80] @ 2fa114 │ │ │ │ ldr r2, [pc, #80] @ (2fa118 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2fa11c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w r3, [r0, #168] @ 0xa8 │ │ │ │ cbz r3, 2fa0ee │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ @@ -233637,19 +233636,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2fa0fc │ │ │ │ nop │ │ │ │ - asrs r4, r6, #9 │ │ │ │ + asrs r4, r4, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - blt.n 2fa1d0 │ │ │ │ + bgt.n 2fa130 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r4, #192 @ 0xc0 │ │ │ │ + cmp r5, #112 @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002fa120 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ @@ -233674,23 +233673,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w r2, [pc, #2132] @ 2fa9cc │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #2128] @ 2fa9d0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 4a40cc │ │ │ │ ldr.w r3, [pc, #2108] @ 2fa9d4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2fa1ae │ │ │ │ @@ -233703,15 +233702,15 @@ │ │ │ │ beq.w 2fa364 │ │ │ │ ldr.w r3, [pc, #2080] @ 2fa9d8 │ │ │ │ ldr.w r1, [pc, #2080] @ 2fa9dc │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4c54 │ │ │ │ + bl 5e4d04 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 2fa3e4 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 2fa1ec │ │ │ │ mov r0, r4 │ │ │ │ bl 2fbf90 │ │ │ │ @@ -233722,29 +233721,29 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fa3ac │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fa2a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w r3, [pc, #2012] @ 2fa9e0 │ │ │ │ ldr.w r2, [pc, #2012] @ 2fa9e4 │ │ │ │ ldr.w r1, [pc, #2012] @ 2fa9e8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov sl, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 5e2e70 │ │ │ │ + bl 5e2f20 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r6, [r8, #160] @ 0xa0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2fa6a8 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2fa990 │ │ │ │ @@ -233752,15 +233751,15 @@ │ │ │ │ cbz r6, 2fa250 │ │ │ │ b.n 2fa9a4 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2fa822 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e2a08 │ │ │ │ + bl 5e2ab8 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fa246 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fa822 │ │ │ │ ldr.w r5, [pc, #1924] @ 2fa9ec │ │ │ │ @@ -233769,74 +233768,74 @@ │ │ │ │ ldr.w r1, [pc, #1920] @ 2fa9f4 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fa97c │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 2fa2a0 │ │ │ │ ldr.w r0, [pc, #1892] @ 2fa9f8 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 2fa2f6 │ │ │ │ ldr.w r0, [pc, #1876] @ 2fa9fc │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1876] @ 2faa00 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1872] @ 2faa04 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1864] @ 2faa08 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [pc, #1856] @ 2faa0c │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1852] @ 2faa10 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 5e2808 │ │ │ │ + bl 5e28b8 │ │ │ │ ldr.w r1, [pc, #1840] @ 2faa14 │ │ │ │ ldr.w r0, [pc, #1840] @ 2faa18 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 5e2808 │ │ │ │ + bl 5e28b8 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w r1, [pc, #1820] @ 2faa1c │ │ │ │ ldr.w r2, [pc, #1820] @ 2faa20 │ │ │ │ movw r3, #1743 @ 0x6cf │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1808] @ 2faa24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ bl 29dbb8 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 5df6c4 │ │ │ │ + bl 5df774 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr.w r2, [pc, #1776] @ 2faa28 │ │ │ │ ldr.w r3, [pc, #1668] @ 2fa9c0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -233855,17 +233854,17 @@ │ │ │ │ beq.w 2fa1d4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fa1d4 │ │ │ │ bl 2fb258 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fa1d4 │ │ │ │ - bl 5e5ae4 │ │ │ │ + bl 5e5b94 │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ - bl 5e3c2c │ │ │ │ + bl 5e3cdc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2fa8ba │ │ │ │ ldr.w r3, [pc, #1688] @ 2faa2c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -233885,45 +233884,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1644] @ 2faa34 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1671 @ 0x687 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 2fa334 │ │ │ │ ldr.w r3, [pc, #1616] @ 2faa38 │ │ │ │ mov.w r2, #1680 @ 0x690 │ │ │ │ ldr.w r4, [pc, #1612] @ 2faa3c │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [pc, #1612] @ 2faa40 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fa3da │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1592] @ 2faa44 │ │ │ │ blx 261514 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w r2, [pc, #1580] @ 2faa48 │ │ │ │ ldr.w r1, [pc, #1580] @ 2faa4c │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -234079,25 +234078,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 260bec │ │ │ │ ldrb.w r3, [r7, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fa1ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w r3, [pc, #1144] @ 2faa74 │ │ │ │ ldr.w r2, [pc, #1144] @ 2faa78 │ │ │ │ ldr.w r1, [pc, #1144] @ 2faa7c │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [pc, #1100] @ 2faa70 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -234163,33 +234162,33 @@ │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 2fa78c │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [r3, r6, lsl #2] │ │ │ │ - bl 5e2a08 │ │ │ │ + bl 5e2ab8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fa6be │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 261c8c │ │ │ │ b.n 2fa266 │ │ │ │ ldr r1, [pc, #920] @ (2faa80 ) │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 2617f4 │ │ │ │ b.n 2fa506 │ │ │ │ ldr r0, [pc, #912] @ (2faa84 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ ldr r0, [pc, #904] @ (2faa88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ b.n 2fa5e0 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 2fa5ca │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -234206,15 +234205,15 @@ │ │ │ │ beq.n 2fa728 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2fa720 │ │ │ │ ldr r0, [pc, #840] @ (2faa8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r1, [pc, #828] @ (2faa90 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 2617f4 │ │ │ │ b.n 2fa58c │ │ │ │ @@ -234247,19 +234246,19 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1633 @ 0x661 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r1, [pc, #760] @ (2faab0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72de24 │ │ │ │ + bl 72ded4 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbz r3, 2fa812 │ │ │ │ ldr r7, [pc, #748] @ (2faab4 ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r9, [pc, #748] @ 2faab8 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w sl, [pc, #748] @ 2faabc │ │ │ │ @@ -234277,15 +234276,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 72de24 │ │ │ │ + bl 72ded4 │ │ │ │ mov r0, r5 │ │ │ │ blx 26109c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 2fa7dc │ │ │ │ mov r6, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -234303,23 +234302,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1600 @ 0x640 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fa8ea │ │ │ │ ldr r1, [pc, #628] @ (2faacc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72de24 │ │ │ │ + bl 72ded4 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2fa8a8 │ │ │ │ ldr.w r9, [pc, #616] @ 2faad0 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #612] @ (2faad4 ) │ │ │ │ ldr.w sl, [pc, #616] @ 2faad8 │ │ │ │ @@ -234333,26 +234332,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 72de24 │ │ │ │ + bl 72ded4 │ │ │ │ mov r0, r6 │ │ │ │ blx 26109c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fa878 │ │ │ │ ldr r1, [pc, #560] @ (2faadc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72de24 │ │ │ │ + bl 72ded4 │ │ │ │ mov r0, fp │ │ │ │ blx 26109c │ │ │ │ b.n 2fa3da │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #540] @ (2faae0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -234360,29 +234359,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #540] @ (2faae8 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1687 @ 0x697 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r1, [pc, #528] @ (2faaec ) │ │ │ │ ldr.w r2, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72de24 │ │ │ │ + bl 72ded4 │ │ │ │ b.n 2fa3da │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 268f28 │ │ │ │ ldr r1, [pc, #508] @ (2faaf0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72de24 │ │ │ │ + bl 72ded4 │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ b.n 2fa8b2 │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r1, [r5, #280] @ 0x118 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -234403,23 +234402,23 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2fa692 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ (2faaf8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r1, [pc, #400] @ (2faafc ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #400] @ (2fab00 ) │ │ │ │ movw r2, #1455 @ 0x5af │ │ │ │ add r1, pc │ │ │ │ @@ -234450,198 +234449,198 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsrs r2, r3, #14 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #7 │ │ │ │ + asrs r0, r3, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bge.n 2fa924 │ │ │ │ + blt.n 2faa84 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r4, #14 │ │ │ │ + cmp r4, #190 @ 0xbe │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #178 @ 0xb2 │ │ │ │ + movs r6, #98 @ 0x62 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r6, #4 │ │ │ │ + asrs r2, r4, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bge.n 2faa20 │ │ │ │ + bge.n 2fa980 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r3, #128 @ 0x80 │ │ │ │ + cmp r4, #48 @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r1, #3 │ │ │ │ + asrs r4, r7, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bls.n 2fa988 │ │ │ │ + bge.n 2faae8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r5, #222 @ 0xde │ │ │ │ + cmp r6, #142 @ 0x8e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #210 @ 0xd2 │ │ │ │ + movs r5, #130 @ 0x82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r1, #2 │ │ │ │ + asrs r4, r7, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bls.n 2faaf0 │ │ │ │ + bge.n 2faa50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r3, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2fa75c │ │ │ │ + b.n 2fa8bc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r4, #184 @ 0xb8 │ │ │ │ + movs r5, #104 @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvs.n 2fa96c │ │ │ │ + bvc.n 2faacc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r4, #178 @ 0xb2 │ │ │ │ + movs r5, #98 @ 0x62 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7, {r2, r3, r5, r7} │ │ │ │ + beq.n 2faad4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r6, #32 │ │ │ │ + asrs r6, r4, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, r1, r3 │ │ │ │ + subs r0, r7, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ lsrs r0, r5, #6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsrs r2, r4, #14 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - subs r0, r0, #5 │ │ │ │ + subs r0, r6, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r1, r0 │ │ │ │ + subs r4, r7, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r1, #29 │ │ │ │ + lsrs r2, r7, #31 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r7, #4 │ │ │ │ + subs r4, r5, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r4, r7 │ │ │ │ + subs r0, r2, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r5, #28 │ │ │ │ + lsrs r4, r3, #31 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 2faa58 │ │ │ │ + bhi.n 2fa9b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r1, #106 @ 0x6a │ │ │ │ + cmp r2, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #122 @ 0x7a │ │ │ │ + movs r1, #42 @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #848] @ 0x350 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, r0, #6 │ │ │ │ + movs r0, #54 @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r7, #5 │ │ │ │ + movs r0, #40 @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r5, #5 │ │ │ │ + movs r0, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r4, #5 │ │ │ │ + movs r0, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r2, #5 │ │ │ │ + movs r0, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r1, #4 │ │ │ │ + asrs r0, r7, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #20 │ │ │ │ + lsrs r4, r5, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 2faac4 │ │ │ │ + bvs.n 2faa24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r7, #138 @ 0x8a │ │ │ │ + cmp r0, #58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, r5, #6 │ │ │ │ + subs r2, r3, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r0, #2 │ │ │ │ + subs r4, r6, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r5, #2 │ │ │ │ + subs r0, r3, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r0, #7 │ │ │ │ + subs r4, r6, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #384] @ 0x180 │ │ │ │ + ldr r0, [sp, #64] @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #336] @ 0x150 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #288] @ 0x120 │ │ │ │ + str r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #240] @ 0xf0 │ │ │ │ + str r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #192] @ 0xc0 │ │ │ │ + str r7, [sp, #896] @ 0x380 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r4, #14 │ │ │ │ + lsrs r4, r2, #17 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r6, #5 │ │ │ │ + movs r0, #34 @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r7, #24 │ │ │ │ + asrs r0, r5, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r2, #6 │ │ │ │ + movs r0, #64 @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #904] @ 0x388 │ │ │ │ + str r7, [sp, #584] @ 0x248 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r1, #48] @ 0x30 │ │ │ │ + str r2, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r7, #1] │ │ │ │ + strb r4, [r5, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r1, #12 │ │ │ │ + lsrs r6, r7, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, r4, #3 │ │ │ │ + subs r0, r2, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r3, #22 │ │ │ │ + asrs r6, r1, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r6, #3 │ │ │ │ + subs r0, r4, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r1, #25 │ │ │ │ + lsrs r2, r7, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [sp, #256] @ 0x100 │ │ │ │ + str r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r3, #124] @ 0x7c │ │ │ │ + strb r6, [r1, #2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r6, #32] │ │ │ │ + str r4, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r7, #9 │ │ │ │ + lsrs r2, r5, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r5, r2 │ │ │ │ + subs r4, r3, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r1, #20 │ │ │ │ + asrs r4, r7, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r7, r3 │ │ │ │ + subs r2, r5, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r6, #0 │ │ │ │ + subs r6, r4, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r1, #4 │ │ │ │ + adds r0, r7, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r6, r7 │ │ │ │ + adds r4, r4, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r5, #17 │ │ │ │ + asrs r0, r3, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r7, r3 │ │ │ │ + subs r6, r5, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r2, #17 │ │ │ │ + asrs r4, r0, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r2, #7 │ │ │ │ + subs r6, r0, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r0, #17 │ │ │ │ + asrs r0, r6, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r7, #4 │ │ │ │ + adds r2, r5, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r5, #16 │ │ │ │ + asrs r4, r3, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r0, #5 │ │ │ │ + adds r6, r6, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fab1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (2fab5c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 72fb38 │ │ │ │ + bl 72fbe8 │ │ │ │ movs r0, #5 │ │ │ │ - bl 5df6ac │ │ │ │ + bl 5df75c │ │ │ │ cbz r0, 2fab4c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -234650,15 +234649,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r4, r1, #16 │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 002fab60 : │ │ │ │ - b.w 72fb50 │ │ │ │ + b.w 72fc00 │ │ │ │ │ │ │ │ 002fab64 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2fac08 ) │ │ │ │ @@ -234682,22 +234681,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 2feb94 │ │ │ │ ldr r4, [pc, #108] @ (2fac18 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 5df6c4 │ │ │ │ + bl 5df774 │ │ │ │ add r4, pc │ │ │ │ - bl 5deca4 │ │ │ │ + bl 5ded54 │ │ │ │ bl 2ffb2c │ │ │ │ bl 2fee04 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72fb70 │ │ │ │ + bl 72fc20 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2fabde │ │ │ │ ldr r3, [pc, #64] @ (2fac10 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -234734,61 +234733,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (2fac90 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2fac6a │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #80] @ (2fac94 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (2fac98 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 2fac8a │ │ │ │ ldr r1, [pc, #48] @ (2fac9c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e313c │ │ │ │ + bl 5e31ec │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2fac78 │ │ │ │ - lsrs r2, r4, #22 │ │ │ │ + lsrs r2, r2, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r0, #3 │ │ │ │ + lsrs r4, r6, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, #40 @ 0x28 │ │ │ │ + movs r6, #216 @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (2faca8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ subs r6, r7, #1 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002facac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -234801,24 +234800,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (2fad40 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e4f5c │ │ │ │ + bl 5e500c │ │ │ │ ldr r1, [pc, #104] @ (2fad44 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 5e313c │ │ │ │ + bl 5e31ec │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 2fad1a │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #84] @ (2fad48 ) │ │ │ │ ldr r3, [pc, #72] @ (2fad40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -234838,32 +234837,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2fad54 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2facf2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ movs r2, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ vmla.i32 q8, q7, d15[1] │ │ │ │ - lsls r6, r4, #31 │ │ │ │ + lsrs r6, r2, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #112 @ 0x70 │ │ │ │ + movs r6, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #92 @ 0x5c │ │ │ │ + movs r6, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2fad60 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ adds r2, r7, #7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -234871,15 +234870,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (2fadd0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (2fadd4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #72] @ (2fadd8 ) │ │ │ │ ldr r2, [pc, #76] @ (2faddc ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (2fade0 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -234895,25 +234894,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r6, #30 │ │ │ │ + lsrs r2, r4, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6!, {r2, r3, r5, r7} │ │ │ │ + ldmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r0, #14 │ │ │ │ + movs r0, #190 @ 0xbe │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r5, #36 @ 0x24 │ │ │ │ + movs r5, #212 @ 0xd4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -234936,25 +234935,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (2fae48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r0, [pc, #16] @ (2fae4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ - movs r4, #182 @ 0xb6 │ │ │ │ + movs r5, #102 @ 0x66 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #140 @ 0x8c │ │ │ │ + movs r5, #60 @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ sub sp, #340 @ 0x154 │ │ │ │ movs r3, #0 │ │ │ │ @@ -234968,24 +234967,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (2fb134 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #688] @ (2fb138 ) │ │ │ │ ldr r2, [pc, #688] @ (2fb13c ) │ │ │ │ ldr r1, [pc, #692] @ (2fb140 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2faf72 │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -235047,45 +235046,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2faf92 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fb0c8 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 2faed6 │ │ │ │ ldr r0, [pc, #488] @ (2fb150 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 2faf92 │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 2faeb0 │ │ │ │ ldr r3, [pc, #472] @ (2fb154 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (2fb158 ) │ │ │ │ ldr r1, [pc, #476] @ (2fb15c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r2, [pc, #460] @ (2fb160 ) │ │ │ │ ldr r3, [pc, #412] @ (2fb134 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -235119,36 +235118,36 @@ │ │ │ │ bne.n 2fb092 │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 2fb02e │ │ │ │ ldr r6, [pc, #380] @ (2fb16c ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e5b7c │ │ │ │ + bl 5e5c2c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fb0e2 │ │ │ │ - bl 5e3298 │ │ │ │ + bl 5e3348 │ │ │ │ ldr r1, [pc, #364] @ (2fb170 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e4c54 │ │ │ │ + bl 5e4d04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (2fb174 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (2fb178 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (2fb17c ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -235161,15 +235160,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 2faf92 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 2faf92 │ │ │ │ ldr r3, [pc, #292] @ (2fb180 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (2fb184 ) │ │ │ │ ldr r1, [pc, #292] @ (2fb188 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -235187,15 +235186,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (2fb194 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2faf92 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2fb078 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -235209,130 +235208,130 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fafe6 │ │ │ │ ldr r0, [pc, #220] @ (2fb19c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ b.n 2fafe6 │ │ │ │ ldr r3, [pc, #212] @ (2fb1a0 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (2fb1a4 ) │ │ │ │ ldr r1, [pc, #216] @ (2fb1a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2faf92 │ │ │ │ ldr r3, [pc, #200] @ (2fb1ac ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (2fb1b0 ) │ │ │ │ ldr r1, [pc, #200] @ (2fb1b4 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2faf92 │ │ │ │ ldr r3, [pc, #180] @ (2fb1b8 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (2fb1bc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (2fb1c0 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r1, [pc, #164] @ (2fb1c4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72de24 │ │ │ │ + bl 72ded4 │ │ │ │ b.n 2faf92 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ cdp2 0, 7, cr0, cr8, cr15, {3} │ │ │ │ cdp2 0, 7, cr0, cr0, cr15, {3} │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #26 │ │ │ │ + lsls r4, r4, #29 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, r0, #4 │ │ │ │ + subs r2, r6, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r1, #24 │ │ │ │ + lsls r6, r7, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #92 @ 0x5c │ │ │ │ + movs r6, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #64 @ 0x40 │ │ │ │ + movs r4, #240 @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #238 @ 0xee │ │ │ │ + movs r5, #158 @ 0x9e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r0, #23 │ │ │ │ + lsls r0, r6, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #10 │ │ │ │ + movs r4, #186 @ 0xba │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #248 @ 0xf8 │ │ │ │ + movs r4, #168 @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2l 0, cr0, [lr, #-444] @ 0xfffffe44 │ │ │ │ vaddl.u8 q0, d18, d1 │ │ │ │ vhadd.u32 d16, d28, d1 │ │ │ │ - add r3, sp, #128 @ 0x80 │ │ │ │ + add r3, sp, #832 @ 0x340 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r5, #29 │ │ │ │ + adds r0, r3, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r5, #190 @ 0xbe │ │ │ │ + movs r6, #110 @ 0x6e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r4, #20 │ │ │ │ + lsls r2, r2, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ vhadd.u8 d0, d28, d1 │ │ │ │ - lsls r6, r3, #19 │ │ │ │ + lsls r6, r1, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #80 @ 0x50 │ │ │ │ + movs r4, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #22 │ │ │ │ + movs r3, #198 @ 0xc6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r0, #19 │ │ │ │ + lsls r0, r6, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #66 @ 0x42 │ │ │ │ + movs r4, #242 @ 0xf2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #246 @ 0xf6 │ │ │ │ + movs r3, #166 @ 0xa6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #180 @ 0xb4 │ │ │ │ + movs r5, #100 @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r6, #17 │ │ │ │ + lsls r0, r4, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #254 @ 0xfe │ │ │ │ + movs r3, #174 @ 0xae │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #166 @ 0xa6 │ │ │ │ + movs r3, #86 @ 0x56 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r2, #17 │ │ │ │ + lsls r6, r0, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #204 @ 0xcc │ │ │ │ + movs r5, #124 @ 0x7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #136 @ 0x88 │ │ │ │ + movs r3, #56 @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r6, #16 │ │ │ │ + lsls r6, r4, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #4 │ │ │ │ + movs r4, #180 @ 0xb4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #104 @ 0x68 │ │ │ │ + movs r3, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #52 @ 0x34 │ │ │ │ + movs r4, #228 @ 0xe4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -235486,15 +235485,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 2fb818 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fb412 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fb718 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2fb75a │ │ │ │ @@ -235526,29 +235525,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 2fb824 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fb412 │ │ │ │ ldr.w r3, [pc, #1080] @ 2fb828 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 2fb82c │ │ │ │ ldr.w r1, [pc, #1076] @ 2fb830 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr.w r2, [pc, #1056] @ 2fb834 │ │ │ │ ldr r3, [pc, #1012] @ (2fb80c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -235568,41 +235567,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (2fb840 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fb412 │ │ │ │ ldr r3, [pc, #996] @ (2fb844 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (2fb848 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (2fb84c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fb412 │ │ │ │ ldr r3, [pc, #980] @ (2fb850 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (2fb854 ) │ │ │ │ ldr r1, [pc, #984] @ (2fb858 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fb412 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -235680,15 +235679,15 @@ │ │ │ │ bcs.n 2fb514 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -235819,27 +235818,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (2fb864 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fb412 │ │ │ │ ldr r3, [pc, #332] @ (2fb868 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (2fb86c ) │ │ │ │ ldr r1, [pc, #336] @ (2fb870 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fb412 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 2fb58a │ │ │ │ ldr r3, [pc, #308] @ (2fb874 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -235847,27 +235846,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (2fb87c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fb412 │ │ │ │ ldr r3, [pc, #292] @ (2fb880 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (2fb884 ) │ │ │ │ ldr r1, [pc, #292] @ (2fb888 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fb412 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (2fb88c ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (2fb890 ) │ │ │ │ @@ -235875,15 +235874,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (2fb894 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fb412 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (2fb898 ) │ │ │ │ @@ -235897,15 +235896,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (2fb89c ) │ │ │ │ ldr r1, [pc, #224] @ (2fb8a0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fb412 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (2fb8a4 ) │ │ │ │ @@ -235919,92 +235918,92 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (2fb8a8 ) │ │ │ │ ldr r1, [pc, #184] @ (2fb8ac ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fb412 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfa5c006f │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #7 │ │ │ │ + lsls r0, r2, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #176 @ 0xb0 │ │ │ │ + movs r4, #96 @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #12 │ │ │ │ + movs r0, #188 @ 0xbc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r5, #5 │ │ │ │ + lsls r2, r3, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #158 @ 0x9e │ │ │ │ + movs r5, #78 @ 0x4e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r3, #6 │ │ │ │ + movs r0, #72 @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r0, #5 │ │ │ │ + lsls r4, r6, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #242 @ 0xf2 │ │ │ │ + movs r2, #162 @ 0xa2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r7, #5 │ │ │ │ + movs r0, #40 @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ str.w r0, [ip, #111] @ 0x6f │ │ │ │ - lsls r6, r6, #3 │ │ │ │ + lsls r6, r4, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #68 @ 0x44 │ │ │ │ + movs r2, #244 @ 0xf4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r5, #4 │ │ │ │ + subs r4, r3, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ + lsls r2, r1, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #232 @ 0xe8 │ │ │ │ + movs r2, #152 @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r2, #4 │ │ │ │ + subs r0, r0, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r0, #3 │ │ │ │ + lsls r0, r6, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #158 @ 0x9e │ │ │ │ + movs r2, #78 @ 0x4e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r6, #3 │ │ │ │ + subs r4, r4, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mrc2 0, 1, r0, cr8, cr7, {2} │ │ │ │ - subs r6, r6, #6 │ │ │ │ + mcr2 0, 7, r0, cr8, cr7, {2} │ │ │ │ + movs r0, #102 @ 0x66 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r5, #1 │ │ │ │ + adds r6, r3, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mcr2 0, 1, r0, cr0, cr7, {2} │ │ │ │ - movs r0, #186 @ 0xba │ │ │ │ + mrc2 0, 6, r0, cr0, cr7, {2} │ │ │ │ + movs r1, #106 @ 0x6a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r2, #1 │ │ │ │ + adds r4, r0, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r6, #348]! @ 0x15c │ │ │ │ - subs r0, r2, #6 │ │ │ │ + mcr2 0, 5, r0, cr6, cr7, {2} │ │ │ │ + movs r0, #64 @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r5, #0 │ │ │ │ + adds r4, r3, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldc2l 0, cr0, [lr, #348] @ 0x15c │ │ │ │ - movs r0, #148 @ 0x94 │ │ │ │ + mcr2 0, 4, r0, cr14, cr7, {2} │ │ │ │ + movs r1, #68 @ 0x44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r2, #0 │ │ │ │ + adds r2, r0, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldc2 0, cr0, [ip, #348]! @ 0x15c │ │ │ │ - movs r0, #170 @ 0xaa │ │ │ │ + mcr2 0, 3, r0, cr12, cr7, {2} │ │ │ │ + movs r1, #90 @ 0x5a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r5, r7 │ │ │ │ + adds r4, r3, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldc2 0, cr0, [r0, #348] @ 0x15c │ │ │ │ - movs r1, #4 │ │ │ │ + mcr2 0, 2, r0, cr0, cr7, {2} │ │ │ │ + movs r1, #180 @ 0xb4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r7, r6 │ │ │ │ + adds r0, r5, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldc2l 0, cr0, [lr, #-348] @ 0xfffffea4 │ │ │ │ - subs r6, r5, #5 │ │ │ │ + mcr2 0, 0, r0, cr14, cr7, {2} │ │ │ │ + movs r0, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r0, r6 │ │ │ │ + adds r6, r6, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fb8b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -236113,15 +236112,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (2fbb68 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236134,15 +236133,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236155,15 +236154,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236176,15 +236175,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236201,15 +236200,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fb9fe │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (2fbb9c ) │ │ │ │ ldr r4, [pc, #176] @ (2fbba0 ) │ │ │ │ ldr r1, [pc, #176] @ (2fbba4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -236219,27 +236218,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fb9fe │ │ │ │ ldr r3, [pc, #144] @ (2fbba8 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (2fbbac ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (2fbbb0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fb9fe │ │ │ │ ldr r3, [pc, #124] @ (2fbbb4 ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (2fbbb8 ) │ │ │ │ ldr r0, [pc, #124] @ (2fbbbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -236251,58 +236250,58 @@ │ │ │ │ ldr r1, [pc, #112] @ (2fbbc4 ) │ │ │ │ ldr r0, [pc, #116] @ (2fbbc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - @ instruction: 0xfb520057 │ │ │ │ - subs r0, r7, #5 │ │ │ │ + stc2 0, cr0, [r2], {87} @ 0x57 │ │ │ │ + movs r0, #40 @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r1, r6 │ │ │ │ + subs r0, r7, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfb200057 │ │ │ │ - subs r6, r2, #4 │ │ │ │ + @ instruction: 0xfbd00057 │ │ │ │ + subs r6, r0, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r2, r5 │ │ │ │ + subs r6, r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfae80057 │ │ │ │ - subs r2, r7, #5 │ │ │ │ + @ instruction: 0xfb980057 │ │ │ │ + movs r0, #42 @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r3, r4 │ │ │ │ + adds r6, r1, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfab20057 │ │ │ │ - subs r0, r6, #7 │ │ │ │ + @ instruction: 0xfb620057 │ │ │ │ + movs r0, #160 @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r5, r3 │ │ │ │ + adds r0, r3, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #44 @ 0x2c │ │ │ │ + movs r0, #220 @ 0xdc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r6, r2 │ │ │ │ + adds r2, r4, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfa700057 │ │ │ │ - @ instruction: 0xfa4e0057 │ │ │ │ - movs r0, #88 @ 0x58 │ │ │ │ + @ instruction: 0xfb200057 │ │ │ │ + @ instruction: 0xfafe0057 │ │ │ │ + movs r1, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r0, r2 │ │ │ │ + adds r4, r6, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfa1e0057 │ │ │ │ - subs r4, r4, #6 │ │ │ │ + @ instruction: 0xface0057 │ │ │ │ + movs r0, #84 @ 0x54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r2, r1 │ │ │ │ + adds r4, r0, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfa020057 │ │ │ │ - adds r4, r7, r0 │ │ │ │ + @ instruction: 0xfab20057 │ │ │ │ + adds r4, r5, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r2, #4 │ │ │ │ + subs r0, r0, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9ec0057 │ │ │ │ - adds r6, r4, r0 │ │ │ │ + @ instruction: 0xfa9c0057 │ │ │ │ + adds r6, r2, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r0, #3 │ │ │ │ + subs r6, r6, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fbbcc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -236397,15 +236396,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (2fbdf4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -236414,26 +236413,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (2fbdfc ) │ │ │ │ ldr r1, [pc, #260] @ (2fbe00 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fbce2 │ │ │ │ ldr r3, [pc, #244] @ (2fbe04 ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (2fbe08 ) │ │ │ │ ldr r1, [pc, #244] @ (2fbe0c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fbce2 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 2fbd68 │ │ │ │ ldr.w ip, [pc, #224] @ 2fbe10 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (2fbe14 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -236442,26 +236441,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fbce2 │ │ │ │ ldr r3, [pc, #204] @ (2fbe20 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (2fbe24 ) │ │ │ │ ldr r1, [pc, #208] @ (2fbe28 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fbce2 │ │ │ │ ldr.w ip, [pc, #192] @ 2fbe2c │ │ │ │ add ip, pc │ │ │ │ b.n 2fbd32 │ │ │ │ ldr r3, [pc, #188] @ (2fbe30 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (2fbe34 ) │ │ │ │ @@ -236469,103 +236468,103 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fbce2 │ │ │ │ ldr r3, [pc, #172] @ (2fbe3c ) │ │ │ │ ldr r4, [pc, #172] @ (2fbe40 ) │ │ │ │ ldr r1, [pc, #176] @ (2fbe44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fbce2 │ │ │ │ ldr r3, [pc, #152] @ (2fbe48 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (2fbe4c ) │ │ │ │ ldr r1, [pc, #152] @ (2fbe50 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fbce2 │ │ │ │ ldr r3, [pc, #136] @ (2fbe54 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (2fbe58 ) │ │ │ │ ldr r1, [pc, #140] @ (2fbe5c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fbce2 │ │ │ │ blx 262fb8 │ │ │ │ nop │ │ │ │ - ldr??.w r0, [r0, r7, lsl #1] │ │ │ │ - subs r2, r2, #3 │ │ │ │ + vld4.16 {d0-d3}, [r0 :64], r7 │ │ │ │ + subs r2, r0, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r4, #26 │ │ │ │ + asrs r4, r2, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str.w r0, [r4, r7, lsl #1] │ │ │ │ - asrs r2, r2, #27 │ │ │ │ + ldr??.w r0, [r4, #87] @ 0x57 │ │ │ │ + asrs r2, r0, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r7, #25 │ │ │ │ + asrs r2, r5, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh.w r0, [sl, r7, lsl #1] │ │ │ │ - asrs r0, r7, #26 │ │ │ │ + ldr.w r0, [sl, #87] @ 0x57 │ │ │ │ + asrs r0, r5, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r4, #25 │ │ │ │ + asrs r0, r2, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcs.n 2fbd94 │ │ │ │ + bcc.n 2fbef4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb.w r0, [r6, r7, lsl #1] │ │ │ │ - subs r4, r2, #2 │ │ │ │ + ldrh.w r0, [r6, #87] @ 0x57 │ │ │ │ + subs r4, r0, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r7, #24 │ │ │ │ + asrs r2, r5, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf7e80057 │ │ │ │ - subs r2, r5, #2 │ │ │ │ + ldrb.w r0, [r8, #87] @ 0x57 │ │ │ │ + subs r2, r3, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r3, #24 │ │ │ │ + asrs r6, r1, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcs.n 2fbd50 │ │ │ │ + bcc.n 2fbeb0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf7c80057 │ │ │ │ - subs r2, r5, #3 │ │ │ │ + ldr??.w r0, [r8, r7, lsl #1] │ │ │ │ + subs r2, r3, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r7, #23 │ │ │ │ + asrs r4, r5, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf7ac0057 │ │ │ │ - subs r2, r3, #5 │ │ │ │ + ldr.w r0, [ip, r7, lsl #1] │ │ │ │ + movs r0, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r4, #23 │ │ │ │ + asrs r0, r2, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf7880057 │ │ │ │ - subs r2, r2, #4 │ │ │ │ + ldrh.w r0, [r8, r7, lsl #1] │ │ │ │ + subs r2, r0, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r7, #22 │ │ │ │ + asrs r6, r5, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf7700057 │ │ │ │ - subs r2, r2, #3 │ │ │ │ + strh.w r0, [r0, r7, lsl #1] │ │ │ │ + subs r2, r0, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r4, #22 │ │ │ │ + asrs r4, r2, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ (2fbf6c ) │ │ │ │ @@ -236585,35 +236584,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 716c90 │ │ │ │ + bl 716d40 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 6da778 │ │ │ │ + bl 6da828 │ │ │ │ mov r0, r7 │ │ │ │ - bl 718398 │ │ │ │ + bl 718448 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fbf60 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 2fbf02 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fbf2a │ │ │ │ - bl 6d789c │ │ │ │ + bl 6d794c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fbf58 │ │ │ │ ldr r2, [pc, #164] @ (2fbf80 ) │ │ │ │ ldr r3, [pc, #144] @ (2fbf70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -236631,20 +236630,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fbeca │ │ │ │ ldr r1, [pc, #120] @ (2fbf84 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 730940 │ │ │ │ + bl 7309f0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 724470 │ │ │ │ + bl 724520 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fbf38 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fbed0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -236660,37 +236659,37 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ b.n 2fbf22 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2fbeda │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp 0, 6, cr0, cr12, cr15, {3} │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6be0057 │ │ │ │ - lsrs r2, r1, #28 │ │ │ │ + @ instruction: 0xf76e0057 │ │ │ │ + lsrs r2, r7, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - pop {r2, r4, r7, pc} │ │ │ │ + bkpt 0x0044 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cdp 0, 0, cr0, cr6, cr15, {3} │ │ │ │ - ldmia r7!, {r2, r3, r4} │ │ │ │ + ldmia r7, {r2, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + subs r6, r2, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r6, #16 │ │ │ │ + asrs r4, r4, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fbf90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -236701,24 +236700,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (2fc2d0 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r1, [pc, #788] @ (2fc2d4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (2fc2d8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (2fc2dc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2fc010 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 2fc214 │ │ │ │ @@ -236958,38 +236957,38 @@ │ │ │ │ ble.n 2fc1ee │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 2fc23c │ │ │ │ b.n 2fc1ee │ │ │ │ ldr r0, [pc, #160] @ (2fc2f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r0, [pc, #148] @ (2fc2f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r0, [pc, #140] @ (2fc2f8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r0, [pc, #128] @ (2fc2fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (2fc300 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r3, [pc, #100] @ (2fc304 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (2fc308 ) │ │ │ │ ldr r0, [pc, #100] @ (2fc30c ) │ │ │ │ add r3, pc │ │ │ │ @@ -237006,68 +237005,68 @@ │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ ldc 0, cr0, [ip, #-444]! @ 0xfffffe44 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [r8, #-444]! @ 0xfffffe44 │ │ │ │ - sbcs.w r0, lr, #14090240 @ 0xd70000 │ │ │ │ - pop {r2, r5, r6} │ │ │ │ + @ instruction: 0xf62e0057 │ │ │ │ + pop {r2, r4, pc} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r2, r1, #23 │ │ │ │ + lsrs r2, r7, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ vhadd.s d0, d18, d1 │ │ │ │ cdp 0, 12, cr0, cr8, cr1, {4} │ │ │ │ @ instruction: 0xeaf2006f │ │ │ │ - subs r4, r3, r5 │ │ │ │ + adds r4, r1, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r4, #2 │ │ │ │ + adds r2, r2, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r3, #0 │ │ │ │ + adds r6, r1, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r0, r7 │ │ │ │ + adds r0, r6, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r5, r5 │ │ │ │ + adds r0, r3, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf29a0057 │ │ │ │ - asrs r4, r2, #3 │ │ │ │ + sbfx r0, sl, #1, #24 │ │ │ │ + asrs r4, r0, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r4, r3 │ │ │ │ + subs r0, r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf2840057 │ │ │ │ - asrs r6, r7, #2 │ │ │ │ + @ instruction: 0xf3340057 │ │ │ │ + asrs r6, r5, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r0, r4 │ │ │ │ + subs r6, r6, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fc31c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (2fc350 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (2fc354 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72f55c │ │ │ │ + bl 72f60c │ │ │ │ ldr r3, [pc, #28] @ (2fc358 ) │ │ │ │ ldr r1, [pc, #28] @ (2fc35c ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 731984 │ │ │ │ + b.w 731a34 │ │ │ │ @ instruction: 0xe9b6006f │ │ │ │ - bhi.n 2fc390 │ │ │ │ + bhi.n 2fc2f0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb1dffff │ │ │ │ │ │ │ │ 002fc360 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -237085,15 +237084,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (2fc41c ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 5e480c │ │ │ │ + bl 5e48bc │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2fc3ec │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -237114,15 +237113,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2fc428 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237130,32 +237129,32 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fc3a6 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e4774 │ │ │ │ + bl 5e4824 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strd r0, r0, [ip, #-444]! @ 0x1bc │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r5, r7 │ │ │ │ + adds r6, r3, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbcs.w r0, lr, #87 @ 0x57 │ │ │ │ - subs r6, r6, r6 │ │ │ │ + @ instruction: 0xf22e0057 │ │ │ │ + adds r6, r4, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r6, #30 │ │ │ │ + asrs r0, r4, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fc42c : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2fc5ac │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -237205,15 +237204,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2fc464 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6d8094 │ │ │ │ + bl 6d8144 │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -237301,16 +237300,16 @@ │ │ │ │ movw r2, #797 @ 0x31d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 260d80 │ │ │ │ ... │ │ │ │ - vqadd.s64 q8, q6, │ │ │ │ - lsrs r4, r6, #22 │ │ │ │ + bic.w r0, ip, #87 @ 0x57 │ │ │ │ + lsrs r4, r4, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fc5e0 : │ │ │ │ ldr r3, [pc, #48] @ (2fc614 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (2fc618 ) │ │ │ │ add r3, pc │ │ │ │ @@ -237520,78 +237519,78 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2fc7a4 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #48] @ (2fc804 ) │ │ │ │ ldr r2, [pc, #48] @ (2fc808 ) │ │ │ │ ldr r1, [pc, #52] @ (2fc80c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fc7b0 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fc782 │ │ │ │ b.n 2fc7b0 │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, #20] │ │ │ │ + ldrb r0, [r2, #23] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r4, #6] │ │ │ │ + ldrh r4, [r2, #12] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - mcr 0, 3, r0, cr8, cr7, {2} │ │ │ │ - push {r1, r7} │ │ │ │ + vqadd.s16 q0, q4, │ │ │ │ + push {r1, r4, r5, lr} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - vhadd.u8 q8, q5, q4 │ │ │ │ + vmla.i q8, q5, d8[0] │ │ │ │ │ │ │ │ 002fc810 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w ip, [pc, #60] @ 2fc864 │ │ │ │ ldr r2, [pc, #60] @ (2fc868 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2fc86c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2fc858 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e2e4c │ │ │ │ - mrc 0, 0, r0, cr0, cr7, {2} │ │ │ │ - push {r1, r2, r5} │ │ │ │ + b.w 5e2efc │ │ │ │ + mcr 0, 6, r0, cr0, cr7, {2} │ │ │ │ + push {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r6, #9 │ │ │ │ + lsls r4, r4, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002fc870 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 2f1620 │ │ │ │ @@ -237651,38 +237650,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (2fc96c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2fc958 │ │ │ │ ldr r2, [pc, #80] @ (2fc970 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (2fc974 ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ cbz r3, 2fc958 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -237690,55 +237689,55 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsls r4, r0, #18 │ │ │ │ + lsls r4, r6, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 2fc9b6 │ │ │ │ + cbz r0, 2fc9e2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldc 0, cr0, [ip, #-348]! @ 0xfffffea4 │ │ │ │ + stcl 0, cr0, [ip, #348]! @ 0x15c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (2fca60 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #204] @ (2fca64 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (2fca68 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2fca3e │ │ │ │ cbz r6, 2fca14 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 2fc9e0 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #168] @ (2fca6c ) │ │ │ │ ldr r1, [pc, #168] @ (2fca70 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 2fc9fe │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 2fc9fe │ │ │ │ ldr r3, [pc, #144] @ (2fca74 ) │ │ │ │ @@ -237748,15 +237747,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2fca7c ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -237764,72 +237763,72 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 2fc8f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fc9fe │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (2fca80 ) │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ ldr r1, [pc, #92] @ (2fca84 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fc9fc │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (2fca88 ) │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ ldr r1, [pc, #68] @ (2fca8c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fc9fc │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [ip], {87} @ 0x57 │ │ │ │ - uxth r4, r7 │ │ │ │ + ldcl 0, cr0, [ip, #-348]! @ 0xfffffea4 │ │ │ │ + cbz r4, 2fcac2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r0, r1, #4 │ │ │ │ + lsls r0, r7, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2fce1c │ │ │ │ + b.n 2fcf7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2fce4c │ │ │ │ + b.n 2fcfac │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldcl 0, cr0, [sl], #-348 @ 0xfffffea4 │ │ │ │ - asrs r6, r6, #23 │ │ │ │ + stc 0, cr0, [sl, #-348]! @ 0xfffffea4 │ │ │ │ + asrs r6, r4, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r6, #22 │ │ │ │ + asrs r0, r4, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r4, #23 │ │ │ │ + asrs r4, r2, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r6, #21 │ │ │ │ + asrs r4, r4, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r6, #21 │ │ │ │ + asrs r0, r4, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r2, #21 │ │ │ │ + asrs r4, r0, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fca90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2fc978 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2fcad2 │ │ │ │ @@ -237841,57 +237840,57 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (2fcb24 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fcabc │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (2fcb28 ) │ │ │ │ ldr r5, [pc, #68] @ (2fcb2c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fcabc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - lsls r6, r7, #10 │ │ │ │ + lsls r6, r5, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r2, 2fcb3c │ │ │ │ + cbz r2, 2fcb68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - sbcs.w r0, r6, r7, lsr #1 │ │ │ │ + stc 0, cr0, [r6], #-348 @ 0xfffffea4 │ │ │ │ │ │ │ │ 002fcb30 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5df02c │ │ │ │ + bl 5df0dc │ │ │ │ cbz r0, 2fcb5a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237929,26 +237928,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 002fcba8 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5dec7c │ │ │ │ + b.w 5ded2c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 5dda6c │ │ │ │ + bl 5ddb1c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fcc46 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -237964,15 +237963,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (2fcc64 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237983,15 +237982,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (2fcc70 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -238001,23 +238000,23 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xeae80057 │ │ │ │ - asrs r2, r1, #17 │ │ │ │ + @ instruction: 0xeb980057 │ │ │ │ + asrs r2, r7, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r5, #17 │ │ │ │ + asrs r2, r3, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r5, #17 │ │ │ │ + asrs r4, r3, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xeab20057 │ │ │ │ - asrs r2, r3, #16 │ │ │ │ + sbc.w r0, r2, r7, lsr #1 │ │ │ │ + asrs r2, r1, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (2fce80 ) │ │ │ │ @@ -238038,28 +238037,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ cbnz r0, 2fcd08 │ │ │ │ ldr r2, [pc, #436] @ (2fce94 ) │ │ │ │ ldr r3, [pc, #420] @ (2fce84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -238086,117 +238085,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fccdc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2fcd64 │ │ │ │ - bl 633ab4 │ │ │ │ + bl 633b64 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 61570c │ │ │ │ + bl 6157bc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fccdc │ │ │ │ - bl 616980 │ │ │ │ + bl 616a30 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2fcd92 │ │ │ │ ldr r5, [pc, #328] @ (2fce98 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (2fce9c ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fccdc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 2fcd88 │ │ │ │ - bl 631074 │ │ │ │ + bl 631124 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2fcd9e │ │ │ │ mov r1, sl │ │ │ │ - bl 631708 │ │ │ │ + bl 6317b8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fce22 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 26109c │ │ │ │ b.n 2fccdc │ │ │ │ blx 26109c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 2fccdc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6315f8 │ │ │ │ + bl 6316a8 │ │ │ │ b.n 2fccdc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 61570c │ │ │ │ + bl 6157bc │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2fcdee │ │ │ │ - bl 616980 │ │ │ │ + bl 616a30 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2fce54 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 630ddc │ │ │ │ + bl 630e8c │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6314f8 │ │ │ │ + bl 6315a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fcde6 │ │ │ │ cbz r6, 2fcdf0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 631708 │ │ │ │ + bl 6317b8 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 2fce24 │ │ │ │ mov r0, r6 │ │ │ │ - bl 634520 │ │ │ │ + bl 6345d0 │ │ │ │ b.n 2fcd80 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (2fcea0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (2fcea4 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2fcea8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2fcde6 │ │ │ │ b.n 2fcd80 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 631364 │ │ │ │ + bl 631414 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 2fce32 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2fce5a │ │ │ │ ldr r3, [pc, #120] @ (2fceac ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2fceb0 ) │ │ │ │ @@ -238204,64 +238203,64 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (2fceb4 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2fcde6 │ │ │ │ b.n 2fcd80 │ │ │ │ - bl 73b7f0 │ │ │ │ + bl 73b8a0 │ │ │ │ b.n 2fcdb4 │ │ │ │ ldr r3, [pc, #92] @ (2fceb8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2fcebc ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (2fcec0 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2fcde6 │ │ │ │ b.n 2fcd80 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ b.n 2fcf34 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, sl, r7, lsr #1 │ │ │ │ - cdp2 0, 0, cr0, cr14, cr8, {2} │ │ │ │ - add r7, sp, #712 @ 0x2c8 │ │ │ │ + @ instruction: 0xeaea0057 │ │ │ │ + cdp2 0, 11, cr0, cr14, cr8, {2} │ │ │ │ + add sp, #392 @ 0x188 │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 2fcea0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r2, r5, #13 │ │ │ │ + asrs r2, r3, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r4, #11 │ │ │ │ + asrs r6, r2, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r6, #11 │ │ │ │ + asrs r0, r4, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xe8c80057 │ │ │ │ - asrs r6, r5, #8 │ │ │ │ + ldrd r0, r0, [r8, #-348]! @ 0x15c │ │ │ │ + asrs r6, r3, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia.w sl, {r0, r1, r2, r4, r6} │ │ │ │ - asrs r0, r0, #8 │ │ │ │ + strd r0, r0, [sl, #-348] @ 0x15c │ │ │ │ + asrs r0, r6, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r4, #13 │ │ │ │ + asrs r6, r2, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrd r0, r0, [r2], #-348 @ 0x15c │ │ │ │ - asrs r0, r3, #7 │ │ │ │ + stmdb r2!, {r0, r1, r2, r4, r6} │ │ │ │ + asrs r0, r1, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r6, #10 │ │ │ │ + asrs r2, r4, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -238307,34 +238306,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2fcfb2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 631064 │ │ │ │ + bl 631114 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 2fcfb8 │ │ │ │ mov r0, r3 │ │ │ │ blx 263340 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 26109c │ │ │ │ ldr r2, [pc, #80] @ (2fcfdc ) │ │ │ │ ldr r3, [pc, #72] @ (2fcfd8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238351,30 +238350,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (2fcfe0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2fcf70 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 631288 │ │ │ │ + bl 631338 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fcf70 │ │ │ │ - bl 615904 │ │ │ │ + bl 6159b4 │ │ │ │ mov r3, r0 │ │ │ │ b.n 2fcf70 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 2fcf18 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2fd08c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2fcdf4 │ │ │ │ + b.n 2fcf54 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (2fd06c ) │ │ │ │ @@ -238384,28 +238383,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2fd062 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 2fd05c │ │ │ │ blx 263340 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 26109c │ │ │ │ ldr r2, [pc, #60] @ (2fd074 ) │ │ │ │ ldr r3, [pc, #56] @ (2fd070 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238430,17 +238429,17 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ bgt.n 2fd040 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2fcfd0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2fcd38 │ │ │ │ + b.n 2fce98 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2fcd30 │ │ │ │ + b.n 2fce90 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (2fd0fc ) │ │ │ │ @@ -238450,25 +238449,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2fd0f2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 263340 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 26109c │ │ │ │ ldr r2, [pc, #56] @ (2fd104 ) │ │ │ │ ldr r3, [pc, #48] @ (2fd100 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238490,25 +238489,25 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ bgt.n 2fd198 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2fd134 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2fcc9c │ │ │ │ + b.n 2fcdfc │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 698f5c │ │ │ │ + b.w 69900c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (2fd250 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -238532,26 +238531,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ cbnz r0, 2fd1bc │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #204] @ (2fd260 ) │ │ │ │ ldr r3, [pc, #188] @ (2fd254 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -238572,77 +238571,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 2fcbb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fd18a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 2fd226 │ │ │ │ - bl 6a0a18 │ │ │ │ + bl 6a0ac8 │ │ │ │ cbz r0, 2fd1fa │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 698bc0 │ │ │ │ + bl 698c70 │ │ │ │ cbz r0, 2fd230 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 26109c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 2fd192 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (2fd264 ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2fd268 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (2fd26c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fd1ea │ │ │ │ blx 26109c │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 2fd18a │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ ldr r1, [pc, #56] @ (2fd270 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 72ddbc │ │ │ │ + bl 72de6c │ │ │ │ b.n 2fd1ea │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 2fd194 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2fd16c │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2fd300 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2fcbf8 │ │ │ │ + b.n 2fcd58 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r5, #24 │ │ │ │ + lsrs r2, r3, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r3, #27 │ │ │ │ + lsrs r4, r1, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r3, #30 │ │ │ │ + asrs r4, r1, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -238654,23 +238653,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ cbz r0, 2fd31e │ │ │ │ mov fp, r5 │ │ │ │ blx 260fe4 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -238693,15 +238692,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 2fd34c │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 7239f8 │ │ │ │ + bl 723aa8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fd366 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 2fd366 │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -238729,15 +238728,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2fd2fa │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5dd650 │ │ │ │ + bl 5dd700 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 26109c │ │ │ │ b.n 2fd31e │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 2fd34e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7 │ │ │ │ @@ -238758,15 +238757,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -238789,15 +238788,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 262b08 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ ldr r2, [pc, #48] @ (2fd430 ) │ │ │ │ ldr r3, [pc, #40] @ (2fd428 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -238811,15 +238810,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ bls.n 2fd4c8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #24 │ │ │ │ + lsrs r4, r5, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bhi.n 2fd3fc │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -238841,27 +238840,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 262b9c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ cbnz r0, 2fd4d6 │ │ │ │ ldr r2, [pc, #284] @ (2fd5c0 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (2fd5bc ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238929,15 +238928,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dd650 │ │ │ │ + bl 5dd700 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 26109c │ │ │ │ b.n 2fd4a2 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -238960,28 +238959,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (2fd5cc ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fd574 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ bhi.n 2fd4d8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2fd634 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r0, r1, #18 │ │ │ │ + lsrs r0, r7, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r3, #10 │ │ │ │ + lsrs r6, r1, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2fd824 │ │ │ │ + b.n 2fd984 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 2fd654 │ │ │ │ sub sp, #16 │ │ │ │ @@ -238991,23 +238990,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ cbz r0, 2fd620 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 41b574 │ │ │ │ cbz r0, 2fd620 │ │ │ │ str r0, [r6, #0] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -239050,24 +239049,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bl 41b6a0 │ │ │ │ blx 263340 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 26109c │ │ │ │ ldr r2, [pc, #48] @ (2fd6e4 ) │ │ │ │ ldr r3, [pc, #44] @ (2fd6e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -239102,15 +239101,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ ldr r3, [pc, #160] @ (2fd7b8 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -239136,15 +239135,15 @@ │ │ │ │ blx 262b08 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 2fd798 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ ldr r2, [pc, #80] @ (2fd7c0 ) │ │ │ │ ldr r3, [pc, #68] @ (2fd7b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -239169,25 +239168,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 2fd77c │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #13 │ │ │ │ + lsrs r4, r3, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r2, #12 │ │ │ │ + lsrs r2, r0, #15 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bpl.n 2fd8ac │ │ │ │ lsls r7, r5, #1 │ │ │ │ - svc 50 @ 0x32 │ │ │ │ + svc 226 @ 0xe2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r3, #2 │ │ │ │ + lsrs r4, r1, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r1, #11 │ │ │ │ + lsrs r0, r7, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 2fd898 │ │ │ │ sub sp, #24 │ │ │ │ @@ -239198,26 +239197,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 719794 │ │ │ │ + bl 719844 │ │ │ │ cbz r0, 2fd828 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2fd850 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (2fd8a0 ) │ │ │ │ ldr r3, [pc, #112] @ (2fd89c ) │ │ │ │ @@ -239232,59 +239231,59 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ ldr r3, [pc, #76] @ (2fd8a4 ) │ │ │ │ ldr r2, [pc, #80] @ (2fd8a8 ) │ │ │ │ ldr r1, [pc, #80] @ (2fd8ac ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #64] @ (2fd8b0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2fd87a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2fd826 │ │ │ │ ldr r2, [pc, #56] @ (2fd8b4 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (2fd8b8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fd828 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ bmi.n 2fd894 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2fd814 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - udf #122 @ 0x7a │ │ │ │ + svc 42 @ 0x2a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, pc, #824 @ (adr r3, 2fdbe4 ) │ │ │ │ + add r4, pc, #504 @ (adr r4, 2fdaa4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf5320048 │ │ │ │ - lsrs r6, r5, #8 │ │ │ │ + @ instruction: 0xf5e20048 │ │ │ │ + lsrs r6, r3, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r4, #8 │ │ │ │ + lsrs r4, r2, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r7, #30 │ │ │ │ + lsrs r0, r5, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (2fd950 ) │ │ │ │ @@ -239294,23 +239293,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ vldr d7, [pc, #92] @ 2fd948 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 719368 │ │ │ │ + bl 719418 │ │ │ │ cbnz r0, 2fd928 │ │ │ │ ldr r2, [pc, #84] @ (2fd958 ) │ │ │ │ ldr r3, [pc, #80] @ (2fd954 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -239324,15 +239323,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7452e8 │ │ │ │ + bl 745398 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fd900 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 2fd900 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -239356,26 +239355,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ vldr d7, [pc, #356] @ 2fdaf0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ cbnz r0, 2fd9d8 │ │ │ │ ldr r2, [pc, #336] @ (2fdb00 ) │ │ │ │ ldr r3, [pc, #332] @ (2fdafc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -239391,15 +239390,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 723c74 │ │ │ │ + bl 723d24 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fda6a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 2fda14 │ │ │ │ ldr r3, [pc, #272] @ (2fdb04 ) │ │ │ │ @@ -239408,23 +239407,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (2fdb0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #793 @ 0x319 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 26109c │ │ │ │ b.n 2fd9ac │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 723c74 │ │ │ │ + bl 723d24 │ │ │ │ cbnz r0, 2fda88 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 2fd9f2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -239457,46 +239456,46 @@ │ │ │ │ ldr r1, [pc, #176] @ (2fdb24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #765 @ 0x2fd │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fda0c │ │ │ │ ldr r3, [pc, #156] @ (2fdb28 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #156] @ (2fdb2c ) │ │ │ │ ldr r1, [pc, #160] @ (2fdb30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #775 @ 0x307 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fda0c │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 7238c8 │ │ │ │ + bl 723978 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fda0c │ │ │ │ ldr r3, [pc, #120] @ (2fdb34 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #120] @ (2fdb38 ) │ │ │ │ ldr r1, [pc, #124] @ (2fdb3c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #787 @ 0x313 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fda0c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (2fdb40 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (2fdb44 ) │ │ │ │ ldr r0, [pc, #100] @ (2fdb48 ) │ │ │ │ add r3, pc │ │ │ │ @@ -239508,49 +239507,49 @@ │ │ │ │ ... │ │ │ │ bcc.n 2fdbd8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2fdb6c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bgt.n 2fdabc │ │ │ │ + ble.n 2fda1c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r5, #7 │ │ │ │ + lsrs r4, r3, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r7, #24 │ │ │ │ + lsls r6, r5, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bgt.n 2fdc00 │ │ │ │ + ble.n 2fdb60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r0, r5, #3 │ │ │ │ + lsrs r0, r3, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r7, #4 │ │ │ │ + lsrs r0, r5, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bgt.n 2fdbe4 │ │ │ │ + ble.n 2fdb44 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r5, #1 │ │ │ │ + lsrs r4, r3, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r0, #23 │ │ │ │ + lsls r4, r6, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bgt.n 2fdbb4 │ │ │ │ + bgt.n 2fdb14 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r0, #2 │ │ │ │ + lsrs r2, r6, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r4, #22 │ │ │ │ + lsls r6, r2, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bgt.n 2fdb60 │ │ │ │ + bgt.n 2fdac0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r6, #3 │ │ │ │ + lsrs r2, r4, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r6, #21 │ │ │ │ + lsls r6, r4, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blt.n 2fdb28 │ │ │ │ + bgt.n 2fda88 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r4, #1 │ │ │ │ + lsrs r4, r2, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r7, #1 │ │ │ │ + lsrs r0, r5, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #368] @ (2fdcd0 ) │ │ │ │ @@ -239563,24 +239562,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 718888 │ │ │ │ + bl 718938 │ │ │ │ cbz r0, 2fdbd2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2fdc6a │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2fdc08 │ │ │ │ @@ -239593,18 +239592,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7189c8 │ │ │ │ + bl 718a78 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 26109c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 26109c │ │ │ │ ldr r2, [pc, #260] @ (2fdce4 ) │ │ │ │ ldr r3, [pc, #240] @ (2fdcd4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -239622,15 +239621,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fdbca │ │ │ │ ldr r1, [pc, #204] @ (2fdce8 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -239665,15 +239664,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 2fdbca │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7191e4 │ │ │ │ + bl 719294 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fdbca │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -239689,57 +239688,57 @@ │ │ │ │ ldr r2, [pc, #96] @ (2fdcfc ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #846 @ 0x34e │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fdbca │ │ │ │ ldr r5, [pc, #76] @ (2fdd00 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2fdbae │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 5dd650 │ │ │ │ + bl 5dd700 │ │ │ │ b.n 2fdbca │ │ │ │ ldr r5, [pc, #60] @ (2fdd04 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2fdc8c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ bne.n 2fddd0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2fdd18 │ │ │ │ + blt.n 2fdc78 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r0, r2, #2 │ │ │ │ + lsrs r0, r0, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r0, #18 │ │ │ │ + lsls r2, r6, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bne.n 2fdcec │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsls r0, r7, #31 │ │ │ │ + lsrs r0, r5, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r5, #31 │ │ │ │ + lsrs r2, r3, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r3, #30 │ │ │ │ + lsrs r2, r1, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 2fdd70 │ │ │ │ + bge.n 2fdcd0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r4, #14 │ │ │ │ + lsls r2, r2, #17 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r4, #1 │ │ │ │ + adds r2, r2, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #118 @ 0x76 │ │ │ │ + subs r1, #38 @ 0x26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, #96 @ 0x60 │ │ │ │ + subs r1, #16 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (2fde30 ) │ │ │ │ @@ -239750,23 +239749,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ cbnz r0, 2fdd78 │ │ │ │ ldr r2, [pc, #232] @ (2fde38 ) │ │ │ │ ldr r3, [pc, #224] @ (2fde34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -239795,15 +239794,15 @@ │ │ │ │ beq.n 2fddaa │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dd650 │ │ │ │ + bl 5dd700 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 26109c │ │ │ │ b.n 2fdd4e │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -239880,26 +239879,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 719794 │ │ │ │ + bl 719844 │ │ │ │ cbz r0, 2fde9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 2fdee6 │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -239960,15 +239959,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 2fdf96 │ │ │ │ @@ -239980,15 +239979,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 719794 │ │ │ │ + bl 719844 │ │ │ │ ldr r2, [pc, #76] @ (2fdfa4 ) │ │ │ │ ldr r3, [pc, #68] @ (2fdfa0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240034,26 +240033,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 719794 │ │ │ │ + bl 719844 │ │ │ │ cbz r0, 2fe00a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 2fe05a │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -240118,15 +240117,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2fe128 │ │ │ │ @@ -240151,15 +240150,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 719794 │ │ │ │ + bl 719844 │ │ │ │ ldr r2, [pc, #76] @ (2fe134 ) │ │ │ │ ldr r3, [pc, #72] @ (2fe130 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240206,34 +240205,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ cbz r0, 2fe1a2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (2fe1f4 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 262a08 │ │ │ │ cbz r0, 2fe1cc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7329a0 │ │ │ │ + bl 732a50 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2fe1d4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 26109c │ │ │ │ ldr r2, [pc, #84] @ (2fe1f8 ) │ │ │ │ ldr r3, [pc, #72] @ (2fe1f0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -240248,31 +240247,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 732790 │ │ │ │ + bl 732840 │ │ │ │ b.n 2fe19c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5dd650 │ │ │ │ + bl 5dd700 │ │ │ │ b.n 2fe19c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3!, {r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #11 │ │ │ │ + lsls r0, r5, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -240284,29 +240283,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 262b9c │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732888 │ │ │ │ + bl 732938 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ ldr r2, [pc, #52] @ (2fe280 ) │ │ │ │ ldr r3, [pc, #44] @ (2fe27c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240326,26 +240325,26 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r1, r2, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r1, [pc, #4] @ (2fe28c ) │ │ │ │ add r1, pc │ │ │ │ - b.w 5e49a4 │ │ │ │ - lsls r2, r7, #7 │ │ │ │ + b.w 5e4a54 │ │ │ │ + lsls r2, r5, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 700554 │ │ │ │ + bl 700604 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240364,25 +240363,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 701e1c │ │ │ │ + bl 701ecc │ │ │ │ cbz r0, 2fe31a │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 700554 │ │ │ │ + bl 700604 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2fe34c ) │ │ │ │ ldr r3, [pc, #40] @ (2fe348 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -240411,31 +240410,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 701e1c │ │ │ │ + b.w 701ecc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 700590 │ │ │ │ + bl 700640 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240454,25 +240453,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 701eac │ │ │ │ + bl 701f5c │ │ │ │ cbz r0, 2fe40a │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 700590 │ │ │ │ + bl 700640 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2fe43c ) │ │ │ │ ldr r3, [pc, #40] @ (2fe438 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -240501,27 +240500,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 701eac │ │ │ │ + b.w 701f5c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ adds r3, r1, #1 │ │ │ │ beq.n 2fe49a │ │ │ │ ldr r0, [pc, #52] @ (2fe4c0 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ @@ -240539,16 +240538,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - vmla.i q8, q7, d6[0] │ │ │ │ - vmla.i32 q8, q2, d6[0] │ │ │ │ + lsls r6, r5, #2 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + lsls r4, r2, #2 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 2fe534 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r2 │ │ │ │ @@ -240557,44 +240558,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2fe51e │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 60af18 │ │ │ │ + bl 60afc8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 634afc │ │ │ │ + b.w 634bac │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bne.n 2fe51c │ │ │ │ + bcs.n 2fe47c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 2fe0c0 │ │ │ │ + b.n 2fe220 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r7, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (2fe620 ) │ │ │ │ @@ -240605,15 +240606,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 262b9c │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -240650,15 +240651,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 262b08 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ ldr r2, [pc, #88] @ (2fe638 ) │ │ │ │ ldr r3, [pc, #64] @ (2fe624 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -240682,25 +240683,25 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ stmia r7!, {r1, r3, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2fe688 │ │ │ │ + bne.n 2fe5e8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stc2 0, cr0, [r0, #280]! @ 0x118 │ │ │ │ - ldc2l 0, cr0, [r0, #280]! @ 0x118 │ │ │ │ - cdp2 0, 15, cr0, cr2, cr6, {2} │ │ │ │ + cdp2 0, 5, cr0, cr0, cr6, {2} │ │ │ │ + cdp2 0, 10, cr0, cr0, cr6, {2} │ │ │ │ + vmla.i32 q0, q1, d6[0] │ │ │ │ stmia r7!, {r1} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - beq.n 2fe5c0 │ │ │ │ + bne.n 2fe720 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldc2 0, cr0, [r2, #-280]! @ 0xfffffee8 │ │ │ │ - stc2l 0, cr0, [r6, #-280] @ 0xfffffee8 │ │ │ │ + stc2l 0, cr0, [r2, #280]! @ 0x118 │ │ │ │ + ldc2l 0, cr0, [r6, #280]! @ 0x118 │ │ │ │ │ │ │ │ 002fe648 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -240748,15 +240749,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2fe70c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -240767,25 +240768,25 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (2fe718 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2fe6d4 │ │ │ │ nop │ │ │ │ - beq.n 2fe72c │ │ │ │ + beq.n 2fe68c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cdp2 0, 3, cr0, cr0, cr6, {2} │ │ │ │ - ldr??.w r0, [r8, r6] │ │ │ │ - ldmia r7, {r1, r5, r6, r7} │ │ │ │ + cdp2 0, 14, cr0, cr0, cr6, {2} │ │ │ │ + @ instruction: 0xfa280046 │ │ │ │ + beq.n 2fe638 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r0, #280] @ 0x118 │ │ │ │ - vst4.16 {d16-d19}, [r8], r6 │ │ │ │ + cdp2 0, 8, cr0, cr0, cr6, {2} │ │ │ │ + ldr??.w r0, [r8, #70] @ 0x46 │ │ │ │ │ │ │ │ 002fe71c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -240826,15 +240827,15 @@ │ │ │ │ blx 262b08 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (2fe7c8 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 5e4498 │ │ │ │ + bl 5e4548 │ │ │ │ ldr r2, [pc, #60] @ (2fe7cc ) │ │ │ │ ldr r3, [pc, #48] @ (2fe7c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240851,15 +240852,15 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ stmia r5!, {r1, r3, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa940046 │ │ │ │ + @ instruction: 0xfb440046 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r2, r4, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002fe7d0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -240869,43 +240870,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 2fe806 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 631064 │ │ │ │ + bl 631114 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2fe818 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e4498 │ │ │ │ + b.w 5e4548 │ │ │ │ ldr r2, [pc, #44] @ (2fe834 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e4498 │ │ │ │ + b.w 5e4548 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 631288 │ │ │ │ + bl 631338 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fe7f8 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 615904 │ │ │ │ + bl 6159b4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2fe7f8 │ │ │ │ - ldmia r6!, {r4, r5, r7} │ │ │ │ + ldmia r7!, {r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002fe838 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -240913,46 +240914,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 2fe874 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 631064 │ │ │ │ + bl 631114 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 2fe87a │ │ │ │ ldr r3, [pc, #56] @ (2fe89c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e4498 │ │ │ │ + b.w 5e4548 │ │ │ │ ldr r2, [pc, #40] @ (2fe8a0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fe862 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 631288 │ │ │ │ + bl 631338 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fe862 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 615904 │ │ │ │ + bl 6159b4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2fe862 │ │ │ │ nop │ │ │ │ stmia r4!, {r3, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r6} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002fe8a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240963,15 +240964,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 2fe8d8 │ │ │ │ ldr r3, [pc, #48] @ (2fe8f4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5e4498 │ │ │ │ + b.w 5e4548 │ │ │ │ ldr r2, [pc, #36] @ (2fe8f8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fe8c0 │ │ │ │ ldr r3, [pc, #32] @ (2fe8fc ) │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ ldr r1, [pc, #32] @ (2fe900 ) │ │ │ │ ldr r0, [pc, #32] @ (2fe904 ) │ │ │ │ @@ -240980,20 +240981,20 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ stmia r4!, {r2, r3, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r3, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf75c0046 │ │ │ │ - mcrr2 0, 4, r0, r2, cr6 │ │ │ │ + strb.w r0, [ip, r6] │ │ │ │ + ldc2l 0, cr0, [r2], #280 @ 0x118 │ │ │ │ │ │ │ │ 002fe908 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2fe940 │ │ │ │ @@ -241003,24 +241004,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 2fe93c │ │ │ │ ldr r3, [pc, #28] @ (2fe944 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5e4498 │ │ │ │ + b.w 5e4548 │ │ │ │ ldr r2, [pc, #16] @ (2fe948 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fe924 │ │ │ │ bl 263a9c │ │ │ │ stmia r3!, {r3, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r7} │ │ │ │ + ldmia r6!, {r2, r4, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002fe94c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -241039,15 +241040,15 @@ │ │ │ │ cbz r2, 2fe9d6 │ │ │ │ ldr r3, [pc, #108] @ (2fe9e4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (2fe9e8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5e4498 │ │ │ │ + bl 5e4548 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2fe9a4 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -241057,47 +241058,47 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (2fe9ec ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e3c2c │ │ │ │ + bl 5e3cdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fe98c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5dd7ec │ │ │ │ + bl 5dd89c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 263a9c │ │ │ │ nop │ │ │ │ - ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbc80046 │ │ │ │ - movs r3, #32 │ │ │ │ + ldc2l 0, cr0, [r8], #-280 @ 0xfffffee8 │ │ │ │ + movs r3, #208 @ 0xd0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2fe9fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ b.n 2ff0ac │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241105,58 +241106,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (2fea4c ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (2fea50 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #40] @ (2fea54 ) │ │ │ │ ldr r3, [pc, #44] @ (2fea58 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [sp, #368] @ 0x170 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #456] @ 0x1c8 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (2fead0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ ldr.w ip, [pc, #88] @ 2fead4 │ │ │ │ ldr r2, [pc, #88] @ (2fead8 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cbz r0, 2fea9c │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2feab0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -241176,19 +241177,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r5, #2 │ │ │ │ + lsls r0, r3, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5!, {r2, r7} │ │ │ │ + ldmia r6!, {r2, r4, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r0, r4, #2 │ │ │ │ + lsls r0, r2, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241198,28 +241199,28 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (2feb28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r5!, {r1, r3} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r0, r5 │ │ │ │ + lsls r0, r3, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, r2 │ │ │ │ + lsls r6, r0, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2feb88 │ │ │ │ sub sp, #8 │ │ │ │ @@ -241228,15 +241229,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2feb90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 2feb6a │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -241247,137 +241248,143 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - vmla.i16 q8, q6, d6[0] │ │ │ │ - vmla.i q8, q5, d2[1] │ │ │ │ + lsls r4, r1, #2 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + lsls r2, r7, #1 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002feb94 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2fec10 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e39bc │ │ │ │ + bl 5e3a6c │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (2fec14 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (2fec18 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (2fec1c ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2febe4 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5df8b4 │ │ │ │ + b.w 5df964 │ │ │ │ ldr r1, [pc, #56] @ (2fec20 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e39bc │ │ │ │ + bl 5e3a6c │ │ │ │ ldr r2, [pc, #48] @ (2fec24 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5df8b4 │ │ │ │ + b.w 5df964 │ │ │ │ nop │ │ │ │ - vhadd.u32 q8, q7, q3 │ │ │ │ - ldmia r4!, {r3, r6} │ │ │ │ + movs r6, r3 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - vhadd.u32 q8, q3, q3 │ │ │ │ + movs r6, r2 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - vhadd.u16 q8, q0, q3 │ │ │ │ - vhadd.u16 q8, q4, q3 │ │ │ │ + movs r0, r0 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + movs r0, r1 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002fec28 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2feca8 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e39bc │ │ │ │ + bl 5e3a6c │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (2fecac ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (2fecb0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (2fecb4 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2fec7e │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5df8b4 │ │ │ │ + b.w 5df964 │ │ │ │ ldr r1, [pc, #56] @ (2fecb8 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e39bc │ │ │ │ + bl 5e3a6c │ │ │ │ ldr r2, [pc, #44] @ (2fecbc ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5df8b4 │ │ │ │ - cdp2 0, 13, cr0, cr10, cr6, {2} │ │ │ │ - ldmia r3!, {r2, r4, r5, r7} │ │ │ │ + b.w 5df964 │ │ │ │ + vmla.i q0, q5, d2[1] │ │ │ │ + ldmia r4!, {r2, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cdp2 0, 13, cr0, cr2, cr6, {2} │ │ │ │ + vmla.i q0, q1, d2[1] │ │ │ │ stmia r2!, {r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - cdp2 0, 11, cr0, cr6, cr6, {2} │ │ │ │ - cdp2 0, 11, cr0, cr14, cr6, {2} │ │ │ │ + vhadd.u32 q8, q3, q3 │ │ │ │ + vhadd.u32 q8, q7, q3 │ │ │ │ │ │ │ │ 002fecc0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #248] @ (2fedc8 ) │ │ │ │ @@ -241393,24 +241400,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2fed9e │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (2fedd4 ) │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #224] @ (2fedd8 ) │ │ │ │ ldr r1, [pc, #224] @ (2feddc ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (2fede0 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -241422,28 +241429,28 @@ │ │ │ │ cbz r4, 2fed56 │ │ │ │ ldr r3, [pc, #188] @ (2fede4 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2fed7e │ │ │ │ mov r1, r4 │ │ │ │ - bl 5df8fc │ │ │ │ + bl 5df9ac │ │ │ │ ldr r2, [pc, #176] @ (2fede8 ) │ │ │ │ ldr r3, [pc, #148] @ (2fedd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2fedc2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5e33b8 │ │ │ │ + b.w 5e3468 │ │ │ │ ldr r2, [pc, #148] @ (2fedec ) │ │ │ │ ldr r3, [pc, #116] @ (2fedd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241458,66 +241465,66 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2fedf0 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e39bc │ │ │ │ + bl 5e3a6c │ │ │ │ ldr r2, [pc, #100] @ (2fedf4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 2fed30 │ │ │ │ ldr r4, [pc, #88] @ (2fedf8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e39bc │ │ │ │ + bl 5e3a6c │ │ │ │ ldr r3, [pc, #80] @ (2fedfc ) │ │ │ │ ldr r2, [pc, #84] @ (2fee00 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 2fecee │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #2 │ │ │ │ stmia r0!, {r1, r3} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r3} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r7, #58] @ 0x3a │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r2, #60] @ 0x3c │ │ │ │ + str r0, [sp, #264] @ 0x108 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ stmia r2!, {r3, r5} │ │ │ │ lsls r1, r0, #2 │ │ │ │ itet ge │ │ │ │ lslge r7, r5, #1 │ │ │ │ itet hi @ unpredictable │ │ │ │ lslhi r7, r5, #1 │ │ │ │ - ldc2ls 0, cr0, [r6, #280]! @ 0x118 │ │ │ │ - ldc2hi 0, cr0, [lr, #280]! @ 0x118 │ │ │ │ - ldc2 0, cr0, [r8, #280] @ 0x118 │ │ │ │ - ldmia r2, {r1, r2, r4, r6} │ │ │ │ + cdp2ls 0, 6, cr0, cr6, cr6, {2} │ │ │ │ + cdp2hi 0, 6, cr0, cr14, cr6, {2} │ │ │ │ + cdp2 0, 4, cr0, cr8, cr6, {2} │ │ │ │ + ldmia r3!, {r1, r2} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldc2 0, cr0, [lr, #280] @ 0x118 │ │ │ │ + cdp2 0, 4, cr0, cr14, cr6, {2} │ │ │ │ │ │ │ │ 002fee04 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #68] @ (2fee58 ) │ │ │ │ @@ -241525,40 +241532,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2fee2a │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5df8b4 │ │ │ │ + b.w 5df964 │ │ │ │ ldr r1, [pc, #48] @ (2fee5c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e39bc │ │ │ │ + bl 5e3a6c │ │ │ │ ldr r3, [pc, #40] @ (2fee60 ) │ │ │ │ ldr r2, [pc, #40] @ (2fee64 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5df8b4 │ │ │ │ + b.w 5df964 │ │ │ │ stmia r1!, {r3, r4, r5} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stc2 0, cr0, [ip, #-280] @ 0xfffffee8 │ │ │ │ - ldmia r1, {r1, r3, r6, r7} │ │ │ │ + ldc2 0, cr0, [ip, #280]! @ 0x118 │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldc2 0, cr0, [r0, #-280] @ 0xfffffee8 │ │ │ │ + stc2l 0, cr0, [r0, #280] @ 0x118 │ │ │ │ │ │ │ │ 002fee68 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #68] @ (2feebc ) │ │ │ │ @@ -241566,40 +241573,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2fee8e │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5df8fc │ │ │ │ + b.w 5df9ac │ │ │ │ ldr r1, [pc, #48] @ (2feec0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e39bc │ │ │ │ + bl 5e3a6c │ │ │ │ ldr r3, [pc, #40] @ (2feec4 ) │ │ │ │ ldr r2, [pc, #40] @ (2feec8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5df8fc │ │ │ │ + b.w 5df9ac │ │ │ │ stmia r0!, {r2, r4, r6, r7} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stc2 0, cr0, [r8], #280 @ 0x118 │ │ │ │ - ldmia r1, {r1, r2, r5, r6} │ │ │ │ + ldc2l 0, cr0, [r8, #-280] @ 0xfffffee8 │ │ │ │ + ldmia r2, {r1, r2, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stc2 0, cr0, [ip], #280 @ 0x118 │ │ │ │ + ldc2l 0, cr0, [ip, #-280] @ 0xfffffee8 │ │ │ │ │ │ │ │ 002feecc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #68] @ (2fef20 ) │ │ │ │ @@ -241607,40 +241614,40 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2feef2 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dffb8 │ │ │ │ + b.w 5e0068 │ │ │ │ ldr r1, [pc, #48] @ (2fef24 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5e39bc │ │ │ │ + bl 5e3a6c │ │ │ │ ldr r3, [pc, #40] @ (2fef28 ) │ │ │ │ ldr r2, [pc, #40] @ (2fef2c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dffb8 │ │ │ │ + b.w 5e0068 │ │ │ │ stmia r0!, {r4, r5, r6} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - mcrr2 0, 4, r0, r4, cr6 │ │ │ │ - ldmia r1, {r1} │ │ │ │ + ldc2l 0, cr0, [r4], #280 @ 0x118 │ │ │ │ + ldmia r1, {r1, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mcrr2 0, 4, r0, r8, cr6 │ │ │ │ + ldc2l 0, cr0, [r8], #280 @ 0x118 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241648,15 +241655,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2fef88 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2fef8c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #48] @ (2fef90 ) │ │ │ │ ldr r3, [pc, #52] @ (2fef94 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -241666,37 +241673,37 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r3} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r1, #40] @ 0x28 │ │ │ │ + ldrh r4, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 2ff03c │ │ │ │ + bgt.n 2fef9c │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - stc2 0, cr0, [ip], {70} @ 0x46 │ │ │ │ + ldc2 0, cr0, [ip], #280 @ 0x118 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2fefe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #60] @ (2fefec ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2feff0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #44] @ (2feff4 ) │ │ │ │ ldr r3, [pc, #44] @ (2feff8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -241704,28 +241711,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r2, r5, r7} │ │ │ │ + ldmia r1!, {r2, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r2, [r4, #36] @ 0x24 │ │ │ │ + ldrh r2, [r2, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvc.n 2ff0cc │ │ │ │ + bhi.n 2ff02c │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (2ff008 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27d0 │ │ │ │ + b.w 5e2880 │ │ │ │ nop │ │ │ │ ble.n 2fef1c │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241738,22 +241745,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2ff05a │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2ff074 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -241796,32 +241803,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2ff0e8 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 260dd8 │ │ │ │ - ldmia r0!, {r2, r4, r5} │ │ │ │ + ldmia r0!, {r2, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r6, #48] @ 0x30 │ │ │ │ + ldrh r6, [r4, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r1, #50] @ 0x32 │ │ │ │ + ldrh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfafc0046 │ │ │ │ - @ instruction: 0xfae20046 │ │ │ │ - @ instruction: 0xfabc0046 │ │ │ │ + @ instruction: 0xfbac0046 │ │ │ │ + @ instruction: 0xfb920046 │ │ │ │ + @ instruction: 0xfb6c0046 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2ff130 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2ff120 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -241829,16 +241836,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (2ff134 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5e313c │ │ │ │ - ldrh r4, [r6, #42] @ 0x2a │ │ │ │ + b.w 5e31ec │ │ │ │ + ldrh r4, [r4, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241846,31 +241853,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2ff180 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2ff184 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r1, #24] │ │ │ │ + ldrh r0, [r7, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bls.n 2ff22c │ │ │ │ + bge.n 2ff18c │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (2ff20c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -241881,15 +241888,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (2ff214 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2ff1f6 │ │ │ │ ldr.w sl, [pc, #88] @ 2ff218 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 2ff21c │ │ │ │ mov r4, r0 │ │ │ │ @@ -241903,35 +241910,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2ff1ce │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - stmia r6!, {r1, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r6, #36] @ 0x24 │ │ │ │ + ldrh r0, [r4, #42] @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r0, #38] @ 0x26 │ │ │ │ + ldrh r6, [r6, #42] @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr??.w r0, [r0, #70] @ 0x46 │ │ │ │ + @ instruction: 0xfa800046 │ │ │ │ │ │ │ │ 002ff220 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2ff2c0 ) │ │ │ │ @@ -241942,29 +241949,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (2ff2c8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5df13c │ │ │ │ + bl 5df1ec │ │ │ │ ldr r1, [pc, #124] @ (2ff2cc ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2ff2a0 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (2ff2d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5df13c │ │ │ │ + bl 5df1ec │ │ │ │ ldr r1, [pc, #108] @ (2ff2d4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 2ff2ae │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (2ff2d8 ) │ │ │ │ ldr r3, [pc, #72] @ (2ff2c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241981,33 +241988,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (2ff2dc ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e313c │ │ │ │ + bl 5e31ec │ │ │ │ b.n 2ff25e │ │ │ │ ldr r1, [pc, #48] @ (2ff2e0 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e313c │ │ │ │ + bl 5e31ec │ │ │ │ b.n 2ff278 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ hlt 0x0030 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #424] @ 0x1a8 │ │ │ │ + str r4, [sp, #104] @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r4, #32] │ │ │ │ + ldrh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr??.w r0, [r8, r6] │ │ │ │ - ldrh r2, [r1, #32] │ │ │ │ + @ instruction: 0xfa080046 │ │ │ │ + ldrh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ rev16 r0, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 002ff2e4 : │ │ │ │ @@ -242022,31 +242029,31 @@ │ │ │ │ ldr r0, [pc, #56] @ (2ff334 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 260ddc │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e3c2c │ │ │ │ + bl 5e3cdc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 26109c │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str.w r0, [ip, #70] @ 0x46 │ │ │ │ - @ instruction: 0xb87a │ │ │ │ + ldr??.w r0, [ip, r6] │ │ │ │ + cbnz r2, 2ff342 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ff338 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242057,36 +242064,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (2ff390 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #44] @ (2ff394 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2f19d4 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r5!, {r1, r2} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r7, #6] │ │ │ │ + ldrh r6, [r5, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvc.n 2ff42c │ │ │ │ + bvc.n 2ff38c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr.w r0, [lr, r6] │ │ │ │ + vst4.16 {d0-d3}, [lr], r6 │ │ │ │ │ │ │ │ 002ff398 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ff3d8 │ │ │ │ @@ -242096,60 +242103,60 @@ │ │ │ │ ldr r1, [pc, #44] @ (2ff3e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #28] @ (2ff3e4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f19d4 │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r2, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r4, #4] │ │ │ │ + ldrh r4, [r2, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvs.n 2ff3c8 │ │ │ │ + bvc.n 2ff328 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf7fe0046 │ │ │ │ + strh.w r0, [lr, #70] @ 0x46 │ │ │ │ │ │ │ │ 002ff3e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2ff468 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #100] @ (2ff46c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (2ff470 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #84] @ (2ff474 ) │ │ │ │ ldr r1, [pc, #84] @ (2ff478 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #68] @ (2ff47c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2f195c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 2ff450 │ │ │ │ @@ -242163,25 +242170,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - stmia r4!, {r4, r6} │ │ │ │ + stmia r5!, {} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r1, #18] │ │ │ │ + ldrh r4, [r7, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r3, #18] │ │ │ │ + ldrh r6, [r1, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r6, #0] │ │ │ │ + ldrh r6, [r4, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvs.n 2ff384 │ │ │ │ + bvc.n 2ff4e4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf78e0046 │ │ │ │ + ldrh.w r0, [lr, r6] │ │ │ │ │ │ │ │ 002ff480 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ @@ -242248,18 +242255,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ff52c ) │ │ │ │ ldr r0, [pc, #20] @ (2ff530 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - stmia r3!, {r2, r3, r4, r5} │ │ │ │ + stmia r3!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf6b60046 │ │ │ │ - movt r0, #26694 @ 0x6846 │ │ │ │ + @ instruction: 0xf7660046 │ │ │ │ + @ instruction: 0xf7760046 │ │ │ │ │ │ │ │ 002ff534 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [r0, #96] @ 0x60 │ │ │ │ @@ -242389,18 +242396,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ff68c ) │ │ │ │ ldr r0, [pc, #20] @ (2ff690 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - stmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adcs.w r0, r6, #12976128 @ 0xc60000 │ │ │ │ - sbc.w r0, r6, #12976128 @ 0xc60000 │ │ │ │ + addw r0, r6, #2118 @ 0x846 │ │ │ │ + @ instruction: 0xf6160046 │ │ │ │ │ │ │ │ 002ff694 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ff6d4 │ │ │ │ @@ -242410,29 +242417,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2ff6dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #28] @ (2ff6e0 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f17e8 │ │ │ │ - stmia r1!, {r1, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r5, #44] @ 0x2c │ │ │ │ + strh r0, [r3, #50] @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2ff6cc │ │ │ │ + bmi.n 2ff62c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add.w r0, r0, #12976128 @ 0xc60000 │ │ │ │ + subs.w r0, r0, #12976128 @ 0xc60000 │ │ │ │ │ │ │ │ 002ff6e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #64] @ (2ff734 ) │ │ │ │ @@ -242445,35 +242452,35 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #28] @ (2ff740 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2f1aa8 │ │ │ │ - stmia r1!, {r1, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r3} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r3, #42] @ 0x2a │ │ │ │ + strh r4, [r1, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2ff690 │ │ │ │ + bmi.n 2ff7f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf4a00046 │ │ │ │ + adcs.w r0, r0, #12976128 @ 0xc60000 │ │ │ │ │ │ │ │ 002ff744 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -242498,18 +242505,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - stmia r0!, {r2, r4, r6, r7} │ │ │ │ + stmia r1!, {r2, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - orr.w r0, lr, #12976128 @ 0xc60000 │ │ │ │ - orns r0, sl, #12976128 @ 0xc60000 │ │ │ │ + @ instruction: 0xf4fe0046 │ │ │ │ + @ instruction: 0xf52a0046 │ │ │ │ │ │ │ │ 002ff7a4 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2ff7ba │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242526,18 +242533,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ff7e0 ) │ │ │ │ ldr r0, [pc, #20] @ (2ff7e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - stmia r0!, {r3, r7} │ │ │ │ + stmia r1!, {r3, r4, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - and.w r0, r2, #12976128 @ 0xc60000 │ │ │ │ - orr.w r0, lr, #12976128 @ 0xc60000 │ │ │ │ + @ instruction: 0xf4b20046 │ │ │ │ + @ instruction: 0xf4fe0046 │ │ │ │ │ │ │ │ 002ff7e8 : │ │ │ │ cbz r2, 2ff82c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242572,18 +242579,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ff858 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r2, r4} │ │ │ │ + stmia r0!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf3900046 │ │ │ │ - @ instruction: 0xf3f80046 │ │ │ │ + orr.w r0, r0, #12976128 @ 0xc60000 │ │ │ │ + @ instruction: 0xf4a80046 │ │ │ │ │ │ │ │ 002ff85c : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -242600,43 +242607,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ ldr r2, [pc, #288] @ (2ff9c0 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (2ff9c4 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (2ff9c8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (2ff9cc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (2ff9d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2ff970 │ │ │ │ ldr r3, [pc, #260] @ (2ff9d4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dec4c │ │ │ │ + bl 5decfc │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2ff930 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -242699,15 +242706,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2ff9e0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc3f4 │ │ │ │ + bl 5dc4a4 │ │ │ │ ldr r3, [pc, #84] @ (2ff9e4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 2ff8cc │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (2ff9e8 ) │ │ │ │ @@ -242717,42 +242724,42 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ push {r1, r2, r3, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - itte le │ │ │ │ - lslle r7, r2, #1 │ │ │ │ - pushle {r3, r4, r6} │ │ │ │ - lslgt r7, r5, #1 │ │ │ │ + stmia r0!, {r1, r3, r7} │ │ │ │ + lsls r7, r2, #1 │ │ │ │ + push {r3, r4, r6} │ │ │ │ + lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #44] @ 0x2c │ │ │ │ + strh r0, [r5, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r1, #46] @ 0x2e │ │ │ │ + strh r4, [r7, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xb69a │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strh r0, [r4, #28] │ │ │ │ + strh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bne.n 2ff9b0 │ │ │ │ + bcs.n 2ff910 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 2ffa52 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf2de0046 │ │ │ │ - @ instruction: 0xf1ee0046 │ │ │ │ + usat r0, #6, lr, lsl #1 │ │ │ │ + @ instruction: 0xf29e0046 │ │ │ │ adds r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00b4 │ │ │ │ - lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf22e0046 │ │ │ │ - @ instruction: 0xf23e0046 │ │ │ │ + itt vs │ │ │ │ + lslvs r7, r2, #1 │ │ │ │ + @ instruction: 0xf2de0046 │ │ │ │ + @ instruction: 0xf2ee0046 │ │ │ │ │ │ │ │ 002ff9f4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #108] @ 2ffa70 │ │ │ │ @@ -242764,59 +242771,59 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2ffa7c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2ffa80 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2ffa3e │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5deb8c │ │ │ │ + b.w 5dec3c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 260d68 │ │ │ │ ldr r2, [pc, #60] @ (2ffa84 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2ffa88 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc3f4 │ │ │ │ + bl 5dc4a4 │ │ │ │ ldr r3, [pc, #48] @ (2ffa8c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5deb8c │ │ │ │ - bkpt 0x004c │ │ │ │ + b.w 5dec3c │ │ │ │ + bkpt 0x00fc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r0, #18] │ │ │ │ + strh r2, [r6, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - beq.n 2ff9a4 │ │ │ │ + bne.n 2ffb04 │ │ │ │ lsls r0, r1, #1 │ │ │ │ uxtb r6, r0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r1, r3, r5, lr} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - @ instruction: 0xf2100046 │ │ │ │ - @ instruction: 0xf1200046 │ │ │ │ + movt r0, #70 @ 0x46 │ │ │ │ + rsbs r0, r0, #70 @ 0x46 │ │ │ │ adds r4, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ffa90 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242830,59 +242837,59 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2ffb18 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2ffb1c ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2ffada │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5dec4c │ │ │ │ + b.w 5decfc │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 260d68 │ │ │ │ ldr r2, [pc, #60] @ (2ffb20 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2ffb24 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc3f4 │ │ │ │ + bl 5dc4a4 │ │ │ │ ldr r3, [pc, #48] @ (2ffb28 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5dec4c │ │ │ │ - pop {r4, r5, r7, pc} │ │ │ │ + b.w 5decfc │ │ │ │ + bkpt 0x0060 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r4, #12] │ │ │ │ + strh r6, [r2, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ + beq.n 2ffa68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ sxth r2, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r1, r2, r3, r7} │ │ │ │ lsls r1, r0, #2 │ │ │ │ - sbcs.w r0, r4, #70 @ 0x46 │ │ │ │ - eor.w r0, r4, #70 @ 0x46 │ │ │ │ + @ instruction: 0xf2240046 │ │ │ │ + @ instruction: 0xf1340046 │ │ │ │ adds r4, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ffb2c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242909,15 +242916,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2ffba0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc3f4 │ │ │ │ + bl 5dc4a4 │ │ │ │ ldr r2, [pc, #44] @ (2ffba4 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242927,16 +242934,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ push {r2, r4} │ │ │ │ lsls r1, r0, #2 │ │ │ │ cbz r2, 2ffbc4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf0f40046 │ │ │ │ - and.w r0, r4, #70 @ 0x46 │ │ │ │ + sub.w r0, r4, #70 @ 0x46 │ │ │ │ + @ instruction: 0xf0b40046 │ │ │ │ adds r4, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ffba8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242973,18 +242980,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2ffc10 ) │ │ │ │ ldr r0, [pc, #20] @ (2ffc14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - pop {pc} │ │ │ │ + pop {r4, r5, r7, pc} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - eor.w r0, r2, #70 @ 0x46 │ │ │ │ - @ instruction: 0xf0a20046 │ │ │ │ + @ instruction: 0xf1320046 │ │ │ │ + adcs.w r0, r2, #70 @ 0x46 │ │ │ │ │ │ │ │ 002ffc18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov lr, r1 │ │ │ │ @@ -243033,15 +243040,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2ffca0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ bcs.n 2ffcc8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -243059,23 +243066,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (2ffd64 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (2ffd68 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #108] @ 2ffd50 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 718c2c │ │ │ │ + bl 718cdc │ │ │ │ cbz r0, 2ffd06 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 2ffd30 │ │ │ │ ldr r2, [pc, #100] @ (2ffd6c ) │ │ │ │ @@ -243100,30 +243107,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ffd70 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (2ffd74 ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 2ffd06 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ add sp, #136 @ 0x88 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - pop {r3, r7} │ │ │ │ + pop {r3, r4, r5, pc} │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, r4, #70 @ 0x46 │ │ │ │ - vext.8 q8, q5, q3, #0 │ │ │ │ + @ instruction: 0xf0c40046 │ │ │ │ + @ instruction: 0xf0aa0046 │ │ │ │ add r7, sp, #872 @ 0x368 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - vext.8 q0, q4, q3, #0 │ │ │ │ - vmla.i d16, d6, d2[1] │ │ │ │ + orn r0, r8, #70 @ 0x46 │ │ │ │ + orns r0, r6, #70 @ 0x46 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2ffdfc │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #112] @ (2ffe00 ) │ │ │ │ @@ -243131,15 +243138,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2ffe04 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #96] @ (2ffe08 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (2ffe0c ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -243148,67 +243155,67 @@ │ │ │ │ ldr r3, [pc, #84] @ (2ffe10 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (2ffe14 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5e3b40 │ │ │ │ + bl 5e3bf0 │ │ │ │ ldr r1, [pc, #72] @ (2ffe18 ) │ │ │ │ ldr r3, [pc, #76] @ (2ffe1c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2ffe20 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 5e3b40 │ │ │ │ + bl 5e3bf0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - cbnz r2, 2ffe6e │ │ │ │ + pop {r1, r3, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r0, #27] │ │ │ │ + ldrb r4, [r6, #29] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r5!, {r4} │ │ │ │ + ldmia r5!, {r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - ldr r0, [pc, #312] @ (2fff48 ) │ │ │ │ + ldr r0, [pc, #1016] @ (300208 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s16 q8, q6, q3 │ │ │ │ + and.w r0, ip, #70 @ 0x46 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s8 q8, q6, q3 │ │ │ │ + vext.8 q8, q6, q3, #0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 2ffe74 │ │ │ │ ldr r2, [pc, #60] @ (2ffe78 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (2ffe7c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (2ffe80 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #52] @ (2ffe84 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 2ffe5e │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -243217,18 +243224,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbnz r6, 2ffeba │ │ │ │ + cbnz r6, 2ffee6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cdp 0, 9, cr0, cr2, cr6, {2} │ │ │ │ - cdp 0, 10, cr0, cr8, cr6, {2} │ │ │ │ + vhadd.s8 q8, q1, q3 │ │ │ │ + vhadd.s16 q8, q4, q3 │ │ │ │ add r6, sp, #592 @ 0x250 │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -243248,25 +243255,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 718c2c │ │ │ │ + bl 718cdc │ │ │ │ ldr r2, [pc, #60] @ (2fff24 ) │ │ │ │ ldr r3, [pc, #44] @ (2fff18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243277,22 +243284,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - hlt 0x002a │ │ │ │ + cbnz r2, 2fff6a │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r6, sp, #232 @ 0xe8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 3, cr0, cr6, cr6, {2} │ │ │ │ - cdp 0, 1, cr0, cr6, cr6, {2} │ │ │ │ + cdp 0, 14, cr0, cr6, cr6, {2} │ │ │ │ + cdp 0, 12, cr0, cr6, cr6, {2} │ │ │ │ add r5, sp, #1000 @ 0x3e8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -243310,25 +243317,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 718c2c │ │ │ │ + bl 718cdc │ │ │ │ ldr r2, [pc, #60] @ (2fffc4 ) │ │ │ │ ldr r3, [pc, #44] @ (2fffb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243339,22 +243346,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - rev r2, r1 │ │ │ │ + hlt 0x003a │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r5, sp, #616 @ 0x268 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r6, #280] @ 0x118 │ │ │ │ - ldcl 0, cr0, [r6, #-280]! @ 0xfffffee8 │ │ │ │ + cdp 0, 4, cr0, cr6, cr6, {2} │ │ │ │ + cdp 0, 2, cr0, cr6, cr6, {2} │ │ │ │ add r5, sp, #360 @ 0x168 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -243372,23 +243379,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #68] @ 300058 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 718c2c │ │ │ │ + bl 718cdc │ │ │ │ cbz r0, 30002c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (300074 ) │ │ │ │ ldr r3, [pc, #56] @ (300068 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243403,71 +243410,71 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cbnz r2, 30007e │ │ │ │ + rev r2, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r4, sp, #1000 @ 0x3e8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r6], #280 @ 0x118 │ │ │ │ - ldcl 0, cr0, [r6], {70} @ 0x46 │ │ │ │ + stc 0, cr0, [r6, #280]! @ 0x118 │ │ │ │ + stc 0, cr0, [r6, #280] @ 0x118 │ │ │ │ add r4, sp, #720 @ 0x2d0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (300080 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldmia r6, {r1, r2, r5, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #36] @ (3000bc ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 3000ac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #712] @ 0x2c8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r7, {r1, r2, r6, r7} │ │ │ │ + beq.n 3001ac │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 300118 │ │ │ │ ldr r2, [pc, #68] @ (30011c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (300120 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #56] @ (300124 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (300128 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ @@ -243475,19 +243482,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8a6 │ │ │ │ + cbnz r6, 300130 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r0, #14] │ │ │ │ + ldrb r0, [r6, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r1, {r1, r3, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r6, [r4, #124] @ 0x7c │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -243508,25 +243515,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ bhi.n 3001ae │ │ │ │ ldr r1, [pc, #124] @ (3001f8 ) │ │ │ │ add r2, sp, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5e3144 │ │ │ │ + bl 5e31f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 3001d2 │ │ │ │ ldr r2, [pc, #112] @ (3001fc ) │ │ │ │ ldr r3, [pc, #96] @ (3001f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243548,41 +243555,41 @@ │ │ │ │ mov.w lr, #255 @ 0xff │ │ │ │ add r1, pc │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 30018a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #52] @ (300208 ) │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ ldr r0, [pc, #48] @ (30020c ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb83c │ │ │ │ + @ instruction: 0xb8ec │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r3, sp, #592 @ 0x250 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r5, #80 @ 0x50 │ │ │ │ + cmp r6, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #64 @ 0x40 │ │ │ │ + cmp r5, #240 @ 0xf0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ add r3, sp, #344 @ 0x158 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - sbcs.w r0, sl, r6, lsl #1 │ │ │ │ - @ instruction: 0xeb8a0046 │ │ │ │ - adcs.w r0, r8, r6, lsl #1 │ │ │ │ - @ instruction: 0xeb8a0046 │ │ │ │ + stc 0, cr0, [sl], #-280 @ 0xfffffee8 │ │ │ │ + ldc 0, cr0, [sl], #-280 @ 0xfffffee8 │ │ │ │ + stc 0, cr0, [r8], {70} @ 0x46 │ │ │ │ + ldc 0, cr0, [sl], #-280 @ 0xfffffee8 │ │ │ │ │ │ │ │ 00300210 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00300214 : │ │ │ │ bx lr │ │ │ │ @@ -243597,15 +243604,15 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 00300220 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (30022c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -243614,15 +243621,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (3002a4 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 30027e │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -243639,18 +243646,18 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xb7aa │ │ │ │ + @ instruction: 0xb85a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xeb3e0046 │ │ │ │ - adcs.w r0, ip, r6, lsl #1 │ │ │ │ + @ instruction: 0xebee0046 │ │ │ │ + stc 0, cr0, [ip], {70} @ 0x46 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (300330 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #120] @ (300334 ) │ │ │ │ @@ -243658,39 +243665,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (300338 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #104] @ (30033c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (300340 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #88] @ (300344 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [pc, #80] @ (300348 ) │ │ │ │ ldr r1, [pc, #84] @ (30034c ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r1, [pc, #68] @ (300350 ) │ │ │ │ ldr r2, [pc, #72] @ (300354 ) │ │ │ │ ldr r3, [pc, #72] @ (300358 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -243700,22 +243707,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb734 │ │ │ │ + @ instruction: 0xb7e4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r2, #6] │ │ │ │ + ldrb r6, [r0, #9] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r7!, {r1, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xeada0046 │ │ │ │ - @ instruction: 0xeaee0046 │ │ │ │ + @ instruction: 0xeb8a0046 │ │ │ │ + @ instruction: 0xeb9e0046 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r1, r3, r4} │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r4, [r0, #96] @ 0x60 │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r3, r3, #2 │ │ │ │ @@ -243732,118 +243739,118 @@ │ │ │ │ ldr r2, [pc, #48] @ (3003a4 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (3003a8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb67e │ │ │ │ + @ instruction: 0xb72e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ands.w r0, r4, r6, lsl #1 │ │ │ │ - bic.w r0, lr, r6, lsl #1 │ │ │ │ + pkhbt r0, r4, r6, lsl #1 │ │ │ │ + @ instruction: 0xeade0046 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w ip, [pc, #52] @ 3003f4 │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (3003f8 ) │ │ │ │ ldr r1, [pc, #52] @ (3003fc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb62c │ │ │ │ + @ instruction: 0xb6dc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strd r0, r0, [r2, #280] @ 0x118 │ │ │ │ - ldrd r0, r0, [ip, #280] @ 0x118 │ │ │ │ + orns r0, r2, r6, lsl #1 │ │ │ │ + eor.w r0, ip, r6, lsl #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 30043c │ │ │ │ ldr r2, [pc, #40] @ (300440 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (300444 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 300544 │ │ │ │ nop │ │ │ │ - push {r1, r3, r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb68a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrd r0, r0, [r0, #-280]! @ 0x118 │ │ │ │ - @ instruction: 0xe98a0046 │ │ │ │ + bic.w r0, r0, r6, lsl #1 │ │ │ │ + bics.w r0, sl, r6, lsl #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 300498 │ │ │ │ ldr r2, [pc, #60] @ (30049c ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (3004a0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - push {r1, r4, r7, lr} │ │ │ │ + @ instruction: 0xb642 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmdb r8!, {r1, r2, r6} │ │ │ │ - strd r0, r0, [r2, #-280] @ 0x118 │ │ │ │ + ldrd r0, r0, [r8, #280] @ 0x118 │ │ │ │ + ldrd r0, r0, [r2, #280]! @ 0x118 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -243887,15 +243894,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -243976,15 +243983,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -244536,18 +244543,18 @@ │ │ │ │ b.n 3007ce │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 300832 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3007f6 │ │ │ │ b.n 30096a │ │ │ │ - ldmia.w r8, {r1, r2, r6} │ │ │ │ - sxtb r4, r0 │ │ │ │ + strd r0, r0, [r8, #-280] @ 0x118 │ │ │ │ + uxtb r4, r6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 301038 │ │ │ │ + b.n 301198 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00300c90 : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 300c9a │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -244590,15 +244597,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - pop {r1, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x009a │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmia r2!, {r3, r5, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -244836,38 +244843,38 @@ │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #56] @ (300fac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ stc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - svc 54 @ 0x36 │ │ │ │ + svc 230 @ 0xe6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - svc 4 │ │ │ │ + svc 180 @ 0xb4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #736 @ 0x2e0 │ │ │ │ + add r5, sp, #416 @ 0x1a0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - udf #178 @ 0xb2 │ │ │ │ + svc 98 @ 0x62 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #196 @ 0xc4 │ │ │ │ + svc 116 @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (300fb8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ stmia r0!, {r1, r2, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -244877,15 +244884,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (301024 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (301028 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #68] @ (30102c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ @@ -244901,19 +244908,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #384 @ 0x180 │ │ │ │ + add r5, sp, #64 @ 0x40 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - udf #170 @ 0xaa │ │ │ │ + svc 90 @ 0x5a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #158 @ 0x9e │ │ │ │ + svc 78 @ 0x4e │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmia r0!, {r1, r2, r3} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -244923,15 +244930,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (301094 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #56] @ (301098 ) │ │ │ │ orr.w r1, r1, #32 │ │ │ │ ldr.w ip, [pc, #52] @ 30109c │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #48] @ (3010a0 ) │ │ │ │ @@ -244942,25 +244949,25 @@ │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ - add r3, sp, #952 @ 0x3b8 │ │ │ │ + b.w 5ddd84 │ │ │ │ + add r4, sp, #632 @ 0x278 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r1, #64] @ 0x40 │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - rev16 r6, r2 │ │ │ │ + cbnz r6, 3010d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ itee hi │ │ │ │ lslhi r1, r4, #1 │ │ │ │ vmaxnmls.f32 , , @ │ │ │ │ - udfls #48 @ 0x30 │ │ │ │ + udfls #224 @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r0, [r2, #40] @ 0x28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -244969,54 +244976,54 @@ │ │ │ │ ldr r2, [pc, #44] @ (3010ec ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #44] @ (3010f0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #472 @ 0x1d8 │ │ │ │ + add r4, sp, #152 @ 0x98 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ble.n 301070 │ │ │ │ + udf #112 @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ble.n 301058 │ │ │ │ + udf #98 @ 0x62 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 30112c │ │ │ │ ldr r2, [pc, #36] @ (301130 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #36] @ (301134 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrd r0, r1, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 300eb0 │ │ │ │ nop │ │ │ │ - add r3, sp, #168 @ 0xa8 │ │ │ │ + add r3, sp, #872 @ 0x368 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ble.n 30121c │ │ │ │ + udf #36 @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ble.n 301204 │ │ │ │ + udf #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ ldrd r5, r8, [sp, #28] │ │ │ │ @@ -253096,27 +253103,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (306840 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add lr, fp │ │ │ │ lsls r7, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #52] @ 0x34 │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -253274,15 +253281,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (306a1c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ str r2, [r6, #100] @ 0x64 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253291,25 +253298,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (306ac0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #124] @ (306ac4 ) │ │ │ │ ldr r1, [pc, #124] @ (306ac8 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #108] @ (306acc ) │ │ │ │ ldr r3, [pc, #112] @ (306ad0 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -253327,42 +253334,42 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r3, r0] │ │ │ │ + strh r0, [r1, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r2, r4, #8 │ │ │ │ + asrs r2, r2, #11 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r5, #4] │ │ │ │ + str r6, [r3, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vhadd.s q0, q5, │ │ │ │ - str r0, [sp, #408] @ 0x198 │ │ │ │ + vmla.i32 d16, d10, d5[0] │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - strh r4, [r2, #36] @ 0x24 │ │ │ │ + strh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r0, [r1, #96] @ 0x60 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r6, [r1, #36] @ 0x24 │ │ │ │ + strh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r4, r1, #5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -253475,15 +253482,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 306b18 │ │ │ │ ldr r0, [pc, #764] @ (306f04 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 306b18 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -253658,15 +253665,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (306f00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 306b08 │ │ │ │ ldr r0, [pc, #304] @ (306f08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 306b08 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -253709,15 +253716,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (306f00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 306b08 │ │ │ │ ldr r0, [pc, #172] @ (306f0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 306b08 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 306e86 │ │ │ │ bhi.n 306dbc │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 306e86 │ │ │ │ bhi.n 306eec │ │ │ │ @@ -253757,15 +253764,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (306f00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 306b08 │ │ │ │ ldr r0, [pc, #56] @ (306f10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 306b08 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 306b0e │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -253776,21 +253783,21 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + strh r2, [r6, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r2, #10] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r5, #6] │ │ │ │ + strh r4, [r3, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r2, #4] │ │ │ │ + strh r6, [r0, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 3070a6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ @@ -254247,35 +254254,35 @@ │ │ │ │ ldr r0, [pc, #44] @ (30742c ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3072e2 │ │ │ │ ldr r0, [pc, #44] @ (307438 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3072e2 │ │ │ │ ldr r0, [pc, #36] @ (30743c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3072d2 │ │ │ │ nop │ │ │ │ subs r2, #106 @ 0x6a │ │ │ │ lsls r7, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #15] │ │ │ │ + ldrb r4, [r7, #17] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r3, #14] │ │ │ │ + ldrb r4, [r1, #17] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ @@ -254395,24 +254402,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (3075c4 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 307580 │ │ │ │ ldr r0, [pc, #24] @ (3075c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 307580 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 307268 │ │ │ │ b.n 307582 │ │ │ │ adds r7, #228 @ 0xe4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #9] │ │ │ │ + ldrb r4, [r0, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd r5, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 307618 │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r4, #0 │ │ │ │ @@ -255001,25 +255008,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (307c6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ands r2, r3 │ │ │ │ + lsrs r2, r1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r5, #15] │ │ │ │ + strb r4, [r3, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r0, #16] │ │ │ │ + strb r0, [r6, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ands r6, r0 │ │ │ │ + lsls r6, r6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r3, #15] │ │ │ │ + strb r0, [r1, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r0, #16] │ │ │ │ + strb r4, [r6, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ @@ -260977,15 +260984,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (30beac ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 30be56 │ │ │ │ ldr r0, [pc, #96] @ (30beb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -260997,15 +261004,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (30beac ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 30be56 │ │ │ │ ldr r0, [pc, #48] @ (30beb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 30be56 │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -261014,17 +261021,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ cdp 0, 14, cr0, cr14, cr14, {3} │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #32 │ │ │ │ + adds r2, #208 @ 0xd0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #236 @ 0xec │ │ │ │ + adds r2, #156 @ 0x9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (30bfc8 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -285035,15 +285042,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 31cd68 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 31c278 │ │ │ │ ldr.w r0, [pc, #2412] @ 31cd6c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 31c278 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 31c29a │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 31cd70 │ │ │ │ @@ -285105,15 +285112,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 31c79a │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -285125,15 +285132,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 31cd68 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 31c278 │ │ │ │ ldr.w r0, [pc, #2152] @ 31cd7c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 31c278 │ │ │ │ movs r3, #3 │ │ │ │ b.n 31c37c │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 31c71a │ │ │ │ ldr.w r3, [pc, #2132] @ 31cd80 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -285197,47 +285204,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 7571f4 │ │ │ │ + bl 7572a4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 7571f4 │ │ │ │ + bl 7572a4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 31c66e │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -285296,15 +285303,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 31cd68 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 31c278 │ │ │ │ ldr.w r0, [pc, #1668] @ 31cd94 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 31c278 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 31ca74 │ │ │ │ ldr.w r1, [pc, #1652] @ 31cd98 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -285519,15 +285526,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (31cdb8 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 31c366 │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 31cc08 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -285575,15 +285582,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (31cd68 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 31c278 │ │ │ │ ldr r0, [pc, #836] @ (31cdc8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 31c278 │ │ │ │ ldr r0, [pc, #828] @ (31cdcc ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1780] @ 0x6f4 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -285712,15 +285719,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 31c8be │ │ │ │ b.w 31c414 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 31c682 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -285746,15 +285753,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 31c69a │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2a1c84 │ │ │ │ @@ -285819,30 +285826,30 @@ │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb9a007f │ │ │ │ lsrs r4, r6, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #242 @ 0xf2 │ │ │ │ + cmp r6, #162 @ 0xa2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xe8c2006d │ │ │ │ @ instruction: 0xeac8007f │ │ │ │ lsrs r2, r5, #15 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #14 │ │ │ │ + cmp r4, #190 @ 0xbe │ │ │ │ lsls r5, r0, #1 │ │ │ │ bic.w r0, r6, pc, ror #1 │ │ │ │ lsrs r0, r1, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ bpl.n 31cc9e │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ vsli.64 q15, q15, #62 @ 0x3e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r2, #62 @ 0x3e │ │ │ │ + cmp r2, #238 @ 0xee │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xe832007f │ │ │ │ lsrs r2, r1, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ b.n 31c7e4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ b.n 31cba4 │ │ │ │ @@ -285851,32 +285858,32 @@ │ │ │ │ lsls r0, r4, #1 │ │ │ │ b.n 31c5d8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r0, r1, #29 │ │ │ │ lsls r0, r4, #1 │ │ │ │ asrs r0, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #202 @ 0xca │ │ │ │ + movs r7, #122 @ 0x7a │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 31c7fc │ │ │ │ lsls r7, r7, #1 │ │ │ │ lsls r2, r0, #25 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r2, r5, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #2 │ │ │ │ + movs r7, #178 @ 0xb2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r2, r7, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r2, r1, #21 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - vqadd.s16 q0, q0, │ │ │ │ - movs r2, #226 @ 0xe2 │ │ │ │ + vmov.i32 q8, #5 @ 0x00000005 │ │ │ │ + movs r3, #146 @ 0x92 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r4, #130 @ 0x82 │ │ │ │ + movs r5, #50 @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (31cfd0 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -285947,15 +285954,15 @@ │ │ │ │ bpl.n 31ceb4 │ │ │ │ ldr r0, [pc, #324] @ (31cfdc ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r1, [pc, #312] @ (31cfe0 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -286006,15 +286013,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 31ce0c │ │ │ │ ldr r0, [pc, #180] @ (31cfe8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 31ce0c │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 31cf88 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -286063,21 +286070,21 @@ │ │ │ │ nop │ │ │ │ udf #238 @ 0xee │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #190 @ 0xbe │ │ │ │ + movs r4, #110 @ 0x6e │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #242 @ 0xf2 │ │ │ │ + movs r3, #162 @ 0xa2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (31d168 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -286141,29 +286148,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31d00e │ │ │ │ ldr r0, [pc, #248] @ (31d178 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 31d00e │ │ │ │ ldr r2, [pc, #232] @ (31d174 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 31d058 │ │ │ │ ldr r0, [pc, #228] @ (31d17c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 31cde0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -286260,17 +286267,17 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #5 │ │ │ │ + movs r0, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r1, #242 @ 0xf2 │ │ │ │ + movs r2, #162 @ 0xa2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -286404,15 +286411,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 31d2ea │ │ │ │ ldr r0, [pc, #180] @ (31d3c0 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -286463,15 +286470,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 31d488 │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r6, #6 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 31d9ac │ │ │ │ @@ -286893,15 +286900,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 31d3ee │ │ │ │ ldr r0, [pc, #520] @ (31d9b8 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -287009,15 +287016,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31d412 │ │ │ │ ldr r0, [pc, #188] @ (31d9c8 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 31d412 │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 31d5fa │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -287068,23 +287075,23 @@ │ │ │ │ b.n 31d3ee │ │ │ │ bls.n 31d9bc │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, r5 │ │ │ │ + adds r2, r4, #0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r4, r4, r3 │ │ │ │ + subs r4, r2, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ blx r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, r7 │ │ │ │ + subs r6, r2, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 31d9e4 │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ @@ -287332,26 +287339,26 @@ │ │ │ │ ... │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 31dd60 │ │ │ │ lsls r7, r7, #1 │ │ │ │ rsbs r0, lr, #14614528 @ 0xdf0000 │ │ │ │ - adds r6, r2, r3 │ │ │ │ + adds r6, r0, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, r5, r2 │ │ │ │ + adds r4, r3, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r0, r6, r2 │ │ │ │ + adds r0, r4, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xf4fa005f │ │ │ │ - adds r6, r4, r0 │ │ │ │ + adds r6, r2, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, r0, r0 │ │ │ │ + adds r6, r6, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r7, #31 │ │ │ │ + adds r4, r5, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 31e00a │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ @@ -287369,26 +287376,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #340] @ (31de8c ) │ │ │ │ ldr r1, [pc, #344] @ (31de90 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -287431,15 +287438,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (31de98 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 2a1d8c │ │ │ │ vldr d7, [pc, #152] @ 31de78 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -287479,43 +287486,43 @@ │ │ │ │ ldr r4, [pc, #84] @ (31dea0 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #12 │ │ │ │ + asrs r6, r7, #14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - svc 56 @ 0x38 │ │ │ │ + svc 232 @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xebe40044 │ │ │ │ - ldrb r4, [r1, #17] │ │ │ │ + ldc 0, cr0, [r4], {68} @ 0x44 │ │ │ │ + ldrb r4, [r7, #19] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, r7, #5 │ │ │ │ + subs r0, r5, #0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #608] @ 0x260 │ │ │ │ + ldr r7, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stcl 0, cr0, [r4], #280 @ 0x118 │ │ │ │ - asrs r6, r4, #24 │ │ │ │ + ldc 0, cr0, [r4, #280] @ 0x118 │ │ │ │ + asrs r6, r2, #27 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r4, #22 │ │ │ │ + asrs r2, r2, #25 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 31ded0 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -287583,20 +287590,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (31df7c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ @ instruction: 0xfa5c005f │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #128] @ (31e014 ) │ │ │ │ @@ -287604,35 +287611,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (31e01c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #116] @ (31e020 ) │ │ │ │ ldr r1, [pc, #120] @ (31e024 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #100] @ (31e028 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (31e02c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (31e030 ) │ │ │ │ ldr r5, [pc, #76] @ (31e034 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -287649,44 +287656,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ble.n 31e0b4 │ │ │ │ + ble.n 31e014 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #768] @ 0x300 │ │ │ │ + ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add.w r0, ip, r6, lsl #1 │ │ │ │ - ldrb r6, [r2, #7] │ │ │ │ + subs.w r0, ip, r6, lsl #1 │ │ │ │ + ldrb r6, [r0, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, r0, r4 │ │ │ │ + subs r2, r6, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r1, #64] @ 0x40 │ │ │ │ + ldr r0, [r7, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ + ldr r6, [r3, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr??.w r0, [r6, #95] @ 0x5f │ │ │ │ ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r7, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (31e04c ) │ │ │ │ ldr r2, [pc, #16] @ (31e050 ) │ │ │ │ ldr r1, [pc, #16] @ (31e054 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5e61f0 │ │ │ │ + b.w 5e62a0 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #22 │ │ │ │ + asrs r2, r3, #25 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 31e070 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -287801,51 +287808,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (31e1e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #80] @ (31e1ec ) │ │ │ │ ldr r1, [pc, #80] @ (31e1f0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #64] @ (31e1f4 ) │ │ │ │ ldr r3, [pc, #68] @ (31e1f8 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (31e1fc ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r1, [pc, #44] @ (31e200 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5df064 │ │ │ │ - blt.n 31e29c │ │ │ │ + b.w 5df114 │ │ │ │ + bgt.n 31e1fc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #824] @ 0x338 │ │ │ │ + ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmdb sl, {r1, r2, r6} │ │ │ │ - strb r6, [r4, #31] │ │ │ │ + strd r0, r0, [sl, #280] @ 0x118 │ │ │ │ + ldrb r6, [r2, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r2, r2, r4 │ │ │ │ + adds r2, r0, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -287861,72 +287868,72 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (31e28c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #100] @ (31e290 ) │ │ │ │ ldr r1, [pc, #100] @ (31e294 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #84] @ (31e298 ) │ │ │ │ ldr r1, [pc, #88] @ (31e29c ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (31e2a0 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (31e2a4 ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (31e2a8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (31e2ac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e6270 │ │ │ │ + b.w 5e6320 │ │ │ │ nop │ │ │ │ - bge.n 31e220 │ │ │ │ + blt.n 31e380 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia.w sl, {r1, r2, r6} │ │ │ │ - strb r6, [r2, #29] │ │ │ │ + ldmdb sl!, {r1, r2, r6} │ │ │ │ + ldrb r6, [r0, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r4, r0, r2 │ │ │ │ + adds r4, r6, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r6, r6, #14 │ │ │ │ + asrs r6, r4, #17 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #13 │ │ │ │ + asrs r2, r5, #16 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (31e308 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -287936,41 +287943,41 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #52] @ (31e314 ) │ │ │ │ ldr r1, [pc, #56] @ (31e318 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bge.n 31e34c │ │ │ │ + bge.n 31e2ac │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r7, #26] │ │ │ │ + strb r2, [r5, #29] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r6, r4, #31 │ │ │ │ + adds r6, r2, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r7, #12 │ │ │ │ + asrs r2, r5, #15 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r6, r1, #13 │ │ │ │ + asrs r6, r7, #15 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (31e374 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -287978,42 +287985,42 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #72] @ (31e37c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #56] @ (31e380 ) │ │ │ │ ldr r1, [pc, #56] @ (31e384 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bls.n 31e2e0 │ │ │ │ + bge.n 31e440 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r1, #25] │ │ │ │ + strb r6, [r7, #27] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r7, #29 │ │ │ │ + adds r0, r5, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r2, #11 │ │ │ │ + asrs r0, r0, #14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r4, #11 │ │ │ │ + asrs r4, r2, #14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (31e3d4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -288021,37 +288028,37 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #60] @ (31e3dc ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #44] @ (31e3e0 ) │ │ │ │ ldr r1, [pc, #44] @ (31e3e4 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3222fc │ │ │ │ nop │ │ │ │ - bls.n 31e468 │ │ │ │ + bls.n 31e3c8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r4, #23] │ │ │ │ + strb r2, [r2, #26] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r1, #28 │ │ │ │ + asrs r4, r7, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r4, #9 │ │ │ │ + asrs r4, r2, #12 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r0, r7, #9 │ │ │ │ + asrs r0, r5, #12 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 31e48c │ │ │ │ sub sp, #16 │ │ │ │ @@ -288059,15 +288066,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (31e494 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 2a1f40 │ │ │ │ @@ -288102,19 +288109,19 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 43bbcc │ │ │ │ nop │ │ │ │ - bhi.n 31e45c │ │ │ │ + bls.n 31e3bc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r2, #8 │ │ │ │ + asrs r4, r0, #11 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r5, #8 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0031e498 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -288221,19 +288228,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r4, #14614528 @ 0xdf0000 │ │ │ │ - asrs r0, r7, #5 │ │ │ │ + asrs r0, r5, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r3, #5 │ │ │ │ + asrs r2, r1, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r6, r3, #4 │ │ │ │ + asrs r6, r1, #7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (31e6e8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -288244,15 +288251,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 31e6f4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 322474 │ │ │ │ cbnz r0, 31e632 │ │ │ │ @@ -288270,15 +288277,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (31e6fc ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2a1d8c │ │ │ │ ldr r3, [pc, #164] @ (31e700 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -288328,29 +288335,29 @@ │ │ │ │ b.w 38a040 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 31e6d8 │ │ │ │ + bvc.n 31e638 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r5, #32 │ │ │ │ + asrs r0, r3, #3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r7, #32 │ │ │ │ + asrs r2, r5, #3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia r6!, {r4, r6, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [sp, #112] @ 0x70 │ │ │ │ + str r6, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31dfd0 │ │ │ │ + b.n 31e130 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #32 │ │ │ │ + asrs r6, r6, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (31e840 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -288363,15 +288370,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (31e84c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 322474 │ │ │ │ cbnz r0, 31e762 │ │ │ │ add sp, #28 │ │ │ │ @@ -288400,15 +288407,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (31e850 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (31e854 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2a1d8c │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -288461,29 +288468,29 @@ │ │ │ │ b.w 38a040 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 31e7d4 │ │ │ │ + bvs.n 31e934 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r6, #27 │ │ │ │ + lsrs r0, r4, #30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r6, r0, #28 │ │ │ │ + lsrs r6, r6, #30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia r5!, {r1, r4, r5, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [sp, #808] @ 0x328 │ │ │ │ + str r5, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31ee84 │ │ │ │ + b.n 31efe4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #26 │ │ │ │ + lsrs r4, r1, #29 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 31e894 │ │ │ │ cmp r1, #10 │ │ │ │ beq.n 31e880 │ │ │ │ cmp r1, #9 │ │ │ │ @@ -288550,15 +288557,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (31e914 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ @ instruction: 0xf226005f │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (31eb50 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -288781,25 +288788,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (31ebfc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #116] @ (31ec00 ) │ │ │ │ ldr r1, [pc, #116] @ (31ec04 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #100] @ (31ec08 ) │ │ │ │ ldr r2, [pc, #104] @ (31ec0c ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (31ec10 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -288814,39 +288821,39 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bne.n 31eb80 │ │ │ │ + bcs.n 31ece0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [sp, #888] @ 0x378 │ │ │ │ + str r1, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 42 @ 0x2a │ │ │ │ + svc 218 @ 0xda │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r6, #92] @ 0x5c │ │ │ │ + ldr r6, [r4, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r4, #28 │ │ │ │ + lsrs r2, r2, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #11 │ │ │ │ + lsrs r4, r4, #14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ vmov.i32 q0, #47 @ 0x0000002f │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -288860,46 +288867,46 @@ │ │ │ │ ldr r1, [pc, #76] @ (31ec84 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #60] @ (31ec88 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (31ec8c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (31ec90 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e61f0 │ │ │ │ + bl 5e62a0 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bne.n 31ec94 │ │ │ │ + bne.n 31ebf4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r1, #84] @ 0x54 │ │ │ │ + ldr r4, [r7, #92] @ 0x5c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r7, #25 │ │ │ │ + lsrs r0, r5, #28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #6 │ │ │ │ + lsrs r2, r1, #9 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 31ecac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -288943,15 +288950,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (31ef9c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -288986,15 +288993,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r2, r8, #116 @ 0x74 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2a1d8c │ │ │ │ ldr r3, [pc, #520] @ (31efb0 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -289073,24 +289080,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (31efd0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #328] @ (31efd4 ) │ │ │ │ ldr r1, [pc, #332] @ (31efd8 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 3888bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31ef20 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -289104,15 +289111,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (31efdc ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -289120,15 +289127,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (31efe0 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -289172,58 +289179,58 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 31f00c │ │ │ │ + beq.n 31ef6c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r6, #6 │ │ │ │ + lsrs r6, r4, #9 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ble.n 31ef3c │ │ │ │ + udf #128 @ 0x80 │ │ │ │ lsls r4, r0, #1 │ │ │ │ nop {12} │ │ │ │ lsls r5, r5, #1 │ │ │ │ stc 0, cr0, [lr, #380]! @ 0x17c │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r5, r7} │ │ │ │ + beq.n 31f084 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r2, #54] @ 0x36 │ │ │ │ + ldrh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ble.n 31eff0 │ │ │ │ + ble.n 31ef50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #5 │ │ │ │ + lsrs r2, r4, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r6, r7, #1 │ │ │ │ + lsrs r6, r5, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r4, r6, #1 │ │ │ │ + lsrs r4, r4, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #4 │ │ │ │ + lsrs r6, r1, #7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r5, #46] @ 0x2e │ │ │ │ + ldrh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bgt.n 31f038 │ │ │ │ + bgt.n 31ef98 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r0, #16 │ │ │ │ + lsrs r4, r6, #18 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r2!, {} │ │ │ │ + stmia r2!, {r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r6, r5, #32 │ │ │ │ + lsrs r6, r3, #3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r2, r3, #31 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r0, #30 │ │ │ │ + lsrs r4, r6, #32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r2, r2, #32 │ │ │ │ + lsrs r2, r0, #3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 31f034 │ │ │ │ sub sp, #8 │ │ │ │ @@ -289232,30 +289239,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (31f03c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r3, r4, r5} │ │ │ │ + ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r6, #26 │ │ │ │ + lsls r0, r4, #29 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bge.n 31efdc │ │ │ │ + blt.n 31f13c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 31f084 │ │ │ │ sub sp, #12 │ │ │ │ @@ -289263,29 +289270,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (31f08c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r4, r3, #25 │ │ │ │ + lsls r4, r1, #28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bge.n 31f184 │ │ │ │ + blt.n 31f0e4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 31f0cc │ │ │ │ sub sp, #12 │ │ │ │ @@ -289293,25 +289300,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (31f0d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2a1f40 │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r2, r4, r7} │ │ │ │ + ldmia r5!, {r1, r2, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r4, r1, #24 │ │ │ │ + lsls r4, r7, #26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bge.n 31f12c │ │ │ │ + bge.n 31f08c │ │ │ │ lsls r4, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -289368,15 +289375,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 31f204 │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 31f228 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (31f23c ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (31f234 ) │ │ │ │ add r2, pc │ │ │ │ @@ -289401,32 +289408,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 31f228 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ b.n 31f1b2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 31f2b0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r5!, {r1, r2, r3} │ │ │ │ lsls r5, r2, #1 │ │ │ │ cbnz r2, 31f288 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -289588,15 +289595,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldmia r2!, {r3, r4, r7} │ │ │ │ + ldmia r3, {r3, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ pop {r3, r5, pc} │ │ │ │ lsls r7, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 31f51a │ │ │ │ @@ -289678,15 +289685,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ pop {r2, r3} │ │ │ │ lsls r7, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -289778,15 +289785,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r3, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ revsh r0, r4 │ │ │ │ lsls r7, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -289877,15 +289884,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - stmia r7!, {r1} │ │ │ │ + stmia r7!, {r1, r4, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ cbnz r4, 31f7f8 │ │ │ │ lsls r7, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -290442,15 +290449,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31fe04 │ │ │ │ ldr r0, [pc, #224] @ (31ff18 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 31fe04 │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -290519,15 +290526,15 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r4, r4] │ │ │ │ + @ instruction: 0xfa040044 │ │ │ │ │ │ │ │ 0031ff1c : │ │ │ │ ldr r3, [pc, #152] @ (31ffb8 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ bhi.n 31ff8c │ │ │ │ @@ -290559,15 +290566,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (31ffcc ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -290589,23 +290596,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 31ff96 │ │ │ │ add r5, sp, #776 @ 0x308 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bkpt 0x0086 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ - cmp r2, #88 @ 0x58 │ │ │ │ - movs r0, r0 │ │ │ │ + itet cc │ │ │ │ + lslcc r5, r2, #1 │ │ │ │ + cmpcs r2, #88 @ 0x58 │ │ │ │ + movcc r0, r0 │ │ │ │ ldr r2, [pc, #656] @ (320258 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [r6, r4] │ │ │ │ + ldr??.w r0, [r6, #68] @ 0x44 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3200e4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -290694,15 +290701,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 43bbcc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 31fff4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -290758,19 +290765,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (320184 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf77a0044 │ │ │ │ - pop {r1, r2, r4, r6} │ │ │ │ + strh.w r0, [sl, r4] │ │ │ │ + pop {r1, r2, pc} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf66c0044 │ │ │ │ - @ instruction: 0xf67c0044 │ │ │ │ + @ instruction: 0xf71c0044 │ │ │ │ + @ instruction: 0xf72c0044 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ ldr.w r3, [r5, #2208] @ 0x8a0 │ │ │ │ @@ -290782,22 +290789,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 7571f4 │ │ │ │ + bl 7572a4 │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 3201f6 │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -290965,15 +290972,15 @@ │ │ │ │ bls.n 320476 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 320480 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -291229,26 +291236,26 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 3205e0 │ │ │ │ ldr r0, [pc, #28] @ (3206e4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 3205e0 │ │ │ │ add r7, pc, #216 @ (adr r7, 3207b0 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r0, #68 @ 0x44 │ │ │ │ + addw r0, r0, #68 @ 0x44 │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 320718 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ movw ip, #65535 @ 0xffff │ │ │ │ @@ -291462,15 +291469,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 320a90 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -291648,32 +291655,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 320b42 │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 3208b4 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2a1164 │ │ │ │ b.n 3208b4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7571f4 │ │ │ │ + bl 7572a4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2a1114 │ │ │ │ b.n 320a26 │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 32097e │ │ │ │ @@ -291685,19 +291692,19 @@ │ │ │ │ b.n 3209c0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, pc, #360 @ (adr r5, 320d40 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, lr, #68 @ 0x44 │ │ │ │ - orr.w r0, r8, #68 @ 0x44 │ │ │ │ + adc.w r0, lr, #68 @ 0x44 │ │ │ │ + @ instruction: 0xf0f80044 │ │ │ │ add r4, pc, #176 @ (adr r4, 320c98 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldc 0, cr0, [lr, #272] @ 0x110 │ │ │ │ + cdp 0, 4, cr0, cr14, cr4, {2} │ │ │ │ │ │ │ │ 00320bec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ @@ -291870,15 +291877,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 320c22 │ │ │ │ ldr r0, [pc, #188] @ (320e98 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 320c22 │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 320d10 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -291927,23 +291934,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 320498 │ │ │ │ nop │ │ │ │ add r0, pc, #888 @ (adr r0, 3211fc ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #416 @ 0x1a0 │ │ │ │ + cbz r0, 320eb2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sub sp, #64 @ 0x40 │ │ │ │ + cbz r0, 320ea0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r4, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r8, r4, lsl #1 │ │ │ │ + adc.w r0, r8, r4, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (320fa0 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ mov r8, r3 │ │ │ │ @@ -292086,19 +292093,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2a211c │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2a211c │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 321068 │ │ │ │ @@ -292199,28 +292206,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 3210a6 │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2a211c │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -292288,28 +292295,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 321068 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 321068 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -293139,23 +293146,23 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #880] @ 0x370 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r4, [sp, #464] @ 0x1d0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r7, pc, #184 @ (adr r7, 321c30 ) │ │ │ │ + add r7, pc, #888 @ (adr r7, 321ef0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmia r3!, {r3, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r5, #1 │ │ │ │ str r2, [sp, #592] @ 0x250 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r3, pc, #80 @ (adr r3, 321bd8 ) │ │ │ │ + add r3, pc, #784 @ (adr r3, 321e98 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r2, [r6, #188] @ 0xbc │ │ │ │ add.w sl, r4, r3 │ │ │ │ and.w sl, sl, r2 │ │ │ │ ands r2, r4 │ │ │ │ cmp r2, sl │ │ │ │ @@ -293378,21 +293385,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ itee mi │ │ │ │ lslmi r7, r3, #1 │ │ │ │ - ldrpl r7, [sp, #1008] @ 0x3f0 │ │ │ │ + addpl r0, pc, #688 @ (adr r0, 3220ac ) │ │ │ │ lslpl r5, r2, #1 │ │ │ │ - ldr r7, [sp, #880] @ 0x370 │ │ │ │ + add r0, pc, #560 @ (adr r0, 322030 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bls.n 321de8 │ │ │ │ + bge.n 321d48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bge.n 321d70 │ │ │ │ + blt.n 321ed0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00321e08 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ @@ -293530,15 +293537,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #336] @ 0x150 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 321e28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -293767,21 +293774,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #176] @ 0xb0 │ │ │ │ + ldr r5, [sp, #880] @ 0x370 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #616] @ 0x268 │ │ │ │ + ldr r5, [sp, #296] @ 0x128 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #872] @ 0x368 │ │ │ │ + ldr r4, [sp, #552] @ 0x228 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r4, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.w 321fc0 │ │ │ │ │ │ │ │ 0032228c : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 3222d4 │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ @@ -294067,15 +294074,15 @@ │ │ │ │ bne.n 322684 │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3226d0 │ │ │ │ mov r0, r9 │ │ │ │ bl 47e5dc │ │ │ │ mov r0, r9 │ │ │ │ - bl 74d220 │ │ │ │ + bl 74d2d0 │ │ │ │ mov r0, r9 │ │ │ │ bl 43b5c4 │ │ │ │ ldr r3, [pc, #272] @ (322710 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (322714 ) │ │ │ │ @@ -294123,15 +294130,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 322576 │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 32258c │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 32264e │ │ │ │ ldr r2, [pc, #152] @ (322728 ) │ │ │ │ ldr r3, [pc, #152] @ (32272c ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -294150,95 +294157,95 @@ │ │ │ │ ldr r1, [pc, #132] @ (322740 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 32268a │ │ │ │ ldr r3, [pc, #112] @ (322744 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (322748 ) │ │ │ │ ldr r1, [pc, #116] @ (32274c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r0 │ │ │ │ b.n 3225ea │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r2, #2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldrh r4, [r0, #30] │ │ │ │ lsls r7, r7, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r7, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldrh r0, [r2, #26] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - bcs.n 322704 │ │ │ │ + bcc.n 322664 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bcs.n 3226d0 │ │ │ │ + bcc.n 322630 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bvs.n 3226fe │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ vqshlu.s32 d27, d8, #31 │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r0, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, #52] @ 0x34 │ │ │ │ lsls r5, r5, #1 │ │ │ │ bge.n 322712 │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - vabdl.u , d15, d6 │ │ │ │ + vqshl.u64 d25, d22, #63 @ 0x3f │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcs.n 322740 │ │ │ │ + bcs.n 3226a0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bne.n 32276c │ │ │ │ + bne.n 3226cc │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r7, r5] │ │ │ │ + ldrsb r6, [r5, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #816 @ (adr r3, 322a80 ) │ │ │ │ + add r4, pc, #496 @ (adr r4, 322940 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00322750 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ ldr r3, [pc, #128] @ (3227f0 ) │ │ │ │ ldr r2, [pc, #132] @ (3227f4 ) │ │ │ │ ldr r1, [pc, #132] @ (3227f8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #116] @ (3227fc ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 3227dc │ │ │ │ ldr r3, [pc, #112] @ (322800 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (322804 ) │ │ │ │ @@ -294271,27 +294278,27 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 322794 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #312] @ 0x138 │ │ │ │ + str r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r4, [r6, r2] │ │ │ │ + strb r4, [r4, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #104 @ (adr r6, 322864 ) │ │ │ │ + add r6, pc, #808 @ (adr r6, 322b24 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r6, 322844 │ │ │ │ + cbnz r6, 322870 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r1, r2, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bne.n 322878 │ │ │ │ + bne.n 3227d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r1, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 00322810 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -294395,23 +294402,23 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - beq.n 322a10 │ │ │ │ + bne.n 322970 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r5, r5, #1 │ │ │ │ strh r4, [r4, #32] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r3, #84] @ 0x54 │ │ │ │ + ldr r4, [r1, #96] @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.w 73285c │ │ │ │ + b.w 73290c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (3229cc ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #132] @ (3229d0 ) │ │ │ │ @@ -294652,19 +294659,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (322b90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ ldrh r0, [r2, #26] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - str r3, [sp, #552] @ 0x228 │ │ │ │ + str r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6!, {r2, r3, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00322b94 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -294712,19 +294719,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ ldrh r4, [r0, #22] │ │ │ │ lsls r7, r7, #1 │ │ │ │ - str r3, [sp, #0] │ │ │ │ + str r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r5!, {r1, r4, r6} │ │ │ │ + ldmia r6!, {r1} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5!, {r1, r2, r7} │ │ │ │ + ldmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00322c20 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -294785,15 +294792,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (322d60 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 322d56 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (322d64 ) │ │ │ │ @@ -294846,21 +294853,21 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2d26d0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 322cd4 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + ldr r5, [sp, #984] @ 0x3d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r4, {r1, r4, r6, r7} │ │ │ │ + ldmia r5!, {r1, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r4, {r4, r5, r7} │ │ │ │ + ldmia r5, {r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ ldr.w r4, [r1, #388] @ 0x184 │ │ │ │ lsls r4, r4, #15 │ │ │ │ @@ -294936,15 +294943,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 322dc2 │ │ │ │ b.n 322e3a │ │ │ │ ldr r0, [pc, #4] @ (322e60 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ add r7, sp, #920 @ 0x398 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -295029,15 +295036,15 @@ │ │ │ │ bl 31f254 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3205a8 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 323052 │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 31f254 │ │ │ │ @@ -295087,15 +295094,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 322f9c │ │ │ │ ldr r0, [pc, #92] @ (32307c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 322ef8 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 322ef8 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -295107,26 +295114,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 31f254 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3205a8 │ │ │ │ b.n 322f8a │ │ │ │ nop │ │ │ │ ldrb r6, [r4, #25] │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (32318c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -295293,35 +295300,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (32330c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #128] @ (323310 ) │ │ │ │ ldr r1, [pc, #128] @ (323314 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #112] @ (323318 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r1, [pc, #104] @ (32331c ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (323320 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (323324 ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -295342,42 +295349,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r7, #36] @ 0x24 │ │ │ │ + ldrh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [pc, #872] @ (323674 ) │ │ │ │ + ldr r2, [pc, #552] @ (323534 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ + ldr r0, [sp, #856] @ 0x358 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #242 @ 0xf2 │ │ │ │ + movs r7, #162 @ 0xa2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, r5] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stmia r7!, {r1, r4} │ │ │ │ + stmia r7!, {r1, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (323338 ) │ │ │ │ ldr r1, [pc, #12] @ (32333c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5e67a8 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + b.w 5e6858 │ │ │ │ + stmia r7!, {r2, r3, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 323388 │ │ │ │ sub sp, #8 │ │ │ │ @@ -295385,29 +295392,29 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (323390 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a1f40 │ │ │ │ - ldrh r6, [r3, #30] │ │ │ │ + ldrh r6, [r1, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r6!, {r1, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (323658 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -295417,15 +295424,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (323664 ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 3233fe │ │ │ │ @@ -295440,15 +295447,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 262a08 │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32363a │ │ │ │ ldr r0, [pc, #632] @ (323670 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -295494,15 +295501,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (32367c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 2a1d8c │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -295522,63 +295529,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #448] @ (323694 ) │ │ │ │ add r1, pc │ │ │ │ bl 328774 │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 329530 │ │ │ │ ldr r0, [pc, #428] @ (323698 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ ldr r2, [pc, #424] @ (32369c ) │ │ │ │ ldr r1, [pc, #424] @ (3236a0 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 3287f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #388] @ (3236a4 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #364] @ (3236a8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dec4c │ │ │ │ + bl 5decfc │ │ │ │ vldr d7, [pc, #236] @ 323640 │ │ │ │ ldr r2, [pc, #340] @ (3236ac ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (3236b0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -295619,43 +295626,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 323432 │ │ │ │ ldr r0, [pc, #196] @ (3236bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 323432 │ │ │ │ ldr r3, [pc, #184] @ (3236c0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (3236c4 ) │ │ │ │ ldr r1, [pc, #184] @ (3236c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -295666,69 +295673,69 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #28] │ │ │ │ + ldrh r2, [r7, #32] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r6!, {r1, r3, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r6!, {r1, r2, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r6!, {r1, r5, r6} │ │ │ │ + stmia r7!, {r1, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r6!, {r3, r4, r6} │ │ │ │ + stmia r7!, {r3} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r7, #20] │ │ │ │ + ldrh r6, [r5, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0x47de │ │ │ │ + ldr r0, [pc, #568] @ (3238b4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #176] @ 0xb0 │ │ │ │ + str r6, [sp, #880] @ 0x370 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - ldrh r0, [r0, #20] │ │ │ │ + ldrh r0, [r6, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0x47a2 │ │ │ │ + ldr r0, [pc, #328] @ (3237d8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #944] @ 0x3b0 │ │ │ │ + str r6, [sp, #624] @ 0x270 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb8c0 │ │ │ │ + cbnz r0, 3236b8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb8ba │ │ │ │ + cbnz r2, 3236ba │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb8ce │ │ │ │ + cbnz r6, 3236c2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r1, [sp, #1008] @ 0x3f0 │ │ │ │ + str r2, [sp, #688] @ 0x2b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #912 @ 0x390 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r5!, {r3, r5, r7} │ │ │ │ + stmia r6!, {r3, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r3, r4, r7} │ │ │ │ + stmia r6!, {r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r5!, {r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r5, #8] │ │ │ │ + ldrh r2, [r3, #14] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r4!, {r3, r7} │ │ │ │ + stmia r5!, {r3, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (32373c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -295736,19 +295743,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (323744 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -295762,34 +295769,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r4, [r2, #2] │ │ │ │ + ldrh r4, [r0, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r5} │ │ │ │ + stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r3!, {r1, r3, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -295911,15 +295918,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3240] @ 324574 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 323934 │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 3243de │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -296464,15 +296471,15 @@ │ │ │ │ ldr.w r3, [pc, #1624] @ 324570 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 32388e │ │ │ │ ldr.w r0, [pc, #1616] @ 324578 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32388e │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 323eb4 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -296982,27 +296989,27 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #640] @ (3247f0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r3, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r0, 3245fa │ │ │ │ + pop {r3, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r1, #10] │ │ │ │ + ldrb r0, [r7, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r0, #200 @ 0xc8 │ │ │ │ + subs r1, #120 @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r4, #7] │ │ │ │ + ldrb r2, [r2, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r7, #56 @ 0x38 │ │ │ │ + adds r7, #232 @ 0xe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r7, #76 @ 0x4c │ │ │ │ + adds r7, #252 @ 0xfc │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r4, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ sbc.w r3, r5, #0 │ │ │ │ adds r2, r2, r1 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -298335,15 +298342,15 @@ │ │ │ │ bpl.w 324628 │ │ │ │ ldr.w r0, [pc, #1248] @ 325b44 │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 324628 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 3245f0 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -298371,15 +298378,15 @@ │ │ │ │ bl 320bec │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 324c2e │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 3251fe │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -298673,15 +298680,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3245f0 │ │ │ │ ldr r0, [pc, #164] @ (325b48 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 3245f0 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -298727,27 +298734,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #8 @ (adr r5, 325b50 ) │ │ │ │ + add r5, pc, #712 @ (adr r5, 325e10 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r0, pc, #952 @ (adr r0, 325f04 ) │ │ │ │ + add r1, pc, #632 @ (adr r1, 325dc4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r4, #64] @ 0x40 │ │ │ │ + str r0, [r2, #76] @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r2, #96 @ 0x60 │ │ │ │ + movs r3, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r1, #64] @ 0x40 │ │ │ │ + str r2, [r7, #72] @ 0x48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r1, #96 @ 0x60 │ │ │ │ + movs r2, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r1, #116 @ 0x74 │ │ │ │ + movs r2, #36 @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00325b60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -298820,15 +298827,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 325c66 │ │ │ │ ldr.w r0, [pc, #1364] @ 326194 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr.w r3, [pc, #1344] @ 326190 │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 325ca2 │ │ │ │ ldr.w r0, [pc, #1336] @ 326198 │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -298853,15 +298860,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 325c66 │ │ │ │ ldr.w r0, [pc, #1280] @ 32619c │ │ │ │ add r0, pc │ │ │ │ b.n 325c44 │ │ │ │ ldr.w r0, [pc, #1276] @ 3261a0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 325c5c │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -298884,15 +298891,15 @@ │ │ │ │ bpl.n 325c66 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1196] @ 3261a4 │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr.w r3, [pc, #1156] @ 326190 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 325c5c │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 325ce6 │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -299294,55 +299301,55 @@ │ │ │ │ asrs r3, r3, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 325eae │ │ │ │ str r6, [r2, r5] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r6, #60] @ 0x3c │ │ │ │ + str r4, [r4, #72] @ 0x48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #856] @ 0x358 │ │ │ │ + add r0, pc, #536 @ (adr r0, 3263b0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #584] @ 0x248 │ │ │ │ + add r0, pc, #264 @ (adr r0, 3262a4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #408] @ 0x198 │ │ │ │ + add r0, pc, #88 @ (adr r0, 3261f8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #200] @ 0xc8 │ │ │ │ + ldr r7, [sp, #904] @ 0x388 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #328] @ 0x148 │ │ │ │ + add r0, pc, #8 @ (adr r0, 3261b0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r5, [sp, #136] @ 0x88 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r6, [r6, r2] │ │ │ │ + ldrsh r6, [r4, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, r6, #1 │ │ │ │ + adds r2, r4, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 003261b4 : │ │ │ │ ldr r0, [pc, #4] @ (3261bc ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strb r6, [r0, r4] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3261ec ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldrb r4, [r3, #19] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -299351,33 +299358,33 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r2, [pc, #48] @ (32623c ) │ │ │ │ ldr r1, [pc, #52] @ (326240 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r2, r7] │ │ │ │ + ldrsh r0, [r0, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mov r2, r8 │ │ │ │ + mov sl, lr │ │ │ │ lsls r4, r0, #1 │ │ │ │ - mov r4, sl │ │ │ │ + bxns r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -299419,35 +299426,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3262f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #44] @ (3262fc ) │ │ │ │ ldr r1, [pc, #48] @ (326300 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r1, [pc, #36] @ (326304 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, r4] │ │ │ │ + ldrb r2, [r2, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r4, r3, r6 │ │ │ │ + subs r4, r1, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r4, #124] @ 0x7c │ │ │ │ + ldr r6, [r2, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #10 │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -299465,72 +299472,72 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r8, [pc, #260] @ 326430 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ add r8, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #244] @ (326434 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #224] @ (326438 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #208] @ (32643c ) │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [pc, #204] @ (326440 ) │ │ │ │ str.w sl, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r9, #20 │ │ │ │ - bl 5e5438 │ │ │ │ + bl 5e54e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w r3, r6, #20 │ │ │ │ - bl 5e5438 │ │ │ │ + bl 5e54e8 │ │ │ │ ldr r3, [pc, #156] @ (326444 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr.w r8, [pc, #148] @ 326448 │ │ │ │ mov r3, r7 │ │ │ │ - bl 5e568c │ │ │ │ + bl 5e573c │ │ │ │ add r8, pc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add.w r4, r5, #1072 @ 0x430 │ │ │ │ movs r6, #0 │ │ │ │ mov r3, r7 │ │ │ │ movw r7, #16536 @ 0x4098 │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e568c │ │ │ │ + bl 5e573c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [r4, #12] │ │ │ │ mov r0, r8 │ │ │ │ str r5, [r4, #0] │ │ │ │ bl 2f0b28 │ │ │ │ str r0, [r4, #4] │ │ │ │ @@ -299553,35 +299560,35 @@ │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 43c970 │ │ │ │ bl 44375c │ │ │ │ mov r1, r0 │ │ │ │ b.n 32640c │ │ │ │ - ldr r1, [sp, #312] @ 0x138 │ │ │ │ + ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [sp, #400] @ 0x190 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r6, r2] │ │ │ │ + ldrb r4, [r4, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r1, [pc, #696] @ (3266ec ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [sp, #352] @ 0x160 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r5, [pc, #624] @ (3266b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #42] @ 0x2a │ │ │ │ + ldrh r0, [r1, #48] @ 0x30 │ │ │ │ lsls r7, r1, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #38] @ 0x26 │ │ │ │ + ldrh r0, [r6, #42] @ 0x2a │ │ │ │ lsls r7, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r1, r2, r3 │ │ │ │ movw r3, #43691 @ 0xaaab │ │ │ │ @@ -299657,15 +299664,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (3265a8 ) │ │ │ │ add.w r2, ip, #80 @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (3265ac ) │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 326598 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r3, r3, #17536 @ 0x4480 │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ @@ -299685,21 +299692,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (3265b0 ) │ │ │ │ movs r1, #20 │ │ │ │ add r0, pc │ │ │ │ bl 42e5c0 │ │ │ │ nop │ │ │ │ - ldrh r0, [r3, r2] │ │ │ │ + ldrh r0, [r1, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #392] @ 0x188 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ + str r7, [sp, #816] @ 0x330 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r7, [sp, #224] @ 0xe0 │ │ │ │ + str r7, [sp, #928] @ 0x3a0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 326618 │ │ │ │ sub sp, #12 │ │ │ │ @@ -299707,15 +299714,15 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #80] @ (326620 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movw r2, #17696 @ 0x4520 │ │ │ │ add.w ip, r0, #16384 @ 0x4000 │ │ │ │ add.w lr, r0, r2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #1160] @ 0x488 │ │ │ │ str.w r1, [r0, #1156] @ 0x484 │ │ │ │ @@ -299726,19 +299733,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldrh r6, [r7, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #624] @ 0x270 │ │ │ │ + str r7, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #696] @ 0x2b8 │ │ │ │ + str r7, [sp, #376] @ 0x178 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 326694 │ │ │ │ sub sp, #12 │ │ │ │ @@ -299748,15 +299755,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (326698 ) │ │ │ │ add.w r2, ip, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #84] @ (32669c ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r1, r3, #16384 @ 0x4000 │ │ │ │ ldr.w r0, [r1, #1308] @ 0x51c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 32666e │ │ │ │ ldr.w r1, [r1, #1312] @ 0x520 │ │ │ │ @@ -299773,19 +299780,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ + ldrh r0, [r2, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #312] @ 0x138 │ │ │ │ + str r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #144] @ 0x90 │ │ │ │ + str r6, [sp, #848] @ 0x350 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #176] @ (326760 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -299795,44 +299802,44 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #156] @ (32676c ) │ │ │ │ ldr r1, [pc, #160] @ (326770 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #144] @ (326774 ) │ │ │ │ ldr r1, [pc, #144] @ (326778 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r2, r4, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e524c │ │ │ │ + bl 5e52fc │ │ │ │ ldr r3, [pc, #128] @ (32677c ) │ │ │ │ ldr r1, [pc, #128] @ (326780 ) │ │ │ │ add.w r2, r4, #1048 @ 0x418 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e524c │ │ │ │ + bl 5e52fc │ │ │ │ add.w r1, r4, #1080 @ 0x438 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ff694 │ │ │ │ add.w r1, r4, #17536 @ 0x4480 │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ bl 2ff694 │ │ │ │ @@ -299853,31 +299860,31 @@ │ │ │ │ b.w 2ff744 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #832] @ 0x340 │ │ │ │ + str r6, [sp, #512] @ 0x200 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r4, r4] │ │ │ │ + ldr r2, [r2, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #696] @ 0x2b8 │ │ │ │ + str r6, [sp, #376] @ 0x178 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r1, #30 │ │ │ │ + adds r0, r7, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r3, #30 │ │ │ │ + adds r2, r1, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r5, [sp, #680] @ 0x2a8 │ │ │ │ + str r6, [sp, #360] @ 0x168 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #800] @ 0x320 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r5, [sp, #704] @ 0x2c0 │ │ │ │ + str r6, [sp, #384] @ 0x180 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #120] @ 0x78 │ │ │ │ + str r6, [sp, #824] @ 0x338 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r0, [r7, #29] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldrd ip, r2, [r0, #84] @ 0x54 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -299889,15 +299896,15 @@ │ │ │ │ str.w lr, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ it eq │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #576] @ (326a10 ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -299920,15 +299927,15 @@ │ │ │ │ strb.w r2, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 32682c │ │ │ │ ldr r3, [pc, #508] @ (326a1c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -299965,15 +299972,15 @@ │ │ │ │ strd r4, r5, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ bl 443890 │ │ │ │ mov r4, r0 │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3269ee │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 3268d2 │ │ │ │ cbnz r4, 3268f8 │ │ │ │ @@ -300003,15 +300010,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3268a2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #316] @ (326a24 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ad84 │ │ │ │ + bl 72ae34 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3268a4 │ │ │ │ ldr r3, [pc, #300] @ (326a28 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3269c6 │ │ │ │ @@ -300049,15 +300056,15 @@ │ │ │ │ str.w r1, [r5, #-12] │ │ │ │ str.w r2, [r5, #-8] │ │ │ │ bne.n 326946 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3269ee │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3268a4 │ │ │ │ @@ -300069,15 +300076,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3268a4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #136] @ (326a24 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ad84 │ │ │ │ + bl 72ae34 │ │ │ │ b.n 3268a4 │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 326864 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 439238 │ │ │ │ @@ -300095,15 +300102,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 326904 │ │ │ │ ldr r0, [pc, #84] @ (326a34 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 326904 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (326a38 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (326a3c ) │ │ │ │ ldr r0, [pc, #72] @ (326a40 ) │ │ │ │ add r3, pc │ │ │ │ @@ -300131,21 +300138,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #408] @ 0x198 │ │ │ │ + str r4, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r4, r7] │ │ │ │ + ldrsb r6, [r2, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r5!, {r2, r4} │ │ │ │ + ldmia r5!, {r2, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r5, {r3, r5} │ │ │ │ + ldmia r5!, {r3, r4, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -300157,15 +300164,15 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #412] @ (326c08 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ add.w r4, r1, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r4, #1308] @ 0x51c │ │ │ │ ldr.w r3, [r4, #1312] @ 0x520 │ │ │ │ ands.w sl, r2, #1 │ │ │ │ beq.n 326a96 │ │ │ │ ands.w sl, r3, #3 │ │ │ │ @@ -300174,15 +300181,15 @@ │ │ │ │ beq.n 326ac4 │ │ │ │ ands r3, r2 │ │ │ │ ldr.w r0, [r4, #1232] @ 0x4d0 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ mov r0, sl │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -300284,19 +300291,19 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #1312] @ 0x520 │ │ │ │ b.n 326bd6 │ │ │ │ movs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, r5] │ │ │ │ + ldrsb r4, [r5, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #16] │ │ │ │ + str r2, [sp, #720] @ 0x2d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [sp, #160] @ 0xa0 │ │ │ │ + str r2, [sp, #864] @ 0x360 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ adds r3, r2, r3 │ │ │ │ movw r6, #43691 @ 0xaaab │ │ │ │ @@ -300379,15 +300386,15 @@ │ │ │ │ ands r3, r2 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ bic.w r4, r4, #28672 @ 0x7000 │ │ │ │ mla r3, r3, sl, fp │ │ │ │ str.w r4, [r3, #1160] @ 0x488 │ │ │ │ b.n 326cc2 │ │ │ │ movw r2, #4134 @ 0x1026 │ │ │ │ mla r3, r2, sl, r3 │ │ │ │ @@ -300521,15 +300528,15 @@ │ │ │ │ ldr.w r3, [fp, #1160] @ 0x488 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [fp, #1160] @ 0x488 │ │ │ │ b.n 326d0a │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (326eec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ strb r2, [r4, #2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ lsrs r1, r2, #12 │ │ │ │ @@ -300579,15 +300586,15 @@ │ │ │ │ ldr r1, [pc, #856] @ (3272dc ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #856] @ (3272e0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 326fa2 │ │ │ │ ldr r3, [pc, #832] @ (3272d8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.w 327158 │ │ │ │ movs r0, #0 │ │ │ │ @@ -300602,15 +300609,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 326fa2 │ │ │ │ ldr r1, [pc, #804] @ (3272e4 ) │ │ │ │ ldr r0, [pc, #808] @ (3272e8 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 326fa2 │ │ │ │ subs.w r2, r3, #260 @ 0x104 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ cmp r2, #25 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 326f74 │ │ │ │ subs.w r1, r3, #260 @ 0x104 │ │ │ │ @@ -300746,15 +300753,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #400] @ (3272ec ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #400] @ (3272f0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 326fa2 │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mla r3, r3, lr, r0 │ │ │ │ ldrd r0, r1, [r3, #968] @ 0x3c8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -300767,15 +300774,15 @@ │ │ │ │ ldr r1, [pc, #360] @ (3272f4 ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #360] @ (3272f8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #20 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 326fa2 │ │ │ │ cmp r3, #28 │ │ │ │ bhi.w 326f74 │ │ │ │ add r2, pc, #8 @ (adr r2, 3271b0 ) │ │ │ │ ldr.w r1, [r2, r3, lsl #2] │ │ │ │ add r2, r1 │ │ │ │ bx r2 │ │ │ │ @@ -300881,29 +300888,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ subs r5, #220 @ 0xdc │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r3] │ │ │ │ + str r4, [r2, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r4, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r5, r2] │ │ │ │ + str r2, [r3, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r2, #50] @ 0x32 │ │ │ │ + ldrh r4, [r0, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [pc, #56] @ (327328 ) │ │ │ │ + ldr r7, [pc, #760] @ (3275e8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r1, #34] @ 0x22 │ │ │ │ + ldrh r4, [r7, #38] @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [pc, #872] @ (327660 ) │ │ │ │ + ldr r7, [pc, #552] @ (327520 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r6, #32] │ │ │ │ + ldrh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w ip, [pc, #1556] @ 327928 │ │ │ │ @@ -301015,15 +301022,15 @@ │ │ │ │ ldr.w r0, [pc, #1292] @ 327950 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ subs.w r0, r2, #264 @ 0x108 │ │ │ │ sbc.w r1, sl, #0 │ │ │ │ cmp r0, #17 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 327478 │ │ │ │ movw r1, #257 @ 0x101 │ │ │ │ movt r1, #1 │ │ │ │ @@ -301049,15 +301056,15 @@ │ │ │ │ ldr.w r0, [pc, #1204] @ 32795c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mla r3, r3, r1, r2 │ │ │ │ strd lr, r4, [r3, #976] @ 0x3d0 │ │ │ │ b.n 3273e6 │ │ │ │ subs.w r0, r2, #260 @ 0x104 │ │ │ │ sbc.w r1, r1, r1 │ │ │ │ @@ -301208,26 +301215,26 @@ │ │ │ │ cmp.w r3, #1073758208 @ 0x40004000 │ │ │ │ add.w r2, r2, r1, lsl #3 │ │ │ │ ite eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr.w r0, [r2, #924] @ 0x39c │ │ │ │ cbz r4, 3276bc │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mla r3, r3, r1, r2 │ │ │ │ ldr.w r3, [r3, #952] @ 0x3b8 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 32789c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldrd r0, r1, [sp, #12] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ movs r2, #0 │ │ │ │ mla r3, r3, r0, r1 │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ b.n 3273e6 │ │ │ │ str.w lr, [r3, #952] @ 0x3b8 │ │ │ │ @@ -301286,15 +301293,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ mov r5, r3 │ │ │ │ mov r2, r3 │ │ │ │ mov.w r9, r3, asr #31 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov r8, r2 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov lr, r3 │ │ │ │ str.w r2, [r4, #984] @ 0x3d8 │ │ │ │ cmp r6, r5 │ │ │ │ @@ -301379,15 +301386,15 @@ │ │ │ │ ldr.w r3, [r2, #952] @ 0x3b8 │ │ │ │ str.w r1, [r2, #1016] @ 0x3f8 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ orr.w r3, r3, #1073741824 @ 0x40000000 │ │ │ │ str.w r3, [r2, #952] @ 0x3b8 │ │ │ │ b.n 32767c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 3276c2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldrd r1, r3, [sp, #12] │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ @@ -301431,37 +301438,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #168 @ 0xa8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #48 @ 0x30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [pc, #624] @ (327bb0 ) │ │ │ │ + ldr r5, [pc, #304] @ (327a70 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r3, #16] │ │ │ │ + ldrh r6, [r1, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, #246 @ 0xf6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ subs r0, #186 @ 0xba │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [pc, #152] @ (3279e8 ) │ │ │ │ + ldr r4, [pc, #856] @ (327ca8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r6, #14] │ │ │ │ + ldrh r4, [r4, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, #88 @ 0x58 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r3, [pc, #784] @ (327c6c ) │ │ │ │ + ldr r4, [pc, #464] @ (327b2c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r3, #8] │ │ │ │ + ldrh r6, [r1, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r6, #176 @ 0xb0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [pc, #128] @ (3279e8 ) │ │ │ │ + ldr r2, [pc, #832] @ (327ca8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r3, #58] @ 0x3a │ │ │ │ + ldrh r6, [r1, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 3279b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -301469,36 +301476,36 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (3279c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #40] @ (3279c4 ) │ │ │ │ ldr r3, [pc, #44] @ (3279c8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - mov lr, ip │ │ │ │ + @ instruction: 0x4796 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r2, #11 │ │ │ │ + lsls r0, r0, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r3, r4] │ │ │ │ + str r6, [r1, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r0, #38] @ 0x26 │ │ │ │ + strh r4, [r6, #42] @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -301510,15 +301517,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r6, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #136] @ (327a88 ) │ │ │ │ mov.w r8, #1048576 @ 0x100000 │ │ │ │ mov.w r9, #0 │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr.w r9, [pc, #124] @ 327a8c │ │ │ │ mov r5, r0 │ │ │ │ @@ -301534,55 +301541,55 @@ │ │ │ │ adds r6, #156 @ 0x9c │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ add.w r4, r5, #920 @ 0x398 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ add.w r5, r5, #952 @ 0x3b8 │ │ │ │ bl 2ff744 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #4 │ │ │ │ bl 2ff694 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 327a4a │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r6, #36] @ 0x24 │ │ │ │ + strh r0, [r4, #42] @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - mov sl, r0 │ │ │ │ + bx r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r1, #36] @ 0x24 │ │ │ │ + strh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r6, [r7, #84] @ 0x54 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r2, r7, #16 │ │ │ │ + lsls r2, r5, #19 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r2, #17 │ │ │ │ + lsls r0, r0, #20 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (327aa0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ str r2, [r2, #84] @ 0x54 │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -301590,58 +301597,58 @@ │ │ │ │ ldr r2, [pc, #84] @ (327b0c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (327b10 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #72] @ (327b14 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [pc, #64] @ (327b18 ) │ │ │ │ ldr r2, [pc, #68] @ (327b1c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #68] @ (327b20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [pc, #52] @ (327b24 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - mov r4, fp │ │ │ │ + bxns r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r3, #6 │ │ │ │ + lsls r6, r1, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #936] @ (327ebc ) │ │ │ │ + str r2, [r3, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r6, r3, #27 │ │ │ │ lsls r3, r5, #1 │ │ │ │ str r0, [r2, #80] @ 0x50 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #28] │ │ │ │ + strh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #144] @ 327bc8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -301649,15 +301656,15 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #140] @ (327bd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #104] @ 327bc0 │ │ │ │ add.w r2, r0, #1248 @ 0x4e0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1176] @ 0x498 │ │ │ │ str.w r3, [r0, #1180] @ 0x49c │ │ │ │ str.w r3, [r0, #1184] @ 0x4a0 │ │ │ │ str.w r3, [r0, #1188] @ 0x4a4 │ │ │ │ @@ -301682,19 +301689,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cmp lr, sl │ │ │ │ + mov lr, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r5, #26] │ │ │ │ + strh r0, [r3, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r0, #28] │ │ │ │ + strh r6, [r6, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ (327cc0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -301704,15 +301711,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #180] @ 327cb8 │ │ │ │ ldr r2, [pc, #196] @ (327ccc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #196] @ 327cd0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w sl, [pc, #192] @ 327cd4 │ │ │ │ add r2, pc │ │ │ │ @@ -301726,28 +301733,28 @@ │ │ │ │ adds r7, #52 @ 0x34 │ │ │ │ bl 4374c0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r6, #752 @ 0x2f0 │ │ │ │ bl 2ff744 │ │ │ │ ldr.w r3, [r6, #1252] @ 0x4e4 │ │ │ │ cbz r3, 327c70 │ │ │ │ add.w r5, r6, #920 @ 0x398 │ │ │ │ movs r4, #0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r5 │ │ │ │ bl 2ff694 │ │ │ │ ldr.w r3, [r6, #1252] @ 0x4e4 │ │ │ │ adds r5, #4 │ │ │ │ cmp r4, r3 │ │ │ │ bcc.n 327c50 │ │ │ │ ldr r7, [pc, #100] @ (327cd8 ) │ │ │ │ @@ -301758,50 +301765,51 @@ │ │ │ │ add r7, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r7 │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #84] @ (327ce4 ) │ │ │ │ ldr.w r2, [r6, #1252] @ 0x4e4 │ │ │ │ add r1, pc │ │ │ │ bl 2f17b8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [r6, #1252] @ 0x4e4 │ │ │ │ add.w r1, r6, #1048 @ 0x418 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2f18dc │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #22] │ │ │ │ + strh r2, [r2, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, r5 │ │ │ │ + cmp r8, fp │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r7, #20] │ │ │ │ + strh r0, [r5, #26] │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r0, [r3, #60] @ 0x3c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r2, r7, #8 │ │ │ │ + lsls r2, r5, #11 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r2, #9 │ │ │ │ + lsls r0, r0, #12 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - vmla.i32 q8, q1, d2[0] │ │ │ │ - ldr r6, [pc, #192] @ (327da0 ) │ │ │ │ + lsls r2, r2, #2 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + ldr r6, [pc, #896] @ (328060 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r8, r3 │ │ │ │ + cmp r0, r9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -301814,15 +301822,15 @@ │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #588] @ (327f54 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r4, [pc, #588] @ (327f58 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp r5, #65 @ 0x41 │ │ │ │ add r4, pc │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 327d30 │ │ │ │ ldr r3, [pc, #572] @ (327f5c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -301996,46 +302004,46 @@ │ │ │ │ ldr r0, [pc, #72] @ (327f68 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 327e56 │ │ │ │ ldr r1, [pc, #52] @ (327f6c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #52] @ (327f70 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 327d2a │ │ │ │ nop │ │ │ │ - add r2, r3 │ │ │ │ + add sl, r9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r4, #12] │ │ │ │ + strh r4, [r2, #18] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r0, #14] │ │ │ │ + strh r2, [r6, #18] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r7, #206 @ 0xce │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #31] │ │ │ │ + strh r6, [r0, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - rors r2, r3 │ │ │ │ + cmp r2, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r3, #30] │ │ │ │ + strh r6, [r1, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r3, [pc, #600] @ (3281e0 ) │ │ │ │ @@ -302057,15 +302065,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 3281c6 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, r8, lsl #2] │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr.w r3, [fp, #1204] @ 0x4b4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w ip, [fp, #1220] @ 0x4c4 │ │ │ │ ldr.w r7, [fp, #1228] @ 0x4cc │ │ │ │ ldr.w r1, [fp, #1212] @ 0x4bc │ │ │ │ ldr.w r3, [fp, #1176] @ 0x498 │ │ │ │ ldr.w r2, [fp, #1252] @ 0x4e4 │ │ │ │ @@ -302188,15 +302196,15 @@ │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ tst r2, r7 │ │ │ │ ite ne │ │ │ │ movne.w sl, #1 │ │ │ │ moveq.w sl, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 32819a │ │ │ │ ldr.w r3, [fp, #1252] @ 0x4e4 │ │ │ │ adds r4, #1 │ │ │ │ adc.w r9, r9, #0 │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 32815a │ │ │ │ @@ -302221,36 +302229,36 @@ │ │ │ │ ldr r0, [pc, #60] @ (3281f0 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32817a │ │ │ │ ldr r0, [pc, #44] @ (3281f4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 327fba │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 327fe2 │ │ │ │ b.n 327fba │ │ │ │ bl 263b28 │ │ │ │ cmp r5, #92 @ 0x5c │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #22] │ │ │ │ + ldrb r4, [r0, #25] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r4, #21] │ │ │ │ + ldrb r2, [r2, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r8, r3 │ │ │ │ @@ -302262,15 +302270,15 @@ │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ ldr r4, [pc, #528] @ (32842c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ ldrd r6, r9, [sp, #40] @ 0x28 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #516] @ (328430 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3283e0 │ │ │ │ @@ -302422,45 +302430,45 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32823a │ │ │ │ ldr r0, [pc, #64] @ (32843c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32823a │ │ │ │ ldr r1, [pc, #52] @ (328440 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #52] @ (328444 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 328254 │ │ │ │ nop │ │ │ │ - subs r7, #4 │ │ │ │ + subs r7, #180 @ 0xb4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r6, #18] │ │ │ │ + ldrb r0, [r4, #21] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r2, #18] │ │ │ │ + ldrb r4, [r0, #21] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #184 @ 0xb8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #1008] @ (32882c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #13] │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r5, #6 │ │ │ │ + subs r5, #182 @ 0xb6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r3, #14] │ │ │ │ + ldrb r4, [r1, #17] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #188] @ 328514 │ │ │ │ sub sp, #16 │ │ │ │ @@ -302471,15 +302479,15 @@ │ │ │ │ ldr r2, [pc, #180] @ (32851c ) │ │ │ │ add.w r6, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #172] @ (328520 ) │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #168] @ (328524 ) │ │ │ │ mov r1, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3284d0 │ │ │ │ cmp r4, #31 │ │ │ │ @@ -302522,48 +302530,48 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [pc, #68] @ (328530 ) │ │ │ │ mov r2, r4 │ │ │ │ strd r5, r3, [sp] │ │ │ │ asrs r3, r4, #31 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 328484 │ │ │ │ ldr r3, [pc, #52] @ (328534 ) │ │ │ │ mov.w r2, #290 @ 0x122 │ │ │ │ ldr r1, [pc, #52] @ (328538 ) │ │ │ │ ldr r0, [pc, #52] @ (32853c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r4, #182 @ 0xb6 │ │ │ │ + subs r5, #102 @ 0x66 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r4, #9] │ │ │ │ + ldrb r6, [r2, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r0, #9] │ │ │ │ + ldrb r0, [r6, #11] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r0, #104 @ 0x68 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ blxns sp │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #11] │ │ │ │ + ldrb r6, [r1, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, #18 │ │ │ │ + subs r4, #194 @ 0xc2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r6, #11] │ │ │ │ + ldrb r0, [r4, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r0, #12] │ │ │ │ + ldrb r4, [r6, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328540 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -302572,28 +302580,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (328580 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (328584 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r7, #13] │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, #64 @ 0x40 │ │ │ │ + subs r4, #240 @ 0xf0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r3, #13] │ │ │ │ + ldrb r2, [r1, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 3285a2 │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 3285aa │ │ │ │ @@ -302620,24 +302628,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (32863c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r4, #8 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #88] @ (328640 ) │ │ │ │ ldr r1, [pc, #92] @ (328644 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 32861e │ │ │ │ mov r4, r0 │ │ │ │ @@ -302656,34 +302664,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - subs r3, #240 @ 0xf0 │ │ │ │ + subs r4, #160 @ 0xa0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf68a0042 │ │ │ │ - add lr, sl │ │ │ │ + @ instruction: 0xf73a0042 │ │ │ │ + cmp lr, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r1, #124] @ 0x7c │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r2, #12] │ │ │ │ + ldrb r6, [r0, #15] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (32866c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldrh r0, [r7, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (3286e8 ) │ │ │ │ @@ -302693,61 +302701,61 @@ │ │ │ │ ldr r1, [pc, #104] @ (3286f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #88] @ (3286f4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (3286f8 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (3286fc ) │ │ │ │ ldr r0, [pc, #72] @ (328700 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [pc, #52] @ (328704 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r3, #56 @ 0x38 │ │ │ │ + subs r3, #232 @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - rsb r0, lr, #12713984 @ 0xc20000 │ │ │ │ - add r2, r3 │ │ │ │ + @ instruction: 0xf67e0042 │ │ │ │ + add sl, r9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r2, #112] @ 0x70 │ │ │ │ + str r2, [r0, #124] @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r4, #112] @ 0x70 │ │ │ │ + str r6, [r2, #124] @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r0, r1, #29 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r4, [r0, #9] │ │ │ │ + ldrb r4, [r6, #11] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ @@ -302795,24 +302803,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (3287e4 ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dc41c │ │ │ │ + bl 5dc4cc │ │ │ │ ldr.w ip, [pc, #84] @ 3287e8 │ │ │ │ ldr r2, [pc, #84] @ (3287ec ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (3287f0 ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -302827,19 +302835,19 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r2, [r7, #5] │ │ │ │ + ldrb r2, [r5, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, #38 @ 0x26 │ │ │ │ + subs r2, #214 @ 0xd6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r2, #96] @ 0x60 │ │ │ │ + str r2, [r0, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 003287f4 : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ @@ -302880,23 +302888,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (3288bc ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -302918,19 +302926,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subs r1, #136 @ 0x88 │ │ │ │ + subs r2, #56 @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r7, #84] @ 0x54 │ │ │ │ + str r2, [r5, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r0, #88] @ 0x58 │ │ │ │ + str r4, [r6, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 003288c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -302987,15 +302995,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 26109c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73adc4 │ │ │ │ + b.w 73ae74 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 328938 │ │ │ │ nop │ │ │ │ │ │ │ │ 0032895c : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -303026,15 +303034,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 26109c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73adc4 │ │ │ │ + b.w 73ae74 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 328992 │ │ │ │ │ │ │ │ 003289b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -303053,20 +303061,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (328a84 ) │ │ │ │ cbz r2, 328a10 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 328a44 │ │ │ │ movs r1, #3 │ │ │ │ @@ -303105,35 +303113,35 @@ │ │ │ │ bpl.n 328a0a │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (328a90 ) │ │ │ │ ldr r0, [pc, #48] @ (328a94 ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 328a0a │ │ │ │ movs r3, #22 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r7, #230 @ 0xe6 │ │ │ │ + subs r0, #150 @ 0x96 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r1, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r5, #60] @ 0x3c │ │ │ │ + str r4, [r3, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 328ae0 │ │ │ │ + beq.n 328a40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r4, #26] │ │ │ │ + strb r4, [r2, #29] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #240] @ 328b9c │ │ │ │ sub sp, #28 │ │ │ │ @@ -303172,20 +303180,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328b6e │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 328b56 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (328bb4 ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 328afc │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -303201,15 +303209,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 328aec │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #124] @ (328bc0 ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 328aec │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -303234,31 +303242,31 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 328ac6 │ │ │ │ movs r5, #1 │ │ │ │ b.n 328b58 │ │ │ │ nop │ │ │ │ movs r2, #50 @ 0x32 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [sp, #912] @ 0x390 │ │ │ │ + ldr r5, [sp, #592] @ 0x250 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r6, [r2, #25] │ │ │ │ + strb r6, [r0, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, #234 @ 0xea │ │ │ │ + adds r7, #154 @ 0x9a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r2, #44] @ 0x2c │ │ │ │ + str r2, [r0, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #23] │ │ │ │ + strb r2, [r6, #25] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328bc4 : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 328a98 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -303306,20 +303314,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 328c52 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (328cc0 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 328c0e │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -303348,64 +303356,64 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 328c16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (328ccc ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 328c16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #244 @ 0xf4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r5, #188 @ 0xbc │ │ │ │ + adds r6, #108 @ 0x6c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r5, #24] │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r0, #28] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #18] │ │ │ │ + strb r0, [r2, #21] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328cd0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (328d5c ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #108] @ (328d60 ) │ │ │ │ ldr r2, [pc, #112] @ (328d64 ) │ │ │ │ ldr r1, [pc, #112] @ (328d68 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 328d54 │ │ │ │ ldr r2, [pc, #96] @ (328d6c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 328d2c │ │ │ │ mov r0, r5 │ │ │ │ @@ -303430,35 +303438,35 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 328d12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (328d78 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 328d12 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 328d1a │ │ │ │ nop │ │ │ │ subs r4, r7, #7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r4, #202 @ 0xca │ │ │ │ + adds r5, #122 @ 0x7a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r7, #8] │ │ │ │ + str r2, [r5, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r1, #12] │ │ │ │ + str r6, [r7, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #16] │ │ │ │ + strb r2, [r0, #19] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328d7c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -303476,25 +303484,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r1, [pc, #92] @ (328e14 ) │ │ │ │ ldr r2, [pc, #92] @ (328e18 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (328e1c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328d9c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -303515,33 +303523,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 328d9e │ │ │ │ ldr r0, [pc, #44] @ (328e2c ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 328d9e │ │ │ │ nop │ │ │ │ subs r6, r2, #5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r4, #4 │ │ │ │ + adds r4, #180 @ 0xb4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r0, [r6, r7] │ │ │ │ + str r0, [r4, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r0, #0] │ │ │ │ + str r6, [r6, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #14] │ │ │ │ + strb r6, [r7, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328e30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -303554,20 +303562,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 328ed4 │ │ │ │ ldr r7, [pc, #132] @ (328ed8 ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (328edc ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 328e84 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -303595,49 +303603,49 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 328e80 │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (328ee8 ) │ │ │ │ ldr r0, [pc, #48] @ (328eec ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 328e80 │ │ │ │ nop │ │ │ │ subs r4, r3, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r3, #108 @ 0x6c │ │ │ │ + adds r4, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r6, [r3, r5] │ │ │ │ + str r6, [r1, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r2, [r6, r5] │ │ │ │ + str r2, [r4, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #24] │ │ │ │ + ldr r4, [r4, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r1, #9] │ │ │ │ + strb r6, [r7, #11] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328ef0 : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (328f54 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 328f06 │ │ │ │ ldr r1, [pc, #92] @ (328f58 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 328f14 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 73adc4 │ │ │ │ + b.w 73ae74 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (328f5c ) │ │ │ │ @@ -303654,130 +303662,130 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (328f64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73adc4 │ │ │ │ + b.w 73ae74 │ │ │ │ nop │ │ │ │ adds r0, r6, #7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #9] │ │ │ │ + strb r4, [r5, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328f68 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ ldr r1, [pc, #60] @ (328fbc ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5dd76c │ │ │ │ + bl 5dd81c │ │ │ │ ldr.w ip, [pc, #52] @ 328fc0 │ │ │ │ ldr r2, [pc, #52] @ (328fc4 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (328fc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r4, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, #44 @ 0x2c │ │ │ │ + adds r2, #220 @ 0xdc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r0, [r3, r0] │ │ │ │ + ldrsh r0, [r1, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r6, [r5, r0] │ │ │ │ + ldrsh r6, [r3, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00328fcc : │ │ │ │ - b.w 5dec4c │ │ │ │ + b.w 5decfc │ │ │ │ │ │ │ │ 00328fd0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (329038 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ ldr r1, [pc, #76] @ (32903c ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5dd76c │ │ │ │ + bl 5dd81c │ │ │ │ ldr r1, [pc, #68] @ (329040 ) │ │ │ │ ldr r2, [pc, #68] @ (329044 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (329048 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #56] @ (32904c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dec4c │ │ │ │ + bl 5decfc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ adds r6, r6, #3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r2, [r0, #36] @ 0x24 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r1, #192 @ 0xc0 │ │ │ │ + adds r2, #112 @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r5, r6] │ │ │ │ + ldrsh r2, [r3, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r0, r7] │ │ │ │ + ldrsh r0, [r6, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -303809,28 +303817,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (3290bc ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (3290c0 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32906e │ │ │ │ nop │ │ │ │ adds r6, r7, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r4, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r1, #5] │ │ │ │ + strb r6, [r7, #7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 329128 │ │ │ │ mov r4, r0 │ │ │ │ @@ -303861,31 +303869,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3290ea │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (329138 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 3290ea │ │ │ │ adds r0, r1, #0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #3] │ │ │ │ + strb r0, [r4, #6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (329148 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ nop │ │ │ │ str r2, [r7, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -303894,15 +303902,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (32919c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (3291a0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #44] @ (3291a4 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -303910,20 +303918,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r0, #170 @ 0xaa │ │ │ │ + adds r1, #90 @ 0x5a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xeaf40042 │ │ │ │ - subs r1, #62 @ 0x3e │ │ │ │ + sub.w r0, r4, r2, lsl #1 │ │ │ │ + subs r1, #238 @ 0xee │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r0, #3] │ │ │ │ + strb r4, [r6, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (329220 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -303932,26 +303940,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (329228 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #88] @ (32922c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (329230 ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #72] @ (329234 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 328774 │ │ │ │ ldr r1, [pc, #64] @ (329238 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -303963,24 +303971,24 @@ │ │ │ │ bl 2f17b8 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2f18dc │ │ │ │ - adds r0, #80 @ 0x50 │ │ │ │ + adds r1, #0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - eors.w r0, r6, r2, lsl #1 │ │ │ │ - subs r0, #226 @ 0xe2 │ │ │ │ + adc.w r0, r6, r2, lsl #1 │ │ │ │ + subs r1, #146 @ 0x92 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r7, #1] │ │ │ │ + strb r6, [r5, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r2, #2] │ │ │ │ + strb r2, [r0, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r1, #2] │ │ │ │ + strb r4, [r7, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 0032923c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -304214,15 +304222,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 329388 │ │ │ │ ldr r0, [pc, #116] @ (3294d8 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 329388 │ │ │ │ ldr r2, [pc, #100] @ (3294dc ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -304233,15 +304241,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3293a0 │ │ │ │ ldr r0, [pc, #84] @ (3294e0 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 3293a0 │ │ │ │ ldr r2, [pc, #68] @ (3294e4 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -304251,36 +304259,36 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 329408 │ │ │ │ ldr r0, [pc, #52] @ (3294e8 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 329408 │ │ │ │ blx 262fb8 │ │ │ │ subs r2, r2, r2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #96] @ 0x60 │ │ │ │ + ldr r6, [r0, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #92] @ 0x5c │ │ │ │ + ldr r2, [r7, #100] @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -304295,15 +304303,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ │ │ │ │ 00329530 : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ @@ -304363,26 +304371,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (3295f0 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 329598 │ │ │ │ nop │ │ │ │ asrs r4, r5, #29 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #100] @ 0x64 │ │ │ │ + ldr r0, [r0, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 329654 │ │ │ │ mov r4, r1 │ │ │ │ @@ -304410,25 +304418,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 329616 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (329664 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 329616 │ │ │ │ asrs r0, r3, #27 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #100] @ 0x64 │ │ │ │ + ldr r4, [r0, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ @@ -304462,15 +304470,15 @@ │ │ │ │ cbz r2, 3296c8 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 329724 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ ldr r3, [pc, #188] @ (329794 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32976e │ │ │ │ ldr r3, [pc, #180] @ (329798 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -304478,15 +304486,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32976e │ │ │ │ ldr r0, [pc, #176] @ (32979c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32977a │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 32977a │ │ │ │ @@ -304499,19 +304507,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 329724 │ │ │ │ ldr r0, [pc, #136] @ (3297a4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ ldr r3, [pc, #92] @ (329790 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3296c8 │ │ │ │ ldr r3, [pc, #84] @ (329794 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -304531,45 +304539,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3296c8 │ │ │ │ ldr r0, [pc, #72] @ (3297ac ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3296c8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32974e │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 32974e │ │ │ │ b.n 329708 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32974e │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ asrs r4, r3, #25 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #672] @ (329a38 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #92] @ 0x5c │ │ │ │ + ldr r6, [r0, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ muls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #92] @ 0x5c │ │ │ │ + ldr r2, [r2, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #48] @ (3297dc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #88] @ 0x58 │ │ │ │ + ldr r6, [r5, #100] @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ @@ -304622,19 +304630,19 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 260be8 │ │ │ │ - ldr r4, [r6, #84] @ 0x54 │ │ │ │ + ldr r4, [r4, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r6, #84] @ 0x54 │ │ │ │ + ldr r6, [r4, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r7, #84] @ 0x54 │ │ │ │ + ldr r6, [r5, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 329a40 │ │ │ │ mov r4, r0 │ │ │ │ @@ -304765,15 +304773,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (329a64 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32990c │ │ │ │ ldr r3, [pc, #136] @ (329a68 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3298ba │ │ │ │ ldr r3, [pc, #116] @ (329a60 ) │ │ │ │ @@ -304782,15 +304790,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3298ba │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (329a6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 3298ba │ │ │ │ ldr r3, [pc, #96] @ (329a70 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32995e │ │ │ │ @@ -304802,44 +304810,44 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (329a74 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32995e │ │ │ │ nop │ │ │ │ asrs r6, r5, #17 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r5, #76] @ 0x4c │ │ │ │ + ldr r4, [r3, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r1, #170 @ 0xaa │ │ │ │ + cmp r2, #90 @ 0x5a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r2, #76] @ 0x4c │ │ │ │ + ldr r6, [r0, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #304] @ (329b90 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #56] @ 0x38 │ │ │ │ + ldr r4, [r5, #68] @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmn r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #56] @ 0x38 │ │ │ │ + ldr r2, [r4, #68] @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ @@ -304872,20 +304880,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (329ae4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ asrs r0, r5, #8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #60] @ 0x3c │ │ │ │ + ldr r6, [r6, #68] @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 329b68 │ │ │ │ @@ -304924,28 +304932,28 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (329b7c ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 329b1a │ │ │ │ asrs r0, r4, #7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r0, [r1, #64] @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -305092,15 +305100,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 329dde │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 329d78 │ │ │ │ - bl 632148 │ │ │ │ + bl 6321f8 │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 329d90 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -305158,25 +305166,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 329d08 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (329e28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 329d08 │ │ │ │ lsrs r4, r5, #31 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #16] │ │ │ │ + ldr r4, [r7, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (32a004 ) │ │ │ │ cmp r1, #0 │ │ │ │ @@ -305243,17 +305251,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (32a008 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 329fd8 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 62c020 │ │ │ │ + bl 62c0d0 │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 43204c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -305267,24 +305275,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 632990 │ │ │ │ + bl 632a40 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 329f84 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 329fb0 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 6329f8 │ │ │ │ + bl 632aa8 │ │ │ │ b.n 329e5a │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -305328,27 +305336,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 329f04 │ │ │ │ ldr r0, [pc, #36] @ (32a014 ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 329f04 │ │ │ │ nop │ │ │ │ lsrs r0, r4, #26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #116] @ 0x74 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (32a0e4 ) │ │ │ │ @@ -305532,29 +305540,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 32a152 │ │ │ │ ldr r0, [pc, #172] @ (32a2e8 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (32a2ec ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 32a24e │ │ │ │ ldr r2, [pc, #116] @ (32a2f0 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32a128 │ │ │ │ ldr r2, [pc, #108] @ (32a2f4 ) │ │ │ │ @@ -305567,15 +305575,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 32a128 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (32a2fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32a128 │ │ │ │ ldr r3, [pc, #64] @ (32a2f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a152 │ │ │ │ ldr r3, [pc, #68] @ (32a300 ) │ │ │ │ @@ -305588,34 +305596,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32a152 │ │ │ │ ldr r0, [pc, #48] @ (32a304 ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32a152 │ │ │ │ nop │ │ │ │ lsrs r4, r3, #15 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r7, #80] @ 0x50 │ │ │ │ + str r0, [r5, #92] @ 0x5c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r4, #88] @ 0x58 │ │ │ │ + str r2, [r2, #100] @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #80] @ 0x50 │ │ │ │ + str r6, [r1, #92] @ 0x5c │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r6, [pc, #496] @ (32a4f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #88] @ 0x58 │ │ │ │ + str r6, [r6, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (32a654 ) │ │ │ │ @@ -305644,15 +305652,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #768] @ (32a66c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -305840,15 +305848,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32a430 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (32a67c ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 32a434 │ │ │ │ ldr r3, [pc, #256] @ (32a680 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -305860,15 +305868,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 32a59e │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 32a388 │ │ │ │ b.n 32a5be │ │ │ │ ldr r0, [pc, #228] @ (32a684 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 32a388 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -305900,15 +305908,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (32a690 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 32a434 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32a5d2 │ │ │ │ ldr r3, [pc, #120] @ (32a694 ) │ │ │ │ @@ -305923,60 +305931,60 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32a5d2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (32a698 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32a5d2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (32a69c ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32a5d2 │ │ │ │ nop │ │ │ │ lsrs r4, r0, #7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r3, #252 @ 0xfc │ │ │ │ + movs r4, #172 @ 0xac │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 32a6a8 │ │ │ │ + bls.n 32a608 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r6, #3 │ │ │ │ + subs r6, r4, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #60] @ 0x3c │ │ │ │ + str r4, [r4, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #48] @ 0x30 │ │ │ │ + str r0, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #56] @ 0x38 │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #44] @ 0x2c │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r1, #40] @ 0x28 │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ @@ -306019,15 +306027,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a6ee │ │ │ │ ldr r0, [pc, #68] @ (32a75c ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 32a6ee │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32a6ee │ │ │ │ ldr r3, [pc, #48] @ (32a760 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -306037,29 +306045,29 @@ │ │ │ │ ldr r3, [pc, #28] @ (32a758 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32a6ee │ │ │ │ ldr r0, [pc, #32] @ (32a764 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32a6ee │ │ │ │ lsls r4, r4, #24 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r4, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #44] @ 0x2c │ │ │ │ + str r4, [r6, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ @@ -306217,15 +306225,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (32aa18 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32a8a2 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 329ae8 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -306287,57 +306295,57 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 32a8a2 │ │ │ │ ldr r1, [pc, #92] @ (32aa4c ) │ │ │ │ add r1, pc │ │ │ │ b.n 32a942 │ │ │ │ lsls r0, r3, #21 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r1, #32] │ │ │ │ + str r4, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r6, #17] │ │ │ │ + strb r6, [r4, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #20 │ │ │ │ + adds r7, #196 @ 0xc4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r4, #15] │ │ │ │ + strb r6, [r2, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 32a658 │ │ │ │ + b.n 32a7b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r2, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, #184 @ 0xb8 │ │ │ │ + adds r7, #104 @ 0x68 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r4, #16] │ │ │ │ + str r6, [r2, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, #168 @ 0xa8 │ │ │ │ + adds r7, #88 @ 0x58 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r2, #16] │ │ │ │ + str r6, [r0, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r4, #12] │ │ │ │ + str r2, [r2, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r5, #12] │ │ │ │ + str r0, [r3, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, #112 @ 0x70 │ │ │ │ + adds r7, #32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r0, #13] │ │ │ │ + strb r2, [r6, #15] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r1, #12] │ │ │ │ + str r6, [r7, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r7, #12] │ │ │ │ + strb r0, [r5, #15] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r0, #12] │ │ │ │ + str r4, [r6, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r1, #12] │ │ │ │ + str r2, [r7, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r1, #19 │ │ │ │ + lsrs r4, r7, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -306423,25 +306431,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32aae2 │ │ │ │ ldr r0, [pc, #32] @ (32ab68 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32aae2 │ │ │ │ lsls r0, r3, #9 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r3, r6] │ │ │ │ + str r0, [r1, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (32ac30 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -306493,39 +306501,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32ab88 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (32ac40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32ab88 │ │ │ │ ldr r2, [pc, #52] @ (32ac44 ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (32ac48 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73adc4 │ │ │ │ + b.w 73ae74 │ │ │ │ nop │ │ │ │ lsls r4, r4, #5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r1, r4] │ │ │ │ + ldrsh r2, [r7, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r0, [r4, r4] │ │ │ │ + ldrsh r0, [r2, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r1, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -306701,15 +306709,15 @@ │ │ │ │ bpl.n 32ada6 │ │ │ │ ldr.w r1, [pc, #1908] @ 32b5b0 │ │ │ │ ldr.w r0, [pc, #1908] @ 32b5b4 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32ada6 │ │ │ │ ldr.w r3, [pc, #1876] @ 32b5a8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32acea │ │ │ │ ldr.w r3, [pc, #1876] @ 32b5b8 │ │ │ │ @@ -306722,15 +306730,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32acea │ │ │ │ ldr.w r0, [pc, #1848] @ 32b5bc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32acea │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 329ae8 │ │ │ │ ldr.w r3, [pc, #1800] @ 32b5a8 │ │ │ │ @@ -306751,15 +306759,15 @@ │ │ │ │ ldr.w r0, [pc, #1780] @ 32b5c4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32ada6 │ │ │ │ ldr.w r3, [pc, #1732] @ 32b5a8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32acea │ │ │ │ ldr.w r3, [pc, #1748] @ 32b5c8 │ │ │ │ @@ -306772,15 +306780,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 32acea │ │ │ │ ldr.w r0, [pc, #1720] @ 32b5cc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32acea │ │ │ │ ldr.w r3, [pc, #1668] @ 32b5a8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32acea │ │ │ │ ldr.w r3, [pc, #1692] @ 32b5d0 │ │ │ │ @@ -306793,15 +306801,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32acea │ │ │ │ ldr.w r0, [pc, #1664] @ 32b5d4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32acea │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b15c │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 32ada6 │ │ │ │ @@ -306827,15 +306835,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32acea │ │ │ │ ldr.w r0, [pc, #1568] @ 32b5dc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32acea │ │ │ │ ldr.w r3, [pc, #1556] @ 32b5e0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32b12e │ │ │ │ @@ -306855,15 +306863,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 32ada6 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1492] @ 32b5e8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32ada6 │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 32ae0e │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -306923,15 +306931,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32ada6 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32ada6 │ │ │ │ ldr.w r2, [pc, #1264] @ 32b5f4 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -307135,15 +307143,15 @@ │ │ │ │ b.n 32ada6 │ │ │ │ ldr r0, [pc, #684] @ (32b600 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32b280 │ │ │ │ b.n 32b292 │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -307154,15 +307162,15 @@ │ │ │ │ ldr r0, [pc, #644] @ (32b604 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32b34a │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -307188,15 +307196,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #552] @ (32b60c ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32b34a │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -307216,15 +307224,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32b2c6 │ │ │ │ ldr r0, [pc, #480] @ (32b614 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32b2c6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b2c6 │ │ │ │ ldr r3, [pc, #456] @ (32b618 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -307249,23 +307257,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 32b140 │ │ │ │ ldr r0, [pc, #400] @ (32b61c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 32b140 │ │ │ │ ldr r0, [pc, #388] @ (32b620 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -307350,100 +307358,100 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #15 │ │ │ │ + asrs r2, r4, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r4, [r6, r4] │ │ │ │ + ldrsh r4, [r4, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, r3] │ │ │ │ + ldrb r4, [r6, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, r5] │ │ │ │ + ldrsh r2, [r4, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, r2] │ │ │ │ + ldrb r2, [r3, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, r0] │ │ │ │ + ldrb r6, [r1, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, r1] │ │ │ │ + ldrb r4, [r6, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ mvns r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #8] │ │ │ │ + str r6, [r3, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, r7] │ │ │ │ + ldrb r4, [r1, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, r7] │ │ │ │ + ldrb r0, [r4, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r0, r8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, r0] │ │ │ │ + ldrh r6, [r5, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r2, r1] │ │ │ │ + ldrb r4, [r0, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r4, [pc, #832] @ (32b94c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, r1] │ │ │ │ + ldrb r6, [r1, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, r3] │ │ │ │ + ldrh r2, [r3, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, r0] │ │ │ │ + ldr r6, [r6, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r4, r3] │ │ │ │ + ldrh r4, [r2, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #160] @ (32b6d0 ) │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #92] @ (32b694 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32b2bc │ │ │ │ ldr r0, [pc, #80] @ (32b698 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32b2b2 │ │ │ │ ldr r0, [pc, #68] @ (32b69c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32b29c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32b1e4 │ │ │ │ ldr r2, [pc, #48] @ (32b6a0 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -307451,29 +307459,29 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 32b1e4 │ │ │ │ ldr r0, [pc, #36] @ (32b6a4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 32b1e4 │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - ldr r4, [r0, r2] │ │ │ │ + ldr r4, [r6, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r2, r0] │ │ │ │ + ldr r0, [r0, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r4, [r4, r6] │ │ │ │ + ldr r4, [r2, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, r0] │ │ │ │ + ldrh r6, [r0, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b858 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -307611,39 +307619,39 @@ │ │ │ │ b.n 32b7fe │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 32ac4c │ │ │ │ b.n 32b7e4 │ │ │ │ ldr r0, [pc, #40] @ (32b870 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 32b7fe │ │ │ │ ldr r0, [pc, #36] @ (32b874 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 32b7fe │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldr r6, [r4, r4] │ │ │ │ + ldr r6, [r2, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r1, r3] │ │ │ │ + ldr r4, [r7, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32ac4c │ │ │ │ nop │ │ │ │ @@ -307745,15 +307753,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32b91e │ │ │ │ ldr r0, [pc, #492] @ (32bb9c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32b91e │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 32b97c │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -307796,15 +307804,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 32b998 │ │ │ │ ldr r0, [pc, #388] @ (32bba8 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32b998 │ │ │ │ b.n 32b91e │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -307866,15 +307874,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 32ba30 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 32b91c │ │ │ │ ldr r0, [pc, #192] @ (32bbb0 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ @@ -307887,26 +307895,26 @@ │ │ │ │ mov r9, r0 │ │ │ │ beq.w 32b9f8 │ │ │ │ ldr r0, [pc, #172] @ (32bbb4 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 32ba9a │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 32b998 │ │ │ │ ldr r0, [pc, #144] @ (32bbb8 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 32ba30 │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 32ba0c │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 32b91c │ │ │ │ @@ -307922,15 +307930,15 @@ │ │ │ │ beq.w 32b9f8 │ │ │ │ ldr r0, [pc, #96] @ (32bbc0 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 32b97c │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 32b984 │ │ │ │ bic.w r0, r2, #15466496 @ 0xec0000 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ @@ -307941,33 +307949,33 @@ │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #848] @ (32beec ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, r5] │ │ │ │ + ldrh r2, [r4, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldr r2, [r6, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r2, r0] │ │ │ │ + ldr r6, [r0, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r4, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r1, r5] │ │ │ │ + ldrsb r4, [r7, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r0, [r5, r3] │ │ │ │ + ldrsb r0, [r3, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r2, r1] │ │ │ │ + ldrsb r6, [r0, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -308040,15 +308048,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 32bc20 │ │ │ │ ldr r3, [pc, #44] @ (32bccc ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (32bcd0 ) │ │ │ │ ldr r1, [pc, #44] @ (32bcd4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -308061,21 +308069,21 @@ │ │ │ │ @ instruction: 0xf0f6006c │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r4, r3] │ │ │ │ + ldrsb r2, [r2, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r6, r1, #22 │ │ │ │ + lsls r6, r7, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r0, [r7, r2] │ │ │ │ + ldrsb r0, [r5, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [pc, #728] @ (32bfb0 ) │ │ │ │ + ldr r1, [pc, #408] @ (32be70 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -308146,17 +308154,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #200 @ 0xc8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsb r6, [r4, r1] │ │ │ │ + ldrsb r6, [r2, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r4, [r1, r1] │ │ │ │ + ldrsb r4, [r7, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032bd9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -308195,15 +308203,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 32bdfa │ │ │ │ ldr r0, [pc, #152] @ (32beac ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 5e046c │ │ │ │ + bl 5e051c │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 32be8a │ │ │ │ ldr.w r9, [pc, #140] @ 32beb0 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -308248,19 +308256,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ bgt.n 32bdf2 │ │ │ │ @ instruction: 0xffff23cc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r4, r2, #14 │ │ │ │ + lsls r4, r0, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mov sl, r8 │ │ │ │ + bx lr │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r1, r4] │ │ │ │ + strb r6, [r7, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032bec0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -308274,15 +308282,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 3312a0 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 3312a0 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 32beda │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 261098 │ │ │ │ nop │ │ │ │ @@ -308337,25 +308345,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32bf2e │ │ │ │ ldr r0, [pc, #28] @ (32bfb4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32bf2e │ │ │ │ nop │ │ │ │ ldc 0, cr0, [lr, #432]! @ 0x1b0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #32] @ (32bfd0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, r0] │ │ │ │ + strb r2, [r3, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 32c468 │ │ │ │ mov r6, r3 │ │ │ │ @@ -308411,15 +308419,15 @@ │ │ │ │ bpl.n 32c032 │ │ │ │ ldr.w r0, [pc, #1056] @ 32c474 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr.w r2, [pc, #1040] @ 32c478 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -308438,15 +308446,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32c032 │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 32c01a │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -308534,15 +308542,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32bfee │ │ │ │ ldr r0, [pc, #768] @ (32c494 ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32bfee │ │ │ │ mov r0, r8 │ │ │ │ bl 32bf10 │ │ │ │ b.n 32c172 │ │ │ │ ldr r3, [pc, #744] @ (32c498 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -308671,15 +308679,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r3, [pc, #332] @ (32c470 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (32c4a0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -308690,22 +308698,22 @@ │ │ │ │ bpl.n 32c2fe │ │ │ │ ldr r0, [pc, #360] @ (32c4a4 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32c2fe │ │ │ │ ldr r0, [pc, #344] @ (32c4a8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32c02a │ │ │ │ ldr r3, [pc, #332] @ (32c4ac ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c032 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -308715,29 +308723,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (32c4b0 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32c032 │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 32c2b0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 329cd8 │ │ │ │ b.n 32c2b0 │ │ │ │ ldr r0, [pc, #276] @ (32c4b4 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 32c402 │ │ │ │ add r3, pc, #8 @ (adr r3, 32c3c0 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -308775,15 +308783,15 @@ │ │ │ │ bpl.n 32c436 │ │ │ │ ldr r0, [pc, #148] @ (32c4bc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c032 │ │ │ │ ldr r3, [pc, #128] @ (32c4c0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -308794,62 +308802,62 @@ │ │ │ │ bpl.w 32c032 │ │ │ │ ldr r0, [pc, #108] @ (32c4c4 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32c074 │ │ │ │ ldc 0, cr0, [r0, #-432] @ 0xfffffe50 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, r7] │ │ │ │ + strb r0, [r7, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r1, #148 @ 0x94 │ │ │ │ lsls r7, r3, #1 │ │ │ │ adds r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, r1] │ │ │ │ + strb r4, [r1, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r1, #38 @ 0x26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r0, [r7, #2] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r6, r1] │ │ │ │ + strh r0, [r4, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r5, [pc, #656] @ (32c724 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, r1] │ │ │ │ + strh r6, [r7, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, r3] │ │ │ │ + strh r4, [r6, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, r0] │ │ │ │ + strh r4, [r5, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r2, r3] │ │ │ │ + strh r6, [r0, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r7, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, r4] │ │ │ │ + strh r2, [r7, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r2, r6] │ │ │ │ + strh r2, [r0, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r2, r5, #7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r4, r0] │ │ │ │ + str r0, [r2, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, r1] │ │ │ │ + str r0, [r7, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -308904,15 +308912,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (32c564 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ subs r2, r2, #4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -308923,27 +308931,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (32c678 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #224] @ (32c67c ) │ │ │ │ ldr r1, [pc, #228] @ (32c680 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 32bd9c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -309004,26 +309012,26 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (32c688 ) │ │ │ │ movs r2, #167 @ 0xa7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [r8], #336 @ 0x150 │ │ │ │ - strb r2, [r4, r2] │ │ │ │ + stc2 0, cr0, [r8, #336]! @ 0x150 │ │ │ │ + strb r2, [r2, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r7, r2] │ │ │ │ + strb r0, [r5, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb6bc │ │ │ │ + @ instruction: 0xb76c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r0, #20 │ │ │ │ + lsls r6, r6, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r5, r7] │ │ │ │ + strb r6, [r3, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #160] @ 0xa0 │ │ │ │ + ldr r4, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (32c720 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -309032,27 +309040,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (32c728 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #116] @ (32c72c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (32c730 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (32c734 ) │ │ │ │ ldr r0, [pc, #92] @ (32c738 ) │ │ │ │ ldr r3, [pc, #96] @ (32c73c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -309063,34 +309071,34 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xfbdc0054 │ │ │ │ - push {r1, r4, r5, r7, lr} │ │ │ │ + stc2 0, cr0, [ip], {84} @ 0x54 │ │ │ │ + cpsie i │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r7, #15 │ │ │ │ + lsls r6, r5, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #808] @ 0x328 │ │ │ │ + str r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r3, #246 @ 0xf6 │ │ │ │ + adds r4, #166 @ 0xa6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ adds r2, r0, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -309132,24 +309140,24 @@ │ │ │ │ ldr r2, [pc, #36] @ (32c7cc ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (32c7d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 32bf10 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfad60054 │ │ │ │ - strh r0, [r0, r2] │ │ │ │ + @ instruction: 0xfb860054 │ │ │ │ + strh r0, [r6, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r2, r2] │ │ │ │ + strh r6, [r0, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 32c814 │ │ │ │ @@ -309157,26 +309165,26 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (32c81c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 385844 │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 32bec0 │ │ │ │ - @ instruction: 0xfa920054 │ │ │ │ - strh r4, [r7, r0] │ │ │ │ + @ instruction: 0xfb420054 │ │ │ │ + strh r4, [r5, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r2, r1] │ │ │ │ + strh r4, [r0, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #100] @ (32c898 ) │ │ │ │ @@ -309184,62 +309192,62 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #104] @ (32c8a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #88] @ (32c8a4 ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ strd r0, r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #80] @ (32c8a8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r4, #12 │ │ │ │ - bl 5e032c │ │ │ │ + bl 5e03dc │ │ │ │ ldr r2, [pc, #68] @ (32c8ac ) │ │ │ │ ldr r1, [pc, #72] @ (32c8b0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 32bd18 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xfa480054 │ │ │ │ - str r2, [r6, r7] │ │ │ │ + @ instruction: 0xfaf80054 │ │ │ │ + strh r2, [r4, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r1, r0] │ │ │ │ + strh r2, [r7, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r1, r0] │ │ │ │ + strh r2, [r7, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ - cbz r2, 32c92c │ │ │ │ + push {r1, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r7, #8 │ │ │ │ + lsls r6, r5, #11 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (32c8bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ adds r6, r6, #0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -309247,32 +309255,32 @@ │ │ │ │ ldr r2, [pc, #56] @ (32c910 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (32c914 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 32c8f8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 44d6dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr??.w r0, [r6, #84] @ 0x54 │ │ │ │ - str r0, [r4, r6] │ │ │ │ + @ instruction: 0xfaa60054 │ │ │ │ + strh r0, [r2, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r6, r6] │ │ │ │ + strh r6, [r4, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 32c99c │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -309320,15 +309328,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 32d108 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, r5] │ │ │ │ + str r4, [r6, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 32d08c │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -309338,15 +309346,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (32ca04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #44] @ (32ca08 ) │ │ │ │ ldr r3, [pc, #44] @ (32ca0c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -309354,18 +309362,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - vst4.16 {d0-d3}, [r8 :64], r4 │ │ │ │ - uxth r6, r1 │ │ │ │ + ldrsh.w r0, [r8, #84] @ 0x54 │ │ │ │ + cbz r6, 32ca52 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r8, #-276] @ 0xfffffeec │ │ │ │ + cdp2 0, 0, cr0, cr8, cr5, {2} │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 0032ca10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -309374,29 +309382,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (32ca54 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc3f4 │ │ │ │ + bl 5dc4a4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r4, [r5, r1] │ │ │ │ + str r4, [r3, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032ca58 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -309407,56 +309415,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 32cac2 │ │ │ │ ldr r0, [pc, #84] @ (32cacc ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ ldr r1, [pc, #76] @ (32cad0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5dd7ec │ │ │ │ + bl 5dd89c │ │ │ │ mov r0, r6 │ │ │ │ - bl 631430 │ │ │ │ + bl 6314e0 │ │ │ │ ldr r3, [pc, #64] @ (32cad4 ) │ │ │ │ ldr r1, [pc, #64] @ (32cad8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 2fe7d0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dec4c │ │ │ │ + bl 5decfc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (32cadc ) │ │ │ │ add r0, pc │ │ │ │ b.n 32ca7a │ │ │ │ b.n 32cfb8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r5, r0] │ │ │ │ + str r4, [r3, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, r4, #1 │ │ │ │ + subs r2, r2, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 32cb56 │ │ │ │ + pop {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #928] @ (32ce80 ) │ │ │ │ + str r0, [r3, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032cae0 : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 32cb10 │ │ │ │ @@ -309491,15 +309499,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (32cb40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ adds r6, r4, r7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 333140 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -309511,25 +309519,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (32cbb4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #68] @ (32cbb8 ) │ │ │ │ ldr r1, [pc, #68] @ (32cbbc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #52] @ (32cbc0 ) │ │ │ │ ldr r2, [pc, #56] @ (32cbc4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (32cbc8 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (32cbcc ) │ │ │ │ @@ -309537,27 +309545,27 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddcd4 │ │ │ │ - @ instruction: 0xf7800054 │ │ │ │ - sub sp, #472 @ 0x1d8 │ │ │ │ + b.w 5ddd84 │ │ │ │ + ldrh.w r0, [r0, r4, lsl #1] │ │ │ │ + cbz r6, 32cbdc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vhadd.u8 q8, q1, │ │ │ │ - ldr r7, [pc, #232] @ (32cca4 ) │ │ │ │ + vswp q8, │ │ │ │ + ldr r7, [pc, #936] @ (32cf64 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [pc, #336] @ (32cd10 ) │ │ │ │ + str r4, [r0, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - revsh r6, r6 │ │ │ │ + cbnz r6, 32cc30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #280] @ (32cce4 ) │ │ │ │ + ldr r7, [pc, #984] @ (32cfa4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldmia r4!, {r5, r6, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ @@ -309681,22 +309689,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 73a688 │ │ │ │ + bl 73a738 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 631ea8 │ │ │ │ + b.w 631f58 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -309710,15 +309718,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 63218c │ │ │ │ + bl 63223c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -309757,25 +309765,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 32ce0c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 32ce0c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 738b24 │ │ │ │ + bl 738bd4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 261098 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 32cdf8 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 744e84 │ │ │ │ + bl 744f34 │ │ │ │ b.n 32cdaa │ │ │ │ ldr r3, [pc, #36] @ (32ce20 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (32ce24 ) │ │ │ │ ldr r0, [pc, #36] @ (32ce28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -309786,23 +309794,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (32ce30 ) │ │ │ │ ldr r0, [pc, #32] @ (32ce34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - add.w r0, r6, #13893632 @ 0xd40000 │ │ │ │ - ldr r5, [pc, #960] @ (32d1e8 ) │ │ │ │ + subs.w r0, r6, #13893632 @ 0xd40000 │ │ │ │ + ldr r6, [pc, #640] @ (32d0a8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [pc, #1016] @ (32d224 ) │ │ │ │ + ldr r6, [pc, #696] @ (32d0e4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xf4f40054 │ │ │ │ - ldr r6, [pc, #104] @ (32ce9c ) │ │ │ │ + sub.w r0, r4, #13893632 @ 0xd40000 │ │ │ │ + ldr r6, [pc, #808] @ (32d15c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [pc, #184] @ (32cef0 ) │ │ │ │ + ldr r6, [pc, #888] @ (32d1b0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032ce38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -309850,15 +309858,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32ce7e │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (32cefc ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 32ce7e │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 32ce66 │ │ │ │ mov r2, lr │ │ │ │ b.n 32ce6c │ │ │ │ @@ -309867,15 +309875,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #688] @ (32d1b0 ) │ │ │ │ + ldr r6, [pc, #368] @ (32d070 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 32cf46 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -309886,15 +309894,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 632b6c │ │ │ │ + bl 632c1c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -309927,15 +309935,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73b7f0 │ │ │ │ + bl 73b8a0 │ │ │ │ ldr r1, [pc, #76] @ (32cff4 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 4a59d8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -309954,29 +309962,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 32cf7a │ │ │ │ ldr r0, [pc, #32] @ (32d000 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 32cf7a │ │ │ │ nop │ │ │ │ ble.n 32d0dc │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #960] @ (32d3c4 ) │ │ │ │ + ldr r5, [pc, #640] @ (32d284 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ cbz r1, 32d00c │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 32d01a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -309990,22 +309998,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (32d04c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (32d050 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73adc4 │ │ │ │ + b.w 73ae74 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #928] @ (32d3f0 ) │ │ │ │ + ldr r5, [pc, #608] @ (32d2b0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -310086,16 +310094,16 @@ │ │ │ │ ldr r7, [pc, #0] @ (32d10c ) │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #57428 @ 0xe054 │ │ │ │ - ldr r4, [pc, #416] @ (32d2c0 ) │ │ │ │ + @ instruction: 0xf2fe0054 │ │ │ │ + ldr r5, [pc, #96] @ (32d180 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032d120 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -310189,15 +310197,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32d150 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (32d240 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32d150 │ │ │ │ nop │ │ │ │ blt.n 32d170 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ @@ -310211,15 +310219,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ subs r4, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #280] @ (32d35c ) │ │ │ │ + ldr r3, [pc, #984] @ (32d61c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -310252,15 +310260,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 632060 │ │ │ │ + bl 632110 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 32d2e4 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -310296,18 +310304,18 @@ │ │ │ │ nop │ │ │ │ bge.n 32d224 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 32d3f0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - vshr.s32 q8, q2, #2 │ │ │ │ - ldr r0, [pc, #928] @ (32d6cc ) │ │ │ │ + @ instruction: 0xf0ae0054 │ │ │ │ + ldr r1, [pc, #608] @ (32d58c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [pc, #608] @ (32d590 ) │ │ │ │ + ldr r3, [pc, #288] @ (32d450 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (32d448 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -310317,15 +310325,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32d424 │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 32d364 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 632148 │ │ │ │ + bl 6321f8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 32d378 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -310397,28 +310405,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32d350 │ │ │ │ ldr r0, [pc, #32] @ (32d45c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 32d350 │ │ │ │ nop │ │ │ │ bls.n 32d388 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ cmp r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #528] @ (32d670 ) │ │ │ │ + ldr r2, [pc, #208] @ (32d530 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -310466,17 +310474,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 32d5fe │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 32d5c8 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 62c020 │ │ │ │ + bl 62c0d0 │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 32d5d6 │ │ │ │ @@ -310497,49 +310505,49 @@ │ │ │ │ beq.n 32d510 │ │ │ │ vldr d7, [pc, #260] @ 32d638 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 632060 │ │ │ │ + bl 632110 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 32d606 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 32d606 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (32d648 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6321e4 │ │ │ │ + bl 632294 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (32d64c ) │ │ │ │ ldr r3, [pc, #156] @ (32d644 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -310549,17 +310557,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 62c024 │ │ │ │ + bl 62c0d4 │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32d5a4 │ │ │ │ ldr r2, [pc, #108] @ (32d650 ) │ │ │ │ @@ -310573,17 +310581,17 @@ │ │ │ │ bne.n 32d630 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4a5990 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 32d4f6 │ │ │ │ b.n 32d5d4 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ movs r1, #5 │ │ │ │ - bl 62c028 │ │ │ │ + bl 62c0d8 │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 32d5d6 │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -310615,41 +310623,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 631e84 │ │ │ │ + bl 631f34 │ │ │ │ ldr r0, [pc, #100] @ (32d6e8 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 633cf4 │ │ │ │ + bl 633da4 │ │ │ │ ldr r3, [pc, #88] @ (32d6ec ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (32d6f0 ) │ │ │ │ ldr r1, [pc, #92] @ (32d6f4 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #72] @ (32d6f8 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (32d6fc ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 32d4b4 │ │ │ │ @@ -310659,19 +310667,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ lsrs r2, r1, #27 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldcl 0, cr0, [r0], #-336 @ 0xfffffeb0 │ │ │ │ - add r5, pc, #752 @ (adr r5, 32d9e4 ) │ │ │ │ + stc 0, cr0, [r0, #-336]! @ 0xfffffeb0 │ │ │ │ + add r6, pc, #432 @ (adr r6, 32d8a4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - and.w r0, r8, #12910592 @ 0xc50000 │ │ │ │ - bxns r4 │ │ │ │ + @ instruction: 0xf4b80045 │ │ │ │ + blxns sl │ │ │ │ lsls r4, r0, #1 │ │ │ │ bl 16b6fe │ │ │ │ │ │ │ │ 0032d700 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (32d73c ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -310702,15 +310710,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -310724,15 +310732,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -310750,15 +310758,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ │ │ │ │ 0032d7e4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -310848,15 +310856,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32d81e │ │ │ │ ldr r0, [pc, #60] @ (32d908 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 32d81e │ │ │ │ blx 262fb8 │ │ │ │ bmi.n 32d8a4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ @@ -310865,20 +310873,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #0] @ (32d8f4 ) │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 6bb8fe │ │ │ │ + bl 6bb8fe │ │ │ │ asrs r0, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r3 │ │ │ │ + cmp r8, r9 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032d90c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -310964,35 +310972,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32d93c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (32da18 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32d93c │ │ │ │ bcc.n 32d970 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #0] @ (32da04 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - bl 5ada0e │ │ │ │ + bl 5ada0e │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sl │ │ │ │ + cmp r0, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (32dab8 ) │ │ │ │ @@ -311005,15 +311013,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 632060 │ │ │ │ + bl 632110 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -311034,15 +311042,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 32da78 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ bcs.n 32da20 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ @@ -311142,15 +311150,15 @@ │ │ │ │ bpl.n 32daf4 │ │ │ │ ldr r0, [pc, #96] @ (32dc08 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 32daf4 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -311178,15 +311186,15 @@ │ │ │ │ bl 3edbfa │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r0, r4 │ │ │ │ + bics r0, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032dc0c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -311250,15 +311258,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (32ddb4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 32dc64 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32dd30 │ │ │ │ cbz r3, 32dcce │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -311329,15 +311337,15 @@ │ │ │ │ cbz r3, 32dd7c │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 32dd80 │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 32dc5c │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32dd74 │ │ │ │ mov r3, r1 │ │ │ │ b.n 32dd80 │ │ │ │ @@ -311347,15 +311355,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #86 @ 0x56 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - tst r2, r6 │ │ │ │ + cmn r2, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -311436,15 +311444,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -311487,15 +311495,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 32df10 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -311658,15 +311666,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32e22c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 632060 │ │ │ │ + bl 632110 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 32e1c8 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -311680,35 +311688,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr r1, [pc, #240] @ (32e26c ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6320fc │ │ │ │ + bl 6321ac │ │ │ │ ldr r2, [pc, #212] @ (32e270 ) │ │ │ │ ldr r3, [pc, #192] @ (32e260 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -311738,31 +311746,31 @@ │ │ │ │ cbz r3, 32e1f0 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32e220 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldr r2, [pc, #116] @ (32e278 ) │ │ │ │ ldr r3, [pc, #92] @ (32e260 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32e258 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 62c028 │ │ │ │ + b.w 62c0d8 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 32e1f8 │ │ │ │ ldr r3, [pc, #76] @ (32e27c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32e108 │ │ │ │ ldr r3, [pc, #68] @ (32e280 ) │ │ │ │ @@ -311771,15 +311779,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32e108 │ │ │ │ ldr r0, [pc, #56] @ (32e284 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32e108 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldmia r4, {r3, r4} │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r4} │ │ │ │ @@ -311793,15 +311801,15 @@ │ │ │ │ bl 5a276 │ │ │ │ ldmia r2!, {r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #212 @ 0xd4 │ │ │ │ + subs r5, #132 @ 0x84 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0032e288 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -311934,15 +311942,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 65440a │ │ │ │ + bl 65440a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -312018,15 +312026,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -312251,15 +312259,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 32e60c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -312490,15 +312498,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 261b74 │ │ │ │ b.n 32e8d4 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 32e926 │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -312581,15 +312589,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 632b64 │ │ │ │ + bl 632c14 │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -312839,15 +312847,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 32edb0 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -313222,15 +313230,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 32efb8 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 32efb8 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 32f1c8 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 32f0cc │ │ │ │ @@ -313270,18 +313278,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 32f35e │ │ │ │ b.n 32f052 │ │ │ │ b.n 32f23a │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - @ instruction: 0xffffd1e4 │ │ │ │ + vrshr.u64 d29, d4, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 32eea2 │ │ │ │ - vaddw.u , , d18 │ │ │ │ + vsra.u64 , q1, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 32ebf6 │ │ │ │ Address 0x32f38a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032f38c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -313314,22 +313322,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -313451,15 +313459,15 @@ │ │ │ │ blx 260d68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 633aa8 │ │ │ │ + bl 633b58 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (32f5e8 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -313473,15 +313481,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6320b0 │ │ │ │ + bl 632160 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 32f5b2 │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -313494,15 +313502,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 631ec8 │ │ │ │ + b.w 631f78 │ │ │ │ nop │ │ │ │ bhi.n 32f60a │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -313541,15 +313549,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 32f7a4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 632060 │ │ │ │ + bl 632110 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 32f706 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -313564,23 +313572,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (32f7e0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -313620,28 +313628,28 @@ │ │ │ │ cbz r3, 32f72e │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32f798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldr r2, [pc, #172] @ (32f7ec ) │ │ │ │ ldr r3, [pc, #144] @ (32f7d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32f7cc │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 62c028 │ │ │ │ + b.w 62c0d8 │ │ │ │ ldr r3, [pc, #144] @ (32f7f0 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -313659,15 +313667,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 32f7cc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 32f736 │ │ │ │ ldr r2, [pc, #80] @ (32f7f8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32f652 │ │ │ │ ldr r2, [pc, #72] @ (32f7fc ) │ │ │ │ @@ -313676,15 +313684,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32f652 │ │ │ │ ldr r0, [pc, #64] @ (32f800 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32f652 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb6e0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6d8 │ │ │ │ @@ -313701,15 +313709,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ @ instruction: 0xffffb564 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #112] @ (32f86c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #140 @ 0x8c │ │ │ │ + cmp r0, #60 @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 32f81c │ │ │ │ @@ -313889,15 +313897,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 32fa16 │ │ │ │ ldr r3, [pc, #132] @ (32fa84 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32fa48 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 6326f8 │ │ │ │ + bl 6327a8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 32fa66 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -313914,30 +313922,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32f9e0 │ │ │ │ ldr r0, [pc, #84] @ (32fa90 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 32f9e0 │ │ │ │ ldr r3, [pc, #72] @ (32fa94 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa04 │ │ │ │ ldr r3, [pc, #56] @ (32fa8c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32fa04 │ │ │ │ ldr r0, [pc, #56] @ (32fa98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 32fa04 │ │ │ │ ldr r3, [pc, #52] @ (32fa9c ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (32faa0 ) │ │ │ │ ldr r0, [pc, #52] @ (32faa4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -313949,25 +313957,25 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #62 @ 0x3e │ │ │ │ + movs r5, #238 @ 0xee │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #114 @ 0x72 │ │ │ │ + movs r6, #34 @ 0x22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r0!, {r3, r4, r7} │ │ │ │ + ldmia r1!, {r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #130 @ 0x82 │ │ │ │ + movs r2, #50 @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r5, #152 @ 0x98 │ │ │ │ + movs r6, #72 @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (32faf4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -314053,15 +314061,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 32fb8c │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 32fb8c │ │ │ │ blt.n 32fbaa │ │ │ │ Address 0x32fbd6 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032fbd8 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -314179,15 +314187,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ bge.n 32fd8a │ │ │ │ Address 0x32fd1e is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032fd20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -314196,25 +314204,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 632990 │ │ │ │ + bl 632a40 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 32fd76 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 32fda0 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6329f8 │ │ │ │ + bl 632aa8 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -314233,17 +314241,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (32fe1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 62c024 │ │ │ │ + bl 62c0d4 │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 32fe00 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 32fe08 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -314262,45 +314270,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 32fd50 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 32fd50 │ │ │ │ mov r0, r5 │ │ │ │ bl 32fc98 │ │ │ │ b.n 32fd50 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 3329b0 │ │ │ │ b.n 32fd50 │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r4, #1 │ │ │ │ + subs r0, r2, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r2, #146 @ 0x92 │ │ │ │ + movs r3, #66 @ 0x42 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bls.n 32fe82 │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 32fe8a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 32fe50 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62c020 │ │ │ │ + bl 62c0d0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 32fe66 │ │ │ │ @@ -314314,15 +314322,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 32fd20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32fe3e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -314352,26 +314360,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr r1, [pc, #40] @ (32ff34 ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 63222c │ │ │ │ + bl 6322dc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -314496,29 +314504,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 632b6c │ │ │ │ + bl 632c1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 32ffe2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 32ffb8 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 32ffe2 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 632b6c │ │ │ │ + bl 632c1c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 32fea8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -314597,17 +314605,17 @@ │ │ │ │ cbz r1, 330182 │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 32fd20 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33020e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62c020 │ │ │ │ + bl 62c0d0 │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -314645,15 +314653,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 33020e │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -314673,21 +314681,21 @@ │ │ │ │ beq.n 3301e0 │ │ │ │ blx r3 │ │ │ │ b.n 3301e0 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -314825,15 +314833,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 3305a6 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 632060 │ │ │ │ + bl 632110 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 330540 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -314936,38 +314944,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 330618 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 32fc98 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62c020 │ │ │ │ + bl 62c0d0 │ │ │ │ b.n 3304a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 32fc98 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldr r2, [pc, #300] @ (33067c ) │ │ │ │ ldr r3, [pc, #252] @ (330650 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 330618 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 62c028 │ │ │ │ + b.w 62c0d8 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 3304a0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 330376 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (330680 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -315000,15 +315008,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (330690 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 3303ec │ │ │ │ ldr r2, [pc, #144] @ (330684 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3303ec │ │ │ │ @@ -315047,49 +315055,49 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #304 @ 0x130 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #216 @ 0xd8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - itet cc │ │ │ │ - lslcc r4, r2, #1 │ │ │ │ - mcr2cs 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ - bne.n 330662 @ unpredictable │ │ │ │ + itte al │ │ │ │ + lslal r4, r2, #1 │ │ │ │ + mcr2al 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ + bne.n 330662 @ unpredictable > │ │ │ │ vqrshrun.s64 d26, q13, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ stc2 15, cr15, [r1, #1020]! @ 0x3fc │ │ │ │ add r7, pc, #832 @ (adr r7, 3309bc ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ add r7, pc, #584 @ (adr r7, 3308c8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ stc2l 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ subs r0, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r6, r1 │ │ │ │ + subs r6, r4, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, r7, r2 │ │ │ │ + subs r2, r5, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r6, r5, #11 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - pop {r1, r5, r6, r7} │ │ │ │ + pop {r1, r4, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r1, #23 │ │ │ │ + asrs r4, r7, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, r0, r1 │ │ │ │ + subs r6, r6, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - pop {r1, r3, r6, r7} │ │ │ │ + pop {r1, r3, r4, r5, r6, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r6, #22 │ │ │ │ + asrs r4, r4, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, r2, r0 │ │ │ │ + subs r6, r0, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ @@ -315099,17 +315107,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 3306de │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 32fd20 │ │ │ │ cbnz r0, 330736 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62c020 │ │ │ │ + bl 62c0d0 │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 32e02c │ │ │ │ @@ -315138,15 +315146,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 0033075c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -315202,22 +315210,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr r1, [pc, #100] @ (330884 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 33075c │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -315286,15 +315294,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (3309c4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 33094c │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -315360,19 +315368,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ blx 262fb8 │ │ │ │ add r3, pc, #952 @ (adr r3, 330d80 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 3309e4 │ │ │ │ + rev r6, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r0, #9 │ │ │ │ + asrs r0, r6, #11 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r3, #28 │ │ │ │ + asrs r2, r1, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -315439,22 +315447,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr r1, [pc, #100] @ (330b28 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 33075c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -315588,30 +315596,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 330b98 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ ldr r1, [pc, #92] @ (330ca0 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 330b66 │ │ │ │ ldr r1, [pc, #84] @ (330ca4 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 330b66 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (330ca8 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 330b66 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 330bca │ │ │ │ ldr r3, [pc, #56] @ (330cac ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (330cb0 ) │ │ │ │ @@ -315629,21 +315637,21 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ vtbl.8 d29, {d31- instruction: 0xb68e │ │ │ │ + @ instruction: 0xb73e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r7, #29 │ │ │ │ + asrs r0, r5, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r7, #18 │ │ │ │ + asrs r2, r5, #21 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00330cb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -315692,15 +315700,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 330b30 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -315765,29 +315773,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (330e74 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 330cf4 │ │ │ │ nop │ │ │ │ add r0, pc, #80 @ (adr r0, 330eb4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, fp │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #10 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r6, r2, #12 │ │ │ │ + asrs r6, r0, #15 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00330e78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -315797,15 +315805,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 330ea8 │ │ │ │ ldr r2, [pc, #124] @ (330f14 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 330eea │ │ │ │ - bl 632148 │ │ │ │ + bl 6321f8 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 32d330 │ │ │ │ @@ -315834,28 +315842,28 @@ │ │ │ │ ldr r2, [pc, #36] @ (330f1c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 330e9c │ │ │ │ ldr r0, [pc, #32] @ (330f20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 330e9c │ │ │ │ nop │ │ │ │ ldr r6, [sp, #336] @ 0x150 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #10 │ │ │ │ + asrs r0, r4, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00330f24 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -315874,15 +315882,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 632060 │ │ │ │ + bl 632110 │ │ │ │ ldrb.w r3, [r5, #218] @ 0xda │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -315899,47 +315907,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #208] @ 0xd0 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 331074 │ │ │ │ - bl 6963b0 │ │ │ │ + bl 696460 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3310d8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 632aec │ │ │ │ + bl 632b9c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3310fa │ │ │ │ ldr r1, [pc, #344] @ (331124 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 6318a4 │ │ │ │ + bl 631954 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33108a │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 723580 │ │ │ │ + bl 723630 │ │ │ │ ldr.w r2, [r5, #200] @ 0xc8 │ │ │ │ cbz r2, 331044 │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 723580 │ │ │ │ + bl 723630 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 33106c │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 723580 │ │ │ │ + bl 723630 │ │ │ │ mov r0, r4 │ │ │ │ bl 32d330 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 631b80 │ │ │ │ + bl 631c30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (331128 ) │ │ │ │ ldr r3, [pc, #252] @ (331120 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -315964,22 +315972,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 331004 │ │ │ │ - bl 723334 │ │ │ │ + bl 7233e4 │ │ │ │ mov r2, r0 │ │ │ │ b.n 331004 │ │ │ │ ldr r1, [pc, #184] @ (331130 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 6318a4 │ │ │ │ + bl 631954 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 330fe4 │ │ │ │ ldr r3, [pc, #168] @ (331134 ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -316012,59 +316020,59 @@ │ │ │ │ ldr r1, [pc, #104] @ (331148 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 33101e │ │ │ │ ldr r3, [pc, #80] @ (33114c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (331150 ) │ │ │ │ ldr r1, [pc, #80] @ (331154 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 3310f4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 33102c │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r4, [sp, #776] @ 0x308 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r6, r5, #7 │ │ │ │ + asrs r6, r3, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bmi.n 3310ec │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r0, #6 │ │ │ │ + asrs r0, r6, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r0, #6 │ │ │ │ + asrs r4, r6, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r3, #5 │ │ │ │ + asrs r4, r1, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sxth r0, r5 │ │ │ │ + uxtb r0, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r3, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r1, #12 │ │ │ │ + lsrs r2, r7, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sxth r6, r0 │ │ │ │ + uxth r6, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r6, #3 │ │ │ │ + asrs r4, r4, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r5, #11 │ │ │ │ + lsrs r0, r3, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00331158 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 331196 │ │ │ │ @@ -316118,37 +316126,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 738ac0 │ │ │ │ + bl 738b70 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 262b9c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 633aa8 │ │ │ │ + bl 633b58 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 262b9c │ │ │ │ movs r0, #32 │ │ │ │ blx 260d68 │ │ │ │ ldr r3, [pc, #84] @ (331278 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 32d330 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -316178,51 +316186,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ nop │ │ │ │ │ │ │ │ 003312a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 3312c4 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 26109c │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 738b24 │ │ │ │ + bl 738bd4 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 738b24 │ │ │ │ + b.w 738bd4 │ │ │ │ nop │ │ │ │ │ │ │ │ 003312dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 331304 │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 60b204 │ │ │ │ + bl 60b2b4 │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 3312f2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -316372,17 +316380,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 331280 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 331528 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62c020 │ │ │ │ + bl 62c0d0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 32fc20 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -316415,17 +316423,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 331420 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62c024 │ │ │ │ + bl 62c0d4 │ │ │ │ b.n 3314c6 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 331310 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -316442,28 +316450,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 331430 │ │ │ │ ldr r0, [pc, #40] @ (331594 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 331430 │ │ │ │ ldr r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - add sp, #224 @ 0xe0 │ │ │ │ + sub sp, #416 @ 0x1a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #30 │ │ │ │ + asrs r4, r7, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -316508,15 +316516,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 6966a0 │ │ │ │ + bl 696750 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -316591,26 +316599,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3316d4 │ │ │ │ ldr r0, [pc, #32] @ (331744 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3316d4 │ │ │ │ str r6, [sp, #120] @ 0x78 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #24 │ │ │ │ + lsrs r2, r1, #27 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -316673,15 +316681,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 331280 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3317da │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 69681c │ │ │ │ + bl 6968cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 3317da │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -316690,15 +316698,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 3317f4 │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33180e │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 6963b0 │ │ │ │ + bl 696460 │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -316732,45 +316740,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 331940 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 331b82 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 331ac2 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 331a66 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 331a1e │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 62c028 │ │ │ │ + bl 62c0d8 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 3316ac │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 331310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62c020 │ │ │ │ + bl 62c0d0 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -316855,21 +316863,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 696b0c │ │ │ │ + bl 696bbc │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 331914 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62c024 │ │ │ │ + bl 62c0d4 │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 331904 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 331908 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -316878,15 +316886,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 696b0c │ │ │ │ + bl 696bbc │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 331a4a │ │ │ │ b.n 331920 │ │ │ │ ldr r3, [pc, #568] @ (331ccc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -316898,30 +316906,30 @@ │ │ │ │ bpl.w 3318a2 │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (331cd4 ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3318a2 │ │ │ │ ldr r3, [pc, #532] @ (331cd8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3318e2 │ │ │ │ ldr r3, [pc, #508] @ (331cd0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3318e2 │ │ │ │ ldr r0, [pc, #508] @ (331cdc ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3318e2 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 331c38 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -316947,15 +316955,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 331a18 │ │ │ │ ldr r0, [pc, #416] @ (331ce4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 331a18 │ │ │ │ ldr r3, [pc, #400] @ (331ce8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3319d8 │ │ │ │ @@ -316964,15 +316972,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3319d8 │ │ │ │ ldr r0, [pc, #376] @ (331cec ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 3319d8 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 331c24 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -316987,21 +316995,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 331c64 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (331cf0 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -317021,17 +317029,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 62c028 │ │ │ │ + bl 62c0d8 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 331908 │ │ │ │ ldr r3, [pc, #184] @ (331cf4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -317041,29 +317049,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 331af2 │ │ │ │ ldr r0, [pc, #160] @ (331cf8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 331af2 │ │ │ │ ldr r3, [pc, #148] @ (331cfc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 331bc0 │ │ │ │ ldr r3, [pc, #92] @ (331cd0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 331bc0 │ │ │ │ ldr r0, [pc, #128] @ (331d00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 331bc0 │ │ │ │ ldr r3, [pc, #124] @ (331d04 ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (331d08 ) │ │ │ │ ldr r0, [pc, #124] @ (331d0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -317090,49 +317098,49 @@ │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ adds r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r6, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r4, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #12 │ │ │ │ + lsrs r4, r6, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #11 │ │ │ │ + lsrs r2, r5, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #10 │ │ │ │ + lsrs r4, r7, #12 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #10 │ │ │ │ + lsrs r0, r1, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #5 │ │ │ │ + lsrs r2, r0, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r0, sp, #560 @ 0x230 │ │ │ │ + add r1, sp, #240 @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r0, #8 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r1, #8 │ │ │ │ + lsrs r6, r7, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r0, sp, #472 @ 0x1d8 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r5, #7 │ │ │ │ + lsrs r4, r3, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r3, #8 │ │ │ │ + lsrs r0, r1, #11 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 331e68 │ │ │ │ mov r6, r3 │ │ │ │ @@ -317162,21 +317170,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr r1, [pc, #216] @ (331e70 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -317229,15 +317237,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (331e80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (331e84 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 331dae │ │ │ │ b.n 331d4c │ │ │ │ ldr r3, [pc, #72] @ (331e88 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (331e8c ) │ │ │ │ @@ -317261,31 +317269,31 @@ │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bl 123e72 │ │ │ │ cmp r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #248 @ 0xf8 │ │ │ │ + adds r5, #168 @ 0xa8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bcs.n 331de0 │ │ │ │ + bcc.n 331f40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r2, #4 │ │ │ │ + lsrs r0, r0, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r6, pc, #856 @ (adr r6, 3321e4 ) │ │ │ │ + add r7, pc, #536 @ (adr r7, 3320a4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r1, #1 │ │ │ │ + lsrs r4, r7, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r6, #4 │ │ │ │ + lsrs r0, r4, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r6, pc, #768 @ (adr r6, 332198 ) │ │ │ │ + add r7, pc, #448 @ (adr r7, 332058 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r6, #32 │ │ │ │ + lsrs r6, r4, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r3, #4 │ │ │ │ + lsrs r2, r1, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ @@ -317435,36 +317443,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 33209c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr r1, [pc, #40] @ (3320b0 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 33075c │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 331864 │ │ │ │ - bl 6340b2 │ │ │ │ + bl 6340b2 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -317727,15 +317735,15 @@ │ │ │ │ b.n 33237a │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 3316ac │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6963b0 │ │ │ │ + bl 696460 │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 3323da │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 3323e6 │ │ │ │ mov r1, r5 │ │ │ │ @@ -318074,18 +318082,18 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 3325b0 │ │ │ │ - add r3, pc, #296 @ (adr r3, 332888 ) │ │ │ │ + add r3, pc, #1000 @ (adr r3, 332b48 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldc2 0, cr0, [r4], {67} @ 0x43 │ │ │ │ - lsls r4, r2, #11 │ │ │ │ + stc2l 0, cr0, [r4], {67} @ 0x43 │ │ │ │ + lsls r4, r0, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -318120,17 +318128,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 332852 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 33281c │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62c020 │ │ │ │ + bl 62c0d0 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 332844 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -318138,17 +318146,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 331864 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62c024 │ │ │ │ + bl 62c0d4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -318170,26 +318178,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3327da │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (33288c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3327da │ │ │ │ strh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u q0, q1, │ │ │ │ + vmla.i32 q8, q1, d3[0] │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -318206,21 +318214,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 332906 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr r1, [pc, #40] @ (33291c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -318255,21 +318263,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 332996 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr r1, [pc, #40] @ (3329ac ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -318330,26 +318338,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3329d2 │ │ │ │ ldr r0, [pc, #32] @ (332a4c ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3329d2 │ │ │ │ strh r0, [r6, #24] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb120043 │ │ │ │ + @ instruction: 0xfbc20043 │ │ │ │ │ │ │ │ 00332a50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #464] @ (332c34 ) │ │ │ │ @@ -318392,15 +318400,15 @@ │ │ │ │ bne.n 332aa0 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 332aa0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6963b0 │ │ │ │ + bl 696460 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 332aa0 │ │ │ │ ldr r2, [pc, #356] @ (332c40 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 332af6 │ │ │ │ @@ -318428,15 +318436,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 331280 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6963b0 │ │ │ │ + bl 696460 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 332ab2 │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 332ab2 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -318480,27 +318488,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 332a7c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 7439b4 │ │ │ │ + bl 743a64 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 332c10 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 260bec │ │ │ │ b.n 332a7c │ │ │ │ ldr r0, [pc, #132] @ (332c50 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 332b9a │ │ │ │ b.n 332a7c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -318517,15 +318525,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 332b0e │ │ │ │ ldr r0, [pc, #80] @ (332c58 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 332b0e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 332bbe │ │ │ │ ldr r3, [pc, #44] @ (332c48 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -318533,15 +318541,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 332bbe │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (332c5c ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 332bbe │ │ │ │ strh r4, [r7, #18] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r4, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -318549,19 +318557,19 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbfa0043 │ │ │ │ + stc2 0, cr0, [sl], #268 @ 0x10c │ │ │ │ asrs r4, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r8], #-268 @ 0xfffffef4 │ │ │ │ - @ instruction: 0xfbc80043 │ │ │ │ + ldc2l 0, cr0, [r8], {67} @ 0x43 │ │ │ │ + ldc2l 0, cr0, [r8], #-268 @ 0xfffffef4 │ │ │ │ │ │ │ │ 00332c60 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -318578,20 +318586,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (332cb8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldmia r3, {r3, r4, r5} │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -318603,22 +318611,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 332d4a │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 332d82 │ │ │ │ @@ -318630,15 +318638,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (332e00 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -318674,15 +318682,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -318694,47 +318702,47 @@ │ │ │ │ ldr r1, [pc, #88] @ (332e18 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 332d36 │ │ │ │ ldr r3, [pc, #72] @ (332e1c ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (332e20 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (332e24 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 332d36 │ │ │ │ - stcl 0, cr0, [r0, #268]! @ 0x10c │ │ │ │ - ldr r0, [sp, #576] @ 0x240 │ │ │ │ + cdp 0, 9, cr0, cr0, cr3, {2} │ │ │ │ + ldr r1, [sp, #256] @ 0x100 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldcl 0, cr0, [r6, #268]! @ 0x10c │ │ │ │ - @ instruction: 0xfb980043 │ │ │ │ - @ instruction: 0xfb300043 │ │ │ │ - str r7, [sp, #888] @ 0x378 │ │ │ │ + cdp 0, 10, cr0, cr6, cr3, {2} │ │ │ │ + mcrr2 0, 4, r0, r8, cr3 │ │ │ │ + @ instruction: 0xfbe00043 │ │ │ │ + ldr r0, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfae20043 │ │ │ │ - @ instruction: 0xfaca0043 │ │ │ │ - str r7, [sp, #680] @ 0x2a8 │ │ │ │ + @ instruction: 0xfb920043 │ │ │ │ + @ instruction: 0xfb7a0043 │ │ │ │ + ldr r0, [sp, #360] @ 0x168 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfae80043 │ │ │ │ - @ instruction: 0xfa980043 │ │ │ │ - str r7, [sp, #560] @ 0x230 │ │ │ │ + @ instruction: 0xfb980043 │ │ │ │ + @ instruction: 0xfb480043 │ │ │ │ + ldr r0, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfaca0043 │ │ │ │ - @ instruction: 0xfa7a0043 │ │ │ │ + @ instruction: 0xfb7a0043 │ │ │ │ + @ instruction: 0xfb2a0043 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (332e80 ) │ │ │ │ ldr r1, [pc, #72] @ (332e84 ) │ │ │ │ @@ -318745,36 +318753,36 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (332e8c ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e3e7c │ │ │ │ + bl 5e3f2c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e4774 │ │ │ │ + bl 5e4824 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa900043 │ │ │ │ + @ instruction: 0xfb400043 │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #24 │ │ │ │ + asrs r0, r6, #26 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (332ef4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -318783,25 +318791,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (332efc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #68] @ (332f00 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (332f04 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #52] @ (332f08 ) │ │ │ │ ldr r2, [pc, #56] @ (332f0c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (332f10 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (332f14 ) │ │ │ │ @@ -318809,28 +318817,28 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #18 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddcd4 │ │ │ │ - str r6, [sp, #768] @ 0x300 │ │ │ │ + b.w 5ddd84 │ │ │ │ + str r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [pc, #696] @ (3331b4 ) │ │ │ │ + ldr r6, [pc, #376] @ (333074 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xebf20043 │ │ │ │ - stc 0, cr0, [sl], {67} @ 0x43 │ │ │ │ + stc 0, cr0, [r2], #268 @ 0x10c │ │ │ │ + ldc 0, cr0, [sl], #268 @ 0x10c │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r5, r6] │ │ │ │ + ldr r6, [r3, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xfa020043 │ │ │ │ + @ instruction: 0xfab20043 │ │ │ │ strb r0, [r1, #31] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -318841,42 +318849,42 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (332f64 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7191e4 │ │ │ │ + b.w 719294 │ │ │ │ nop │ │ │ │ - str r6, [sp, #200] @ 0xc8 │ │ │ │ + str r6, [sp, #904] @ 0x388 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeb960043 │ │ │ │ - sbcs.w r0, r8, r3, lsl #1 │ │ │ │ + mcrr 0, 4, r0, r6, cr3 │ │ │ │ + stc 0, cr0, [r8], #-268 @ 0xfffffef4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 332fc0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #68] @ (332fc4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (332fc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #52] @ (332fcc ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (332fd0 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 332fd4 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -318884,25 +318892,25 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ - str r5, [sp, #920] @ 0x398 │ │ │ │ + b.w 5ddd84 │ │ │ │ + str r6, [sp, #600] @ 0x258 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #848] @ (333318 ) │ │ │ │ + ldr r5, [pc, #528] @ (3331d8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #824] @ 0x338 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r2, [r2, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - @ instruction: 0xeaee0043 │ │ │ │ + @ instruction: 0xeb9e0043 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (333040 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #88] @ (333044 ) │ │ │ │ @@ -318910,56 +318918,56 @@ │ │ │ │ ldr r1, [pc, #88] @ (333048 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #72] @ (33304c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (333050 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (333054 ) │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #60] @ (333058 ) │ │ │ │ ldr r1, [pc, #60] @ (33305c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (333060 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #26 │ │ │ │ add.w r1, r1, #960 @ 0x3c0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddcd4 │ │ │ │ - str r5, [sp, #480] @ 0x1e0 │ │ │ │ + b.w 5ddd84 │ │ │ │ + str r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #408] @ (3331e0 ) │ │ │ │ + ldr r5, [pc, #88] @ (3330a0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r3, [sp, #392] @ 0x188 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xeaaa0043 │ │ │ │ - pkhbt r0, r2, r3, lsl #1 │ │ │ │ - ldrsb r2, [r5, r1] │ │ │ │ + adcs.w r0, sl, r3, lsl #1 │ │ │ │ + sbcs.w r0, r2, r3, lsl #1 │ │ │ │ + ldrsb r2, [r3, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, #26] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str.w r0, [r6, #67] @ 0x43 │ │ │ │ + ldr??.w r0, [r6, r3] │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 333120 │ │ │ │ ldr.w lr, [pc, #168] @ 333124 │ │ │ │ @@ -318975,23 +318983,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 7191e4 │ │ │ │ + bl 719294 │ │ │ │ cbnz r0, 3330e6 │ │ │ │ ldr r2, [pc, #112] @ (333134 ) │ │ │ │ ldr r3, [pc, #96] @ (333128 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -319007,15 +319015,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 42dcbc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 3330fa │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 3330c2 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 3330f2 │ │ │ │ cbz r3, 333114 │ │ │ │ @@ -319026,26 +319034,26 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 3330f2 │ │ │ │ ldr r2, [pc, #36] @ (33313c ) │ │ │ │ add r2, pc │ │ │ │ b.n 33310a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [sp, #936] @ 0x3a8 │ │ │ │ + str r5, [sp, #616] @ 0x268 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r6, [r3, #17] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, ip, r3, lsl #1 │ │ │ │ - ands.w r0, sl, r3, lsl #1 │ │ │ │ + @ instruction: 0xeaec0043 │ │ │ │ + pkhbt r0, sl, r3, lsl #1 │ │ │ │ ldrb r6, [r3, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb.w r0, [r0, r3] │ │ │ │ - @ instruction: 0xf7fa0043 │ │ │ │ + ldrh.w r0, [r0, #67] @ 0x43 │ │ │ │ + strh.w r0, [sl, #67] @ 0x43 │ │ │ │ │ │ │ │ 00333140 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -319113,33 +319121,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (333330 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 73b7f0 │ │ │ │ + bl 73b8a0 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 630ddc │ │ │ │ + bl 630e8c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 631708 │ │ │ │ + bl 6317b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 333166 │ │ │ │ ldr r3, [pc, #252] @ (333334 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (333338 ) │ │ │ │ ldr r0, [pc, #252] @ (33333c ) │ │ │ │ add r3, pc │ │ │ │ @@ -319188,15 +319196,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (333350 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -319207,15 +319215,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (33335c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -319230,35 +319238,35 @@ │ │ │ │ blx 263340 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ b.n 333276 │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 263340 │ │ │ │ str.w r0, [r4, #192] @ 0xc0 │ │ │ │ b.n 33326e │ │ │ │ - str r3, [sp, #472] @ 0x1d8 │ │ │ │ + str r4, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf7240043 │ │ │ │ - @ instruction: 0xf6640043 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ + @ instruction: 0xf7d40043 │ │ │ │ + @ instruction: 0xf7140043 │ │ │ │ + str r3, [sp, #872] @ 0x368 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf61c0043 │ │ │ │ - lsls r0, r7, #15 │ │ │ │ + movt r0, #51267 @ 0xc843 │ │ │ │ + lsls r0, r5, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf6900043 │ │ │ │ - @ instruction: 0xf6780043 │ │ │ │ - str r2, [sp, #744] @ 0x2e8 │ │ │ │ + @ instruction: 0xf7400043 │ │ │ │ + @ instruction: 0xf7280043 │ │ │ │ + str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf67c0043 │ │ │ │ - sub.w r0, r8, #12779520 @ 0xc30000 │ │ │ │ - str r2, [sp, #560] @ 0x230 │ │ │ │ + @ instruction: 0xf72c0043 │ │ │ │ + @ instruction: 0xf6580043 │ │ │ │ + str r3, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf6760043 │ │ │ │ - sbcs.w r0, sl, #12779520 @ 0xc30000 │ │ │ │ - addw r0, r6, #2115 @ 0x843 │ │ │ │ - addw r0, r8, #2115 @ 0x843 │ │ │ │ + @ instruction: 0xf7260043 │ │ │ │ + @ instruction: 0xf62a0043 │ │ │ │ + @ instruction: 0xf6b60043 │ │ │ │ + @ instruction: 0xf6b80043 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 333140 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 333140 │ │ │ │ movs r2, #1 │ │ │ │ @@ -319473,22 +319481,22 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (3335a8 ) │ │ │ │ ldr r0, [pc, #24] @ (3335ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - str r1, [sp, #216] @ 0xd8 │ │ │ │ + str r1, [sp, #920] @ 0x398 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #632] @ 0x278 │ │ │ │ + str r1, [sp, #312] @ 0x138 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #328] @ 0x148 │ │ │ │ + str r1, [sp, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - and.w r0, ip, #12779520 @ 0xc30000 │ │ │ │ - ands.w r0, sl, #12779520 @ 0xc30000 │ │ │ │ + @ instruction: 0xf4bc0043 │ │ │ │ + @ instruction: 0xf4ca0043 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ add r2, sp, #8 │ │ │ │ @@ -319559,15 +319567,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (333690 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 333628 │ │ │ │ ldr r0, [pc, #40] @ (333694 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 333628 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ strb r6, [r2, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ strb r6, [r1, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ @@ -319576,15 +319584,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf35c0043 │ │ │ │ + and.w r0, ip, #12779520 @ 0xc30000 │ │ │ │ │ │ │ │ 00333698 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 3336a6 │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -319600,55 +319608,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 3336ee │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 3336de │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 26109c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 333720 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73e2a4 │ │ │ │ + b.w 73e354 │ │ │ │ movs r0, #32 │ │ │ │ blx 260d68 │ │ │ │ ldr r3, [pc, #28] @ (333744 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 333710 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -320032,15 +320040,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 333a60 │ │ │ │ ldr r0, [pc, #200] @ (333c0c ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 333a60 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 333b92 │ │ │ │ @@ -320099,27 +320107,27 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 333ab2 │ │ │ │ nop │ │ │ │ strb r4, [r7, #10] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r5, #26] │ │ │ │ + ldrh r4, [r3, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 10, cr0, cr0, cr3, {2} │ │ │ │ - ldrh r6, [r0, #16] │ │ │ │ + vhadd.s16 q8, q0, │ │ │ │ + ldrh r6, [r6, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stcl 0, cr0, [r0, #268] @ 0x10c │ │ │ │ - cdp 0, 2, cr0, cr6, cr3, {2} │ │ │ │ + cdp 0, 7, cr0, cr0, cr3, {2} │ │ │ │ + cdp 0, 13, cr0, cr6, cr3, {2} │ │ │ │ │ │ │ │ 00333c1c : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 333c2e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -320173,15 +320181,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 333cd2 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 26109c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -320205,15 +320213,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 2a4af8 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 333d26 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 26109c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -320295,15 +320303,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (333df8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ cbnz r6, 333e56 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -320312,31 +320320,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (333e9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #124] @ (333ea0 ) │ │ │ │ ldr r1, [pc, #124] @ (333ea4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #108] @ (333ea8 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [pc, #100] @ (333eac ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (333eb0 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -320362,23 +320370,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r5, #8] │ │ │ │ + ldrh r4, [r3, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, #70 @ 0x46 │ │ │ │ + subs r6, #246 @ 0xf6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r2, #36] @ 0x24 │ │ │ │ + ldrh r2, [r0, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #80 @ 0x50 │ │ │ │ + adds r5, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, #108 @ 0x6c │ │ │ │ + adds r5, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r4, [r4, #22] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cbnz r6, 333ef4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ @@ -320405,44 +320413,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #328] @ 0x148 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #329] @ 0x149 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5ce9e8 │ │ │ │ + b.w 5cea98 │ │ │ │ nop │ │ │ │ - ldrh r2, [r3, #2] │ │ │ │ + ldrh r2, [r1, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc 0, cr0, [r8], {67} @ 0x43 │ │ │ │ - stc 0, cr0, [sl], #-268 @ 0xfffffef4 │ │ │ │ + ldc 0, cr0, [r8], #268 @ 0x10c │ │ │ │ + ldcl 0, cr0, [sl], {67} @ 0x43 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (333fa0 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #108] @ (333fa4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (333fa8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbz r0, 333f90 │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 333f78 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -320464,18 +320472,18 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 26109c │ │ │ │ ldr.w r0, [r6, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 261098 │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, #0] │ │ │ │ + ldrh r4, [r6, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs.w r0, r6, r3, lsl #1 │ │ │ │ - rsbs r0, r6, r3, lsl #1 │ │ │ │ + stcl 0, cr0, [r6], #-268 @ 0xfffffef4 │ │ │ │ + stc 0, cr0, [r6], {67} @ 0x43 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 33401c │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #92] @ (334020 ) │ │ │ │ @@ -320483,15 +320491,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (334024 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [r0, #336] @ 0x150 │ │ │ │ cbz r1, 33400c │ │ │ │ ldrb.w r2, [r0, #328] @ 0x148 │ │ │ │ ldrb.w ip, [r0, #329] @ 0x149 │ │ │ │ b.n 333ff0 │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 33400c │ │ │ │ @@ -320507,43 +320515,43 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 261b70 │ │ │ │ ldr.w r2, [r0, #332] @ 0x14c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 262b98 │ │ │ │ - strh r2, [r7, #58] @ 0x3a │ │ │ │ + ldrh r2, [r5, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeb280043 │ │ │ │ - adc.w r0, sl, r3, lsl #1 │ │ │ │ + rsbs r0, r8, r3, lsl #1 │ │ │ │ + @ instruction: 0xebfa0043 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (33409c ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #92] @ (3340a0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (3340a4 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbz r2, 334088 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 334088 │ │ │ │ add sp, #16 │ │ │ │ @@ -320553,45 +320561,45 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r6, [r7, #54] @ 0x36 │ │ │ │ + strh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeaaa0043 │ │ │ │ - pkhbt r0, sl, r3, lsl #1 │ │ │ │ + adcs.w r0, sl, r3, lsl #1 │ │ │ │ + sbcs.w r0, sl, r3, lsl #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (334118 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #88] @ (33411c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (334120 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #72] @ (334124 ) │ │ │ │ ldr r1, [pc, #76] @ (334128 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 334104 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -320599,49 +320607,49 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r6, [r7, #50] @ 0x32 │ │ │ │ + strh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bic.w r0, sl, r3, lsl #1 │ │ │ │ - orr.w r0, sl, r3, lsl #1 │ │ │ │ - adds r1, #154 @ 0x9a │ │ │ │ + @ instruction: 0xeada0043 │ │ │ │ + @ instruction: 0xeafa0043 │ │ │ │ + adds r2, #74 @ 0x4a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #184 @ 0xb8 │ │ │ │ + adds r2, #104 @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (3341a0 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #92] @ (3341a4 ) │ │ │ │ ldr r1, [pc, #92] @ (3341a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 33418c │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbnz r2, 33418c │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r7, #216] @ 0xd8 │ │ │ │ @@ -320651,75 +320659,75 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe9a40043 │ │ │ │ - strd r0, r0, [r6, #268] @ 0x10c │ │ │ │ + orrs.w r0, r4, r3, lsl #1 │ │ │ │ + orns r0, r6, r3, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (334234 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (334238 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (33423c ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #92] @ (334240 ) │ │ │ │ ldr r1, [pc, #92] @ (334244 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r8, #212] @ 0xd4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 334218 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ - bl 5ce5e8 │ │ │ │ + bl 5ce698 │ │ │ │ ldr.w r0, [r4, #348] @ 0x15c │ │ │ │ - bl 5ce5e8 │ │ │ │ + bl 5ce698 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5cee6c │ │ │ │ - stmdb lr!, {r0, r1, r6} │ │ │ │ - ldrd r0, r0, [r0, #-268] @ 0x10c │ │ │ │ - strh r2, [r6, #42] @ 0x2a │ │ │ │ + b.w 5cef1c │ │ │ │ + ldrd r0, r0, [lr, #268] @ 0x10c │ │ │ │ + and.w r0, r0, r3, lsl #1 │ │ │ │ + strh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #144 @ 0x90 │ │ │ │ + adds r1, #64 @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #174 @ 0xae │ │ │ │ + adds r1, #94 @ 0x5e │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (334348 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -320734,53 +320742,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 3342e0 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #220] @ 0xdc │ │ │ │ cbz r3, 3342ce │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5cdb1c │ │ │ │ + bl 5cdbcc │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 5d0b88 │ │ │ │ + bl 5d0c38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 33430e │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3342b4 │ │ │ │ @@ -320792,15 +320800,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 3342c2 │ │ │ │ ldr.w r1, [r7, #348] @ 0x15c │ │ │ │ mov r0, fp │ │ │ │ - bl 5ce698 │ │ │ │ + bl 5ce748 │ │ │ │ ldr r2, [pc, #64] @ (33435c ) │ │ │ │ ldr r3, [pc, #48] @ (33434c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -320816,17 +320824,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w r8, {r0, r1, r6} │ │ │ │ - stmia.w r8!, {r0, r1, r6} │ │ │ │ - strh r6, [r1, #38] @ 0x26 │ │ │ │ + ldmdb r8!, {r0, r1, r6} │ │ │ │ + ldrd r0, r0, [r8, #-268] @ 0x10c │ │ │ │ + strh r6, [r7, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r1, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 00334360 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -320864,26 +320872,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 33446c │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 5d0b88 │ │ │ │ + bl 5d0c38 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3343b4 │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 3343f4 │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 5cd430 │ │ │ │ + bl 5cd4e0 │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 3343dc │ │ │ │ ldr r3, [pc, #252] @ (3344f4 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #360] @ 0x168 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -320902,17 +320910,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (334500 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [r4, #344] @ 0x158 │ │ │ │ - bl 5ce698 │ │ │ │ + bl 5ce748 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #360] @ 0x168 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -320930,19 +320938,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 334416 │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 33449e │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5cdb1c │ │ │ │ + bl 5cdbcc │ │ │ │ mov r0, r5 │ │ │ │ blx 26109c │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 334416 │ │ │ │ @@ -320975,30 +320983,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 334404 │ │ │ │ ldr r0, [pc, #40] @ (33450c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r4, [r5, #20] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #24] │ │ │ │ + strh r2, [r2, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #92 @ 0x5c │ │ │ │ + cmp r7, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, #120 @ 0x78 │ │ │ │ + cmp r7, #40 @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov ip, pc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3341a0 │ │ │ │ + b.n 334300 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00334510 : │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbnz r0, 33451e │ │ │ │ b.n 33452a │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -321071,17 +321079,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r6, [r2, #120] @ 0x78 │ │ │ │ lsls r4, r5, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #14] │ │ │ │ + strh r6, [r7, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 334174 │ │ │ │ + b.n 3342d4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (33472c ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -321096,38 +321104,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #284] @ (334740 ) │ │ │ │ ldr r1, [pc, #288] @ (334744 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r9, #208] @ 0xd0 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 334662 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -321165,27 +321173,27 @@ │ │ │ │ bne.n 334698 │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #332] @ 0x14c │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 334716 │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ceec4 │ │ │ │ + bl 5cef74 │ │ │ │ ldr r2, [pc, #140] @ (33474c ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 5ce570 │ │ │ │ + bl 5ce620 │ │ │ │ ldr r2, [pc, #132] @ (334750 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ - bl 5ce570 │ │ │ │ + bl 5ce620 │ │ │ │ str.w r0, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #112] @ (334754 ) │ │ │ │ ldr r3, [pc, #76] @ (334730 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -321197,15 +321205,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 3346e0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (334758 ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (33475c ) │ │ │ │ ldr r0, [pc, #64] @ (334760 ) │ │ │ │ add r3, pc │ │ │ │ @@ -321213,34 +321221,34 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ str r4, [r6, #108] @ 0x6c │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 334128 │ │ │ │ + b.n 334288 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 33416c │ │ │ │ + b.n 3342cc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r7, #8] │ │ │ │ + strh r6, [r5, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #82 @ 0x52 │ │ │ │ + cmp r5, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #112 @ 0x70 │ │ │ │ + cmp r5, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cdp2 0, 2, cr0, cr12, cr9, {2} │ │ │ │ + cdp2 0, 13, cr0, cr12, cr9, {2} │ │ │ │ bl 24e74e │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ str r0, [r0, #96] @ 0x60 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r0, [r4, #0] │ │ │ │ + strh r0, [r2, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 333ffc │ │ │ │ + b.n 33415c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 334028 │ │ │ │ + b.n 334188 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00334764 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321316,34 +321324,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ str r2, [r5, #80] @ 0x50 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [ip], {73} @ 0x49 │ │ │ │ + ldc2l 0, cr0, [ip, #-292]! @ 0xfffffedc │ │ │ │ str r0, [r5, #76] @ 0x4c │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (33486c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ cbz r4, 334894 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -321365,24 +321373,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (334adc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #552] @ (334ae0 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 334904 │ │ │ │ @@ -321461,15 +321469,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (334af8 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r3, [pc, #348] @ (334afc ) │ │ │ │ ldr r2, [pc, #348] @ (334b00 ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -321498,15 +321506,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 717dcc │ │ │ │ + bl 717e7c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (334b0c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -321581,53 +321589,53 @@ │ │ │ │ b.n 334904 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r3, #68] @ 0x44 │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r4, [r2, #68] @ 0x44 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r7, #28] │ │ │ │ + ldrb r6, [r5, #31] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 335118 │ │ │ │ + b.n 335278 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 334f70 │ │ │ │ + b.n 3350d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 334f98 │ │ │ │ + b.n 3350f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r4, #27] │ │ │ │ + ldrb r2, [r2, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r3, #60] @ 0x3c │ │ │ │ lsls r4, r5, #1 │ │ │ │ movs r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #24] │ │ │ │ + ldrb r4, [r3, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 334f74 │ │ │ │ + b.n 3350d4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r0, #24] │ │ │ │ + ldrb r4, [r6, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 334f08 │ │ │ │ + b.n 335068 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r1, #24] │ │ │ │ + ldrb r2, [r7, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r3, #22] │ │ │ │ + ldrb r0, [r1, #25] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r0, #21] │ │ │ │ + ldrb r4, [r6, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r4, #20] │ │ │ │ + ldrb r6, [r2, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (334b9c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -321636,31 +321644,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (334ba4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #88] @ (334ba8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (334bac ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #76] @ (334bb0 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r0, [pc, #64] @ (334bb4 ) │ │ │ │ ldr r1, [pc, #68] @ (334bb8 ) │ │ │ │ ldr r2, [pc, #68] @ (334bbc ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (334bc0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -321671,23 +321679,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r3, #18] │ │ │ │ + ldrb r0, [r1, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #30 │ │ │ │ + adds r1, #206 @ 0xce │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r5, #29] │ │ │ │ + strh r0, [r3, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - svc 158 @ 0x9e │ │ │ │ + b.n 334c48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 190 @ 0xbe │ │ │ │ + b.n 334c8c │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [r3, #16] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -321705,28 +321713,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (334c0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #28] @ (334c10 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #15] │ │ │ │ + ldrb r2, [r4, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #120 @ 0x78 │ │ │ │ + adds r1, #40 @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r0, #27] │ │ │ │ + ldrb r6, [r6, #29] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321736,28 +321744,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (334c5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #28] @ (334c60 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #14] │ │ │ │ + ldrb r2, [r2, #17] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #40 @ 0x28 │ │ │ │ + adds r0, #216 @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r6, #25] │ │ │ │ + ldrb r6, [r4, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -321774,15 +321782,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (334cf0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 334360 │ │ │ │ ldr r2, [pc, #60] @ (334cf4 ) │ │ │ │ ldr r3, [pc, #48] @ (334cec ) │ │ │ │ add r2, pc │ │ │ │ @@ -321797,23 +321805,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r2, #13] │ │ │ │ + ldrb r2, [r0, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r6, [r2, #4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - udf #98 @ 0x62 │ │ │ │ + svc 18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - udf #132 @ 0x84 │ │ │ │ + svc 52 @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321822,25 +321830,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (334d34 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (334d38 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2a4af8 │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, #10] │ │ │ │ + ldrb r6, [r5, #13] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 334cf8 │ │ │ │ + udf #144 @ 0x90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #174 @ 0xae │ │ │ │ + svc 94 @ 0x5e │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -321848,29 +321856,29 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (334d88 ) │ │ │ │ ldr r1, [pc, #52] @ (334d8c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r3, [r4, #368] @ 0x170 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ cbz r3, 334d7a │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a4a64 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a4ab8 │ │ │ │ - ldrb r0, [r7, #9] │ │ │ │ + ldrb r0, [r5, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 334cc0 │ │ │ │ + udf #74 @ 0x4a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #104 @ 0x68 │ │ │ │ + svc 24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (334df8 ) │ │ │ │ @@ -321878,15 +321886,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (334e00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ bl 2a49f8 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -321903,19 +321911,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2a4b3c │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, #8] │ │ │ │ + ldrb r0, [r3, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 334e94 │ │ │ │ + ble.n 334df4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #26 │ │ │ │ + udf #202 @ 0xca │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 334f00 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -321934,23 +321942,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (334f14 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #204] @ (334f18 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #192] @ (334f1c ) │ │ │ │ ldr r1, [pc, #192] @ (334f20 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #384] @ 0x180 │ │ │ │ @@ -322009,25 +322017,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 334eba │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldrsh r4, [r0, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r5, #6] │ │ │ │ + ldrb r6, [r3, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 334e94 │ │ │ │ + ble.n 334ff4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsh r6, [r5, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ble.n 334e24 │ │ │ │ + udf #54 @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bgt.n 334ea8 │ │ │ │ + ble.n 335008 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r3, sp, #464 @ 0x1d0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r3!, {r1} │ │ │ │ lsls r4, r5, #1 │ │ │ │ movs r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -322046,15 +322054,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (334fdc ) │ │ │ │ ldr r1, [pc, #148] @ (334fe0 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (334fe4 ) │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 334fae │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 334f80 │ │ │ │ @@ -322096,25 +322104,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r6, [r0, #2] │ │ │ │ + ldrb r6, [r6, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 334f30 │ │ │ │ + bgt.n 335090 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bgt.n 3350d4 │ │ │ │ + ble.n 335034 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r2, [r1, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3350bc │ │ │ │ + ble.n 33501c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (3350f0 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -322131,23 +322139,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (335100 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #216] @ (335104 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (335108 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -322209,29 +322217,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 33505a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r3, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r0, #31] │ │ │ │ + ldrb r6, [r6, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 3350bc │ │ │ │ + blt.n 33501c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 33504c │ │ │ │ + bgt.n 3351ac │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 3350d0 │ │ │ │ + blt.n 335030 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r1, sp, #576 @ 0x240 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r1!, {r2, r4} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r3, #29] │ │ │ │ + ldrb r4, [r1, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r0, [r5, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmia r0!, {r1, r2, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -322252,23 +322260,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (33522c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #216] @ (335230 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (335234 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -322330,29 +322338,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 335186 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r6, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r3, #26] │ │ │ │ + strb r2, [r1, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 335190 │ │ │ │ + bge.n 3352f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 335320 │ │ │ │ + blt.n 335280 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bls.n 3351a4 │ │ │ │ + bge.n 335304 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r0, sp, #400 @ 0x190 │ │ │ │ lsls r6, r3, #1 │ │ │ │ it al │ │ │ │ lslal r4, r5, #1 │ │ │ │ - strb r0, [r6, #24] │ │ │ │ + strb r0, [r4, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrh r4, [r7, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ itte pl │ │ │ │ lslpl r4, r5, #1 │ │ │ │ pushpl {r4, r5, r6, r7, lr} │ │ │ │ movmi.w ip, #4096 @ 0x1000 │ │ │ │ @@ -322372,24 +322380,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (3353c0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #320] @ (3353c4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #304] @ (3353c8 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -322488,33 +322496,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r0, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r5, #21] │ │ │ │ + strb r6, [r3, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 3352d0 │ │ │ │ + bls.n 335430 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bls.n 335460 │ │ │ │ + bls.n 3353c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 3352e4 │ │ │ │ + bls.n 335444 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bkpt 0x00be │ │ │ │ lsls r4, r5, #1 │ │ │ │ add r7, pc, #136 @ (adr r7, 335458 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r6, [r3, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (3353dc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ add r7, pc, #264 @ (adr r7, 3354e8 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -322523,33 +322531,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (335460 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #92] @ (335464 ) │ │ │ │ ldr r1, [pc, #92] @ (335468 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #76] @ (33546c ) │ │ │ │ ldr r1, [pc, #80] @ (335470 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r1, [pc, #68] @ (335474 ) │ │ │ │ ldr r2, [pc, #68] @ (335478 ) │ │ │ │ ldr r3, [pc, #72] @ (33547c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #208] @ 0xd0 │ │ │ │ add r3, pc │ │ │ │ @@ -322559,23 +322567,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r7, #17] │ │ │ │ + strb r0, [r5, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 335454 │ │ │ │ + bvc.n 3353b4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 335498 │ │ │ │ + bvc.n 3353f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r0, #78 @ 0x4e │ │ │ │ + cmp r0, #254 @ 0xfe │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r3, #26] │ │ │ │ + strb r4, [r1, #29] │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r6, pc, #984 @ (adr r6, 335848 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r6, [r3, #16] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -322593,15 +322601,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (3354e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #380] @ 0x17c │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 3354c8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -322609,24 +322617,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 73bcd8 │ │ │ │ + bl 73bd88 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 261ab4 │ │ │ │ - strb r6, [r2, #15] │ │ │ │ + strb r6, [r0, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 335590 │ │ │ │ + bvc.n 3354f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 335524 │ │ │ │ + bhi.n 335484 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 3355a8 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -322642,15 +322650,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -322691,29 +322699,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 262910 │ │ │ │ b.n 335568 │ │ │ │ ldr r0, [pc, #36] @ (3355c4 ) │ │ │ │ add r0, pc │ │ │ │ blx 262910 │ │ │ │ b.n 335568 │ │ │ │ - strb r4, [r5, #13] │ │ │ │ + strb r4, [r3, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 335568 │ │ │ │ + bvs.n 3354c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 335510 │ │ │ │ + bhi.n 335670 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsb r6, [r1, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r7, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bvc.n 3356b0 │ │ │ │ + bhi.n 335610 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 335640 │ │ │ │ + bvc.n 3355a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 335604 │ │ │ │ sub sp, #12 │ │ │ │ @@ -322721,26 +322729,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (33560c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #24] @ (335610 ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 334764 │ │ │ │ nop │ │ │ │ - strb r6, [r1, #10] │ │ │ │ + strb r6, [r7, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 335624 │ │ │ │ + bpl.n 335584 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 33566c │ │ │ │ + bpl.n 3355cc │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ lsls r6, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -322758,15 +322766,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 33566e │ │ │ │ @@ -322796,23 +322804,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r0, #9] │ │ │ │ + strb r6, [r6, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r0, [r6, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bmi.n 335630 │ │ │ │ + bpl.n 335790 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 335678 │ │ │ │ + bpl.n 3355d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsb r2, [r4, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -322878,30 +322886,30 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 334534 │ │ │ │ b.n 33572e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldrsb r2, [r1, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r1, #4] │ │ │ │ + strb r6, [r7, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 3356ac │ │ │ │ + bmi.n 33580c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 3356f4 │ │ │ │ + bmi.n 335854 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #816] @ (335ae4 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -322919,25 +322927,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #788] @ (335af8 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 262b9c │ │ │ │ ldr.w r0, [r8, #376] @ 0x178 │ │ │ │ @@ -322948,15 +322956,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 2636cc │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r8, #380] @ 0x17c │ │ │ │ blt.w 335a14 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 727204 │ │ │ │ + bl 7272b4 │ │ │ │ cbnz r0, 33586c │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ blx 261ab8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #380] @ 0x17c │ │ │ │ ldr r2, [pc, #696] @ (335afc ) │ │ │ │ ldr r3, [pc, #676] @ (335ae8 ) │ │ │ │ @@ -323043,15 +323051,15 @@ │ │ │ │ ldr r1, [pc, #476] @ (335b08 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 334510 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 335a72 │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -323119,15 +323127,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 334534 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 335a5e │ │ │ │ adds r7, #1 │ │ │ │ b.n 33598c │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ @@ -323137,15 +323145,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (335b18 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e244 │ │ │ │ + bl 72e2f4 │ │ │ │ b.n 335840 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #376] @ 0x178 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #216] @ (335b1c ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -323153,50 +323161,50 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ b.n 335830 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp r1, sl │ │ │ │ bgt.w 335966 │ │ │ │ ldr r1, [pc, #176] @ (335b24 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 73bcd8 │ │ │ │ + bl 73bd88 │ │ │ │ b.n 335840 │ │ │ │ ldr r4, [pc, #160] @ (335b28 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #160] @ (335b2c ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 335840 │ │ │ │ ldr r2, [pc, #144] @ (335b30 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #376] @ 0x178 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #132] @ (335b34 ) │ │ │ │ movs r2, #123 @ 0x7b │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 335830 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 262b9c │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -323212,54 +323220,54 @@ │ │ │ │ b.n 3358e4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r5, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 335b54 │ │ │ │ + bcc.n 335ab4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r5, #2] │ │ │ │ + strb r2, [r3, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 335ae4 │ │ │ │ + bpl.n 335a44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 335b58 │ │ │ │ + bcc.n 335ab8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r0, [r4, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r0, #116] @ 0x74 │ │ │ │ + ldr r6, [r6, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 335a98 │ │ │ │ + bcs.n 335bf8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bne.n 335adc │ │ │ │ + bcs.n 335a3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r2, #112] @ 0x70 │ │ │ │ + ldr r0, [r0, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 335b30 │ │ │ │ + bne.n 335a90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bne.n 335b70 │ │ │ │ + bne.n 335ad0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 335b2c │ │ │ │ + bcc.n 335a8c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcc.n 335b68 │ │ │ │ + bcc.n 335ac8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcs.n 335aec │ │ │ │ + bcc.n 335a4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ sdiv pc, r5, pc │ │ │ │ - bcs.n 335ab8 │ │ │ │ + bcc.n 335c18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcs.n 335a74 │ │ │ │ + bcc.n 335bd4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, pc, #496 @ (adr r7, 335d24 ) │ │ │ │ + add r0, sp, #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcs.n 335a3c │ │ │ │ + bcc.n 335b9c │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (335b40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ add r0, pc, #328 @ (adr r0, 335c8c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 00335b44 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -323274,15 +323282,15 @@ │ │ │ │ ldrcc.w r0, [r0, r2, lsl #2] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (335b74 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ add r0, pc, #328 @ (adr r0, 335cc0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr.w lr, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ tst.w lr, #2 │ │ │ │ @@ -323307,15 +323315,15 @@ │ │ │ │ str.w r3, [ip, #960] @ 0x3c0 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r1, #0 │ │ │ │ andne.w r1, lr, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 335bbc │ │ │ │ movs r3, #0 │ │ │ │ b.n 335bbc │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ @@ -323389,30 +323397,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (335ce8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (335cec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #32] @ (335cf0 ) │ │ │ │ ldr r1, [pc, #36] @ (335cf4 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #64] @ 0x40 │ │ │ │ + ldr r6, [r0, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r3, #6 │ │ │ │ + movs r0, #76 @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r4, #92] @ 0x5c │ │ │ │ + ldr r6, [r2, #104] @ 0x68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, r2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -323428,15 +323436,15 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add r6, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r2, r6, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [r0, #752] @ 0x2f0 │ │ │ │ cbz r1, 335d6e │ │ │ │ ldr r2, [pc, #112] @ (335da4 ) │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #48 @ 0x30 │ │ │ │ @@ -323463,32 +323471,32 @@ │ │ │ │ ldr r4, [pc, #56] @ (335da8 ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - beq.n 335cc8 │ │ │ │ + bne.n 335e28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - beq.n 335cf8 │ │ │ │ + bne.n 335e58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r7, #56] @ 0x38 │ │ │ │ + ldr r4, [r5, #68] @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r6, [sp, #536] @ 0x218 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - beq.n 335e5c │ │ │ │ + bne.n 335dbc │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #120] @ (335e34 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -323497,66 +323505,66 @@ │ │ │ │ ldr r1, [pc, #120] @ (335e3c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #100] @ (335e40 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #96] @ (335e44 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #92] @ (335e48 ) │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #88] @ (335e4c ) │ │ │ │ movs r2, #32 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ bl 2f17b8 │ │ │ │ ldr r2, [pc, #80] @ (335e50 ) │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r7, #928 @ 0x3a0 │ │ │ │ bl 2ff694 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r7, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ff744 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ + ldr r0, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ + beq.n 335d58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ + beq.n 335d84 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, r7, #1 │ │ │ │ + subs r0, r5, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r0, #76] @ 0x4c │ │ │ │ + ldr r4, [r6, #84] @ 0x54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r0, #128 @ 0x80 │ │ │ │ + movs r1, #48 @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ - movs r0, #88 @ 0x58 │ │ │ │ + movs r1, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00335e54 : │ │ │ │ ldr.w ip, [pc, #68] @ 335e9c │ │ │ │ ldr r2, [pc, #68] @ (335ea0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #68] @ (335ea4 ) │ │ │ │ @@ -323581,27 +323589,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (335eac ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 335e70 │ │ │ │ ldr r0, [pc, #28] @ (335eb0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ nop │ │ │ │ ldr r6, [r4, r2] │ │ │ │ lsls r6, r7, #1 │ │ │ │ ldr r6, [pc, #536] @ (3360bc ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r2, r4, r7} │ │ │ │ + beq.n 335f3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00335eb4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -323636,29 +323644,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (335f24 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 335eda │ │ │ │ ldr r0, [pc, #32] @ (335f28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 335eda │ │ │ │ ldr r0, [r7, r0] │ │ │ │ lsls r6, r7, #1 │ │ │ │ ldr r6, [pc, #96] @ (335f78 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, r0] │ │ │ │ lsls r6, r7, #1 │ │ │ │ subs r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r3, r6} │ │ │ │ + ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00335f2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -323685,41 +323693,41 @@ │ │ │ │ ldr r3, [pc, #36] @ (335f8c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 335f4c │ │ │ │ ldr r0, [pc, #32] @ (335f90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 335f4c │ │ │ │ nop │ │ │ │ ldr r5, [pc, #664] @ (336218 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r7, r6] │ │ │ │ lsls r6, r7, #1 │ │ │ │ subs r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r2, r3} │ │ │ │ + ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (335fb8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldr r4, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -323727,15 +323735,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (336018 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (33601c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #56] @ (336020 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 336024 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (336028 ) │ │ │ │ @@ -323745,25 +323753,25 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ nop │ │ │ │ - ldr r6, [r0, #20] │ │ │ │ + ldr r6, [r6, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r0, #2 │ │ │ │ + adds r4, r6, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r1, #44] @ 0x2c │ │ │ │ + ldr r6, [r7, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, r7] │ │ │ │ lsls r2, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -323779,34 +323787,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ ldr r1, [pc, #156] @ (33610c ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -323814,15 +323822,15 @@ │ │ │ │ ble.n 3360d0 │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5e0370 │ │ │ │ + bl 5e0420 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (336110 ) │ │ │ │ @@ -323831,73 +323839,73 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (336118 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - adds r7, #176 @ 0xb0 │ │ │ │ + subs r0, #96 @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r7, #202 @ 0xca │ │ │ │ + subs r0, #122 @ 0x7a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r1, #12] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6!, {r3, r4, r5} │ │ │ │ + ldmia r6, {r3, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r0, #4] │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6!, {r2, r3, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w ip, [pc, #60] @ 336170 │ │ │ │ ldr r2, [pc, #60] @ (336174 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (336178 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 33615c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r0, [r4, #124] @ 0x7c │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #186 @ 0xba │ │ │ │ + adds r7, #106 @ 0x6a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, #212 @ 0xd4 │ │ │ │ + adds r7, #132 @ 0x84 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0033617c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -323908,15 +323916,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (336208 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 3361e8 │ │ │ │ ldr.w r8, [pc, #92] @ 33620c │ │ │ │ adds r5, #16 │ │ │ │ ldr r7, [pc, #88] @ (336210 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -323924,15 +323932,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 3361e8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 3361bc │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -323944,23 +323952,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r6, [r0, #120] @ 0x78 │ │ │ │ + ldr r6, [r6, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r0, r3 │ │ │ │ + subs r0, r6, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r1, #88] @ 0x58 │ │ │ │ + str r0, [r7, #96] @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #70 @ 0x46 │ │ │ │ + adds r6, #246 @ 0xf6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, #96 @ 0x60 │ │ │ │ + adds r7, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336214 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323968,28 +323976,28 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (336254 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc3f4 │ │ │ │ + bl 5dc4a4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r4, [r0, #68] @ 0x44 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5, {r2, r3, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ bcs.n 336292 │ │ │ │ ldr r1, [pc, #88] @ (3362c0 ) │ │ │ │ @@ -324024,15 +324032,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r3, [r0, #2856] @ 0xb28 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 336292 │ │ │ │ b.n 33628e │ │ │ │ - str r6, [r1, #112] @ 0x70 │ │ │ │ + str r6, [r7, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ ldr.w ip, [sp] │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3362f0 │ │ │ │ @@ -324050,15 +324058,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (336308 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (33639c ) │ │ │ │ @@ -324068,25 +324076,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (3363a4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #112] @ (3363a8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (3363ac ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #96] @ (3363b0 ) │ │ │ │ mov.w r2, #1664 @ 0x680 │ │ │ │ movt r2, #5272 @ 0x1498 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ movw r1, #5272 @ 0x1498 │ │ │ │ @@ -324109,28 +324117,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r0, [r3, #100] @ 0x64 │ │ │ │ + str r0, [r1, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, r6, r4 │ │ │ │ + adds r2, r4, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r7, #116] @ 0x74 │ │ │ │ + ldr r6, [r5, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movw r0, #43074 @ 0xa842 │ │ │ │ - str r7, [sp, #472] @ 0x1d8 │ │ │ │ + @ instruction: 0xf6fa0042 │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #536] @ 0x218 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #13 │ │ │ │ mov ip, r0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 33640a │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ @@ -324227,21 +324235,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r2, #132 @ 0x84 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 336478 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 33646e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -324257,25 +324265,25 @@ │ │ │ │ lsrs r6, r4, #8 │ │ │ │ orr.w r6, r6, r3, lsl #24 │ │ │ │ mov r1, r6 │ │ │ │ bl 33617c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 336594 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #200] @ (3365f0 ) │ │ │ │ ldr r2, [pc, #204] @ (3365f4 ) │ │ │ │ ldr r1, [pc, #204] @ (3365f8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 3365d0 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 3365c0 │ │ │ │ and.w r3, r4, #63 @ 0x3f │ │ │ │ @@ -324336,22 +324344,22 @@ │ │ │ │ and.w r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b.n 336596 │ │ │ │ add.w r0, r7, r0, lsl #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 336588 │ │ │ │ - str r2, [r2, #68] @ 0x44 │ │ │ │ + str r2, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #206 @ 0xce │ │ │ │ + adds r3, #126 @ 0x7e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, #230 @ 0xe6 │ │ │ │ + adds r3, #150 @ 0x96 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r9, [pc, #452] @ 3367d8 │ │ │ │ @@ -324361,15 +324369,15 @@ │ │ │ │ ldr r1, [pc, #452] @ (3367e0 ) │ │ │ │ add r9, pc │ │ │ │ add.w r4, r9, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ mov.w sl, #1 │ │ │ │ vldr d8, [pc, #376] @ 3367b0 │ │ │ │ movs r7, #3 │ │ │ │ ldr r5, [pc, #424] @ (3367e4 ) │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ @@ -324482,15 +324490,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (336804 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #136] @ (336808 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add r5, pc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 336214 │ │ │ │ @@ -324516,37 +324524,37 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #52] @ 0x34 │ │ │ │ + str r0, [r2, #64] @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r3} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r6, [sp, #584] @ 0x248 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r1, r6, r7} │ │ │ │ + ldmia r1, {r1, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5, r7} │ │ │ │ + ldmia r1!, {r2, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r0!, {r5, r7} │ │ │ │ + ldmia r1!, {r4, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r0!, {r4, r7} │ │ │ │ + ldmia r1!, {r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r0!, {r1, r7} │ │ │ │ + ldmia r1, {r1, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r4, #19 │ │ │ │ + asrs r2, r2, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r5, #48] @ 0x30 │ │ │ │ + str r6, [r3, #60] @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -324560,49 +324568,49 @@ │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #156 @ 0x9c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #344] @ (33699c ) │ │ │ │ ldr r1, [pc, #344] @ (3369a0 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #332] @ (3369a4 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r6, [pc, #320] @ (3369a8 ) │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #316] @ (3369ac ) │ │ │ │ ldr r1, [pc, #320] @ (3369b0 ) │ │ │ │ add.w r3, r4, #180 @ 0xb4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r6, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #300] @ (3369b4 ) │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [r7, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 336980 │ │ │ │ adds r3, r0, r2 │ │ │ │ ldrb.w r4, [r3, #2859] @ 0xb2b │ │ │ │ adds r3, r5, #6 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ @@ -324684,59 +324692,59 @@ │ │ │ │ b.w 38a360 │ │ │ │ ldr r0, [pc, #52] @ (3369b8 ) │ │ │ │ add.w r3, r4, #192 @ 0xc0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - asrs r6, r6, #16 │ │ │ │ + asrs r6, r4, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r2, #20] │ │ │ │ + str r4, [r0, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r0, #40] @ 0x28 │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + adds r0, #98 @ 0x62 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r7!, {r1, r2, r3} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r2, [r1, r3] │ │ │ │ + ldrsh r2, [r7, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r6!, {r1, r5, r7} │ │ │ │ + stmia r7!, {r1, r4, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds.w r0, r2, #66 @ 0x42 │ │ │ │ - str r2, [sp, #256] @ 0x100 │ │ │ │ + rsb r0, r2, #66 @ 0x42 │ │ │ │ + str r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ bl 33617c │ │ │ │ cbz r0, 336a12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #64] @ (336a28 ) │ │ │ │ ldr r2, [pc, #64] @ (336a2c ) │ │ │ │ ldr r1, [pc, #68] @ (336a30 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cbz r3, 336a12 │ │ │ │ uxtb r2, r6 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -324746,43 +324754,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrsh r0, [r2, r6] │ │ │ │ + str r0, [r0, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #12 │ │ │ │ + cmp r6, #188 @ 0xbc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, #36 @ 0x24 │ │ │ │ + cmp r6, #212 @ 0xd4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ bl 33617c │ │ │ │ cbz r0, 336a92 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r1, [pc, #72] @ (336aa8 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #72] @ (336aac ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (336ab0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ cbz r3, 336a92 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -324796,19 +324804,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r3, r4] │ │ │ │ + ldrsh r2, [r1, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #146 @ 0x92 │ │ │ │ + cmp r6, #66 @ 0x42 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r5, #172 @ 0xac │ │ │ │ + cmp r6, #92 @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -324823,25 +324831,25 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 33617c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 336b20 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #80] @ (336b48 ) │ │ │ │ ldr r2, [pc, #84] @ (336b4c ) │ │ │ │ ldr r1, [pc, #84] @ (336b50 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 336b20 │ │ │ │ uxth r2, r5 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -324859,19 +324867,19 @@ │ │ │ │ movne r2, #0 │ │ │ │ andeq.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 336ade │ │ │ │ rev16 r5, r5 │ │ │ │ b.n 336ade │ │ │ │ nop │ │ │ │ - ldrsh r2, [r0, r2] │ │ │ │ + ldrsh r2, [r6, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #254 @ 0xfe │ │ │ │ + cmp r5, #174 @ 0xae │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r5, #22 │ │ │ │ + cmp r5, #198 @ 0xc6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldrb.w r4, [r0, #2858] @ 0xb2a │ │ │ │ @@ -324884,25 +324892,25 @@ │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ eors r4, r2 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 33617c │ │ │ │ cbz r0, 336bb2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #76] @ (336bdc ) │ │ │ │ ldr r2, [pc, #76] @ (336be0 ) │ │ │ │ ldr r1, [pc, #80] @ (336be4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 336bb2 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ b.n 336bb4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -324918,19 +324926,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r5, r7] │ │ │ │ + ldrsh r0, [r3, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #100 @ 0x64 │ │ │ │ + cmp r5, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #124 @ 0x7c │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ @@ -324946,26 +324954,26 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #24 │ │ │ │ bl 33617c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 336c66 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #120] @ (336ca4 ) │ │ │ │ ldr r2, [pc, #120] @ (336ca8 ) │ │ │ │ ubfx r7, r4, #6, #2 │ │ │ │ ldr r1, [pc, #120] @ (336cac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ cmp r7, #2 │ │ │ │ beq.n 336c60 │ │ │ │ cmp r7, #3 │ │ │ │ bne.n 336c8c │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 336c66 │ │ │ │ uxth r2, r5 │ │ │ │ @@ -324999,19 +325007,19 @@ │ │ │ │ uxth r2, r5 │ │ │ │ and.w r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldrb r0, [r1, r5] │ │ │ │ + ldrb r0, [r7, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #196 @ 0xc4 │ │ │ │ + cmp r4, #116 @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r3, #220 @ 0xdc │ │ │ │ + cmp r4, #140 @ 0x8c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336cb0 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00336cb4 : │ │ │ │ @@ -325028,21 +325036,21 @@ │ │ │ │ ldr r3, [pc, #24] @ (336cdc ) │ │ │ │ ldr r1, [pc, #24] @ (336ce0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 72e12c │ │ │ │ + b.w 72e1dc │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r3, r5} │ │ │ │ + stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r0, r6] │ │ │ │ + ldrsh r2, [r6, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r3!, {r3} │ │ │ │ + stmia r3!, {r3, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336ce4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325053,28 +325061,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (336d2c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r1, r5] │ │ │ │ + ldrb r6, [r7, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r2!, {r4, r6, r7} │ │ │ │ + stmia r3!, {r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336d30 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325085,66 +325093,66 @@ │ │ │ │ ldr r1, [pc, #44] @ (336d78 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r0, r4] │ │ │ │ + ldrb r2, [r6, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r2, r5, r7} │ │ │ │ + stmia r3!, {r2, r4, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r2!, {r2, r7} │ │ │ │ + stmia r3!, {r2, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336d7c : │ │ │ │ ldr r3, [pc, #24] @ (336d98 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 336d9c │ │ │ │ ldr r1, [pc, #24] @ (336da0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 72e12c │ │ │ │ - ldrb r6, [r0, r3] │ │ │ │ + b.w 72e1dc │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r3, r5, r6} │ │ │ │ + stmia r3!, {r3, r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r2!, {r3, r6} │ │ │ │ + stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336da4 : │ │ │ │ ldr r3, [pc, #24] @ (336dc0 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 336dc4 │ │ │ │ ldr r1, [pc, #24] @ (336dc8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 72e12c │ │ │ │ - ldrb r6, [r3, r2] │ │ │ │ + b.w 72e1dc │ │ │ │ + ldrb r6, [r1, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r6} │ │ │ │ + stmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r2!, {r5} │ │ │ │ + stmia r2!, {r4, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00336dcc : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00336dd0 : │ │ │ │ @@ -325161,15 +325169,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (336df4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27d0 │ │ │ │ + b.w 5e2880 │ │ │ │ nop │ │ │ │ str r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325338,29 +325346,29 @@ │ │ │ │ strd r1, r0, [sp] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #2032] @ 0x7f0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 336e5e │ │ │ │ ldr.w r3, [r4, #2028] @ 0x7ec │ │ │ │ movs r4, #0 │ │ │ │ b.n 336e5e │ │ │ │ movs r3, #237 @ 0xed │ │ │ │ movt r3, #256 @ 0x100 │ │ │ │ movs r4, #0 │ │ │ │ b.n 336e5e │ │ │ │ subs r6, #198 @ 0xc6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r5} │ │ │ │ + stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #200] @ (337100 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -325370,15 +325378,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r2, [r3, #61] @ 0x3d │ │ │ │ mov r3, r2 │ │ │ │ @@ -325401,27 +325409,27 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 728334 │ │ │ │ + bl 7283e4 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 728700 │ │ │ │ + bl 7287b0 │ │ │ │ ldr r2, [pc, #92] @ (337110 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, #1936 @ 0x790 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r7, r4, #1768 @ 0x6e8 │ │ │ │ - bl 728da8 │ │ │ │ + bl 728e58 │ │ │ │ vldr d7, [pc, #48] @ 3370f8 │ │ │ │ ldr r2, [pc, #72] @ (337114 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #72] @ (337118 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -325438,55 +325446,55 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 38a040 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - it al │ │ │ │ - lslal r3, r0, #1 │ │ │ │ - ldrh r6, [r5, r2] │ │ │ │ + stmia r0!, {r3, r4, r7} │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + ldrh r6, [r3, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - itee le │ │ │ │ - lslle r3, r0, #1 │ │ │ │ - lslgt r3, r3, #27 │ │ │ │ - movgt r0, r0 │ │ │ │ + stmia r0!, {r1, r7} │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + lsls r3, r3, #27 │ │ │ │ + movs r0, r0 │ │ │ │ lsls r7, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - itee pl │ │ │ │ - lslpl r3, r0, #1 │ │ │ │ - pushmi {r4, r5, r6, lr} │ │ │ │ - movmi.w ip, #4096 @ 0x1000 │ │ │ │ + stmia r0!, {r1} │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (337198 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #108] @ (33719c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (3371a0 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, #4 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #92] @ (3371a4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (3371a8 ) │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #16 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #76] @ (3371ac ) │ │ │ │ ldr r3, [pc, #80] @ (3371b0 ) │ │ │ │ movw r1, #4660 @ 0x1234 │ │ │ │ movt r1, #4584 @ 0x11e8 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -325501,22 +325509,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [r7, r6] │ │ │ │ + ldrh r4, [r5, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r4, #12 │ │ │ │ + lsrs r4, r2, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r6, r5] │ │ │ │ + ldrh r0, [r4, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xe83c0042 │ │ │ │ - ldrh r0, [r5, #10] │ │ │ │ + strd r0, r0, [ip], #264 @ 0x108 │ │ │ │ + ldrh r0, [r3, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ lsls r5, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -325588,21 +325596,21 @@ │ │ │ │ ldrex r2, [r3] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strex r0, r2, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 337272 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ dmb ish │ │ │ │ - bl 7287f8 │ │ │ │ + bl 7288a8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ movw r2, #267 @ 0x10b │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 728568 │ │ │ │ + b.w 728618 │ │ │ │ subs.w r1, r2, #128 @ 0x80 │ │ │ │ sbc.w r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs.w r0, r0, #0 │ │ │ │ bcs.n 3372c0 │ │ │ │ subs r2, #128 @ 0x80 │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ @@ -325684,25 +325692,25 @@ │ │ │ │ bpl.n 3372c0 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3372c0 │ │ │ │ str.w r6, [r4, #2072] @ 0x818 │ │ │ │ movs r0, #1 │ │ │ │ str.w r5, [r4, #2076] @ 0x81c │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ adds.w r2, r0, #100 @ 0x64 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.w 3372c0 │ │ │ │ str.w r6, [r4, #2064] @ 0x810 │ │ │ │ str.w r5, [r4, #2068] @ 0x814 │ │ │ │ b.n 3372c0 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ @@ -325743,15 +325751,15 @@ │ │ │ │ movs r1, #1 │ │ │ │ b.n 337438 │ │ │ │ nop │ │ │ │ subs r3, #12 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r5, r7, pc} │ │ │ │ + bkpt 0x0066 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (337508 ) │ │ │ │ @@ -325800,21 +325808,21 @@ │ │ │ │ movw r4, #4095 @ 0xfff │ │ │ │ movt r4, #4 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ mov.w r4, #262144 @ 0x40000 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3374c4 │ │ │ │ subs r0, #92 @ 0x5c │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 337568 │ │ │ │ + pop {r2} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #64] @ 337568 │ │ │ │ @@ -325822,36 +325830,36 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (337570 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #32] @ 337560 │ │ │ │ add.w r2, r0, #6208 @ 0x1840 │ │ │ │ ldr r1, [pc, #44] @ (337574 ) │ │ │ │ movs r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [r2] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e66e0 │ │ │ │ + b.w 5e6790 │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffff0fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, r7] │ │ │ │ + ldrsb r2, [r6, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - revsh r0, r5 │ │ │ │ + cbnz r0, 3375d6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - revsh r2, r6 │ │ │ │ + cbnz r2, 3375dc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r4, 3375c4 │ │ │ │ + cbnz r4, 3375f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #120] @ (337600 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -325861,49 +325869,49 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #116] @ (33760c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #108] @ (337610 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov.w r2, #396 @ 0x18c │ │ │ │ mov r1, r5 │ │ │ │ addw r0, r0, #1940 @ 0x794 │ │ │ │ blx r3 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov.w r2, #398 @ 0x18e │ │ │ │ strb.w r3, [r4, #2024] @ 0x7e8 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 7287f8 │ │ │ │ + bl 7288a8 │ │ │ │ add.w r0, r4, #1936 @ 0x790 │ │ │ │ - bl 7290e0 │ │ │ │ + bl 729190 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 7287b0 │ │ │ │ + bl 728860 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 728370 │ │ │ │ + bl 728420 │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 385844 │ │ │ │ - hlt 0x0008 │ │ │ │ + cbnz r0, 337652 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r3, r5] │ │ │ │ + ldrsb r6, [r1, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - hlt 0x0010 │ │ │ │ + cbnz r0, 33765c │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r7, #64 @ 0x40 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -325944,15 +325952,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 337718 │ │ │ │ ldr.w r4, [r5, #2032] @ 0x7f0 │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r1, [pc, #204] @ (33775c ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ add r1, pc │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ cbz r4, 3376a4 │ │ │ │ mul.w r8, r4, r8 │ │ │ │ subs r4, #1 │ │ │ │ bne.n 33769c │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r4, [pc, #180] @ (337760 ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ @@ -325960,15 +325968,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ str.w r8, [r5, #2032] @ 0x7f0 │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r7] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strex r2, r3, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3376ce │ │ │ │ dmb ish │ │ │ │ @@ -325990,15 +325998,15 @@ │ │ │ │ bl 38a360 │ │ │ │ bl 42ee40 │ │ │ │ b.n 337644 │ │ │ │ ldr r1, [pc, #72] @ (337764 ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ movw r2, #335 @ 0x14f │ │ │ │ add r1, pc │ │ │ │ - bl 728568 │ │ │ │ + bl 728618 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -326007,25 +326015,25 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 385a60 │ │ │ │ b.n 337712 │ │ │ │ adds r6, #182 @ 0xb6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 33778c │ │ │ │ + hlt 0x0010 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r0, 33778e │ │ │ │ + hlt 0x0008 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 337780 │ │ │ │ + rev r4, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r6, 33777c │ │ │ │ + rev r6, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb8f6 │ │ │ │ + cbnz r6, 337790 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r3, [r0, #2072] @ 0x818 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -326150,29 +326158,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 38a360 │ │ │ │ ldr r0, [pc, #36] @ (33790c ) │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3377d8 │ │ │ │ strd r0, r8, [sp] │ │ │ │ ldr r0, [pc, #20] @ (337910 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3378ae │ │ │ │ nop │ │ │ │ adds r5, #98 @ 0x62 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7a0 │ │ │ │ + @ instruction: 0xb850 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb792 │ │ │ │ + @ instruction: 0xb842 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ orrs r2, r3 │ │ │ │ cmp r1, #16 │ │ │ │ it eq │ │ │ │ cmpeq r2, #0 │ │ │ │ ite eq │ │ │ │ @@ -326189,15 +326197,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #8] @ (33794c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27d0 │ │ │ │ + b.w 5e2880 │ │ │ │ nop │ │ │ │ strh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -326207,25 +326215,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #100] @ (3379cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #88] @ (3379d0 ) │ │ │ │ ldr r1, [pc, #88] @ (3379d4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #72] @ (3379d8 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (3379dc ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #68] @ (3379e0 ) │ │ │ │ @@ -326242,23 +326250,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r0, [r6, r6] │ │ │ │ + strh r0, [r4, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r6, #11 │ │ │ │ + lsls r2, r4, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r7, r4] │ │ │ │ + str r6, [r5, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r2, r7, #11 │ │ │ │ + lsls r2, r5, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r2, #12 │ │ │ │ + lsls r4, r0, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r7, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -326272,15 +326280,15 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #72] @ (337a48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r3, [r0, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #106] @ 0x6a │ │ │ │ str.w r3, [r0, #110] @ 0x6e │ │ │ │ str.w r3, [r0, #114] @ 0x72 │ │ │ │ strh.w r3, [r0, #118] @ 0x76 │ │ │ │ @@ -326289,19 +326297,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r3, r4] │ │ │ │ + str r2, [r1, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb6b4 │ │ │ │ + @ instruction: 0xb764 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb736 │ │ │ │ + @ instruction: 0xb7e6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #248] @ (337b58 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -326312,30 +326320,30 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ add r4, pc │ │ │ │ mov r9, r1 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ bl 3848e8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #224] @ (337b64 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 5e5b7c │ │ │ │ + bl 5e5c2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 337b22 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #21 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 337b22 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 337aae │ │ │ │ ldrb.w r3, [r8, #792] @ 0x318 │ │ │ │ cbnz r3, 337ae2 │ │ │ │ ldr r3, [pc, #184] @ (337b68 ) │ │ │ │ @@ -326346,15 +326354,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (337b74 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -326392,56 +326400,56 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (337b90 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + @ instruction: 0xb702 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb6d4 │ │ │ │ + @ instruction: 0xb784 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r5, r2] │ │ │ │ + str r4, [r3, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, #52 @ 0x34 │ │ │ │ + subs r4, #228 @ 0xe4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r4, r1] │ │ │ │ + str r0, [r2, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb680 │ │ │ │ + @ instruction: 0xb730 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb656 │ │ │ │ + @ instruction: 0xb706 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb616 │ │ │ │ + @ instruction: 0xb6c6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mrc2 15, 0, pc, cr11, cr15, {7} │ │ │ │ - @ instruction: 0xb63e │ │ │ │ + @ instruction: 0xb6ee │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #252 @ 0xfc │ │ │ │ lsls r6, r7, #1 │ │ │ │ - ldr r7, [pc, #944] @ (337f38 ) │ │ │ │ + str r4, [r3, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb60c │ │ │ │ + @ instruction: 0xb6bc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r7, lr} │ │ │ │ + @ instruction: 0xb66e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r5, r7, lr} │ │ │ │ + @ instruction: 0xb652 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (337b9c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ strh r2, [r6, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 337c2c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -326530,15 +326538,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ adds r0, #4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 726718 │ │ │ │ + bl 7267c8 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 337c7c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -326550,15 +326558,15 @@ │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #584] @ (337f14 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #580] @ (337f18 ) │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov sl, r0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add.w r2, r4, #52 @ 0x34 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ mov r1, sl │ │ │ │ @@ -326633,15 +326641,15 @@ │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 337dfa │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 726624 │ │ │ │ + bl 7266d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 337ef6 │ │ │ │ adds r5, #1 │ │ │ │ strb r7, [r4, #16] │ │ │ │ cmp r5, #6 │ │ │ │ beq.n 337eca │ │ │ │ movw r2, #43691 @ 0xaaab │ │ │ │ @@ -326758,49 +326766,49 @@ │ │ │ │ ldr r1, [pc, #76] @ (337f4c ) │ │ │ │ ldr r0, [pc, #80] @ (337f50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r6, [pc, #584] @ (338158 ) │ │ │ │ + ldr r7, [pc, #264] @ (338018 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r3, r5, r6, r7} │ │ │ │ + push {r2, r3, r4, r7, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {lr} │ │ │ │ + push {r4, r5, r7, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r4, [r5, #18] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - push {r1, r5, r6, r7} │ │ │ │ + push {r1, r4, r7, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r2, r3, r4, r6, r7} │ │ │ │ + push {r2, r3, r7, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r2, r4, r5, r7} │ │ │ │ + push {r2, r5, r6, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r2, r4} │ │ │ │ + push {r1, r2, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r1, r2, r4, r6, r7} │ │ │ │ + pop {r1, r2, r7, pc} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - push {r2, r4, r7} │ │ │ │ + push {r2, r6, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r2, #6 │ │ │ │ + lsrs r2, r0, #9 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r4, r6} │ │ │ │ + push {lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r4, [r5, #10] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbz r4, 337f84 │ │ │ │ + cbz r4, 337fb0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r6, 337f8c │ │ │ │ + cbz r6, 337fb8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [pc, #368] @ (3380bc ) │ │ │ │ + ldr r5, [pc, #48] @ (337f7c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - uxth r6, r6 │ │ │ │ + cbz r6, 337fa8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r7, [sp, #360] @ 0x168 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (337fe0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -326809,26 +326817,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (337fe8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #108] @ (337fec ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (337ff0 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #92] @ (337ff4 ) │ │ │ │ ldr r3, [pc, #92] @ (337ff8 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #5 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -326841,35 +326849,35 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ (338000 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r1, [pc, #52] @ (338004 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddcd4 │ │ │ │ - ldr r3, [pc, #960] @ (3383a4 ) │ │ │ │ + b.w 5ddd84 │ │ │ │ + ldr r4, [pc, #640] @ (338264 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc2l 0, cr0, [sl], #260 @ 0x104 │ │ │ │ - ldr r3, [pc, #216] @ (3380c4 ) │ │ │ │ + ldc2 0, cr0, [sl, #260] @ 0x104 │ │ │ │ + ldr r3, [pc, #920] @ (338384 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bge.n 337ff4 │ │ │ │ + bge.n 337f54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r5, #12] │ │ │ │ + ldrb r6, [r3, #15] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r2, r1 │ │ │ │ + cbz r2, 33804e │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #64 @ 0x40 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ @@ -326887,15 +326895,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ adds r2, r0, #4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 726718 │ │ │ │ + bl 7267c8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [r1, #28] │ │ │ │ ldr.w lr, [r0, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, lr │ │ │ │ @@ -326997,46 +327005,46 @@ │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #92] @ (3381a4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ bl 337ba0 │ │ │ │ b.n 33816a │ │ │ │ ldr r0, [r0, #28] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ blx 26109c │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ beq.n 33818e │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33815e │ │ │ │ adds r0, #4 │ │ │ │ - bl 726560 │ │ │ │ + bl 726610 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 26109c │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ bne.n 33816a │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 261098 │ │ │ │ - ldr r2, [pc, #80] @ (3381f0 ) │ │ │ │ + ldr r2, [pc, #784] @ (3384b0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add sp, #440 @ 0x1b8 │ │ │ │ + cbz r6, 3381aa │ │ │ │ lsls r3, r0, #1 │ │ │ │ - sub sp, #8 │ │ │ │ + cbz r2, 3381b4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r5, r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ @@ -327107,15 +327115,15 @@ │ │ │ │ ldr r2, [pc, #124] @ (3382e4 ) │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #124] @ (3382e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 33829e │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ ldr.w r2, [r1, #2104] @ 0x838 │ │ │ │ mul.w r3, r0, r3 │ │ │ │ @@ -327145,23 +327153,23 @@ │ │ │ │ str.w lr, [sp, #4] │ │ │ │ ldr.w r1, [ip, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 43ba40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 338296 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #968] @ (3386ac ) │ │ │ │ + ldr r1, [pc, #648] @ (33856c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #304 @ 0x130 │ │ │ │ + add r7, sp, #1008 @ 0x3f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #376 @ 0x178 │ │ │ │ + add sp, #56 @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (3382f4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldrb r2, [r1, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -327170,15 +327178,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #216] @ (3383e8 ) │ │ │ │ movs r3, #18 │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrd r2, r1, [r0, #928] @ 0x3a0 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ beq.n 33839c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3383c6 │ │ │ │ @@ -327211,28 +327219,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (3383f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff744 │ │ │ │ ldr r4, [pc, #92] @ (3383fc ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #92] @ (338400 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -327241,36 +327249,36 @@ │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #56] @ (338408 ) │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 3383b2 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #576] @ (338624 ) │ │ │ │ + ldr r1, [pc, #256] @ (3384e4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #360 @ 0x168 │ │ │ │ + add sp, #40 @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #456 @ 0x1c8 │ │ │ │ + add sp, #136 @ 0x88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r6, [r2, #18] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [pc, #168] @ (33849c ) │ │ │ │ + ldr r0, [pc, #872] @ (33875c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfadc0042 │ │ │ │ - @ instruction: 0xfaf20042 │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ + @ instruction: 0xfb8c0042 │ │ │ │ + @ instruction: 0xfba20042 │ │ │ │ + add r7, sp, #744 @ 0x2e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #984 @ 0x3d8 │ │ │ │ + add r7, sp, #664 @ 0x298 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #32 │ │ │ │ + add r7, sp, #736 @ 0x2e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #816 @ 0x330 │ │ │ │ + add r7, sp, #496 @ 0x1f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 338450 │ │ │ │ sub sp, #12 │ │ │ │ @@ -327278,29 +327286,29 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (338458 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #32] @ (33845c ) │ │ │ │ ldr r1, [pc, #36] @ (338460 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ nop │ │ │ │ - bx pc │ │ │ │ + ldr r0, [pc, #184] @ (33850c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh.w r0, [r0, r1] │ │ │ │ - mov r6, pc │ │ │ │ + str??.w r0, [r0, #65] @ 0x41 │ │ │ │ + bx r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ adds r5, #50 @ 0x32 │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -327313,15 +327321,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #92] @ (3384e4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #88] @ (3384e8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 3384ae │ │ │ │ movs r0, #0 │ │ │ │ @@ -327335,34 +327343,34 @@ │ │ │ │ ldrd r3, r1, [r0, #920] @ 0x398 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [pc, #52] @ (3384ec ) │ │ │ │ mov r5, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bx r5 │ │ │ │ + blx fp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #8 │ │ │ │ + add r6, sp, #712 @ 0x2c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #912 @ 0x390 │ │ │ │ + add r6, sp, #592 @ 0x250 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r0, #84 @ 0x54 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #248 @ 0xf8 │ │ │ │ + add r6, sp, #952 @ 0x3b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #108] @ (338570 ) │ │ │ │ @@ -327372,15 +327380,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #104] @ (33857c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #100] @ (338580 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 33853a │ │ │ │ add sp, #24 │ │ │ │ @@ -327398,34 +327406,34 @@ │ │ │ │ ldr r0, [pc, #60] @ (338584 ) │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - mov ip, r3 │ │ │ │ + bxns r9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #472 @ 0x1d8 │ │ │ │ + add r6, sp, #152 @ 0x98 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #352 @ 0x160 │ │ │ │ + add r6, sp, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r7, #200 @ 0xc8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #904 @ 0x388 │ │ │ │ + add r6, sp, #584 @ 0x248 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb.w r0, [r0, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -327473,27 +327481,27 @@ │ │ │ │ b.w 44d980 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 44dec4 │ │ │ │ ldr r0, [pc, #28] @ (338628 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3385da │ │ │ │ nop │ │ │ │ movs r7, #66 @ 0x42 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ lsls r6, r7, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #38 @ 0x26 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - add r5, sp, #464 @ 0x1d0 │ │ │ │ + add r6, sp, #144 @ 0x90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0033862c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -327513,27 +327521,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - mov sl, sl │ │ │ │ + @ instruction: 0x4782 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r4, [r1, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (338688 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldrb r2, [r1, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #120] @ (338708 ) │ │ │ │ orrs r3, r2 │ │ │ │ push {r4, lr} │ │ │ │ add r0, pc │ │ │ │ ldrd ip, lr, [sp, #8] │ │ │ │ @@ -327572,22 +327580,22 @@ │ │ │ │ b.w 44d9c8 │ │ │ │ ldr r1, [pc, #24] @ (338710 ) │ │ │ │ ldr r0, [pc, #28] @ (338714 ) │ │ │ │ strd ip, lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ movs r6, #82 @ 0x52 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, lr │ │ │ │ + cmp r8, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #632 @ 0x278 │ │ │ │ + add r5, sp, #312 @ 0x138 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (338790 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -327597,15 +327605,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #64] @ 338788 │ │ │ │ ldr r2, [pc, #80] @ (33879c ) │ │ │ │ mov r3, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -327617,98 +327625,98 @@ │ │ │ │ ldr r2, [pc, #56] @ (3387a0 ) │ │ │ │ ldr r1, [pc, #60] @ (3387a4 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff744 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r7 │ │ │ │ + cmp r4, sp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #712 @ 0x2c8 │ │ │ │ + add r5, sp, #392 @ 0x188 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #560 @ 0x230 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r2, [r7, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf6f20042 │ │ │ │ - @ instruction: 0xf7060042 │ │ │ │ + @ instruction: 0xf7a20042 │ │ │ │ + @ instruction: 0xf7b60042 │ │ │ │ │ │ │ │ 003387a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #100] @ (338820 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (338824 ) │ │ │ │ ldr r5, [pc, #100] @ (338828 ) │ │ │ │ add r0, pc │ │ │ │ mov r9, r1 │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ ldr r2, [pc, #96] @ (33882c ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r5, #32 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r7, [pc, #84] @ (338830 ) │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #76] @ (338834 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 2ffa90 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff490 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - add r4, sp, #136 @ 0x88 │ │ │ │ + add r4, sp, #840 @ 0x348 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subw r0, r8, #2114 @ 0x842 │ │ │ │ - add r6, r3 │ │ │ │ + @ instruction: 0xf7580042 │ │ │ │ + add lr, r9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf68a0042 │ │ │ │ + @ instruction: 0xf73a0042 │ │ │ │ movs r4, #254 @ 0xfe │ │ │ │ lsls r4, r5, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (338840 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldrb r6, [r6, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -327718,15 +327726,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (3388e8 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #104] @ 3388d8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #120] @ (3388ec ) │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -327738,15 +327746,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (3388f4 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 2ff744 │ │ │ │ mov.w r0, #3221225472 @ 0xc0000000 │ │ │ │ mov.w r1, #3221225472 @ 0xc0000000 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #32774 @ 0x8006 │ │ │ │ @@ -327761,24 +327769,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #768 @ 0x300 │ │ │ │ + add r4, sp, #448 @ 0x1c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bics r6, r7 │ │ │ │ + add r6, sp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #600 @ 0x258 │ │ │ │ + add r4, sp, #280 @ 0x118 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - rsb r0, ip, #12713984 @ 0xc20000 │ │ │ │ - rsbs r0, lr, #12713984 @ 0xc20000 │ │ │ │ + @ instruction: 0xf67c0042 │ │ │ │ + @ instruction: 0xf68e0042 │ │ │ │ ldr.w ip, [pc, #232] @ 3389e4 │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ bcc.n 338924 │ │ │ │ @@ -327855,22 +327863,22 @@ │ │ │ │ ldr.w ip, [pc, #28] @ 3389ec │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #28] @ (3389f0 ) │ │ │ │ add ip, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ add.w r1, ip, #32 │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ movs r3, #224 @ 0xe0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - negs r0, r1 │ │ │ │ + cmn r0, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r1, #25 │ │ │ │ + asrs r2, r7, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #180] @ (338ab8 ) │ │ │ │ cmp r2, #13 │ │ │ │ @@ -327936,87 +327944,87 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (338ac0 ) │ │ │ │ ldr r0, [pc, #24] @ (338ac4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 338a18 │ │ │ │ movs r2, #218 @ 0xda │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r0, r6 │ │ │ │ + tst r0, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #520 @ 0x208 │ │ │ │ + add r2, sp, #200 @ 0xc8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00338ac8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #100] @ (338b40 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (338b44 ) │ │ │ │ ldr r5, [pc, #100] @ (338b48 ) │ │ │ │ add r0, pc │ │ │ │ mov r9, r1 │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ ldr r2, [pc, #96] @ (338b4c ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r5, #16 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r7, [pc, #84] @ (338b50 ) │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #76] @ (338b54 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 2ffa90 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff490 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - add r1, sp, #232 @ 0xe8 │ │ │ │ + add r1, sp, #936 @ 0x3a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - usat r0, #2, r8, lsl #1 │ │ │ │ - asrs r6, r5 │ │ │ │ + bics.w r0, r8, #12713984 @ 0xc20000 │ │ │ │ + rors r6, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bfi r0, sl, #1, #2 │ │ │ │ + ands.w r0, sl, #12713984 @ 0xc20000 │ │ │ │ movs r1, #222 @ 0xde │ │ │ │ lsls r4, r5, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (338b60 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ strb r2, [r7, #23] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -328024,30 +328032,30 @@ │ │ │ │ ldr r2, [pc, #48] @ (338bac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (338bb0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #36] @ (338bb4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r1, [pc, #32] @ (338bb8 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ - lsrs r6, r4 │ │ │ │ + b.w 5ddd84 │ │ │ │ + sbcs r6, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf0dc0041 │ │ │ │ - subs r7, #38 @ 0x26 │ │ │ │ + @ instruction: 0xf18c0041 │ │ │ │ + subs r7, #214 @ 0xd6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #56 @ 0x38 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr.w r3, [r0, #944] @ 0x3b0 │ │ │ │ tst.w r3, #12288 @ 0x3000 │ │ │ │ @@ -328056,34 +328064,34 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ mov r7, r1 │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r1, r2, [r4, #932] @ 0x3a4 │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w ip, r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r3, r0, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #80 @ (adr r3, 338c50 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r3 │ │ │ │ add r3, pc, #64 @ (adr r3, 338c50 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr.w r3, [r4, #952] @ 0x3b8 │ │ │ │ strd r6, r7, [r4, #928] @ 0x3a0 │ │ │ │ add r3, r0 │ │ │ │ bic.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r4, #952] @ 0x3b8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -328124,23 +328132,23 @@ │ │ │ │ strmi.w r5, [r4, #952] @ 0x3b8 │ │ │ │ lsls r3, r1, #23 │ │ │ │ bmi.n 338d2e │ │ │ │ orr.w r1, r1, #268435456 @ 0x10000000 │ │ │ │ str.w r1, [r4, #944] @ 0x3b0 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ ubfx r1, r1, #28, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldrh.w r3, [r4, #948] @ 0x3b4 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 338d1a │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ tst.w r3, #12288 @ 0x3000 │ │ │ │ beq.n 338d1a │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #948] @ 0x3b4 │ │ │ │ and.w r3, r3, #15 │ │ │ │ mov.w r2, #51712 @ 0xca00 │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ subs r0, r0, r5 │ │ │ │ @@ -328150,31 +328158,31 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r6, [r4, #936] @ 0x3a8 │ │ │ │ mov r3, r5 │ │ │ │ mov.w ip, r0, asr #31 │ │ │ │ umull r7, r0, r0, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ adds.w r2, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mvn.w r3, #2147483648 @ 0x80000000 │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ bl 416854 │ │ │ │ ldr.w r1, [r4, #944] @ 0x3b0 │ │ │ │ b.n 338c94 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328204,41 +328212,41 @@ │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.n 338d6e │ │ │ │ ldr r1, [pc, #300] @ (338eb0 ) │ │ │ │ ldr r0, [pc, #300] @ (338eb4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 338d6e │ │ │ │ ldr r3, [pc, #292] @ (338eb8 ) │ │ │ │ ldr r2, [pc, #292] @ (338ebc ) │ │ │ │ ldr r1, [pc, #296] @ (338ec0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ bcc.n 338dcc │ │ │ │ ldr r3, [pc, #248] @ (338eac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 338d6e │ │ │ │ ldr r1, [pc, #264] @ (338ec4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #264] @ (338ec8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 338d6e │ │ │ │ cmp r5, #32 │ │ │ │ bhi.n 338db0 │ │ │ │ add r3, pc, #8 @ (adr r3, 338ddc ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -328301,37 +328309,37 @@ │ │ │ │ ldr.w r0, [r0, #944] @ 0x3b0 │ │ │ │ b.n 338d70 │ │ │ │ ldr r1, [pc, #48] @ (338ecc ) │ │ │ │ ldr r0, [pc, #52] @ (338ed0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 338d6e │ │ │ │ subs r6, r2, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #222 @ 0xde │ │ │ │ + subs r7, #142 @ 0x8e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #992 @ (adr r6, 339298 ) │ │ │ │ + add r7, pc, #672 @ (adr r7, 339158 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #204 @ 0xcc │ │ │ │ + subs r7, #124 @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #688 @ (adr r6, 339170 ) │ │ │ │ + add r7, pc, #368 @ (adr r7, 339030 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #816 @ (adr r6, 3391f4 ) │ │ │ │ + add r7, pc, #496 @ (adr r7, 3390b4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #164 @ 0xa4 │ │ │ │ + subs r7, #84 @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r0, #10 │ │ │ │ + asrs r6, r6, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r5, #200 @ 0xc8 │ │ │ │ + subs r6, #120 @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r5, #6 │ │ │ │ + asrs r2, r3, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #36] @ 338f08 │ │ │ │ sub sp, #12 │ │ │ │ @@ -328339,23 +328347,23 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #32] @ (338f10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 338c58 │ │ │ │ - subs r5, #118 @ 0x76 │ │ │ │ + subs r6, #38 @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #336 @ (adr r5, 339060 ) │ │ │ │ + add r6, pc, #16 @ (adr r6, 338f20 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, pc, #472 @ (adr r5, 3390ec ) │ │ │ │ + add r6, pc, #152 @ (adr r6, 338fac ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 338f5c │ │ │ │ sub sp, #12 │ │ │ │ @@ -328363,28 +328371,28 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #52] @ (338f64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #944] @ 0x3b0 │ │ │ │ movw r2, #48879 @ 0xbeef │ │ │ │ strh.w r2, [r0, #948] @ 0x3b4 │ │ │ │ bic.w r3, r3, #12544 @ 0x3100 │ │ │ │ str.w r3, [r0, #944] @ 0x3b0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 338c58 │ │ │ │ - subs r5, #54 @ 0x36 │ │ │ │ + subs r5, #230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #80 @ (adr r5, 338fb4 ) │ │ │ │ + add r5, pc, #784 @ (adr r5, 339274 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, pc, #216 @ (adr r5, 339040 ) │ │ │ │ + add r5, pc, #920 @ (adr r5, 339300 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (339018 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -328393,26 +328401,26 @@ │ │ │ │ ldr r1, [pc, #160] @ (339020 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #144] @ (339024 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #144] @ (339028 ) │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #100] @ 339010 │ │ │ │ ldr r2, [pc, #124] @ (33902c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -328431,36 +328439,36 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ mov.w r2, #32768 @ 0x8000 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ str.w r6, [r4, #920] @ 0x398 │ │ │ │ strd r2, r3, [r4, #936] @ 0x3a8 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff694 │ │ │ │ nop │ │ │ │ lsls r0, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #228 @ 0xe4 │ │ │ │ + subs r5, #148 @ 0x94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp 0, 13, cr0, cr6, cr2, {2} │ │ │ │ - cdp 0, 14, cr0, cr10, cr2, {2} │ │ │ │ - add r4, pc, #840 @ (adr r4, 339370 ) │ │ │ │ + vmla.i d0, d6, d2[0] │ │ │ │ + vmla.i16 d0, d10, d2[0] │ │ │ │ + add r5, pc, #520 @ (adr r5, 339230 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, pc, #680 @ (adr r4, 3392d4 ) │ │ │ │ + add r5, pc, #360 @ (adr r5, 339194 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r6, [r3, #6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ mrc2 15, 7, pc, cr1, cr15, {7} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -328492,27 +328500,27 @@ │ │ │ │ ldr r1, [pc, #460] @ (339250 ) │ │ │ │ ldr r0, [pc, #464] @ (339254 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #116 @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #448] @ (339258 ) │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #448] @ (33925c ) │ │ │ │ ldr r2, [pc, #448] @ (339260 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ mov r8, r0 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 3390cc │ │ │ │ ldr r3, [pc, #400] @ (33924c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -328570,15 +328578,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (339264 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #256] @ (339268 ) │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3390c2 │ │ │ │ ldrb.w r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33906a │ │ │ │ movs r3, #0 │ │ │ │ strh.w r7, [r0, #948] @ 0x3b4 │ │ │ │ strb.w r3, [r0, #956] @ 0x3bc │ │ │ │ @@ -328619,66 +328627,66 @@ │ │ │ │ b.n 3390c2 │ │ │ │ ldrb.w r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33906a │ │ │ │ bic.w r3, r7, #2147483648 @ 0x80000000 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r8, #952] @ 0x3b8 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r8, #928] @ 0x3a0 │ │ │ │ strb.w r3, [r8, #956] @ 0x3bc │ │ │ │ b.n 3390c2 │ │ │ │ ldr r1, [pc, #84] @ (33926c ) │ │ │ │ ldr r0, [pc, #88] @ (339270 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 339088 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3391c6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ strd r0, r1, [r8, #928] @ 0x3a0 │ │ │ │ b.n 3391c6 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r8, #952] @ 0x3b8 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ strd r0, r1, [r8, #928] @ 0x3a0 │ │ │ │ b.n 3391e8 │ │ │ │ bl 338bbc │ │ │ │ b.n 3391c6 │ │ │ │ nop │ │ │ │ adds r2, r3, #2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #224 @ 0xe0 │ │ │ │ + subs r4, #144 @ 0x90 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #120 @ (adr r4, 3392d0 ) │ │ │ │ + add r4, pc, #824 @ (adr r4, 339590 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r3, #198 @ 0xc6 │ │ │ │ + subs r4, #118 @ 0x76 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #808 @ (adr r3, 339588 ) │ │ │ │ + add r4, pc, #488 @ (adr r4, 339448 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #648 @ (adr r3, 3394ec ) │ │ │ │ + add r4, pc, #328 @ (adr r4, 3393ac ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, #252 @ 0xfc │ │ │ │ + subs r3, #172 @ 0xac │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r7, #26 │ │ │ │ + lsrs r2, r5, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, #76 @ 0x4c │ │ │ │ + subs r2, #252 @ 0xfc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #696 @ (adr r2, 33952c ) │ │ │ │ + add r3, pc, #376 @ (adr r3, 3393ec ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (339280 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldr r6, [r7, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -328801,15 +328809,15 @@ │ │ │ │ lsls r0, r2, #20 │ │ │ │ bpl.w 3392b4 │ │ │ │ ldr r0, [pc, #264] @ (339508 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ str.w ip, [r0, #968] @ 0x3c8 │ │ │ │ b.n 3392b4 │ │ │ │ str.w ip, [r0, #964] @ 0x3c4 │ │ │ │ b.n 3392b4 │ │ │ │ str.w ip, [r0, #960] @ 0x3c0 │ │ │ │ b.n 3392b4 │ │ │ │ str.w ip, [r0, #956] @ 0x3bc │ │ │ │ @@ -328836,15 +328844,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (33950c ) │ │ │ │ ldr r0, [pc, #172] @ (339510 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr.w r4, [ip, #976] @ 0x3d0 │ │ │ │ ldr.w lr, [r0, #940] @ 0x3ac │ │ │ │ mov r5, r4 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 3394e0 │ │ │ │ lsl.w r5, lr, r3 │ │ │ │ orr.w lr, r5, r4 │ │ │ │ @@ -328857,15 +328865,15 @@ │ │ │ │ cbz r0, 3394d2 │ │ │ │ vldr d7, [pc, #84] @ 3394f8 │ │ │ │ add.w r1, r2, #976 @ 0x3d0 │ │ │ │ add r1, r4 │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 697000 │ │ │ │ + bl 6970b0 │ │ │ │ ldr.w r1, [r4, #920] @ 0x398 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3394ea │ │ │ │ add.w r1, r1, #4320 @ 0x10e0 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ adds r1, #20 │ │ │ │ ldr.w r2, [r4, r1, lsl #2] │ │ │ │ @@ -328877,32 +328885,32 @@ │ │ │ │ b.n 3392b4 │ │ │ │ movs r4, #1 │ │ │ │ lsls r4, r3 │ │ │ │ bic.w lr, r5, r4 │ │ │ │ b.n 33948c │ │ │ │ ldr r0, [pc, #40] @ (339514 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr.w r1, [r4, #920] @ 0x398 │ │ │ │ b.n 3394c2 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r1, r1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #992 @ (adr r0, 3398ec ) │ │ │ │ + add r1, pc, #672 @ (adr r1, 3397ac ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, #138 @ 0x8a │ │ │ │ + subs r1, #58 @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, pc, #816 @ (adr r0, 339844 ) │ │ │ │ + add r1, pc, #496 @ (adr r1, 339704 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, pc, #192 @ (adr r0, 3395d8 ) │ │ │ │ + add r0, pc, #896 @ (adr r0, 339898 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #592] @ 339778 │ │ │ │ sub sp, #24 │ │ │ │ @@ -329060,24 +329068,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ lsls r2, r2, #2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 696b0c │ │ │ │ + bl 696bbc │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r0, [sp, #16] │ │ │ │ asrge r1, r0, #31 │ │ │ │ bge.w 33955a │ │ │ │ ldr r0, [pc, #136] @ (33978c ) │ │ │ │ ldr.w r1, [r4, #920] @ 0x398 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ b.n 33955a │ │ │ │ ldr.w r0, [r4, #940] @ 0x3ac │ │ │ │ movs r1, #0 │ │ │ │ b.n 33955a │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ @@ -329098,15 +329106,15 @@ │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ b.n 33955a │ │ │ │ ldr r1, [pc, #68] @ (339790 ) │ │ │ │ ldr r0, [pc, #72] @ (339794 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #20 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 339556 │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r1, r0 │ │ │ │ adds r2, #244 @ 0xf4 │ │ │ │ ldr.w r0, [r4, r2, lsl #2] │ │ │ │ b.n 33955a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ @@ -329122,19 +329130,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [sp, #320] @ 0x140 │ │ │ │ + ldr r7, [sp, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r5, #160 @ 0xa0 │ │ │ │ + adds r6, #80 @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ + ldr r6, [sp, #840] @ 0x348 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #572] @ (3399e8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -329152,15 +329160,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #508] @ 3399d8 │ │ │ │ ldr r2, [pc, #540] @ (3399fc ) │ │ │ │ mov r3, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -329173,64 +329181,64 @@ │ │ │ │ ldr r1, [pc, #520] @ (339a04 ) │ │ │ │ add.w r3, r6, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r7 │ │ │ │ bl 2ff744 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ movs r0, #4 │ │ │ │ - bl 60b060 │ │ │ │ + bl 60b110 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33996a │ │ │ │ - bl 631430 │ │ │ │ + bl 6314e0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 696998 │ │ │ │ + bl 696a48 │ │ │ │ cmp.w r0, #16384 @ 0x4000 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ blt.n 33992a │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (339a08 ) │ │ │ │ add.w r5, r4, #32768 @ 0x8000 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ bl 2fe7d0 │ │ │ │ add.w r6, r4, #976 @ 0x3d0 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ cbz r0, 33989e │ │ │ │ - bl 632a64 │ │ │ │ + bl 632b14 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ cbnz r0, 339862 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ movs r6, #15 │ │ │ │ movs r7, #0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 631648 │ │ │ │ + bl 6316f8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 339940 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r6, r4, #976 @ 0x3d0 │ │ │ │ movs r3, #0 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 696b0c │ │ │ │ + bl 696bbc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 339994 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ blx 262b9c │ │ │ │ ldr.w r3, [r5, #976] @ 0x3d0 │ │ │ │ @@ -329244,26 +329252,26 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ add r6, sp, #16 │ │ │ │ mov.w r2, #1008 @ 0x3f0 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [sp] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 697000 │ │ │ │ + bl 6970b0 │ │ │ │ vldr d7, [pc, #260] @ 3399e0 │ │ │ │ cmp r0, r7 │ │ │ │ blt.n 339974 │ │ │ │ ldrd r3, r0, [r5, #976] @ 0x3d0 │ │ │ │ mov.w r2, #1012 @ 0x3f4 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ mvns r3, r3 │ │ │ │ vstr d7, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ - bl 697000 │ │ │ │ + bl 6970b0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3399ae │ │ │ │ ldr r2, [pc, #264] @ (339a0c ) │ │ │ │ add.w r0, r4, #17280 @ 0x4380 │ │ │ │ ldr r3, [pc, #228] @ (3399ec ) │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ @@ -329282,15 +329290,15 @@ │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #224] @ (339a14 ) │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r2, [pc, #212] @ (339a18 ) │ │ │ │ ldr r3, [pc, #168] @ (3399ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -329314,40 +329322,40 @@ │ │ │ │ ldr r1, [pc, #164] @ (339a24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 339940 │ │ │ │ ldr r3, [pc, #144] @ (339a28 ) │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ ldr r4, [pc, #144] @ (339a2c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #144] @ (339a30 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 339940 │ │ │ │ ldr r3, [pc, #132] @ (339a34 ) │ │ │ │ movs r5, #253 @ 0xfd │ │ │ │ ldr r4, [pc, #132] @ (339a38 ) │ │ │ │ mov.w r2, #264 @ 0x108 │ │ │ │ ldr r1, [pc, #128] @ (339a3c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 339940 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -329356,52 +329364,52 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #20 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #52 @ 0x34 │ │ │ │ + adds r5, #228 @ 0xe4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r6, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [r2, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 3396bc │ │ │ │ + b.n 33981c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 3396e8 │ │ │ │ + b.n 339848 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cdp 0, 4, cr0, cr4, cr10, {2} │ │ │ │ + cdp 0, 15, cr0, cr4, cr10, {2} │ │ │ │ asrs r2, r3, #15 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [sp, #656] @ 0x290 │ │ │ │ + ldr r5, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [sp, #544] @ 0x220 │ │ │ │ + ldr r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r3, #110 @ 0x6e │ │ │ │ + adds r4, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #624] @ 0x270 │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [sp, #224] @ 0xe0 │ │ │ │ + ldr r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r3, #78 @ 0x4e │ │ │ │ + adds r3, #254 @ 0xfe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #320] @ 0x140 │ │ │ │ + ldr r5, [sp, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r3, #50 @ 0x32 │ │ │ │ + adds r3, #226 @ 0xe2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #384] @ 0x180 │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [sp, #0] │ │ │ │ + ldr r4, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 339a94 │ │ │ │ sub sp, #20 │ │ │ │ @@ -329409,44 +329417,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (339a9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #48] @ (339aa0 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (339aa4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r2, #146 @ 0x92 │ │ │ │ + adds r3, #66 @ 0x42 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 339e94 │ │ │ │ + b.n 339ff4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, #70 @ 0x46 │ │ │ │ + adds r0, #246 @ 0xf6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, r2, #6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldc2 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ ldr r0, [pc, #4] @ (339ab0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ str r2, [r6, #116] @ 0x74 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -329456,15 +329464,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (339b30 ) │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #64] @ 339b20 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #80] @ (339b34 ) │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -329476,36 +329484,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (339b3c ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff744 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #576] @ 0x240 │ │ │ │ + ldr r4, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, #142 @ 0x8e │ │ │ │ + adds r3, #62 @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #408] @ 0x198 │ │ │ │ + ldr r4, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [r6, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 33a1f4 │ │ │ │ + b.n 339354 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 33a220 │ │ │ │ + b.n 339380 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #476] @ (339d20 ) │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ push {r4, lr} │ │ │ │ sbcs.w lr, r3, #0 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [sp, #8] │ │ │ │ @@ -329661,22 +329669,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (339d28 ) │ │ │ │ ldr r0, [pc, #28] @ (339d2c ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ asrs r2, r3, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #78 @ 0x4e │ │ │ │ + adds r0, #254 @ 0xfe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldr r0, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #416] @ (339ee0 ) │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ @@ -329814,23 +329822,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (339ee8 ) │ │ │ │ ldr r0, [pc, #24] @ (339eec ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 339d56 │ │ │ │ lsrs r6, r3, #30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #136 @ 0x88 │ │ │ │ + cmp r7, #56 @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #616] @ 0x268 │ │ │ │ + str r7, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 339f30 │ │ │ │ sub sp, #12 │ │ │ │ @@ -329838,28 +329846,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (339f38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #28] @ (339f3c ) │ │ │ │ ldr r1, [pc, #32] @ (339f40 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5df064 │ │ │ │ - cmp r6, #82 @ 0x52 │ │ │ │ + b.w 5df114 │ │ │ │ + cmp r7, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 339fd0 │ │ │ │ + ble.n 339f30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #154 @ 0x9a │ │ │ │ + cmp r4, #74 @ 0x4a │ │ │ │ lsls r5, r0, #1 │ │ │ │ sdiv pc, r1, pc │ │ │ │ movs r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -329869,15 +329877,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (339fac ) │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #80] @ (339fb0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #48] @ 339fa0 │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #34753 @ 0x87c1 │ │ │ │ movt r3, #33281 @ 0x8201 │ │ │ │ str.w r2, [r0, #944] @ 0x3b0 │ │ │ │ str.w r3, [r0, #928] @ 0x3a0 │ │ │ │ str.w r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -329891,19 +329899,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {} │ │ │ │ strh r1, [r0, #62] @ 0x3e │ │ │ │ strh r1, [r0, #16] │ │ │ │ - cmp r5, #254 @ 0xfe │ │ │ │ + cmp r6, #174 @ 0xae │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #864] @ 0x360 │ │ │ │ + str r7, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #984] @ 0x3d8 │ │ │ │ + str r7, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, r2, #4 │ │ │ │ orrs r1, r3 │ │ │ │ beq.n 339fe6 │ │ │ │ sub.w r1, r2, #8 │ │ │ │ @@ -329935,20 +329943,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (33a028 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ str r4, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -329956,31 +329964,31 @@ │ │ │ │ ldr r2, [pc, #52] @ (33a078 ) │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ ldr r1, [pc, #52] @ (33a07c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r5, #110 @ 0x6e │ │ │ │ + cmp r6, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #160] @ 0xa0 │ │ │ │ + str r6, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #232] @ 0xe8 │ │ │ │ + str r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ subs r7, r1, #0 │ │ │ │ @@ -330002,15 +330010,15 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w r9, #12 │ │ │ │ b.n 33a0c6 │ │ │ │ add r3, r5 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ add.w r8, r8, #1 │ │ │ │ - bl 726560 │ │ │ │ + bl 726610 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ cmp r6, r8 │ │ │ │ bne.n 33a0c4 │ │ │ │ adds r2, r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 26109c │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ @@ -330063,19 +330071,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33a184 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #70 @ 0x46 │ │ │ │ + cmp r4, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #0] │ │ │ │ + str r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #160] @ 0xa0 │ │ │ │ + str r5, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r0, #1 │ │ │ │ and.w r2, r2, #252 @ 0xfc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 33a1c2 │ │ │ │ cmp r2, #12 │ │ │ │ beq.n 33a1aa │ │ │ │ @@ -330109,15 +330117,15 @@ │ │ │ │ ldr.w r0, [r1, r2, lsl #3] │ │ │ │ add.w r1, r1, r2, lsl #3 │ │ │ │ cmp r3, r0 │ │ │ │ bge.n 33a1b4 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ movs r0, #12 │ │ │ │ mla r0, r0, r3, r2 │ │ │ │ - b.w 7265c0 │ │ │ │ + b.w 726670 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #2172] @ 0x87c │ │ │ │ cmp r4, r1 │ │ │ │ @@ -330153,19 +330161,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33a270 ) │ │ │ │ ldr r0, [pc, #20] @ (33a274 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - cmp r3, #84 @ 0x54 │ │ │ │ + cmp r4, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [sp, #344] @ 0x158 │ │ │ │ + str r5, [sp, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ movs r3, #0 │ │ │ │ @@ -330183,25 +330191,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6986a8 │ │ │ │ + bl 698758 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33a2d8 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 33a302 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6986a8 │ │ │ │ + bl 698758 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 33a2c0 │ │ │ │ adds r3, r0, #4 │ │ │ │ beq.n 33a2b2 │ │ │ │ ldr r3, [pc, #100] @ (33a344 ) │ │ │ │ negs r2, r0 │ │ │ │ ldr r4, [pc, #100] @ (33a348 ) │ │ │ │ @@ -330209,20 +330217,20 @@ │ │ │ │ ldr r1, [pc, #100] @ (33a34c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #633 @ 0x279 │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 33a312 │ │ │ │ mov r0, r6 │ │ │ │ - bl 698918 │ │ │ │ + bl 6989c8 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r2, [pc, #60] @ (33a350 ) │ │ │ │ ldr r3, [pc, #40] @ (33a340 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -330238,19 +330246,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r7, #8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #206 @ 0xce │ │ │ │ + cmp r3, #126 @ 0x7e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #944] @ 0x3b0 │ │ │ │ + str r4, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r3, [sp, #528] @ 0x210 │ │ │ │ + str r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r6, r1, #7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -330261,25 +330269,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (33a3f4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #120] @ (33a3f8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (33a3fc ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #104] @ (33a400 ) │ │ │ │ ldr r2, [pc, #108] @ (33a404 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #108] @ (33a408 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #1280 @ 0x500 │ │ │ │ @@ -330290,15 +330298,15 @@ │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movw r3, #6900 @ 0x1af4 │ │ │ │ movt r3, #4368 @ 0x1110 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ (33a410 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ @@ -330306,33 +330314,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r2, #72 @ 0x48 │ │ │ │ + cmp r2, #248 @ 0xf8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 33a3c8 │ │ │ │ + bls.n 33a328 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r7, #54 @ 0x36 │ │ │ │ + movs r7, #230 @ 0xe6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb602 │ │ │ │ + @ instruction: 0xb6b2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r6, [r5, r4] │ │ │ │ + ldrsb r6, [r3, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r1, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2196] @ 0x894 │ │ │ │ cbz r3, 33a450 │ │ │ │ @@ -330341,22 +330349,22 @@ │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 33a438 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #24] @ (33a454 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 263b58 │ │ │ │ - str r2, [sp, #936] @ 0x3a8 │ │ │ │ + str r3, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r0, [r0, #2192] @ 0x890 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 33a470 │ │ │ │ rsb r0, r0, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -330372,19 +330380,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33a498 ) │ │ │ │ ldr r0, [pc, #20] @ (33a49c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - cmp r1, #44 @ 0x2c │ │ │ │ + cmp r1, #220 @ 0xdc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #920] @ 0x398 │ │ │ │ + str r2, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [sp, #744] @ 0x2e8 │ │ │ │ + str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (33a510 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -330393,55 +330401,55 @@ │ │ │ │ ldr r1, [pc, #96] @ (33a518 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #80] @ (33a51c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (33a520 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #64] @ (33a524 ) │ │ │ │ ldr r1, [pc, #68] @ (33a528 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [pc, #56] @ (33a52c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r0, #252 @ 0xfc │ │ │ │ + cmp r1, #172 @ 0xac │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 33a454 │ │ │ │ + bhi.n 33a5b4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #234 @ 0xea │ │ │ │ + movs r6, #154 @ 0x9a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r1, r2, r4, r5, r7} │ │ │ │ + push {r1, r2, r5, r6, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r4, r7] │ │ │ │ + ldrsb r2, [r2, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r7, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r7, #21 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldrb r4, [r1, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -330456,55 +330464,55 @@ │ │ │ │ ldr r1, [pc, #96] @ (33a5a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #80] @ (33a5ac ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (33a5b0 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #64] @ (33a5b4 ) │ │ │ │ ldr r3, [pc, #68] @ (33a5b8 ) │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [pc, #52] @ (33a5bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r0, #108 @ 0x6c │ │ │ │ + cmp r1, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 33a5c4 │ │ │ │ + bvc.n 33a524 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #90 @ 0x5a │ │ │ │ + movs r6, #10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r1, r2, r5} │ │ │ │ + push {r1, r2, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r2, r5] │ │ │ │ + ldrsb r2, [r0, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r6, r5, #19 │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r5, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r7, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -330530,15 +330538,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mul.w r4, r4, r9 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r8, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r6, [pc, #172] @ (33a6c0 ) │ │ │ │ str r2, [r0, #4] │ │ │ │ @@ -330549,15 +330557,15 @@ │ │ │ │ ldr r2, [pc, #164] @ (33a6c4 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5dbba0 │ │ │ │ + bl 5dbc50 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 33a67a │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cbnz r2, 33a672 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ add r2, r4 │ │ │ │ str r6, [r2, #4] │ │ │ │ @@ -330577,57 +330585,57 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5dbbc4 │ │ │ │ + bl 5dbc74 │ │ │ │ b.n 33a638 │ │ │ │ ldr r4, [pc, #80] @ (33a6cc ) │ │ │ │ add.w r3, r7, #192 @ 0xc0 │ │ │ │ ldr r1, [pc, #76] @ (33a6d0 ) │ │ │ │ mov.w r2, #436 @ 0x1b4 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 33a648 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ (33a6d4 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #56] @ (33a6d8 ) │ │ │ │ movw r2, #431 @ 0x1af │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ lsls r4, r1, #28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #212 @ 0xd4 │ │ │ │ + cmp r0, #132 @ 0x84 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r1, r3] │ │ │ │ + strb r6, [r7, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r0, 33a724 │ │ │ │ + push {r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r6, r1, #27 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adds r0, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r3, #26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ + str r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r1, #62] @ 0x3e │ │ │ │ + str r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [sp, #824] @ 0x338 │ │ │ │ + str r1, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #132] @ (33a774 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -330638,15 +330646,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (33a77c ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #2176] @ 0x880 │ │ │ │ cmp r6, r3 │ │ │ │ it cs │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls.n 33a75e │ │ │ │ mov r5, r0 │ │ │ │ @@ -330662,15 +330670,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ ldr.w r9, [r3, #4] │ │ │ │ bl 386260 │ │ │ │ mov r3, r0 │ │ │ │ mla r0, r8, r4, r9 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33a720 │ │ │ │ - bl 726718 │ │ │ │ + bl 7267c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a720 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #1 │ │ │ │ bl 386200 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -330679,19 +330687,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - movs r6, #190 @ 0xbe │ │ │ │ + movs r7, #110 @ 0x6e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r6, #58] @ 0x3a │ │ │ │ + str r0, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [sp, #736] @ 0x2e0 │ │ │ │ + str r1, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -330702,24 +330710,24 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #124] @ (33a81c ) │ │ │ │ add r2, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [r0, #1816] @ 0x718 │ │ │ │ ldr.w r3, [r0, #2168] @ 0x878 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r2, [r0, #2180] @ 0x884 │ │ │ │ add.w r3, r3, r1, lsl #3 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ add r0, r4 │ │ │ │ - bl 726718 │ │ │ │ + bl 7267c8 │ │ │ │ cbz r0, 33a7da │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strpl.w r3, [r5, #1812] @ 0x714 │ │ │ │ bmi.n 33a7ee │ │ │ │ @@ -330740,19 +330748,19 @@ │ │ │ │ movt r1, #43690 @ 0xaaaa │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r4, r1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 386470 │ │ │ │ nop │ │ │ │ - movs r6, #26 │ │ │ │ + movs r6, #202 @ 0xca │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r2, #54] @ 0x36 │ │ │ │ + ldrh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ + str r0, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #160] @ (33a8d4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -330763,15 +330771,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r8, r2 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #12 │ │ │ │ ldr.w r1, [r0, #2180] @ 0x884 │ │ │ │ ldr r4, [pc, #136] @ (33a8e0 ) │ │ │ │ mul.w r3, r5, r3 │ │ │ │ add r4, pc │ │ │ │ adds r5, r1, r3 │ │ │ │ ldr r1, [r1, r3] │ │ │ │ @@ -330783,15 +330791,15 @@ │ │ │ │ add r1, r3 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ cbz r3, 33a8c0 │ │ │ │ ldr r3, [pc, #104] @ (33a8e4 ) │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5dbbdc │ │ │ │ + bl 5dbc8c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33a8a2 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r5, #8] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -330800,43 +330808,43 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #68] @ (33a8e8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72ea8c │ │ │ │ + b.w 72eb3c │ │ │ │ ldr r0, [pc, #56] @ (33a8ec ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72ea8c │ │ │ │ + b.w 72eb3c │ │ │ │ ldr r0, [pc, #44] @ (33a8f0 ) │ │ │ │ add.w r3, r6, #236 @ 0xec │ │ │ │ mov r1, r8 │ │ │ │ movw r2, #317 @ 0x13d │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r5, #120 @ 0x78 │ │ │ │ + movs r6, #40 @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r6, #48] @ 0x30 │ │ │ │ + ldrh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r6, #58] @ 0x3a │ │ │ │ + str r0, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r0, r1, #18 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adds r0, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #58] @ 0x3a │ │ │ │ + str r0, [sp, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r2, #56] @ 0x38 │ │ │ │ + ldrh r4, [r0, #62] @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r4, #56] @ 0x38 │ │ │ │ + ldrh r4, [r2, #62] @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (33a9a4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -330845,15 +330853,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (33a9ac ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #1680] @ 0x690 │ │ │ │ ldr r6, [pc, #140] @ (33a9b0 ) │ │ │ │ add r6, pc │ │ │ │ cbz r3, 33a98e │ │ │ │ mov r8, r0 │ │ │ │ bl 3870c8 │ │ │ │ ldr.w r2, [r4, #1816] @ 0x718 │ │ │ │ @@ -330867,15 +330875,15 @@ │ │ │ │ b.n 33a972 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r1, [pc, #104] @ (33a9b4 ) │ │ │ │ cbz r2, 33a95c │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5dbbac │ │ │ │ + bl 5dbc5c │ │ │ │ ldr.w r3, [r4, #2180] @ 0x884 │ │ │ │ str r7, [r3, r5] │ │ │ │ ldr.w r2, [r4, #1816] @ 0x718 │ │ │ │ add.w r9, r9, #1 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ adds r5, #12 │ │ │ │ ldr.w r3, [r3, r2, lsl #3] │ │ │ │ @@ -330896,19 +330904,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - movs r4, #166 @ 0xa6 │ │ │ │ + movs r5, #86 @ 0x56 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add sp, #472 @ 0x1d8 │ │ │ │ + cbz r6, 33a9b4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r4, r6] │ │ │ │ + strh r2, [r2, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r0, #15 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adds r0, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -330927,15 +330935,15 @@ │ │ │ │ mul.w r4, r7, r4 │ │ │ │ add.w r3, r8, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov fp, r2 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #2180] @ 0x884 │ │ │ │ ldr r6, [pc, #160] @ (33aa9c ) │ │ │ │ adds r5, r3, r4 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ add r6, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33aa6e │ │ │ │ @@ -330951,24 +330959,24 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 5dbbb0 │ │ │ │ + bl 5dbc60 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33aa5a │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 5dbbc4 │ │ │ │ + bl 5dbc74 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r1, sl, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5dbbd4 │ │ │ │ + bl 5dbc84 │ │ │ │ cmp r0, #0 │ │ │ │ ittt ge │ │ │ │ movge r0, r7 │ │ │ │ movge r3, #1 │ │ │ │ strbge r3, [r5, #8] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -330977,36 +330985,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #52] @ (33aaa4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 33aa5a │ │ │ │ ldr r0, [pc, #40] @ (33aaa8 ) │ │ │ │ add.w r3, r8, #256 @ 0x100 │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - movs r3, #216 @ 0xd8 │ │ │ │ + movs r4, #136 @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r2, #46] @ 0x2e │ │ │ │ + ldrh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r0, #36] @ 0x24 │ │ │ │ + ldrh r6, [r6, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r4, #11 │ │ │ │ lsls r4, r5, #1 │ │ │ │ adds r0, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #42] @ 0x2a │ │ │ │ + ldrh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r2, #44] @ 0x2c │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #264] @ (33abc4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -331015,15 +331023,15 @@ │ │ │ │ ldr r1, [pc, #264] @ (33abcc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ addw r0, r0, #2200 @ 0x898 │ │ │ │ bl 467658 │ │ │ │ ldr.w r0, [r5, #1992] @ 0x7c8 │ │ │ │ bl 43bfb8 │ │ │ │ cbz r0, 33ab16 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ @@ -331036,15 +331044,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #212] @ (33abd4 ) │ │ │ │ add.w r1, r1, #280 @ 0x118 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #208] @ (33abd8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 47e628 │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ cbz r0, 33ab22 │ │ │ │ movs r1, #0 │ │ │ │ bl 453438 │ │ │ │ @@ -331096,29 +331104,29 @@ │ │ │ │ b.n 33aaf0 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 26141c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (33abdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 33aba0 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r3, #160 @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r5, #28] │ │ │ │ + ldrh r2, [r3, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r5, #38] @ 0x26 │ │ │ │ + ldrh r6, [r3, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r2, #186 @ 0xba │ │ │ │ + movs r3, #106 @ 0x6a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 33ac84 │ │ │ │ + bcs.n 33abe4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, r4, #6 │ │ │ │ + movs r0, #84 @ 0x54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r6, #34] @ 0x22 │ │ │ │ + ldrh r4, [r4, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #940] @ (33afa0 ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -331162,19 +331170,19 @@ │ │ │ │ movs r2, #12 │ │ │ │ mul.w r7, r2, r0 │ │ │ │ adds r2, r0, #1 │ │ │ │ str.w r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r7 │ │ │ │ - bl 726550 │ │ │ │ + bl 726600 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 727204 │ │ │ │ + bl 7272b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33ad22 │ │ │ │ ldr.w r3, [r5, #1816] @ 0x718 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 33ae18 │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -331228,15 +331236,15 @@ │ │ │ │ ldr r1, [pc, #688] @ (33afbc ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ movw r2, #565 @ 0x235 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ cmp r6, #0 │ │ │ │ blt.n 33ac96 │ │ │ │ ldr r2, [pc, #668] @ (33afc0 ) │ │ │ │ ldr r3, [pc, #636] @ (33afa4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -331265,15 +331273,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ strd r2, r4, [sp, #192] @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72e12c │ │ │ │ + b.w 72e1dc │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ orr.w r4, sl, r4, lsl #16 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r5, #1824 @ 0x720 │ │ │ │ add r3, fp │ │ │ │ asrs r1, r4, #31 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -331295,15 +331303,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #552] @ (33afdc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #320 @ 0x140 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movw r2, #534 @ 0x216 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r2, [pc, #536] @ (33afe0 ) │ │ │ │ ldr r3, [pc, #476] @ (33afa4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3 │ │ │ │ @@ -331325,15 +331333,15 @@ │ │ │ │ mov.w r2, #488 @ 0x1e8 │ │ │ │ ldr r1, [pc, #492] @ (33afec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r6 │ │ │ │ blx 261ab8 │ │ │ │ b.n 33ac96 │ │ │ │ ldr r3, [pc, #468] @ (33aff0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrb r6, [r3, #0] │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ @@ -331351,15 +331359,15 @@ │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ and.w r6, r3, #2 │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 33aed4 │ │ │ │ bl 38644c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -331368,15 +331376,15 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 33a5c0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33af60 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 33ac8e │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 262c98 <__fstat64_time64@plt> │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 33af34 │ │ │ │ movs r2, #2 │ │ │ │ @@ -331404,18 +331412,18 @@ │ │ │ │ ldr r1, [pc, #328] @ (33b00c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 7265b8 │ │ │ │ + bl 726668 │ │ │ │ ldr.w r6, [r5, #2180] @ 0x884 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r6, r7] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 33af88 │ │ │ │ ldr r3, [pc, #292] @ (33b010 ) │ │ │ │ @@ -331424,50 +331432,50 @@ │ │ │ │ ldr r1, [pc, #296] @ (33b018 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r0, [r6, r7] │ │ │ │ ldr r1, [pc, #280] @ (33b01c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ add r3, r7 │ │ │ │ - bl 73bcd8 │ │ │ │ + bl 73bd88 │ │ │ │ b.n 33ac8e │ │ │ │ ldr r3, [pc, #264] @ (33b020 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #264] @ (33b024 ) │ │ │ │ ldr r1, [pc, #264] @ (33b028 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 33ac96 │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #240] @ (33b02c ) │ │ │ │ ldr r3, [pc, #244] @ (33b030 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #240] @ (33b034 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ mov r0, r6 │ │ │ │ blx 261ab8 │ │ │ │ b.n 33ac96 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, sl │ │ │ │ bl 386260 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -331476,15 +331484,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ add r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 5dbbd4 │ │ │ │ + bl 5dbc84 │ │ │ │ b.n 33ac8e │ │ │ │ ldr r3, [pc, #176] @ (33b03c ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #176] @ (33b040 ) │ │ │ │ ldr r0, [pc, #176] @ (33b044 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -331497,83 +331505,83 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r2, #3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ movs r6, r1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r2, #26] │ │ │ │ + ldrh r0, [r0, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r0, #170 @ 0xaa │ │ │ │ + movs r1, #90 @ 0x5a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r3, #10] │ │ │ │ + ldrh r6, [r1, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ vmla.i q0, q7, d27[0] │ │ │ │ vmla.i16 q0, q7, d3[3] │ │ │ │ - movs r0, #86 @ 0x56 │ │ │ │ + movs r1, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r7, #30] │ │ │ │ + ldrh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r6, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r7, #26] │ │ │ │ + ldrh r0, [r5, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r0, #2 │ │ │ │ + movs r0, #178 @ 0xb2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r6, #4] │ │ │ │ + ldrh r6, [r4, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ vhadd.u16 q0, q6, │ │ │ │ - subs r4, r6, #6 │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r5, #20] │ │ │ │ + ldrh r2, [r3, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r5, #2] │ │ │ │ + ldrh r0, [r3, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, #5 │ │ │ │ + movs r0, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #296 @ 0x128 │ │ │ │ + add r3, sp, #1000 @ 0x3e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #480] @ (33b1e0 ) │ │ │ │ + ldr r5, [pc, #160] @ (33b0a0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r7, #18] │ │ │ │ + ldrh r4, [r5, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r6, #3 │ │ │ │ + subs r2, r4, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #776 @ 0x308 │ │ │ │ + add r3, sp, #456 @ 0x1c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #952] @ (33b3c8 ) │ │ │ │ + ldr r4, [pc, #632] @ (33b288 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, r0, #3 │ │ │ │ + subs r4, r6, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #592 @ 0x250 │ │ │ │ + add r3, sp, #272 @ 0x110 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #768] @ (33b31c ) │ │ │ │ + ldr r4, [pc, #448] @ (33b1dc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ - subs r6, r2, #2 │ │ │ │ + subs r6, r0, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r3, #10] │ │ │ │ + ldrh r0, [r1, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r1, #58] @ 0x3a │ │ │ │ + strh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r4, #12] │ │ │ │ + ldrh r0, [r2, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r6, #1 │ │ │ │ + subs r2, r4, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r4, #56] @ 0x38 │ │ │ │ + strh r4, [r2, #62] @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r4, #0 │ │ │ │ + subs r2, r2, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r3, #54] @ 0x36 │ │ │ │ + strh r4, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r3, #62] @ 0x3e │ │ │ │ + ldrh r2, [r1, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #184] @ (33b110 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -331618,25 +331626,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r3, r5, #2192 @ 0x890 │ │ │ │ add.w r0, r5, #1776 @ 0x6f0 │ │ │ │ ldrd r2, r3, [r3, #-8] │ │ │ │ str.w r6, [r5, #2192] @ 0x890 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 698918 │ │ │ │ + bl 6989c8 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r1, [sp] │ │ │ │ bl 33abe0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b094 │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ b.n 33b094 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (33b11c ) │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ ldr r1, [pc, #32] @ (33b120 ) │ │ │ │ ldr r0, [pc, #36] @ (33b124 ) │ │ │ │ add r3, pc │ │ │ │ @@ -331645,19 +331653,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r6], {107} @ 0x6b │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ mcrr2 0, 6, r0, ip, cr11 │ │ │ │ - adds r4, r6, #2 │ │ │ │ + adds r4, r4, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r5, #42] @ 0x2a │ │ │ │ + strh r6, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r4, #2] │ │ │ │ + ldrh r0, [r2, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 33b13e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -331675,15 +331683,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (33b1a0 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r5, #2176] @ 0x880 │ │ │ │ mov r6, r0 │ │ │ │ cbz r3, 33b182 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 386e4c │ │ │ │ @@ -331696,19 +331704,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r6, r3, #1 │ │ │ │ + adds r6, r1, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #184 @ 0xb8 │ │ │ │ + add r0, sp, #888 @ 0x378 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #368] @ (33b314 ) │ │ │ │ + ldr r2, [pc, #48] @ (33b1d4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ movs r4, #0 │ │ │ │ @@ -331738,15 +331746,15 @@ │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ add.w r3, r9, #220 @ 0xdc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #62 @ 0x3e │ │ │ │ it eq │ │ │ │ addeq r5, sp, #44 @ 0x2c │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #32] │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 33b332 │ │ │ │ ldr r1, [r6, #100] @ 0x64 │ │ │ │ @@ -331791,15 +331799,15 @@ │ │ │ │ ldr r1, [pc, #704] @ (33b544 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #915 @ 0x393 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r1, r5 │ │ │ │ addw r0, r4, #2200 @ 0x898 │ │ │ │ bl 4675f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33b348 │ │ │ │ ldr r5, [pc, #672] @ (33b548 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -331808,33 +331816,33 @@ │ │ │ │ add r5, pc │ │ │ │ ldr.w r6, [r4, #1992] @ 0x7c8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #280 @ 0x118 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ bl 47e5dc │ │ │ │ ldr r2, [pc, #644] @ (33b554 ) │ │ │ │ ldr r1, [pc, #644] @ (33b558 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #2 │ │ │ │ ldr.w r3, [r4, #1992] @ 0x7c8 │ │ │ │ movs r2, #12 │ │ │ │ bl 38a040 │ │ │ │ ldrd r1, r0, [sp, #44] @ 0x2c │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #612] @ (33b55c ) │ │ │ │ ldr r3, [pc, #556] @ (33b524 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -331857,21 +331865,21 @@ │ │ │ │ ldr r2, [pc, #556] @ (33b560 ) │ │ │ │ add.w r3, r9, #404 @ 0x194 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #855 @ 0x357 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldrd r1, r0, [sp, #44] @ 0x2c │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 33b2f4 │ │ │ │ add.w r0, r4, #1776 @ 0x6f0 │ │ │ │ add.w sl, r4, #1776 @ 0x6f0 │ │ │ │ - bl 698b64 │ │ │ │ + bl 698c14 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33b5d4 │ │ │ │ movs r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 33a1f4 │ │ │ │ add r7, sp, #40 @ 0x28 │ │ │ │ strd r6, r6, [sp, #36] @ 0x24 │ │ │ │ @@ -331891,15 +331899,15 @@ │ │ │ │ ldr r2, [pc, #464] @ (33b564 ) │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #660 @ 0x294 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 33b474 │ │ │ │ ldr.w r3, [r4, #2196] @ 0x894 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 33b3c0 │ │ │ │ ldr.w r3, [r4, #1816] @ 0x718 │ │ │ │ @@ -331910,15 +331918,15 @@ │ │ │ │ ldr r1, [pc, #420] @ (33b56c ) │ │ │ │ mov r0, sl │ │ │ │ strd r3, r4, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ strd r3, r6, [sp, #8] │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ ldr.w r0, [r4, #2176] @ 0x880 │ │ │ │ movs r1, #12 │ │ │ │ blx 260f38 │ │ │ │ ldr.w r3, [r4, #1768] @ 0x6e8 │ │ │ │ str.w r0, [r4, #2180] @ 0x884 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 33b26e │ │ │ │ @@ -331930,28 +331938,28 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r8 │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r4, #2176] @ 0x880 │ │ │ │ mov r3, r5 │ │ │ │ bl 386b98 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33b5a2 │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r4, #2176] @ 0x880 │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33b26e │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 386e4c │ │ │ │ @@ -331967,18 +331975,18 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 33a278 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cbz r3, 33b47c │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 33b3a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 33b348 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ it cs │ │ │ │ movcs r3, #1 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -331988,26 +331996,26 @@ │ │ │ │ ldr r2, [pc, #228] @ (33b57c ) │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #683 @ 0x2ab │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 33b3a8 │ │ │ │ ldr r2, [pc, #208] @ (33b580 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ add r0, sp, #32 │ │ │ │ movw r2, #655 @ 0x28f │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 33b3a8 │ │ │ │ str.w r0, [r4, #1816] @ 0x718 │ │ │ │ b.n 33b4f2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -332026,86 +332034,86 @@ │ │ │ │ bl 33a278 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33b4d2 │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 33b3a8 │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb20006b │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb18006b │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #36] @ 0x24 │ │ │ │ + strh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r3, r7 │ │ │ │ + adds r2, r1, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r2, #46] @ 0x2e │ │ │ │ + strh r2, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [r3, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r6, [r2, #60] @ 0x3c │ │ │ │ + ldrh r6, [r0, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, r6, r4 │ │ │ │ + subs r0, r4, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r5, #0] │ │ │ │ + ldrh r2, [r3, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r4, #30] │ │ │ │ + strh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, r0, r4 │ │ │ │ + subs r6, r6, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1!, {r3, r5, r7} │ │ │ │ + ldmia r2!, {r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r6, #31 │ │ │ │ + adds r2, r4, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #720 @ (adr r6, 33b828 ) │ │ │ │ + add r7, pc, #400 @ (adr r7, 33b6e8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blx ip │ │ │ │ + ldr r0, [pc, #576] @ (33b79c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ vld1.8 {d16[3]}, [ip], fp │ │ │ │ - strh r4, [r5, #50] @ 0x32 │ │ │ │ + strh r4, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r5, #50] @ 0x32 │ │ │ │ + strh r0, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ bl 3c356e │ │ │ │ - add r5, pc, #544 @ (adr r5, 33b794 ) │ │ │ │ + add r6, pc, #224 @ (adr r6, 33b654 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov lr, r6 │ │ │ │ + bx ip │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r5, r6 │ │ │ │ + subs r6, r3, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r1, #44] @ 0x2c │ │ │ │ + strh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r4, #40] @ 0x28 │ │ │ │ + strh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [pc, #96] @ (33b5e8 ) │ │ │ │ mov.w r2, #896 @ 0x380 │ │ │ │ ldr r4, [pc, #96] @ (33b5ec ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #96] @ (33b5f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 33b348 │ │ │ │ ldr r1, [pc, #80] @ (33b5f4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72ddbc │ │ │ │ + bl 72de6c │ │ │ │ b.n 33b348 │ │ │ │ ldr.w r3, [r4, #1992] @ 0x7c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33b3a8 │ │ │ │ ldr r3, [pc, #60] @ (33b5f8 ) │ │ │ │ movw r2, #710 @ 0x2c6 │ │ │ │ ldr r1, [pc, #60] @ (33b5fc ) │ │ │ │ @@ -332119,29 +332127,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (33b604 ) │ │ │ │ add.w r3, r9, #428 @ 0x1ac │ │ │ │ mov.w r2, #876 @ 0x36c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, r4, r0 │ │ │ │ + adds r4, r2, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r0, #38] @ 0x26 │ │ │ │ + strh r6, [r6, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r3, #6] │ │ │ │ + strh r0, [r1, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r4, #38] @ 0x26 │ │ │ │ + strh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r6, #31 │ │ │ │ + adds r2, r4, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r5, #4] │ │ │ │ + strh r4, [r3, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r7, #34] @ 0x22 │ │ │ │ + strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r7, #30] │ │ │ │ + strh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (33b678 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -332152,47 +332160,47 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r0, r0, #1776 @ 0x6f0 │ │ │ │ - bl 698ba4 │ │ │ │ + bl 698c54 │ │ │ │ cbz r0, 33b64c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 33b1a4 │ │ │ │ ldr r2, [pc, #52] @ (33b684 ) │ │ │ │ add.w r3, r4, #492 @ 0x1ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1111 @ 0x457 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r2, #30 │ │ │ │ + adds r4, r0, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r1, #2] │ │ │ │ + strh r6, [r7, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r2, #12] │ │ │ │ + strh r0, [r0, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r4, #36] @ 0x24 │ │ │ │ + strh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (33b734 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -332203,38 +332211,38 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #1772] @ 0x6ec │ │ │ │ cbz r0, 33b708 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 453444 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbnz r0, 33b6d4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 33b1a4 │ │ │ │ ldr.w r0, [r3, #1772] @ 0x6ec │ │ │ │ - bl 5e5504 │ │ │ │ + bl 5e55b4 │ │ │ │ ldr r2, [pc, #96] @ (33b740 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r5, #520 @ 0x208 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #1051 @ 0x41b │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -332242,33 +332250,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #56] @ (33b744 ) │ │ │ │ add.w r3, r5, #520 @ 0x208 │ │ │ │ mov.w r2, #1048 @ 0x418 │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r2, #31] │ │ │ │ + strh r0, [r0, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r2, #28 │ │ │ │ + asrs r2, r0, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r1, #8] │ │ │ │ + strh r6, [r7, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, pc, #512 @ (adr r1, 33b944 ) │ │ │ │ + add r2, pc, #192 @ (adr r2, 33b804 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r0, #32] │ │ │ │ + strh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ (33b7e4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -332276,15 +332284,15 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #140] @ (33b7ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ bl 33a8f4 │ │ │ │ add.w r3, r5, #1808 @ 0x710 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -332302,15 +332310,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #80] @ (33b7f4 ) │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r5, #2176] @ 0x880 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33b78a │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -332323,23 +332331,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r4, r2, #25 │ │ │ │ + asrs r4, r0, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r1, #28] │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r2, #2] │ │ │ │ + strh r0, [r0, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, pc, #904 @ (adr r1, 33bb7c ) │ │ │ │ + add r2, pc, #584 @ (adr r2, 33ba3c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - orrs r6, r1 │ │ │ │ + bics r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #360] @ (33b974 ) │ │ │ │ @@ -332359,15 +332367,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r6, [pc, #336] @ (33b988 ) │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ bl 38644c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ @@ -332415,15 +332423,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #228] @ (33b998 ) │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [r5, #1816] @ 0x718 │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ mov r9, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 33b950 │ │ │ │ @@ -332439,28 +332447,28 @@ │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ bl 33a5c0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b8da │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ subs r4, #1 │ │ │ │ bmi.n 33b884 │ │ │ │ movs r3, #12 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ mul.w r7, r3, r4 │ │ │ │ adds r1, r2, r7 │ │ │ │ ldr r2, [r2, r7] │ │ │ │ cbz r2, 33b92a │ │ │ │ ldr r2, [pc, #132] @ (33b99c ) │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5dbbac │ │ │ │ + bl 5dbc5c │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, r7] │ │ │ │ subs r4, #1 │ │ │ │ bcs.n 33b906 │ │ │ │ b.n 33b884 │ │ │ │ ldr r2, [pc, #108] @ (33b9a0 ) │ │ │ │ @@ -332484,48 +332492,48 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 386f90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b884 │ │ │ │ ldr r0, [pc, #72] @ (33b9b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 33b902 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf4d4006b │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #22 │ │ │ │ + asrs r6, r0, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r2, #30] │ │ │ │ + strh r6, [r0, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r0, #25] │ │ │ │ + ldrb r0, [r6, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf4a4006b │ │ │ │ adds r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, ip, #15400960 @ 0xeb0000 │ │ │ │ - add r0, pc, #840 @ (adr r0, 33bce0 ) │ │ │ │ + add r1, pc, #520 @ (adr r1, 33bba0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - rors r6, r7 │ │ │ │ + cmp r6, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3b0006b │ │ │ │ stc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ mcr 15, 6, pc, cr3, cr15, {7} @ │ │ │ │ bl 3959ae │ │ │ │ - strh r0, [r2, #14] │ │ │ │ + strh r0, [r0, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (33b9c4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27d0 │ │ │ │ + b.w 5e2880 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #96] @ (33ba28 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -332571,15 +332579,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 698918 │ │ │ │ + bl 6989c8 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r5 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 33bb48 │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -332607,22 +332615,22 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 33bbe2 │ │ │ │ add.w r3, r4, r2, lsl #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strh r2, [r3, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 727204 │ │ │ │ + bl 7272b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33bb9e │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 726550 │ │ │ │ + bl 726600 │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 33bbd0 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ b.n 33ba1a │ │ │ │ @@ -332642,15 +332650,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 33bb20 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 7265b8 │ │ │ │ + bl 726668 │ │ │ │ adds r6, #16 │ │ │ │ blx 261ab8 │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 33bb0a │ │ │ │ ldr r2, [pc, #352] @ (33bc84 ) │ │ │ │ ldr r3, [pc, #336] @ (33bc74 ) │ │ │ │ @@ -332697,15 +332705,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 33bc36 │ │ │ │ cmp r7, #0 │ │ │ │ blt.n 33bba6 │ │ │ │ ldrh.w r3, [r4, #1036] @ 0x40c │ │ │ │ b.n 33ba8c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72e284 │ │ │ │ + bl 72e334 │ │ │ │ b.n 33bab4 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 33bbca │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 33bae0 │ │ │ │ @@ -332721,15 +332729,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 33bae8 │ │ │ │ ldr r1, [pc, #192] @ (33bc94 ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 73bcd8 │ │ │ │ + bl 73bd88 │ │ │ │ b.n 33bace │ │ │ │ ldr r1, [pc, #180] @ (33bc98 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33baa0 │ │ │ │ ldr r1, [pc, #168] @ (33bc9c ) │ │ │ │ @@ -332737,15 +332745,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 33baa0 │ │ │ │ ldr r0, [pc, #160] @ (33bca0 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 33baa0 │ │ │ │ ldr r1, [pc, #144] @ (33bca4 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33bb5a │ │ │ │ @@ -332754,29 +332762,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 33bb5a │ │ │ │ ldr r0, [pc, #124] @ (33bca8 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 33bb5a │ │ │ │ ldr r3, [pc, #116] @ (33bcac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33bb94 │ │ │ │ ldr r3, [pc, #88] @ (33bc9c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33bb94 │ │ │ │ ldr r0, [pc, #96] @ (33bcb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33bb94 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (33bcb4 ) │ │ │ │ movs r2, #211 @ 0xd3 │ │ │ │ ldr r1, [pc, #84] @ (33bcb8 ) │ │ │ │ ldr r0, [pc, #84] @ (33bcbc ) │ │ │ │ @@ -332788,41 +332796,41 @@ │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf302006b │ │ │ │ movt r0, #24683 @ 0x606b │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ rsb r0, r0, #107 @ 0x6b │ │ │ │ - asrs r6, r2, #16 │ │ │ │ + asrs r6, r0, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r1, #31] │ │ │ │ + strh r4, [r7, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r7, #112] @ 0x70 │ │ │ │ + str r4, [r5, #124] @ 0x7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, fp │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #0] │ │ │ │ + strh r4, [r5, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #30] │ │ │ │ + strh r6, [r1, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #29] │ │ │ │ + strh r4, [r0, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r5, #13 │ │ │ │ + asrs r6, r3, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r4, #28] │ │ │ │ + ldrb r4, [r2, #31] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r7, #19] │ │ │ │ + ldrb r6, [r5, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -332839,35 +332847,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6986a8 │ │ │ │ + bl 698758 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33bd1c │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 33bd26 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6986a8 │ │ │ │ + bl 698758 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 33bd04 │ │ │ │ adds r0, #4 │ │ │ │ beq.n 33bcf6 │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 33bd36 │ │ │ │ mov r0, r6 │ │ │ │ - bl 698918 │ │ │ │ + bl 6989c8 │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (33bd6c ) │ │ │ │ ldr r3, [pc, #44] @ (33bd68 ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -332896,44 +332904,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (33bde4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w ip, [pc, #72] @ 33bde8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (33bdec ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r2, r1, #9 │ │ │ │ + asrs r2, r7, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x00cc │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - lsrs r6, r2, #20 │ │ │ │ + itt vc │ │ │ │ + lslvc r1, r0, #1 │ │ │ │ + lsrvc r6, r0, #23 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ vmla.i q8, q3, d1[6] │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 33be08 │ │ │ │ @@ -332953,31 +332961,31 @@ │ │ │ │ ldr r0, [pc, #20] @ (33be34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r6, #6 │ │ │ │ + asrs r6, r4, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r5, #21] │ │ │ │ + ldrb r4, [r3, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r4, #4] │ │ │ │ + ldrb r4, [r2, #7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (33bec4 ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 33beae │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 726718 │ │ │ │ + bl 7267c8 │ │ │ │ cbnz r0, 33be6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -332986,33 +332994,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33be8e │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ ldr r3, [pc, #60] @ (33becc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33be76 │ │ │ │ ldr r3, [pc, #52] @ (33bed0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33be76 │ │ │ │ ldr r0, [pc, #48] @ (33bed4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 33be76 │ │ │ │ ldr r3, [pc, #40] @ (33bed8 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (33bedc ) │ │ │ │ ldr r0, [pc, #40] @ (33bee0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -333023,21 +333031,21 @@ │ │ │ │ cdp 0, 9, cr0, cr10, cr11, {3} │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #24] │ │ │ │ + ldrb r6, [r6, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r3, #4 │ │ │ │ + asrs r6, r1, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r2, #19] │ │ │ │ + ldrb r4, [r0, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r4, #23] │ │ │ │ + ldrb r0, [r2, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 33c104 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ @@ -333057,34 +333065,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (33c118 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #496] @ (33c11c ) │ │ │ │ ldr r1, [pc, #496] @ (33c120 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 262b9c │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 698ba4 │ │ │ │ + bl 698c54 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33c030 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 33bcc0 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -333130,27 +333138,27 @@ │ │ │ │ ldr r1, [pc, #344] @ (33c130 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #405 @ 0x195 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 33c006 │ │ │ │ ldr r3, [pc, #324] @ (33c134 ) │ │ │ │ mov.w r2, #388 @ 0x184 │ │ │ │ ldr r4, [pc, #324] @ (33c138 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #324] @ (33c13c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r2, [pc, #312] @ (33c140 ) │ │ │ │ ldr r3, [pc, #260] @ (33c110 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -333168,39 +333176,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (33c148 ) │ │ │ │ mov.w r2, #342 @ 0x156 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 33c006 │ │ │ │ ldr r3, [pc, #256] @ (33c14c ) │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ ldr r4, [pc, #252] @ (33c150 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #252] @ (33c154 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 33c006 │ │ │ │ ldr r2, [pc, #240] @ (33c158 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (33c15c ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 698f18 │ │ │ │ + bl 698fc8 │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (33c160 ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -333222,86 +333230,86 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 33bf8c │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (33c16c ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 33bf8c │ │ │ │ ldr r1, [pc, #152] @ (33c170 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33bfc2 │ │ │ │ ldr r1, [pc, #132] @ (33c168 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 33bfc2 │ │ │ │ ldr r0, [pc, #132] @ (33c174 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 33bfc2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r2, #3 │ │ │ │ + asrs r6, r0, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldcl 0, cr0, [sl, #428] @ 0x1ac │ │ │ │ - ldrb r6, [r3, #23] │ │ │ │ + ldrb r6, [r1, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #23] │ │ │ │ + ldrb r4, [r5, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stcl 0, cr0, [sl, #428] @ 0x1ac │ │ │ │ - itte cs │ │ │ │ - lslcs r2, r0, #1 │ │ │ │ - itt cc @ unpredictable │ │ │ │ - lslcc r2, r0, #1 │ │ │ │ - cmpcc r2, #88 @ 0x58 │ │ │ │ + itet le │ │ │ │ + lslle r2, r0, #1 │ │ │ │ + ite al @ unpredictable │ │ │ │ + lslal r2, r0, #1 │ │ │ │ + cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #31 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r1, #26] │ │ │ │ + ldrb r6, [r7, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r5, #14] │ │ │ │ + ldrb r4, [r3, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r3, #31 │ │ │ │ + asrs r4, r1, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r7, #22] │ │ │ │ + ldrb r2, [r5, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r7, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldcl 0, cr0, [sl], {107} @ 0x6b │ │ │ │ - ldrb r4, [r4, #19] │ │ │ │ + ldrb r4, [r2, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r1, #13] │ │ │ │ + ldrb r4, [r7, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r7, #29 │ │ │ │ + asrs r6, r5, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r2, #22] │ │ │ │ + ldrb r4, [r0, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r6, #12] │ │ │ │ + ldrb r0, [r4, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr??.w pc, [r7, #255]! │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - ldrb r4, [r1, #24] │ │ │ │ + ldrb r4, [r7, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r1, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #20] │ │ │ │ + ldrb r2, [r4, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (33c374 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -333359,15 +333367,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 33c22a │ │ │ │ ldr r0, [pc, #356] @ (33c384 ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 33c24e │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -333379,15 +333387,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 33c240 │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7265c0 │ │ │ │ + b.w 726670 │ │ │ │ ldr r0, [pc, #296] @ (33c388 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 33c270 │ │ │ │ ldr r0, [pc, #280] @ (33c380 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -333408,19 +333416,19 @@ │ │ │ │ bpl.n 33c1b0 │ │ │ │ ldr r0, [pc, #256] @ (33c390 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r0, [pc, #244] @ (33c394 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 33c330 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33c1b0 │ │ │ │ @@ -333438,15 +333446,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33c1b0 │ │ │ │ ldr r0, [pc, #184] @ (33c39c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 33c278 │ │ │ │ add r3, pc, #8 @ (adr r3, 33c2fc ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -333485,27 +333493,27 @@ │ │ │ │ adcs.w r0, r4, fp, asr #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #19] │ │ │ │ + ldrb r6, [r6, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r4, sp │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #19] │ │ │ │ + ldrb r6, [r2, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r2, #16] │ │ │ │ + ldrb r2, [r0, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #17] │ │ │ │ + ldrb r2, [r7, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #144] @ (33c440 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -333514,25 +333522,25 @@ │ │ │ │ ldr r1, [pc, #144] @ (33c448 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #128] @ (33c44c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (33c450 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #84] @ 33c438 │ │ │ │ ldr r2, [pc, #108] @ (33c454 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #108] @ (33c458 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -333561,27 +333569,27 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #16 │ │ │ │ + lsrs r4, r1, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - hlt 0x001e │ │ │ │ + cbnz r6, 33c49a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - hlt 0x0032 │ │ │ │ + cbnz r2, 33c4a4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r3, #4] │ │ │ │ + ldrb r2, [r1, #7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + ldrb r2, [r5, #7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r7, #230 @ 0xe6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r0, [r2, #23] │ │ │ │ + strb r0, [r0, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (33c5f4 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -333654,20 +333662,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33c488 │ │ │ │ ldr r0, [pc, #232] @ (33c608 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 33c488 │ │ │ │ ldr r0, [pc, #224] @ (33c60c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 33c5b2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33c488 │ │ │ │ @@ -333703,15 +333711,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (33c600 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33c488 │ │ │ │ ldr r0, [pc, #104] @ (33c614 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 33c488 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 33c53e │ │ │ │ add r3, pc, #8 @ (adr r3, 33c5c0 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -333733,25 +333741,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #9] │ │ │ │ + ldrb r6, [r0, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r3, #10] │ │ │ │ + ldrb r2, [r1, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #9] │ │ │ │ + ldrb r2, [r0, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (33c620 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ subs r6, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -333760,44 +333768,44 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #72] @ (33c684 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #60] @ (33c688 ) │ │ │ │ ldr r1, [pc, #60] @ (33c68c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r4, r0, #1768 @ 0x6e8 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 33862c │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38a040 │ │ │ │ - lsrs r4, r2, #9 │ │ │ │ + lsrs r4, r0, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r1, #8] │ │ │ │ + ldrb r6, [r7, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r4, #8] │ │ │ │ + ldrb r2, [r2, #11] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb60a │ │ │ │ + @ instruction: 0xb6ba │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r2, #17 │ │ │ │ + lsls r6, r0, #20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (33c720 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -333806,31 +333814,31 @@ │ │ │ │ ldr r1, [pc, #128] @ (33c728 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #112] @ (33c72c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (33c730 ) │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #96] @ (33c734 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [pc, #88] @ (33c738 ) │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ mov.w r3, #2176 @ 0x880 │ │ │ │ strh.w r3, [r4, #114] @ 0x72 │ │ │ │ @@ -333848,31 +333856,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r0, r5, #7 │ │ │ │ + lsrs r0, r3, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r2, r3, r5, r7, lr} │ │ │ │ + @ instruction: 0xb65e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r7, #15 │ │ │ │ + lsls r2, r5, #18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #784] @ 0x310 │ │ │ │ + str r3, [sp, #464] @ 0x1d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #240 @ 0xf0 │ │ │ │ + adds r4, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xf7060069 │ │ │ │ vminnm.f16 , , │ │ │ │ subs r5, #56 @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (33c748 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ subs r5, #114 @ 0x72 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -333939,25 +333947,25 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #88] @ (33c84c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #76] @ (33c850 ) │ │ │ │ ldr r1, [pc, #76] @ (33c854 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #60] @ (33c858 ) │ │ │ │ ldr r3, [pc, #64] @ (33c85c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (33c860 ) │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ @@ -333970,23 +333978,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r4, r3, #3 │ │ │ │ + lsrs r4, r1, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r5, #190 @ 0xbe │ │ │ │ + movs r6, #110 @ 0x6e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r5, #210 @ 0xd2 │ │ │ │ + movs r6, #130 @ 0x82 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r4, r6} │ │ │ │ + push {r1, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r4, #10 │ │ │ │ + lsls r0, r2, #13 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -334004,55 +334012,55 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #68] @ (33c8e4 ) │ │ │ │ ldr r1, [pc, #72] @ (33c8e8 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #60] @ (33c8ec ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (33c8f0 ) │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r2, #1 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r5, #31] │ │ │ │ + ldrb r6, [r3, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r7, #31] │ │ │ │ + ldrb r4, [r5, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r5, #18 │ │ │ │ + movs r5, #194 @ 0xc2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, #94 @ 0x5e │ │ │ │ + subs r1, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r3, #31] │ │ │ │ + ldrb r4, [r1, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (33c994 ) │ │ │ │ @@ -334063,27 +334071,27 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #124] @ (33c9a0 ) │ │ │ │ ldr r1, [pc, #124] @ (33c9a4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #124] @ (33c9a8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #108] @ (33c9ac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33c970 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ittte ls │ │ │ │ @@ -334111,36 +334119,36 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33c944 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #44] @ (33c9b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 33c944 │ │ │ │ nop │ │ │ │ - lsls r2, r0, #31 │ │ │ │ + lsrs r2, r6, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r3, #29] │ │ │ │ + ldrb r4, [r1, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r5, #29] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r4, 33c9ee │ │ │ │ + cbz r4, 33ca1a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r7, #5 │ │ │ │ + lsls r2, r5, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 33d108 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #28] │ │ │ │ + strb r2, [r0, #31] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #144] @ (33ca5c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -334149,15 +334157,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (33ca64 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ ldr r6, [pc, #124] @ (33ca68 ) │ │ │ │ cmp r3, #2 │ │ │ │ add r6, pc │ │ │ │ it hi │ │ │ │ movhi r2, #255 @ 0xff │ │ │ │ bhi.n 33ca1e │ │ │ │ @@ -334166,15 +334174,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (33ca70 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #104] @ (33ca74 ) │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 33ca32 │ │ │ │ @@ -334197,39 +334205,39 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 33ca1a │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #52] @ (33ca80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ b.n 33ca1a │ │ │ │ nop │ │ │ │ - lsls r4, r7, #27 │ │ │ │ + lsls r4, r5, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r3, #26] │ │ │ │ + strb r2, [r1, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r5, #26] │ │ │ │ + strb r0, [r3, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 33d05c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - sxtb r0, r4 │ │ │ │ + cbz r0, 33cab4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r5, #2 │ │ │ │ + lsls r4, r3, #5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #25] │ │ │ │ + strb r2, [r4, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #488] @ 33cc7c │ │ │ │ sub sp, #8 │ │ │ │ @@ -334241,15 +334249,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #480] @ (33cc88 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.w 33cbf2 │ │ │ │ tbb [pc, r5] │ │ │ │ ldr r0, [pc, #448] @ (33cc84 ) │ │ │ │ subs r0, r3, r2 │ │ │ │ movs r3, r0 │ │ │ │ @@ -334259,15 +334267,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #448] @ (33cc94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #432] @ (33cc98 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33cc52 │ │ │ │ movs r0, #0 │ │ │ │ b.n 33cc1c │ │ │ │ @@ -334284,15 +334292,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (33cca4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #368] @ (33cc98 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33caf2 │ │ │ │ ldr r3, [pc, #376] @ (33cca8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -334305,29 +334313,29 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 33caf2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #360] @ (33ccb0 ) │ │ │ │ ldr r0, [pc, #364] @ (33ccb4 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 33caf2 │ │ │ │ ldr.w ip, [pc, #356] @ 33ccb8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #352] @ (33ccbc ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #348] @ (33ccc0 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #288] @ (33cc98 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33caf2 │ │ │ │ ldr r3, [pc, #296] @ (33cca8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -334340,29 +334348,29 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 33caf2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #300] @ (33ccc4 ) │ │ │ │ ldr r0, [pc, #304] @ (33ccc8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 33caf2 │ │ │ │ ldr.w ip, [pc, #296] @ 33cccc │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #292] @ (33ccd0 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #288] @ (33ccd4 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #208] @ (33cc98 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33caf2 │ │ │ │ ldr r3, [pc, #216] @ (33cca8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -334375,27 +334383,27 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 33caf2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #240] @ (33ccd8 ) │ │ │ │ ldr r0, [pc, #244] @ (33ccdc ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 33caf2 │ │ │ │ ldr.w ip, [pc, #236] @ 33cce0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #232] @ (33cce4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #232] @ (33cce8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #132] @ (33cc98 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33cc2e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334415,15 +334423,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33cc18 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #164] @ (33ccec ) │ │ │ │ ldr r0, [pc, #168] @ (33ccf0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 33cc18 │ │ │ │ ldr r3, [pc, #84] @ (33cca8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33caf2 │ │ │ │ ldr r3, [pc, #76] @ (33ccac ) │ │ │ │ @@ -334432,75 +334440,77 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33caf2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #132] @ (33ccf4 ) │ │ │ │ ldr r0, [pc, #136] @ (33ccf8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 33caf2 │ │ │ │ nop │ │ │ │ - lsls r4, r6, #24 │ │ │ │ + lsls r4, r4, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r1, #23] │ │ │ │ + strb r0, [r7, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r3, #23] │ │ │ │ + strb r2, [r1, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 33d0f8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r4, r7, #23 │ │ │ │ + lsls r4, r5, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r2, 33ccb4 │ │ │ │ + sxth r2, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vmla.i16 q8, q0, d4[0] │ │ │ │ + lsls r0, r0, #2 │ │ │ │ + lsls r5, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #23 │ │ │ │ + lsls r0, r6, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r6, 33ccb4 │ │ │ │ + cbz r6, 33cce0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vmla.i16 q0, q2, d4[0] │ │ │ │ + lsls r4, r0, #1 │ │ │ │ + lsls r5, r0, #1 │ │ │ │ cmp r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #23] │ │ │ │ + strb r4, [r7, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r4, #22] │ │ │ │ + strb r2, [r2, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r6, #21 │ │ │ │ + lsls r2, r4, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vhadd.u8 q8, q2, q2 │ │ │ │ - sub sp, #456 @ 0x1c8 │ │ │ │ + vrev64.16 q8, q2 │ │ │ │ + cbz r2, 33ccec │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r5, #21] │ │ │ │ + strb r4, [r3, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r2, #21] │ │ │ │ + strb r2, [r0, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r4, #20 │ │ │ │ + lsls r2, r2, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp2 0, 15, cr0, cr4, cr4, {2} │ │ │ │ - sub sp, #136 @ 0x88 │ │ │ │ + vmla.i32 q0, q2, d4[0] │ │ │ │ + cbz r2, 33ccec │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r6, #19] │ │ │ │ + strb r4, [r4, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r0, #20] │ │ │ │ + strb r2, [r6, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r2, #19 │ │ │ │ + lsls r2, r0, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add sp, #352 @ 0x160 │ │ │ │ + cbz r0, 33ccea │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cdp2 0, 10, cr0, cr6, cr4, {2} │ │ │ │ - strb r4, [r4, #19] │ │ │ │ + vhadd.u16 q8, q3, q2 │ │ │ │ + strb r4, [r2, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r4, #18] │ │ │ │ + strb r2, [r2, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r6, #18] │ │ │ │ + strb r0, [r4, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r7, #17] │ │ │ │ + strb r2, [r5, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #1 │ │ │ │ itt le │ │ │ │ movle r3, #12 │ │ │ │ strble.w r3, [r0, #193] @ 0xc1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334598,15 +334608,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strh.w ip, [r0, #186] @ 0xba │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #212] @ 0xd4 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ b.n 33cf4c │ │ │ │ ldrb.w r4, [r0, #168] @ 0xa8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 33ceb0 │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #548] @ (33d074 ) │ │ │ │ @@ -334624,15 +334634,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 33cd94 │ │ │ │ ldr r0, [pc, #532] @ (33d080 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ ldr.w lr, [r1] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 33cd94 │ │ │ │ ldr r1, [pc, #504] @ (33d084 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -334643,15 +334653,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 33cd94 │ │ │ │ ldr r0, [pc, #484] @ (33d088 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 33cd94 │ │ │ │ lsrs r4, r4, #6 │ │ │ │ orr.w r4, r2, r4, lsl #4 │ │ │ │ subs r1, r4, #3 │ │ │ │ cmp r1, #51 @ 0x33 │ │ │ │ bhi.w 33d00a │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -334819,19 +334829,19 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #11] │ │ │ │ + strb r2, [r7, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #11] │ │ │ │ + strb r0, [r7, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r5, [pc, #1068] @ 33d4cc │ │ │ │ cmp r2, #16 │ │ │ │ @@ -334926,15 +334936,15 @@ │ │ │ │ ldr r0, [pc, #852] @ (33d4e0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r7 │ │ │ │ strd r9, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 33d23e │ │ │ │ strb.w r9, [r4, #168] @ 0xa8 │ │ │ │ movs.w r0, r9, lsl #31 │ │ │ │ bmi.n 33d0e8 │ │ │ │ ldrb.w r3, [r4, #194] @ 0xc2 │ │ │ │ @@ -334947,15 +334957,15 @@ │ │ │ │ ldrb.w r2, [r4, #196] @ 0xc4 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #212] @ 0xd4 │ │ │ │ tst r3, r2 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ tst.w r9, #4 │ │ │ │ beq.n 33d0e8 │ │ │ │ ldrb.w r5, [r4, #182] @ 0xb6 │ │ │ │ ldrh.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r5, r5, #8 │ │ │ │ cmp.w r5, #49152 @ 0xc000 │ │ │ │ it ge │ │ │ │ @@ -334975,15 +334985,15 @@ │ │ │ │ bic.w r2, r2, #4 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ strb.w r2, [r4, #168] @ 0xa8 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ ldrb.w r3, [r4, #168] @ 0xa8 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ orr.w r3, r1, r3, lsl #4 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #30 │ │ │ │ bhi.w 33d0e8 │ │ │ │ add r1, pc, #8 @ (adr r1, 33d25c ) │ │ │ │ @@ -335120,15 +335130,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d2fc │ │ │ │ b.n 33d2ea │ │ │ │ ldr r0, [pc, #312] @ (33d4e4 ) │ │ │ │ strd r9, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 33d0e2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33d178 │ │ │ │ @@ -335215,17 +335225,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #0] │ │ │ │ + strb r4, [r4, #3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r5, #92] @ 0x5c │ │ │ │ + ldr r6, [r3, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0033d4e8 : │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ push {lr} │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strb.w r2, [r0, #194] @ 0xc2 │ │ │ │ @@ -335346,15 +335356,15 @@ │ │ │ │ strb.w r1, [fp, #194] @ 0xc2 │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [fp, #212] @ 0xd4 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strb.w r9, [fp, #203] @ 0xcb │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -335415,15 +335425,15 @@ │ │ │ │ bne.n 33d65a │ │ │ │ ldrb.w r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [r7, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 33d65a │ │ │ │ b.n 33d5a0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa800053 │ │ │ │ + @ instruction: 0xfb300053 │ │ │ │ │ │ │ │ 0033d714 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -335442,33 +335452,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r2, #44] @ 0x2c │ │ │ │ + ldr r2, [r0, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r5, #176 @ 0xb0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (33d764 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ cmp r5, #250 @ 0xfa │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1984] @ 0x7c0 │ │ │ │ bl 492084 │ │ │ │ ldr.w r0, [r4, #1980] @ 0x7bc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e0524 │ │ │ │ + b.w 5e05d4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #132] @ (33d824 ) │ │ │ │ @@ -335479,15 +335489,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (33d82c ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33d714 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -335497,15 +335507,15 @@ │ │ │ │ bl 38a310 │ │ │ │ str.w r0, [r4, #1980] @ 0x7bc │ │ │ │ addw r0, r4, #1988 @ 0x7c4 │ │ │ │ bl 491ad0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33d4e8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r0 │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r0, [pc, #48] @ (33d830 ) │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ @@ -335513,18 +335523,18 @@ │ │ │ │ str.w r0, [r4, #1984] @ 0x7c0 │ │ │ │ bl 492000 │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 491a70 │ │ │ │ nop │ │ │ │ - vld4.16 {d16-d19}, [r8 :64], r3 │ │ │ │ - add r4, pc, #672 @ (adr r4, 33dacc ) │ │ │ │ + @ instruction: 0xfa180053 │ │ │ │ + add r5, pc, #352 @ (adr r5, 33d98c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf2f40044 │ │ │ │ + usat r0, #4, r4, asr #1 │ │ │ │ ldr r2, [pc, #936] @ (33dbdc ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (33d8c8 ) │ │ │ │ @@ -335534,27 +335544,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (33d8d0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #116] @ (33d8d4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (33d8d8 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #4332 @ 0x10ec │ │ │ │ movt r4, #32809 @ 0x8029 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #92] @ (33d8dc ) │ │ │ │ ldr r2, [pc, #96] @ (33d8e0 ) │ │ │ │ ldr r3, [pc, #96] @ (33d8e4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -335566,39 +335576,39 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str.w r0, [r8, #83] @ 0x53 │ │ │ │ - add r4, pc, #40 @ (adr r4, 33d8f8 ) │ │ │ │ + ldr??.w r0, [r8, r3, lsl #1] │ │ │ │ + add r4, pc, #744 @ (adr r4, 33dbb8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf2560044 │ │ │ │ - strh r2, [r4, #8] │ │ │ │ + ssat r0, #5, r6, lsl #1 │ │ │ │ + strh r2, [r2, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #78 @ 0x4e │ │ │ │ + movs r2, #254 @ 0xfe │ │ │ │ lsls r2, r0, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ cmp r4, #196 @ 0xc4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [r0, #28] │ │ │ │ + ldr r0, [r6, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bics.w r0, lr, r9, asr #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 33d948 │ │ │ │ @@ -335608,15 +335618,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (33d950 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #52] @ (33d954 ) │ │ │ │ add.w r1, r0, #6080 @ 0x17c0 │ │ │ │ ldr r2, [pc, #48] @ (33d958 ) │ │ │ │ adds r1, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -335626,22 +335636,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb.w r0, [sl, r3, lsl #1] │ │ │ │ - strh r0, [r7, #2] │ │ │ │ + ldrh.w r0, [sl, #83] @ 0x53 │ │ │ │ + strh r0, [r5, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #162 @ 0xa2 │ │ │ │ + movs r2, #82 @ 0x52 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r0, #20] │ │ │ │ + ldr r6, [r6, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #672] @ (33dbfc ) │ │ │ │ + str r0, [r3, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -335676,15 +335686,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ strd r3, r7, [sp, #52] @ 0x34 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne.n 33d992 │ │ │ │ ldr r2, [pc, #68] @ (33da18 ) │ │ │ │ ldr r3, [pc, #44] @ (33da00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -335703,19 +335713,19 @@ │ │ │ │ nop │ │ │ │ bcc.n 33dad8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #848] @ (33dd58 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r1, #48 @ 0x30 │ │ │ │ + movs r1, #224 @ 0xe0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #10] │ │ │ │ + strh r4, [r6, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 33da3c │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -335727,24 +335737,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #84] @ (33da88 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #72] @ (33da8c ) │ │ │ │ ldr r1, [pc, #72] @ (33da90 ) │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #60] @ (33da94 ) │ │ │ │ add.w r1, r5, #6368 @ 0x18e0 │ │ │ │ ldr r2, [pc, #56] @ (33da98 ) │ │ │ │ adds r1, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -335754,25 +335764,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf7180053 │ │ │ │ - ldrb r2, [r2, #29] │ │ │ │ + @ instruction: 0xf7c80053 │ │ │ │ + strh r2, [r0, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #126 @ 0x7e │ │ │ │ + movs r1, #46 @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #80 @ (adr r2, 33dae0 ) │ │ │ │ + add r2, pc, #784 @ (adr r2, 33dda0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - orn r0, r0, #68 @ 0x44 │ │ │ │ - ldr r6, [r1, #0] │ │ │ │ + adds.w r0, r0, #68 @ 0x44 │ │ │ │ + ldr r6, [r7, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [pc, #448] @ (33dc5c ) │ │ │ │ + ldr r7, [pc, #128] @ (33db1c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (33daf8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -335782,32 +335792,32 @@ │ │ │ │ ldr r1, [pc, #72] @ (33db00 ) │ │ │ │ adds r4, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #8192 @ 0x2000 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #2536] @ 0x9e8 │ │ │ │ bl 47a984 │ │ │ │ ldr.w r0, [r5, #2536] @ 0x9e8 │ │ │ │ blx 26109c │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r3, #2368] @ 0x940 │ │ │ │ bl 384d30 │ │ │ │ ldr.w r0, [r4, #2280] @ 0x8e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 492084 │ │ │ │ - @ instruction: 0xf6980053 │ │ │ │ - str r6, [r1, #124] @ 0x7c │ │ │ │ + @ instruction: 0xf7480053 │ │ │ │ + ldr r6, [r7, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r3, #124] @ 0x7c │ │ │ │ + ldr r4, [r1, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -335870,15 +335880,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 263bb8 │ │ │ │ nop │ │ │ │ - subs.w r0, r8, #13828096 @ 0xd30000 │ │ │ │ + @ instruction: 0xf6680053 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r0, #1772] @ 0x6ec │ │ │ │ b.n 33db04 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -336069,20 +336079,20 @@ │ │ │ │ b.n 33dd6c │ │ │ │ bl 263b88 │ │ │ │ nop │ │ │ │ beq.n 33de9c │ │ │ │ lsls r3, r5, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #92] @ 0x5c │ │ │ │ + str r6, [r7, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf3dc0053 │ │ │ │ - str r4, [r2, #88] @ 0x58 │ │ │ │ + eor.w r0, ip, #13828096 @ 0xd30000 │ │ │ │ + str r4, [r0, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r7, #80] @ 0x50 │ │ │ │ + str r6, [r5, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (33dee8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -336091,30 +336101,30 @@ │ │ │ │ ldr r1, [pc, #212] @ (33def0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #240 @ 0xf0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #196] @ (33def4 ) │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #196] @ (33def8 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #188] @ (33defc ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e68 │ │ │ │ + bl 5e2f18 │ │ │ │ mov r5, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ b.n 33de60 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #6 │ │ │ │ cmp r5, #13 │ │ │ │ @@ -336127,15 +336137,15 @@ │ │ │ │ ldr.w r3, [r9, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #136] @ (33df00 ) │ │ │ │ movs r2, #2 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str.w r3, [r9, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #120] @ (33df04 ) │ │ │ │ movw r0, #32902 @ 0x8086 │ │ │ │ ldr r2, [pc, #120] @ (33df08 ) │ │ │ │ mla r5, r3, r5, r6 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ @@ -336161,27 +336171,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 263c18 │ │ │ │ - @ instruction: 0xf3320053 │ │ │ │ - ldr r6, [sp, #240] @ 0xf0 │ │ │ │ + @ instruction: 0xf3e20053 │ │ │ │ + ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stc 0, cr0, [sl], {68} @ 0x44 │ │ │ │ - ldrb r2, [r2, #13] │ │ │ │ + ldc 0, cr0, [sl, #-272]! @ 0xfffffef0 │ │ │ │ + ldrb r2, [r0, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r7, #1 │ │ │ │ + adds r6, r5, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ b.n 33d9cc │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r0, [r5, #76] @ 0x4c │ │ │ │ + str r0, [r3, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe9ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -336196,15 +336206,15 @@ │ │ │ │ mov sl, r1 │ │ │ │ mov r6, r5 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ mov r9, r0 │ │ │ │ b.n 33df52 │ │ │ │ adds r6, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r6, #13 │ │ │ │ beq.w 33e188 │ │ │ │ ldr.w r0, [r8, r5, lsl #2] │ │ │ │ @@ -336219,15 +336229,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ mla r8, r3, r6, r8 │ │ │ │ ldr r6, [pc, #580] @ (33e1b4 ) │ │ │ │ add r6, pc │ │ │ │ ldr.w r3, [r8, #16] │ │ │ │ add.w r8, r7, #4096 @ 0x1000 │ │ │ │ str.w r3, [r8, #2372] @ 0x944 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ mov r9, r0 │ │ │ │ b.n 33df90 │ │ │ │ adds r4, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r4, #13 │ │ │ │ beq.w 33e188 │ │ │ │ ldr.w r0, [r6, r5, lsl #2] │ │ │ │ @@ -336264,15 +336274,15 @@ │ │ │ │ ldrb r3, [r3, #22] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33e16c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbz r4, 33e034 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #432] @ (33e1bc ) │ │ │ │ ldr r3, [pc, #416] @ (33e1ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -336340,15 +336350,15 @@ │ │ │ │ addw r0, r7, #2284 @ 0x8ec │ │ │ │ bl 491ad0 │ │ │ │ mov r0, r7 │ │ │ │ str.w r4, [r7, #1768] @ 0x6e8 │ │ │ │ str.w r4, [r7, #1772] @ 0x6ec │ │ │ │ bl 33db04 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #236] @ (33e1d0 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r7, [sp, #4] │ │ │ │ addw r1, r7, #2284 @ 0x8ec │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -336378,15 +336388,15 @@ │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ ldr r2, [pc, #156] @ (33e1dc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov.w r3, #1888 @ 0x760 │ │ │ │ ldr r1, [pc, #152] @ (33e1e0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [r5, #2536] @ 0x9e8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 47a770 │ │ │ │ b.n 33e008 │ │ │ │ @@ -336424,27 +336434,27 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ muls r2, r5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldmia r4, {r3, r4, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r5, #142 @ 0x8e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r7, #48] @ 0x30 │ │ │ │ + str r6, [r5, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r4, #48] @ 0x30 │ │ │ │ + str r4, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r0, #48] @ 0x30 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ negs r2, r5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ @ instruction: 0xfac7ffff │ │ │ │ - ands.w r0, r8, #83 @ 0x53 │ │ │ │ - str r6, [r0, #20] │ │ │ │ + @ instruction: 0xf0c80053 │ │ │ │ + str r6, [r6, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r3, #20] │ │ │ │ + str r0, [r1, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ @@ -337276,21 +337286,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r3, r4, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ stmia r4!, {r2, r3, r4, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, r5] │ │ │ │ + ldrh r0, [r6, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, r5] │ │ │ │ + ldrh r2, [r0, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r1!, {r3, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r2, [pc, #44] @ (33ec28 ) │ │ │ │ ldr r3, [pc, #48] @ (33ec2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -337598,19 +337608,19 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ itt gt │ │ │ │ lslgt r3, r5, #1 │ │ │ │ movgt r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r4, r3] │ │ │ │ + ldrsb r6, [r2, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r0, [r5, r0] │ │ │ │ + ldrsb r0, [r3, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r1, r5] │ │ │ │ + strb r4, [r7, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ mov sl, r2 │ │ │ │ @@ -337924,19 +337934,19 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ pop {r1, r2, r4, r5, pc} │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 33f378 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - svc 60 @ 0x3c │ │ │ │ + svc 236 @ 0xec │ │ │ │ lsls r3, r2, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, r0] │ │ │ │ + strh r2, [r7, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #512] @ (33f558 ) │ │ │ │ @@ -338134,21 +338144,21 @@ │ │ │ │ b.n 33f42a │ │ │ │ bl 263be8 │ │ │ │ blx 262fb8 │ │ │ │ bl 263b88 │ │ │ │ nop │ │ │ │ cbnz r6, 33f57e │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r0, [r1, r6] │ │ │ │ + strh r0, [r7, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, r4] │ │ │ │ + str r4, [r4, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r0, r2] │ │ │ │ + str r2, [r6, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #384] @ (33f700 ) │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ @@ -338302,15 +338312,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ @ instruction: 0xb64a │ │ │ │ lsls r3, r5, #1 │ │ │ │ @ instruction: 0xb620 │ │ │ │ lsls r3, r5, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #336] @ (33f874 ) │ │ │ │ + str r4, [r0, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #572] @ 33f974 │ │ │ │ @@ -338525,33 +338535,33 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 33f944 │ │ │ │ blx 262fb8 │ │ │ │ bl 263bb8 │ │ │ │ nop │ │ │ │ push {r2, r3, r5, r7, lr} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r6, [pc, #648] @ (33fc04 ) │ │ │ │ + ldr r7, [pc, #328] @ (33fac4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 33f898 │ │ │ │ + bls.n 33f9f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #800] @ (33fca8 ) │ │ │ │ + ldr r2, [pc, #480] @ (33fb68 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [pc, #8] @ (33f994 ) │ │ │ │ + ldr r2, [pc, #712] @ (33fc54 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #920] @ (33fd28 ) │ │ │ │ + ldr r6, [pc, #600] @ (33fbe8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #608] @ (33fbf4 ) │ │ │ │ + ldr r6, [pc, #288] @ (33fab4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (33f9a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ lsrs r2, r5, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #104] @ 33fa1c │ │ │ │ @@ -338589,27 +338599,27 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 33f9cc │ │ │ │ ldr r0, [pc, #32] @ (33fa2c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 33f9cc │ │ │ │ nop │ │ │ │ cbz r6, 33fa68 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, r6] │ │ │ │ + strh r0, [r3, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #256] @ (33fb44 ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -338702,15 +338712,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 33fa5c │ │ │ │ ldr r0, [pc, #48] @ (33fb54 ) │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 33fa5c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 3422e0 │ │ │ │ @@ -338718,15 +338728,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, r3] │ │ │ │ + str r0, [r7, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (33fbf8 ) │ │ │ │ @@ -338734,25 +338744,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (33fc00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #132] @ (33fc04 ) │ │ │ │ ldr r1, [pc, #132] @ (33fc08 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #116] @ (33fc0c ) │ │ │ │ ldr r2, [pc, #120] @ (33fc10 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (33fc14 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #16 │ │ │ │ @@ -338763,49 +338773,49 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4130 @ 0x1022 │ │ │ │ movt r3, #8192 @ 0x2000 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [pc, #80] @ (33fc1c ) │ │ │ │ ldr r1, [pc, #84] @ (33fc20 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bvc.n 33fc34 │ │ │ │ + bvc.n 33fb94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r5, #6] │ │ │ │ + strh r2, [r3, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2, r4, r5} │ │ │ │ + ldmia r7, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r2, [r0, r0] │ │ │ │ + ldrsh r2, [r6, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vhadd.u q0, q0, │ │ │ │ + vmla.i32 q8, q0, d1[0] │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, r2] │ │ │ │ + str r2, [r6, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r6, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ beq.n 33fc14 │ │ │ │ lsls r1, r5, #1 │ │ │ │ @@ -338890,15 +338900,15 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r4, r8, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ vldr d8, [pc, #236] @ 33fe08 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr.w r9, [pc, #244] @ 33fe1c │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #244] @ (33fe20 ) │ │ │ │ add.w r7, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -338956,50 +338966,50 @@ │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #2336] @ 0x920 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r5, #2340] @ 0x924 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #68] @ (33fe38 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 342474 │ │ │ │ nop │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 33fd14 │ │ │ │ + bvs.n 33fe74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #184] @ (33fed0 ) │ │ │ │ + ldr r7, [pc, #888] @ (340190 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #248] @ (33ff14 ) │ │ │ │ + ldr r7, [pc, #952] @ (3401d4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r2, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r7, [pc, #48] @ (33fe54 ) │ │ │ │ + ldr r7, [pc, #752] @ (340114 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [pc, #960] @ (3401e8 ) │ │ │ │ + ldr r7, [pc, #640] @ (3400a8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - ldrb r6, [r3, #26] │ │ │ │ + ldrb r6, [r1, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r3, r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ movs r7, #2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -339010,25 +339020,25 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #40] @ (33fe80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 342100 │ │ │ │ nop │ │ │ │ - bmi.n 33fee8 │ │ │ │ + bmi.n 33fe48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [pc, #912] @ (340210 ) │ │ │ │ + ldr r6, [pc, #592] @ (3400d0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #984] @ (34025c ) │ │ │ │ + ldr r6, [pc, #664] @ (34011c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (33fef0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -339037,25 +339047,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (33fef8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #76] @ (33fefc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (33ff00 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #60] @ (33ff04 ) │ │ │ │ ldr r2, [pc, #64] @ (33ff08 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -339066,27 +339076,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bcc.n 33fed4 │ │ │ │ + bmi.n 33fe34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [pc, #632] @ (340170 ) │ │ │ │ + ldr r6, [pc, #312] @ (340030 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #696] @ (3401b4 ) │ │ │ │ + ldr r6, [pc, #376] @ (340074 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r4, #22] │ │ │ │ + ldrb r6, [r2, #25] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bics r2, r4 │ │ │ │ + add r2, sl │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r2, #4 │ │ │ │ + cmp r2, #180 @ 0xb4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 33ff68 │ │ │ │ sub sp, #16 │ │ │ │ @@ -339094,35 +339104,35 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #72] @ (33ff70 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #2328] @ 0x918 │ │ │ │ - bl 5e0524 │ │ │ │ + bl 5e05d4 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #1788] @ 0x6fc │ │ │ │ cbz r0, 33ff5a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 26109c │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 492084 │ │ │ │ - bcc.n 340038 │ │ │ │ + bmi.n 33ff98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [pc, #80] @ (33ffc0 ) │ │ │ │ + ldr r5, [pc, #784] @ (340280 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #152] @ (34000c ) │ │ │ │ + ldr r5, [pc, #856] @ (3402cc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #740] @ (34026c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -339231,15 +339241,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 33ff9c │ │ │ │ ldr r0, [pc, #484] @ (34027c ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 33ff9c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 34237c │ │ │ │ movs r1, #0 │ │ │ │ b.n 34001e │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -339261,15 +339271,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3400c0 │ │ │ │ ldr r0, [pc, #424] @ (340284 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 3400c0 │ │ │ │ ldr r3, [pc, #400] @ (340280 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339326,15 +339336,15 @@ │ │ │ │ b.n 340152 │ │ │ │ ldr r0, [pc, #264] @ (340288 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ movw r4, #4140 @ 0x102c │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrb r4, [r2, r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33ffe6 │ │ │ │ ldrh.w r3, [sl] │ │ │ │ @@ -339343,22 +339353,22 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 33ffe6 │ │ │ │ ldr r0, [pc, #216] @ (34028c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 33ffe6 │ │ │ │ ldr r0, [pc, #204] @ (340290 ) │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [r8] │ │ │ │ adds r1, r7, r4 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 34006e │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -339368,23 +339378,23 @@ │ │ │ │ beq.w 34006e │ │ │ │ ldr.w r2, [fp] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 34006e │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 34006e │ │ │ │ ldr r0, [pc, #140] @ (340294 ) │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [r8] │ │ │ │ add.w r1, r7, sl │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 340062 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -339395,15 +339405,15 @@ │ │ │ │ beq.n 340152 │ │ │ │ b.n 34014a │ │ │ │ ldr r0, [pc, #96] @ (340298 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r1, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 340056 │ │ │ │ @@ -339419,29 +339429,29 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #672] @ (340518 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #864] @ (3405e0 ) │ │ │ │ + ldr r4, [pc, #544] @ (3404a0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #792] @ (3405a0 ) │ │ │ │ + ldr r4, [pc, #472] @ (340460 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #136] @ (340314 ) │ │ │ │ + ldr r3, [pc, #840] @ (3405d4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [pc, #960] @ (340650 ) │ │ │ │ + ldr r3, [pc, #640] @ (340510 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [pc, #904] @ (34061c ) │ │ │ │ + ldr r3, [pc, #584] @ (3404dc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [pc, #624] @ (340508 ) │ │ │ │ + ldr r3, [pc, #304] @ (3403c8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [pc, #424] @ (340444 ) │ │ │ │ + ldr r3, [pc, #104] @ (340304 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -339487,15 +339497,15 @@ │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 34035c │ │ │ │ add.w r3, r1, #8192 @ 0x2000 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, #560] @ 0x230 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ str r4, [r5, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -339520,15 +339530,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34032c │ │ │ │ ldr r0, [pc, #100] @ (3403e0 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 34032c │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ (3403d4 ) │ │ │ │ bic.w ip, ip, #128 @ 0x80 │ │ │ │ orr.w ip, ip, #64 @ 0x40 │ │ │ │ @@ -339548,31 +339558,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3403a4 │ │ │ │ ldr r0, [pc, #40] @ (3403e8 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 3403a4 │ │ │ │ nop │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #464] @ (3405b4 ) │ │ │ │ + ldr r2, [pc, #144] @ (340474 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ blx pc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #112] @ (34045c ) │ │ │ │ + ldr r1, [pc, #816] @ (34071c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #224] @ (3404dc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -339642,26 +339652,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34040c │ │ │ │ ldr r0, [pc, #28] @ (3404ec ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34040c │ │ │ │ add r0, sp, #904 @ 0x388 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #280] @ (340608 ) │ │ │ │ + ldr r0, [pc, #984] @ (3408c8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ (3405a4 ) │ │ │ │ and.w r3, r1, #127 @ 0x7f │ │ │ │ @@ -339719,22 +339729,22 @@ │ │ │ │ lsls r2, r2, #20 │ │ │ │ bmi.n 340596 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ b.n 340556 │ │ │ │ ldr r0, [pc, #20] @ (3405ac ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 340590 │ │ │ │ add r7, pc, #872 @ (adr r7, 340910 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x4792 │ │ │ │ + ldr r0, [pc, #264] @ (3406b8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #17 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r1, #2 │ │ │ │ beq.n 3405f0 │ │ │ │ bls.n 3405e8 │ │ │ │ @@ -340732,15 +340742,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #28 │ │ │ │ bmi.n 34111a │ │ │ │ mov r0, r5 │ │ │ │ bl 3402ac │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #29 │ │ │ │ @@ -340758,15 +340768,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 3407b0 │ │ │ │ b.n 3410ec │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ add.w ip, r5, #4480 @ 0x1180 │ │ │ │ lsls r3, r1, #5 │ │ │ │ lsls r2, r0, #5 │ │ │ │ orr.w r3, r3, r0, lsr #27 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ adc.w r1, r3, r1 │ │ │ │ @@ -340777,15 +340787,15 @@ │ │ │ │ orrs.w r6, r2, r1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cbz r3, 34119e │ │ │ │ strd r2, r1, [ip] │ │ │ │ movs r0, #1 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ lsls r3, r3, #31 │ │ │ │ iteet pl │ │ │ │ mvnpl.w r3, #29 │ │ │ │ movmi.w r2, #1966080 @ 0x1e0000 │ │ │ │ movmi r3, #0 │ │ │ │ ldrhpl.w r2, [r4, #152] @ 0x98 │ │ │ │ @@ -340798,15 +340808,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r4, r1, r3 │ │ │ │ blt.n 341194 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ ldrh.w r3, [r4, #152] @ 0x98 │ │ │ │ subs.w r3, r3, lr │ │ │ │ sbc.w r0, r0, r0, lsl #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ adc.w r3, r1, r0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -341227,15 +341237,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 3415f8 │ │ │ │ ldr r0, [pc, #212] @ (3416fc ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ str r1, [sp, #32] │ │ │ │ uxth r1, r1 │ │ │ │ b.n 341506 │ │ │ │ @@ -341248,15 +341258,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 34148a │ │ │ │ ldr r0, [pc, #160] @ (341704 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [sl, #62] @ 0x3e │ │ │ │ b.n 34148a │ │ │ │ ldr r3, [pc, #148] @ (341708 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 341568 │ │ │ │ @@ -341269,15 +341279,15 @@ │ │ │ │ lsrs r2, r2, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ strd r5, lr, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 341568 │ │ │ │ ldr r1, [pc, #76] @ (3416f4 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3414f8 │ │ │ │ ldr r1, [pc, #68] @ (3416f8 ) │ │ │ │ @@ -341285,15 +341295,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3414f8 │ │ │ │ ldr r0, [pc, #76] @ (341710 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 3414f8 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ @@ -341306,25 +341316,25 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #64 @ 0x40 │ │ │ │ + adds r7, #240 @ 0xf0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #228 @ 0xe4 │ │ │ │ + adds r7, #148 @ 0x94 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #254 @ 0xfe │ │ │ │ + adds r7, #174 @ 0xae │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, #164 @ 0xa4 │ │ │ │ + adds r7, #84 @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00341714 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -342162,21 +342172,21 @@ │ │ │ │ ldrh.w r3, [r4, #356] @ 0x164 │ │ │ │ b.n 341ae4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cbnz r0, 3420b4 │ │ │ │ + cbnz r0, 3420e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cbnz r4, 342080 │ │ │ │ + cbnz r4, 3420ac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r2, lr} │ │ │ │ + push {r2, r4, r5, r7, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00342078 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -342567,21 +342577,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ str r7, [r6, #20] │ │ │ │ adds r7, r5, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 491ad0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ @@ -342765,15 +342775,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ b.n 342c14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r2, 342706 │ │ │ │ + sxtb r2, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #88] @ (342740 ) │ │ │ │ ubfx r1, r2, #2, #15 │ │ │ │ @@ -342807,15 +342817,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ b.n 342bcc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r2, 342760 │ │ │ │ + sxth r2, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -342855,26 +342865,26 @@ │ │ │ │ add r8, pc │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 262b9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #12 │ │ │ │ strd r3, r8, [sp] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 3427c4 │ │ │ │ ldr r2, [pc, #64] @ (342828 ) │ │ │ │ ldr r3, [pc, #52] @ (34281c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -342894,15 +342904,15 @@ │ │ │ │ nop │ │ │ │ strh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r3, r5, #1 │ │ │ │ svc 186 @ 0xba │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #100 @ 0x64 │ │ │ │ + movs r7, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, #38] @ 0x26 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -342953,19 +342963,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r4, #2672] @ 0xa70 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #2664] @ 0xa68 │ │ │ │ strb.w r6, [r4, #2668] @ 0xa6c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r0, #1 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ add.w r5, r5, #135168 @ 0x21000 │ │ │ │ ldrb.w r3, [r3, #2136] @ 0x858 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ eors r3, r6 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldrh.w r3, [r5, #2128] @ 0x850 │ │ │ │ @@ -342994,23 +343004,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [r7, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r5, [r4, #2660] @ 0xa64 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ b.n 342906 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -343020,45 +343030,45 @@ │ │ │ │ ldr r2, [pc, #192] @ (342a4c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #192] @ (342a50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #184] @ (342a54 ) │ │ │ │ ldr r1, [pc, #184] @ (342a58 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #168] @ (342a5c ) │ │ │ │ ldr r1, [pc, #168] @ (342a60 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #152] @ (342a64 ) │ │ │ │ ldr r1, [pc, #152] @ (342a68 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #136] @ (342a6c ) │ │ │ │ mov.w lr, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #136] @ (342a70 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #132] @ (342a74 ) │ │ │ │ add r4, pc │ │ │ │ @@ -343089,43 +343099,43 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ str r4, [r6, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ nop │ │ │ │ - add r5, sp, #248 @ 0xf8 │ │ │ │ + add r5, sp, #952 @ 0x3b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r1, r3] │ │ │ │ + strh r4, [r7, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, pc, #96 @ (adr r1, 342ab4 ) │ │ │ │ + add r1, pc, #800 @ (adr r1, 342d74 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r2, r3] │ │ │ │ + strh r4, [r0, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r5, r3] │ │ │ │ + strh r4, [r3, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #204 @ 0xcc │ │ │ │ + adds r0, #124 @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 342a54 │ │ │ │ + bne.n 3429b4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #74 @ 0x4a │ │ │ │ + movs r4, #250 @ 0xfa │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r4, #60 @ 0x3c │ │ │ │ + movs r4, #236 @ 0xec │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #82 @ 0x52 │ │ │ │ + movs r5, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #144 @ (adr r7, 342b0c ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r4, #54 @ 0x36 │ │ │ │ + movs r4, #230 @ 0xe6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ble.n 342b28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r5, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -343285,15 +343295,15 @@ │ │ │ │ add.w r2, r6, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r2, #2372] @ 0x944 │ │ │ │ adds r4, r3, #1 │ │ │ │ beq.n 342c18 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #2372] @ 0x944 │ │ │ │ b.n 342c18 │ │ │ │ - add r2, sp, #680 @ 0x2a8 │ │ │ │ + add r3, sp, #360 @ 0x168 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -343308,25 +343318,25 @@ │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #1 │ │ │ │ ubfx r2, r2, #8, #2 │ │ │ │ str.w r1, [r3, #2320] @ 0x910 │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #2324] @ 0x914 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ add.w r0, r0, #200704 @ 0x31000 │ │ │ │ and.w r1, r2, #119 @ 0x77 │ │ │ │ ldr.w r3, [r0, #2656] @ 0xa60 │ │ │ │ str.w r1, [r0, #2656] @ 0xa60 │ │ │ │ lsls r1, r2, #30 │ │ │ │ bpl.n 342d0a │ │ │ │ eors r3, r2 │ │ │ │ @@ -343418,26 +343428,26 @@ │ │ │ │ add.w sl, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [r6, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #512] @ (342fdc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #512] @ (342fe0 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #500] @ (342fe4 ) │ │ │ │ ldr r2, [r7, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r7, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #492] @ (342fe8 ) │ │ │ │ add.w r6, r0, #5888 @ 0x1700 │ │ │ │ @@ -343507,33 +343517,33 @@ │ │ │ │ adds r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ bl 38a040 │ │ │ │ mov r0, r4 │ │ │ │ bl 491ad0 │ │ │ │ ldr r6, [pc, #312] @ (342ff8 ) │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #308] @ (342ffc ) │ │ │ │ ldr r1, [pc, #312] @ (343000 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ add.w r0, r5, #137216 @ 0x21800 │ │ │ │ add.w r1, r6, #164 @ 0xa4 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 344c68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #264] @ (343004 ) │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -343550,42 +343560,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ str.w r6, [r4, #2660] @ 0xa64 │ │ │ │ movs r0, #32 │ │ │ │ blx 260d68 │ │ │ │ ldr r3, [pc, #188] @ (34300c ) │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ str.w r6, [r4, #2664] @ 0xa68 │ │ │ │ movs r0, #32 │ │ │ │ blx 260d68 │ │ │ │ ldr r3, [pc, #156] @ (343010 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ ldr r2, [pc, #132] @ (343014 ) │ │ │ │ ldr r3, [pc, #64] @ (342fd4 ) │ │ │ │ add r2, pc │ │ │ │ str.w r6, [r4, #2676] @ 0xa74 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -343601,43 +343611,43 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #144 @ 0x90 │ │ │ │ + add r1, sp, #848 @ 0x350 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r6, #28] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r6, [pc, #656] @ (343264 ) │ │ │ │ + ldr r7, [pc, #336] @ (343124 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r5, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r0, #64 @ 0x40 │ │ │ │ + movs r0, #240 @ 0xf0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r0, #46 @ 0x2e │ │ │ │ + movs r0, #222 @ 0xde │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #84 @ 0x54 │ │ │ │ + movs r1, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bls.n 343064 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bhi.n 342fac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, r3, #7 │ │ │ │ + movs r0, #136 @ 0x88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r0, sp, #720 @ 0x2d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #186 @ 0xba │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r3, {r3, r5, r6, r7} │ │ │ │ + ldmia r4, {r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xf65e006b │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba3ffff │ │ │ │ @@ -343849,24 +343859,24 @@ │ │ │ │ ldr r1, [pc, #92] @ (3432e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #72] @ (3432e4 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #72] @ (3432e8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #60] @ (3432ec ) │ │ │ │ ldr r2, [pc, #64] @ (3432f0 ) │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -343877,27 +343887,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #288 @ (adr r4, 3433fc ) │ │ │ │ + add r4, pc, #992 @ (adr r4, 3436bc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r2, r6 │ │ │ │ + adds r6, r0, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r0, r6 │ │ │ │ + adds r4, r6, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r1, [pc, #752] @ (3435d8 ) │ │ │ │ + ldr r2, [pc, #432] @ (343498 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r7, #30 │ │ │ │ + asrs r2, r5, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf61c0042 │ │ │ │ + movt r0, #51266 @ 0xc842 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #112] @ (34337c ) │ │ │ │ @@ -343908,15 +343918,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 389b68 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -343942,19 +343952,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r8, #1768] @ 0x6e8 │ │ │ │ bl 492000 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 4924c4 │ │ │ │ - add r3, pc, #744 @ (adr r3, 343668 ) │ │ │ │ + add r4, pc, #424 @ (adr r4, 343528 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r7, r3 │ │ │ │ + subs r2, r5, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, r1, r4 │ │ │ │ + subs r0, r7, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 3433fc │ │ │ │ sub sp, #20 │ │ │ │ @@ -343962,44 +343972,44 @@ │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #96] @ (343404 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r4, r0, #200704 @ 0x31000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2660] @ 0xa64 │ │ │ │ cbz r0, 3433ca │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 26109c │ │ │ │ ldr.w r0, [r4, #2664] @ 0xa68 │ │ │ │ cbz r0, 3433dc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 26109c │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ cbz r4, 3433ee │ │ │ │ mov r0, r4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 492084 │ │ │ │ - add r3, pc, #168 @ (adr r3, 3434a8 ) │ │ │ │ + add r3, pc, #872 @ (adr r3, 343768 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r7, r1 │ │ │ │ + subs r0, r5, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, r5, r1 │ │ │ │ + subs r0, r3, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #256] @ 34351c │ │ │ │ sub sp, #16 │ │ │ │ @@ -344009,15 +344019,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #292 @ 0x124 │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r2, r6, #4096 @ 0x1000 │ │ │ │ add.w r5, r6, #200704 @ 0x31000 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r2, #2336] @ 0x920 │ │ │ │ str.w r4, [r2, #2320] @ 0x910 │ │ │ │ str.w r4, [r2, #2328] @ 0x918 │ │ │ │ ands r4, r3 │ │ │ │ @@ -344062,26 +344072,26 @@ │ │ │ │ movls r3, r1 │ │ │ │ cbnz r2, 343514 │ │ │ │ mov r2, r3 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r5, #2668] @ 0xa6c │ │ │ │ ldr.w r6, [r5, #2664] @ 0xa68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ cmp.w r2, #500 @ 0x1f4 │ │ │ │ it cc │ │ │ │ movcc.w r2, #500 @ 0x1f4 │ │ │ │ lsls r2, r2, #8 │ │ │ │ adds r2, r2, r4 │ │ │ │ mov.w r4, #0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ str.w r4, [r5, #2672] @ 0xa70 │ │ │ │ b.n 343468 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3434b8 │ │ │ │ lsls r4, r4, #24 │ │ │ │ bpl.n 3434b8 │ │ │ │ ldr r3, [r1, #124] @ 0x7c │ │ │ │ @@ -344096,19 +344106,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r2, r3 │ │ │ │ it cs │ │ │ │ movcs r2, r3 │ │ │ │ b.n 3434b8 │ │ │ │ - add r2, pc, #672 @ (adr r2, 3437c0 ) │ │ │ │ + add r3, pc, #352 @ (adr r3, 343680 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #92 @ 0x5c │ │ │ │ + movs r6, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ (3435a0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -344145,26 +344155,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 343544 │ │ │ │ add.w r2, r0, #16384 @ 0x4000 │ │ │ │ ldr r0, [pc, #28] @ (3435b0 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 343544 │ │ │ │ nop │ │ │ │ strb r0, [r5, #30] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, r3 │ │ │ │ + adds r6, r1, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -344347,17 +344357,17 @@ │ │ │ │ b.n 34374e │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add.w r0, r2, #68608 @ 0x10c00 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ strh.w r3, [r4, r0, lsl #1] │ │ │ │ b.n 34374e │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #344] @ 0x158 │ │ │ │ + add r0, pc, #24 @ (adr r0, 343810 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ ldr.w r4, [r3, #2336] @ 0x920 │ │ │ │ ldr.w r1, [r3, #2320] @ 0x910 │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #2336] @ 0x920 │ │ │ │ @@ -344395,33 +344405,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r8, r7, #352 @ 0x160 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ mov r2, r6 │ │ │ │ add.w r6, r5, #200704 @ 0x31000 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #336 @ 0x150 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r4, r5, #137216 @ 0x21800 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r0, [r6, #2660] @ 0xa64 │ │ │ │ addw r9, r5, #1772 @ 0x6ec │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr.w r0, [r6, #2664] @ 0xa68 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr.w r0, [r6, #2676] @ 0xa74 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ add.w r7, r7, #384 @ 0x180 │ │ │ │ add.w ip, r4, #80 @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r6, #2668] @ 0xa6c │ │ │ │ str.w r3, [r6, #2672] @ 0xa70 │ │ │ │ str.w r3, [r4, #122] @ 0x7a │ │ │ │ str.w r3, [r4, #126] @ 0x7e │ │ │ │ @@ -344493,21 +344503,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - asrs r0, r7, #22 │ │ │ │ + asrs r0, r5, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r5, #22 │ │ │ │ + asrs r2, r3, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [sp, #376] @ 0x178 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r2, #4 │ │ │ │ + subs r6, r0, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #900] @ (343d78 ) │ │ │ │ @@ -344530,15 +344540,15 @@ │ │ │ │ str r4, [r7, #104] @ 0x68 │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ ldr r2, [pc, #864] @ (343d84 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #864] @ (343d88 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #152] @ 0x98 │ │ │ │ strd r3, r3, [sp, #160] @ 0xa0 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ ldr.w r3, [r3, #3152] @ 0xc50 │ │ │ │ @@ -344613,15 +344623,15 @@ │ │ │ │ ldr r1, [pc, #648] @ (343d98 ) │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r6, #2672] @ 0xa70 │ │ │ │ movt r1, #8208 @ 0x2010 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ and.w lr, r2, r1 │ │ │ │ and.w r0, r2, #2147483648 @ 0x80000000 │ │ │ │ @@ -344698,15 +344708,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (343da0 ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ mov r4, r0 │ │ │ │ tst.w r3, #402653184 @ 0x18000000 │ │ │ │ beq.n 343c88 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ @@ -344826,34 +344836,34 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, #11] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r5, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r4, #5 │ │ │ │ + movs r0, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r5, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #352] @ 0x160 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r0, #4 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - itt ge │ │ │ │ - lslge r1, r0, #1 │ │ │ │ - addge r2, r7, #5 │ │ │ │ + subs r0, r6, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bkpt 0x00a6 │ │ │ │ + stmia r0!, {r2, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r3, #0] │ │ │ │ - lsls r3, r5, #1 │ │ │ │ + subs r2, r5, #0 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + itet pl │ │ │ │ + lslpl r1, r0, #1 │ │ │ │ + strbmi r6, [r3, #0] │ │ │ │ + lslpl r3, r5, #1 │ │ │ │ subs.w r8, r8, r4 │ │ │ │ ite ne │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ cmp r4, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, #0 │ │ │ │ @@ -345010,15 +345020,15 @@ │ │ │ │ add.w r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 343fa0 │ │ │ │ add.w r4, r4, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r4, #2676] @ 0xa74 │ │ │ │ - bl 73e534 │ │ │ │ + bl 73e5e4 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -345054,40 +345064,40 @@ │ │ │ │ ldr.w r1, [pc, #1240] @ 3444d0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ strd fp, fp, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd fp, fp, [sp, #168] @ 0xa8 │ │ │ │ blx 262b9c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r5, [r8] │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ add.w r3, r9, #6208 @ 0x1840 │ │ │ │ strd r9, r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ bl 344950 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 344448 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r3, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r3, #2676] @ 0xa74 │ │ │ │ - bl 73e534 │ │ │ │ + bl 73e5e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3443dc │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls.n 3440c6 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ @@ -345127,15 +345137,15 @@ │ │ │ │ b.n 344070 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #18 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ bl 3449f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34406e │ │ │ │ @@ -345484,29 +345494,29 @@ │ │ │ │ b.n 34413e │ │ │ │ movs r3, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ b.n 344418 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #80] @ 0x50 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #848] @ 0x350 │ │ │ │ + str r7, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r1, r6 │ │ │ │ + subs r2, r7, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - hlt 0x0038 │ │ │ │ + cbnz r0, 34452e │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r4, [r5, #68] @ 0x44 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, r5, #4 │ │ │ │ blx 261ba8 │ │ │ │ @@ -345607,26 +345617,26 @@ │ │ │ │ bpl.n 3445b6 │ │ │ │ and.w ip, ip, #4 │ │ │ │ ldr r0, [pc, #32] @ (344604 ) │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, ip, lsr #2 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3445b6 │ │ │ │ nop │ │ │ │ str r6, [r3, #116] @ 0x74 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #25 │ │ │ │ + lsrs r2, r0, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00344608 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -345658,25 +345668,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 344634 │ │ │ │ ldr r0, [pc, #28] @ (344678 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 344634 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #24 │ │ │ │ + lsrs r0, r2, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0034467c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -345722,45 +345732,45 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3446c0 │ │ │ │ ldr r0, [pc, #60] @ (344730 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3446c0 │ │ │ │ ldr r3, [pc, #52] @ (344734 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3446d0 │ │ │ │ ldr r3, [pc, #32] @ (34472c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3446d0 │ │ │ │ ldr r0, [pc, #36] @ (344738 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3446d0 │ │ │ │ nop │ │ │ │ str r2, [r2, #100] @ 0x64 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #24 │ │ │ │ + lsrs r2, r6, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #22 │ │ │ │ + lsrs r2, r4, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0034473c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -345894,15 +345904,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, r1, lsr #31 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34484a │ │ │ │ ldr r1, [pc, #148] @ (344940 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34481e │ │ │ │ ldr r1, [pc, #128] @ (344938 ) │ │ │ │ @@ -345915,15 +345925,15 @@ │ │ │ │ strd r2, r8, [sp, #8] │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ strd r0, lr, [sp] │ │ │ │ ldr r0, [pc, #108] @ (344944 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34481e │ │ │ │ ldr r3, [pc, #104] @ (344948 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3447f0 │ │ │ │ ldr r3, [pc, #76] @ (344938 ) │ │ │ │ @@ -345934,45 +345944,45 @@ │ │ │ │ strd lr, r2, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (34494c ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb.w lr, [r5, #4] │ │ │ │ b.n 3447f0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r1, #88] @ 0x58 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, #84] @ 0x54 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #8] │ │ │ │ + ldr r6, [r6, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r0, #76] @ 0x4c │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #18 │ │ │ │ + lsrs r0, r0, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #19 │ │ │ │ + lsrs r2, r3, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #528] @ (344b5c ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #17 │ │ │ │ + lsrs r4, r3, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00344950 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346014,43 +346024,43 @@ │ │ │ │ ldr r2, [pc, #60] @ (3449e8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 344988 │ │ │ │ ldr r0, [pc, #52] @ (3449ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 344988 │ │ │ │ ldr r2, [pc, #48] @ (3449f0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 344988 │ │ │ │ ldr r2, [pc, #28] @ (3449e8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 344988 │ │ │ │ ldr r0, [pc, #32] @ (3449f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 344988 │ │ │ │ str r0, [r0, #56] @ 0x38 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #19 │ │ │ │ + lsrs r2, r6, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #17 │ │ │ │ + lsrs r0, r0, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003449f8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346099,25 +346109,25 @@ │ │ │ │ ldr r2, [pc, #28] @ (344a90 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 344a58 │ │ │ │ ldr r0, [pc, #24] @ (344a94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 344a58 │ │ │ │ str r0, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #17 │ │ │ │ + lsrs r0, r0, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00344a98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346134,47 +346144,47 @@ │ │ │ │ ldrh r2, [r1, #10] │ │ │ │ bic.w r2, r2, #16384 @ 0x4000 │ │ │ │ strh r2, [r1, #10] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 344af6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ ldr r3, [pc, #40] @ (344b20 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 344ad0 │ │ │ │ ldr r3, [pc, #32] @ (344b24 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 344ad0 │ │ │ │ ldr r0, [pc, #24] @ (344b28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 344ad0 │ │ │ │ str r6, [r5, #32] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #16 │ │ │ │ + lsrs r0, r0, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00344b2c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -346241,26 +346251,26 @@ │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (344bf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 344ba2 │ │ │ │ nop │ │ │ │ str r4, [r1, #24] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #13 │ │ │ │ + lsrs r6, r5, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00344bfc : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w ip, [pc, #84] @ 344c54 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -346289,25 +346299,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (344c60 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 344c24 │ │ │ │ ldr r0, [pc, #24] @ (344c64 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ nop │ │ │ │ str r2, [r3, #12] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #13 │ │ │ │ + lsrs r4, r1, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00344c68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -346533,15 +346543,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r6, [r5, #40] @ 0x28 │ │ │ │ + str r6, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00344ea8 : │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ @@ -346579,36 +346589,36 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ add.w r3, r6, #45056 @ 0xb000 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r4, [r3, #1544] @ 0x608 │ │ │ │ mov r3, r5 │ │ │ │ bic.w ip, r4, #4278190080 @ 0xff000000 │ │ │ │ lsrs r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ umull r7, r0, r0, ip │ │ │ │ it cc │ │ │ │ movcc r4, #1 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds.w r0, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ str.w r0, [r6, r2, lsl #2] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r6, r2, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -346624,15 +346634,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r2 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ bic.w ip, r9, #4278190080 @ 0xff000000 │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r4, #45056 @ 0xb000 │ │ │ │ mov.w sl, r9, lsr #24 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -346641,40 +346651,40 @@ │ │ │ │ str.w r9, [r0, #1544] @ 0x608 │ │ │ │ umull r9, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc.w sl, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sl │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r3, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r4, r9 │ │ │ │ mov r2, sl │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ bic.w ip, r5, #4278190080 @ 0xff000000 │ │ │ │ mov r9, r0 │ │ │ │ lsrs r5, r5, #24 │ │ │ │ mov r1, r4 │ │ │ │ cmp r5, #1 │ │ │ │ umull r6, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r3, r4 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, ip │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ subs.w r3, r9, r0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ sbc.w r0, fp, r4 │ │ │ │ lsrs r3, r3, #4 │ │ │ │ orr.w r3, r3, r0, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -346748,15 +346758,15 @@ │ │ │ │ bhi.n 345172 │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ movs r3, #0 │ │ │ │ cmp.w r8, #2048 @ 0x800 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.n 345160 │ │ │ │ movw r2, #34525 @ 0x86dd │ │ │ │ cmp r8, r2 │ │ │ │ it ne │ │ │ │ @@ -346783,15 +346793,15 @@ │ │ │ │ bhi.n 34517c │ │ │ │ movs r7, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ ldr r2, [pc, #116] @ (3451a8 ) │ │ │ │ ldr r3, [pc, #108] @ (3451a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -347161,25 +347171,25 @@ │ │ │ │ nop │ │ │ │ ldrh r6, [r3, r4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r1, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrh r4, [r2, r7] │ │ │ │ + ldrb r4, [r0, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r2, #12 │ │ │ │ + lsls r2, r0, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r1, #13 │ │ │ │ + lsls r6, r7, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r7, r6] │ │ │ │ + ldrb r6, [r5, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r7, #11 │ │ │ │ + lsls r4, r5, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r1, #12 │ │ │ │ + lsls r4, r7, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0034551c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -347272,19 +347282,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (34561c ) │ │ │ │ ldr r0, [pc, #20] @ (345620 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrh r0, [r3, r2] │ │ │ │ + ldrh r0, [r1, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r2, #7 │ │ │ │ + lsls r6, r0, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 345768 │ │ │ │ + b.n 3458c8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345624 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -347357,15 +347367,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ strh r3, [r1, r2] │ │ │ │ b.n 34567a │ │ │ │ movs r4, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ b.n 34567a │ │ │ │ add r3, sp, #16 │ │ │ │ uxth r1, r1 │ │ │ │ movs r2, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 48db48 │ │ │ │ bl 48bce4 │ │ │ │ @@ -347385,19 +347395,19 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ ldrsb r4, [r5, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r4, r1] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r4, [r3, r6] │ │ │ │ + ldrh r4, [r1, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ + lsls r2, r1, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 166 @ 0xa6 │ │ │ │ + b.n 3457d8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0034572c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347420,15 +347430,15 @@ │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 34578a │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 732734 │ │ │ │ + bl 7327e4 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ cbz r1, 3457c6 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 3457c6 │ │ │ │ @@ -347437,15 +347447,15 @@ │ │ │ │ str r3, [r2, #8] │ │ │ │ b.n 3457a0 │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ cmp r0, #3 │ │ │ │ it ls │ │ │ │ movls r0, #0 │ │ │ │ bhi.n 345768 │ │ │ │ ldr r2, [pc, #72] @ (3457ec ) │ │ │ │ ldr r3, [pc, #68] @ (3457e8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -347463,15 +347473,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r4, #4 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ cmp r0, #3 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 3457a0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -347505,15 +347515,15 @@ │ │ │ │ cbz r1, 345828 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi.n 345894 │ │ │ │ movs r6, #22 │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ cmp r0, #13 │ │ │ │ itt ls │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls.n 34586e │ │ │ │ ldr r2, [r5, #8] │ │ │ │ movs r3, #14 │ │ │ │ @@ -347615,25 +347625,25 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r2 │ │ │ │ strh.w r3, [r6, #68] @ 0x44 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ ldrh.w r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #12] │ │ │ │ adds r0, #24 │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 744638 │ │ │ │ + bl 7446e8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ b.n 345870 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ @@ -347679,15 +347689,15 @@ │ │ │ │ str.w lr, [r3, #4] │ │ │ │ str.w ip, [r3, #8] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ str r2, [r3, #16] │ │ │ │ b.n 3459ee │ │ │ │ mov.w ip, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 34598a │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ lsls r3, r3, #2 │ │ │ │ and.w r3, r3, #60 @ 0x3c │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -347703,27 +347713,27 @@ │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r3, #20 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ subs r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #20 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ subs r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls.w 34592c │ │ │ │ b.n 34598a │ │ │ │ movw r3, #52225 @ 0xcc01 │ │ │ │ movt r3, #43707 @ 0xaabb │ │ │ │ b.n 34590c │ │ │ │ ldrd r2, r3, [r5, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ cmp r7, r0 │ │ │ │ it ls │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls.w 34592c │ │ │ │ b.n 34598a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ (345a78 ) │ │ │ │ @@ -347737,18 +347747,18 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ strb r0, [r4, r3] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, r1] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrsb r4, [r0, r1] │ │ │ │ + ldrsb r4, [r6, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc2 0, cr0, [r2, #264] @ 0x108 │ │ │ │ - bgt.n 345b20 │ │ │ │ + cdp2 0, 3, cr0, cr2, cr2, {2} │ │ │ │ + bgt.n 345a80 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345a84 : │ │ │ │ cbz r0, 345a92 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -347764,18 +347774,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (345ac0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r7, r7] │ │ │ │ + ldrsb r2, [r5, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc2 0, cr0, [r8, #-264]! @ 0xfffffef8 │ │ │ │ - bgt.n 345acc │ │ │ │ + stc2l 0, cr0, [r8, #264]! @ 0x108 │ │ │ │ + bgt.n 345a2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345ac4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -347864,15 +347874,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 345c0a │ │ │ │ movs r2, #20 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 345bde │ │ │ │ ldrb.w r3, [sp, #20] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ lsls r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls.n 345bde │ │ │ │ @@ -347951,25 +347961,25 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ strh r0, [r1, r0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r4, [r3, r1] │ │ │ │ + strb r4, [r1, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfb980042 │ │ │ │ - strb r2, [r0, r1] │ │ │ │ + mcrr2 0, 4, r0, r8, cr2 │ │ │ │ + strb r2, [r6, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfb800042 │ │ │ │ - @ instruction: 0xfbe00042 │ │ │ │ - strb r4, [r5, r0] │ │ │ │ + ldc2 0, cr0, [r0], #-264 @ 0xfffffef8 │ │ │ │ + ldc2 0, cr0, [r0], {66} @ 0x42 │ │ │ │ + strb r4, [r3, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfb6a0042 │ │ │ │ - bge.n 345d1c │ │ │ │ + ldc2 0, cr0, [sl], {66} @ 0x42 │ │ │ │ + bge.n 345c7c │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345cb0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -347997,18 +348007,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (345d0c ) │ │ │ │ ldr r0, [pc, #20] @ (345d10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - strh r0, [r5, r6] │ │ │ │ + strb r0, [r3, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfae60042 │ │ │ │ - bls.n 345c78 │ │ │ │ + @ instruction: 0xfb960042 │ │ │ │ + bge.n 345dd8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345d14 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -348062,18 +348072,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (345dac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r2, r4] │ │ │ │ + strh r0, [r0, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfa4e0042 │ │ │ │ - bls.n 345de0 │ │ │ │ + @ instruction: 0xfafe0042 │ │ │ │ + bls.n 345d40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345db0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -348092,18 +348102,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (345df4 ) │ │ │ │ ldr r0, [pc, #20] @ (345df8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - strh r2, [r0, r3] │ │ │ │ + strh r2, [r6, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfa000042 │ │ │ │ - bhi.n 345d90 │ │ │ │ + @ instruction: 0xfab00042 │ │ │ │ + bls.n 345ef0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00345dfc : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00345e00 : │ │ │ │ @@ -348183,26 +348193,26 @@ │ │ │ │ ldr r0, [pc, #48] @ (345eec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r3, r0] │ │ │ │ + strh r0, [r1, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr??.w r0, [r6, r2] │ │ │ │ - ldr??.w r0, [ip, #66] @ 0x42 │ │ │ │ - strh r0, [r0, r0] │ │ │ │ + @ instruction: 0xfa060042 │ │ │ │ + @ instruction: 0xfa8c0042 │ │ │ │ + strh r0, [r6, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh.w r0, [lr, r2] │ │ │ │ - ldr??.w r0, [r0, #66] @ 0x42 │ │ │ │ - str r0, [r5, r7] │ │ │ │ + vld1.8 {d16[2]}, [lr], r2 │ │ │ │ + @ instruction: 0xfa800042 │ │ │ │ + strh r0, [r3, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vld4.16 {d0-d3}, [r6], r2 │ │ │ │ - vld1.8 {d0[2]}, [r0], r2 │ │ │ │ + ldr??.w r0, [r6, #66] @ 0x42 │ │ │ │ + @ instruction: 0xfa500042 │ │ │ │ │ │ │ │ 00345ef0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr d7, [pc, #40] @ 345f28 │ │ │ │ @@ -348396,18 +348406,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (3460f4 ) │ │ │ │ ldr r0, [pc, #20] @ (3460f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r7, [pc, #776] @ (3463fc ) │ │ │ │ + str r2, [r6, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf7000042 │ │ │ │ - bpl.n 346090 │ │ │ │ + @ instruction: 0xf7b00042 │ │ │ │ + bvs.n 3461f0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003460fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -348473,15 +348483,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sub.w r5, r0, r9 │ │ │ │ ldr r7, [pc, #260] @ (3462c4 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -348500,15 +348510,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ adds r0, #8 │ │ │ │ subs r1, #1 │ │ │ │ - bl 744638 │ │ │ │ + bl 7446e8 │ │ │ │ adds r1, r0, #1 │ │ │ │ uxth r1, r1 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add.w r2, r4, #176 @ 0xb0 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ strd r3, r2, [sp, #20] │ │ │ │ add.w r2, r4, #68 @ 0x44 │ │ │ │ @@ -348538,15 +348548,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ bgt.n 346266 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 744638 │ │ │ │ + bl 7446e8 │ │ │ │ uxth r1, r0 │ │ │ │ b.n 3461f8 │ │ │ │ blx 26109c │ │ │ │ lsls r0, r6, #3 │ │ │ │ blx 263554 │ │ │ │ uxth r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -348576,25 +348586,25 @@ │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb.w r2, [r4, #53] @ 0x35 │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (3462d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 346238 │ │ │ │ ldr r3, [pc, #144] @ (346358 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r8, #12713984 @ 0xc20000 │ │ │ │ + @ instruction: 0xf6880042 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #576] @ (34652c ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -348643,15 +348653,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3463aa │ │ │ │ ldr r0, [pc, #476] @ (346544 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3463aa │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 3463fe │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldrh.w r5, [r4, #80] @ 0x50 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ @@ -348717,15 +348727,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (346540 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 346390 │ │ │ │ ldr r0, [pc, #300] @ (346550 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 346390 │ │ │ │ ldrh.w r5, [r4, #180] @ 0xb4 │ │ │ │ rev16 r5, r5 │ │ │ │ uxth r5, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34633e │ │ │ │ ldr r3, [pc, #280] @ (346554 ) │ │ │ │ @@ -348736,29 +348746,29 @@ │ │ │ │ ldr r3, [pc, #248] @ (346540 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34633e │ │ │ │ ldr r0, [pc, #256] @ (346558 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34633e │ │ │ │ ldr r2, [pc, #252] @ (34655c ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 346314 │ │ │ │ ldr r2, [pc, #208] @ (346540 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 346314 │ │ │ │ ldr r0, [pc, #228] @ (346560 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ b.n 346314 │ │ │ │ ldr r3, [pc, #220] @ (346564 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3463d2 │ │ │ │ @@ -348769,15 +348779,15 @@ │ │ │ │ bpl.n 3463d2 │ │ │ │ ldr r0, [pc, #200] @ (346568 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3463d2 │ │ │ │ ldr r3, [pc, #136] @ (34653c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3463aa │ │ │ │ ldr r3, [pc, #128] @ (346540 ) │ │ │ │ @@ -348785,43 +348795,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3463aa │ │ │ │ ldr r0, [pc, #156] @ (34656c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3463aa │ │ │ │ ldr r3, [pc, #148] @ (346570 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34633e │ │ │ │ ldr r3, [pc, #84] @ (346540 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34633e │ │ │ │ ldr r0, [pc, #124] @ (346574 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34633e │ │ │ │ ldr r3, [pc, #116] @ (346578 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 346390 │ │ │ │ ldr r3, [pc, #48] @ (346540 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 346390 │ │ │ │ ldr r0, [pc, #92] @ (34657c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 346390 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [pc, #968] @ (3468f8 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r1, [pc, #944] @ (3468e4 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -348829,36 +348839,36 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #2114 @ 0x842 │ │ │ │ + @ instruction: 0xf6f00042 │ │ │ │ ldr r1, [pc, #56] @ (346584 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r4, r6, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r8, #12713984 @ 0xc20000 │ │ │ │ + @ instruction: 0xf6880042 │ │ │ │ subs r4, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4f60042 │ │ │ │ + sub.w r0, r6, #12713984 @ 0xc20000 │ │ │ │ asrs r4, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r0, #12713984 @ 0xc20000 │ │ │ │ + adc.w r0, r0, #12713984 @ 0xc20000 │ │ │ │ cmp r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, r6, #12713984 @ 0xc20000 │ │ │ │ - @ instruction: 0xf4da0042 │ │ │ │ + @ instruction: 0xf6660042 │ │ │ │ + @ instruction: 0xf58a0042 │ │ │ │ adds r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, r4, #12713984 @ 0xc20000 │ │ │ │ + @ instruction: 0xf5340042 │ │ │ │ ands r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, lr, #12713984 @ 0xc20000 │ │ │ │ + subs.w r0, lr, #12713984 @ 0xc20000 │ │ │ │ │ │ │ │ 00346580 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348911,18 +348921,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (346614 ) │ │ │ │ ldr r0, [pc, #20] @ (346618 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #32] @ (346634 ) │ │ │ │ + ldr r4, [pc, #736] @ (3468f4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf4ca0042 │ │ │ │ - beq.n 346574 │ │ │ │ + sbcs.w r0, sl, #12713984 @ 0xc20000 │ │ │ │ + bne.n 3466d4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0034661c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -348996,18 +349006,18 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ mov lr, r5 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ mov r6, sp │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r3, [pc, #256] @ (3467e8 ) │ │ │ │ + ldr r3, [pc, #960] @ (346aa8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - and.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ - ldmia r7, {r1, r5, r6, r7} │ │ │ │ + @ instruction: 0xf4b20042 │ │ │ │ + beq.n 346614 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003466f0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -349079,18 +349089,18 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ cmp sl, fp │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, pc │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r2, [pc, #464] @ (346984 ) │ │ │ │ + ldr r3, [pc, #144] @ (346844 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3360042 │ │ │ │ - ldmia r7!, {r1, r2, r4} │ │ │ │ + @ instruction: 0xf3e60042 │ │ │ │ + ldmia r7, {r1, r2, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003467bc : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 003467c0 : │ │ │ │ @@ -349111,18 +349121,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (3467f8 ) │ │ │ │ ldr r0, [pc, #20] @ (3467fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r2, [pc, #144] @ (346888 ) │ │ │ │ + ldr r2, [pc, #848] @ (346b48 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf2e60042 │ │ │ │ - ldmia r6, {r1, r2, r6, r7} │ │ │ │ + @ instruction: 0xf3960042 │ │ │ │ + ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00346800 : │ │ │ │ cbz r0, 346810 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349139,18 +349149,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (34683c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #920] @ (346bd0 ) │ │ │ │ + ldr r2, [pc, #600] @ (346a90 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subw r0, r8, #66 @ 0x42 │ │ │ │ - ldmia r6!, {r3, r7} │ │ │ │ + @ instruction: 0xf3580042 │ │ │ │ + ldmia r7!, {r3, r4, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00346840 : │ │ │ │ cbz r0, 346850 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349167,18 +349177,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (34687c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #664] @ (346b10 ) │ │ │ │ + ldr r2, [pc, #344] @ (3469d0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf2680042 │ │ │ │ - ldmia r6, {r3, r6} │ │ │ │ + @ instruction: 0xf3180042 │ │ │ │ + ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00346880 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -349216,18 +349226,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (3468f8 ) │ │ │ │ ldr r0, [pc, #20] @ (3468fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r1, [pc, #144] @ (346988 ) │ │ │ │ + ldr r1, [pc, #848] @ (346c48 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf1e60042 │ │ │ │ - ldmia r5!, {r1, r2, r6, r7} │ │ │ │ + @ instruction: 0xf2960042 │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00346900 : │ │ │ │ cbz r0, 346924 │ │ │ │ ldrb.w ip, [r0, #52] @ 0x34 │ │ │ │ strb.w ip, [r1] │ │ │ │ ldrb.w r1, [r0, #53] @ 0x35 │ │ │ │ @@ -349250,18 +349260,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (346950 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #840] @ (346c94 ) │ │ │ │ + ldr r1, [pc, #520] @ (346b54 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf1940042 │ │ │ │ - ldmia r5, {r2, r4, r5, r6} │ │ │ │ + movw r0, #16450 @ 0x4042 │ │ │ │ + ldmia r6!, {r2, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00346954 : │ │ │ │ cbz r0, 346964 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349278,18 +349288,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (346990 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #584] @ (346bd4 ) │ │ │ │ + ldr r1, [pc, #264] @ (346a94 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adcs.w r0, r4, #66 @ 0x42 │ │ │ │ - ldmia r5, {r2, r4, r5} │ │ │ │ + addw r0, r4, #66 @ 0x42 │ │ │ │ + ldmia r5, {r2, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00346994 : │ │ │ │ cbz r0, 3469a4 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -349306,18 +349316,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (3469d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #328] @ (346b14 ) │ │ │ │ + ldr r1, [pc, #8] @ (3469d4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds.w r0, r4, #66 @ 0x42 │ │ │ │ - ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ + rsb r0, r4, #66 @ 0x42 │ │ │ │ + ldmia r5, {r2, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 003469d4 : │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003469d8 : │ │ │ │ @@ -349579,15 +349589,15 @@ │ │ │ │ bpl.w 346e3e │ │ │ │ ldr.w r0, [pc, #2300] @ 3475e4 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 346e40 │ │ │ │ ldrb.w r3, [r7, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 347aa4 │ │ │ │ ldr.w r3, [r7, #196] @ 0xc4 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -349742,88 +349752,88 @@ │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ b.n 346a74 │ │ │ │ ldr.w r0, [pc, #1796] @ 3475f4 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346aa0 │ │ │ │ b.n 346e2e │ │ │ │ ldr.w r0, [pc, #1764] @ 3475f8 │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346a98 │ │ │ │ b.n 346e12 │ │ │ │ ldr.w r0, [pc, #1732] @ 3475fc │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #100 @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346a90 │ │ │ │ b.n 346df6 │ │ │ │ ldr.w r0, [pc, #1692] @ 347600 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346b4e │ │ │ │ b.n 346dbe │ │ │ │ ldr.w r0, [pc, #1656] @ 347604 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346b00 │ │ │ │ b.n 346d44 │ │ │ │ ldr.w r0, [pc, #1632] @ 347608 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346aa0 │ │ │ │ b.n 346cd2 │ │ │ │ ldr.w r0, [pc, #1600] @ 34760c │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346a98 │ │ │ │ b.n 346cb4 │ │ │ │ ldr.w r3, [pc, #1568] @ 347610 │ │ │ │ @@ -349836,19 +349846,19 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 346e94 │ │ │ │ ldr.w r0, [pc, #1544] @ 347614 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 346e94 │ │ │ │ ldr.w r0, [pc, #1532] @ 347618 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 347036 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -349859,15 +349869,15 @@ │ │ │ │ beq.w 346a74 │ │ │ │ b.n 346c4c │ │ │ │ ldr.w r0, [pc, #1480] @ 34761c │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 347074 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -349937,23 +349947,23 @@ │ │ │ │ bpl.w 346be8 │ │ │ │ ldr.w r0, [pc, #1248] @ 347624 │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #32 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 346e40 │ │ │ │ ldr.w r0, [pc, #1228] @ 347628 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, ip │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ cbz r3, 3471c4 │ │ │ │ adds r7, #135 @ 0x87 │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -349961,15 +349971,15 @@ │ │ │ │ ldr r3, [r7, #12] │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346be6 │ │ │ │ b.n 347128 │ │ │ │ ldr.w r0, [pc, #1180] @ 34762c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 3471a8 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -350006,15 +350016,15 @@ │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ b.n 346be8 │ │ │ │ ldr.w r0, [pc, #1056] @ 347634 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -350042,15 +350052,15 @@ │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ b.n 346b18 │ │ │ │ ldr r0, [pc, #960] @ (34763c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346b00 │ │ │ │ b.n 347250 │ │ │ │ ldr r3, [pc, #940] @ (347640 ) │ │ │ │ @@ -350111,20 +350121,20 @@ │ │ │ │ bpl.w 346e3e │ │ │ │ ldr r0, [pc, #784] @ (347644 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 346e40 │ │ │ │ ldr r0, [pc, #764] @ (347648 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -350132,37 +350142,37 @@ │ │ │ │ beq.w 346b4e │ │ │ │ b.n 3472b4 │ │ │ │ ldr r0, [pc, #732] @ (34764c ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346aa0 │ │ │ │ b.n 34731e │ │ │ │ ldr r0, [pc, #700] @ (347650 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346a98 │ │ │ │ b.n 347302 │ │ │ │ ldr r0, [pc, #672] @ (347654 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -350251,44 +350261,44 @@ │ │ │ │ bpl.w 346e3e │ │ │ │ ldr r0, [pc, #396] @ (347660 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 346e40 │ │ │ │ ldr r0, [pc, #376] @ (347664 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346a98 │ │ │ │ b.n 3474a0 │ │ │ │ ldr r0, [pc, #348] @ (347668 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346aa0 │ │ │ │ b.n 3474bc │ │ │ │ ldr r0, [pc, #316] @ (34766c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 347548 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -350299,15 +350309,15 @@ │ │ │ │ beq.w 346a74 │ │ │ │ b.n 347440 │ │ │ │ ldr r0, [pc, #264] @ (347670 ) │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 347584 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -350342,67 +350352,63 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #928] @ (347984 ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 2, cr0, cr14, cr2, {2} │ │ │ │ + cdp 0, 13, cr0, cr14, cr2, {2} │ │ │ │ ldr r0, [pc, #144] @ (34767c ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stc 0, cr0, [r8], #-264 @ 0xfffffef8 │ │ │ │ - stc 0, cr0, [r6], {66} @ 0x42 │ │ │ │ - @ instruction: 0xebe40042 │ │ │ │ - stcl 0, cr0, [sl, #264] @ 0x108 │ │ │ │ - stcl 0, cr0, [ip, #-264]! @ 0xfffffef8 │ │ │ │ - sbcs.w r0, r0, r2, lsl #1 │ │ │ │ - adc.w r0, ip, r2, lsl #1 │ │ │ │ + ldcl 0, cr0, [r8], {66} @ 0x42 │ │ │ │ + ldc 0, cr0, [r6], #264 @ 0x108 │ │ │ │ + ldc 0, cr0, [r4], {66} @ 0x42 │ │ │ │ + cdp 0, 7, cr0, cr10, cr2, {2} │ │ │ │ + cdp 0, 1, cr0, cr12, cr2, {2} │ │ │ │ + stc 0, cr0, [r0], #-264 @ 0xfffffef8 │ │ │ │ + @ instruction: 0xebfc0042 │ │ │ │ movs r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r6, #264] @ 0x108 │ │ │ │ - stcl 0, cr0, [sl], #-264 @ 0xfffffef8 │ │ │ │ - pkhbt r0, r4, r2, lsl #1 │ │ │ │ + cdp 0, 4, cr0, cr6, cr2, {2} │ │ │ │ + ldc 0, cr0, [sl, #-264] @ 0xfffffef8 │ │ │ │ + sbcs.w r0, r4, r2, lsl #1 │ │ │ │ movs r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r6, #264] @ 0x108 │ │ │ │ - @ instruction: 0xe9be0042 │ │ │ │ - pkhbt r0, r0, r2, lsl #1 │ │ │ │ + eor.w r0, r6, r2, lsl #1 │ │ │ │ + orn r0, lr, r2, lsl #1 │ │ │ │ + sbcs.w r0, r0, r2, lsl #1 │ │ │ │ movs r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, ip, r2, lsl #1 │ │ │ │ + @ instruction: 0xeabc0042 │ │ │ │ asrs r4, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb sl!, {r1, r6} │ │ │ │ + ldrd r0, r0, [sl, #264] @ 0x108 │ │ │ │ cmp r4, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 347610 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - ldmia.w ip, {r1, r6} │ │ │ │ - b.n 3475a0 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - b.n 347564 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - b.n 347528 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ + ldmia.w r4, {r1, r6} │ │ │ │ + strd r0, r0, [ip, #-264] @ 0x108 │ │ │ │ + @ instruction: 0xe8580042 │ │ │ │ + @ instruction: 0xe8380042 │ │ │ │ + @ instruction: 0xe8180042 │ │ │ │ subs r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3472f0 │ │ │ │ + b.n 347450 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 3472c8 │ │ │ │ + b.n 347428 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347284 │ │ │ │ + b.n 3473e4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xe8380042 │ │ │ │ - b.n 3471dc │ │ │ │ + strd r0, r0, [r8], #264 @ 0x108 │ │ │ │ + b.n 34733c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [pc, #1236] @ 347b4c │ │ │ │ ldr.w sl, [r4, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ lsls r1, r3, #16 │ │ │ │ itt pl │ │ │ │ ldrpl.w r3, [r7, #168] @ 0xa8 │ │ │ │ @@ -350434,47 +350440,47 @@ │ │ │ │ bpl.w 346b18 │ │ │ │ ldr.w r0, [pc, #1140] @ 347b50 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 346e40 │ │ │ │ ldr.w r0, [pc, #1116] @ 347b54 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346b06 │ │ │ │ b.n 34768c │ │ │ │ ldr.w r0, [pc, #1084] @ 347b58 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346b18 │ │ │ │ b.n 3476c4 │ │ │ │ ldr.w r0, [pc, #1052] @ 347b5c │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346b0e │ │ │ │ b.n 3476a8 │ │ │ │ ldr r3, [pc, #996] @ (347b4c ) │ │ │ │ @@ -350496,22 +350502,22 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 346be8 │ │ │ │ ldr r0, [pc, #964] @ (347b60 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ movs r7, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 346e40 │ │ │ │ ldr r0, [pc, #944] @ (347b64 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -350560,47 +350566,47 @@ │ │ │ │ bpl.w 346b18 │ │ │ │ ldr r0, [pc, #788] @ (347b68 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 346e40 │ │ │ │ ldr r0, [pc, #764] @ (347b6c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346b06 │ │ │ │ b.n 347806 │ │ │ │ ldr r0, [pc, #736] @ (347b70 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346b18 │ │ │ │ b.n 34783e │ │ │ │ ldr r0, [pc, #704] @ (347b74 ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 346b0e │ │ │ │ b.n 347822 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ @@ -350646,52 +350652,52 @@ │ │ │ │ bpl.w 347406 │ │ │ │ ldr r0, [pc, #560] @ (347b78 ) │ │ │ │ movs r3, #4 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #8 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 346e40 │ │ │ │ ldr r0, [pc, #540] @ (347b7c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 347406 │ │ │ │ b.n 347930 │ │ │ │ ldr r3, [pc, #456] @ (347b4c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3473ea │ │ │ │ ldr r0, [pc, #496] @ (347b80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 3473f0 │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.w 346ace │ │ │ │ ldr r0, [pc, #468] @ (347b84 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 346e40 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #440] @ (347b88 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #440] @ (347b8c ) │ │ │ │ ldr r0, [pc, #440] @ (347b90 ) │ │ │ │ @@ -350833,135 +350839,135 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3473cc │ │ │ │ + b.n 34752c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347398 │ │ │ │ + b.n 3474f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 348354 │ │ │ │ + b.n 3474b4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 34830c │ │ │ │ + b.n 34746c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 348260 │ │ │ │ + b.n 3473c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 34823c │ │ │ │ + b.n 34739c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 3480f4 │ │ │ │ + b.n 348254 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 3480c4 │ │ │ │ + b.n 348224 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 348084 │ │ │ │ + b.n 3481e4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 348040 │ │ │ │ + b.n 3481a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347f20 │ │ │ │ + b.n 348080 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347ef0 │ │ │ │ + b.n 348050 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347e48 │ │ │ │ + b.n 347fa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347e58 │ │ │ │ + b.n 347fb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #54 @ 0x36 │ │ │ │ + subs r0, #230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 347d80 │ │ │ │ + b.n 347ee0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 348168 │ │ │ │ + b.n 3482c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #30 │ │ │ │ + subs r0, #206 @ 0xce │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 347d5c │ │ │ │ + b.n 347ebc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347d7c │ │ │ │ + b.n 347edc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #6 │ │ │ │ + subs r0, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 347d38 │ │ │ │ + b.n 347e98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347f48 │ │ │ │ + b.n 3480a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #238 @ 0xee │ │ │ │ + subs r0, #158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 347d10 │ │ │ │ + b.n 347e70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #214 @ 0xd6 │ │ │ │ + subs r0, #134 @ 0x86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 347cec │ │ │ │ + b.n 347e4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347e2c │ │ │ │ + b.n 347f8c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #190 @ 0xbe │ │ │ │ + subs r0, #110 @ 0x6e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 347cc8 │ │ │ │ + b.n 347e28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347e08 │ │ │ │ + b.n 347f68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #166 @ 0xa6 │ │ │ │ + subs r0, #86 @ 0x56 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 347ca4 │ │ │ │ + b.n 347e04 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347eb4 │ │ │ │ + b.n 348014 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #142 @ 0x8e │ │ │ │ + subs r0, #62 @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 347c80 │ │ │ │ + b.n 347de0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347e90 │ │ │ │ + b.n 347ff0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #118 @ 0x76 │ │ │ │ + subs r0, #38 @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 347c5c │ │ │ │ + b.n 347dbc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347e6c │ │ │ │ + b.n 347fcc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #94 @ 0x5e │ │ │ │ + subs r0, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 347c38 │ │ │ │ + b.n 347d98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347c58 │ │ │ │ + b.n 347db8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #70 @ 0x46 │ │ │ │ + adds r7, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 347c14 │ │ │ │ + b.n 347d74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347d54 │ │ │ │ + b.n 347eb4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #46 @ 0x2e │ │ │ │ + adds r7, #222 @ 0xde │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 240 @ 0xf0 │ │ │ │ + b.n 347d50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347e00 │ │ │ │ + b.n 347f60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #22 │ │ │ │ + adds r7, #198 @ 0xc6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 216 @ 0xd8 │ │ │ │ + b.n 347d2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 230 @ 0xe6 │ │ │ │ + b.n 347d4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #254 @ 0xfe │ │ │ │ + adds r7, #174 @ 0xae │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 192 @ 0xc0 │ │ │ │ + b.n 347d08 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347f90 │ │ │ │ + b.n 3480f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #230 @ 0xe6 │ │ │ │ + adds r7, #150 @ 0x96 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 168 @ 0xa8 │ │ │ │ + b.n 347ce4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347f6c │ │ │ │ + b.n 3480cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #206 @ 0xce │ │ │ │ + adds r7, #126 @ 0x7e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 144 @ 0x90 │ │ │ │ + b.n 347cc0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 347d70 │ │ │ │ + b.n 347ed0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00347c44 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -350987,19 +350993,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (347c98 ) │ │ │ │ ldr r0, [pc, #20] @ (347c9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - adds r5, #134 @ 0x86 │ │ │ │ + adds r6, #54 @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #72 @ 0x48 │ │ │ │ + udf #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - rev r6, r4 │ │ │ │ + revsh r6, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347ca0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351021,19 +351027,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347cf0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r5, #52 @ 0x34 │ │ │ │ + adds r5, #228 @ 0xe4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 347cdc │ │ │ │ + udf #166 @ 0xa6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 347d28 │ │ │ │ + hlt 0x0004 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347cf4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351054,19 +351060,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347d40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, #228 @ 0xe4 │ │ │ │ + adds r5, #148 @ 0x94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 347c8c │ │ │ │ + udf #86 @ 0x56 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 347d64 │ │ │ │ + rev r4, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347d44 : │ │ │ │ cbz r0, 347d54 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -351083,19 +351089,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347d84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, #160 @ 0xa0 │ │ │ │ + adds r5, #80 @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 347e48 │ │ │ │ + udf #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r0, 347d98 │ │ │ │ + cbnz r0, 347dc4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347d88 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351118,19 +351124,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347dd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, #80 @ 0x50 │ │ │ │ + adds r5, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 347df8 │ │ │ │ + ble.n 347d58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb8f0 │ │ │ │ + cbnz r0, 347e00 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347dd8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -351142,15 +351148,15 @@ │ │ │ │ cbz r2, 347df8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 347e1a │ │ │ │ mov.w ip, #10 │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -351174,19 +351180,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (347e54 ) │ │ │ │ ldr r0, [pc, #20] @ (347e58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - adds r3, #202 @ 0xca │ │ │ │ + adds r4, #122 @ 0x7a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 347d70 │ │ │ │ + ble.n 347ed0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb86a │ │ │ │ + cbnz r2, 347e62 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347e5c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -351207,19 +351213,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347ea4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #476 @ 0x1dc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #128 @ 0x80 │ │ │ │ + adds r4, #48 @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 347f28 │ │ │ │ + bgt.n 347e88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb820 │ │ │ │ + @ instruction: 0xb8d0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347ea8 : │ │ │ │ cbz r0, 347ebe │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -351238,19 +351244,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (347ee8 ) │ │ │ │ ldr r0, [pc, #20] @ (347eec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - adds r3, #54 @ 0x36 │ │ │ │ + adds r3, #230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 347edc │ │ │ │ + bgt.n 347e3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + @ instruction: 0xb886 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347ef0 : │ │ │ │ cbz r0, 347f00 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -351267,19 +351273,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (347f30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #244 @ 0xf4 │ │ │ │ + adds r3, #164 @ 0xa4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 347e9c │ │ │ │ + bgt.n 347ffc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb794 │ │ │ │ + @ instruction: 0xb844 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00347f34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -351340,15 +351346,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (348038 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 347fd6 │ │ │ │ ldr r0, [pc, #112] @ (348040 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -351365,19 +351371,19 @@ │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, r9 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #64] @ (348048 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 347f8c │ │ │ │ ldr r0, [pc, #56] @ (34804c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 347f60 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 347fbc │ │ │ │ b.n 347fd6 │ │ │ │ @@ -351388,21 +351394,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #10 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - udf #80 @ 0x50 │ │ │ │ + svc 0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - udf #78 @ 0x4e │ │ │ │ + udf #254 @ 0xfe │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ble.n 347fe0 │ │ │ │ + udf #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00348050 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -351482,15 +351488,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov fp, r3 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34825a │ │ │ │ movs r5, #0 │ │ │ │ b.n 348144 │ │ │ │ ldrh.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3482a6 │ │ │ │ @@ -351517,26 +351523,26 @@ │ │ │ │ ldr r3, [pc, #440] @ (348320 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3480b0 │ │ │ │ ldr r0, [pc, #432] @ (348324 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3480b0 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 3482d2 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 348124 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi.n 348202 │ │ │ │ sub.w r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -351547,20 +351553,20 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 732704 │ │ │ │ + bl 7327b4 │ │ │ │ subs r2, r6, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mvns r0, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 732734 │ │ │ │ + bl 7327e4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r0, r2 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ cbz r6, 3481ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -351572,23 +351578,23 @@ │ │ │ │ add.w fp, sp, #24 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ b.n 348144 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 348124 │ │ │ │ b.n 3481ac │ │ │ │ ldr r3, [pc, #268] @ (348328 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -351596,55 +351602,55 @@ │ │ │ │ ldr r3, [pc, #248] @ (348320 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 348088 │ │ │ │ ldr r0, [pc, #248] @ (34832c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 348088 │ │ │ │ ldr r3, [pc, #244] @ (348330 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348150 │ │ │ │ ldr r3, [pc, #216] @ (348320 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348150 │ │ │ │ ldr r0, [pc, #228] @ (348334 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 348150 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 348196 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 348124 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 732704 │ │ │ │ + bl 7327b4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvns r0, r0 │ │ │ │ - bl 732734 │ │ │ │ + bl 7327e4 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 3481f0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -351658,15 +351664,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (348320 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3480b0 │ │ │ │ ldr r0, [pc, #112] @ (34833c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3480b0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 348196 │ │ │ │ ldr r3, [pc, #100] @ (348340 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -351676,15 +351682,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (348320 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3480b0 │ │ │ │ ldr r0, [pc, #80] @ (348344 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3480b0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r2, [r3, sl] │ │ │ │ b.n 348144 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ cmp r4, #124 @ 0x7c │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -351696,31 +351702,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #46 @ 0x2e │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r0, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 348284 │ │ │ │ + udf #94 @ 0x5e │ │ │ │ lsls r2, r0, #1 │ │ │ │ ands r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 348284 │ │ │ │ + ble.n 3483e4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 34825c │ │ │ │ + udf #66 @ 0x42 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 34825c │ │ │ │ + ble.n 3483bc │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3482b0 │ │ │ │ + ble.n 348410 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00348348 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -351767,15 +351773,15 @@ │ │ │ │ bhi.n 3483bc │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 34842e │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3462d8 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ rev16 r3, r0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, r7 │ │ │ │ @@ -351786,15 +351792,15 @@ │ │ │ │ bhi.n 3483f0 │ │ │ │ sub.w ip, ip, r2 │ │ │ │ cmp.w ip, #1 │ │ │ │ bhi.n 348428 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 7443f4 │ │ │ │ + bl 7444a4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3484c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #356] @ (34856c ) │ │ │ │ ldr r3, [pc, #352] @ (348568 ) │ │ │ │ add r2, pc │ │ │ │ @@ -351843,24 +351849,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 348396 │ │ │ │ ldr r0, [pc, #264] @ (34857c ) │ │ │ │ movs r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 348396 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34852a │ │ │ │ movs r0, #0 │ │ │ │ b.n 348404 │ │ │ │ ldr r0, [pc, #244] @ (348580 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 3484e6 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 348548 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -351873,15 +351879,15 @@ │ │ │ │ ldr r3, [pc, #196] @ (348574 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 348484 │ │ │ │ ldr r0, [pc, #208] @ (348588 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 348484 │ │ │ │ ldr r3, [pc, #200] @ (34858c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348402 │ │ │ │ ldr r3, [pc, #168] @ (348574 ) │ │ │ │ @@ -351890,30 +351896,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348402 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #184] @ (348590 ) │ │ │ │ ldrh.w r2, [sp, #10] │ │ │ │ adds r1, r7, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 348402 │ │ │ │ cbz r2, 348504 │ │ │ │ ldr r3, [pc, #168] @ (348594 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 348504 │ │ │ │ ldr r3, [pc, #128] @ (348574 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 348504 │ │ │ │ ldr r0, [pc, #156] @ (348598 ) │ │ │ │ movs r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ movs r7, #16 │ │ │ │ b.n 348398 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 348484 │ │ │ │ ldr r3, [pc, #140] @ (34859c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -351922,29 +351928,29 @@ │ │ │ │ ldr r3, [pc, #92] @ (348574 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 348484 │ │ │ │ ldr r0, [pc, #124] @ (3485a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 348484 │ │ │ │ ldr r3, [pc, #120] @ (3485a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348484 │ │ │ │ ldr r3, [pc, #60] @ (348574 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 348484 │ │ │ │ ldr r0, [pc, #104] @ (3485a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 348484 │ │ │ │ ldrh.w r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348508 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34845e │ │ │ │ b.n 348396 │ │ │ │ @@ -351962,47 +351968,47 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 34864c │ │ │ │ + ble.n 3485ac │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 3484a8 │ │ │ │ + bgt.n 348608 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 34863c │ │ │ │ + ble.n 34859c │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3484c8 │ │ │ │ + ble.n 348628 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #768] @ (348898 ) │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 348658 │ │ │ │ + bgt.n 3485b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 348680 │ │ │ │ + bgt.n 3485e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3485b4 │ │ │ │ + bgt.n 348514 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb.w r0, [r0, #3433] @ 0xd69 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3485c4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ strh r2, [r6, #26] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (348628 ) │ │ │ │ @@ -352033,27 +352039,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3485e6 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (348638 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3485e6 │ │ │ │ nop │ │ │ │ movs r7, #6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 34857c │ │ │ │ + bgt.n 3486dc │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ b.w 34ea48 │ │ │ │ nop │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ @@ -352113,35 +352119,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #284] @ (348824 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #272] @ (348828 ) │ │ │ │ ldr r1, [pc, #276] @ (34882c ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #256] @ (348830 ) │ │ │ │ ldr r1, [pc, #260] @ (348834 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #244] @ (348838 ) │ │ │ │ ldr r1, [pc, #244] @ (34883c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #244] @ (348840 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #244] @ 348844 │ │ │ │ @@ -352204,62 +352210,62 @@ │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ ldr r1, [pc, #120] @ (34886c ) │ │ │ │ movs r2, #7 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r5, #46 @ 0x2e │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adcs.w r0, r4, #12582912 @ 0xc00000 │ │ │ │ - bics r0, r4 │ │ │ │ + addw r0, r4, #2112 @ 0x840 │ │ │ │ + add r0, sl │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adcs.w r0, sl, #12582912 @ 0xc00000 │ │ │ │ - sbcs.w r0, r2, #12582912 @ 0xc00000 │ │ │ │ - bcs.n 3488d0 │ │ │ │ + addw r0, sl, #2112 @ 0x840 │ │ │ │ + @ instruction: 0xf6220040 │ │ │ │ + bcs.n 348830 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r7, #13] │ │ │ │ + strb r4, [r5, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #126 @ 0x7e │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bge.n 348944 │ │ │ │ + blt.n 3488a4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r7, #146 @ 0x92 │ │ │ │ lsls r5, r7, #1 │ │ │ │ strh r0, [r6, #12] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bge.n 348934 │ │ │ │ + blt.n 348894 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #416] @ (3489fc ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 34893c │ │ │ │ + blt.n 34889c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 34878c │ │ │ │ + blt.n 3488ec │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 348770 │ │ │ │ + blt.n 3488d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r4, [r3, r5] │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -352294,15 +352300,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34888e │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (348914 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 34888e │ │ │ │ ldr r3, [pc, #56] @ (348918 ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r0, [pc, #56] @ (34891c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ @@ -352321,19 +352327,19 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 348894 │ │ │ │ + bge.n 3489f4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3488d0 │ │ │ │ + bge.n 348830 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #192] @ 3489f4 │ │ │ │ @@ -352376,15 +352382,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 348972 │ │ │ │ ldr r0, [pc, #100] @ (348a04 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 348972 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 348972 │ │ │ │ ldr r3, [pc, #88] @ (348a08 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352393,48 +352399,48 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 348972 │ │ │ │ ldr r0, [pc, #68] @ (348a0c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 348972 │ │ │ │ ldr r3, [pc, #60] @ (348a10 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348972 │ │ │ │ ldr r3, [pc, #32] @ (348a00 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348972 │ │ │ │ ldr r0, [pc, #40] @ (348a14 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 348972 │ │ │ │ movs r3, #166 @ 0xa6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #720] @ (348cd0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 348950 │ │ │ │ + bge.n 348ab0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #864] @ (348d6c ) │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 348a90 │ │ │ │ + bls.n 3489f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 348950 │ │ │ │ + bge.n 348ab0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #276] @ (348b3c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -352490,15 +352496,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (348b54 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 348a5a │ │ │ │ ldr r0, [pc, #176] @ (348b58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 348a5a │ │ │ │ ldr r3, [pc, #156] @ (348b4c ) │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r5 │ │ │ │ ldr.w r1, [r2, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -352515,15 +352521,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 348a5e │ │ │ │ ldr r0, [pc, #132] @ (348b60 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r1, [r7, #2464] @ 0x9a0 │ │ │ │ b.n 348a5e │ │ │ │ add.w r0, r6, #6560 @ 0x19a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #8 │ │ │ │ adds r0, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -352550,15 +352556,15 @@ │ │ │ │ bpl.n 348a5e │ │ │ │ ldr r0, [pc, #68] @ (348b68 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 348a5e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ @@ -352569,23 +352575,23 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 348c50 │ │ │ │ + bge.n 348bb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 348b28 │ │ │ │ + bls.n 348a88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 348aec │ │ │ │ + bls.n 348c4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #312] @ (348cb8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -352651,15 +352657,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 348cb2 │ │ │ │ ldr r0, [pc, #196] @ (348cd8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r3, [pc, #168] @ (348cc8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 348c68 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r7, [r3, #2464] @ 0x9a0 │ │ │ │ b.n 348bb4 │ │ │ │ @@ -352696,15 +352702,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 348c26 │ │ │ │ ldr r0, [pc, #100] @ (348ce4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 348c26 │ │ │ │ ldr r3, [pc, #92] @ (348ce8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348c3a │ │ │ │ ldr r3, [pc, #56] @ (348cd0 ) │ │ │ │ @@ -352713,15 +352719,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 348c3a │ │ │ │ ldr r0, [pc, #76] @ (348cec ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 348c3a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ @@ -352734,25 +352740,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #228 @ 0xe4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bhi.n 348c40 │ │ │ │ + bls.n 348da0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, #166 @ 0xa6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 348c9c │ │ │ │ + bhi.n 348bfc │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 348cb4 │ │ │ │ + bhi.n 348c14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (348d5c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -352761,25 +352767,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (348d64 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #76] @ (348d68 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (348d6c ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #60] @ (348d70 ) │ │ │ │ ldr r2, [pc, #64] @ (348d74 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -352790,26 +352796,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r7, #44 @ 0x2c │ │ │ │ + movs r7, #220 @ 0xdc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 348d50 │ │ │ │ + bhi.n 348cb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r0 │ │ │ │ + sbcs r6, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vhadd.s q0, q5, q0 │ │ │ │ - subs r5, #134 @ 0x86 │ │ │ │ + vmla.i32 d16, d10, d0[0] │ │ │ │ + subs r6, #54 @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - push {r1, r2, r4, r5, lr} │ │ │ │ + push {r1, r2, r5, r6, r7, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [sp, #608] @ 0x260 │ │ │ │ + ldr r4, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #124] @ 348e04 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352819,15 +352825,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ ldr r5, [pc, #116] @ (348e10 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #108] @ (348e14 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 348de4 │ │ │ │ add.w r0, r4, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ @@ -352854,32 +352860,32 @@ │ │ │ │ ldr r3, [pc, #44] @ (348e1c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348db0 │ │ │ │ ldr r0, [pc, #36] @ (348e20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 348db0 │ │ │ │ nop │ │ │ │ - movs r6, #162 @ 0xa2 │ │ │ │ + movs r7, #82 @ 0x52 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 348edc │ │ │ │ + bhi.n 348e3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - eors r2, r7 │ │ │ │ + asrs r2, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r0, #5 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #256] @ (348f1c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 348e58 │ │ │ │ + bvc.n 348db8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -352891,15 +352897,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 389b68 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -352926,19 +352932,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r8, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 34e3e8 │ │ │ │ nop │ │ │ │ - movs r5, #242 @ 0xf2 │ │ │ │ + movs r6, #162 @ 0xa2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r7, #206 @ 0xce │ │ │ │ + eors r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 348e30 │ │ │ │ + bvc.n 348f90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (348fa0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -352948,15 +352954,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #204] @ (348fac ) │ │ │ │ mov r9, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #200] @ (348fb0 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 348f82 │ │ │ │ @@ -352977,39 +352983,39 @@ │ │ │ │ bl 492084 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 386440 │ │ │ │ cbnz r0, 348f40 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 385844 │ │ │ │ movs r4, #0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 386ea0 │ │ │ │ cmp r4, #5 │ │ │ │ bne.n 348f42 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r2, r5, #6368 @ 0x18e0 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r2 │ │ │ │ bl 3862ec │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -353022,37 +353028,37 @@ │ │ │ │ ldr r3, [pc, #52] @ (348fc4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348ef2 │ │ │ │ ldr r0, [pc, #48] @ (348fc8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 348ef2 │ │ │ │ - movs r5, #98 @ 0x62 │ │ │ │ + movs r6, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 349004 │ │ │ │ + bvs.n 348f64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #62 @ 0x3e │ │ │ │ + subs r7, #238 @ 0xee │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, r7, #7 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r7} │ │ │ │ + ldmia r3!, {r1, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r4, #56] @ 0x38 │ │ │ │ + ldr r6, [r2, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #28 │ │ │ │ + movs r5, #204 @ 0xcc │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 348f2c │ │ │ │ + bvs.n 34908c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #884] @ (349358 ) │ │ │ │ @@ -353072,15 +353078,15 @@ │ │ │ │ ldr r1, [pc, #876] @ (34936c ) │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #860] @ (349370 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 349450 │ │ │ │ @@ -353176,15 +353182,15 @@ │ │ │ │ bl 491ad0 │ │ │ │ add.w r8, r8, #72 @ 0x48 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #3 │ │ │ │ mov.w r1, #8192 @ 0x2000 │ │ │ │ mov.w ip, #160 @ 0xa0 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r5, #0 │ │ │ │ @@ -353199,15 +353205,15 @@ │ │ │ │ mov r4, r8 │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #1 │ │ │ │ bl 386e4c │ │ │ │ cmp r5, #5 │ │ │ │ bne.n 349164 │ │ │ │ mov r4, r8 │ │ │ │ movs r1, #224 @ 0xe0 │ │ │ │ @@ -353221,15 +353227,15 @@ │ │ │ │ ldr r1, [pc, #520] @ (3493a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #208 @ 0xd0 │ │ │ │ strd r2, r2, [sp] │ │ │ │ mov r2, r3 │ │ │ │ bl 385690 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -353287,19 +353293,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #135168 @ 0x21000 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (3493b0 ) │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [r5, #-68] │ │ │ │ add r0, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ bl 491f08 │ │ │ │ @@ -353372,61 +353378,61 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 34ecec │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #76 @ 0x4c │ │ │ │ + movs r4, #252 @ 0xfc │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, r6, #3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r0, r6, #3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 349374 │ │ │ │ + bpl.n 3492d4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #22 │ │ │ │ + subs r6, #198 @ 0xc6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ ldrb r0, [r5, #3] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bpl.n 3493d8 │ │ │ │ + bpl.n 349338 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bpl.n 3493b0 │ │ │ │ + bpl.n 349310 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 34937c │ │ │ │ + bpl.n 3492dc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 349350 │ │ │ │ + bpl.n 3492b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r3, #24] │ │ │ │ + ldr r6, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #22 │ │ │ │ + movs r3, #198 @ 0xc6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #158 @ 0x9e │ │ │ │ + movs r3, #78 @ 0x4e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r3, #16] │ │ │ │ + ldr r4, [r1, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #224 @ 0xe0 │ │ │ │ + movs r2, #144 @ 0x90 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - and.w r0, r6, r0, lsl #1 │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + @ instruction: 0xeab60040 │ │ │ │ + subs r1, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r3, [sp, #304] @ 0x130 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r2, r1, r7 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r0, #252 @ 0xfc │ │ │ │ + movs r1, #172 @ 0xac │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 349180 │ │ │ │ ldr r3, [pc, #356] @ (34952c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -353438,17 +353444,17 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 349180 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ (349534 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 349180 │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ b.n 3491f2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3491bc │ │ │ │ ldr r3, [pc, #312] @ (349538 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -353460,15 +353466,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3491bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ (34953c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3491bc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3494e6 │ │ │ │ cmp r3, #0 │ │ │ │ ble.w 34930c │ │ │ │ @@ -353493,15 +353499,15 @@ │ │ │ │ ldr r3, [pc, #208] @ (349530 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 349020 │ │ │ │ ldr r0, [pc, #216] @ (349544 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 349020 │ │ │ │ ldr r3, [pc, #208] @ (349548 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3492a2 │ │ │ │ @@ -353517,15 +353523,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #168] @ (34954c ) │ │ │ │ ldrb.w r5, [r4, #1776] @ 0x6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r5, [r4, #1775] @ 0x6ef │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3492a2 │ │ │ │ ldr r3, [pc, #152] @ (349550 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34930c │ │ │ │ @@ -353533,15 +353539,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34930c │ │ │ │ ldr r0, [pc, #128] @ (349554 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34930c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34930c │ │ │ │ ldr r3, [pc, #104] @ (349550 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -353555,15 +353561,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 349502 │ │ │ │ ldr.w r3, [r7, #1780] @ 0x6f4 │ │ │ │ b.n 34942a │ │ │ │ ldr r0, [pc, #84] @ (349558 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3494fc │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #72] @ (34955c ) │ │ │ │ add r0, pc │ │ │ │ bl 42e5c0 │ │ │ │ ldr r0, [pc, #68] @ (349560 ) │ │ │ │ add r0, pc │ │ │ │ @@ -353572,39 +353578,39 @@ │ │ │ │ add r0, pc │ │ │ │ bl 42e5c0 │ │ │ │ nop │ │ │ │ asrs r4, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 349520 │ │ │ │ + bcs.n 349480 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r4, r8 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 349584 │ │ │ │ + bcs.n 3494e4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 349558 │ │ │ │ + bne.n 3494b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #880] @ (3498bc ) │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 349580 │ │ │ │ + bcs.n 3494e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 3495c8 │ │ │ │ + bcs.n 349528 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcs.n 349568 │ │ │ │ + bcs.n 3494c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 349628 │ │ │ │ + bcs.n 349588 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 349554 │ │ │ │ + bne.n 3494b4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 349658 │ │ │ │ + bcs.n 3495b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r0, r0, #131072 @ 0x20000 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ @@ -353883,15 +353889,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (349890 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #208] @ 0xd0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -353903,15 +353909,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3497e0 │ │ │ │ + bne.n 349940 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #100] @ (3498fc ) │ │ │ │ ldr r3, [pc, #104] @ (349900 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -353936,15 +353942,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (34990c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -353956,15 +353962,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3499b4 │ │ │ │ + bne.n 349914 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -354021,26 +354027,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (3499c4 ) │ │ │ │ ubfx r1, r4, #8, #2 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r4, #1 │ │ │ │ ubfx r1, r4, #1, #1 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 349964 │ │ │ │ nop │ │ │ │ asrs r6, r5, #14 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r4, r5, r7} │ │ │ │ + beq.n 349a8c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #92] @ (349a34 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -354074,25 +354080,25 @@ │ │ │ │ ubfx r1, r1, #12, #1 │ │ │ │ ldr r0, [pc, #36] @ (349a44 ) │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ add r0, pc │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3499e8 │ │ │ │ asrs r0, r1, #12 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ muls r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r4, r5, r6} │ │ │ │ + beq.n 349a88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (349b68 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -354181,40 +354187,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 349a72 │ │ │ │ ldr r0, [pc, #104] @ (349b84 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 349a72 │ │ │ │ ldr r0, [pc, #96] @ (349b88 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 349a6a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 349ad8 │ │ │ │ b.n 349a6a │ │ │ │ ldr r0, [pc, #68] @ (349b8c ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 349a6e │ │ │ │ ldr r0, [pc, #56] @ (349b90 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 349a6a │ │ │ │ asrs r4, r0, #10 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #236 @ 0xec │ │ │ │ @@ -354223,21 +354229,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 349bb0 │ │ │ │ + beq.n 349b10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r2, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + beq.n 349bdc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #108] @ 349c10 │ │ │ │ mov r4, r1 │ │ │ │ @@ -354274,26 +354280,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 349bba │ │ │ │ ldr r0, [pc, #32] @ (349c20 ) │ │ │ │ sub.w r1, r4, #58 @ 0x3a │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 349bba │ │ │ │ asrs r0, r7, #4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #0] @ (349c1c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r3, r4, r7} │ │ │ │ + beq.n 349cb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ (349c98 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -354330,27 +354336,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 349c4a │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ ldr r0, [pc, #28] @ (349ca8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 349c4a │ │ │ │ nop │ │ │ │ asrs r2, r5, #2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ blxns r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r3, r4, r5} │ │ │ │ + ldmia r7, {r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #56] @ (349ce8 ) │ │ │ │ uxth r2, r2 │ │ │ │ ldr r3, [pc, #56] @ (349cec ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -354371,24 +354377,24 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 349cbc │ │ │ │ ldr r0, [pc, #24] @ (349cf8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ asrs r2, r6, #32 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1} │ │ │ │ + ldmia r7, {r1, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 349d64 │ │ │ │ mov r3, r2 │ │ │ │ @@ -354419,26 +354425,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 349d20 │ │ │ │ ldr r0, [pc, #36] @ (349d74 ) │ │ │ │ ubfx r2, r3, #15, #1 │ │ │ │ ubfx r1, r3, #12, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 349d20 │ │ │ │ lsrs r0, r2, #31 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #108] @ 349df4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -354471,29 +354477,29 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 349db6 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #36] @ (349e04 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ b.n 349db6 │ │ │ │ lsrs r4, r2, #29 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #384] @ (349f80 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r4, r7} │ │ │ │ + ldmia r7!, {r1, r2, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ add.w r3, r0, #131072 @ 0x20000 │ │ │ │ @@ -354578,15 +354584,15 @@ │ │ │ │ ldr r0, [pc, #60] @ (349f38 ) │ │ │ │ ldrb.w r4, [sp, #23] │ │ │ │ ldrb.w r3, [sp, #22] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ ldrb.w r1, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 349eb2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r5, #25 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -354596,15 +354602,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r5, #24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r6, r7} │ │ │ │ + ldmia r6, {r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #80] @ (349f90 ) │ │ │ │ ldr.w r1, [r0, #256] @ 0x100 │ │ │ │ add r3, pc │ │ │ │ tst.w r1, #3072 @ 0xc00 │ │ │ │ beq.n 349f54 │ │ │ │ lsls r1, r2, #25 │ │ │ │ @@ -354622,31 +354628,31 @@ │ │ │ │ ldr r2, [pc, #40] @ (349f94 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 349f5c │ │ │ │ ldr r0, [pc, #32] @ (349f98 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r2, [pc, #20] @ (349f94 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 349f5c │ │ │ │ ldr r0, [pc, #20] @ (349f9c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ nop │ │ │ │ lsrs r2, r4, #22 │ │ │ │ lsls r3, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r3, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r5, {r2, r5, r7} │ │ │ │ + ldmia r6, {r2, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ bic.w r3, r2, #33280 @ 0x8200 │ │ │ │ and.w r2, r2, #4608 @ 0x1200 │ │ │ │ bic.w r3, r3, #63 @ 0x3f │ │ │ │ cmp.w r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1, #0] │ │ │ │ @@ -354771,23 +354777,23 @@ │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 34a08c │ │ │ │ ldr r0, [pc, #120] @ (34a184 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r2, [r4, #208] @ 0xd0 │ │ │ │ and.w r6, r3, r2 │ │ │ │ b.n 34a08c │ │ │ │ ldr r0, [pc, #100] @ (34a188 ) │ │ │ │ lsls r1, r6, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, r6, lsl #2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r4, r6, lsl #2] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ str.w r2, [r4, #200] @ 0xc8 │ │ │ │ @@ -354804,34 +354810,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a0c0 │ │ │ │ ldr r0, [pc, #44] @ (34a190 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34a0c0 │ │ │ │ nop │ │ │ │ lsrs r0, r0, #18 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #1008] @ (34a574 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4!, {r7} │ │ │ │ + ldmia r5, {r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r3, r6, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #208] @ 0xd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -354923,97 +354929,97 @@ │ │ │ │ ldr r3, [pc, #148] @ (34a314 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a234 │ │ │ │ ldr r0, [pc, #144] @ (34a318 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34a234 │ │ │ │ ldr r3, [pc, #136] @ (34a31c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a21e │ │ │ │ ldr r3, [pc, #120] @ (34a314 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 34a21e │ │ │ │ ldr r0, [pc, #120] @ (34a320 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34a21e │ │ │ │ ldr r3, [pc, #116] @ (34a324 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a1f6 │ │ │ │ ldr r3, [pc, #88] @ (34a314 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a1f6 │ │ │ │ ldr r0, [pc, #100] @ (34a328 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34a1f6 │ │ │ │ ldr r3, [pc, #92] @ (34a32c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a260 │ │ │ │ ldr r3, [pc, #60] @ (34a314 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34a260 │ │ │ │ ldr r0, [pc, #76] @ (34a330 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34a260 │ │ │ │ ldr r3, [pc, #72] @ (34a334 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a24e │ │ │ │ ldr r3, [pc, #28] @ (34a314 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34a24e │ │ │ │ ldr r0, [pc, #56] @ (34a338 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34a24e │ │ │ │ lsrs r6, r6, #12 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r3, r5, r7} │ │ │ │ + ldmia r5!, {r2, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r4, r6} │ │ │ │ + ldmia r5!, {r1} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 34a394 │ │ │ │ sub sp, #8 │ │ │ │ @@ -355038,27 +355044,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a35e │ │ │ │ ldr r0, [pc, #32] @ (34a3a4 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 34a35e │ │ │ │ nop │ │ │ │ lsrs r0, r2, #6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r3, r6} │ │ │ │ + ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #184] @ (34a464 ) │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ ldr r3, [pc, #184] @ (34a468 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -355097,15 +355103,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a3ca │ │ │ │ ldr r0, [pc, #104] @ (34a474 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r1, [pc, #84] @ (34a46c ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34a3e0 │ │ │ │ ldr r1, [pc, #80] @ (34a470 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ @@ -355117,15 +355123,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #56] @ (34a478 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ orr.w r2, r2, #402653184 @ 0x18000000 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -355139,28 +355145,28 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r3} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r0, [r6, #604] @ 0x25c │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldrb.w r3, [r6, #684] @ 0x2ac │ │ │ │ str.w r7, [r6, #676] @ 0x2a4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34a5bc │ │ │ │ ldrb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34a5d2 │ │ │ │ @@ -355244,53 +355250,53 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr.w r2, [r0, r3, lsl #2] │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ b.n 34a52a │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ strb.w r9, [r7, #4] │ │ │ │ b.n 34a4f0 │ │ │ │ ldr.w r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldrb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ strb.w r7, [r6, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a4b6 │ │ │ │ ldr.w r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r6, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a4c0 │ │ │ │ ldr.w r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r6, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a4ca │ │ │ │ ldr.w r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a4d4 │ │ │ │ ldr.w r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r6, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a4de │ │ │ │ ldr.w r0, [r6, #780] @ 0x30c │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #784] @ 0x310 │ │ │ │ b.n 34a4de │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -355326,19 +355332,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ bne.n 34a6a0 │ │ │ │ b.n 34a53e │ │ │ │ nop │ │ │ │ - asrs r2, r1, #32 │ │ │ │ + asrs r2, r7, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r1, #16 │ │ │ │ + asrs r0, r7, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r6, #10 │ │ │ │ + asrs r0, r4, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #272] @ (34a7e0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -355384,15 +355390,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (34a7ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34a73c │ │ │ │ ldr r0, [pc, #188] @ (34a7f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 34a47c │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 34a6f6 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -355418,28 +355424,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34a6e0 │ │ │ │ ldr r0, [pc, #124] @ (34a7fc ) │ │ │ │ asrs r3, r1, #31 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34a6e0 │ │ │ │ ldr r0, [pc, #112] @ (34a800 ) │ │ │ │ ubfx r3, r4, #28, #1 │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #27, #1 │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r3, r4, #12, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ and.w r3, r4, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a6f2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34a722 │ │ │ │ b.n 34a73c │ │ │ │ @@ -355451,37 +355457,37 @@ │ │ │ │ ldr r3, [pc, #28] @ (34a7ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a74e │ │ │ │ ldr r0, [pc, #48] @ (34a808 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34a74e │ │ │ │ lsls r0, r2, #24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adcs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r1!, {r3} │ │ │ │ + ldmia r1!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r7} │ │ │ │ + ldmia r2, {r2, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #180] @ 34a8d0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -355523,15 +355529,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a852 │ │ │ │ ldr r0, [pc, #96] @ (34a8e0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r3, [pc, #84] @ (34a8e4 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a852 │ │ │ │ ldr r3, [pc, #64] @ (34a8dc ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -355550,34 +355556,34 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 34a83c │ │ │ │ ldr r0, [pc, #44] @ (34a8f0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34a83c │ │ │ │ lsls r0, r0, #19 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r2, r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r6, r7} │ │ │ │ + ldmia r1, {r1, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ @@ -355649,35 +355655,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 34a94a │ │ │ │ ldr r0, [pc, #84] @ (34aa08 ) │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34a94a │ │ │ │ ldr r3, [pc, #72] @ (34aa0c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34a972 │ │ │ │ ldr r3, [pc, #52] @ (34aa00 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34a972 │ │ │ │ ldr r0, [pc, #56] @ (34aa10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34a972 │ │ │ │ ldr r0, [pc, #52] @ (34aa14 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 34a99c │ │ │ │ b.n 34a94a │ │ │ │ lsls r0, r2, #15 │ │ │ │ @@ -355686,21 +355692,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r5, r7} │ │ │ │ + ldmia r1, {r1, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #292] @ (34ab4c ) │ │ │ │ mov r7, r2 │ │ │ │ @@ -355724,15 +355730,15 @@ │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add.w r2, ip, r2, lsr #4 │ │ │ │ ldr.w r5, [r4, #592] @ 0x250 │ │ │ │ subs r2, r2, r3 │ │ │ │ ldrb.w r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ mul.w r0, r5, r0 │ │ │ │ cmp r0, r7 │ │ │ │ ite cc │ │ │ │ movcc r0, #0 │ │ │ │ movcs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -355782,15 +355788,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34aa60 │ │ │ │ ldr r0, [pc, #112] @ (34ab60 ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r5, [r4, #592] @ 0x250 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 34aa60 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add.w r2, ip, r2, lsr #4 │ │ │ │ @@ -355798,15 +355804,15 @@ │ │ │ │ subs r2, r2, r3 │ │ │ │ b.n 34aada │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [pc, #68] @ (34ab64 ) │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr.w ip, [r4, r2, lsl #2] │ │ │ │ ldr.w r3, [r4, r3, lsl #2] │ │ │ │ @@ -355822,17 +355828,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ blxns r9 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r6} │ │ │ │ + ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #116] @ (34abec ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -355875,27 +355881,27 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34abb6 │ │ │ │ ldr r0, [pc, #28] @ (34abfc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34abb6 │ │ │ │ nop │ │ │ │ lsls r4, r4, #5 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r4, r6} │ │ │ │ + stmia r4!, {r2} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r5, [pc, #1336] @ 34b14c │ │ │ │ sub sp, #28 │ │ │ │ @@ -356048,15 +356054,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34acd2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #968] @ (34b168 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34acd2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ bls.n 34adba │ │ │ │ ldrb.w r1, [sp, #13] │ │ │ │ @@ -356095,15 +356101,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ tst.w r1, #32768 @ 0x8000 │ │ │ │ beq.w 34acd2 │ │ │ │ ldr r0, [pc, #856] @ (34b170 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34acd2 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r6 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 347ef0 │ │ │ │ @@ -356120,15 +356126,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34acbe │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ (34b178 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34acbe │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 34b02c │ │ │ │ lsls r3, r2, #22 │ │ │ │ bmi.w 34ad50 │ │ │ │ b.n 34ac62 │ │ │ │ @@ -356153,15 +356159,15 @@ │ │ │ │ ldr r3, [pc, #708] @ (34b164 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 34ac62 │ │ │ │ ldr r0, [pc, #728] @ (34b184 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34ac62 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 347ca0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34acda │ │ │ │ @@ -356183,15 +356189,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 34acda │ │ │ │ ldr r0, [pc, #660] @ (34b18c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34acda │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, sp, #15 │ │ │ │ bl 348050 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34b0ba │ │ │ │ @@ -356222,15 +356228,15 @@ │ │ │ │ ldr r3, [pc, #528] @ (34b164 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 34ae90 │ │ │ │ ldr r0, [pc, #564] @ (34b194 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 34ac5c │ │ │ │ ldr r2, [pc, #556] @ (34b198 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -356239,15 +356245,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 34ad12 │ │ │ │ ldr r0, [pc, #536] @ (34b19c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34ad12 │ │ │ │ ldr r3, [pc, #524] @ (34b1a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34acb2 │ │ │ │ @@ -356257,15 +356263,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34acb2 │ │ │ │ ldr r0, [pc, #504] @ (34b1a4 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrb.w r2, [sp, #14] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [sp, #13] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34acb2 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34b076 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ @@ -356328,15 +356334,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 34add8 │ │ │ │ ldr r0, [pc, #336] @ (34b1b0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34add8 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34b114 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 34b014 │ │ │ │ @@ -356348,15 +356354,15 @@ │ │ │ │ ldr r2, [pc, #224] @ (34b164 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 34afc2 │ │ │ │ ldr r0, [pc, #300] @ (34b1b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34afc2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b00a │ │ │ │ ldr r3, [pc, #220] @ (34b17c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -356366,15 +356372,15 @@ │ │ │ │ ldr r3, [pc, #188] @ (34b164 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b008 │ │ │ │ ldr r0, [pc, #264] @ (34b1bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34b008 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b00a │ │ │ │ ldr r2, [pc, #252] @ (34b1c0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -356383,19 +356389,19 @@ │ │ │ │ ldr r2, [pc, #152] @ (34b164 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 34b00a │ │ │ │ ldr r0, [pc, #236] @ (34b1c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34b008 │ │ │ │ ldr r0, [pc, #232] @ (34b1c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 34ad60 │ │ │ │ ldr r1, [pc, #188] @ (34b1a8 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cbz r1, 34b0fc │ │ │ │ ldr r1, [pc, #112] @ (34b164 ) │ │ │ │ @@ -356405,15 +356411,15 @@ │ │ │ │ bmi.n 34b12e │ │ │ │ lsls r1, r2, #22 │ │ │ │ bmi.w 34affe │ │ │ │ b.n 34b09c │ │ │ │ ldr r0, [pc, #196] @ (34b1cc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 34ad4a │ │ │ │ ldr r2, [pc, #184] @ (34b1d0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 34b126 │ │ │ │ @@ -356424,21 +356430,21 @@ │ │ │ │ bmi.n 34b13c │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 34b0fc │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ (34b1d4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34aff8 │ │ │ │ ldr r0, [pc, #152] @ (34b1d8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34aff8 │ │ │ │ nop │ │ │ │ lsls r0, r1, #3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -356448,71 +356454,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r7, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r5, r7} │ │ │ │ + stmia r7!, {r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ands r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r7} │ │ │ │ + stmia r6!, {r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r4, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r5} │ │ │ │ + ldmia r0!, {r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r0, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r8, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r5, r6} │ │ │ │ + stmia r6!, {r1, r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r0, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r6, [pc, #544] @ (34b3e4 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r5!, {r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r5!, {r2, r3} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r3, r7} │ │ │ │ + stmia r5!, {r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 34b290 │ │ │ │ mov r3, r0 │ │ │ │ @@ -356571,15 +356577,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34b218 │ │ │ │ ldr r0, [pc, #48] @ (34b2ac ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34b218 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfaee006a │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -356587,15 +356593,15 @@ │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfabe006a │ │ │ │ subs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r3, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ ldr.w sl, [pc, #332] @ 34b410 │ │ │ │ @@ -356696,15 +356702,15 @@ │ │ │ │ bpl.n 34b32c │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (34b420 ) │ │ │ │ mov r3, lr │ │ │ │ strd fp, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r1, r3, lsl #3 │ │ │ │ ldr.w lr, [r2, #4] │ │ │ │ ldr.w r2, [r1, r3, lsl #3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r2, [r6, r3, lsl #1] │ │ │ │ @@ -356722,21 +356728,21 @@ │ │ │ │ @ instruction: 0xfa1c006a │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #880] @ (34b78c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r7} │ │ │ │ + stmia r4!, {r2, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r1, #4 │ │ │ │ + lsls r0, r7, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r2, 34b440 │ │ │ │ + rev r2, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r3!, {r4, r5} │ │ │ │ + stmia r3!, {r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #632] @ (34b6bc ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -356832,19 +356838,19 @@ │ │ │ │ bne.w 34b654 │ │ │ │ movs r3, #20 │ │ │ │ movs r0, #1 │ │ │ │ mla r3, r3, r9, r4 │ │ │ │ add.w r7, r3, #131072 @ 0x20000 │ │ │ │ ldr.w r3, [r7, #800] @ 0x320 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds.w r2, sl, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, fp │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #804] @ 0x324 │ │ │ │ b.n 34b4c6 │ │ │ │ ldr.w r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #328] @ (34b6c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -356900,15 +356906,15 @@ │ │ │ │ it mi │ │ │ │ ldrmi.w r3, [r4, #224] @ 0xe0 │ │ │ │ bmi.w 34b4f2 │ │ │ │ b.n 34b46e │ │ │ │ ldr r0, [pc, #212] @ (34b6d4 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r1, [r4, #220] @ 0xdc │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b.n 34b476 │ │ │ │ ldr r3, [pc, #196] @ (34b6d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -356917,30 +356923,30 @@ │ │ │ │ ldr r3, [pc, #168] @ (34b6c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b5be │ │ │ │ ldr r0, [pc, #180] @ (34b6dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34b4de │ │ │ │ ldr r3, [pc, #172] @ (34b6e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34b4d0 │ │ │ │ ldr r3, [pc, #136] @ (34b6c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34b4d0 │ │ │ │ ldr r0, [pc, #152] @ (34b6e4 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34b4d0 │ │ │ │ ldr r3, [pc, #144] @ (34b6e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34b548 │ │ │ │ ldr r3, [pc, #100] @ (34b6c8 ) │ │ │ │ @@ -356949,15 +356955,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34b548 │ │ │ │ ldr r0, [pc, #124] @ (34b6ec ) │ │ │ │ lsls r1, r2, #2 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34b548 │ │ │ │ ldr r2, [pc, #112] @ (34b6f0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34b5be │ │ │ │ ldr r2, [pc, #64] @ (34b6c8 ) │ │ │ │ @@ -356965,59 +356971,59 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34b5be │ │ │ │ ldr.w r1, [r3, #808] @ 0x328 │ │ │ │ ldr r0, [pc, #92] @ (34b6f4 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34b4de │ │ │ │ ldr r0, [pc, #84] @ (34b6f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34b4de │ │ │ │ ldr r0, [pc, #80] @ (34b6fc ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r1, [r4, #224] @ 0xe0 │ │ │ │ b.n 34b58c │ │ │ │ nop │ │ │ │ ldrb.w r0, [ip, #106] @ 0x6a │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4} │ │ │ │ + pop {r2, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2} │ │ │ │ + stmia r2!, {r2, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r3, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ mvns r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r3, r4} │ │ │ │ + stmia r1!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r2, 34b750 │ │ │ │ + pop {r1} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -357124,19 +357130,19 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34ba0c │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds.w r2, r9, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r8, r1 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r6, #784] @ 0x310 │ │ │ │ b.n 34b7f4 │ │ │ │ ldr.w r2, [r4, #228] @ 0xe4 │ │ │ │ mov.w r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #12 │ │ │ │ @@ -357168,15 +357174,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34b74c │ │ │ │ ldr r0, [pc, #400] @ (34ba58 ) │ │ │ │ lsls r1, r7, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r4, r7, lsl #2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ orr.w r3, r9, r3 │ │ │ │ b.n 34b74c │ │ │ │ ldr r2, [pc, #380] @ (34ba5c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -357206,15 +357212,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34b7a8 │ │ │ │ ldr r0, [pc, #316] @ (34ba68 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r7, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ ands r7, r3 │ │ │ │ b.n 34b7a8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -357231,15 +357237,15 @@ │ │ │ │ bpl.w 34b77a │ │ │ │ ldr.w r1, [r6, #788] @ 0x314 │ │ │ │ ldr r0, [pc, #264] @ (34ba70 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34b9ec │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ adds r2, r3, #1 │ │ │ │ itt ne │ │ │ │ @@ -357253,15 +357259,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b904 │ │ │ │ ldr r0, [pc, #204] @ (34ba74 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ str.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r7, r3, r2 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -357276,30 +357282,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34b80c │ │ │ │ ldr r0, [pc, #152] @ (34ba7c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34b80c │ │ │ │ ldr r3, [pc, #144] @ (34ba80 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b978 │ │ │ │ ldr r3, [pc, #92] @ (34ba54 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34b978 │ │ │ │ ldr r0, [pc, #128] @ (34ba84 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34b978 │ │ │ │ ldr r3, [pc, #120] @ (34ba88 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34b846 │ │ │ │ ldr r3, [pc, #56] @ (34ba54 ) │ │ │ │ @@ -357308,63 +357314,63 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34b846 │ │ │ │ ldr r0, [pc, #100] @ (34ba8c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34b846 │ │ │ │ ldr r0, [pc, #88] @ (34ba90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ b.n 34b766 │ │ │ │ nop │ │ │ │ rsb r0, r2, #15335424 @ 0xea0000 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #1008] @ (34be58 ) │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, r7} │ │ │ │ + push {r2, r3, r5, r6, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ mvns r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x004c │ │ │ │ + bkpt 0x00fc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ite │ │ │ │ - lsl r2, r0, #1 │ │ │ │ - cmpal r4, #252 @ 0xfc │ │ │ │ + stmia r0!, {r2, r5, r7} │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + cmp r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ite │ │ │ │ - lsl r2, r0, #1 │ │ │ │ - asral r4, r1, #19 │ │ │ │ + stmia r0!, {r2, r5, r7} │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r5} │ │ │ │ + push {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r6, r7, pc} │ │ │ │ + bkpt 0x0084 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - itee cc │ │ │ │ - lslcc r2, r0, #1 │ │ │ │ - pushcs {r4, r5, r6, lr} │ │ │ │ - movcs.w ip, #4096 @ 0x1000 │ │ │ │ + ittt al │ │ │ │ + lslal r2, r0, #1 │ │ │ │ + pushal {r4, r5, r6, lr} │ │ │ │ + moval.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ (34bbfc ) │ │ │ │ movw r3, #33495 @ 0x82d7 │ │ │ │ movt r3, #503 @ 0x1f7 │ │ │ │ add r2, pc │ │ │ │ @@ -357407,15 +357413,15 @@ │ │ │ │ cmp r4, r2 │ │ │ │ beq.n 34bad0 │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34bb08 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ mov r0, r4 │ │ │ │ bl 349d78 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 34bb08 │ │ │ │ add.w r2, r0, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r0, [r2, #936] @ 0x3a8 │ │ │ │ @@ -357439,15 +357445,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 34a80c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34bac4 │ │ │ │ ldr.w r0, [r2, #780] @ 0x30c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #780 @ 0x30c │ │ │ │ bl 34a8f4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 34bafa │ │ │ │ ldr.w r2, [r5, #228] @ 0xe4 │ │ │ │ mov.w r1, #8388608 @ 0x800000 │ │ │ │ @@ -357489,26 +357495,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34baee │ │ │ │ ldr r0, [pc, #32] @ (34bc0c ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34baee │ │ │ │ nop │ │ │ │ @ instruction: 0xf236006a │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0010 │ │ │ │ + bkpt 0x00c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #212] @ (34bcf4 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -357535,43 +357541,43 @@ │ │ │ │ cbnz r3, 34bcc2 │ │ │ │ orr.w r2, r7, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.n 34b700 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bc4a │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bc50 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bc56 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bc5c │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34bc5c │ │ │ │ ldr r3, [pc, #40] @ (34bcfc ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -357580,25 +357586,25 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34bc30 │ │ │ │ ldr r0, [pc, #28] @ (34bd04 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34bc30 │ │ │ │ nop │ │ │ │ @ instruction: 0xf0be006a │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r7, pc} │ │ │ │ + bkpt 0x0036 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (34be28 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -357630,43 +357636,43 @@ │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 34b700 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bd48 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bd4e │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bd54 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bd5c │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34bd5c │ │ │ │ ldr r3, [pc, #92] @ (34be30 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 34bde6 │ │ │ │ @@ -357685,22 +357691,22 @@ │ │ │ │ ldr r3, [pc, #60] @ (34be34 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34bd2c │ │ │ │ ldr r0, [pc, #60] @ (34be3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34bd2c │ │ │ │ ldr r1, [r0, #8] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (34be40 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ ldr r5, [r2, #16] │ │ │ │ strb r1, [r2, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34bdea │ │ │ │ @@ -357711,17 +357717,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r5, r6, r7} │ │ │ │ + pop {r2, r4, r7, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r2, r3, r7} │ │ │ │ + pop {r2, r3, r4, r5, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (34bfa4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357782,46 +357788,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34be7c │ │ │ │ ldr r0, [pc, #204] @ (34bfb4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr.w r0, [r2, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #744] @ 0x2e8 │ │ │ │ b.n 34bec2 │ │ │ │ ldr.w r0, [r2, #760] @ 0x2f8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #764] @ 0x2fc │ │ │ │ b.n 34bebc │ │ │ │ ldr.w r0, [r2, #720] @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #724] @ 0x2d4 │ │ │ │ b.n 34beb6 │ │ │ │ ldr.w r0, [r2, #700] @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #704] @ 0x2c0 │ │ │ │ b.n 34beae │ │ │ │ ldr.w r0, [r2, #680] @ 0x2a8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #684] @ 0x2ac │ │ │ │ b.n 34bea6 │ │ │ │ ldr r1, [pc, #96] @ (34bfb8 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -357830,15 +357836,15 @@ │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 34be92 │ │ │ │ ldr r0, [pc, #80] @ (34bfbc ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34be92 │ │ │ │ ldr r1, [pc, #64] @ (34bfc0 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -357848,34 +357854,34 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34be92 │ │ │ │ ldr r0, [pc, #44] @ (34bfc4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 34be92 │ │ │ │ nop │ │ │ │ cdp 0, 8, cr0, cr4, cr10, {3} │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6} │ │ │ │ + pop {r1, r2, r3, r5, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 34c02c │ │ │ │ + pop {r1, r2, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 34c01a │ │ │ │ + cbnz r4, 34c046 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (34c128 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357936,46 +357942,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34c000 │ │ │ │ ldr r0, [pc, #204] @ (34c138 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr.w r0, [r2, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #744] @ 0x2e8 │ │ │ │ b.n 34c046 │ │ │ │ ldr.w r0, [r2, #760] @ 0x2f8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #764] @ 0x2fc │ │ │ │ b.n 34c040 │ │ │ │ ldr.w r0, [r2, #720] @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #724] @ 0x2d4 │ │ │ │ b.n 34c03a │ │ │ │ ldr.w r0, [r2, #700] @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #704] @ 0x2c0 │ │ │ │ b.n 34c032 │ │ │ │ ldr.w r0, [r2, #680] @ 0x2a8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #684] @ 0x2ac │ │ │ │ b.n 34c02a │ │ │ │ ldr r1, [pc, #92] @ (34c13c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -357984,15 +357990,15 @@ │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 34c016 │ │ │ │ ldr r0, [pc, #80] @ (34c140 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34c016 │ │ │ │ ldr r1, [pc, #60] @ (34c144 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -358002,33 +358008,33 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34c016 │ │ │ │ ldr r0, [pc, #44] @ (34c148 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 34c016 │ │ │ │ stc 0, cr0, [r0, #-424] @ 0xfffffe58 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 34c19c │ │ │ │ + pop {r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0038 │ │ │ │ + cbnz r0, 34c19e │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 34c17c │ │ │ │ + rev16 r6, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #564] @ (34c390 ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -358081,15 +358087,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34c254 │ │ │ │ ldr r0, [pc, #452] @ (34c3a4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34c254 │ │ │ │ add.w r4, r5, #131072 @ 0x20000 │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r4, #684] @ 0x2ac │ │ │ │ ldr.w r1, [r4, #676] @ 0x2a4 │ │ │ │ str.w r3, [r4, #676] @ 0x2a4 │ │ │ │ mov r6, r1 │ │ │ │ @@ -358124,35 +358130,35 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34c348 │ │ │ │ orr.w r4, r4, #1073741824 @ 0x40000000 │ │ │ │ b.n 34c174 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34c21e │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ b.n 34c218 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ b.n 34c212 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ b.n 34c20c │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ b.n 34c204 │ │ │ │ movs r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.n 34c24a │ │ │ │ @@ -358176,15 +358182,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34c174 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ (34c3b0 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34c174 │ │ │ │ mov r1, r2 │ │ │ │ mov lr, r2 │ │ │ │ lsls r0, r0, #30 │ │ │ │ bpl.w 34c1c0 │ │ │ │ ldr r2, [pc, #148] @ (34c398 ) │ │ │ │ uxth r7, r4 │ │ │ │ @@ -358223,15 +358229,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34c254 │ │ │ │ ldr r0, [pc, #92] @ (34c3bc ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34c254 │ │ │ │ ldr r2, [pc, #84] @ (34c3c0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34c30a │ │ │ │ ldr r2, [pc, #40] @ (34c3a0 ) │ │ │ │ @@ -358240,41 +358246,41 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34c30a │ │ │ │ ldr r0, [pc, #68] @ (34c3c4 ) │ │ │ │ uxth r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34c30a │ │ │ │ @ instruction: 0xeb80006a │ │ │ │ - bfi r0, r8, #1, #19 │ │ │ │ + ands.w r0, r8, #13828096 @ 0xd30000 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, pc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r4, r1 │ │ │ │ + cbnz r4, 34c406 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf2d60053 │ │ │ │ + usat r0, #19, r6, lsl #1 │ │ │ │ ldr r2, [pc, #304] @ (34c4e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 34c3d6 │ │ │ │ + rev r2, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bxns pc │ │ │ │ lsls r1, r4, #1 │ │ │ │ strh r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8d2 │ │ │ │ + cbnz r2, 34c3e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 34c3e2 │ │ │ │ + rev r6, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ @@ -358340,19 +358346,19 @@ │ │ │ │ ldr.w r7, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ umull r4, r7, r7, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34cadc │ │ │ │ ldr.w r6, [r9, #760] @ 0x2f8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ ldrb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r9, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34c54e │ │ │ │ add.w r3, fp, #12288 @ 0x3000 │ │ │ │ ldr.w r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -358364,19 +358370,19 @@ │ │ │ │ ldr.w r4, [r3, r1, lsl #2] │ │ │ │ ldr.w r3, [r9, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r4, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 34cb04 │ │ │ │ ldr.w r6, [r9, #740] @ 0x2e4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ b.n 34c54e │ │ │ │ add.w r9, fp, #131072 @ 0x20000 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb.w r3, [r9, #684] @ 0x2ac │ │ │ │ @@ -358620,15 +358626,15 @@ │ │ │ │ ldr r3, [pc, #952] @ (34cb54 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34c63a │ │ │ │ ldr r0, [pc, #944] @ (34cb58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34c63a │ │ │ │ uxth r3, r6 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r3, #936] @ 0x3a8 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ @@ -358657,15 +358663,15 @@ │ │ │ │ ldr r3, [pc, #860] @ (34cb54 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34c636 │ │ │ │ ldr r0, [pc, #856] @ (34cb5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34c636 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ bl 344ea8 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bpl.w 34c64c │ │ │ │ @@ -358682,15 +358688,15 @@ │ │ │ │ ldr r2, [pc, #800] @ (34cb54 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 34c64c │ │ │ │ ldr r0, [pc, #804] @ (34cb64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ b.n 34c64c │ │ │ │ ldr r3, [pc, #796] @ (34cb68 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358701,15 +358707,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34c608 │ │ │ │ ldr r0, [pc, #772] @ (34cb6c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ b.n 34c608 │ │ │ │ ldr.w r3, [fp] │ │ │ │ lsls r3, r3, #1 │ │ │ │ bpl.n 34c884 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bmi.w 34ca7a │ │ │ │ @@ -358833,45 +358839,45 @@ │ │ │ │ ldr r3, [pc, #396] @ (34cb54 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34c566 │ │ │ │ ldr r0, [pc, #428] @ (34cb80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34c566 │ │ │ │ ldr.w r0, [r9, #740] @ 0x2e4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ b.n 34c542 │ │ │ │ ldr.w r0, [r9, #700] @ 0x2bc │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r9, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c52e │ │ │ │ ldr.w r0, [r9, #720] @ 0x2d0 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r9, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c538 │ │ │ │ b.n 34ca34 │ │ │ │ ldr.w r0, [r9, #680] @ 0x2a8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldrb.w r3, [r9, #704] @ 0x2c0 │ │ │ │ strb.w r4, [r9, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c524 │ │ │ │ b.n 34c9ea │ │ │ │ ldr.w r0, [r9, #760] @ 0x2f8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c542 │ │ │ │ b.n 34c9da │ │ │ │ movs r2, #1 │ │ │ │ @@ -358936,15 +358942,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34c494 │ │ │ │ ldr r0, [pc, #144] @ (34cb88 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34c494 │ │ │ │ ldr r3, [pc, #124] @ (34cb84 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34c4e0 │ │ │ │ @@ -358954,15 +358960,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34c4e0 │ │ │ │ ldr r0, [pc, #108] @ (34cb8c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34c4e0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (34cb90 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #92] @ (34cb94 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ add r3, pc │ │ │ │ @@ -358973,43 +358979,43 @@ │ │ │ │ nop │ │ │ │ ldr r2, [pc, #528] @ (34cd60 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb626 │ │ │ │ + @ instruction: 0xb6d6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r3, r6, r7, lr} │ │ │ │ + @ instruction: 0xb67a │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #160] @ (34cc04 ) │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r5, lr} │ │ │ │ + push {r3, r4, r6, r7, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - push {r5, r6, r7} │ │ │ │ + push {r4, r7, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r1, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r0], {83} @ 0x53 │ │ │ │ + stcl 0, cr0, [r0], {83} @ 0x53 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 34cbda │ │ │ │ + push {r1, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #16 │ │ │ │ + add r5, sp, #720 @ 0x2d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #872 @ 0x368 │ │ │ │ + add r5, sp, #552 @ 0x228 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strd r0, r0, [ip, #332] @ 0x14c │ │ │ │ - add r2, pc, #80 @ (adr r2, 34cbe8 ) │ │ │ │ + orns r0, ip, r3, lsr #1 │ │ │ │ + add r2, pc, #784 @ (adr r2, 34cea8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #188] @ (34cc64 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -359082,19 +359088,19 @@ │ │ │ │ nop │ │ │ │ b.n 34ced0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ b.n 34ce58 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strd r0, r0, [r0], #332 @ 0x14c │ │ │ │ - ldmia.w r4!, {r0, r1, r4, r6} │ │ │ │ - add r0, pc, #1016 @ (adr r0, 34d074 ) │ │ │ │ + @ instruction: 0xe9900053 │ │ │ │ + strd r0, r0, [r4, #-332]! @ 0x14c │ │ │ │ + add r1, pc, #696 @ (adr r1, 34cf34 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r4, 34ccb2 │ │ │ │ + sxtb r4, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 34cd34 │ │ │ │ sub sp, #24 │ │ │ │ @@ -359159,17 +359165,16 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ b.n 34cdd0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ b.n 34cd78 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - @ instruction: 0xe81c0053 │ │ │ │ - b.n 34cd20 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ + @ instruction: 0xe8cc0053 │ │ │ │ + ldmia.w ip, {r0, r1, r4, r6} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3688] @ 0xe68 │ │ │ │ sub sp, #372 @ 0x174 │ │ │ │ mov r5, r2 │ │ │ │ ldr.w r2, [pc, #3008] @ 34d920 │ │ │ │ @@ -359211,26 +359216,26 @@ │ │ │ │ add.w fp, r7, #131072 @ 0x20000 │ │ │ │ ldr.w r0, [fp, #664] @ 0x298 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 34d190 │ │ │ │ bl 347e5c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ subs r7, r0, r4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ bhi.w 34d1d8 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #1 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ add.w r2, r4, #60 @ 0x3c │ │ │ │ sub.w r2, r2, r9 │ │ │ │ add.w r0, r8, r7 │ │ │ │ movs r1, #0 │ │ │ │ movs r4, #0 │ │ │ │ blx 262b9c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -359584,15 +359589,15 @@ │ │ │ │ bhi.n 34d1f8 │ │ │ │ movs r3, #18 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ b.n 34ce24 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov ip, r8 │ │ │ │ add.w lr, r3, r4 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ ldr.w r1, [lr, #4] │ │ │ │ ldr.w r3, [lr, #12] │ │ │ │ @@ -360142,15 +360147,15 @@ │ │ │ │ bpl.w 34d368 │ │ │ │ ldr r0, [pc, #316] @ (34d958 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34d368 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34deb2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov.w sl, #64 @ 0x40 │ │ │ │ @@ -360201,15 +360206,15 @@ │ │ │ │ ldr r0, [pc, #188] @ (34d964 ) │ │ │ │ ldrb.w r3, [r3, #600] @ 0x258 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #892] @ 0x37c │ │ │ │ ldrd r2, r3, [sp, #52] @ 0x34 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34d29c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r6, r3 │ │ │ │ b.n 34d6d0 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #18 │ │ │ │ @@ -360246,41 +360251,41 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ svc 114 @ 0x72 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 34d534 │ │ │ │ + b.n 34d694 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 34d3e8 │ │ │ │ + b.n 34d548 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 34d3b8 │ │ │ │ + b.n 34d518 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 34d280 │ │ │ │ + b.n 34d3e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ blt.n 34d9ac │ │ │ │ lsls r2, r5, #1 │ │ │ │ - b.n 34d9e8 │ │ │ │ + b.n 34db48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #616] @ 0x268 │ │ │ │ + ldr r1, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #656 @ 0x290 │ │ │ │ + add r5, sp, #336 @ 0x150 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #416 @ 0x1a0 │ │ │ │ + add r2, sp, #96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 34d8bc │ │ │ │ + ble.n 34da1c │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #1008 @ (adr r7, 34dd58 ) │ │ │ │ + add r0, sp, #688 @ 0x2b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r5, 34d970 │ │ │ │ lsls r2, r3, #14 │ │ │ │ bmi.w 34ddee │ │ │ │ ldr.w r3, [fp, #716] @ 0x2cc │ │ │ │ ldr.w r1, [fp, #708] @ 0x2c4 │ │ │ │ ldr.w r6, [fp, #712] @ 0x2c8 │ │ │ │ @@ -360288,19 +360293,19 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34e132 │ │ │ │ ldr.w r7, [fp, #700] @ 0x2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ ldrb.w r3, [fp, #684] @ 0x2ac │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [fp, #704] @ 0x2c0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ cmp.w r8, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ @@ -360319,19 +360324,19 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34e21e │ │ │ │ ldr.w r7, [fp, #720] @ 0x2d0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [fp, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d1a8 │ │ │ │ ldr.w r3, [pc, #2296] @ 34e310 │ │ │ │ @@ -360344,15 +360349,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34d1a8 │ │ │ │ ldr.w r0, [pc, #2272] @ 34e318 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 34d1a8 │ │ │ │ movw r1, #52225 @ 0xcc01 │ │ │ │ movt r1, #43707 @ 0xaabb │ │ │ │ b.w 34ce76 │ │ │ │ ldr.w r3, [pc, #2248] @ 34e31c │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -360363,15 +360368,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34cdae │ │ │ │ ldr.w r0, [pc, #2224] @ 34e320 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 34cdae │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r2, [r2, #2072] @ 0x818 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -360484,35 +360489,35 @@ │ │ │ │ bmi.w 34e056 │ │ │ │ orr.w r6, r6, #131072 @ 0x20000 │ │ │ │ b.w 34d062 │ │ │ │ mov r0, r4 │ │ │ │ bl 348348 │ │ │ │ b.w 34cf4a │ │ │ │ ldr.w r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #744] @ 0x2e8 │ │ │ │ b.w 34d182 │ │ │ │ ldr.w r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #764] @ 0x2fc │ │ │ │ b.w 34d178 │ │ │ │ ldr.w r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #724] @ 0x2d4 │ │ │ │ b.w 34d16e │ │ │ │ ldr.w r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #704] @ 0x2c0 │ │ │ │ b.w 34d164 │ │ │ │ ldr.w r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ strb.w r5, [fp, #684] @ 0x2ac │ │ │ │ b.w 34d15a │ │ │ │ mov r0, r5 │ │ │ │ bl 3469d4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -360554,15 +360559,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 34d914 │ │ │ │ ldr.w r0, [pc, #1656] @ 34e334 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34d914 │ │ │ │ ldr.w r3, [pc, #1644] @ 34e338 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 34dce2 │ │ │ │ ldr.w r3, [pc, #1596] @ 34e314 │ │ │ │ @@ -360585,15 +360590,15 @@ │ │ │ │ ands.w r5, r5, #32768 @ 0x8000 │ │ │ │ beq.w 34d63a │ │ │ │ ldr.w r0, [pc, #1588] @ 34e340 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r5 │ │ │ │ mov r4, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ and.w r3, r3, #32768 @ 0x8000 │ │ │ │ b.w 34d31c │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ @@ -360650,15 +360655,15 @@ │ │ │ │ ldr.w r3, [pc, #1376] @ 34e314 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 34d1a6 │ │ │ │ ldr.w r0, [pc, #1412] @ 34e348 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 34d1a6 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34dc8a │ │ │ │ b.n 34dc6a │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r5, r6 │ │ │ │ @@ -360679,15 +360684,15 @@ │ │ │ │ ldr.w r3, [pc, #1292] @ 34e314 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34cf00 │ │ │ │ ldr.w r0, [pc, #1340] @ 34e350 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 34cf00 │ │ │ │ lsls r3, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r4, [sp, #220] @ 0xdc │ │ │ │ bmi.w 34daa8 │ │ │ │ b.n 34da96 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -360727,15 +360732,15 @@ │ │ │ │ ldr.w r3, [pc, #1156] @ 34e314 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 34ced4 │ │ │ │ ldr.w r0, [pc, #1216] @ 34e35c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 34ced4 │ │ │ │ mov r5, r7 │ │ │ │ str r7, [sp, #84] @ 0x54 │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ b.w 34d2fe │ │ │ │ ldr.w r3, [pc, #1196] @ 34e360 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ @@ -360752,15 +360757,15 @@ │ │ │ │ ldr.w r3, [pc, #1168] @ 34e364 │ │ │ │ movs r2, #24 │ │ │ │ ldr.w r0, [pc, #1164] @ 34e368 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ mla r3, r2, sl, r3 │ │ │ │ ldr.w r1, [r3, #892] @ 0x37c │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34d834 │ │ │ │ ldr.w r3, [pc, #1148] @ 34e36c │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d146 │ │ │ │ @@ -360768,15 +360773,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34d146 │ │ │ │ ldr.w r0, [pc, #1120] @ 34e370 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 34d146 │ │ │ │ ldr.w r3, [pc, #1108] @ 34e374 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d0ce │ │ │ │ @@ -360784,15 +360789,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34d0ce │ │ │ │ ldr.w r0, [pc, #1084] @ 34e378 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 34d0ce │ │ │ │ ldr.w r1, [pc, #1072] @ 34e37c │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 34d094 │ │ │ │ @@ -360802,15 +360807,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34d094 │ │ │ │ ldr.w r0, [pc, #1048] @ 34e380 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r2, [r3, r9, lsl #2] │ │ │ │ mov sl, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r3, [r3, r8, lsl #2] │ │ │ │ ldr.w r2, [r2, r7, lsl #2] │ │ │ │ b.w 34d094 │ │ │ │ @@ -360825,19 +360830,19 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34e24a │ │ │ │ ldr.w r7, [fp, #680] @ 0x2a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [fp, #684] @ 0x2ac │ │ │ │ b.n 34d9c4 │ │ │ │ movs r4, #5 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34daa8 │ │ │ │ @@ -360852,15 +360857,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34daa8 │ │ │ │ ldr r0, [pc, #908] @ (34e384 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34daa8 │ │ │ │ bl 346994 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ b.n 34dd72 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -360882,15 +360887,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34daa8 │ │ │ │ ldr r0, [pc, #832] @ (34e388 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34daa8 │ │ │ │ mov r0, r7 │ │ │ │ bl 347cf4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34dbd4 │ │ │ │ @@ -360913,15 +360918,15 @@ │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ b.n 34dc9a │ │ │ │ ldr r0, [pc, #768] @ (34e390 ) │ │ │ │ ubfx r3, r2, #17, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r2, #16, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ cmp r1, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ beq.n 34e0c0 │ │ │ │ @@ -360946,15 +360951,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34daa8 │ │ │ │ ldr r0, [pc, #684] @ (34e394 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34daa8 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34daa6 │ │ │ │ @@ -360970,15 +360975,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 34daa6 │ │ │ │ ldr r0, [pc, #632] @ (34e398 ) │ │ │ │ movs r1, #2 │ │ │ │ movs r4, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34daa8 │ │ │ │ ldr r3, [pc, #616] @ (34e39c ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -360990,15 +360995,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34d98e │ │ │ │ ldr r0, [pc, #592] @ (34e3a0 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34d98e │ │ │ │ ldr r3, [pc, #580] @ (34e3a4 ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 34e172 │ │ │ │ ldr r3, [pc, #428] @ (34e314 ) │ │ │ │ @@ -361046,29 +361051,29 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34daa8 │ │ │ │ ldr r0, [pc, #464] @ (34e3ac ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 34daa8 │ │ │ │ ldrd r6, r7, [sp, #296] @ 0x128 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ ldr r0, [pc, #444] @ (34e3b0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldrd r6, r7, [sp, #288] @ 0x120 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ ldrd r6, r7, [sp, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 34d2c6 │ │ │ │ lsls r0, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r4, [sp, #220] @ 0xdc │ │ │ │ bmi.w 34e0cc │ │ │ │ b.n 34e0b0 │ │ │ │ ldr r3, [pc, #380] @ (34e39c ) │ │ │ │ @@ -361083,15 +361088,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34d9f0 │ │ │ │ ldr r0, [pc, #376] @ (34e3b4 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 34d9f0 │ │ │ │ ldr r3, [pc, #336] @ (34e39c ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34dfb2 │ │ │ │ @@ -361101,19 +361106,19 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34dfb2 │ │ │ │ ldr r0, [pc, #336] @ (34e3b8 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34dfb2 │ │ │ │ ldr r0, [pc, #324] @ (34e3bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrb.w ip, [r4, #48] @ 0x30 │ │ │ │ ldrb.w lr, [r4, #66] @ 0x42 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ @@ -361132,15 +361137,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, sl, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ strd lr, r3, [sp, #4] │ │ │ │ mov.w r2, r8, lsr #17 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34e1ac │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ b.n 34e102 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #232] @ (34e3c4 ) │ │ │ │ movw r2, #1231 @ 0x4cf │ │ │ │ @@ -361162,111 +361167,111 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #392 @ 0x188 │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #800 @ (adr r3, 34e644 ) │ │ │ │ + add r4, pc, #480 @ (adr r4, 34e504 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 34e3b4 │ │ │ │ + bge.n 34e314 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [sp, #576] @ 0x240 │ │ │ │ + str r3, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #776 @ (adr r5, 34e638 ) │ │ │ │ + add r6, pc, #456 @ (adr r6, 34e4f8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #672 @ (adr r3, 34e5d8 ) │ │ │ │ + add r4, pc, #352 @ (adr r4, 34e498 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #128 @ (adr r4, 34e3c4 ) │ │ │ │ + add r4, pc, #832 @ (adr r4, 34e684 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #704 @ (adr r0, 34e60c ) │ │ │ │ + add r1, pc, #384 @ (adr r1, 34e4cc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #808 @ (adr r0, 34e67c ) │ │ │ │ + add r1, pc, #488 @ (adr r1, 34e53c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bvs.n 34e2dc │ │ │ │ + bvc.n 34e43c │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #72 @ (adr r0, 34e3a8 ) │ │ │ │ + add r0, pc, #776 @ (adr r0, 34e668 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #80] @ (34e3b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 34e3c0 │ │ │ │ + bvs.n 34e320 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, pc, #184 @ (adr r3, 34e424 ) │ │ │ │ + add r3, pc, #888 @ (adr r3, 34e6e4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #296 @ (adr r3, 34e49c ) │ │ │ │ + add r3, pc, #1000 @ (adr r3, 34e75c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #536 @ (adr r2, 34e594 ) │ │ │ │ + add r3, pc, #216 @ (adr r3, 34e454 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ blxns r9 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #584] @ 0x248 │ │ │ │ + str r4, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #440 @ (adr r0, 34e540 ) │ │ │ │ + add r1, pc, #120 @ (adr r1, 34e400 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #128 @ (adr r0, 34e40c ) │ │ │ │ + add r0, pc, #832 @ (adr r0, 34e6cc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r7, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ + add r0, pc, #184 @ (adr r0, 34e450 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #272] @ 0x110 │ │ │ │ + ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #688] @ 0x2b0 │ │ │ │ + str r7, [sp, #368] @ 0x170 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #560] @ 0x230 │ │ │ │ + ldr r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r7, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r5, [sp, #768] @ 0x300 │ │ │ │ + str r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r5, [sp, #592] @ 0x250 │ │ │ │ + str r6, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r5, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #904] @ 0x388 │ │ │ │ + ldr r5, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcs.n 34e410 │ │ │ │ + bcs.n 34e370 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r5, #18] │ │ │ │ + ldrh r6, [r3, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #544] @ 0x220 │ │ │ │ + ldr r7, [sp, #224] @ 0xe0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcs.n 34e3e4 │ │ │ │ + bcs.n 34e344 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r2, #18] │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #368] @ 0x170 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ b.w 34cd48 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -361309,26 +361314,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (34e464 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34e404 │ │ │ │ ldr r0, [pc, #24] @ (34e468 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34e404 │ │ │ │ nop │ │ │ │ ldmia r0!, {r3, r5, r6, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #600] @ 0x258 │ │ │ │ + ldr r7, [sp, #280] @ 0x118 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #72] @ (34e4c8 ) │ │ │ │ @@ -361356,25 +361361,25 @@ │ │ │ │ subw r1, r1, #2503 @ 0x9c7 │ │ │ │ ands.w r1, r1, r3, asr #32 │ │ │ │ it cc │ │ │ │ movcc r1, r3 │ │ │ │ ldr r0, [pc, #24] @ (34e4d8 ) │ │ │ │ asrs r1, r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34e48e │ │ │ │ ldmia r0!, {r2, r5, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #704] @ (34e794 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #240] @ 0xf0 │ │ │ │ + ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #376] @ (34e668 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -361467,15 +361472,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34e506 │ │ │ │ ldr r0, [pc, #136] @ (34e678 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34e506 │ │ │ │ bl 344cd0 │ │ │ │ ldr.w r9, [r4, #588] @ 0x24c │ │ │ │ ldrd r2, ip, [r4, #580] @ 0x244 │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ b.n 34e550 │ │ │ │ ldr r2, [pc, #108] @ (34e67c ) │ │ │ │ @@ -361487,15 +361492,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34e592 │ │ │ │ ldr r0, [pc, #92] @ (34e680 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34e592 │ │ │ │ ldr.w lr, [pc, #84] @ 34e684 │ │ │ │ ldr.w r3, [r7, lr] │ │ │ │ ldrh.w lr, [r3] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 34e558 │ │ │ │ ldr.w lr, [pc, #52] @ 34e674 │ │ │ │ @@ -361504,35 +361509,35 @@ │ │ │ │ tst.w lr, #32768 @ 0x8000 │ │ │ │ beq.n 34e558 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (34e688 ) │ │ │ │ mov r3, ip │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r1, [r8] │ │ │ │ b.n 34e558 │ │ │ │ nop │ │ │ │ stmia r7!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #592] @ (34e8c4 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #200] @ 0xc8 │ │ │ │ + ldr r5, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #368] @ 0x170 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #128] @ (34e708 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #131072 @ 0x20000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -361575,43 +361580,43 @@ │ │ │ │ orr.w r2, r6, #4 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 34b700 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e6f0 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e6f6 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e6fc │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e704 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34e704 │ │ │ │ nop │ │ │ │ │ │ │ │ 0034e780 : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -361674,46 +361679,46 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34e7cc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #60] @ (34e854 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 34e7cc │ │ │ │ ldr r3, [pc, #52] @ (34e858 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e7ca │ │ │ │ ldr r3, [pc, #32] @ (34e850 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34e7ca │ │ │ │ ldr r0, [pc, #36] @ (34e85c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34e7ca │ │ │ │ stmia r5!, {r1, r3, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmia r5, {r5, r6} │ │ │ │ + ldmia r6!, {r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #608] @ 0x260 │ │ │ │ + ldr r4, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #608] @ 0x260 │ │ │ │ + ldr r4, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034e860 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -361850,40 +361855,40 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 34e910 │ │ │ │ str r0, [sp, #4] │ │ │ │ clz r1, r1 │ │ │ │ ldr r0, [pc, #124] @ (34ea44 ) │ │ │ │ lsrs r1, r1, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ b.n 34e910 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 34e998 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ b.n 34e992 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ b.n 34e98c │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ b.n 34e984 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ strb.w r6, [r4, #684] @ 0x2ac │ │ │ │ b.n 34e97c │ │ │ │ ldr.w r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 344a98 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -361893,15 +361898,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #304] @ 0x130 │ │ │ │ + ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034ea48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -361959,15 +361964,15 @@ │ │ │ │ bpl.n 34eaf6 │ │ │ │ ldr r0, [pc, #208] @ (34ebac ) │ │ │ │ lsls r2, r4, #2 │ │ │ │ asrs r3, r4, #31 │ │ │ │ strd r5, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34eaf6 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 34eb4e │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -361999,15 +362004,15 @@ │ │ │ │ bpl.n 34eaa8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #124] @ (34ebb8 ) │ │ │ │ str.w r9, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34eaa8 │ │ │ │ ldr r2, [pc, #108] @ (34ebbc ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34eaf6 │ │ │ │ ldr r2, [pc, #76] @ (34eba8 ) │ │ │ │ @@ -362017,51 +362022,51 @@ │ │ │ │ bpl.n 34eaf6 │ │ │ │ ldr r0, [pc, #92] @ (34ebc0 ) │ │ │ │ mov.w r2, ip, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34eaf6 │ │ │ │ ldr r0, [pc, #72] @ (34ebc4 ) │ │ │ │ lsls r1, r4, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 34eaa2 │ │ │ │ nop │ │ │ │ - strh r6, [r6, #38] @ 0x26 │ │ │ │ + strh r6, [r4, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmia r2!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmia r3!, {r1, r4, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r0, #1 │ │ │ │ eors r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #920] @ 0x398 │ │ │ │ + ldr r2, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [sp, #776] @ 0x308 │ │ │ │ + ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034ebc8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -362111,15 +362116,15 @@ │ │ │ │ asrs r3, r5, #31 │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 34ec5a │ │ │ │ ldr r3, [pc, #120] @ (34eccc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34ec98 │ │ │ │ movs r1, #0 │ │ │ │ @@ -362143,15 +362148,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34ec12 │ │ │ │ ldr r0, [pc, #88] @ (34ece0 ) │ │ │ │ lsls r1, r5, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 34ec12 │ │ │ │ ldr r3, [pc, #72] @ (34ece4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34ec58 │ │ │ │ @@ -362162,38 +362167,38 @@ │ │ │ │ bpl.n 34ec58 │ │ │ │ ldr r0, [pc, #56] @ (34ece8 ) │ │ │ │ lsls r2, r2, #2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34ec58 │ │ │ │ nop │ │ │ │ - strh r0, [r7, #26] │ │ │ │ + strh r0, [r5, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmia r1!, {r1} │ │ │ │ lsls r2, r5, #1 │ │ │ │ stmia r2!, {r4} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #888] @ 0x378 │ │ │ │ + ldr r2, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #736] @ (34efc0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [sp, #880] @ 0x370 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r2, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034ecec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -362221,15 +362226,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ add.w r3, r4, #808 @ 0x328 │ │ │ │ add.w r0, r4, #908 @ 0x38c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ strd r8, r9, [r4, #688] @ 0x2b0 │ │ │ │ str.w r5, [r4, #604] @ 0x25c │ │ │ │ mov.w r9, #1024 @ 0x400 │ │ │ │ @@ -362269,113 +362274,113 @@ │ │ │ │ add.w r2, r4, #680 @ 0x2a8 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov fp, r7 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ str.w r8, [r4, #680] @ 0x2a8 │ │ │ │ movs r0, #32 │ │ │ │ ldr r7, [pc, #448] @ (34efac ) │ │ │ │ blx 260d68 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #700 @ 0x2bc │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ str.w r8, [r4, #700] @ 0x2bc │ │ │ │ movs r0, #32 │ │ │ │ add r7, pc │ │ │ │ blx 260d68 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #720 @ 0x2d0 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ str.w r8, [r4, #720] @ 0x2d0 │ │ │ │ movs r0, #32 │ │ │ │ mov r9, r4 │ │ │ │ blx 260d68 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #740 @ 0x2e4 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ str.w r8, [r4, #740] @ 0x2e4 │ │ │ │ movs r0, #32 │ │ │ │ blx 260d68 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ str.w r8, [r4, #760] @ 0x2f8 │ │ │ │ movs r0, #32 │ │ │ │ add.w r8, r4, #900 @ 0x384 │ │ │ │ blx 260d68 │ │ │ │ ldr r3, [pc, #308] @ (34efb0 ) │ │ │ │ add.w r2, r4, #780 @ 0x30c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ str.w r5, [r4, #780] @ 0x30c │ │ │ │ add.w r5, r4, #800 @ 0x320 │ │ │ │ movs r0, #32 │ │ │ │ blx 260d68 │ │ │ │ movs r3, #1 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ str.w r4, [r5], #20 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 34ee9a │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add.w r0, r9, #632 @ 0x278 │ │ │ │ bl 34551c │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add.w r0, r9, #660 @ 0x294 │ │ │ │ add.w r7, fp, #20480 @ 0x5000 │ │ │ │ bl 34551c │ │ │ │ add.w r0, r9, #664 @ 0x298 │ │ │ │ bl 346580 │ │ │ │ ldr.w r0, [r9, #936] @ 0x3a8 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #208] @ (34efb4 ) │ │ │ │ ldr r2, [pc, #208] @ (34efb8 ) │ │ │ │ mov r4, r9 │ │ │ │ ldr r1, [pc, #208] @ (34efbc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1020 @ 0x3fc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r9, #448 @ 0x1c0 │ │ │ │ bl 344c68 │ │ │ │ ldr r3, [pc, #172] @ (34efc0 ) │ │ │ │ @@ -362422,100 +362427,100 @@ │ │ │ │ ldr r3, [pc, #76] @ (34efcc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34ef22 │ │ │ │ ldr r0, [pc, #68] @ (34efd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34ef22 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ite gt │ │ │ │ lslgt r2, r5, #1 │ │ │ │ lslle r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ itte gt │ │ │ │ lslgt r2, r5, #1 │ │ │ │ ldr??gt.w pc, [r3, #255]! │ │ │ │ ldmiale r7!, {r0, r3, r4, r5} │ │ │ │ vqrdmlsh.s q13, , d25[0] │ │ │ │ @ instruction: 0xffffba71 │ │ │ │ - vqshlu.s32 d28, d14, #31 │ │ │ │ + vmlsl.u q14, d31, d14[0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r1, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r0, #15 │ │ │ │ + lsrs r6, r6, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ pop {r3, r4, r5, r7, pc} │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #60] @ 0x3c │ │ │ │ + ldrh r0, [r6, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034efd4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r7, r0, #131072 @ 0x20000 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r4, [r7, #604] @ 0x25c │ │ │ │ cbz r4, 34effa │ │ │ │ mov r0, r4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ ldr.w r4, [r7, #680] @ 0x2a8 │ │ │ │ cbz r4, 34f00c │ │ │ │ mov r0, r4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ ldr.w r4, [r7, #700] @ 0x2bc │ │ │ │ cbz r4, 34f01e │ │ │ │ mov r0, r4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ ldr.w r4, [r7, #720] @ 0x2d0 │ │ │ │ cbz r4, 34f030 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ ldr.w r4, [r7, #740] @ 0x2e4 │ │ │ │ cbz r4, 34f042 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ ldr.w r4, [r7, #760] @ 0x2f8 │ │ │ │ cbz r4, 34f054 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ ldr.w r4, [r7, #780] @ 0x30c │ │ │ │ cbz r4, 34f066 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ add.w r6, r6, #131072 @ 0x20000 │ │ │ │ movs r4, #0 │ │ │ │ add.w r6, r6, #800 @ 0x320 │ │ │ │ ldr.w r5, [r6, r4, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 34f082 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ mov r0, r5 │ │ │ │ blx 26109c │ │ │ │ adds r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 34f070 │ │ │ │ ldr.w r0, [r7, #632] @ 0x278 │ │ │ │ bl 345584 │ │ │ │ @@ -362627,150 +362632,150 @@ │ │ │ │ ldr.w r2, [r2, r1, lsl #2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r6, fp, r2, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f386 │ │ │ │ ldr.w sl, [r4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r6, r0 │ │ │ │ adc.w r3, fp, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ strb.w r9, [r4, #4] │ │ │ │ b.n 34f184 │ │ │ │ ldrd r4, r3, [r5, #792] @ 0x318 │ │ │ │ ldr.w r1, [r5, #788] @ 0x314 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #688] @ (34f4a4 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f3ae │ │ │ │ ldr.w r8, [r5, #780] @ 0x30c │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #784] @ 0x310 │ │ │ │ b.n 34f174 │ │ │ │ ldrd r4, r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr.w r1, [r5, #748] @ 0x2ec │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #632] @ (34f4a4 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f3d6 │ │ │ │ ldr.w r8, [r5, #740] @ 0x2e4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #744] @ 0x2e8 │ │ │ │ b.n 34f16c │ │ │ │ ldrd r4, r3, [r5, #772] @ 0x304 │ │ │ │ ldr.w r1, [r5, #768] @ 0x300 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #572] @ (34f4a4 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f3fe │ │ │ │ ldr.w r8, [r5, #760] @ 0x2f8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #764] @ 0x2fc │ │ │ │ b.n 34f164 │ │ │ │ ldrd r4, r3, [r5, #732] @ 0x2dc │ │ │ │ ldr.w r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #516] @ (34f4a4 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f426 │ │ │ │ ldr.w r8, [r5, #720] @ 0x2d0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #724] @ 0x2d4 │ │ │ │ b.n 34f15c │ │ │ │ ldrd r4, r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #456] @ (34f4a4 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f44e │ │ │ │ ldr.w r8, [r5, #700] @ 0x2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #704] @ 0x2c0 │ │ │ │ b.n 34f152 │ │ │ │ ldrd r4, r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr.w r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #400] @ (34f4a4 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34f476 │ │ │ │ ldr.w r8, [r5, #680] @ 0x2a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #684] @ 0x2ac │ │ │ │ b.n 34f148 │ │ │ │ ldr.w r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 492000 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr.w r4, [r5, #604] @ 0x25c │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -362785,15 +362790,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34f1c8 │ │ │ │ ldr r0, [pc, #272] @ (34f4b0 ) │ │ │ │ mov r2, r6 │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34f1c8 │ │ │ │ ldr r3, [pc, #248] @ (34f4a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f200 │ │ │ │ ldr r3, [pc, #240] @ (34f4ac ) │ │ │ │ @@ -362802,15 +362807,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34f200 │ │ │ │ ldr r0, [pc, #236] @ (34f4b4 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34f200 │ │ │ │ ldr r3, [pc, #208] @ (34f4a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f23a │ │ │ │ ldr r3, [pc, #200] @ (34f4ac ) │ │ │ │ @@ -362819,15 +362824,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34f23a │ │ │ │ ldr r0, [pc, #200] @ (34f4b8 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34f23a │ │ │ │ ldr r3, [pc, #168] @ (34f4a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f274 │ │ │ │ ldr r3, [pc, #160] @ (34f4ac ) │ │ │ │ @@ -362836,15 +362841,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34f274 │ │ │ │ ldr r0, [pc, #164] @ (34f4bc ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34f274 │ │ │ │ ldr r3, [pc, #128] @ (34f4a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f2ae │ │ │ │ ldr r3, [pc, #120] @ (34f4ac ) │ │ │ │ @@ -362853,15 +362858,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34f2ae │ │ │ │ ldr r0, [pc, #128] @ (34f4c0 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34f2ae │ │ │ │ ldr r3, [pc, #88] @ (34f4a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f2e8 │ │ │ │ ldr r3, [pc, #80] @ (34f4ac ) │ │ │ │ @@ -362870,15 +362875,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34f2e8 │ │ │ │ ldr r0, [pc, #92] @ (34f4c4 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34f2e8 │ │ │ │ ldr r3, [pc, #48] @ (34f4a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f322 │ │ │ │ ldr r3, [pc, #40] @ (34f4ac ) │ │ │ │ @@ -362887,38 +362892,38 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34f322 │ │ │ │ ldr r0, [pc, #56] @ (34f4c8 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34f322 │ │ │ │ nop │ │ │ │ cbnz r0, 34f512 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #34] @ 0x22 │ │ │ │ + strh r2, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r6, #32] │ │ │ │ + strh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r1, #32] │ │ │ │ + strh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r4, #30] │ │ │ │ + strh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r7, #28] │ │ │ │ + strh r2, [r5, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r2, #28] │ │ │ │ + strh r2, [r0, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r5, #26] │ │ │ │ + strh r2, [r3, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034f4cc : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 3568ec │ │ │ │ nop │ │ │ │ @@ -362926,15 +362931,15 @@ │ │ │ │ 0034f4d8 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 356778 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (34f4ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldr r6, [r4, r4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (34f550 ) │ │ │ │ @@ -362965,27 +362970,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34f50e │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (34f560 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34f50e │ │ │ │ nop │ │ │ │ @ instruction: 0xb7de │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #68] @ 0x44 │ │ │ │ + ldr r0, [r5, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (34f5bc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #84] @ (34f5c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -363007,30 +363012,30 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (34f5cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add.w r0, r1, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 356cac │ │ │ │ @ instruction: 0xb77a │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #76] @ 0x4c │ │ │ │ + ldr r4, [r3, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 492020 │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ @@ -363082,35 +363087,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (34f724 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #148] @ (34f728 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #144] @ (34f72c ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #132] @ (34f730 ) │ │ │ │ ldr r1, [pc, #136] @ (34f734 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #120] @ (34f738 ) │ │ │ │ ldr r3, [pc, #124] @ (34f73c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #120] @ (34f740 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (34f744 ) │ │ │ │ @@ -363130,50 +363135,50 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r0, [r3, #3] │ │ │ │ + ldrb r0, [r1, #6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r3, #46] @ 0x2e │ │ │ │ + strh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bmi.n 34f774 │ │ │ │ + bmi.n 34f6d4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r3, #46] @ 0x2e │ │ │ │ + strh r4, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r6, #46] @ 0x2e │ │ │ │ + strh r2, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r0, #16 │ │ │ │ + lsls r4, r6, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r0, r5] │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r1, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa3c0068 │ │ │ │ lsls r3, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #62] @ 0x3e │ │ │ │ + str r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #192] @ 34f824 │ │ │ │ @@ -363216,15 +363221,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34f7a2 │ │ │ │ ldr r0, [pc, #100] @ (34f834 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34f7a2 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34f7a2 │ │ │ │ ldr r3, [pc, #88] @ (34f838 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -363233,48 +363238,48 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34f7a2 │ │ │ │ ldr r0, [pc, #68] @ (34f83c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34f7a2 │ │ │ │ ldr r3, [pc, #60] @ (34f840 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34f7a2 │ │ │ │ ldr r3, [pc, #32] @ (34f830 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34f7a2 │ │ │ │ ldr r0, [pc, #40] @ (34f844 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34f7a2 │ │ │ │ push {r1, r2, r4, r5, r6, lr} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #720] @ (34fb00 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #52] @ 0x34 │ │ │ │ + ldr r4, [r4, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #864] @ (34fb9c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ + ldr r0, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #52] @ 0x34 │ │ │ │ + ldr r4, [r3, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #276] @ (34f96c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -363330,15 +363335,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (34f984 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34f88a │ │ │ │ ldr r0, [pc, #176] @ (34f988 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34f88a │ │ │ │ ldr r3, [pc, #156] @ (34f97c ) │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r5 │ │ │ │ ldr.w r1, [r2, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -363355,15 +363360,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34f88e │ │ │ │ ldr r0, [pc, #132] @ (34f990 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r1, [r7, #2464] @ 0x9a0 │ │ │ │ b.n 34f88e │ │ │ │ movs r3, #8 │ │ │ │ add.w r0, r6, #6560 @ 0x19a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -363390,15 +363395,15 @@ │ │ │ │ bpl.n 34f88e │ │ │ │ ldr r0, [pc, #68] @ (34f998 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 34f88e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r2, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ @@ -363409,23 +363414,23 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #40] @ 0x28 │ │ │ │ + ldr r0, [r0, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #312] @ (34fae8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -363491,15 +363496,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 34fae2 │ │ │ │ ldr r0, [pc, #196] @ (34fb08 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r3, [pc, #168] @ (34faf8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34fa98 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r7, [r3, #2464] @ 0x9a0 │ │ │ │ b.n 34f9e4 │ │ │ │ @@ -363536,15 +363541,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34fa56 │ │ │ │ ldr r0, [pc, #100] @ (34fb14 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34fa56 │ │ │ │ ldr r3, [pc, #92] @ (34fb18 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34fa6a │ │ │ │ ldr r3, [pc, #56] @ (34fb00 ) │ │ │ │ @@ -363553,15 +363558,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34fa6a │ │ │ │ ldr r0, [pc, #76] @ (34fb1c ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 34fa6a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r0, 34fb38 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ @@ -363574,25 +363579,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ uxth r4, r6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r2, [r0, #40] @ 0x28 │ │ │ │ + ldr r2, [r6, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ sxtb r6, r6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + ldr r2, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #24] │ │ │ │ + ldr r2, [r4, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #64] @ (34fb70 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -363602,32 +363607,33 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 386f1c │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r2, r4, #6368 @ 0x18e0 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3862ec │ │ │ │ - strb r0, [r4, #16] │ │ │ │ + strb r0, [r2, #19] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r6, [r1, r1] │ │ │ │ + ldrsh r6, [r7, r3] │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + movs r2, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vhadd.u q8, q5, q0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (34fbe8 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #92] @ (34fbec ) │ │ │ │ @@ -363635,25 +363641,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (34fbf0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #76] @ (34fbf4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (34fbf8 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #60] @ (34fbfc ) │ │ │ │ ldr r2, [pc, #64] @ (34fc00 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -363664,27 +363670,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r0, #15] │ │ │ │ + strb r4, [r6, #17] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r1, #26] │ │ │ │ + ldrh r6, [r7, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 34fc78 │ │ │ │ + bmi.n 34fbd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r5, #4] │ │ │ │ + strh r6, [r3, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r3, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - mov sl, r5 │ │ │ │ + bx fp │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #12 │ │ │ │ + cmp r5, #188 @ 0xbc │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 34fc70 │ │ │ │ sub sp, #16 │ │ │ │ @@ -363693,15 +363699,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (34fc78 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #80] @ (34fc7c ) │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #76] @ (34fc80 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 34fc4c │ │ │ │ add.w r0, r3, #6560 @ 0x19a0 │ │ │ │ @@ -363718,33 +363724,33 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34fc3c │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (34fc8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34fc3c │ │ │ │ nop │ │ │ │ - strb r2, [r7, #12] │ │ │ │ + strb r2, [r5, #15] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r0, #22] │ │ │ │ + ldrh r4, [r6, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 34fbec │ │ │ │ + bmi.n 34fd4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #256] @ (34fd88 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #8] │ │ │ │ + ldr r0, [r4, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #120] @ 34fd18 │ │ │ │ sub sp, #8 │ │ │ │ @@ -363754,15 +363760,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ ldr r6, [pc, #112] @ (34fd24 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #104] @ (34fd28 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34fcfa │ │ │ │ add.w r0, r5, #6560 @ 0x19a0 │ │ │ │ @@ -363788,31 +363794,31 @@ │ │ │ │ ldr r3, [pc, #40] @ (34fd30 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34fcca │ │ │ │ ldr r0, [pc, #36] @ (34fd34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34fcca │ │ │ │ - strb r6, [r5, #10] │ │ │ │ + strb r6, [r3, #13] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r6, #16] │ │ │ │ + ldrh r4, [r4, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 34fd78 │ │ │ │ + bcc.n 34fcd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add sp, #144 @ 0x90 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r3 │ │ │ │ @@ -363825,15 +363831,15 @@ │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ ldr r7, [pc, #184] @ (34fe14 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #172] @ (34fe18 ) │ │ │ │ add r7, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34fde2 │ │ │ │ mov r3, r4 │ │ │ │ @@ -363888,32 +363894,32 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34fd76 │ │ │ │ ldr r0, [pc, #44] @ (34fe24 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34fd76 │ │ │ │ nop │ │ │ │ - strb r2, [r0, #8] │ │ │ │ + strb r2, [r6, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcs.n 34ff0c │ │ │ │ + bcc.n 34fe6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r1, #12] │ │ │ │ + ldrh r2, [r7, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r7, sp, #480 @ 0x1e0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #6] │ │ │ │ + ldrh r2, [r5, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #1272] @ 350334 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -363933,15 +363939,15 @@ │ │ │ │ ldr.w r1, [pc, #1252] @ 350348 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [pc, #1236] @ 35034c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w fp, [r7, r3] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35025a │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ @@ -364033,15 +364039,15 @@ │ │ │ │ add r8, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #3 │ │ │ │ mov.w r1, #8192 @ 0x2000 │ │ │ │ mov.w ip, #112 @ 0x70 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r5, #0 │ │ │ │ @@ -364053,15 +364059,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 3501f4 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #1 │ │ │ │ bl 386e4c │ │ │ │ cmp r5, #10 │ │ │ │ bne.n 34ffc0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ @@ -364143,19 +364149,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #684] @ (350384 ) │ │ │ │ mov r1, sl │ │ │ │ ldr.w r3, [r5, #-68] │ │ │ │ add r0, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ bl 491f08 │ │ │ │ @@ -364215,15 +364221,15 @@ │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 356a10 │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ b.n 350028 │ │ │ │ ldr r2, [pc, #496] @ (350390 ) │ │ │ │ ldr r3, [pc, #416] @ (350340 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -364247,15 +364253,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 34fff2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ (35039c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34fff2 │ │ │ │ mov r0, r6 │ │ │ │ bl 391f1c │ │ │ │ b.n 35003c │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34ffda │ │ │ │ @@ -364269,15 +364275,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34ffda │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ (3503a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34ffda │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3502e6 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #1268] @ 0x4f4 │ │ │ │ ldr.w r3, [r6, #1780] @ 0x6f4 │ │ │ │ @@ -364304,15 +364310,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (350398 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34fe8a │ │ │ │ ldr r0, [pc, #308] @ (3503ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 34fe8a │ │ │ │ ldr r3, [pc, #304] @ (3503b0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 350102 │ │ │ │ @@ -364328,15 +364334,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #264] @ (3503b4 ) │ │ │ │ ldrb.w r5, [r4, #1776] @ 0x6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r5, [r4, #1775] @ 0x6ef │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 350102 │ │ │ │ ldr r3, [pc, #244] @ (3503b8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35015a │ │ │ │ @@ -364344,15 +364350,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35015a │ │ │ │ ldr r0, [pc, #224] @ (3503bc ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35015a │ │ │ │ ldr r3, [pc, #208] @ (3503b8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35022c │ │ │ │ @@ -364360,15 +364366,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35022c │ │ │ │ ldr r0, [pc, #192] @ (3503c0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35022c │ │ │ │ ldr r0, [pc, #184] @ (3503c4 ) │ │ │ │ add r0, pc │ │ │ │ bl 42e5c0 │ │ │ │ ldr r0, [pc, #180] @ (3503c8 ) │ │ │ │ add r0, pc │ │ │ │ bl 42e5c0 │ │ │ │ @@ -364379,103 +364385,103 @@ │ │ │ │ ldr r0, [pc, #172] @ (3503d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r2, #4] │ │ │ │ + strb r4, [r0, #7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r6, sp, #584 @ 0x248 │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r6, sp, #568 @ 0x238 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #4] │ │ │ │ + ldrh r2, [r6, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 35043c │ │ │ │ + bcs.n 35039c │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr7, cr15, {7} │ │ │ │ ldr r7, [pc, #384] @ (3504d8 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrh r2, [r0, #4] │ │ │ │ + ldrh r2, [r6, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r2, #2] │ │ │ │ + ldrh r6, [r0, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r6, #0] │ │ │ │ + ldrh r4, [r4, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r2, #0] │ │ │ │ + ldrh r0, [r0, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r0, r0] │ │ │ │ + ldrh r0, [r6, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfb2e0040 │ │ │ │ - ldr r2, [r1, #124] @ 0x7c │ │ │ │ + @ instruction: 0xfbde0040 │ │ │ │ + strb r2, [r7, #1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r4, #56] @ 0x38 │ │ │ │ + strh r6, [r2, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r4, #104] @ 0x68 │ │ │ │ + ldr r4, [r2, #116] @ 0x74 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r4, #14] │ │ │ │ + ldrb r6, [r2, #17] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r5, #84 @ 0x54 │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r3, sp, #496 @ 0x1f0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r2, [r2, #92] @ 0x5c │ │ │ │ + ldr r2, [r0, #104] @ 0x68 │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r3, sp, #272 @ 0x110 │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r4, r8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #68] @ 0x44 │ │ │ │ + str r0, [r1, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #56] @ 0x38 │ │ │ │ + str r4, [r5, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #44] @ 0x2c │ │ │ │ + str r6, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #880] @ (350724 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #64] @ 0x40 │ │ │ │ + str r6, [r7, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #64] @ 0x40 │ │ │ │ + str r6, [r3, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ + str r4, [r7, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r2, #56] @ 0x38 │ │ │ │ + str r2, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r4, #52] @ 0x34 │ │ │ │ + str r6, [r2, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r6, #64] @ 0x40 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r0, #30] │ │ │ │ + strh r0, [r6, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r6, #32] │ │ │ │ + strh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003503d8 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 356670 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3503ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldr r3, [pc, #776] @ (3506f8 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -364486,15 +364492,15 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #284] @ (35052c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #16384 @ 0x4000 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #272] @ (350530 ) │ │ │ │ ldr r2, [pc, #272] @ (350534 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #268] @ (350538 ) │ │ │ │ add r2, pc │ │ │ │ @@ -364557,15 +364563,15 @@ │ │ │ │ bl 38f9b4 │ │ │ │ ldr r3, [pc, #132] @ (350544 ) │ │ │ │ ldr r1, [pc, #132] @ (350548 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4688 │ │ │ │ + bl 5e4738 │ │ │ │ cbnz r0, 3504f4 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 3928e8 │ │ │ │ @@ -364590,37 +364596,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (35054c ) │ │ │ │ add r0, pc │ │ │ │ bl 42e5c0 │ │ │ │ ldr r0, [pc, #52] @ (350550 ) │ │ │ │ add r0, pc │ │ │ │ bl 42e5c0 │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #64] @ 0x40 │ │ │ │ + ldr r6, [r3, #76] @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r1, #32] │ │ │ │ + strh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r7, #26] │ │ │ │ + strh r0, [r5, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r5, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #496] @ (350728 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r0, [r7, #30] │ │ │ │ + strh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r3, #30] │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, sp, #320 @ 0x140 │ │ │ │ lsls r2, r5, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r0, #16] │ │ │ │ + str r0, [r6, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r0, #24] │ │ │ │ + str r0, [r6, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #3316] @ 351258 │ │ │ │ movw lr, #10289 @ 0x2831 │ │ │ │ @@ -365148,15 +365154,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3505c4 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1600] @ 351268 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3505c4 │ │ │ │ movw r3, #49712 @ 0xc230 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r3, r2, lsl #6 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -365686,15 +365692,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #16] │ │ │ │ + ldrb r2, [r1, #19] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 3512f0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -365705,15 +365711,15 @@ │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r7, r0 │ │ │ │ bl 38f9b4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 38f96c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ @@ -365736,18 +365742,18 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #32] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 34f4cc │ │ │ │ nop │ │ │ │ - ldrb r4, [r6, r6] │ │ │ │ + ldrsh r4, [r4, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xe82a0040 │ │ │ │ - mov r8, pc │ │ │ │ + @ instruction: 0xe8da0040 │ │ │ │ + blx r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (35138c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -365769,15 +365775,15 @@ │ │ │ │ bl 38f9b4 │ │ │ │ ldr r3, [pc, #92] @ (351394 ) │ │ │ │ ldr r1, [pc, #96] @ (351398 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4688 │ │ │ │ + bl 5e4738 │ │ │ │ cbnz r0, 35135c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -365798,29 +365804,29 @@ │ │ │ │ ldr r0, [pc, #36] @ (3513a0 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 351322 │ │ │ │ ldr r0, [pc, #32] @ (3513a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 351322 │ │ │ │ ldr r1, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7fc │ │ │ │ + @ instruction: 0xb8ac │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #19] │ │ │ │ + strb r0, [r5, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ (351454 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -365829,35 +365835,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (35145c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #136] @ (351460 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #132] @ (351464 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #120] @ (351468 ) │ │ │ │ ldr r1, [pc, #124] @ (35146c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #108] @ (351470 ) │ │ │ │ ldr r3, [pc, #112] @ (351474 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r5, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r5, #92] @ 0x5c │ │ │ │ @@ -365882,34 +365888,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r7, r1] │ │ │ │ + ldrb r4, [r5, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r2, #8] │ │ │ │ + ldr r6, [r0, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb6e2 │ │ │ │ + @ instruction: 0xb792 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp sl, r5 │ │ │ │ + mov r2, fp │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 351210 │ │ │ │ + b.n 351370 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r0, #8] │ │ │ │ + ldr r6, [r6, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r3, #8] │ │ │ │ + ldr r4, [r1, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xefe7ffff │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #18] │ │ │ │ + strb r6, [r6, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #56] @ (3514cc ) │ │ │ │ @@ -365917,33 +365923,33 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #60] @ (3514d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 392a14 │ │ │ │ mov r0, r4 │ │ │ │ bl 391198 │ │ │ │ mov r0, r4 │ │ │ │ bl 386f1c │ │ │ │ add.w r2, r5, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3862ec │ │ │ │ - ldrh r4, [r4, r6] │ │ │ │ + ldrb r4, [r2, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r0, #14] │ │ │ │ + strb r2, [r6, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r5, #11] │ │ │ │ + strb r6, [r3, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 351520 │ │ │ │ sub sp, #12 │ │ │ │ @@ -365951,30 +365957,30 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (351528 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ bl 38f9b4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38f96c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3503d8 │ │ │ │ - ldrh r2, [r1, r5] │ │ │ │ + ldrh r2, [r7, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r8, r2 │ │ │ │ + cmp r0, r8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 3510a8 │ │ │ │ + b.n 351208 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -365986,15 +365992,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldrd r7, r8, [sp, #40] @ 0x28 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r9, r0 │ │ │ │ bl 38f9b4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 38f96c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ @@ -366017,19 +366023,19 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ strd r7, r8, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 34f4d8 │ │ │ │ - ldrh r4, [r6, r3] │ │ │ │ + ldrh r4, [r4, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 351094 │ │ │ │ + b.n 3511f4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, r7 │ │ │ │ + add sl, sp │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r3, [r0, r1, lsl #2] │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, r1, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -366326,15 +366332,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (351920 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #208] @ 0xd0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -366346,15 +366352,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, r0] │ │ │ │ + str r6, [r0, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #100] @ (35198c ) │ │ │ │ ldr r3, [pc, #104] @ (351990 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -366379,15 +366385,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (35199c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -366399,15 +366405,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #776] @ (351ca8 ) │ │ │ │ + str r2, [r6, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #92] @ (351a0c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -366441,25 +366447,25 @@ │ │ │ │ ubfx r1, r1, #12, #1 │ │ │ │ ldr r0, [pc, #36] @ (351a1c ) │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ add r0, pc │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3519c0 │ │ │ │ str r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ muls r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #608] @ (351c80 ) │ │ │ │ + str r0, [r1, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (351b40 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -366548,40 +366554,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 351a4a │ │ │ │ ldr r0, [pc, #104] @ (351b5c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 351a4a │ │ │ │ ldr r0, [pc, #96] @ (351b60 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 351a42 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 351ab0 │ │ │ │ b.n 351a42 │ │ │ │ ldr r0, [pc, #68] @ (351b64 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 351a46 │ │ │ │ ldr r0, [pc, #56] @ (351b68 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 351a42 │ │ │ │ str r2, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #236 @ 0xec │ │ │ │ @@ -366590,21 +366596,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, r0] │ │ │ │ + str r4, [r5, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #144] @ (351bf4 ) │ │ │ │ + ldr r7, [pc, #848] @ (351eb4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #632] @ (351de0 ) │ │ │ │ + str r6, [r1, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #128] @ (351bec ) │ │ │ │ + ldr r7, [pc, #832] @ (351eac ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #108] @ 351be8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -366640,26 +366646,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 351b94 │ │ │ │ ldr r0, [pc, #32] @ (351bf8 ) │ │ │ │ sub.w r1, r4, #1440 @ 0x5a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 351b94 │ │ │ │ str r1, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #76] @ 0x4c │ │ │ │ + ldr r2, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ movt r3, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r0, #1300] @ 0x514 │ │ │ │ @@ -366693,24 +366699,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351c38 │ │ │ │ ldr r0, [pc, #24] @ (351c7c ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ pop {r4} │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ str r0, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #72] @ 0x48 │ │ │ │ + ldr r6, [r0, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ add.w r3, r0, #134144 @ 0x20c00 │ │ │ │ @@ -366788,15 +366794,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 351d46 │ │ │ │ ldr r0, [pc, #104] @ (351dd4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr.w r0, [r9, #3512] @ 0xdb8 │ │ │ │ add.w r4, r4, r4, lsl #1 │ │ │ │ bl 38f9bc │ │ │ │ subs r1, r7, r4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 351d1c │ │ │ │ @@ -366816,35 +366822,35 @@ │ │ │ │ ldr r3, [pc, #36] @ (351dd0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351d38 │ │ │ │ ldr r0, [pc, #48] @ (351de8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [r5, #1324] @ 0x52c │ │ │ │ ldr.w r1, [r5, #1408] @ 0x580 │ │ │ │ b.n 351d38 │ │ │ │ nop │ │ │ │ ldrh r0, [r6, #62] @ 0x3e │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #60] @ 0x3c │ │ │ │ + ldr r6, [r0, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r6, r3] │ │ │ │ + strh r6, [r4, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r3, #56] @ 0x38 │ │ │ │ + ldr r0, [r1, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xfabe0049 │ │ │ │ + @ instruction: 0xfb6e0049 │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, r4] │ │ │ │ + ldrh r2, [r2, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 351e60 │ │ │ │ mov r2, r0 │ │ │ │ @@ -366877,28 +366883,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351e2c │ │ │ │ mov r4, r2 │ │ │ │ ldr r0, [pc, #32] @ (351e70 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 351e2c │ │ │ │ nop │ │ │ │ ldrh r0, [r4, #54] @ 0x36 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #384] @ (351fec ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #152] @ (351f0c ) │ │ │ │ + ldr r6, [pc, #856] @ (3521cc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ @@ -367004,15 +367010,15 @@ │ │ │ │ ldr r0, [pc, #60] @ (351fd8 ) │ │ │ │ ldrb.w r4, [sp, #23] │ │ │ │ ldrb.w r3, [sp, #22] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ ldrb.w r1, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 351f52 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -367022,15 +367028,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #128] @ (35205c ) │ │ │ │ + ldr r5, [pc, #832] @ (35231c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #284] @ (35210c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -367101,23 +367107,23 @@ │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 35201a │ │ │ │ ldr r0, [pc, #116] @ (352120 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r1, [r4, #208] @ 0xd0 │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ and.w r6, r1, r3 │ │ │ │ b.n 35201a │ │ │ │ ldr r0, [pc, #96] @ (352124 ) │ │ │ │ lsls r1, r6, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, r6, lsl #2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r4, r6, lsl #2] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r6, r2, r3 │ │ │ │ @@ -367133,33 +367139,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 352066 │ │ │ │ ldr r0, [pc, #40] @ (35212c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 352066 │ │ │ │ ldrh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #1008] @ (352510 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #232] @ (35220c ) │ │ │ │ + ldr r5, [pc, #936] @ (3524cc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #888] @ (3524a0 ) │ │ │ │ + ldr r5, [pc, #568] @ (352360 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #176] @ (3521e0 ) │ │ │ │ + ldr r5, [pc, #880] @ (3524a0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -367194,26 +367200,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35216e │ │ │ │ ldr r0, [pc, #32] @ (3521bc ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 35216e │ │ │ │ ldrh r6, [r1, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #124] @ 0x7c │ │ │ │ + ldr r6, [r7, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -367248,26 +367254,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3521fe │ │ │ │ ldr r0, [pc, #32] @ (35224c ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3521fe │ │ │ │ ldrh r6, [r7, #22] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #288] @ (352368 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #116] @ 0x74 │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 3522a8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -367292,27 +367298,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 352272 │ │ │ │ ldr r0, [pc, #32] @ (3522b8 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 352272 │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #18] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #208] @ (35238c ) │ │ │ │ + ldr r5, [pc, #912] @ (35264c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -367363,26 +367369,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35231a │ │ │ │ ldr r0, [pc, #28] @ (35236c ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 35231a │ │ │ │ ldrh r0, [r1, #16] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #100] @ 0x64 │ │ │ │ + str r2, [r5, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #120] @ (3523f8 ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -367424,26 +367430,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 352392 │ │ │ │ ldr r0, [pc, #36] @ (352408 ) │ │ │ │ lsrs r3, r6, #14 │ │ │ │ ubfx r2, r2, #15, #1 │ │ │ │ ubfx r1, r5, #12, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 352392 │ │ │ │ nop │ │ │ │ ldrh r6, [r3, #10] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #96] @ 0x60 │ │ │ │ + str r6, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #1072] @ 352850 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -367535,15 +367541,15 @@ │ │ │ │ ldr r3, [pc, #864] @ (352868 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 35244c │ │ │ │ ldr r0, [pc, #860] @ (35286c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35244c │ │ │ │ ldr r3, [pc, #852] @ (352870 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 352472 │ │ │ │ ldr r3, [pc, #836] @ (352868 ) │ │ │ │ @@ -367560,15 +367566,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 35281e │ │ │ │ ldr r0, [pc, #820] @ (352878 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr.w r2, [r7, #2072] @ 0x818 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3526bc │ │ │ │ cmp r1, #1 │ │ │ │ beq.w 35266c │ │ │ │ @@ -367668,15 +367674,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3524f2 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #548] @ (352888 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [r4, #12] │ │ │ │ b.n 352572 │ │ │ │ lsls r5, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r1, [r4, #12] │ │ │ │ bpl.w 35256a │ │ │ │ movs r1, #1 │ │ │ │ @@ -367804,30 +367810,30 @@ │ │ │ │ beq.w 352576 │ │ │ │ b.n 352692 │ │ │ │ ldr r0, [pc, #256] @ (352898 ) │ │ │ │ ubfx r3, r2, #17, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r2, #16, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr.w r2, [r7, #2072] @ 0x818 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 3526d2 │ │ │ │ lsls r1, r2, #15 │ │ │ │ bpl.n 3526d6 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 352676 │ │ │ │ b.n 352778 │ │ │ │ ldr r0, [pc, #216] @ (35289c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr.w r3, [r7, #2072] @ 0x818 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r1, [r8, #66] @ 0x42 │ │ │ │ ubfx r0, r3, #19, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -367847,15 +367853,15 @@ │ │ │ │ ldr r0, [pc, #152] @ (3528a0 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ lsrs r2, r2, #17 │ │ │ │ strd lr, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 352746 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ (3528a4 ) │ │ │ │ movw r2, #375 @ 0x177 │ │ │ │ ldr r1, [pc, #124] @ (3528a8 ) │ │ │ │ ldr r0, [pc, #128] @ (3528ac ) │ │ │ │ add r3, pc │ │ │ │ @@ -367883,53 +367889,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r5, #2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ + ldrh r0, [r2, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r4, [r3, r6] │ │ │ │ + ldrh r4, [r1, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #696] @ (352b38 ) │ │ │ │ + ldr r3, [pc, #376] @ (3529f8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r1, #52] @ 0x34 │ │ │ │ + str r6, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, r0] │ │ │ │ + ldrh r6, [r6, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r5, r5] │ │ │ │ + ldr r0, [r3, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r0, [r5, r6] │ │ │ │ + ldr r0, [r3, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r4, [r1, r6] │ │ │ │ + ldr r4, [r7, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #368] @ (352a18 ) │ │ │ │ + ldr r1, [pc, #48] @ (3528d8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r7, #12] │ │ │ │ + str r6, [r5, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r6, #32] │ │ │ │ + str r2, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #280] @ (3529cc ) │ │ │ │ + ldr r0, [pc, #984] @ (352c8c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r5, #12] │ │ │ │ + str r0, [r3, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r3, #32] │ │ │ │ + str r4, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #252] @ (3529cc ) │ │ │ │ @@ -367988,15 +367994,15 @@ │ │ │ │ ldr r2, [pc, #132] @ (3529d8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 352908 │ │ │ │ ldr r0, [pc, #124] @ (3529dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 352908 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r4, #224] @ 0xe0 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ bl 351fdc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ @@ -368019,47 +368025,47 @@ │ │ │ │ ldr r2, [pc, #60] @ (3529d8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 352908 │ │ │ │ ldr r0, [pc, #60] @ (3529e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 352908 │ │ │ │ ldr r2, [pc, #56] @ (3529e8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 352908 │ │ │ │ ldr r2, [pc, #28] @ (3529d8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 352908 │ │ │ │ ldr r0, [pc, #40] @ (3529ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 352908 │ │ │ │ strh r6, [r1, #32] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r0 │ │ │ │ + cmp sl, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #12] │ │ │ │ + str r6, [r0, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, ip │ │ │ │ + cmp r8, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #20480 @ 0x5000 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ @@ -368133,15 +368139,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (352b04 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ bic.w r2, r2, #4261412864 @ 0xfe000000 │ │ │ │ ldr.w r1, [r3, #1324] @ 0x52c │ │ │ │ orrs r1, r2 │ │ │ │ str.w r1, [r3, #1324] @ 0x52c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -368156,15 +368162,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r1, r4] │ │ │ │ + ldrsh r2, [r7, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #784] @ (352e2c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -368260,19 +368266,19 @@ │ │ │ │ ldr.w r2, [r8, #12] │ │ │ │ umull r7, r4, r4, r2 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 352d6a │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r7, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r4, r1 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r8, #4] │ │ │ │ b.n 352c10 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 352be8 │ │ │ │ ldr r3, [pc, #476] @ (352e34 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -368283,15 +368289,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 352be8 │ │ │ │ ldr r0, [pc, #460] @ (352e3c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 352be8 │ │ │ │ bic.w r1, r3, #2147483648 @ 0x80000000 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ cbz r1, 352cd6 │ │ │ │ orr.w r1, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ @@ -368340,15 +368346,15 @@ │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 352b56 │ │ │ │ ldr r0, [pc, #312] @ (352e48 ) │ │ │ │ mov.w r1, r8, lsl #2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, r8, lsl #2] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ orrs r3, r2 │ │ │ │ b.n 352b56 │ │ │ │ ldr r3, [pc, #296] @ (352e4c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -368358,15 +368364,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 352c18 │ │ │ │ ldr r0, [pc, #272] @ (352e50 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 352c18 │ │ │ │ ldr.w r0, [r5, #3512] @ 0xdb8 │ │ │ │ bl 38566c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbz r0, 352d96 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 352dea │ │ │ │ @@ -368386,15 +368392,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 352c30 │ │ │ │ ldr r0, [pc, #208] @ (352e58 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 352c30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 352e0a │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ adds r2, r3, #1 │ │ │ │ @@ -368414,86 +368420,86 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 352cc6 │ │ │ │ ldr r0, [pc, #132] @ (352e5c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 352cc6 │ │ │ │ ldr r0, [pc, #124] @ (352e60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 352cee │ │ │ │ ldr r3, [pc, #120] @ (352e64 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 352d5a │ │ │ │ ldr r3, [pc, #64] @ (352e38 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 352d5a │ │ │ │ ldr r0, [pc, #104] @ (352e68 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 352d5a │ │ │ │ ldr r3, [pc, #96] @ (352e6c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 352d9a │ │ │ │ ldr r3, [pc, #32] @ (352e38 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 352d9a │ │ │ │ ldr r0, [pc, #80] @ (352e70 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 352d9a │ │ │ │ nop │ │ │ │ strh r4, [r0, #14] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ mvns r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #264] @ (352f48 ) │ │ │ │ + ldr r3, [pc, #968] @ (353208 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #88] @ (352ea4 ) │ │ │ │ + ldr r4, [pc, #792] @ (353164 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #56] @ (352e8c ) │ │ │ │ + ldr r3, [pc, #760] @ (35314c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #456] @ (353024 ) │ │ │ │ + ldr r3, [pc, #136] @ (352ee4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #480] @ (353040 ) │ │ │ │ + ldr r3, [pc, #160] @ (352f00 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #744] @ (35314c ) │ │ │ │ + ldr r4, [pc, #424] @ (35300c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #856] @ (3531c4 ) │ │ │ │ + ldr r4, [pc, #536] @ (353084 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ands r6, r1 │ │ │ │ + lsls r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #236] @ 352f70 │ │ │ │ sub.w r3, r1, #784 @ 0x310 │ │ │ │ @@ -368577,26 +368583,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 352ea2 │ │ │ │ ldr r0, [pc, #28] @ (352f80 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 352ea2 │ │ │ │ ldrb r6, [r2, #25] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #736] @ (35325c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, r5] │ │ │ │ + ldrb r6, [r2, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -368631,26 +368637,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 352fc2 │ │ │ │ ldr r0, [pc, #32] @ (353010 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 352fc2 │ │ │ │ ldrb r2, [r7, #20] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, r4] │ │ │ │ + ldrh r2, [r6, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -368685,26 +368691,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 353052 │ │ │ │ ldr r0, [pc, #32] @ (3530a0 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 353052 │ │ │ │ ldrb r2, [r5, #18] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bics r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, r2] │ │ │ │ + ldrh r2, [r2, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r3, r2 │ │ │ │ movw r2, #64509 @ 0xfbfd │ │ │ │ movt r2, #30676 @ 0x77d4 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ ands r2, r3 │ │ │ │ b.n 352b08 │ │ │ │ @@ -368735,27 +368741,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3530d6 │ │ │ │ ldr r0, [pc, #32] @ (35311c ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3530d6 │ │ │ │ nop │ │ │ │ ldrb r0, [r3, #16] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #448] @ (3532e0 ) │ │ │ │ + ldr r2, [pc, #128] @ (3531a0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #184] @ (3531dc ) │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ ldr r3, [pc, #184] @ (3531e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -368794,15 +368800,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353142 │ │ │ │ ldr r0, [pc, #104] @ (3531ec ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r1, [pc, #84] @ (3531e4 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 353158 │ │ │ │ ldr r1, [pc, #80] @ (3531e8 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ @@ -368814,15 +368820,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #56] @ (3531f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ orr.w r2, r2, #402653184 @ 0x18000000 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -368836,40 +368842,40 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #146 @ 0x92 │ │ │ │ + subs r7, #66 @ 0x42 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #98 @ 0x62 │ │ │ │ + subs r7, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r7, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r6, r5, #133120 @ 0x20800 │ │ │ │ add.w r8, r5, #134144 @ 0x20c00 │ │ │ │ mov sl, r1 │ │ │ │ add.w r4, r6, #852 @ 0x354 │ │ │ │ ldr.w r0, [r7, #2116] @ 0x844 │ │ │ │ add.w r9, r8, #328 @ 0x148 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ b.n 35322c │ │ │ │ adds r4, #20 │ │ │ │ cmp r4, r9 │ │ │ │ beq.n 353244 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353226 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #20 │ │ │ │ bl 351dec │ │ │ │ cmp r4, r9 │ │ │ │ bne.n 35322c │ │ │ │ ldr r3, [pc, #316] @ (353384 ) │ │ │ │ mov ip, r7 │ │ │ │ @@ -368979,19 +368985,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ bne.n 353374 │ │ │ │ b.n 3532b8 │ │ │ │ nop │ │ │ │ - subs r6, #60 @ 0x3c │ │ │ │ + subs r6, #236 @ 0xec │ │ │ │ lsls r5, r2, #1 │ │ │ │ - negs r4, r0 │ │ │ │ + cmn r4, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sbcs r6, r2 │ │ │ │ + negs r6, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #272] @ (3534b4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -369037,15 +369043,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (3534c0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 353410 │ │ │ │ ldr r0, [pc, #188] @ (3534c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3531f4 │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 3533ca │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -369071,28 +369077,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3533b4 │ │ │ │ ldr r0, [pc, #124] @ (3534d0 ) │ │ │ │ asrs r3, r1, #31 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3533b4 │ │ │ │ ldr r0, [pc, #112] @ (3534d4 ) │ │ │ │ ubfx r3, r4, #28, #1 │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #27, #1 │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r3, r4, #12, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ and.w r3, r4, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3533c6 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3533f6 │ │ │ │ b.n 353410 │ │ │ │ @@ -369104,37 +369110,37 @@ │ │ │ │ ldr r3, [pc, #28] @ (3534c0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353422 │ │ │ │ ldr r0, [pc, #48] @ (3534dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 353422 │ │ │ │ ldrb r4, [r7, #4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #38 @ 0x26 │ │ │ │ + subs r5, #214 @ 0xd6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adcs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #8 │ │ │ │ + subs r4, #184 @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #52 @ 0x34 │ │ │ │ + subs r4, #228 @ 0xe4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #176 @ 0xb0 │ │ │ │ + subs r5, #96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r3, r2 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r2, [r2, #1300] @ 0x514 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 353504 │ │ │ │ ldr.w r2, [r0, #208] @ 0xd0 │ │ │ │ @@ -369233,15 +369239,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 35359a │ │ │ │ ldr r0, [pc, #232] @ (3536dc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35359a │ │ │ │ add.w r2, r1, #65536 @ 0x10000 │ │ │ │ ldrh.w r2, [r4, r2, lsl #1] │ │ │ │ bfi r3, r2, #0, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 35355e │ │ │ │ @@ -369255,15 +369261,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35355e │ │ │ │ ldr r0, [pc, #188] @ (3536e4 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35355e │ │ │ │ cbnz r0, 353696 │ │ │ │ uxth r2, r3 │ │ │ │ cbz r1, 353646 │ │ │ │ add.w r1, r1, #65536 @ 0x10000 │ │ │ │ strh.w r2, [r4, r1, lsl #1] │ │ │ │ @@ -369290,15 +369296,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 35359a │ │ │ │ ldr r0, [pc, #96] @ (3536ec ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35359a │ │ │ │ ldr r2, [pc, #88] @ (3536f0 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 353638 │ │ │ │ @@ -369307,43 +369313,43 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 353638 │ │ │ │ ldr r0, [pc, #68] @ (3536f4 ) │ │ │ │ uxth r2, r3 │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 353638 │ │ │ │ nop │ │ │ │ strb r6, [r2, #30] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #254 @ 0xfe │ │ │ │ + subs r3, #174 @ 0xae │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r2, #192 @ 0xc0 │ │ │ │ + subs r3, #112 @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r0, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, r7] │ │ │ │ + ldrsb r4, [r7, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #704] @ (3539a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, r5] │ │ │ │ + ldrsb r4, [r2, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ blx r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, r3] │ │ │ │ + strb r0, [r7, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, r5] │ │ │ │ + strb r2, [r7, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #232] @ (3537f4 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -369383,15 +369389,15 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3537cc │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ mov r0, r2 │ │ │ │ ldrb.w r1, [r4, #2112] @ 0x840 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ mul.w r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ ite cc │ │ │ │ movcc r0, #0 │ │ │ │ movcs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -369412,15 +369418,15 @@ │ │ │ │ bpl.n 35372c │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #76] @ (353804 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr.w r2, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr.w r0, [r4, r3, lsl #2] │ │ │ │ b.n 35372c │ │ │ │ ldr r3, [pc, #56] @ (353808 ) │ │ │ │ @@ -369434,31 +369440,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353766 │ │ │ │ ldr r0, [pc, #40] @ (35380c ) │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 353766 │ │ │ │ nop │ │ │ │ strb r4, [r2, #23] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ blxns r9 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #74 @ 0x4a │ │ │ │ + subs r3, #250 @ 0xfa │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #86 @ 0x56 │ │ │ │ + subs r4, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ and.w lr, r2, #7 │ │ │ │ ldr.w ip, [pc, #136] @ 3538a0 │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ sub.w r1, r1, #16384 @ 0x4000 │ │ │ │ add.w r3, r1, #51 @ 0x33 │ │ │ │ @@ -369500,25 +369506,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35386a │ │ │ │ ldr r0, [pc, #28] @ (3538b0 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ nop │ │ │ │ strb r4, [r6, #18] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r1] │ │ │ │ + str r4, [r2, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #308] @ (3539fc ) │ │ │ │ @@ -369613,15 +369619,15 @@ │ │ │ │ bpl.n 35391c │ │ │ │ ldr r0, [pc, #80] @ (353a0c ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r2, lr │ │ │ │ strd sl, r4, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r3, [r5, #42] @ 0x2a │ │ │ │ adds r1, r3, #6 │ │ │ │ add.w r3, r5, r3, lsl #1 │ │ │ │ ldr.w lr, [r5, r1, lsl #3] │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add.w r3, r5, r1, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -369640,21 +369646,21 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, r2] │ │ │ │ + strh r0, [r2, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #152 @ 0x98 │ │ │ │ + adds r7, #72 @ 0x48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [pc, #232] @ (353b00 ) │ │ │ │ + ldr r7, [pc, #936] @ (353dc0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r7, r0] │ │ │ │ + strh r2, [r5, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #1556] @ 354044 │ │ │ │ mov r5, r1 │ │ │ │ @@ -369821,15 +369827,15 @@ │ │ │ │ ldr.w r3, [pc, #1112] @ 35405c │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 353a92 │ │ │ │ ldr.w r0, [pc, #1100] @ 354060 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 353a92 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353b56 │ │ │ │ ldr.w r3, [pc, #1084] @ 354064 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -369848,15 +369854,15 @@ │ │ │ │ ldr.w r3, [pc, #1032] @ 35405c │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 353b56 │ │ │ │ ldr.w r0, [pc, #1028] @ 354068 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 353b56 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ orr.w r1, r1, #48 @ 0x30 │ │ │ │ str r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 353b56 │ │ │ │ @@ -369891,15 +369897,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 353af6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ (354070 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 353af6 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 353ec4 │ │ │ │ lsls r3, r2, #22 │ │ │ │ bmi.w 353b36 │ │ │ │ b.n 353b56 │ │ │ │ @@ -369942,15 +369948,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 353bdc │ │ │ │ ldr r0, [pc, #776] @ (354078 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 353bdc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 353b56 │ │ │ │ ldr r3, [pc, #756] @ (35407c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -369959,15 +369965,15 @@ │ │ │ │ ldr r3, [pc, #712] @ (35405c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 353c42 │ │ │ │ ldr r0, [pc, #732] @ (354080 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 353b56 │ │ │ │ b.n 353c44 │ │ │ │ mov r0, r7 │ │ │ │ bl 3469d4 │ │ │ │ @@ -369988,15 +369994,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 353aea │ │ │ │ ldr r0, [pc, #668] @ (354088 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb.w r2, [sp, #25] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [sp, #24] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 353aea │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 353fa8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r6, [sp, #32] │ │ │ │ strb.w r4, [sp, #27] │ │ │ │ @@ -370055,15 +370061,15 @@ │ │ │ │ ldr r3, [pc, #428] @ (35405c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 353c42 │ │ │ │ ldr r0, [pc, #468] @ (354090 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 353e86 │ │ │ │ ldr r3, [pc, #460] @ (354094 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 353eda │ │ │ │ ldr r3, [pc, #396] @ (35405c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -370082,15 +370088,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 353d3a │ │ │ │ ldr r0, [pc, #412] @ (35409c ) │ │ │ │ uxth r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 353d3a │ │ │ │ ldr r3, [pc, #404] @ (3540a0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbnz r3, 353f5c │ │ │ │ movs r3, #0 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ @@ -370111,26 +370117,26 @@ │ │ │ │ ldr r3, [pc, #280] @ (35405c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 353c42 │ │ │ │ ldr r0, [pc, #340] @ (3540a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [sl] │ │ │ │ b.n 353e8a │ │ │ │ ldr r3, [pc, #252] @ (35405c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ beq.w 353c9e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ (3540a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 353f14 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 353b56 │ │ │ │ ldr r3, [pc, #224] @ (354064 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -370139,38 +370145,38 @@ │ │ │ │ ldr r3, [pc, #200] @ (35405c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 353e86 │ │ │ │ ldr r0, [pc, #268] @ (3540ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 353e86 │ │ │ │ ldr r3, [pc, #260] @ (3540b0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 353e08 │ │ │ │ ldr r3, [pc, #164] @ (35405c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 353e08 │ │ │ │ ldr r0, [pc, #236] @ (3540b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 353e08 │ │ │ │ ldr r0, [pc, #232] @ (3540b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 353b32 │ │ │ │ ldr r0, [pc, #220] @ (3540bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 353b56 │ │ │ │ b.n 353c44 │ │ │ │ ldr r2, [pc, #160] @ (354094 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ @@ -370193,20 +370199,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 35403a │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 354008 │ │ │ │ ldr r0, [pc, #148] @ (3540c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 353e38 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ (3540c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 353e38 │ │ │ │ strb r4, [r5, #10] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, #10] │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -370214,67 +370220,67 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r1, #9] │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r4, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #190 @ 0xbe │ │ │ │ + subs r3, #110 @ 0x6e │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r4, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #110 @ 0x6e │ │ │ │ + subs r3, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ands r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #252 @ 0xfc │ │ │ │ + adds r7, #172 @ 0xac │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r8, r1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #126 @ 0x7e │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #130 @ 0x82 │ │ │ │ + subs r0, #50 @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #162 @ 0xa2 │ │ │ │ + adds r6, #82 @ 0x52 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r6, [pc, #544] @ (3542b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #204 @ 0xcc │ │ │ │ + subs r0, #124 @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #712] @ (354368 ) │ │ │ │ + ldr r6, [pc, #392] @ (354228 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #56 @ 0x38 │ │ │ │ + adds r7, #232 @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #208 @ 0xd0 │ │ │ │ + adds r5, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #172 @ 0xac │ │ │ │ + adds r7, #92 @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r0, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #174 @ 0xae │ │ │ │ + adds r6, #94 @ 0x5e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #68 @ 0x44 │ │ │ │ + adds r6, #244 @ 0xf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #110 @ 0x6e │ │ │ │ + adds r7, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #230 @ 0xe6 │ │ │ │ + adds r6, #150 @ 0x96 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #140 @ 0x8c │ │ │ │ + adds r6, #60 @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -370316,26 +370322,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 354124 │ │ │ │ ldr r0, [pc, #28] @ (354168 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 354124 │ │ │ │ nop │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #664] @ (354404 ) │ │ │ │ + ldr r2, [pc, #344] @ (3542c4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -370377,26 +370383,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3541c4 │ │ │ │ ldr r0, [pc, #28] @ (354208 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3541c4 │ │ │ │ nop │ │ │ │ ldr r0, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ bics r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #216] @ (3542e4 ) │ │ │ │ + ldr r1, [pc, #920] @ (3545a4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -370438,26 +370444,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 354264 │ │ │ │ ldr r0, [pc, #28] @ (3542a8 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 354264 │ │ │ │ nop │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, fp │ │ │ │ + @ instruction: 0x478e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -370499,26 +370505,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 354304 │ │ │ │ ldr r0, [pc, #28] @ (354348 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 354304 │ │ │ │ nop │ │ │ │ ldr r0, [r2, #32] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #288] @ (354464 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, sp │ │ │ │ + bx r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #328] @ 3544a4 │ │ │ │ sub.w r4, r1, #768 @ 0x300 │ │ │ │ @@ -370622,26 +370628,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 35437a │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (3544b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35437a │ │ │ │ ldr r6, [r7, #20] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #360] @ (354620 ) │ │ │ │ + ldr r1, [pc, #40] @ (3544e0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 35456c │ │ │ │ mov r3, r0 │ │ │ │ @@ -370700,15 +370706,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3544f4 │ │ │ │ ldr r0, [pc, #48] @ (354588 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3544f4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ @@ -370719,15 +370725,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r4, #124] @ 0x7c │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #176 @ 0xb0 │ │ │ │ + adds r2, #96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3656] @ 0xe48 │ │ │ │ sub sp, #396 @ 0x18c │ │ │ │ @@ -370776,28 +370782,28 @@ │ │ │ │ bl 347e5c │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r9, [sp, #124] @ 0x7c │ │ │ │ ldr.w sl, [sp, #116] @ 0x74 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ subs r5, r0, r2 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #59 @ 0x3b │ │ │ │ bhi.w 3549c8 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ subs r2, r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, r5 │ │ │ │ movs r6, #1 │ │ │ │ blx 262b9c │ │ │ │ add.w r2, r8, #16384 @ 0x4000 │ │ │ │ @@ -371134,15 +371140,15 @@ │ │ │ │ cmp r3, #21 │ │ │ │ bhi.w 354e9a │ │ │ │ movs r3, #22 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ b.n 354680 │ │ │ │ uxth r3, r3 │ │ │ │ subs r5, r3, r1 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 354746 │ │ │ │ add r3, sp, #392 @ 0x188 │ │ │ │ @@ -371464,15 +371470,15 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 354a1a │ │ │ │ ldr r0, [pc, #76] @ (354dc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 354a1a │ │ │ │ movw r1, #52225 @ 0xcc01 │ │ │ │ movt r1, #43707 @ 0xaabb │ │ │ │ b.n 3546c8 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @@ -371482,27 +371488,27 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ str r6, [r4, #112] @ 0x70 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r5, #1 │ │ │ │ - movs r5, #176 @ 0xb0 │ │ │ │ + movs r6, #96 @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r5, #164 @ 0xa4 │ │ │ │ + movs r6, #84 @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ blxns r9 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #252 @ 0xfc │ │ │ │ + adds r1, #172 @ 0xac │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [pc, #2524] @ 3557a8 │ │ │ │ ubfx r2, sl, #12, #2 │ │ │ │ tst.w r7, #1 │ │ │ │ mov.w r6, #1 │ │ │ │ add r3, pc │ │ │ │ it eq │ │ │ │ @@ -371567,15 +371573,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3545ec │ │ │ │ ldr.w r0, [pc, #2344] @ 3557b4 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 3545ec │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r5, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ adds r7, r3, r2 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -371902,15 +371908,15 @@ │ │ │ │ ldr.w r3, [pc, #1432] @ 3557b0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 355230 │ │ │ │ ldr.w r0, [pc, #1436] @ 3557c0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 355230 │ │ │ │ ldr r3, [sp, #324] @ 0x144 │ │ │ │ add r6, r3 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r6, r5 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ @@ -372094,15 +372100,15 @@ │ │ │ │ ldr r0, [pc, #912] @ (3557c8 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 354f34 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r4, [r8, #20] │ │ │ │ ldr.w r0, [r3, #2888] @ 0xb48 │ │ │ │ bl 346800 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ cmp r0, r3 │ │ │ │ @@ -372143,15 +372149,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 35518c │ │ │ │ ldr r0, [pc, #776] @ (3557d0 ) │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35518c │ │ │ │ mov r0, r4 │ │ │ │ bl 348348 │ │ │ │ b.w 354b84 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #3512] @ 0xdb8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -372165,15 +372171,15 @@ │ │ │ │ ldr r3, [pc, #696] @ (3557b0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 354f66 │ │ │ │ ldr r0, [pc, #724] @ (3557d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 354f66 │ │ │ │ str r5, [sp, #380] @ 0x17c │ │ │ │ cmp.w r6, #167772160 @ 0xa000000 │ │ │ │ bne.n 355494 │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ b.w 354cc8 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -372243,15 +372249,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3551a8 │ │ │ │ ldr r0, [pc, #512] @ (3557e4 ) │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3551a8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3556c6 │ │ │ │ add.w r2, r8, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r2, #172] @ 0xac │ │ │ │ @@ -372259,22 +372265,22 @@ │ │ │ │ itt ne │ │ │ │ addne r3, #1 │ │ │ │ strne.w r3, [r2, #172] @ 0xac │ │ │ │ b.w 354952 │ │ │ │ ldr r0, [pc, #476] @ (3557e8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35518c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #464] @ (3557ec ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr.w r3, [r9, r4, lsl #2] │ │ │ │ ldr.w r0, [r9, r6, lsl #2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 35555c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add.w r2, r3, #14 │ │ │ │ @@ -372287,15 +372293,15 @@ │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 355752 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ cmp r0, #39 @ 0x27 │ │ │ │ bls.w 354a5e │ │ │ │ ldrb.w r3, [sp, #313] @ 0x139 │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #2 │ │ │ │ bne.w 354a5e │ │ │ │ add.w r3, r8, #20480 @ 0x5000 │ │ │ │ @@ -372332,15 +372338,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3555f4 │ │ │ │ ldr r0, [pc, #276] @ (3557f4 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3555f4 │ │ │ │ ldr r2, [pc, #268] @ (3557f8 ) │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 354aa8 │ │ │ │ @@ -372363,21 +372369,21 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrb.w r3, [sp, #254] @ 0xfe │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ ldrb.w r3, [sp, #253] @ 0xfd │ │ │ │ ldrb.w r2, [sp, #252] @ 0xfc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 354aa8 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #184] @ (355800 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 354a10 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w lr, r3, r2 │ │ │ │ add.w ip, lr, #32 │ │ │ │ mov r6, r9 │ │ │ │ @@ -372400,62 +372406,64 @@ │ │ │ │ ldr r1, [pc, #112] @ (355808 ) │ │ │ │ ldr r0, [pc, #112] @ (35580c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #604 @ 0x25c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - movs r2, #176 @ 0xb0 │ │ │ │ + movs r3, #96 @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #172 @ 0xac │ │ │ │ + adds r0, #92 @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #16 │ │ │ │ + cmp r7, #192 @ 0xc0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #108 @ 0x6c │ │ │ │ + cmp r5, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #80] @ (355820 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #66 @ 0x42 │ │ │ │ + cmp r5, #242 @ 0xf2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #24 │ │ │ │ + subs r0, #200 @ 0xc8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ blxns r9 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #120 @ 0x78 │ │ │ │ + cmp r5, #40 @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #182 @ 0xb6 │ │ │ │ + cmp r4, #102 @ 0x66 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r4, #3 │ │ │ │ + adds r2, r2, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i32 q8, q6, d1[0] │ │ │ │ + lsls r4, r3, #2 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [sl, #260]! @ 0x104 │ │ │ │ - vmla.i q0, q2, d1[0] │ │ │ │ - adds r6, r5, r3 │ │ │ │ + cdp2 0, 10, cr0, cr10, cr1, {2} │ │ │ │ + movs r4, r6 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + adds r6, r3, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #144 @ 0x90 │ │ │ │ + adds r2, #64 @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #190 @ 0xbe │ │ │ │ + adds r6, #110 @ 0x6e │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r3, #1 │ │ │ │ str.w ip, [sp] │ │ │ │ b.w 35458c │ │ │ │ @@ -372904,35 +372912,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, r6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, r6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r6, r3, #28 │ │ │ │ + asrs r6, r1, #31 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r5, #27 │ │ │ │ + asrs r6, r3, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r6, #26 │ │ │ │ + asrs r6, r4, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r2, [pc, #528] @ (355f14 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, r1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r0, r7, #21 │ │ │ │ + asrs r0, r5, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r4, #20 │ │ │ │ + asrs r6, r2, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r4, #17 │ │ │ │ + asrs r4, r2, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r5, #16 │ │ │ │ + asrs r0, r3, #19 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r2, #16 │ │ │ │ + asrs r0, r0, #19 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 355cda │ │ │ │ ldrb.w r3, [fp, #113] @ 0x71 │ │ │ │ ldr.w r0, [fp, #116] @ 0x74 │ │ │ │ cbnz r3, 355d38 │ │ │ │ @@ -373003,15 +373011,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 355b0c │ │ │ │ ldr r0, [pc, #936] @ (356194 ) │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ b.n 355b0c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr.w r3, [fp, #104] @ 0x68 │ │ │ │ ldr.w r2, [r2, #2072] @ 0x818 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.w 356028 │ │ │ │ @@ -373260,15 +373268,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (356190 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 355a66 │ │ │ │ ldr r0, [pc, #200] @ (3561a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 355a66 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ ldr.w r3, [r3, #2072] @ 0x818 │ │ │ │ ldr r0, [r2, #44] @ 0x2c │ │ │ │ str r1, [r4, #4] │ │ │ │ @@ -373326,33 +373334,33 @@ │ │ │ │ nop │ │ │ │ ldr r2, [pc, #528] @ (35639c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, #5 │ │ │ │ + movs r0, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ - asrs r4, r3, #5 │ │ │ │ + asrs r4, r1, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #1 │ │ │ │ + adds r0, r0, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bl 2301aa │ │ │ │ - lsrs r0, r5, #28 │ │ │ │ + lsrs r0, r3, #31 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r7, #200 @ 0xc8 │ │ │ │ + cmp r0, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r2, #28 │ │ │ │ + lsrs r0, r0, #31 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r7, #178 @ 0xb2 │ │ │ │ + cmp r0, #98 @ 0x62 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, r5, #2 │ │ │ │ + adds r0, r3, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003561c0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -373390,26 +373398,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (35623c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3561dc │ │ │ │ ldr r0, [pc, #24] @ (356240 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3561dc │ │ │ │ nop │ │ │ │ ldr r3, [pc, #64] @ (356274 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #190 @ 0xbe │ │ │ │ + movs r1, #110 @ 0x6e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #72] @ (3562a0 ) │ │ │ │ @@ -373437,26 +373445,26 @@ │ │ │ │ ldr r0, [pc, #36] @ (3562b0 ) │ │ │ │ add.w r3, r1, #9 │ │ │ │ subs r1, #6 │ │ │ │ it mi │ │ │ │ movmi r1, r3 │ │ │ │ add r0, pc │ │ │ │ asrs r1, r1, #4 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 356266 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #560] @ (3564d4 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #704] @ (35656c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #104 @ 0x68 │ │ │ │ + movs r1, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (35636c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -373491,15 +373499,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3561c0 │ │ │ │ ldr r0, [pc, #96] @ (356378 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 3562e6 │ │ │ │ ldr r1, [pc, #84] @ (35637c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3562d6 │ │ │ │ @@ -373509,46 +373517,46 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 3562d6 │ │ │ │ ldr r0, [pc, #68] @ (356380 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3562d6 │ │ │ │ ldr r3, [pc, #52] @ (356384 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 356308 │ │ │ │ ldr r3, [pc, #24] @ (356374 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 356308 │ │ │ │ ldr r0, [pc, #36] @ (356388 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 356308 │ │ │ │ ldr r2, [pc, #104] @ (3563d8 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #146 @ 0x92 │ │ │ │ + cmp r3, #66 @ 0x42 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #592] @ (3565d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r4, #7 │ │ │ │ + movs r0, #148 @ 0x94 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #28 │ │ │ │ + movs r0, #204 @ 0xcc │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -373632,15 +373640,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 356482 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #92] @ (3564cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 356482 │ │ │ │ ldr r3, [pc, #68] @ (3564c0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 356498 │ │ │ │ movs r3, #0 │ │ │ │ @@ -373660,32 +373668,32 @@ │ │ │ │ ldr r3, [pc, #36] @ (3564c8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 356480 │ │ │ │ ldr r0, [pc, #36] @ (3564d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 356480 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #896] @ (35683c ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - lsrs r2, r5, #17 │ │ │ │ + lsrs r2, r3, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r0, #5 │ │ │ │ + subs r2, r6, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r4, #4 │ │ │ │ + subs r2, r2, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003564d8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -373825,15 +373833,15 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 3565b8 │ │ │ │ str r0, [sp, #4] │ │ │ │ clz r1, r1 │ │ │ │ ldr r0, [pc, #44] @ (35666c ) │ │ │ │ lsrs r1, r1, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ b.n 3565b8 │ │ │ │ ldr.w r2, [r5, #2116] @ 0x844 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 344a98 │ │ │ │ @@ -373843,15 +373851,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #7 │ │ │ │ + subs r4, r0, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00356670 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -373911,27 +373919,27 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r2, r0, #16 │ │ │ │ bpl.n 35669a │ │ │ │ ldr r0, [pc, #28] @ (356748 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35669a │ │ │ │ nop │ │ │ │ mov r4, fp │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r7, #96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r2, #5 │ │ │ │ bmi.n 35675e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -374006,15 +374014,15 @@ │ │ │ │ bpl.n 356822 │ │ │ │ ldr r0, [pc, #196] @ (3568d0 ) │ │ │ │ lsls r2, r4, #2 │ │ │ │ asrs r3, r4, #31 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 356822 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 356878 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -374046,15 +374054,15 @@ │ │ │ │ bpl.n 3567da │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #116] @ (3568dc ) │ │ │ │ str.w sl, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3567da │ │ │ │ ldr r2, [pc, #100] @ (3568e0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 356822 │ │ │ │ ldr r2, [pc, #72] @ (3568cc ) │ │ │ │ @@ -374064,47 +374072,47 @@ │ │ │ │ bpl.n 356822 │ │ │ │ ldr r0, [pc, #84] @ (3568e4 ) │ │ │ │ mov.w r2, ip, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 356822 │ │ │ │ ldr r0, [pc, #64] @ (3568e8 ) │ │ │ │ lsls r1, r4, #2 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 3567d4 │ │ │ │ - @ instruction: 0xf1320055 │ │ │ │ + @ instruction: 0xf1e20055 │ │ │ │ cmp r6, r9 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe8520063 │ │ │ │ vhadd.u32 q8, q4, q10 │ │ │ │ asrs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, #3 │ │ │ │ + adds r6, r2, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ eors r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, #1 │ │ │ │ + adds r6, r6, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r7, #2 │ │ │ │ + adds r4, r5, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r3, r6 │ │ │ │ + adds r2, r1, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003568ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -374155,15 +374163,15 @@ │ │ │ │ asrs r3, r5, #31 │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 356980 │ │ │ │ ldr r3, [pc, #120] @ (3569f0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3569be │ │ │ │ movs r1, #0 │ │ │ │ @@ -374187,15 +374195,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 356938 │ │ │ │ ldr r0, [pc, #88] @ (356a04 ) │ │ │ │ lsls r1, r5, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 356938 │ │ │ │ ldr r3, [pc, #72] @ (356a08 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35697e │ │ │ │ @@ -374206,35 +374214,35 @@ │ │ │ │ bpl.n 35697e │ │ │ │ ldr r0, [pc, #56] @ (356a0c ) │ │ │ │ lsls r2, r2, #2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35697e │ │ │ │ - vmov.i32 q8, #5 @ 0x00000005 │ │ │ │ + orns r0, r0, #85 @ 0x55 │ │ │ │ mvns r2, r3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cdp2 0, 3, cr0, cr2, cr4, {3} │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r7, #2 │ │ │ │ + adds r0, r5, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #736] @ (356ce4 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, #0 │ │ │ │ + adds r6, r6, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r1, #2 │ │ │ │ + adds r6, r7, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00356a10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -374262,15 +374270,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ add.w r3, fp, #860 @ 0x35c │ │ │ │ add.w r0, r6, #336 @ 0x150 │ │ │ │ mov.w r2, #1440 @ 0x5a0 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ str.w r4, [r9, #2116] @ 0x844 │ │ │ │ str r2, [r3, #0] │ │ │ │ adds r2, #1 │ │ │ │ @@ -374288,15 +374296,15 @@ │ │ │ │ blx 260d68 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ str.w r8, [r4], #20 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 356aa0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ add.w r4, fp, #116 @ 0x74 │ │ │ │ add.w r6, fp, #884 @ 0x374 │ │ │ │ mov r0, r4 │ │ │ │ @@ -374305,25 +374313,25 @@ │ │ │ │ bl 34551c │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 356aca │ │ │ │ add.w r0, fp, #840 @ 0x348 │ │ │ │ add.w r5, r5, #20480 @ 0x5000 │ │ │ │ bl 346580 │ │ │ │ ldr.w r0, [r9, #3512] @ 0xdb8 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #196] @ (356bb4 ) │ │ │ │ ldr r2, [pc, #200] @ (356bb8 ) │ │ │ │ ldr r1, [pc, #200] @ (356bbc ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r9, #64 @ 0x40 │ │ │ │ bl 344c68 │ │ │ │ ldr r3, [pc, #164] @ (356bc0 ) │ │ │ │ @@ -374370,61 +374378,61 @@ │ │ │ │ ldr r3, [pc, #68] @ (356bcc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 356b2a │ │ │ │ ldr r0, [pc, #60] @ (356bd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 356b2a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ cmp r0, r5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, r4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ @ instruction: 0xf92fffff │ │ │ │ cbz r3, 356c06 │ │ │ │ - vsli.64 d16, d6, #63 @ 0x3f │ │ │ │ + vmlsl.u q8, d15, d6[0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cdp 0, 9, cr0, cr0, cr0, {2} │ │ │ │ - ldrh r6, [r7, #60] @ 0x3c │ │ │ │ + vhadd.s8 q8, q0, q0 │ │ │ │ + str r0, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r0, r6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #13 │ │ │ │ + lsrs r0, r5, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00356bd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r8, r0, #131072 @ 0x20000 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r4, [r8, #2116] @ 0x844 │ │ │ │ cbz r4, 356bfc │ │ │ │ mov r0, r4 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ add.w r6, r7, #133120 @ 0x20800 │ │ │ │ movs r4, #0 │ │ │ │ add.w r6, r6, #852 @ 0x354 │ │ │ │ ldr.w r5, [r6, r4, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 356c18 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ mov r0, r5 │ │ │ │ blx 26109c │ │ │ │ adds r4, #5 │ │ │ │ cmp r4, #125 @ 0x7d │ │ │ │ bne.n 356c06 │ │ │ │ add.w r7, r7, #133120 @ 0x20800 │ │ │ │ movs r4, #0 │ │ │ │ @@ -374513,19 +374521,19 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr.w r2, [r2, r1, lsl #2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, fp, r2, r5 │ │ │ │ cbnz r3, 356d58 │ │ │ │ ldr.w sl, [r4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, fp, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ adds r4, #20 │ │ │ │ strb.w r8, [r4, #-16] │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 356cf6 │ │ │ │ ldrh.w r3, [r9] │ │ │ │ lsls r3, r3, #19 │ │ │ │ bpl.n 356d44 │ │ │ │ @@ -374550,31 +374558,31 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 356d12 │ │ │ │ ldr r0, [pc, #100] @ (356dd4 ) │ │ │ │ mov r2, r5 │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 356d12 │ │ │ │ ldr.w r0, [r9, #3508] @ 0xdb4 │ │ │ │ bl 492000 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr.w r4, [r9, #2116] @ 0x844 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -374583,15 +374591,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #10 │ │ │ │ + lsrs r4, r7, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #128] @ 356e68 │ │ │ │ sub sp, #8 │ │ │ │ @@ -374833,25 +374841,25 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (35704c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ lsrs r6, r1, #25 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.w 5decc8 │ │ │ │ + b.w 5ded78 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ add.w r2, r4, #6176 @ 0x1820 │ │ │ │ add.w ip, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ lsrs r2, r3, #28 │ │ │ │ @@ -375252,15 +375260,15 @@ │ │ │ │ ldrh.w r0, [r4, #1868] @ 0x74c │ │ │ │ movs r1, #0 │ │ │ │ b.n 357128 │ │ │ │ ldr.w r0, [r4, #1844] @ 0x734 │ │ │ │ movs r1, #0 │ │ │ │ b.n 357128 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldrd r2, ip, [r3] │ │ │ │ subs r3, r0, r2 │ │ │ │ movw r0, #34953 @ 0x8889 │ │ │ │ movt r0, #34952 @ 0x8888 │ │ │ │ sbc.w r1, r1, ip │ │ │ │ mov.w ip, r3, lsr #28 │ │ │ │ @@ -375327,49 +375335,49 @@ │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ b.n 35756c │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ adds r4, #30 │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #30 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r4 │ │ │ │ bcs.n 357564 │ │ │ │ add.w r7, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r4, [r7, #2072] @ 0x818 │ │ │ │ cbnz r4, 357592 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73e21c │ │ │ │ + b.w 73e2cc │ │ │ │ movs r6, #30 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ umull r4, r6, r4, r6 │ │ │ │ adds r3, r4, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ adc.w r2, r6, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ sbcs r1, r2 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ it cs │ │ │ │ addcs r6, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc.w r3, r6, r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73e504 │ │ │ │ + b.w 73e5b4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -375461,25 +375469,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (357768 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #132] @ (35776c ) │ │ │ │ ldr r1, [pc, #132] @ (357770 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #116] @ (357774 ) │ │ │ │ ldr r2, [pc, #120] @ (357778 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (35777c ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #32 │ │ │ │ @@ -375490,50 +375498,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ movt r3, #33081 @ 0x8139 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [pc, #80] @ (357784 ) │ │ │ │ ldr r1, [pc, #84] @ (357788 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 357b3c │ │ │ │ + b.n 357c9c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r2, r0, #22 │ │ │ │ + lsls r2, r6, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r1, r7] │ │ │ │ + strb r6, [r7, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 357ca4 │ │ │ │ + b.n 357e04 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r1, #30] │ │ │ │ + strh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #27 │ │ │ │ + asrs r6, r1, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #29 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r0, [r4, #2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -375549,25 +375557,25 @@ │ │ │ │ add r9, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #316] @ (3578fc ) │ │ │ │ ldr r1, [pc, #320] @ (357900 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #300] @ (357904 ) │ │ │ │ add.w r5, r4, #6240 @ 0x1860 │ │ │ │ adds r5, #24 │ │ │ │ movs r7, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r3, #61] @ 0x3d │ │ │ │ @@ -375611,15 +375619,15 @@ │ │ │ │ movt r3, #4332 @ 0x10ec │ │ │ │ str.w r3, [r5, #1920] @ 0x780 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #1880] @ 0x758 │ │ │ │ str.w r3, [r5, #1934] @ 0x78e │ │ │ │ ldrh.w r3, [r4, #1884] @ 0x75c │ │ │ │ strh.w r3, [r5, #1938] @ 0x792 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r8, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add.w r1, r4, #1880 @ 0x758 │ │ │ │ ldr r0, [pc, #132] @ (35790c ) │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -375639,39 +375647,39 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ str.w r6, [r5, #2164] @ 0x874 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - asrs r0, r6, #25 │ │ │ │ + asrs r0, r4, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 357b2c │ │ │ │ + b.n 357c8c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r2, r2, #25 │ │ │ │ + asrs r2, r0, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r3, #18 │ │ │ │ + lsls r0, r1, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r4, r3] │ │ │ │ + strh r2, [r2, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r6, r6, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r6, r0, #24 │ │ │ │ + asrs r6, r6, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r6, sp, #48 @ 0x30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r7, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -375740,25 +375748,25 @@ │ │ │ │ bl 492000 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ bl 492560 │ │ │ │ b.n 35798c │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ mov r7, r0 │ │ │ │ blx 263554 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #3 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr.w r0, [r6, #1876] @ 0x754 │ │ │ │ bl 492000 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 492598 │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ @@ -375786,25 +375794,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (357a94 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #76] @ (357a98 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (357a9c ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #60] @ (357aa0 ) │ │ │ │ ldr r2, [pc, #64] @ (357aa4 ) │ │ │ │ add.w r1, r6, #5984 @ 0x1760 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #4 │ │ │ │ @@ -375815,27 +375823,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - udf #140 @ 0x8c │ │ │ │ + svc 60 @ 0x3c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r6, r0, #15 │ │ │ │ + asrs r6, r6, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r2, #15 │ │ │ │ + asrs r6, r0, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r1, #8 │ │ │ │ + lsls r2, r7, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r2, r1] │ │ │ │ + str r6, [r0, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #416 @ 0x1a0 │ │ │ │ + add r7, sp, #96 @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 357b08 │ │ │ │ sub sp, #20 │ │ │ │ @@ -375843,37 +375851,37 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #76] @ (357b10 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2152] @ 0x868 │ │ │ │ blx 26109c │ │ │ │ ldr.w r0, [r4, #2164] @ 0x874 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbz r0, 357af8 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 26109c │ │ │ │ ldr.w r0, [r5, #1876] @ 0x754 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 492084 │ │ │ │ nop │ │ │ │ - udf #2 │ │ │ │ + udf #178 @ 0xb2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r4, r7, #12 │ │ │ │ + asrs r4, r5, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r1, #13 │ │ │ │ + asrs r6, r7, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -375893,31 +375901,31 @@ │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w r3, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38a360 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ b.n 357b38 │ │ │ │ - ble.n 357a88 │ │ │ │ + udf #50 @ 0x32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - udf #54 @ 0x36 │ │ │ │ + udf #230 @ 0xe6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r4, #29] │ │ │ │ + strh r4, [r2, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb.w r3, [r0, #1856] @ 0x740 │ │ │ │ cbnz r3, 357ba0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -375937,32 +375945,32 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ strh.w ip, [r0, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #44] @ (357bfc ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38a360 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 357548 │ │ │ │ nop │ │ │ │ - ble.n 357c10 │ │ │ │ + ble.n 357b70 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ble.n 357b80 │ │ │ │ + udf #114 @ 0x72 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r5, #27] │ │ │ │ + ldrb r2, [r3, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (357d88 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -375970,15 +375978,15 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #372] @ (357d90 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [r0, #1880] @ 0x758 │ │ │ │ ldrh.w r3, [r0, #1884] @ 0x75c │ │ │ │ mov r4, r0 │ │ │ │ str.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ movs r5, #0 │ │ │ │ strh.w r3, [r0, #1772] @ 0x6ec │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ @@ -375992,15 +376000,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ str.w r5, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ mov.w r9, #0 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -376070,23 +376078,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - bgt.n 357ce0 │ │ │ │ + ble.n 357e40 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r4, r4, #7 │ │ │ │ + asrs r4, r2, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r6, #7 │ │ │ │ + asrs r6, r4, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ble.n 357dec │ │ │ │ + ble.n 357d4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r3, #25] │ │ │ │ + ldrb r0, [r1, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -376137,15 +376145,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r7, r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r0, [r6, #1784] @ 0x6f8 │ │ │ │ strd r5, r5, [sp, #52] @ 0x34 │ │ │ │ strb.w r8, [sp, #56] @ 0x38 │ │ │ │ ubfx r0, r0, #0, #13 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ @@ -376178,15 +376186,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #11 │ │ │ │ ldrh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r2, sl │ │ │ │ orr.w r0, r0, #4 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38a360 │ │ │ │ @@ -376196,19 +376204,19 @@ │ │ │ │ nop │ │ │ │ cmp r7, #34 @ 0x22 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #234 @ 0xea │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bge.n 357e28 │ │ │ │ + blt.n 357f88 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - blt.n 357fb0 │ │ │ │ + bgt.n 357f10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r1, #18] │ │ │ │ + ldrb r0, [r7, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #404] @ (3580a0 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -376219,15 +376227,15 @@ │ │ │ │ ldr r1, [pc, #400] @ (3580a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [r5, #1828] @ 0x724 │ │ │ │ ldr.w r1, [r5, #1820] @ 0x71c │ │ │ │ mov ip, r0 │ │ │ │ adds r3, r2, r6 │ │ │ │ cmp r3, r1 │ │ │ │ bls.n 357f4a │ │ │ │ subs r4, r1, #1 │ │ │ │ @@ -376344,19 +376352,19 @@ │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w r6, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 443d14 │ │ │ │ b.n 357fd2 │ │ │ │ - bls.n 358000 │ │ │ │ + bge.n 358160 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bge.n 358188 │ │ │ │ + blt.n 3580e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r3, #14] │ │ │ │ + ldrb r4, [r1, #17] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ ldr.w r4, [pc, #2672] @ 358b30 │ │ │ │ sub sp, #220 @ 0xdc │ │ │ │ @@ -376530,15 +376538,15 @@ │ │ │ │ orr.w ip, ip, #4 │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w ip, [r4, #1832] @ 0x728 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [pc, #2296] @ 358b50 │ │ │ │ ldr.w r3, [pc, #2264] @ 358b34 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -376559,15 +376567,15 @@ │ │ │ │ ldr.w r1, [pc, #2244] @ 358b5c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ lsls r2, r5, #27 │ │ │ │ bmi.w 358462 │ │ │ │ lsls r3, r5, #28 │ │ │ │ ittt mi │ │ │ │ addmi.w r3, r4, #4096 @ 0x1000 │ │ │ │ movmi r2, #0 │ │ │ │ strmi.w r2, [r3, #1904] @ 0x770 │ │ │ │ @@ -376622,15 +376630,15 @@ │ │ │ │ ldr.w r1, [pc, #2064] @ 358b68 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r3, [r4, #1850] @ 0x73a │ │ │ │ and.w r2, r5, #206 @ 0xce │ │ │ │ and.w r3, r3, #49 @ 0x31 │ │ │ │ and.w r1, r2, #192 @ 0xc0 │ │ │ │ orrs r3, r2 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ beq.n 358468 │ │ │ │ @@ -376829,15 +376837,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add r5, sp, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #116 @ 0x74 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ @@ -377247,15 +377255,15 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrh.w r4, [fp, #18] │ │ │ │ rev16 r2, r2 │ │ │ │ strh.w r2, [fp, #16] │ │ │ │ rev16 r4, r4 │ │ │ │ - bl 756f60 │ │ │ │ + bl 757010 │ │ │ │ adds r3, r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ rev16 r3, r3 │ │ │ │ mov r0, sl │ │ │ │ strh.w r3, [fp, #18] │ │ │ │ strb.w r5, [fp, #24] │ │ │ │ strb.w r5, [fp, #25] │ │ │ │ @@ -377312,39 +377320,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #60 @ 0x3c │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bvs.n 358acc │ │ │ │ + bvc.n 358c2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bvc.n 358a50 │ │ │ │ + bhi.n 358bb0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvs.n 358a5c │ │ │ │ + bvc.n 358bbc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bvc.n 358bd4 │ │ │ │ + bvc.n 358b34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r5, #1] │ │ │ │ + ldrb r4, [r3, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #134 @ 0x86 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - bvs.n 358bb0 │ │ │ │ + bvs.n 358b10 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vst1.8 @ instruction: 0xf9c2003f │ │ │ │ - ldr r0, [pc, #56] @ (358b98 ) │ │ │ │ + @ instruction: 0xfa72003f │ │ │ │ + ldr r0, [pc, #760] @ (358e58 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 358c38 │ │ │ │ + bvs.n 358b98 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vst4.8 {d0-d3}, [r0 :256] │ │ │ │ - bxns r9 │ │ │ │ + ldrsh.w r0, [r0, #63] @ 0x3f │ │ │ │ + blxns pc │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strb r2, [r7, #18] │ │ │ │ + strb r2, [r5, #21] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 358386 │ │ │ │ b.n 3584b0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r2, #13 │ │ │ │ @@ -377778,15 +377786,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #2048] @ 3597b0 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r2, r0, #424 @ 0x1a8 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ strd r5, r5, [sp, #108] @ 0x6c │ │ │ │ @@ -378221,15 +378229,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r3, #52 @ 0x34 │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r7, r1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrh.w r1, [r4, #1832] @ 0x728 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ tst r1, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38a360 │ │ │ │ @@ -378237,15 +378245,15 @@ │ │ │ │ strh.w r6, [r4, #1832] @ 0x728 │ │ │ │ bl 357548 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #628] @ (3597c0 ) │ │ │ │ ldr r3, [pc, #580] @ (359794 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -378271,15 +378279,15 @@ │ │ │ │ strh.w r0, [r4, #1834] @ 0x72a │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #560] @ (3597cc ) │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #552] @ (3597d0 ) │ │ │ │ ldr r3, [pc, #492] @ (359794 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -378333,15 +378341,15 @@ │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 357548 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ b.w 358da4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldr r2, [pc, #376] @ (3597dc ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (359794 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -378438,33 +378446,33 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r0, r7, #4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r2, r4, #7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r4, r5, #6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmia r1, {r1, r3, r4} │ │ │ │ + ldmia r1, {r1, r3, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r0, #48] @ 0x30 │ │ │ │ + ldr r2, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r4!, {r1, r7} │ │ │ │ + stmia r5!, {r1, r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r2, r3, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [r5, #88] @ 0x58 │ │ │ │ + str r4, [r3, #100] @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r6, r2, #30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r3, #80] @ 0x50 │ │ │ │ + str r2, [r1, #92] @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r7, #28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r6, r1, #28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r6, r6, #26 │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -378492,15 +378500,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #1600] @ 359e60 │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 359f96 │ │ │ │ ldrb.w r3, [r4, #1857] @ 0x741 │ │ │ │ lsls r6, r3, #28 │ │ │ │ bpl.w 359f96 │ │ │ │ ldr.w r7, [r4, #1840] @ 0x730 │ │ │ │ @@ -378861,15 +378869,15 @@ │ │ │ │ orr.w r0, r0, #1 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #464] @ (359e6c ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38a360 │ │ │ │ @@ -378949,15 +378957,15 @@ │ │ │ │ add r1, r9 │ │ │ │ strh.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr r1, [pc, #240] @ (359e7c ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, r9 │ │ │ │ moveq r1, r8 │ │ │ │ bl 38a360 │ │ │ │ @@ -378974,15 +378982,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 38a360 │ │ │ │ @@ -379022,39 +379030,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #19 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r1!, {r2, r5, r6} │ │ │ │ + stmia r2!, {r2, r4} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r2, #40] @ 0x28 │ │ │ │ + str r0, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r2, r3, r4, r5} │ │ │ │ + pop {r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - pop {r1, r4, r5, r6, r7} │ │ │ │ + pop {r1, r5, r7, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r4, [r3, r0] │ │ │ │ + ldrsh r4, [r1, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r6, r6, #31 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cbnz r0, 359ecc │ │ │ │ + pop {} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - pop {r3} │ │ │ │ + pop {r3, r4, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r4, r4] │ │ │ │ + ldrb r6, [r2, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r6, 359ec4 │ │ │ │ + cbnz r6, 359ef0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r0, [r6, r3] │ │ │ │ + ldrb r0, [r4, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r0, 359efa │ │ │ │ + pop {r3, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ ldr.w r3, [r4, #1844] @ 0x734 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ adds r3, #1 │ │ │ │ strh.w r2, [r4, #1832] @ 0x728 │ │ │ │ @@ -379140,19 +379148,19 @@ │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ b.n 359a62 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 359cea │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - rev r0, r3 │ │ │ │ + revsh r0, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - revsh r6, r1 │ │ │ │ + cbnz r6, 35a00a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r6, r7] │ │ │ │ + ldrb r0, [r4, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 359fc2 │ │ │ │ ldr r0, [pc, #664] @ (35a254 ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ @@ -379377,47 +379385,47 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #72] @ (35a294 ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - asrs r2, r0, #28 │ │ │ │ + asrs r2, r6, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - eors.w r0, r2, #65 @ 0x41 │ │ │ │ - eor.w r0, r0, #65 @ 0x41 │ │ │ │ - orn r0, lr, #65 @ 0x41 │ │ │ │ - orrs.w r0, ip, #65 @ 0x41 │ │ │ │ - orr.w r0, sl, #65 @ 0x41 │ │ │ │ - bics.w r0, r8, #65 @ 0x41 │ │ │ │ - bic.w r0, r6, #65 @ 0x41 │ │ │ │ - ands.w r0, r4, #65 @ 0x41 │ │ │ │ - and.w r0, r2, #65 @ 0x41 │ │ │ │ - vext.8 q8, q0, , #0 │ │ │ │ - vmla.i16 d16, d14, d1[0] │ │ │ │ - vmla.i d16, d12, d1[0] │ │ │ │ - vext.8 q0, q5, , #0 │ │ │ │ - vmla.i32 d0, d8, d1[0] │ │ │ │ - vmla.i16 d0, d6, d1[0] │ │ │ │ - vmla.i d0, d4, d1[0] │ │ │ │ + adc.w r0, r2, #65 @ 0x41 │ │ │ │ + @ instruction: 0xf1300041 │ │ │ │ + adds.w r0, lr, #65 @ 0x41 │ │ │ │ + add.w r0, ip, #65 @ 0x41 │ │ │ │ + @ instruction: 0xf0fa0041 │ │ │ │ + @ instruction: 0xf0e80041 │ │ │ │ + @ instruction: 0xf0d60041 │ │ │ │ + @ instruction: 0xf0c40041 │ │ │ │ + @ instruction: 0xf0b20041 │ │ │ │ + @ instruction: 0xf0a00041 │ │ │ │ + eor.w r0, lr, #65 @ 0x41 │ │ │ │ + orns r0, ip, #65 @ 0x41 │ │ │ │ + orn r0, sl, #65 @ 0x41 │ │ │ │ + orrs.w r0, r8, #65 @ 0x41 │ │ │ │ + orr.w r0, r6, #65 @ 0x41 │ │ │ │ + bics.w r0, r4, #65 @ 0x41 │ │ │ │ ldr r0, [pc, #4] @ (35a2a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ bgt.n 35a280 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2124] @ 0x84c │ │ │ │ bl 492084 │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ - bl 5e0524 │ │ │ │ + bl 5e05d4 │ │ │ │ ldr.w r1, [r4, #2128] @ 0x850 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 384d30 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -379450,15 +379458,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (35a3b0 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 35a37c │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ movw r1, #14266 @ 0x37ba │ │ │ │ movt r1, #3072 @ 0xc00 │ │ │ │ orr.w r0, r0, #65536 @ 0x10000 │ │ │ │ ands r1, r3 │ │ │ │ str.w r0, [r4, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 35a31a │ │ │ │ @@ -379482,58 +379490,58 @@ │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 35a33c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (35a3c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35a33c │ │ │ │ ldr r3, [pc, #32] @ (35a3c4 ) │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc │ │ │ │ b.n 35a332 │ │ │ │ lsrs r2, r6, #7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strh r0, [r5, r4] │ │ │ │ + strh r0, [r3, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 14, cr0, cr0, cr1, {2} │ │ │ │ + vmla.i16 d0, d0, d1[0] │ │ │ │ subs r0, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 12, cr0, cr4, cr1, {2} │ │ │ │ - cdp 0, 10, cr0, cr12, cr1, {2} │ │ │ │ + vhadd.s q8, q2, │ │ │ │ + vhadd.s16 q8, q6, │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (35a468 ) │ │ │ │ ldr r2, [pc, #144] @ (35a46c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (35a470 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #132] @ (35a474 ) │ │ │ │ ldr r1, [pc, #132] @ (35a478 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #116] @ (35a47c ) │ │ │ │ ldr r2, [pc, #120] @ (35a480 ) │ │ │ │ mov.w r4, #512 @ 0x200 │ │ │ │ movt r4, #4156 @ 0x103c │ │ │ │ ldr r3, [pc, #112] @ (35a484 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -379547,39 +379555,39 @@ │ │ │ │ strh.w r2, [r0, #118] @ 0x76 │ │ │ │ movw r2, #4113 @ 0x1011 │ │ │ │ movt r2, #25 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r1, [pc, #72] @ (35a48c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - push {r2, r5, r6, lr} │ │ │ │ + @ instruction: 0xb614 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bhi.n 35a564 │ │ │ │ + bls.n 35a4c4 │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #198 @ 0xc6 │ │ │ │ + movs r7, #118 @ 0x76 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r4, r7, lr} │ │ │ │ + @ instruction: 0xb642 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r6, [r7, r2] │ │ │ │ + ldrsb r6, [r5, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ blt.n 35a564 │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r4, [r7, #36] @ 0x24 │ │ │ │ @@ -379597,15 +379605,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (35a4f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #52] @ (35a4f4 ) │ │ │ │ add.w r1, r0, #6208 @ 0x1840 │ │ │ │ ldr r2, [pc, #48] @ (35a4f8 ) │ │ │ │ adds r1, #4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -379615,23 +379623,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - push {r1, r3, r4, r7} │ │ │ │ + push {r1, r3, r6, lr} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - push {r3, r4, r6, r7} │ │ │ │ + push {r3, r7, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r2, [r0, r0] │ │ │ │ + ldrsb r2, [r6, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [sp, #664] @ 0x298 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r1, #32] │ │ │ │ + strh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -379747,15 +379755,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 38a040 │ │ │ │ mov r0, r4 │ │ │ │ bl 38a310 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r6, #2120] @ 0x848 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (35a6b0 ) │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -379766,20 +379774,20 @@ │ │ │ │ addw r1, r4, #2104 @ 0x838 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 491a70 │ │ │ │ strb.w r8, [r7, #16] │ │ │ │ b.n 35a5aa │ │ │ │ nop │ │ │ │ - push {r1, r2} │ │ │ │ + push {r1, r2, r4, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ bls.n 35a5a8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stcl 0, cr0, [sl], #-260 @ 0xfffffefc │ │ │ │ - mrrc 0, 4, r0, ip, cr1 │ │ │ │ + ldc 0, cr0, [sl, #-260] @ 0xfffffefc │ │ │ │ + stc 0, cr0, [ip, #-260] @ 0xfffffefc │ │ │ │ strh r2, [r1, #6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ @@ -379893,15 +379901,15 @@ │ │ │ │ ldr r0, [pc, #88] @ (35a83c ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35a766 │ │ │ │ ldr r0, [pc, #80] @ (35a840 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35a766 │ │ │ │ ldr r3, [pc, #72] @ (35a844 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35a7a6 │ │ │ │ ldr r3, [pc, #52] @ (35a83c ) │ │ │ │ @@ -379910,36 +379918,36 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35a7a6 │ │ │ │ ldr r0, [pc, #52] @ (35a848 ) │ │ │ │ uxth r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 35a7a6 │ │ │ │ nop │ │ │ │ lsls r0, r3, #24 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldrb r4, [r5, #30] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 35a858 │ │ │ │ + sxtb r6, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldrb r0, [r2, #29] │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaa80041 │ │ │ │ + adcs.w r0, r8, r1, lsl #1 │ │ │ │ cmp r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeab00041 │ │ │ │ + sbc.w r0, r0, r1, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #256] @ (35a960 ) │ │ │ │ sub.w r1, r2, #72 @ 0x48 │ │ │ │ sub sp, #24 │ │ │ │ @@ -380008,15 +380016,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (35a970 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35a88a │ │ │ │ lsrs r3, r2, #3 │ │ │ │ mov r8, r1 │ │ │ │ orr.w r3, r3, r6, lsl #29 │ │ │ │ addw r3, r3, #1556 @ 0x614 │ │ │ │ add.w r3, r7, r3, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -380035,29 +380043,29 @@ │ │ │ │ str.w r2, [r3, #2168] @ 0x878 │ │ │ │ b.n 35a8c0 │ │ │ │ ldr r1, [pc, #36] @ (35a974 ) │ │ │ │ ldr r0, [pc, #36] @ (35a978 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35a8ac │ │ │ │ nop │ │ │ │ lsls r6, r7, #17 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, sl, r1, lsl #1 │ │ │ │ - add r7, sp, #968 @ 0x3c8 │ │ │ │ + pkhbt r0, sl, r1, lsl #1 │ │ │ │ + sub sp, #136 @ 0x88 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xe9a20041 │ │ │ │ + orrs.w r0, r2, r1, lsl #1 │ │ │ │ ldr r1, [pc, #124] @ (35a9fc ) │ │ │ │ ldr r3, [pc, #128] @ (35aa00 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 35a996 │ │ │ │ movs r0, #0 │ │ │ │ @@ -380092,15 +380100,15 @@ │ │ │ │ ubfx r0, r1, #0, #11 │ │ │ │ ldr r1, [pc, #52] @ (35aa0c ) │ │ │ │ strd r0, lr, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (35aa10 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -380109,40 +380117,40 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9820041 │ │ │ │ - @ instruction: 0xe9800041 │ │ │ │ + bics.w r0, r2, r1, lsl #1 │ │ │ │ + bics.w r0, r0, r1, lsl #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (35ab00 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #220] @ (35ab04 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #220] @ (35ab08 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #204] @ (35ab0c ) │ │ │ │ ldr r1, [pc, #208] @ (35ab10 ) │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #204] @ (35ab14 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #196] @ (35ab18 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 35aae2 │ │ │ │ @@ -380193,33 +380201,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (35ab20 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 35aa5e │ │ │ │ ldr r0, [pc, #44] @ (35ab24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35aa5e │ │ │ │ - add r7, sp, #96 @ 0x60 │ │ │ │ + add r7, sp, #800 @ 0x320 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r7, sp, #344 @ 0x158 │ │ │ │ + add sp, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r0, r2] │ │ │ │ + str r4, [r6, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xe9860041 │ │ │ │ - @ instruction: 0xe9900041 │ │ │ │ + bics.w r0, r6, r1, lsl #1 │ │ │ │ + orr.w r0, r0, r1, lsl #1 │ │ │ │ lsls r2, r2, #10 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r8], #260 @ 0x104 │ │ │ │ + @ instruction: 0xe9980041 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-112] │ │ │ │ ldr r4, [pc, #392] @ (35acc8 ) │ │ │ │ sub.w sp, sp, #4160 @ 0x1040 │ │ │ │ @@ -380336,30 +380344,30 @@ │ │ │ │ ldr r0, [pc, #108] @ (35ace4 ) │ │ │ │ strd r3, ip, [sp] │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #8, #8 │ │ │ │ strd lr, r9, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 35ac26 │ │ │ │ ldr r3, [pc, #84] @ (35ace8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35ab76 │ │ │ │ ldr r3, [pc, #64] @ (35ace0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 35ab76 │ │ │ │ ldr r0, [pc, #60] @ (35acec ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35ab76 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -380374,19 +380382,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r2, #5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35abf8 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ + @ instruction: 0xe8380041 │ │ │ │ subs r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35ab74 │ │ │ │ + b.n 35acd4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ @@ -381085,15 +381092,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (35b61c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 35b2e0 │ │ │ │ ldr r0, [pc, #88] @ (35b620 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35b2e0 │ │ │ │ ldr.w r3, [sl, #2152] @ 0x868 │ │ │ │ mov r0, r8 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [sl, #2152] @ 0x868 │ │ │ │ bl 35a2d8 │ │ │ │ ldrh.w r0, [r5, #2228] @ 0x8b4 │ │ │ │ @@ -381108,22 +381115,22 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xfa300069 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa280069 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #80 @ (adr r6, 35b664 ) │ │ │ │ + add r6, pc, #784 @ (adr r6, 35b924 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ str.w r0, [ip, #105] @ 0x69 │ │ │ │ ldr r7, [pc, #80] @ (35b66c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - udf #118 @ 0x76 │ │ │ │ + svc 38 @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r2, r1, [sp] │ │ │ │ @@ -381253,15 +381260,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #644] @ (35ba20 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35b728 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 35ab28 │ │ │ │ b.n 35b728 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ @@ -381420,15 +381427,15 @@ │ │ │ │ lsrs r1, r1, #22 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #188] @ (35ba2c ) │ │ │ │ ldr r1, [pc, #192] @ (35ba30 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ b.n 35b6ea │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #2124] @ 0x84c │ │ │ │ bl 492000 │ │ │ │ add.w r1, r9, #8320 @ 0x2080 │ │ │ │ ldrh.w r2, [fp, #2224] @ 0x8b0 │ │ │ │ @@ -381455,15 +381462,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #112] @ (35ba38 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35b728 │ │ │ │ ldr r2, [pc, #96] @ (35ba3c ) │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 35b8fe │ │ │ │ @@ -381472,48 +381479,48 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 35b8fe │ │ │ │ ldr r1, [pc, #80] @ (35ba40 ) │ │ │ │ ldr r0, [pc, #80] @ (35ba44 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #2152] @ 0x868 │ │ │ │ b.n 35b8fe │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf67a0069 │ │ │ │ @ instruction: 0xf66a0069 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #680 @ (adr r1, 35bcc8 ) │ │ │ │ + add r2, pc, #360 @ (adr r2, 35bb88 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bgt.n 35b9e8 │ │ │ │ + ble.n 35b948 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xf3d20069 │ │ │ │ subs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 35ba18 │ │ │ │ + bge.n 35b978 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 35ba08 │ │ │ │ + blt.n 35b968 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ + add r0, pc, #176 @ (adr r0, 35bae8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bge.n 35b9a4 │ │ │ │ + blt.n 35bb04 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r0, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 35bb20 │ │ │ │ + blt.n 35ba80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 35bb38 │ │ │ │ + blt.n 35ba98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r5, [pc, #1420] @ 35bfe8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -381719,15 +381726,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 35bd0a │ │ │ │ ldr r1, [pc, #760] @ (35bff8 ) │ │ │ │ ldr r0, [pc, #760] @ (35bffc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 35b648 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ str.w r6, [r7, #2132] @ 0x854 │ │ │ │ lsls r6, r6, #31 │ │ │ │ @@ -381858,15 +381865,15 @@ │ │ │ │ bl 359fb0 │ │ │ │ strd r0, r9, [sp] │ │ │ │ ldr r0, [pc, #320] @ (35c004 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 35ba7c │ │ │ │ str.w r2, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 35bf7e │ │ │ │ bic.w r3, r3, #8257536 @ 0x7e0000 │ │ │ │ lsls r1, r6, #18 │ │ │ │ @@ -381886,15 +381893,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #248] @ (35c00c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ str.w r3, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 35ba92 │ │ │ │ ldr r3, [pc, #196] @ (35bff4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -381906,30 +381913,30 @@ │ │ │ │ bpl.w 35ba92 │ │ │ │ ldr r1, [pc, #200] @ (35c010 ) │ │ │ │ ldr r0, [pc, #200] @ (35c014 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r3, [pc, #188] @ (35c018 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35bcc0 │ │ │ │ ldr r3, [pc, #136] @ (35bff0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35bcc0 │ │ │ │ ldr r1, [pc, #168] @ (35c01c ) │ │ │ │ ldr r0, [pc, #172] @ (35c020 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35bcc0 │ │ │ │ ldr r2, [pc, #152] @ (35c018 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 35bf90 │ │ │ │ ldr r2, [pc, #104] @ (35bff0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -381952,62 +381959,62 @@ │ │ │ │ ldr r3, [pc, #56] @ (35bff0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 35bd2c │ │ │ │ ldr r0, [pc, #100] @ (35c028 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35bd2c │ │ │ │ ldr r1, [pc, #92] @ (35c02c ) │ │ │ │ ldr r0, [pc, #96] @ (35c030 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [r7, #2156] @ 0x86c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr.w r3, [r7, #2152] @ 0x868 │ │ │ │ b.n 35bcd8 │ │ │ │ nop │ │ │ │ @ instruction: 0xf2800069 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 35c0b8 │ │ │ │ + bhi.n 35c018 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 35c0d0 │ │ │ │ + bhi.n 35c030 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 35bff8 │ │ │ │ + bvs.n 35bf58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #200] @ 0xc8 │ │ │ │ + ldr r2, [sp, #904] @ 0x388 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bvs.n 35c028 │ │ │ │ + bvs.n 35bf88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r1, #16] │ │ │ │ + ldr r6, [r7, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 35c058 │ │ │ │ + bpl.n 35bfb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r0, #22 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 35bf28 │ │ │ │ + bvs.n 35c088 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bpl.n 35bf48 │ │ │ │ + bvs.n 35c0a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adcs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 35c064 │ │ │ │ + bmi.n 35bfc4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r1, #8] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 35c0a0 │ │ │ │ + bpl.n 35c000 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ itett cc │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ @@ -382033,15 +382040,15 @@ │ │ │ │ str.w r2, [r3, #1392] @ 0x570 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (35c088 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ itee lt │ │ │ │ lsllt r5, r4, #1 │ │ │ │ pushge {r4, lr} │ │ │ │ movge.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -382089,26 +382096,26 @@ │ │ │ │ ldr r2, [pc, #32] @ (35c12c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 35c0fc │ │ │ │ ldr r0, [pc, #24] @ (35c130 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35c0fc │ │ │ │ ldr r0, [pc, #20] @ (35c134 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 35c0fc │ │ │ │ ldc 0, cr0, [r4], {105} @ 0x69 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 35c0d0 │ │ │ │ + bpl.n 35c230 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 35c108 │ │ │ │ + bpl.n 35c068 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #160] @ (35c1ec ) │ │ │ │ @@ -382116,25 +382123,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (35c1f4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #152] @ (35c1f8 ) │ │ │ │ ldr r1, [pc, #152] @ (35c1fc ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #136] @ (35c200 ) │ │ │ │ ldr r3, [pc, #140] @ (35c204 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r1, [pc, #140] @ (35c208 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -382151,53 +382158,53 @@ │ │ │ │ str.w r5, [r0, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1968 @ 0x7b0 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [pc, #88] @ (35c214 ) │ │ │ │ ldr r1, [pc, #88] @ (35c218 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldr r1, [sp, #848] @ 0x350 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r2, 35c236 │ │ │ │ + cbnz r2, 35c262 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r2, #5 │ │ │ │ + lsrs r6, r0, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ + ldr r0, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #78 @ 0x4e │ │ │ │ + subs r1, #254 @ 0xfe │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 35c15c │ │ │ │ + bpl.n 35c2bc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 35c168 │ │ │ │ + bpl.n 35c2c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x0074 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [pc, #536] @ (35c434 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -382250,19 +382257,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (35c2ac ) │ │ │ │ add r0, pc │ │ │ │ bl 42e5c0 │ │ │ │ ldr r0, [pc, #16] @ (35c2b0 ) │ │ │ │ add r0, pc │ │ │ │ bl 42e5c0 │ │ │ │ nop │ │ │ │ - bcc.n 35c24c │ │ │ │ + bmi.n 35c1ac │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcc.n 35c240 │ │ │ │ + bmi.n 35c3a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcc.n 35c234 │ │ │ │ + bmi.n 35c394 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (35c340 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -382271,26 +382278,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (35c348 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #104] @ (35c34c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (35c350 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #88] @ (35c354 ) │ │ │ │ ldr r2, [pc, #92] @ (35c358 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #24 │ │ │ │ @@ -382299,43 +382306,43 @@ │ │ │ │ ldr r2, [pc, #76] @ (35c35c ) │ │ │ │ ldr r1, [pc, #76] @ (35c360 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r7, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r0, [sp, #352] @ 0x160 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bcc.n 35c29c │ │ │ │ + bmi.n 35c3fc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcc.n 35c2c8 │ │ │ │ + bmi.n 35c428 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 35c36c │ │ │ │ + rev r2, r4 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r7, #30 │ │ │ │ + lsrs r4, r5, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r5, #29] │ │ │ │ + strh r6, [r3, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r1, #92] @ 0x5c │ │ │ │ + str r4, [r7, #100] @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #464] @ 0x1d0 │ │ │ │ + str r7, [sp, #144] @ 0x90 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #160 @ 0xa0 │ │ │ │ + subs r0, #80 @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (35c41c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -382343,23 +382350,23 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #168] @ (35c424 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #152] @ (35c428 ) │ │ │ │ ldr r1, [pc, #156] @ (35c42c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ cbnz r3, 35c402 │ │ │ │ add.w r3, r4, #8960 @ 0x2300 │ │ │ │ add.w r2, r4, #9024 @ 0x2340 │ │ │ │ movs r1, #1 │ │ │ │ @@ -382394,23 +382401,23 @@ │ │ │ │ bl 345584 │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 3465b0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #768] @ 0x300 │ │ │ │ b.n 35c3aa │ │ │ │ nop │ │ │ │ - str r6, [sp, #992] @ 0x3e0 │ │ │ │ + str r7, [sp, #672] @ 0x2a0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [sp, #24] │ │ │ │ + str r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #52 @ 0x34 │ │ │ │ + adds r7, #228 @ 0xe4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcs.n 35c3f8 │ │ │ │ + bcc.n 35c358 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 35c428 │ │ │ │ + bcc.n 35c388 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldrb.w r2, [r2, #696] @ 0x2b8 │ │ │ │ cbz r2, 35c448 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -382429,15 +382436,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ add.w r1, ip, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (35c4bc ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 38566c │ │ │ │ cbz r0, 35c490 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -382454,19 +382461,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #80] @ 0x50 │ │ │ │ + str r6, [sp, #784] @ 0x310 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #72 @ 0x48 │ │ │ │ + adds r6, #248 @ 0xf8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w ip, [pc, #244] @ 35c5c4 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -382483,15 +382490,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ movs r5, #1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r6, #8896 @ 0x22c0 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov lr, r0 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strb.w r5, [sp, #52] @ 0x34 │ │ │ │ @@ -382549,22 +382556,22 @@ │ │ │ │ bl 492000 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ bl 492250 │ │ │ │ b.n 35c570 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r5, [sp, #624] @ 0x270 │ │ │ │ + str r6, [sp, #304] @ 0x130 │ │ │ │ lsls r6, r2, #1 │ │ │ │ @ instruction: 0xe8000069 │ │ │ │ - str r4, [sp, #640] @ 0x280 │ │ │ │ + str r5, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #204 @ 0xcc │ │ │ │ + adds r6, #124 @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 35c4bc │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -382600,30 +382607,30 @@ │ │ │ │ ldr r1, [pc, #48] @ (35c66c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 386e4c │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 35c64e │ │ │ │ b.n 35c610 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 35c620 │ │ │ │ - str r4, [sp, #224] @ 0xe0 │ │ │ │ + str r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r3, [sp, #288] @ 0x120 │ │ │ │ + str r3, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #116 @ 0x74 │ │ │ │ + adds r5, #36 @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #352] @ (35c7e8 ) │ │ │ │ @@ -382642,15 +382649,15 @@ │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ add.w fp, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb.w sl, [sp, #64] @ 0x40 │ │ │ │ adds.w r2, r2, #668 @ 0x29c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -382739,23 +382746,23 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #920] @ 0x398 │ │ │ │ + str r4, [sp, #600] @ 0x258 │ │ │ │ lsls r6, r2, #1 │ │ │ │ b.n 35c488 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r2, [sp, #944] @ 0x3b0 │ │ │ │ + str r3, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #22 │ │ │ │ + adds r4, #198 @ 0xc6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 35c270 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -382765,15 +382772,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #192] @ (35c8d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #1384] @ 0x568 │ │ │ │ blx 26109c │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ cbnz r3, 35c88c │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -382785,75 +382792,75 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r3, [r4, #696] @ 0x2b8 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ cbnz r3, 35c8a4 │ │ │ │ ldr r4, [pc, #124] @ (35c8e8 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [pc, #124] @ (35c8ec ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (35c8f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 385844 │ │ │ │ ldr.w r0, [r4, #744] @ 0x2e8 │ │ │ │ bl 345584 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ bl 3465b0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 35c83a │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 386ea0 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 35c8b2 │ │ │ │ add.w r2, r5, #6208 @ 0x1840 │ │ │ │ mov r0, r7 │ │ │ │ adds r2, #16 │ │ │ │ mov r1, r2 │ │ │ │ bl 3862ec │ │ │ │ b.n 35c86a │ │ │ │ - str r2, [sp, #368] @ 0x170 │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r6, {r1, r5, r6} │ │ │ │ + ldmia r7!, {r1, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r7!, {r1, r2, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #168] @ 0xa8 │ │ │ │ + str r2, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r1, [sp, #240] @ 0xf0 │ │ │ │ + str r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #104 @ 0x68 │ │ │ │ + adds r3, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #0] │ │ │ │ + str r2, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r1, [sp, #72] @ 0x48 │ │ │ │ + str r1, [sp, #776] @ 0x308 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #62 @ 0x3e │ │ │ │ + adds r2, #238 @ 0xee │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #424] @ (35cab0 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -382873,15 +382880,15 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ strb.w r9, [sp, #72] @ 0x48 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -382993,29 +383000,29 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #40] @ (35cacc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ blx 262e14 <__printf_chk@plt+0x4> │ │ │ │ b.n 35ca8e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ - str r1, [sp, #416] @ 0x1a0 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ lsls r6, r2, #1 │ │ │ │ b.n 35d250 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #384] @ 0x180 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r1, #140 @ 0x8c │ │ │ │ + adds r2, #60 @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 35cfcc │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #788] @ (35cdf8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -383025,15 +383032,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #780] @ (35ce04 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #776] @ (35ce08 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ add.w r2, r4, #116 @ 0x74 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -383118,15 +383125,15 @@ │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #2 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ mov.w ip, #156 @ 0x9c │ │ │ │ mov r2, r8 │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r1, #25 │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -383138,15 +383145,15 @@ │ │ │ │ blt.n 35cd0e │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #1 │ │ │ │ bl 386e4c │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 35cc3c │ │ │ │ @@ -383159,15 +383166,15 @@ │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (35ce28 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r9, r0 │ │ │ │ addw r0, r5, #1772 @ 0x6ec │ │ │ │ bl 491ad0 │ │ │ │ movw r3, #9052 @ 0x235c │ │ │ │ ldr.w r2, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, r3] │ │ │ │ @@ -383175,15 +383182,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #1000 @ 0x3e8 │ │ │ │ ldrh.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ strh r1, [r3, #4] │ │ │ │ str.w r2, [r6, #776] @ 0x308 │ │ │ │ str.w r4, [r6, #1384] @ 0x568 │ │ │ │ str.w r4, [r6, #1388] @ 0x56c │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #392] @ (35ce2c ) │ │ │ │ add.w r1, r9, #88 @ 0x58 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ addw r1, r5, #1772 @ 0x6ec │ │ │ │ @@ -383239,23 +383246,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #232] @ (35ce48 ) │ │ │ │ ldr r1, [pc, #236] @ (35ce4c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 3888bc │ │ │ │ cbnz r0, 35cdd6 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r6, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r7 │ │ │ │ bfi r2, r3, #0, #8 │ │ │ │ @@ -383292,61 +383299,61 @@ │ │ │ │ ldr r0, [pc, #108] @ (35ce58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r1, #60] @ 0x3c │ │ │ │ + str r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r3!, {r4, r7} │ │ │ │ + ldmia r4!, {r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3!, {r2, r5, r7} │ │ │ │ + ldmia r4, {r2, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r1, r2, r4, r5, lr} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r3!, {r4, r6, r7} │ │ │ │ + ldmia r4!, {r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r2, r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r3, #44] @ 0x2c │ │ │ │ + ldrh r2, [r1, #50] @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r0, #52] @ 0x34 │ │ │ │ + ldrh r4, [r6, #56] @ 0x38 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r6, #196 @ 0xc4 │ │ │ │ + cmp r7, #116 @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r3, #48] @ 0x30 │ │ │ │ + ldrh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r7, sp, #1000 @ 0x3e8 │ │ │ │ + sub sp, #168 @ 0xa8 │ │ │ │ movs r7, r7 │ │ │ │ - cdp2 0, 4, cr0, cr8, cr2, {2} │ │ │ │ + cdp2 0, 15, cr0, cr8, cr2, {2} │ │ │ │ ldrh r6, [r7, r3] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r2, r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r2!, {r5} │ │ │ │ + ldmia r2!, {r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r6, #40] @ 0x28 │ │ │ │ + ldrh r0, [r4, #46] @ 0x2e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r7, sp, #88 @ 0x58 │ │ │ │ + add r7, sp, #792 @ 0x318 │ │ │ │ movs r7, r7 │ │ │ │ - stc2l 0, cr0, [r0, #-264]! @ 0xfffffef8 │ │ │ │ - cmp r5, #48 @ 0x30 │ │ │ │ + cdp2 0, 1, cr0, cr0, cr2, {2} │ │ │ │ + cmp r5, #224 @ 0xe0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 35d4a8 │ │ │ │ + b.n 35d608 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r1, #36] @ 0x24 │ │ │ │ + ldrh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4} │ │ │ │ + ldmia r1!, {r2, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #640] @ 0x280 │ │ │ │ + str r5, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ @@ -383380,15 +383387,15 @@ │ │ │ │ ldr r2, [pc, #236] @ (35cfa0 ) │ │ │ │ ldr r1, [pc, #236] @ (35cfa4 ) │ │ │ │ add r7, pc │ │ │ │ add.w ip, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 35cedc │ │ │ │ bl 38644c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 35cf88 │ │ │ │ @@ -383417,15 +383424,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (35cfb0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 35cf38 │ │ │ │ bl 38644c │ │ │ │ cbnz r0, 35cf68 │ │ │ │ mov r0, r8 │ │ │ │ @@ -383463,35 +383470,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (35cfc0 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #52] @ (35cfc4 ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrh r6, [r7, #28] │ │ │ │ + ldrh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r4, [r1, #22] │ │ │ │ + ldrh r4, [r7, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #250 @ 0xfa │ │ │ │ + cmp r4, #170 @ 0xaa │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r3, #26] │ │ │ │ + ldrh r6, [r1, #32] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r5, #18] │ │ │ │ + ldrh r6, [r3, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #154 @ 0x9a │ │ │ │ + cmp r4, #74 @ 0x4a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r7, #22] │ │ │ │ + ldrh r0, [r5, #28] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r7!, {r1, r3, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r2, r4, r5, r6} │ │ │ │ + ldmia r0!, {r2, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #136] @ 35d064 │ │ │ │ sub sp, #8 │ │ │ │ @@ -383502,15 +383509,15 @@ │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r3, r6, r5 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ add r3, r4 │ │ │ │ add.w r7, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -383543,19 +383550,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r6, r3] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 35ce5c │ │ │ │ - ldrh r0, [r2, #20] │ │ │ │ + ldrh r0, [r0, #26] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r3, #12] │ │ │ │ + ldrh r6, [r1, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r2, #204 @ 0xcc │ │ │ │ + cmp r3, #124 @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (35d1d0 ) │ │ │ │ @@ -383588,15 +383595,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, fp │ │ │ │ mov.w r9, #1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str.w r8, [r7, #4] │ │ │ │ adds.w r2, r2, #696 @ 0x2b8 │ │ │ │ strb.w r9, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -383667,19 +383674,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 35d284 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #12] │ │ │ │ + ldrh r4, [r3, #18] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r1, #236 @ 0xec │ │ │ │ + cmp r2, #156 @ 0x9c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r6, #4] │ │ │ │ + ldrh r4, [r4, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ blt.n 35d280 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -383768,15 +383775,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r5, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movw r3, #7752 @ 0x1e48 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w sl, r9, r6 │ │ │ │ ldr.w ip, [r2] │ │ │ │ @@ -383816,15 +383823,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [pc, #1420] @ 35d918 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ bl 345e00 │ │ │ │ @@ -383893,15 +383900,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 35d8c8 │ │ │ │ ldr.w r0, [pc, #1236] @ 35d934 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ add sp, #164 @ 0xa4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ dmb ish │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ movw sl, #7752 @ 0x1e48 │ │ │ │ ldr.w r1, [r9, r6] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ @@ -383955,15 +383962,15 @@ │ │ │ │ ldrd r4, r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r2, [pc, #1048] @ 35d938 │ │ │ │ ldr.w r1, [pc, #1048] @ 35d93c │ │ │ │ ldr.w r7, [fp, #744] @ 0x2e8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 345f30 │ │ │ │ cbnz r0, 35d548 │ │ │ │ @@ -384113,15 +384120,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [r6] │ │ │ │ strd r4, r4, [r6, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ strd r4, r4, [r6] │ │ │ │ str r4, [r6, #12] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str r4, [r6, #8] │ │ │ │ movw r2, #7772 @ 0x1e5c │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov.w lr, #1 │ │ │ │ @@ -384199,15 +384206,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ strh.w r3, [fp, #764] @ 0x2fc │ │ │ │ movs r3, #11 │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #268] @ (35d918 ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ @@ -384297,61 +384304,61 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 35d8ac │ │ │ │ lsls r1, r5, #1 │ │ │ │ bge.n 35d808 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r6, [r3, #62] @ 0x3e │ │ │ │ + ldrh r6, [r1, #4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r2, #62] @ 0x3e │ │ │ │ + ldrh r2, [r0, #4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r4, [r7, #52] @ 0x34 │ │ │ │ + strh r4, [r5, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r7, #218 @ 0xda │ │ │ │ + cmp r0, #138 @ 0x8a │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #528] @ (35db2c ) │ │ │ │ movs r0, r0 │ │ │ │ bls.n 35d9a0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r4, [r5, #50] @ 0x32 │ │ │ │ + strh r4, [r3, #56] @ 0x38 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r2!, {r1, r7} │ │ │ │ + stmia r3!, {r1, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 35d868 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r4, #34] @ 0x22 │ │ │ │ + strh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #142 @ 0x8e │ │ │ │ + movs r6, #62 @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r1, #28] │ │ │ │ + strh r2, [r7, #32] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r1, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #196 @ 0xc4 │ │ │ │ + movs r4, #116 @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r0, #20] │ │ │ │ + strh r4, [r6, #24] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r2, #12] │ │ │ │ + strh r2, [r0, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #190 @ 0xbe │ │ │ │ + movs r3, #110 @ 0x6e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r3, #12] │ │ │ │ + strh r6, [r1, #18] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bkpt 0x002e │ │ │ │ + bkpt 0x00de │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r1, #12] │ │ │ │ + strh r0, [r7, #16] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bkpt 0x0018 │ │ │ │ + bkpt 0x00c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 35d986 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 35d994 │ │ │ │ @@ -384490,19 +384497,19 @@ │ │ │ │ cmp ip, r3 │ │ │ │ bne.n 35d9de │ │ │ │ ldr.w r0, [r0, #768] @ 0x300 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 35da08 │ │ │ │ nop │ │ │ │ - strh r0, [r0, #4] │ │ │ │ + strh r0, [r6, #8] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - pop {r1, r2, r3, r4, r7} │ │ │ │ + pop {r1, r2, r3, r6, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bkpt 0x0034 │ │ │ │ + bkpt 0x00e4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r2, [pc, #3276] @ 35e7d4 │ │ │ │ @@ -384637,15 +384644,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r3, #11 │ │ │ │ strd r4, r4, [r6, #4] │ │ │ │ str r4, [r6, #12] │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r4, r4, [r3, #4] │ │ │ │ str r4, [r3, #12] │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 347d44 │ │ │ │ @@ -384704,15 +384711,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov.w r5, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r2, #0 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, r1, [sp, #128] @ 0x80 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ strd r4, r4, [sp, #160] @ 0xa0 │ │ │ │ mov r6, r0 │ │ │ │ strb.w r5, [sp, #164] @ 0xa4 │ │ │ │ ldmia.w sl, {r0, r1} │ │ │ │ strd r0, r1, [sp, #152] @ 0x98 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ dmb ish │ │ │ │ @@ -384834,15 +384841,15 @@ │ │ │ │ b.n 35df5e │ │ │ │ dmb ish │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r2, ip, r3 │ │ │ │ ldr.w r3, [r6, #-4] │ │ │ │ @@ -384881,15 +384888,15 @@ │ │ │ │ beq.w 35e0b2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ mov lr, r0 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -385216,15 +385223,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r6, r4, #6400 @ 0x1900 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -385265,15 +385272,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w ip, [fp, #2332] @ 0x91c │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr.w r3, [fp, #2324] @ 0x914 │ │ │ │ @@ -385302,15 +385309,15 @@ │ │ │ │ cmp.w r3, r2, lsr #7 │ │ │ │ bne.w 35dfde │ │ │ │ dmb ish │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r6, [fp, #2332] @ 0x91c │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r1, [fp, #2324] @ 0x914 │ │ │ │ mul.w r3, r6, r3 │ │ │ │ @@ -385408,15 +385415,15 @@ │ │ │ │ strh.w r0, [sp, #214] @ 0xd6 │ │ │ │ b.n 35e22a │ │ │ │ dmb ish │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r5, [fp, #2308] @ 0x904 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r2, r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r5, r3 │ │ │ │ @@ -385598,49 +385605,49 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ blx 260d80 │ │ │ │ bne.n 35e780 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + ldrb r0, [r6, #26] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r1, #20] │ │ │ │ + ldrb r4, [r7, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, r7, #0 │ │ │ │ + subs r0, r5, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r4, #22] │ │ │ │ + ldrb r6, [r2, #25] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r0, [r3, #22] │ │ │ │ + ldrb r0, [r1, #25] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r3, #18] │ │ │ │ + ldrb r4, [r1, #21] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, r0, #7 │ │ │ │ + subs r2, r6, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r6, {r3, r4, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r4, [r3, #11] │ │ │ │ + ldrb r4, [r1, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, r0, #0 │ │ │ │ + adds r4, r6, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r3, #29] │ │ │ │ + ldrb r4, [r1, #0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r6, [r4, #25] │ │ │ │ + strb r6, [r2, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r2, #30 │ │ │ │ + adds r2, r0, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r7, #26] │ │ │ │ + strb r0, [r5, #29] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + strb r2, [r7, #25] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r6, #27 │ │ │ │ + asrs r4, r4, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r5, #10] │ │ │ │ + strb r6, [r3, #13] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r7, sp, #248 @ 0xf8 │ │ │ │ + add r7, sp, #952 @ 0x3b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #84] @ (35e87c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #84] @ (35e880 ) │ │ │ │ movw r2, #551 @ 0x227 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -385666,27 +385673,27 @@ │ │ │ │ ldr r0, [pc, #40] @ (35e894 ) │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r0, #9] │ │ │ │ + strb r6, [r6, #11] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r6, sp, #856 @ 0x358 │ │ │ │ + add r7, sp, #536 @ 0x218 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r3, #8] │ │ │ │ + strb r6, [r1, #11] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r6, sp, #704 @ 0x2c0 │ │ │ │ + add r7, sp, #384 @ 0x180 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add sp, #184 @ 0xb8 │ │ │ │ + sub sp, #376 @ 0x178 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #616 @ 0x268 │ │ │ │ + add r7, sp, #296 @ 0x128 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #992 @ 0x3e0 │ │ │ │ + sub sp, #160 @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r4, [pc, #1076] @ 35ece0 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ @@ -385792,15 +385799,15 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov.w r8, #1 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add.w r5, r5, #8896 @ 0x22c0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ strb.w r8, [sp, #168] @ 0xa8 │ │ │ │ str r7, [sp, #32] │ │ │ │ @@ -385881,15 +385888,15 @@ │ │ │ │ bne.w 35fcbc │ │ │ │ ldr r1, [pc, #536] @ (35ed04 ) │ │ │ │ ldr r0, [pc, #540] @ (35ed08 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ ldr.w r3, [r3, #856] @ 0x358 │ │ │ │ str.w r3, [r5, #1772] @ 0x6ec │ │ │ │ strh.w r4, [r5, #1776] @ 0x6f0 │ │ │ │ bl 492000 │ │ │ │ ldr r2, [pc, #504] @ (35ed0c ) │ │ │ │ @@ -386003,15 +386010,15 @@ │ │ │ │ ldr r1, [pc, #224] @ (35ed1c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd lr, lr, [sp, #164] @ 0xa4 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ @@ -386058,37 +386065,37 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r5} │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmia r4!, {r1} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strb r2, [r2, #2] │ │ │ │ + strb r2, [r0, #5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [r4, #120] @ 0x78 │ │ │ │ + strb r4, [r2, #1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r0, r2, #3 │ │ │ │ + asrs r0, r0, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r2, r3} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r3, sp, #672 @ 0x2a0 │ │ │ │ + add r4, sp, #352 @ 0x160 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #632 @ 0x278 │ │ │ │ + add r7, sp, #312 @ 0x138 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r0, [r7, #96] @ 0x60 │ │ │ │ + ldr r0, [r5, #108] @ 0x6c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #92] @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r6, #25 │ │ │ │ + lsrs r6, r4, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r0!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr.w r0, [pc, #1600] @ 35f368 │ │ │ │ movs r3, #11 │ │ │ │ ldr.w r2, [pc, #1600] @ 35f36c │ │ │ │ movs r6, #0 │ │ │ │ @@ -386101,15 +386108,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov.w r4, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ add r7, sp, #172 @ 0xac │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add r2, sp, #156 @ 0x9c │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ @@ -386229,15 +386236,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov.w sl, #1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -386276,15 +386283,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 35c670 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -386314,15 +386321,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str.w r3, [r0, #1380] @ 0x564 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -386422,15 +386429,15 @@ │ │ │ │ ldr r1, [pc, #680] @ (35f390 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #1 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #168] @ 0xa8 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ @@ -386511,15 +386518,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #412] @ (35f39c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r2, #768] @ 0x300 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35e8da │ │ │ │ ldrb.w r3, [r2, #720] @ 0x2d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35f298 │ │ │ │ @@ -386641,47 +386648,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (35f3a8 ) │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 262e10 <__printf_chk@plt> │ │ │ │ - ldr r0, [r0, #84] @ 0x54 │ │ │ │ + ldr r0, [r6, #92] @ 0x5c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r2, #68] @ 0x44 │ │ │ │ + ldr r2, [r0, #80] @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r7, #21 │ │ │ │ + lsrs r6, r5, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #136 @ 0x88 │ │ │ │ + add r0, sp, #840 @ 0x348 │ │ │ │ lsls r1, r0, #1 │ │ │ │ pop {r1, r5} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r4, [r1, #24] │ │ │ │ + ldr r4, [r7, #32] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [r3, #8] │ │ │ │ + ldr r6, [r1, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r1, #7 │ │ │ │ + lsrs r2, r7, #9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r1, #120] @ 0x78 │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r0, r7, #2 │ │ │ │ + lsrs r0, r5, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cbnz r0, 35f3ce │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r3, pc, #232 @ (adr r3, 35f490 ) │ │ │ │ + add r3, pc, #936 @ (adr r3, 35f750 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #240 @ (adr r5, 35f49c ) │ │ │ │ + add r5, pc, #944 @ (adr r5, 35f75c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -387471,29 +387478,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (35fd24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #176] @ 0xb0 │ │ │ │ + ldr r4, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r2, r6] │ │ │ │ + ldrsh r4, [r0, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [sp, #152] @ 0x98 │ │ │ │ + ldr r2, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r5, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r7, r5] │ │ │ │ + ldrsh r4, [r5, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #144] @ 0x90 │ │ │ │ + ldr r4, [sp, #848] @ 0x350 │ │ │ │ lsls r1, r0, #1 │ │ │ │ and.w r1, r1, #31 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #17 │ │ │ │ bhi.n 35fd48 │ │ │ │ tbb [pc, r3] │ │ │ │ lsrs r2, r4, #4 │ │ │ │ @@ -387866,20 +387873,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3601e8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ strh r0, [r2, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -387887,32 +387894,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (360234 ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #48] @ (360238 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #36] @ (36023c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, r1] │ │ │ │ + ldrh r6, [r6, r3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r6, pc, #288 @ (adr r6, 360358 ) │ │ │ │ + add r6, pc, #992 @ (adr r6, 360618 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #360 @ (adr r6, 3603a4 ) │ │ │ │ + add r7, pc, #40 @ (adr r7, 360264 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r7, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -387922,35 +387929,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (360298 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #44] @ (36029c ) │ │ │ │ ldr r1, [pc, #48] @ (3602a0 ) │ │ │ │ movs r2, #7 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r1, [pc, #36] @ (3602a4 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5df064 │ │ │ │ + b.w 5df114 │ │ │ │ nop │ │ │ │ - ldr r2, [r6, r7] │ │ │ │ + ldrh r2, [r4, r2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r7, #7] │ │ │ │ + ldrb r4, [r5, #10] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r1, r2, r6} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r6, #31 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r7, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -387963,32 +387970,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (3602f0 ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #48] @ (3602f4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #36] @ (3602f8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r1, r6] │ │ │ │ + ldrh r2, [r7, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r5, pc, #560 @ (adr r5, 360524 ) │ │ │ │ + add r6, pc, #240 @ (adr r6, 3603e4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, pc, #632 @ (adr r5, 360570 ) │ │ │ │ + add r6, pc, #312 @ (adr r6, 360430 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -388002,15 +388009,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r5, r2 │ │ │ │ add.w ip, r6, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 36037c │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 360372 │ │ │ │ ldr.w ip, [r0, #20] │ │ │ │ movw r1, #9660 @ 0x25bc │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -388038,23 +388045,23 @@ │ │ │ │ ldr r0, [pc, #32] @ (3603a0 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #328] @ 0x148 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r6, r4] │ │ │ │ + ldr r4, [r4, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [sp, #376] @ 0x178 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r8, [pc, #356] @ 36051c │ │ │ │ sub sp, #20 │ │ │ │ @@ -388066,73 +388073,73 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w r2, r5, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ ldr r6, [pc, #340] @ (360528 ) │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #336] @ (36052c ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ add.w r0, r0, #932 @ 0x3a4 │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #316] @ (360530 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add.w r0, r4, #956 @ 0x3bc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #300] @ (360534 ) │ │ │ │ add r6, pc │ │ │ │ mov.w r8, #1 │ │ │ │ ldr r5, [pc, #296] @ (360538 ) │ │ │ │ mov sl, r0 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ add r5, pc │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, fp, #20 │ │ │ │ - bl 5e5438 │ │ │ │ + bl 5e54e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ add.w r3, sl, #20 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 5e5438 │ │ │ │ + bl 5e54e8 │ │ │ │ ldr r3, [pc, #248] @ (36053c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r3, r6 │ │ │ │ - bl 5e568c │ │ │ │ + bl 5e573c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ add.w r5, r4, #4096 @ 0x1000 │ │ │ │ - bl 5e568c │ │ │ │ + bl 5e573c │ │ │ │ add.w r0, r4, #984 @ 0x3d8 │ │ │ │ bl 491ad0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r9, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #196] @ (360540 ) │ │ │ │ add.w r1, r4, #984 @ 0x3d8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -388176,29 +388183,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r2, [sp, #352] @ 0x160 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r0, r2] │ │ │ │ + ldr r6, [r6, r4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r0, sp, #880 @ 0x370 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ + ldr r2, [sp, #736] @ 0x2e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #536] @ 0x218 │ │ │ │ + ldr r2, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #624] @ (3607a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r2, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r0, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr.w pc, [r1, #255]! │ │ │ │ @@ -388212,15 +388219,15 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #100] @ (3605cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ add.w r2, r0, #5440 @ 0x1540 │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ mov.w ip, #2013265920 @ 0x78000000 │ │ │ │ mov.w r1, #1476395008 @ 0x58000000 │ │ │ │ strd ip, r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ @@ -388236,19 +388243,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsb r6, [r4, r3] │ │ │ │ + ldrsb r6, [r2, r6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #408] @ 0x198 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #160] @ (360680 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -388257,44 +388264,44 @@ │ │ │ │ ldr r1, [pc, #160] @ (360688 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #144] @ (36068c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #144] @ (360690 ) │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #128] @ (360694 ) │ │ │ │ ldr r1, [pc, #132] @ (360698 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r4, #932 @ 0x3a4 │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e524c │ │ │ │ + bl 5e52fc │ │ │ │ ldr r2, [pc, #112] @ (36069c ) │ │ │ │ ldr r1, [pc, #116] @ (3606a0 ) │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r2, r4, #956 @ 0x3bc │ │ │ │ - bl 5e524c │ │ │ │ + bl 5e52fc │ │ │ │ add.w r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ff694 │ │ │ │ vldr d7, [pc, #44] @ 360678 │ │ │ │ ldr r2, [pc, #84] @ (3606a4 ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ ldr r3, [pc, #84] @ (3606a8 ) │ │ │ │ @@ -388312,33 +388319,33 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ff744 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + ldrsb r4, [r2, r4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r3, #1] │ │ │ │ + ldrb r2, [r1, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r5, #1] │ │ │ │ + ldrb r6, [r3, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #856] @ 0x358 │ │ │ │ + ldr r0, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf6ec0040 │ │ │ │ - str r7, [sp, #320] @ 0x140 │ │ │ │ + @ instruction: 0xf79c0040 │ │ │ │ + ldr r0, [sp, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf6f20040 │ │ │ │ + @ instruction: 0xf7a20040 │ │ │ │ ldrb r6, [r0, #18] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r7, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r0, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #244] @ (3607b4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -388346,15 +388353,15 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #244] @ (3607bc ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r4, #1528] @ 0x5f8 │ │ │ │ cbz r3, 36071c │ │ │ │ ldr r7, [pc, #220] @ (3607c0 ) │ │ │ │ add.w r6, r0, #9664 @ 0x25c0 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ @@ -388408,32 +388415,32 @@ │ │ │ │ str.w r1, [r8, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ ldr.w r2, [r8, #1396] @ 0x574 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str.w r2, [r8, #1396] @ 0x574 │ │ │ │ ldrb.w r2, [r4, #1532] @ 0x5fc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36076a │ │ │ │ strb.w r3, [r4, #1532] @ 0x5fc │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ bl 492000 │ │ │ │ bl 4924c4 │ │ │ │ b.n 360720 │ │ │ │ nop │ │ │ │ - strb r6, [r0, r6] │ │ │ │ + ldrsb r6, [r6, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [sp, #632] @ 0x278 │ │ │ │ + str r7, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xffc1ffff │ │ │ │ @ instruction: 0xff81ffff │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -388500,15 +388507,15 @@ │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ and.w r3, r2, #1 │ │ │ │ ldr.w r2, [r6, #1380] @ 0x564 │ │ │ │ and.w r2, r2, #3 │ │ │ │ add.w r3, r3, r2, lsl #1 │ │ │ │ addw r3, r3, #1382 @ 0x566 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ @@ -388666,28 +388673,28 @@ │ │ │ │ ubfx r2, r5, #16, #5 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 360b68 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 360b48 │ │ │ │ ldr r0, [pc, #176] @ (360b90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ str.w r5, [r6, #1288] @ 0x508 │ │ │ │ b.n 360892 │ │ │ │ and.w r3, r5, #127 @ 0x7f │ │ │ │ lsls r1, r5, #25 │ │ │ │ bpl.n 360b0c │ │ │ │ lsls r2, r5, #26 │ │ │ │ bne.n 360b0c │ │ │ │ ldr r0, [pc, #144] @ (360b94 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ str.w r3, [r6, #1284] @ 0x504 │ │ │ │ b.n 360892 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r6, #1396] @ 0x574 │ │ │ │ @@ -388723,17 +388730,17 @@ │ │ │ │ beq.n 360aea │ │ │ │ mov r1, r2 │ │ │ │ ldrh.w r2, [r6, #1292] @ 0x50c │ │ │ │ blx r3 │ │ │ │ b.n 360aea │ │ │ │ movw r0, #65535 @ 0xffff │ │ │ │ b.n 360b62 │ │ │ │ - str r3, [sp, #368] @ 0x170 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #376] @ (360d24 ) │ │ │ │ @@ -388747,15 +388754,15 @@ │ │ │ │ ldr r1, [pc, #372] @ (360d30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r2, [r3, #1352] @ 0x548 │ │ │ │ lsls r4, r2, #3 │ │ │ │ bpl.n 360ca0 │ │ │ │ add.w r4, r7, #8192 @ 0x2000 │ │ │ │ ldr.w r1, [r3, #1004] @ 0x3ec │ │ │ │ @@ -388818,15 +388825,15 @@ │ │ │ │ str.w r1, [r3, #1396] @ 0x574 │ │ │ │ ands r1, r2 │ │ │ │ str.w r1, [r3, #1400] @ 0x578 │ │ │ │ subs r1, r1, r5 │ │ │ │ ldr.w r0, [r7, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ str.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -388869,29 +388876,29 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb r0, [r2, #1] │ │ │ │ b.n 360c4a │ │ │ │ ldr r1, [pc, #32] @ (360d38 ) │ │ │ │ ldr r0, [pc, #32] @ (360d3c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 360cc2 │ │ │ │ add r1, pc, #208 @ (adr r1, 360df8 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r1, [sp, #680] @ 0x2a8 │ │ │ │ + str r2, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r2, r2] │ │ │ │ + str r0, [r0, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #168] @ 0xa8 │ │ │ │ + str r2, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r0, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #760] @ 0x2f8 │ │ │ │ + str r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #256] @ 0x100 │ │ │ │ + str r1, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [pc, #1252] @ 361238 │ │ │ │ @@ -389061,15 +389068,15 @@ │ │ │ │ ldr.w r3, [r6, #1404] @ 0x57c │ │ │ │ ands r1, r3 │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr.w r0, [r4, #1504] @ 0x5e0 │ │ │ │ b.n 360da0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3610cc │ │ │ │ movs r3, #0 │ │ │ │ cmp.w fp, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -389305,58 +389312,58 @@ │ │ │ │ str.w r1, [r6, #1396] @ 0x574 │ │ │ │ ands r1, r3 │ │ │ │ str.w r1, [r6, #1400] @ 0x578 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 360da0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r6, [pc, #456] @ (361410 ) │ │ │ │ + ldr r7, [pc, #136] @ (3612d0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (361250 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ strb r6, [r5, #5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r6, #1112] @ 0x458 │ │ │ │ ldr.w r0, [r6, #1032] @ 0x408 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldrb.w r3, [r6, #1064] @ 0x428 │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 3612a6 │ │ │ │ add.w r4, r4, #5120 @ 0x1400 │ │ │ │ movs r5, #1 │ │ │ │ adds r4, #8 │ │ │ │ ldr.w r1, [r4, #1068] @ 0x42c │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r4, #4 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldrb.w r3, [r6, #1064] @ 0x428 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 36128a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -389450,39 +389457,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (3613f8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (3613fc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #52] @ (361400 ) │ │ │ │ ldr r1, [pc, #56] @ (361404 ) │ │ │ │ movs r2, #12 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (361408 ) │ │ │ │ ldr r1, [pc, #44] @ (36140c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5df064 │ │ │ │ + b.w 5df114 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #264] @ (361500 ) │ │ │ │ + ldr r1, [pc, #968] @ (3617c0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb6ea │ │ │ │ + @ instruction: 0xb79a │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #31 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r0, [r3, #124] @ 0x7c │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -389500,15 +389507,15 @@ │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ adds r4, #28 │ │ │ │ ldr r1, [pc, #836] @ (361778 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [r0, #920] @ 0x398 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r0, #924 @ 0x39c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3616cc │ │ │ │ ldr r2, [pc, #812] @ (36177c ) │ │ │ │ add.w r6, r5, #4096 @ 0x1000 │ │ │ │ @@ -389539,15 +389546,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, fp │ │ │ │ bl 2ff694 │ │ │ │ ldrb.w r3, [r6, #1064] @ 0x428 │ │ │ │ add.w fp, fp, #4 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 36149e │ │ │ │ add.w r0, r8, #9216 @ 0x2400 │ │ │ │ @@ -389642,15 +389649,15 @@ │ │ │ │ str.w r2, [r3, #4]! │ │ │ │ cmp r3, r4 │ │ │ │ str r2, [r3, #32] │ │ │ │ bne.n 3615e2 │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ bl 491ad0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #396] @ (36178c ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r1, r5, #1016 @ 0x3f8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -389674,15 +389681,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1753 @ 0x6d9 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389725,15 +389732,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1757 @ 0x6dd │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389744,15 +389751,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1761 @ 0x6e1 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389764,63 +389771,63 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movw r2, #1778 @ 0x6f2 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #848] @ (361ac4 ) │ │ │ │ + ldr r1, [pc, #528] @ (361984 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r4, #18] │ │ │ │ + ldrh r2, [r2, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r7, #18] │ │ │ │ + ldrh r6, [r5, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 361878 │ │ │ │ + ble.n 3617d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #448] @ (361944 ) │ │ │ │ + ldr r1, [pc, #128] @ (361804 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [r0, #28] │ │ │ │ + ldr r6, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r3, #28] │ │ │ │ + ldr r4, [r1, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r6, r5, #9 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - mov lr, r7 │ │ │ │ + bx sp │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r2, #4] │ │ │ │ + ldrh r6, [r0, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, #2] │ │ │ │ + ldrh r4, [r5, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mov r2, r4 │ │ │ │ + mov sl, sl │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r4, #0] │ │ │ │ + ldrh r2, [r2, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r4, #62] @ 0x3e │ │ │ │ + ldrh r0, [r2, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r8, lr │ │ │ │ + mov r8, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r0, [r3, #0] │ │ │ │ + ldrh r0, [r1, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r5, #60] @ 0x3c │ │ │ │ + ldrh r6, [r3, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp sl, r7 │ │ │ │ + mov r2, sp │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r1, #0] │ │ │ │ + ldrh r2, [r7, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r7, #58] @ 0x3a │ │ │ │ + ldrh r0, [r5, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #128] @ (361850 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -389829,26 +389836,26 @@ │ │ │ │ ldr r1, [pc, #128] @ (361858 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r4, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #108] @ (36185c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (361860 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #64] @ 361848 │ │ │ │ ldr r2, [pc, #88] @ (361864 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [pc, #88] @ (361868 ) │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r6, #752 @ 0x2f0 │ │ │ │ @@ -389861,41 +389868,41 @@ │ │ │ │ ldr r2, [pc, #68] @ (36186c ) │ │ │ │ ldr r1, [pc, #68] @ (361870 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r6, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ff744 │ │ │ │ nop │ │ │ │ lsrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r4 │ │ │ │ + cmp ip, sl │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r6, #52] @ 0x34 │ │ │ │ + strh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r2, #54] @ 0x36 │ │ │ │ + strh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r4, #68] @ 0x44 │ │ │ │ + str r6, [r2, #80] @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - uxth r0, r6 │ │ │ │ + cbz r0, 3618bc │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r4, [r5, #46] @ 0x2e │ │ │ │ + strh r4, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ + str r0, [r4, #108] @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r0, #100] @ 0x64 │ │ │ │ + str r4, [r6, #108] @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 492020 │ │ │ │ mov r4, r0 │ │ │ │ @@ -389927,15 +389934,15 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #428] @ (361a88 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #5152 @ 0x1420 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #20 │ │ │ │ blx 262b9c │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -390039,19 +390046,19 @@ │ │ │ │ strh.w r3, [r4, #3128] @ 0xc38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 361254 │ │ │ │ orr.w r3, r3, #36 @ 0x24 │ │ │ │ orr.w r2, r2, #3088 @ 0xc10 │ │ │ │ b.n 361a62 │ │ │ │ - add r0, r4 │ │ │ │ + add r8, sl │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r6, #44] @ 0x2c │ │ │ │ + strh r6, [r4, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r2, #46] @ 0x2e │ │ │ │ + strh r2, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #24 │ │ │ │ @@ -390678,15 +390685,15 @@ │ │ │ │ add.w fp, fp, #8 │ │ │ │ add.w fp, fp, #20 │ │ │ │ b.n 36212a │ │ │ │ ldr r0, [pc, #424] @ (36234c ) │ │ │ │ mov r1, r5 │ │ │ │ strd r3, r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r3, r2, [sp, #68] @ 0x44 │ │ │ │ b.n 3620fc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movw r5, #16379 @ 0x3ffb │ │ │ │ add.w r0, r6, #31872 @ 0x7c80 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ cmp r2, r5 │ │ │ │ @@ -390744,23 +390751,23 @@ │ │ │ │ ldrd r8, r5, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 361ccc │ │ │ │ ldr r0, [pc, #248] @ (362350 ) │ │ │ │ strd r3, r2, [sp, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldrd r3, r2, [sp, #72] @ 0x48 │ │ │ │ b.n 362198 │ │ │ │ ldr r0, [pc, #232] @ (362354 ) │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 3620b8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ bcc.n 362296 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ @@ -390775,15 +390782,15 @@ │ │ │ │ b.n 361fe6 │ │ │ │ str.w sl, [sp, #52] @ 0x34 │ │ │ │ b.n 361c38 │ │ │ │ ldr r0, [pc, #172] @ (362358 ) │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ b.n 361eaa │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ movw r3, #1518 @ 0x5ee │ │ │ │ cmp r2, r3 │ │ │ │ itett ls │ │ │ │ @@ -390806,15 +390813,15 @@ │ │ │ │ mvns r3, r3 │ │ │ │ and.w r3, r3, #64 @ 0x40 │ │ │ │ orrs r3, r1 │ │ │ │ str.w r3, [r2, #2096] @ 0x830 │ │ │ │ b.n 361ede │ │ │ │ ldr r0, [pc, #84] @ (36235c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 361ec2 │ │ │ │ ldr r3, [pc, #80] @ (362360 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #80] @ (362364 ) │ │ │ │ movw r2, #998 @ 0x3e6 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ @@ -390827,33 +390834,33 @@ │ │ │ │ bfi r3, r2, #25, #2 │ │ │ │ orr.w r3, r3, #134217728 @ 0x8000000 │ │ │ │ str r3, [r7, #4] │ │ │ │ b.n 361efa │ │ │ │ nop │ │ │ │ str r1, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r4, r7 │ │ │ │ + rors r4, r5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #102 @ 0x66 │ │ │ │ + subs r6, #22 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r6, [r6, #23] │ │ │ │ + ldrb r6, [r4, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r6, #21] │ │ │ │ + ldrb r2, [r4, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r0, #20] │ │ │ │ + ldrb r4, [r6, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r2, #21] │ │ │ │ + ldrb r2, [r0, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r5, #20] │ │ │ │ + ldrb r6, [r3, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r1, #228 @ 0xe4 │ │ │ │ + subs r2, #148 @ 0x94 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r2, [r4, #14] │ │ │ │ + ldrb r2, [r2, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ ldr.w r5, [pc, #3056] @ 362f6c │ │ │ │ mov ip, r3 │ │ │ │ @@ -391319,15 +391326,15 @@ │ │ │ │ it mi │ │ │ │ movmi r3, #0 │ │ │ │ stmia.w r7, {r0, r1} │ │ │ │ orr.w r8, r2, r3 │ │ │ │ strd r6, r6, [sp, #196] @ 0xc4 │ │ │ │ strd r6, r6, [sp, #204] @ 0xcc │ │ │ │ strd r6, r6, [sp, #212] @ 0xd4 │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3628ea │ │ │ │ ldr.w r3, [pc, #1728] @ 362f9c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -391367,15 +391374,15 @@ │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 443890 │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 362fda │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 362978 │ │ │ │ dmb ish │ │ │ │ @@ -391545,15 +391552,15 @@ │ │ │ │ ldrh r2, [r6, #6] │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r5, #1128] @ 0x468 │ │ │ │ b.n 362448 │ │ │ │ ldr.w r0, [pc, #1104] @ 362fa0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ b.n 36281c │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 362c1a │ │ │ │ ands.w r2, r2, #536870912 @ 0x20000000 │ │ │ │ beq.w 362c78 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ @@ -391738,15 +391745,15 @@ │ │ │ │ b.n 362b26 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #600] @ (362fa4 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ad84 │ │ │ │ + bl 72ae34 │ │ │ │ b.n 362978 │ │ │ │ ldr r3, [pc, #572] @ (362f98 ) │ │ │ │ mov r8, r9 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r9, sl │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -391900,24 +391907,24 @@ │ │ │ │ ldr.w r0, [r5, #1148] @ 0x47c │ │ │ │ cmp r0, r1 │ │ │ │ bls.n 362f50 │ │ │ │ ldr r0, [pc, #104] @ (362fa8 ) │ │ │ │ strd r2, r3, [sp, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ ldrd r2, r3, [sp, #76] @ 0x4c │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r3, r0, [sp] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #80] @ (362fac ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ b.n 362d6e │ │ │ │ movw r0, #1518 @ 0x5ee │ │ │ │ b.n 362f50 │ │ │ │ ldrh r0, [r4, #10] │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ @@ -391934,27 +391941,27 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ strh r0, [r3, #56] @ 0x38 │ │ │ │ lsls r1, r5, #1 │ │ │ │ strh r2, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r5, #1 │ │ │ │ strh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r5, #208 @ 0xd0 │ │ │ │ + adds r6, #128 @ 0x80 │ │ │ │ lsls r6, r2, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #18] │ │ │ │ + strb r4, [r3, #21] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #2] │ │ │ │ + strb r6, [r5, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r5, #3] │ │ │ │ + strb r4, [r3, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ubfx r5, r5, #0, #14 │ │ │ │ strh.w r3, [r8, #3128] @ 0xc38 │ │ │ │ b.n 362f1c │ │ │ │ orr.w r3, r3, #36 @ 0x24 │ │ │ │ orr.w r2, r2, #3088 @ 0xc10 │ │ │ │ b.n 362f06 │ │ │ │ @@ -391973,30 +391980,30 @@ │ │ │ │ ldr r0, [pc, #28] @ (363000 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r5, #46 @ 0x2e │ │ │ │ + cmp r5, #222 @ 0xde │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [r5, #108] @ 0x6c │ │ │ │ + ldr r6, [r3, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r5, #26 │ │ │ │ + cmp r5, #202 @ 0xca │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r5, #28 │ │ │ │ + lsls r0, r3, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r4, r7, #28 │ │ │ │ + lsls r4, r5, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (363014 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27d0 │ │ │ │ + b.w 5e2880 │ │ │ │ nop │ │ │ │ strb r0, [r2, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -392025,35 +392032,35 @@ │ │ │ │ ldr r2, [pc, #56] @ (3630a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (3630ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #44] @ (3630b0 ) │ │ │ │ ldr r1, [pc, #48] @ (3630b4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r1, [pc, #36] @ (3630b8 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ nop │ │ │ │ - cmp r5, #6 │ │ │ │ + cmp r5, #182 @ 0xb6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r3, [pc, #928] @ (36344c ) │ │ │ │ + ldr r4, [pc, #608] @ (36330c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #200] @ 0xc8 │ │ │ │ + ldr r2, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ cdp 0, 14, cr0, cr14, cr7, {3} │ │ │ │ push {lr} │ │ │ │ @@ -392100,17 +392107,17 @@ │ │ │ │ movs r2, #242 @ 0xf2 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ blx 260d80 │ │ │ │ nop │ │ │ │ - cmp r4, #74 @ 0x4a │ │ │ │ + cmp r4, #250 @ 0xfa │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r2, [r3, #0] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ orrs.w r2, r2, r3, ror #2 │ │ │ │ bne.n 363160 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #3524] @ 0xdc4 │ │ │ │ @@ -392128,17 +392135,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260d80 │ │ │ │ - cmp r4, #2 │ │ │ │ + cmp r4, #178 @ 0xb2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r2, #124] @ 0x7c │ │ │ │ + strb r2, [r0, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ subs r3, r2, #1 │ │ │ │ orrs r3, r1 │ │ │ │ beq.n 3631cc │ │ │ │ @@ -392178,17 +392185,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260d80 │ │ │ │ - cmp r3, #130 @ 0x82 │ │ │ │ + cmp r4, #50 @ 0x32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r2, #116] @ 0x74 │ │ │ │ + strb r2, [r0, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 363258 │ │ │ │ sub sp, #12 │ │ │ │ @@ -392196,32 +392203,32 @@ │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ ldr r1, [pc, #56] @ (363260 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #960] @ 0x3c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r3, #82 @ 0x52 │ │ │ │ + cmp r4, #2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [r4, #112] @ 0x70 │ │ │ │ + ldr r0, [r2, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r6, #112] @ 0x70 │ │ │ │ + ldr r6, [r4, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #296] @ (3633a0 ) │ │ │ │ mov r7, r1 │ │ │ │ @@ -392276,18 +392283,18 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w r3, [r5, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 3632ec │ │ │ │ ldr.w r6, [r6, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 3632ec │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -392311,15 +392318,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (3633ac ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 363346 │ │ │ │ ldr r0, [pc, #60] @ (3633b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 363346 │ │ │ │ ldr r3, [pc, #56] @ (3633b4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 363346 │ │ │ │ ldr r3, [pc, #36] @ (3633ac ) │ │ │ │ @@ -392327,29 +392334,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 363346 │ │ │ │ ldr r0, [pc, #36] @ (3633b8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 363346 │ │ │ │ ldrb r2, [r5, #9] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #576] @ (3635f8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #96] @ 0x60 │ │ │ │ + ldr r4, [r6, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -392417,18 +392424,18 @@ │ │ │ │ bpl.n 36341a │ │ │ │ ldr.w r3, [r7, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 36341a │ │ │ │ ldr.w r0, [r5, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 36341a │ │ │ │ ldr.w r0, [r0, #932] @ 0x3a4 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 492000 │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #7264 @ 0x1c60 │ │ │ │ adds r0, #8 │ │ │ │ @@ -392455,31 +392462,31 @@ │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 36341a │ │ │ │ ldr.w r0, [r5, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 36341a │ │ │ │ ldr r1, [pc, #60] @ (363538 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 363468 │ │ │ │ ldr r1, [pc, #52] @ (36353c ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 363468 │ │ │ │ ldr r0, [pc, #44] @ (363540 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 363468 │ │ │ │ ldr r3, [pc, #40] @ (363544 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (363548 ) │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -392491,19 +392498,19 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #72] @ 0x48 │ │ │ │ + ldr r2, [r4, #84] @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #86 @ 0x56 │ │ │ │ + cmp r1, #6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [r4, #64] @ 0x40 │ │ │ │ + ldr r6, [r2, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #88] @ (3635b4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -392513,47 +392520,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (3635c0 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #72] @ (3635c4 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r6, #928 @ 0x3a0 │ │ │ │ bl 2ff694 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ff744 │ │ │ │ - cmp r0, #20 │ │ │ │ + cmp r0, #196 @ 0xc4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r4, #60] @ 0x3c │ │ │ │ + ldr r2, [r2, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r6, #60] @ 0x3c │ │ │ │ + ldr r6, [r4, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [pc, #1000] @ (3639ac ) │ │ │ │ + ldr r1, [pc, #680] @ (36386c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [pc, #888] @ (363940 ) │ │ │ │ + ldr r1, [pc, #568] @ (363800 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r8, [pc, #968] @ 3639a8 │ │ │ │ @@ -392566,15 +392573,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r7, #64 @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w fp, [pc, #940] @ 3639b4 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add fp, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 363960 │ │ │ │ mov r4, r0 │ │ │ │ @@ -392593,73 +392600,73 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ - bl 5e524c │ │ │ │ + bl 5e52fc │ │ │ │ ldr r2, [pc, #876] @ (3639c0 ) │ │ │ │ ldr r1, [pc, #880] @ (3639c4 ) │ │ │ │ add.w r3, r7, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov sl, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #856] @ (3639c8 ) │ │ │ │ mov r2, r9 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 5dd8a8 │ │ │ │ + bl 5dd958 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp, #24] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r9, r0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr.w sl, [pc, #820] @ 3639cc │ │ │ │ bl 437c80 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #812] @ (3639d0 ) │ │ │ │ add sl, pc │ │ │ │ ldr.w r9, [pc, #812] @ 3639d4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r9, pc │ │ │ │ - bl 5dd86c │ │ │ │ + bl 5dd91c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ vldr d8, [pc, #720] @ 363990 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #784] @ (3639d8 ) │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r2 │ │ │ │ bl 2ff9f4 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff7a4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -392671,49 +392678,49 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 5e524c │ │ │ │ + bl 5e52fc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrd r2, r1, [sp, #28] │ │ │ │ - bl 5dd8a8 │ │ │ │ + bl 5dd958 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5dd86c │ │ │ │ + bl 5dd91c │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ bl 2ff9f4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2ff7a4 │ │ │ │ movw r2, #2020 @ 0x7e4 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr r7, [pc, #604] @ (3639e0 ) │ │ │ │ @@ -392855,15 +392862,15 @@ │ │ │ │ movw r2, #8188 @ 0x1ffc │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 43bbac │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ bl 491ad0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #212] @ (363a08 ) │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ @@ -392878,15 +392885,15 @@ │ │ │ │ ldr r4, [pc, #168] @ (363a0c ) │ │ │ │ add.w r3, r7, #112 @ 0x70 │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ mov r1, r8 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -392900,63 +392907,63 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #52] @ 0x34 │ │ │ │ + ldr r4, [r2, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r7, #52] @ 0x34 │ │ │ │ + ldr r2, [r5, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r7, #138 @ 0x8a │ │ │ │ + cmp r0, #58 @ 0x3a │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r2, [r3, #27] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r6, [r0, #64] @ 0x40 │ │ │ │ + ldr r6, [r6, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mcrr2 0, 4, r0, sl, cr0 │ │ │ │ - mov r4, r0 │ │ │ │ + ldc2l 0, cr0, [sl], #256 @ 0x100 │ │ │ │ + mov ip, r6 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #320] @ 0x140 │ │ │ │ + str r5, [sp, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r1, [sp, #664] @ 0x298 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - blx r7 │ │ │ │ + ldr r0, [pc, #416] @ (363b70 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [sp, #792] @ 0x318 │ │ │ │ + str r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0x47c6 │ │ │ │ + ldr r0, [pc, #472] @ (363bb0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #52] @ 0x34 │ │ │ │ + ldr r4, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r4, [pc, #848] @ (363d34 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [r4, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r2, #40] @ 0x28 │ │ │ │ + ldr r2, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r6, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r2, #36] @ 0x24 │ │ │ │ + ldr r4, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r6, #32] │ │ │ │ + ldr r6, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r2, #32] │ │ │ │ + ldr r2, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r4, #28] │ │ │ │ + ldr r0, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ vmla.i32 d0, d8, d9[1] │ │ │ │ - ldr r4, [r0, #8] │ │ │ │ + ldr r4, [r6, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -393035,19 +393042,19 @@ │ │ │ │ nop │ │ │ │ strb r6, [r5, #10] │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #9] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r3, #64 @ 0x40 │ │ │ │ + movs r3, #240 @ 0xf0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 363a14 │ │ │ │ + bgt.n 363b74 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #436] @ (363cb4 ) │ │ │ │ @@ -393060,33 +393067,33 @@ │ │ │ │ ldr r2, [pc, #420] @ (363cb8 ) │ │ │ │ ldr r1, [pc, #424] @ (363cbc ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #420] @ (363cc0 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #416] @ (363cc4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r1, [pc, #388] @ (363cc8 ) │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ bl 437454 │ │ │ │ cmp.w fp, #0 │ │ │ │ ble.w 363ca2 │ │ │ │ ldr r5, [pc, #364] @ (363ccc ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #364] @ 363cd0 │ │ │ │ @@ -393120,15 +393127,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, r4 │ │ │ │ bl 3fb248 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 363c80 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ @@ -393174,24 +393181,24 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ add r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 3fb384 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 363c38 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5d1ea4 │ │ │ │ + bl 5d1f54 │ │ │ │ cmp fp, sl │ │ │ │ beq.n 363c6a │ │ │ │ add.w fp, fp, #1 │ │ │ │ b.n 363c00 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -393202,57 +393209,57 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ negs r3, r0 │ │ │ │ ldr r0, [pc, #96] @ (363ce4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r1, [pc, #84] @ (363ce8 ) │ │ │ │ ldr r0, [pc, #88] @ (363cec ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 439fa4 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ - movs r3, #4 │ │ │ │ + movs r3, #180 @ 0xb4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [r2, #0] │ │ │ │ + ldr r4, [r0, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r6, #46] @ 0x2e │ │ │ │ + ldrh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r0, r7 │ │ │ │ + rors r0, r5 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r0, #60] @ 0x3c │ │ │ │ + str r0, [sp, #192] @ 0xc0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r4, #30] │ │ │ │ + ldrh r0, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #158 @ 0x9e │ │ │ │ + movs r3, #78 @ 0x4e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + ldr r6, [r1, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r0, #124] @ 0x7c │ │ │ │ + ldr r2, [r6, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #18 │ │ │ │ + movs r2, #194 @ 0xc2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [r2, #116] @ 0x74 │ │ │ │ + ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r7, #112] @ 0x70 │ │ │ │ + str r2, [r5, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r6, #108] @ 0x6c │ │ │ │ + str r4, [r4, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r7, #100] @ 0x64 │ │ │ │ + str r4, [r5, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 363c78 │ │ │ │ + bge.n 363dd8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00363cf0 : │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #644] @ 0x284 │ │ │ │ b.w 40ab04 │ │ │ │ nop │ │ │ │ @@ -393496,15 +393503,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 409a20 │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ movs r4, #0 │ │ │ │ b.n 363eca │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ b.n 363fa6 │ │ │ │ ldr r3, [pc, #112] @ (364030 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r0, [pc, #116] @ (364038 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -393543,21 +393550,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r2, #112] @ 0x70 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r6, [r2, #96] @ 0x60 │ │ │ │ lsls r1, r5, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #68] @ 0x44 │ │ │ │ + str r4, [r0, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r4, #60] @ 0x3c │ │ │ │ + str r2, [r2, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r3, #64] @ 0x40 │ │ │ │ + str r4, [r1, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r1, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00364044 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -393575,52 +393582,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r2, r7, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r1, [pc, #264] @ (364190 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r9, [pc, #256] @ 364194 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #248] @ (364198 ) │ │ │ │ add r9, pc │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5e2f08 │ │ │ │ add.w r3, r7, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #208] @ (36419c ) │ │ │ │ ldr r1, [pc, #212] @ (3641a0 ) │ │ │ │ adds r7, #20 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, sl │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, sl, r5, lsl #1 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 36412e │ │ │ │ add.w r9, r0, #4096 @ 0x1000 │ │ │ │ movs r4, #0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 364102 │ │ │ │ @@ -393680,41 +393687,41 @@ │ │ │ │ ldr r0, [pc, #64] @ (3641b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r3, #252 @ 0xfc │ │ │ │ + subs r4, #172 @ 0xac │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, r4, #6 │ │ │ │ + subs r6, r2, #1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r0, #18] │ │ │ │ + ldrh r2, [r6, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [r5, #68] @ 0x44 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r4, [r3, #52] @ 0x34 │ │ │ │ + strh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r2, #44] @ 0x2c │ │ │ │ + str r2, [r0, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r7, #0] │ │ │ │ + ldrh r2, [r5, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #44] @ 0x2c │ │ │ │ + str r2, [r0, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, r2, #2 │ │ │ │ + adds r6, r0, #5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [r4, #24] │ │ │ │ + str r0, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 364188 │ │ │ │ + bpl.n 3640e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 003641b8 : │ │ │ │ b.w 409a20 │ │ │ │ │ │ │ │ 003641bc : │ │ │ │ push {r4, lr} │ │ │ │ @@ -393743,25 +393750,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (36421c ) │ │ │ │ ldr r0, [pc, #32] @ (364220 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - adds r6, r3, #0 │ │ │ │ + adds r6, r1, #3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [r5, #16] │ │ │ │ + str r0, [r3, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r1, #0 │ │ │ │ + adds r0, r7, #2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [r2, #16] │ │ │ │ + str r2, [r0, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r0, #40] @ 0x28 │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00364224 : │ │ │ │ b.w 40a390 │ │ │ │ │ │ │ │ 00364228 : │ │ │ │ b.w 40a404 │ │ │ │ @@ -393850,52 +393857,52 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr.w r8, [pc, #1304] @ 364828 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [pc, #1304] @ 36482c │ │ │ │ ldr.w r7, [pc, #1304] @ 364830 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5e2f08 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w r2, [pc, #1244] @ 364834 │ │ │ │ ldr.w r1, [pc, #1244] @ 364838 │ │ │ │ adds r6, #20 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, sl, lsl #1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r8, r6, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 364380 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -393941,60 +393948,60 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r6, [pc, #1092] @ 364848 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [pc, #1084] @ 36484c │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ ldr.w r1, [pc, #1056] @ 364850 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 36444a │ │ │ │ adds r6, #1 │ │ │ │ cmp fp, r6 │ │ │ │ beq.n 3644aa │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d1e44 │ │ │ │ + bl 5d1ef4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 364444 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1020] @ (364854 ) │ │ │ │ mov r1, r6 │ │ │ │ rsb r8, r4, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ cbz r6, 364474 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r7, #1 │ │ │ │ - bl 5d1ea4 │ │ │ │ + bl 5d1f54 │ │ │ │ cmp r6, r7 │ │ │ │ bne.n 364468 │ │ │ │ ldr r0, [pc, #992] @ (364858 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r2, [pc, #988] @ (36485c ) │ │ │ │ ldr r3, [pc, #912] @ (364814 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -394045,15 +394052,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls.n 36457a │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [r7, #224] @ 0xe0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, fp │ │ │ │ bl 3fb248 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 364502 │ │ │ │ rsb r8, r0, #0 │ │ │ │ @@ -394063,15 +394070,15 @@ │ │ │ │ mov r6, fp │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r1, r9 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ bl 439fa4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 40a13c │ │ │ │ add.w r6, r9, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -394079,15 +394086,15 @@ │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 363aec │ │ │ │ cmp fp, r6 │ │ │ │ ble.n 364474 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #1 │ │ │ │ - bl 5d1ea4 │ │ │ │ + bl 5d1f54 │ │ │ │ cmp fp, r6 │ │ │ │ bgt.n 36456c │ │ │ │ b.n 364474 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 3644c6 │ │ │ │ @@ -394214,47 +394221,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r6, [pc, #464] @ (364884 ) │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #460] @ (364888 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r1, [pc, #436] @ (36488c ) │ │ │ │ mov r2, r6 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 437454 │ │ │ │ bl 439fa4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 364718 │ │ │ │ ldr r0, [pc, #396] @ (364890 ) │ │ │ │ negs r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 363aec │ │ │ │ b.n 36447e │ │ │ │ movs r4, #0 │ │ │ │ @@ -394284,15 +394291,15 @@ │ │ │ │ subs r2, r3, #1 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3647dc │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2 │ │ │ │ - bl 5cf0c8 │ │ │ │ + bl 5cf178 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 364750 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 40b3ac │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 364750 │ │ │ │ @@ -394305,25 +394312,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r6, #640] @ 0x280 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 73bcd8 │ │ │ │ + bl 73bd88 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ ldr.w r2, [r6, #640] @ 0x280 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ cbz r3, 3647d4 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r3 │ │ │ │ - bl 5cf0c8 │ │ │ │ + bl 5cf178 │ │ │ │ cbz r0, 3647c6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 40b3ac │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 36471c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -394337,15 +394344,15 @@ │ │ │ │ b.n 3645dc │ │ │ │ ldr.w r0, [r6, #660] @ 0x294 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ b.n 364736 │ │ │ │ ldr r0, [pc, #184] @ (3648a0 ) │ │ │ │ mvn.w r4, #37 @ 0x25 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 36447e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r3, #660] @ 0x294 │ │ │ │ udf #255 @ 0xff │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r3, #224] @ 0xe0 │ │ │ │ @@ -394353,83 +394360,83 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r4, [r2, #32] │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #126 @ 0x7e │ │ │ │ + subs r2, #46 @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, r4, r4 │ │ │ │ + subs r4, r2, r7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r0, [r6, #60] @ 0x3c │ │ │ │ + ldrh r0, [r4, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [r4, #28] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r6, [r5, #0] │ │ │ │ + str r6, [r3, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r1, #32] │ │ │ │ + strh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r1, #4] │ │ │ │ + str r6, [r7, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r0, [r1, r7] │ │ │ │ + str r0, [r7, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r5, #44] @ 0x2c │ │ │ │ + strh r0, [r3, #50] @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r2, r0 │ │ │ │ + subs r2, r0, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsh r4, [r5, r4] │ │ │ │ + ldrsh r4, [r3, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r1, #40] @ 0x28 │ │ │ │ + strh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #76 @ 0x4c │ │ │ │ + subs r0, #252 @ 0xfc │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r2, #52] @ 0x34 │ │ │ │ + strh r4, [r0, #58] @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r6, #22] │ │ │ │ + strh r4, [r4, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r7, #4] │ │ │ │ + str r2, [r5, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r0, #12] │ │ │ │ + str r0, [r6, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r2, r2, r5 │ │ │ │ + subs r2, r0, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsh r0, [r1, r2] │ │ │ │ + ldrsh r0, [r7, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r2, [r6, r1] │ │ │ │ + ldrsh r2, [r4, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r6, [r1, r7] │ │ │ │ + str r6, [r7, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, r6] │ │ │ │ + ldrsh r4, [r1, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r4, #29 │ │ │ │ + adds r2, r2, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r7, r1] │ │ │ │ + ldrb r4, [r5, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r3, #18] │ │ │ │ + strh r6, [r1, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #160 @ 0xa0 │ │ │ │ + adds r6, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r5, #30] │ │ │ │ + strh r2, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r1, #2] │ │ │ │ + strh r2, [r7, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r3, r1] │ │ │ │ + ldrsh r0, [r1, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r1, #26 │ │ │ │ + asrs r0, r7, #28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r2, r6] │ │ │ │ + ldrb r2, [r0, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r7, r7] │ │ │ │ + ldrsh r2, [r5, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r0, r3] │ │ │ │ + ldrb r2, [r6, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003648a4 : │ │ │ │ ldr.w r3, [r0, #332] @ 0x14c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 3648ae │ │ │ │ bx r3 │ │ │ │ @@ -394538,25 +394545,25 @@ │ │ │ │ nop │ │ │ │ str r4, [r2, #64] @ 0x40 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r0, r2, #18 │ │ │ │ + asrs r0, r0, #21 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r3, r6] │ │ │ │ + ldrh r2, [r1, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r6, #17 │ │ │ │ + asrs r6, r4, #20 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [r0, r6] │ │ │ │ + ldrh r0, [r6, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r6, r7] │ │ │ │ + ldrb r4, [r4, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003649cc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -394635,15 +394642,15 @@ │ │ │ │ bge.n 364a4e │ │ │ │ blx 2616b8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r3, r3 │ │ │ │ ldr r0, [pc, #132] @ (364b1c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr.w r2, [r4, #660] @ 0x294 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 364abc │ │ │ │ movs r2, #0 │ │ │ │ @@ -394688,31 +394695,31 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ str r4, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r0, [r0, r4] │ │ │ │ + ldrh r0, [r6, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r5, #12 │ │ │ │ + asrs r4, r3, #15 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [r6, r0] │ │ │ │ + ldr r6, [r4, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r3, r2] │ │ │ │ + ldrh r6, [r1, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r0, #12 │ │ │ │ + asrs r4, r6, #14 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [r1, r0] │ │ │ │ + ldr r6, [r7, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r0, r2] │ │ │ │ + ldrh r2, [r6, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (364b40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ subs r2, #22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr.w r1, [r0, #2112] @ 0x840 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 364bc8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -394772,25 +394779,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (364c80 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #132] @ (364c84 ) │ │ │ │ ldr r1, [pc, #132] @ (364c88 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #116] @ (364c8c ) │ │ │ │ ldr r3, [pc, #120] @ (364c90 ) │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r5, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ @@ -394804,47 +394811,47 @@ │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #88] @ (364c98 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r1, [pc, #72] @ (364c9c ) │ │ │ │ movs r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [pc, #64] @ (364ca0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r1, #12 │ │ │ │ + asrs r0, r7, #14 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r0, #106 @ 0x6a │ │ │ │ + adds r1, #26 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r6, #26] │ │ │ │ + ldrb r6, [r4, #29] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r0, #22 │ │ │ │ + lsrs r2, r6, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, sp, #696 @ 0x2b8 │ │ │ │ + add r7, sp, #376 @ 0x178 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r7, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, r5] │ │ │ │ + ldrh r4, [r5, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 364cdc │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, #242 @ 0xf2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -394858,15 +394865,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ ldr r1, [pc, #148] @ (364d50 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2428] @ 0x97c │ │ │ │ cbz r0, 364cd6 │ │ │ │ bl 369d88 │ │ │ │ ldr.w r3, [r4, #2112] @ 0x840 │ │ │ │ cbz r3, 364cfe │ │ │ │ addw r6, r4, #2132 @ 0x854 │ │ │ │ @@ -394901,19 +394908,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r4, r7, #8 │ │ │ │ + asrs r4, r5, #11 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [r1, r4] │ │ │ │ + ldr r4, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r3, #24] │ │ │ │ + strh r0, [r1, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #100] @ (364dcc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -394924,27 +394931,27 @@ │ │ │ │ add r6, pc │ │ │ │ movs r3, #11 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r2, r8, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ bl 3862ec │ │ │ │ ldr.w r5, [r8, #2112] @ 0x840 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #2 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cbz r5, 364db6 │ │ │ │ mov r6, r0 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 386ea0 │ │ │ │ @@ -394954,19 +394961,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - lsrs r2, r3, #16 │ │ │ │ + lsrs r2, r1, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, sp, #288 @ 0x120 │ │ │ │ + add r5, sp, #992 @ 0x3e0 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r0, #6 │ │ │ │ + asrs r4, r6, #8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ (364e98 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -394974,15 +394981,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ ldr r1, [pc, #176] @ (364ea0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #2436] @ 0x984 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 364e12 │ │ │ │ ldr.w r2, [r0, #2440] @ 0x988 │ │ │ │ str.w r2, [r3, #2440] @ 0x988 │ │ │ │ ldr.w r3, [r0, #2436] @ 0x984 │ │ │ │ ldr.w r2, [r5, #2440] @ 0x988 │ │ │ │ @@ -395013,29 +395020,29 @@ │ │ │ │ cmp.w r4, r3, lsl #1 │ │ │ │ blt.n 364e48 │ │ │ │ mov r0, r1 │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ bl 364d54 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ ldr.w r0, [r5, #2428] @ 0x97c │ │ │ │ cbz r0, 364e8a │ │ │ │ bl 369d5c │ │ │ │ ldr.w r0, [r5, #2116] @ 0x844 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 261098 │ │ │ │ - asrs r0, r1, #4 │ │ │ │ + asrs r0, r7, #6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsb r2, [r3, r7] │ │ │ │ + ldr r2, [r1, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r4, #14] │ │ │ │ + strh r6, [r2, #20] │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr r4, [pc, #752] @ (3651a8 ) │ │ │ │ sub sp, #240 @ 0xf0 │ │ │ │ @@ -395055,15 +395062,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r5, pc │ │ │ │ movs r6, #0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add r4, sp, #108 @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 367330 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ @@ -395128,15 +395135,15 @@ │ │ │ │ bpl.n 364fac │ │ │ │ ldr r1, [pc, #556] @ (3651c4 ) │ │ │ │ ldr r0, [pc, #560] @ (3651c8 ) │ │ │ │ add r1, pc │ │ │ │ ldrh r2, [r2, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 365056 │ │ │ │ ldr r3, [pc, #532] @ (3651c0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 365046 │ │ │ │ @@ -395202,29 +395209,29 @@ │ │ │ │ b.n 365056 │ │ │ │ ldr r1, [pc, #392] @ (3651d0 ) │ │ │ │ ldr r0, [pc, #392] @ (3651d4 ) │ │ │ │ add r1, pc │ │ │ │ ldrh r2, [r7, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 364fb2 │ │ │ │ ldr r3, [pc, #352] @ (3651c0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.n 364fb2 │ │ │ │ ldr r1, [pc, #368] @ (3651d8 ) │ │ │ │ ldr r0, [pc, #368] @ (3651dc ) │ │ │ │ add r1, pc │ │ │ │ ldrh.w r2, [r8, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 364fb2 │ │ │ │ movs r7, #0 │ │ │ │ b.n 364fd6 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldrd r7, r8, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 365036 │ │ │ │ @@ -395330,41 +395337,41 @@ │ │ │ │ b.n 3650e4 │ │ │ │ mvn.w r6, #5 │ │ │ │ b.n 364ffe │ │ │ │ movs r6, #0 │ │ │ │ b.n 364fea │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r7, #32 │ │ │ │ + asrs r4, r5, #3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldrsh r6, [r3, r0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsrs r6, r7, #10 │ │ │ │ + lsrs r6, r5, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #928 @ 0x3a0 │ │ │ │ + add r4, sp, #608 @ 0x260 │ │ │ │ movs r7, r7 │ │ │ │ ldrsh r6, [r1, r0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #29 │ │ │ │ + asrs r0, r2, #32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsb r6, [r0, r1] │ │ │ │ + ldrsb r6, [r6, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r2, [r4, r3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsrs r6, r5, #26 │ │ │ │ + lsrs r6, r3, #29 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r4, [r0, r7] │ │ │ │ + ldrsb r4, [r6, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r1, #26 │ │ │ │ + lsrs r6, r7, #28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r6, [r1, r7] │ │ │ │ + ldrsb r6, [r7, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395887,15 +395894,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ movw r3, #21586 @ 0x5452 │ │ │ │ movt r3, #4608 @ 0x1200 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -395958,32 +395965,32 @@ │ │ │ │ bl 38a040 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r3, #11 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [r4, #2112] @ 0x840 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ adds r1, #2 │ │ │ │ strd r6, fp, [sp, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r2, r7 │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 386940 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 365928 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ ldr.w r0, [r4, #2428] @ 0x97c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 365af8 │ │ │ │ ldr r2, [pc, #708] @ (365bd0 ) │ │ │ │ ldr r3, [pc, #676] @ (365bb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -396000,15 +396007,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r9, r3, #2 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r6 │ │ │ │ mov.w r9, r9, lsl #1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov sl, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 36595a │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ adds r5, #1 │ │ │ │ bl 386e4c │ │ │ │ @@ -396036,15 +396043,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #588] @ (365be0 ) │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 364d54 │ │ │ │ b.n 3658f2 │ │ │ │ mov r0, r9 │ │ │ │ blx 2623c4 │ │ │ │ cmp r0, #9 │ │ │ │ bhi.w 365b80 │ │ │ │ @@ -396126,15 +396133,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #1278 @ 0x4fe │ │ │ │ ldr r1, [pc, #360] @ (365bf4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 3658fe │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ bl 367838 │ │ │ │ b.n 365a34 │ │ │ │ addw r7, r4, #2132 @ 0x854 │ │ │ │ movw r9, #4100 @ 0x1004 │ │ │ │ @@ -396226,73 +396233,73 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #1326 @ 0x52e │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 3659a2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ - lsls r4, r2, #28 │ │ │ │ + lsls r4, r0, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r6, [r6, r3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r5, [pc, #872] @ (365f18 ) │ │ │ │ + ldr r6, [pc, #552] @ (365dd8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #31] │ │ │ │ + ldrb r4, [r2, #2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ cmp r4, #232 @ 0xe8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r6, [pc, #304] @ (365cf0 ) │ │ │ │ + ldr r6, [pc, #1008] @ (365fb0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [pc, #200] @ (365c8c ) │ │ │ │ + ldr r6, [pc, #904] @ (365f4c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r2, #3 │ │ │ │ + lsls r4, r0, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, pc, #8 @ (adr r2, 365bd4 ) │ │ │ │ + add r2, pc, #712 @ (adr r2, 365e94 ) │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r0, #25 │ │ │ │ + lsls r0, r6, #27 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r0, [r3, r7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldrsh r4, [r3, r0] │ │ │ │ lsls r3, r7, #1 │ │ │ │ - ldr r5, [pc, #520] @ (365de4 ) │ │ │ │ + ldr r6, [pc, #200] @ (365ca4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [pc, #896] @ (365f60 ) │ │ │ │ + ldr r5, [pc, #576] @ (365e20 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r3, #21 │ │ │ │ + lsls r6, r1, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsls r3, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ bl fff9fbea <__bss_end__@@Base+0xff45fa96> │ │ │ │ - ldr r4, [pc, #48] @ (365c20 ) │ │ │ │ + ldr r4, [pc, #752] @ (365ee0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r5, #17 │ │ │ │ + lsls r4, r3, #20 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r3, [pc, #912] @ (365f88 ) │ │ │ │ + ldr r4, [pc, #592] @ (365e48 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r0, [r5, r2] │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldrb r4, [r2, r2] │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r0, [r5, r7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldrb r4, [r3, r1] │ │ │ │ lsls r3, r7, #1 │ │ │ │ - strb r0, [r6, #17] │ │ │ │ + strb r0, [r4, #20] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r6, #13 │ │ │ │ + lsls r0, r4, #16 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r3, [pc, #328] @ (365d5c ) │ │ │ │ + ldr r4, [pc, #8] @ (365c1c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #912] @ (365fa8 ) │ │ │ │ + ldr r3, [pc, #592] @ (365e68 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1452] @ 3661d8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -396408,43 +396415,43 @@ │ │ │ │ cmp r7, r0 │ │ │ │ bhi.w 3661ce │ │ │ │ add r7, sp, #60 @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r8, r7 │ │ │ │ strd r4, r4, [sp, #60] @ 0x3c │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r2, r0, #8 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ strh r2, [r5, #4] │ │ │ │ add.w r3, r5, #8 │ │ │ │ movs r1, #2 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [r5, #0] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ mov r1, r4 │ │ │ │ subs r2, r7, r2 │ │ │ │ add r0, r5 │ │ │ │ blx 262b9c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ mov r2, r7 │ │ │ │ adds r7, r5, r7 │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r7, #1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r7, [r5, r2] │ │ │ │ @@ -396456,15 +396463,15 @@ │ │ │ │ strh r3, [r1, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ subs r2, r3, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -396473,15 +396480,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r3, #2 │ │ │ │ adds r2, r5, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [r5, r1] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ @@ -396492,30 +396499,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 262b9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldrb.w r3, [sp, #46] @ 0x2e │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -396527,30 +396534,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 262b9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldrb.w r3, [sp, #47] @ 0x2f │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #4 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [r5, r1] │ │ │ │ adds r2, r5, r1 │ │ │ │ @@ -396561,30 +396568,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 262b9c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ movs r2, #6 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #5 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -396596,30 +396603,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 262b9c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ strb.w r1, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #6 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [r5, r2] │ │ │ │ mov r1, r2 │ │ │ │ @@ -396631,30 +396638,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 262b9c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ strb.w r2, [sp, #56] @ 0x38 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #8] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #7 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -396666,29 +396673,29 @@ │ │ │ │ add.w r3, r2, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r2, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r4 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ add r0, r3 │ │ │ │ blx 262b9c │ │ │ │ mov r0, fp │ │ │ │ blx 2623c4 │ │ │ │ mov r1, r7 │ │ │ │ strd fp, r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ add.w r8, r5, r2 │ │ │ │ add.w r2, r3, #15 │ │ │ │ mov r1, r7 │ │ │ │ bic.w r7, r2, #7 │ │ │ │ @@ -396700,15 +396707,15 @@ │ │ │ │ adds r7, r2, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ add.w r7, r3, #8 │ │ │ │ strh.w r7, [r8, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r8, #8 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrh.w r0, [r8, #4] │ │ │ │ mov r1, r4 │ │ │ │ subs r2, r3, r7 │ │ │ │ add r0, r8 │ │ │ │ blx 262b9c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -397018,15 +397025,15 @@ │ │ │ │ ldr r2, [pc, #972] @ (366760 ) │ │ │ │ ldr r1, [pc, #976] @ (366764 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 364ca4 │ │ │ │ str.w r6, [r0, #2400] @ 0x960 │ │ │ │ str.w lr, [r0, #2404] @ 0x964 │ │ │ │ b.n 36625c │ │ │ │ and.w r3, r2, #31 │ │ │ │ @@ -397115,15 +397122,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ movs r3, #11 │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #1 │ │ │ │ it cc │ │ │ │ movcc r1, r5 │ │ │ │ bcs.w 36625c │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ @@ -397177,15 +397184,15 @@ │ │ │ │ ldr r1, [pc, #536] @ (366788 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r8, #2408] @ 0x968 │ │ │ │ blx 263554 │ │ │ │ cmp r6, #2 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ beq.w 366744 │ │ │ │ cmp r6, #4 │ │ │ │ @@ -397234,15 +397241,15 @@ │ │ │ │ ldr r1, [pc, #380] @ (366794 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 366638 │ │ │ │ movs r1, #2 │ │ │ │ bl 386470 │ │ │ │ @@ -397269,15 +397276,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (3667a0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r6, r3, lsl #1 │ │ │ │ bcs.w 36625c │ │ │ │ mov r1, r6 │ │ │ │ b.n 3664de │ │ │ │ add.w r2, r0, #2416 @ 0x970 │ │ │ │ @@ -397340,38 +397347,38 @@ │ │ │ │ ldr.w r2, [r8, #2408] @ 0x968 │ │ │ │ movs r1, #150 @ 0x96 │ │ │ │ blx 262b9c │ │ │ │ add.w sl, r8, #2400 @ 0x960 │ │ │ │ ldr.w r3, [r8, #2408] @ 0x968 │ │ │ │ add.w r7, r5, #424 @ 0x1a8 │ │ │ │ b.n 3665b2 │ │ │ │ - @ instruction: 0xfb640055 │ │ │ │ - adds r2, r0, r3 │ │ │ │ + ldc2 0, cr0, [r4], {85} @ 0x55 │ │ │ │ + adds r2, r6, r5 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r2, #112] @ 0x70 │ │ │ │ + str r0, [r0, #124] @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf4ce003f │ │ │ │ - str r5, [sp, #1008] @ 0x3f0 │ │ │ │ + sbcs.w r0, lr, #12517376 @ 0xbf0000 │ │ │ │ + str r6, [sp, #688] @ 0x2b0 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfa3a0055 │ │ │ │ - orn r0, r4, #12517376 @ 0xbf0000 │ │ │ │ - str r5, [sp, #584] @ 0x248 │ │ │ │ + @ instruction: 0xfaea0055 │ │ │ │ + adds.w r0, r4, #12517376 @ 0xbf0000 │ │ │ │ + str r6, [sp, #264] @ 0x108 │ │ │ │ movs r7, r7 │ │ │ │ - ldr??.w r0, [r0, #85] @ 0x55 │ │ │ │ - vst1.8 @ instruction: 0xf9880055 │ │ │ │ - ands.w r0, r6, #12517376 @ 0xbf0000 │ │ │ │ - str r5, [sp, #264] @ 0x108 │ │ │ │ + @ instruction: 0xfa800055 │ │ │ │ + @ instruction: 0xfa380055 │ │ │ │ + @ instruction: 0xf4c6003f │ │ │ │ + str r5, [sp, #968] @ 0x3c8 │ │ │ │ movs r7, r7 │ │ │ │ - str??.w r0, [r2, #85] @ 0x55 │ │ │ │ - @ instruction: 0xf36e003f │ │ │ │ - str r4, [sp, #616] @ 0x268 │ │ │ │ + ldrsb.w r0, [r2, #85] @ 0x55 │ │ │ │ + ands.w r0, lr, #12517376 @ 0xbf0000 │ │ │ │ + str r5, [sp, #296] @ 0x128 │ │ │ │ movs r7, r7 │ │ │ │ - strb.w r0, [r4, #85] @ 0x55 │ │ │ │ - @ instruction: 0xf310003f │ │ │ │ - str r4, [sp, #240] @ 0xf0 │ │ │ │ + ldrsh.w r0, [r4, r5, lsl #1] │ │ │ │ + @ instruction: 0xf3c0003f │ │ │ │ + str r4, [sp, #944] @ 0x3b0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003667a4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -397452,22 +397459,22 @@ │ │ │ │ ldr r1, [pc, #32] @ (366888 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 36684a │ │ │ │ ldr r7, [pc, #488] @ (366a68 ) │ │ │ │ lsls r3, r7, #1 │ │ │ │ - @ instruction: 0xf6900055 │ │ │ │ - subs r6, #186 @ 0xba │ │ │ │ + @ instruction: 0xf7400055 │ │ │ │ + subs r7, #106 @ 0x6a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, #2 │ │ │ │ + subs r6, #178 @ 0xb2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0036688c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -397517,31 +397524,31 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #52] @ (366940 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r6, [pc, #904] @ (366cc0 ) │ │ │ │ lsls r3, r7, #1 │ │ │ │ - @ instruction: 0xf5ec0055 │ │ │ │ - subs r6, #22 │ │ │ │ + @ instruction: 0xf69c0055 │ │ │ │ + subs r6, #198 @ 0xc6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r5, #98 @ 0x62 │ │ │ │ + subs r6, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00366944 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -397601,37 +397608,37 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ movs r7, #4 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r9, r0, #8 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ str r5, [r4, #0] │ │ │ │ add.w r3, r4, #8 │ │ │ │ strh.w r9, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub.w r2, r7, r9 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r4 │ │ │ │ add.w fp, r4, r7 │ │ │ │ blx 262b9c │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ strd r9, r9, [sp, #44] @ 0x2c │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r6, r0, #8 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r2, #2 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r2, [r4, r7] │ │ │ │ @@ -397639,15 +397646,15 @@ │ │ │ │ strh.w r6, [fp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ add r7, r6 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ subs r2, r0, r6 │ │ │ │ ldrh.w r0, [fp, #4] │ │ │ │ add r0, fp │ │ │ │ @@ -397656,15 +397663,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ adds r1, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r6, r3, #7 │ │ │ │ str r5, [r4, r7] │ │ │ │ adds r2, r6, r7 │ │ │ │ add.w r3, r1, #8 │ │ │ │ add.w r7, r0, #8 │ │ │ │ @@ -397672,28 +397679,28 @@ │ │ │ │ strh r7, [r1, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ subs r2, r6, r0 │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ adds r0, r7, r0 │ │ │ │ blx 262b9c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ strb.w r0, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strd r3, r5, [sp, #44] @ 0x2c │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #2 │ │ │ │ add.w r8, r3, #15 │ │ │ │ bic.w r8, r8, #7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r1, [r4, r2] │ │ │ │ @@ -397701,15 +397708,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ add.w r6, r8, r2 │ │ │ │ add.w r5, r3, #8 │ │ │ │ mov r2, r9 │ │ │ │ strh r5, [r4, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r4, #8 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub.w r2, r8, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, r4 │ │ │ │ blx 262b9c │ │ │ │ ldr r7, [sp, #28] │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ @@ -397730,15 +397737,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #72] @ (366b84 ) │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 36699e │ │ │ │ movs r1, #1 │ │ │ │ bl 386470 │ │ │ │ @@ -397751,17 +397758,17 @@ │ │ │ │ nop │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bics r4, r0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ muls r2, r0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ubfx r0, r2, #1, #22 │ │ │ │ - mcr 0, 2, r0, cr12, cr15, {1} │ │ │ │ - ldrh r0, [r7, #58] @ 0x3a │ │ │ │ + orns r0, r2, #13959168 @ 0xd50000 │ │ │ │ + mrc 0, 7, r0, cr12, cr15, {1} │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00366b88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -397833,41 +397840,41 @@ │ │ │ │ movs r7, #2 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ add r7, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ movs r7, #4 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r1, #1 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ str r1, [r6, #0] │ │ │ │ add.w r3, r6, #8 │ │ │ │ add.w r1, r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ strh r1, [r6, #4] │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r0, [r6, #4] │ │ │ │ subs r2, r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r6 │ │ │ │ blx 262b9c │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, r6, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [r6, r7] │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r1, [sp, #32] │ │ │ │ add.w r4, r0, #8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -397878,15 +397885,15 @@ │ │ │ │ strh r4, [r1, #4] │ │ │ │ movs r1, #1 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ add r7, r4 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ movs r7, #4 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ subs r2, r3, r4 │ │ │ │ add r0, r1 │ │ │ │ @@ -397894,15 +397901,15 @@ │ │ │ │ blx 262b9c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r4, r3, #7 │ │ │ │ movs r7, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ add.w r3, r0, #8 │ │ │ │ str r7, [r6, r2] │ │ │ │ @@ -397911,43 +397918,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ strh r3, [r1, #4] │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r1, [sp, #28] │ │ │ │ movs r1, #1 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ subs r2, r4, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ blx 262b9c │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r3, #6 │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ movs r2, #2 │ │ │ │ str r2, [r6, r7] │ │ │ │ adds r2, r6, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r4, r3, #7 │ │ │ │ add.w r1, r0, #8 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r1, [sp, #32] │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #28] │ │ │ │ movs r2, #0 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ adds r7, r4, r7 │ │ │ │ subs r2, r4, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -397955,15 +397962,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strh.w sl, [sp, #48] @ 0x30 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ mov r3, r0 │ │ │ │ adds r2, r6, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ add.w r2, r3, #15 │ │ │ │ bic.w r4, r2, #7 │ │ │ │ movs r2, #3 │ │ │ │ str r2, [r6, r7] │ │ │ │ @@ -397972,15 +397979,15 @@ │ │ │ │ add.w r6, r3, #8 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ adds r7, r4, r7 │ │ │ │ strh r6, [r2, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r2, #8 │ │ │ │ movs r2, #0 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r2, r4, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ add r0, r3 │ │ │ │ blx 262b9c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -398003,15 +398010,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (366e38 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 366bde │ │ │ │ movs r1, #1 │ │ │ │ bl 386470 │ │ │ │ @@ -398024,17 +398031,17 @@ │ │ │ │ nop │ │ │ │ adcs r4, r0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add.w r0, ip, #85 @ 0x55 │ │ │ │ - @ instruction: 0xeb98003f │ │ │ │ - ldrh r4, [r0, #38] @ 0x26 │ │ │ │ + subs.w r0, ip, #85 @ 0x55 │ │ │ │ + mcrr 0, 3, r0, r8, cr15 │ │ │ │ + ldrh r4, [r6, #42] @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00366e3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -398059,15 +398066,15 @@ │ │ │ │ add.w r3, r3, r8, lsl #3 │ │ │ │ ldr r6, [r3, #4] │ │ │ │ mov r0, r6 │ │ │ │ bl 367558 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3671d6 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 367330 │ │ │ │ mov r4, r0 │ │ │ │ @@ -398143,15 +398150,15 @@ │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #680] @ (3671f4 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r8, r8, #3 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r8, r3, lsl #1 │ │ │ │ bcs.n 366f0c │ │ │ │ mov r1, r8 │ │ │ │ bl 386470 │ │ │ │ b.n 366f0c │ │ │ │ @@ -398165,15 +398172,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r2, #0 │ │ │ │ str.w fp, [sp] │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #72] @ 0x48 │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ strb.w ip, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -398213,27 +398220,27 @@ │ │ │ │ movne r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ movs r7, #1 │ │ │ │ lsls r3, r3, #8 │ │ │ │ strh.w r3, [sp, #80] @ 0x50 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ add.w r3, r0, #15 │ │ │ │ str r7, [r4, #0] │ │ │ │ bic.w r2, r3, #7 │ │ │ │ add.w r7, r0, #8 │ │ │ │ add.w r3, r4, #8 │ │ │ │ strh r7, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ subs r2, r0, r7 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ mov.w r7, #0 │ │ │ │ add r0, r4 │ │ │ │ blx 262b9c │ │ │ │ @@ -398241,15 +398248,15 @@ │ │ │ │ movs r3, #2 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r7, [sp, #80] @ 0x50 │ │ │ │ mov r7, r3 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add.w r3, r0, #15 │ │ │ │ adds r1, r4, r2 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r7, [r4, r2] │ │ │ │ bic.w r7, r3, #7 │ │ │ │ add.w r3, r0, #8 │ │ │ │ @@ -398258,15 +398265,15 @@ │ │ │ │ add r7, r2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, r3 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -398274,15 +398281,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #8 │ │ │ │ strd fp, sl, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ adds r2, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [r4, r7] │ │ │ │ @@ -398291,15 +398298,15 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, r1 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ @@ -398308,15 +398315,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ strh.w r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ adds r2, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #4 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [r4, r7] │ │ │ │ @@ -398326,15 +398333,15 @@ │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ subs r2, r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ @@ -398343,30 +398350,30 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ strh.w r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mov ip, r0 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #5 │ │ │ │ adds r2, r4, r7 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r4, r7] │ │ │ │ add.w r4, ip, #8 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ strh r4, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r7, ip │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r7, #15 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ subs r2, r2, r4 │ │ │ │ add r0, r3 │ │ │ │ @@ -398395,17 +398402,17 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ subs r6, #138 @ 0x8a │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #212 @ 0xd4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - vshr.s32 q0, , #10 │ │ │ │ - bics.w r0, ip, pc, rrx │ │ │ │ - ldrh r4, [r4, #26] │ │ │ │ + orn r0, r6, #85 @ 0x55 │ │ │ │ + @ instruction: 0xeaec003f │ │ │ │ + ldrh r4, [r2, #32] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003671f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -398473,15 +398480,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #132] @ (367324 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r7, #1 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r5, [r6, #32] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ lsls r2, r4, #5 │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #40] @ 0x28 │ │ │ │ strb.w r7, [sp, #44] @ 0x2c │ │ │ │ mov ip, r0 │ │ │ │ @@ -398510,18 +398517,18 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stcl 0, cr0, [sl], #340 @ 0x154 │ │ │ │ - b.n 3670f4 │ │ │ │ + ldc 0, cr0, [sl, #340] @ 0x154 │ │ │ │ + b.n 367254 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r2, #0] │ │ │ │ + ldrh r6, [r0, #6] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00367328 : │ │ │ │ ldrh r0, [r0, #24] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0036732c : │ │ │ │ @@ -398542,15 +398549,15 @@ │ │ │ │ ldr r2, [pc, #156] @ (3673ec ) │ │ │ │ ldr r1, [pc, #156] @ (3673f0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r9, r0 │ │ │ │ cbz r5, 3673c8 │ │ │ │ ldrd r5, r3, [r4, #40] @ 0x28 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ cmp r3, r2 │ │ │ │ bcc.n 3673d2 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -398589,18 +398596,18 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ blx 2624b4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ strd r0, r2, [r4, #40] @ 0x28 │ │ │ │ b.n 367370 │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [r2], #-340 @ 0xfffffeac │ │ │ │ - b.n 367054 │ │ │ │ + stcl 0, cr0, [r2], #340 @ 0x154 │ │ │ │ + b.n 3671b4 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r4, #58] @ 0x3a │ │ │ │ + ldrh r0, [r2, #0] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003673f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -398613,15 +398620,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (367494 ) │ │ │ │ ldr r1, [pc, #128] @ (367498 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 367488 │ │ │ │ ldrd r7, r8, [r4, #8] │ │ │ │ movs r2, #1 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ @@ -398651,18 +398658,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r0, #89 @ 0x59 │ │ │ │ b.n 367478 │ │ │ │ nop │ │ │ │ - sbc.w r0, lr, r5, lsr #1 │ │ │ │ - b.n 366f74 │ │ │ │ + ldc 0, cr0, [lr], {85} @ 0x55 │ │ │ │ + b.n 3670d4 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r3, #52] @ 0x34 │ │ │ │ + strh r4, [r1, #58] @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0036749c : │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003674a0 : │ │ │ │ @@ -398794,15 +398801,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r2, [pc, #176] @ (36766c ) │ │ │ │ ldr r1, [pc, #176] @ (367670 ) │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #40] @ 0x28 │ │ │ │ add.w ip, sp, r6 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ lsls r2, r5, #5 │ │ │ │ mov r7, r0 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ @@ -398826,15 +398833,15 @@ │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add.w r0, r7, #424 @ 0x1a8 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 443d14 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r5 │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ adds r3, r0, r5 │ │ │ │ clz r0, r0 │ │ │ │ str r3, [r4, #24] │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ @@ -398850,18 +398857,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop.w │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r6, #340] @ 0x154 │ │ │ │ - b.n 367e00 │ │ │ │ + eor.w r0, r6, r5, lsr #1 │ │ │ │ + b.n 366f60 │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r6, #38] @ 0x26 │ │ │ │ + strh r6, [r4, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00367674 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -398940,15 +398947,15 @@ │ │ │ │ strh r0, [r3, #38] @ 0x26 │ │ │ │ ldr r3, [pc, #168] @ (3677dc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ mov.w lr, #1 │ │ │ │ lsls r2, r5, #5 │ │ │ │ strb.w lr, [sp, #60] @ 0x3c │ │ │ │ mov ip, r0 │ │ │ │ @@ -398973,15 +398980,15 @@ │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add.w r0, ip, #424 @ 0x1a8 │ │ │ │ bl 443d14 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ adds r0, #1 │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ orreq.w sl, sl, #1 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -398992,19 +398999,19 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - b.n 367cfc │ │ │ │ + b.n 367e5c │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r7, #28] │ │ │ │ + strh r4, [r5, #34] @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xe8520055 │ │ │ │ + stmdb r2, {r0, r2, r4, r6} │ │ │ │ │ │ │ │ 003677e0 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003677e4 : │ │ │ │ ldr r0, [r0, #16] │ │ │ │ @@ -399473,15 +399480,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #116] @ (367c7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #96] @ (367c80 ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ @@ -399509,21 +399516,21 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmp r3, #152 @ 0x98 │ │ │ │ + cmp r4, #72 @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 36838c │ │ │ │ + b.n 3674ec │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + lsls r4, r0, #4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [pc, #640] @ (367f00 ) │ │ │ │ + ldr r7, [pc, #320] @ (367dc0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r5, sp, #144 @ 0x90 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 00367c84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400359,17 +400366,17 @@ │ │ │ │ b.n 3683c0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #144 @ 0x90 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 368468 │ │ │ │ + bgt.n 3683c8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 368424 │ │ │ │ + bgt.n 368384 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r0, #252 @ 0xfc │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r0, #220 @ 0xdc │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400386,15 +400393,15 @@ │ │ │ │ movs r5, #4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 262b9c │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, sp, #4 │ │ │ │ ldrh r6, [r1, #0] │ │ │ │ movs r1, #50 @ 0x32 │ │ │ │ @@ -400444,15 +400451,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r3, pc, #44 @ (adr r3, 368550 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ ldrd r7, r3, [r5, #288] @ 0x120 │ │ │ │ subs r2, r0, r7 │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ cmp r2, #1 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.n 3684f8 │ │ │ │ strd r0, r1, [r5, #288] @ 0x120 │ │ │ │ @@ -400465,15 +400472,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 3684e0 │ │ │ │ + blt.n 368640 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r7, #232 @ 0xe8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -400763,21 +400770,21 @@ │ │ │ │ bl 4919a4 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ b.n 368820 │ │ │ │ mov r0, r7 │ │ │ │ bl 4919a4 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b.n 36880e │ │ │ │ - bvc.n 368818 │ │ │ │ + bhi.n 368778 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvc.n 3687f8 │ │ │ │ + bhi.n 368758 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvc.n 368780 │ │ │ │ + bhi.n 3688e0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvc.n 368760 │ │ │ │ + bhi.n 3688c0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r0, r3, #1 │ │ │ │ beq.n 36887a │ │ │ │ ldr r0, [r1, #32] │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 36887a │ │ │ │ @@ -401025,23 +401032,23 @@ │ │ │ │ strb.w r1, [r5, #42] @ 0x2a │ │ │ │ beq.w 3689bc │ │ │ │ strb.w r2, [r8, #31] │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r8, #30] │ │ │ │ b.n 3689bc │ │ │ │ nop │ │ │ │ - bvs.n 368c10 │ │ │ │ + bvc.n 368b70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 368bb8 │ │ │ │ + bvs.n 368b18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 368b8c │ │ │ │ + bvs.n 368aec │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 368b3c │ │ │ │ + bvs.n 368a9c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, r2, #3 │ │ │ │ + adds r0, r0, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #84] @ (368ba0 ) │ │ │ │ @@ -401883,15 +401890,15 @@ │ │ │ │ nop │ │ │ │ movs r1, #28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r6, r0, #18 │ │ │ │ + asrs r6, r6, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w r3, [r1, #244] @ 0xf4 │ │ │ │ cbz r3, 369418 │ │ │ │ str r3, [r0, #80] @ 0x50 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -402171,15 +402178,15 @@ │ │ │ │ bne.n 369698 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sp │ │ │ │ bl 367dfc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 26109c │ │ │ │ ldr r2, [pc, #120] @ (369740 ) │ │ │ │ ldr r3, [pc, #112] @ (36973c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -402345,18 +402352,18 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ blx 262e54 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 369abe │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ add r3, pc, #620 @ (adr r3, 369ae0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ blx 260d68 │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r5, [r0, #16] │ │ │ │ mov r1, r6 │ │ │ │ @@ -402401,69 +402408,69 @@ │ │ │ │ b.n 3698ba │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ strd r4, r5, [sp, #40] @ 0x28 │ │ │ │ blx 262e54 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 369ac4 │ │ │ │ mov r0, sl │ │ │ │ bl 367328 │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ bls.w 369ad6 │ │ │ │ add r3, pc, #432 @ (adr r3, 369ae0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r5, sp, #32 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ movs r1, #1 │ │ │ │ str r5, [sp, #12] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #4 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r2, r0, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ str.w r5, [fp] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r7, fp │ │ │ │ strh.w r2, [fp, #4] │ │ │ │ bic.w r2, r3, #7 │ │ │ │ add.w r3, fp, #8 │ │ │ │ str r2, [sp, #16] │ │ │ │ movs r2, #0 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldrh.w r0, [fp, #4] │ │ │ │ ldrd r2, r1, [sp, #16] │ │ │ │ add r0, fp │ │ │ │ subs r2, r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ blx 262b9c │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r4, #296] @ 0x128 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r1, r7, r2 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [fp, r2] │ │ │ │ @@ -402475,15 +402482,15 @@ │ │ │ │ add.w r2, r0, #8 │ │ │ │ strh r2, [r1, #4] │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #24] │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs r2, r2, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -402492,28 +402499,28 @@ │ │ │ │ ldrd r2, r3, [r4, #304] @ 0x130 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7445a4 │ │ │ │ + bl 744654 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #3 │ │ │ │ adds r5, r7, r2 │ │ │ │ add.w r6, r4, #8 │ │ │ │ str.w r3, [fp, r2] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ add.w r3, r5, #8 │ │ │ │ movs r2, #0 │ │ │ │ strh r6, [r5, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 744484 │ │ │ │ + bl 744534 │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ add.w r2, r4, #15 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ add r0, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ blx 262b9c │ │ │ │ @@ -402641,49 +402648,49 @@ │ │ │ │ ldr r1, [pc, #84] @ (369bc4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2422 @ 0x976 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ b.n 369b42 │ │ │ │ ldr r3, [pc, #60] @ (369bc8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #60] @ (369bcc ) │ │ │ │ ldr r1, [pc, #64] @ (369bd0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2428 @ 0x97c │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 369b84 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1, #7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ asrs r6, r3, #6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r4!, {r3, r5} │ │ │ │ + stmia r4!, {r3, r4, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r6, #14 │ │ │ │ + lsrs r2, r4, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r7, #15 │ │ │ │ + lsrs r6, r5, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r3} │ │ │ │ + stmia r4!, {r3, r4, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r0, #16 │ │ │ │ + lsrs r6, r6, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r3, #15 │ │ │ │ + lsrs r6, r1, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00369bd4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -402734,49 +402741,49 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #80] @ (369ca4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ b.n 369c22 │ │ │ │ ldr r3, [pc, #60] @ (369ca8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #60] @ (369cac ) │ │ │ │ ldr r1, [pc, #64] @ (369cb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 369c64 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r5, #3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ @ instruction: 0xeaa7ffff │ │ │ │ asrs r6, r7, #2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r3!, {r2, r6} │ │ │ │ + stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r1, #11 │ │ │ │ + lsrs r6, r7, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r3, #12 │ │ │ │ + lsrs r6, r1, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r3, r5} │ │ │ │ + stmia r3!, {r3, r4, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r4, #12 │ │ │ │ + lsrs r6, r2, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r7, #11 │ │ │ │ + lsrs r6, r5, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00369cb4 : │ │ │ │ ldr r3, [pc, #8] @ (369cc0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #20 │ │ │ │ add r3, pc │ │ │ │ @@ -402932,41 +402939,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (369e94 ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 3667f4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 487e10 │ │ │ │ cbnz r0, 369e5e │ │ │ │ ldr r1, [pc, #100] @ (369e98 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #92] @ (369e9c ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #80] @ (369ea0 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ mov r0, r5 │ │ │ │ - bl 709664 │ │ │ │ + bl 709714 │ │ │ │ ldr r2, [pc, #68] @ (369ea4 ) │ │ │ │ ldr r3, [pc, #44] @ (369e90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -402982,21 +402989,21 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r3, #27 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #92 @ 0x5c │ │ │ │ + adds r2, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r1, #6 │ │ │ │ + lsrs r4, r7, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r1, #6 │ │ │ │ + lsrs r4, r7, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r1, #6 │ │ │ │ + lsrs r2, r7, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r2, r0, #26 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 00369ea8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -403010,15 +403017,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (369fc4 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 36688c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -403040,19 +403047,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (369fcc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #172] @ (369fd0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 369fae │ │ │ │ ldr.w r9, [pc, #164] @ 369fd4 │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 369fd8 │ │ │ │ ldr r7, [pc, #160] @ (369fdc ) │ │ │ │ add r9, pc │ │ │ │ @@ -403066,15 +403073,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (369fe4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (369fe8 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 369fae │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 369f9a │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -403104,49 +403111,49 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 369f7e │ │ │ │ ldr.w ip, [pc, #80] @ 369ff8 │ │ │ │ add ip, pc │ │ │ │ b.n 369f84 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7096dc │ │ │ │ + bl 70978c │ │ │ │ b.n 369eec │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r4, #24 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #162 @ 0xa2 │ │ │ │ + adds r1, #82 @ 0x52 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r4, r6, #23 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsrs r2, r5, #3 │ │ │ │ + lsrs r2, r3, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r0, #4 │ │ │ │ + lsrs r4, r6, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r5, #2 │ │ │ │ + lsrs r6, r3, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb8e4 │ │ │ │ + cbnz r4, 36a000 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r1, r2] │ │ │ │ + ldrb r2, [r7, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r2, 36a04c │ │ │ │ + pop {r1, r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r6, #2 │ │ │ │ + lsrs r0, r4, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r6, #3 │ │ │ │ + lsrs r4, r4, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r6, #1 │ │ │ │ + lsrs r2, r4, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r5, #1 │ │ │ │ + lsrs r2, r3, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r5, #1 │ │ │ │ + lsrs r2, r3, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r0, #1 │ │ │ │ + lsrs r6, r6, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00369ffc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -403159,22 +403166,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ ldr r1, [pc, #956] @ (36a3ec ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e8f8 │ │ │ │ + bl 71e9a8 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -403201,15 +403208,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (36a3f4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 36a38c │ │ │ │ ldr r3, [pc, #856] @ (36a3f8 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 36a3fc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -403218,15 +403225,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 36a21a │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36a242 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36a268 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -403243,15 +403250,15 @@ │ │ │ │ beq.w 36a3ac │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 36a3a0 │ │ │ │ ldr r1, [pc, #772] @ (36a404 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 36a150 │ │ │ │ ldr.w r9, [pc, #756] @ 36a408 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -403264,21 +403271,21 @@ │ │ │ │ blx 262a08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36a3d0 │ │ │ │ ldr r1, [pc, #724] @ (36a40c ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 36a150 │ │ │ │ ldr r1, [pc, #712] @ (36a410 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 36a198 │ │ │ │ ldr.w r9, [pc, #696] @ 36a414 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -403291,131 +403298,131 @@ │ │ │ │ blx 262a08 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36a3c4 │ │ │ │ ldr r1, [pc, #664] @ (36a418 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 36a198 │ │ │ │ ldr r1, [pc, #652] @ (36a41c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36a2ee │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36a31a │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 36a1ba │ │ │ │ ldr r1, [pc, #620] @ (36a420 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 36a1c6 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 36a1c6 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 36a204 │ │ │ │ ldr r1, [pc, #604] @ (36a424 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 36a1e4 │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (36a428 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 36a1f4 │ │ │ │ ldr r1, [pc, #576] @ (36a42c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 36a204 │ │ │ │ ldr r1, [pc, #564] @ (36a430 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #556] @ (36a434 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 36a38a │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 36a0b4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a0c8 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a0c8 │ │ │ │ ldr r1, [pc, #480] @ (36a438 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a0d0 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (36a43c ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a0d0 │ │ │ │ ldr r1, [pc, #444] @ (36a440 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a0d8 │ │ │ │ ldr r1, [pc, #428] @ (36a444 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a0d8 │ │ │ │ ldr r1, [pc, #412] @ (36a448 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 36a0d8 │ │ │ │ ldr r1, [pc, #404] @ (36a44c ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 262a08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36a17e │ │ │ │ @@ -403425,47 +403432,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 262a08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36a17e │ │ │ │ ldr r1, [pc, #372] @ (36a450 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a1a2 │ │ │ │ ldr r1, [pc, #356] @ (36a454 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a1a2 │ │ │ │ ldr r1, [pc, #336] @ (36a458 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a1ac │ │ │ │ ldr r1, [pc, #320] @ (36a45c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a1ac │ │ │ │ ldr r1, [pc, #300] @ (36a460 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 36a1ac │ │ │ │ ldr r1, [pc, #292] @ (36a464 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 262a08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36a136 │ │ │ │ @@ -403475,145 +403482,145 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 262a08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36a136 │ │ │ │ ldr r1, [pc, #260] @ (36a468 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 36a150 │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 36a3b8 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 36a3a0 │ │ │ │ ldr r1, [pc, #236] @ (36a46c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 36a108 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 709808 │ │ │ │ + bl 7098b8 │ │ │ │ b.n 36a060 │ │ │ │ ldr r1, [pc, #216] @ (36a470 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 36a108 │ │ │ │ ldr r1, [pc, #208] @ (36a474 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 36a108 │ │ │ │ ldr r1, [pc, #200] @ (36a478 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 36a108 │ │ │ │ ldr r1, [pc, #192] @ (36a47c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 36a108 │ │ │ │ ldr r1, [pc, #184] @ (36a480 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 36a198 │ │ │ │ ldr r1, [pc, #176] @ (36a484 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 36a150 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r2, #19 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #76 @ 0x4c │ │ │ │ + cmp r7, #252 @ 0xfc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r5, #32 │ │ │ │ + lsrs r6, r3, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r0, r0, #18 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r0, r4, #31 │ │ │ │ + lsrs r0, r2, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r1, #32 │ │ │ │ + lsrs r0, r7, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r5, #31 │ │ │ │ + lsrs r6, r3, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r6, #8 │ │ │ │ + lsrs r6, r4, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r1, #31 │ │ │ │ + lsrs r6, r7, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r5, #31 │ │ │ │ + lsrs r4, r3, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r3, #32 │ │ │ │ + lsrs r4, r1, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r5, #9] │ │ │ │ + ldrb r2, [r3, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r4, #30 │ │ │ │ + lsrs r4, r2, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r1, #32 │ │ │ │ + lsrs r0, r7, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r4, #8] │ │ │ │ + ldrb r2, [r2, #11] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r3, #31 │ │ │ │ + lsrs r0, r1, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r3, #31 │ │ │ │ + lsrs r6, r1, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r2, #31 │ │ │ │ + lsrs r4, r0, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r2, #31 │ │ │ │ + lsrs r6, r0, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r3, #31 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ + ldr r0, [r1, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r4, #25 │ │ │ │ + lsls r2, r2, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r6, #32 │ │ │ │ + lsrs r6, r4, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r6, #24 │ │ │ │ + lsls r6, r4, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #24 │ │ │ │ + lsls r2, r3, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r1, #24 │ │ │ │ + lsls r6, r7, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r6, #25 │ │ │ │ + lsls r6, r4, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r3, #26 │ │ │ │ + lsls r2, r1, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r3, #26 │ │ │ │ + lsls r6, r1, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r4, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r7, #25 │ │ │ │ + lsls r6, r5, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r0, #22 │ │ │ │ + lsls r6, r6, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r5, #23 │ │ │ │ + lsls r6, r3, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r3, #23 │ │ │ │ + lsls r6, r1, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r4, #21 │ │ │ │ + lsls r6, r2, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r0, #21 │ │ │ │ + lsls r0, r6, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r1, #21 │ │ │ │ + lsls r4, r7, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r6, #12] │ │ │ │ + strh r4, [r4, #18] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r4, #20 │ │ │ │ + lsls r4, r2, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r3, #22 │ │ │ │ + lsls r0, r1, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r0, #21 │ │ │ │ + lsls r4, r6, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0036a488 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -403626,22 +403633,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ ldr r1, [pc, #628] @ (36a730 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71e8f8 │ │ │ │ + bl 71e9a8 │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -403668,27 +403675,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (36a738 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 36a60a │ │ │ │ ldr.w r8, [pc, #528] @ 36a73c │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (36a740 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a63c │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 36a71c │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -403697,51 +403704,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (36a744 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (36a748 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36a642 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36a654 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36a666 │ │ │ │ ldr r1, [pc, #464] @ (36a74c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 36a592 │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 36a6e8 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a6c6 │ │ │ │ ldr r1, [pc, #436] @ (36a750 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (36a754 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 36a5be │ │ │ │ ldr r1, [pc, #416] @ (36a758 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 36a5ce │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 36a6dc │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 36a5dc │ │ │ │ @@ -403758,20 +403765,20 @@ │ │ │ │ bne.n 36a674 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36a688 │ │ │ │ ldr r1, [pc, #352] @ (36a75c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 36a534 │ │ │ │ mov r0, r9 │ │ │ │ - bl 709880 │ │ │ │ + bl 709930 │ │ │ │ b.n 36a4ec │ │ │ │ ldr r2, [pc, #332] @ (36a760 ) │ │ │ │ add r2, pc │ │ │ │ b.n 36a55e │ │ │ │ ldr r2, [pc, #328] @ (36a764 ) │ │ │ │ add r2, pc │ │ │ │ b.n 36a55e │ │ │ │ @@ -403793,174 +403800,174 @@ │ │ │ │ ldr r2, [pc, #316] @ (36a77c ) │ │ │ │ add r2, pc │ │ │ │ b.n 36a55e │ │ │ │ ldr r1, [pc, #316] @ (36a780 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a574 │ │ │ │ ldr r1, [pc, #300] @ (36a784 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a57a │ │ │ │ ldr r1, [pc, #288] @ (36a788 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 36a57a │ │ │ │ ldr r1, [pc, #276] @ (36a78c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36a5fa │ │ │ │ ldr r1, [pc, #260] @ (36a790 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 36a6ba │ │ │ │ ldr.w sl, [pc, #252] @ 36a794 │ │ │ │ add sl, pc │ │ │ │ b.n 36a6aa │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 36a6ba │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 36a69e │ │ │ │ ldr r1, [pc, #220] @ (36a798 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 36a5fa │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a5be │ │ │ │ ldr r1, [pc, #204] @ (36a79c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 36a5b4 │ │ │ │ ldr r1, [pc, #192] @ (36a7a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 36a5ce │ │ │ │ ldr r1, [pc, #184] @ (36a7a4 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 36a5a6 │ │ │ │ b.n 36a5b0 │ │ │ │ ldr r1, [pc, #164] @ (36a7a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 36a5dc │ │ │ │ ldr r1, [pc, #156] @ (36a7ac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 36a5ec │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (36a7b0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 36a55e │ │ │ │ nop │ │ │ │ lsrs r4, r0, #1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #192 @ 0xc0 │ │ │ │ + cmp r3, #112 @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r7, #31 │ │ │ │ + adds r2, r5, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r4, r6, #31 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r4, r0, #21 │ │ │ │ + lsls r4, r6, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r1, #21 │ │ │ │ + lsls r4, r7, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r0, #4] │ │ │ │ + ldrh r6, [r6, #8] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r1, #18 │ │ │ │ + lsls r4, r7, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r4, #20 │ │ │ │ + lsls r2, r2, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r3, #20 │ │ │ │ + lsls r6, r1, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r6, 36a796 │ │ │ │ + cbz r6, 36a7c2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r6, r5, #14 │ │ │ │ + lsls r6, r3, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r2, #15 │ │ │ │ + lsls r4, r0, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r4, #76] @ 0x4c │ │ │ │ + str r2, [r2, #88] @ 0x58 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r3, #16 │ │ │ │ + lsls r0, r1, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r3, #16 │ │ │ │ + lsls r6, r1, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r7, #15 │ │ │ │ + lsls r4, r5, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r3, #16 │ │ │ │ + lsls r2, r1, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r4, #15 │ │ │ │ + lsls r4, r2, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r3, #16 │ │ │ │ + lsls r6, r1, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r1, #15 │ │ │ │ + lsls r4, r7, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r6, #14 │ │ │ │ + lsls r6, r4, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r4, #17 │ │ │ │ + lsls r0, r2, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r1, #18 │ │ │ │ + lsls r2, r7, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r4, #16 │ │ │ │ + lsls r4, r2, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r4, #17 │ │ │ │ + lsls r6, r2, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r4, #17 │ │ │ │ + lsls r4, r2, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r4, #15 │ │ │ │ + lsls r2, r2, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf69a003f │ │ │ │ - cbz r2, 36a7d6 │ │ │ │ + @ instruction: 0xf74a003f │ │ │ │ + uxth r2, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r4, r2, #15 │ │ │ │ + lsls r4, r0, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r6, #14 │ │ │ │ + lsls r4, r4, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r7, #14 │ │ │ │ + lsls r4, r5, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r0, #15 │ │ │ │ + lsls r4, r6, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [pc, #344] @ (36a90c ) │ │ │ │ + ldr r7, [pc, #24] @ (36a7cc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldrb.w ip, [r1, #1] │ │ │ │ orr.w r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -404012,29 +404019,29 @@ │ │ │ │ blt.n 36a864 │ │ │ │ ldrb.w r2, [r0, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r0, #102] @ 0x66 │ │ │ │ ands.w r3, r3, r2, lsr #1 │ │ │ │ bne.n 36a86c │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq.n 36a848 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -404133,15 +404140,15 @@ │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ ands.w r1, r1, r3, lsr #1 │ │ │ │ strb.w r2, [r4, #-43] │ │ │ │ beq.w 36ab2c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r1, [pc, #1024] @ 36adbc │ │ │ │ ldr r3, [pc, #1008] @ (36adb0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -404262,15 +404269,15 @@ │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r0, [r4, #-52] │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ ands r1, r2 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ bne.w 36a9b0 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ movs r2, #1 │ │ │ │ b.n 36a9b8 │ │ │ │ ldrb.w r3, [r4, #-43] │ │ │ │ ldrb.w r1, [r4, #-42] │ │ │ │ ldrb.w r0, [r4, #-44] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -404278,30 +404285,30 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ strb.w r3, [r4, #-43] │ │ │ │ ands.w r1, r1, r0, lsr #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ beq.n 36ab94 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 36a9b8 │ │ │ │ ldrb.w r3, [r4, #-143] │ │ │ │ ldrb.w r1, [r4, #-142] │ │ │ │ ldrb.w r0, [r4, #-141] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ orr.w r1, r1, #8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ bne.n 36ab60 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 36a9b8 │ │ │ │ mov.w r0, ip, lsr #5 │ │ │ │ tst.w ip, #16 │ │ │ │ orr.w r0, r0, r6, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ it ne │ │ │ │ @@ -404509,15 +404516,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ ldr.w r0, [r3, #140] @ 0x8c │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh.w r2, [r3, #100] @ 0x64 │ │ │ │ strb.w r1, [r3, #102] @ 0x66 │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ nop │ │ │ │ │ │ │ │ 0036adf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -404734,15 +404741,15 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #2 │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ beq.n 36b050 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 36ae4c │ │ │ │ ldrb.w r3, [r5, #100] @ 0x64 │ │ │ │ and.w r4, r7, #1 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 36b124 │ │ │ │ cbnz r4, 36b080 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ @@ -404881,15 +404888,15 @@ │ │ │ │ orr.w r3, r3, #12 │ │ │ │ strb.w r1, [r5, #102] @ 0x66 │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 36b282 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 36afea │ │ │ │ ldrb r6, [r5, #15] │ │ │ │ strb.w r3, [sp, #13] │ │ │ │ and.w r2, r6, #15 │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ ubfx r1, r6, #6, #1 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -404935,21 +404942,21 @@ │ │ │ │ orr.w r2, r2, #12 │ │ │ │ ands r1, r3 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ beq.n 36b28c │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 36b098 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 36afea │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 36b098 │ │ │ │ lsls r3, r3, #13 │ │ │ │ orr.w r3, r3, r0, lsl #21 │ │ │ │ orrs r3, r1 │ │ │ │ ldrb r1, [r5, #18] │ │ │ │ orr.w r3, r3, r1, lsl #5 │ │ │ │ ldrb r1, [r5, #19] │ │ │ │ @@ -404979,28 +404986,28 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 36b022 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r1, [r5, #3] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ and.w r3, r3, #254 @ 0xfe │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ b.n 36b0de │ │ │ │ mov r4, r2 │ │ │ │ b.n 36b198 │ │ │ │ mov r4, r2 │ │ │ │ b.n 36b238 │ │ │ │ mov r4, r2 │ │ │ │ b.n 36b2c4 │ │ │ │ @@ -405208,15 +405215,15 @@ │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r1, [r0, #102] @ 0x66 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 36b52a │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 36b372 │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ b.n 36b372 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ b.n 36b372 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -405283,27 +405290,27 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #140] @ 0x8c │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #140] @ 0x8c │ │ │ │ movw r2, #15361 @ 0x3c01 │ │ │ │ movw r3, #3073 @ 0xc01 │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r1, [r4, #2] │ │ │ │ strb r1, [r4, #6] │ │ │ │ strh r1, [r4, #4] │ │ │ │ str r1, [r4, #96] @ 0x60 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ strb.w r1, [r4, #102] @ 0x66 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -405318,15 +405325,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (36b638 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ bvs.n 36b640 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ (36b768 ) │ │ │ │ @@ -405337,24 +405344,24 @@ │ │ │ │ ldr r1, [pc, #276] @ (36b770 ) │ │ │ │ add r7, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add r8, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #256] @ (36b774 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ strb.w r5, [r3, #61] @ 0x3d │ │ │ │ - bl 5e049c │ │ │ │ + bl 5e054c │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2456] @ 0x998 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 36b5c4 │ │ │ │ ldr.w r1, [r4, #2468] @ 0x9a4 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 36b574 │ │ │ │ @@ -405413,15 +405420,15 @@ │ │ │ │ ldr r4, [pc, #88] @ (36b788 ) │ │ │ │ add.w r3, r8, #16 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -405430,26 +405437,26 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, sl, #12582912 @ 0xc00000 │ │ │ │ - add r1, sp, #536 @ 0x218 │ │ │ │ + addw r0, sl, #2112 @ 0x840 │ │ │ │ + add r2, sp, #216 @ 0xd8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sbcs.w r0, r2, #12582912 @ 0xc00000 │ │ │ │ + @ instruction: 0xf6220040 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 36b680 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adc.w r0, r0, #12582912 @ 0xc00000 │ │ │ │ - @ instruction: 0xf5380040 │ │ │ │ - @ instruction: 0xf52a0040 │ │ │ │ - @ instruction: 0xf4a40040 │ │ │ │ + @ instruction: 0xf5f00040 │ │ │ │ + @ instruction: 0xf5e80040 │ │ │ │ + rsbs r0, sl, #12582912 @ 0xc00000 │ │ │ │ + adcs.w r0, r4, #12582912 @ 0xc00000 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 36b7a2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -405493,26 +405500,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (36b88c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #120] @ (36b890 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (36b894 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r4, #65280 @ 0xff00 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #100] @ (36b898 ) │ │ │ │ ldr r2, [pc, #104] @ (36b89c ) │ │ │ │ ldr r3, [pc, #104] @ (36b8a0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ @@ -405526,42 +405533,42 @@ │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r7, pc, #912 @ (adr r7, 36bc18 ) │ │ │ │ + add r0, sp, #592 @ 0x250 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r4!, {r1, r4, r6} │ │ │ │ + stmia r5!, {r1} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r3, #10 │ │ │ │ + asrs r6, r1, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #424 @ (adr r1, 36ba3c ) │ │ │ │ + add r2, pc, #104 @ (adr r2, 36b8fc ) │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, r2 │ │ │ │ + muls r6, r0 │ │ │ │ movs r7, r7 │ │ │ │ mcr2 15, 0, pc, cr3, cr15, {7} @ │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 36b868 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xf3dc0040 │ │ │ │ + eor.w r0, ip, #12582912 @ 0xc00000 │ │ │ │ lsls r5, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ orrs r2, r3 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 36b8be │ │ │ │ @@ -405627,49 +405634,49 @@ │ │ │ │ ldr r2, [pc, #36] @ (36b978 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #36] @ (36b97c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 36add0 │ │ │ │ nop │ │ │ │ - add r6, pc, #584 @ (adr r6, 36bbc0 ) │ │ │ │ + add r7, pc, #264 @ (adr r7, 36ba80 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf25c0040 │ │ │ │ - @ instruction: 0xf2720040 │ │ │ │ + ssat r0, #1, ip, lsl #1 │ │ │ │ + ssat r0, #1, r2, asr #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #44] @ 36b9c0 │ │ │ │ ldr r2, [pc, #44] @ (36b9c4 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #44] @ (36b9c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ bl 36b5bc │ │ │ │ ldr.w r0, [r4, #2456] @ 0x998 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e0524 │ │ │ │ - add r6, pc, #312 @ (adr r6, 36bafc ) │ │ │ │ + b.w 5e05d4 │ │ │ │ + add r6, pc, #1016 @ (adr r6, 36bdbc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf2180040 │ │ │ │ - @ instruction: 0xf22e0040 │ │ │ │ + movt r0, #32832 @ 0x8040 │ │ │ │ + @ instruction: 0xf2de0040 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #72] @ (36ba28 ) │ │ │ │ ldr r2, [pc, #76] @ (36ba2c ) │ │ │ │ @@ -405677,51 +405684,51 @@ │ │ │ │ ldr r1, [pc, #76] @ (36ba30 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #68] @ (36ba34 ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #64] @ (36ba38 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #60] @ (36ba3c ) │ │ │ │ addw r3, r0, #2468 @ 0x9a4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (36ba40 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e5438 │ │ │ │ + bl 5e54e8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r6, pc, #16 @ (adr r6, 36ba3c ) │ │ │ │ + add r6, pc, #720 @ (adr r6, 36bcfc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - rsb r0, lr, #64 @ 0x40 │ │ │ │ - @ instruction: 0xf1e60040 │ │ │ │ + @ instruction: 0xf27e0040 │ │ │ │ + @ instruction: 0xf2960040 │ │ │ │ @ instruction: 0xf2ee0068 │ │ │ │ ldr r5, [pc, #848] @ (36bd8c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf23e0040 │ │ │ │ - movw r0, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf2ee0040 │ │ │ │ + @ instruction: 0xf2f00040 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (36ba50 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ bcs.n 36ba40 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -405732,15 +405739,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (36bb68 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 38a310 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -405800,40 +405807,40 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (36bb80 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #760 @ (adr r5, 36be5c ) │ │ │ │ + add r6, pc, #440 @ (adr r6, 36bd1c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf1fc0040 │ │ │ │ - @ instruction: 0xf2180040 │ │ │ │ + subw r0, ip, #64 @ 0x40 │ │ │ │ + movt r0, #32832 @ 0x8040 │ │ │ │ bcs.n 36bc44 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs.w r0, ip, #64 @ 0x40 │ │ │ │ - subs.w r0, r2, #64 @ 0x40 │ │ │ │ - add r4, pc, #1016 @ (adr r4, 36bf74 ) │ │ │ │ + @ instruction: 0xf26c0040 │ │ │ │ + @ instruction: 0xf2620040 │ │ │ │ + add r5, pc, #696 @ (adr r5, 36be34 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf0a80040 │ │ │ │ - @ instruction: 0xf1380040 │ │ │ │ + adcs.w r0, r8, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf1e80040 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 36bb9a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -405889,26 +405896,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (36bca4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #120] @ (36bca8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (36bcac ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #104] @ (36bcb0 ) │ │ │ │ ldr r3, [pc, #104] @ (36bcb4 ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49154 @ 0xc002 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -405930,32 +405937,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5df064 │ │ │ │ + b.w 5df114 │ │ │ │ nop │ │ │ │ - add r4, pc, #80 @ (adr r4, 36bcf0 ) │ │ │ │ + add r4, pc, #784 @ (adr r4, 36bfb0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5} │ │ │ │ + stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r0, #26 │ │ │ │ + lsrs r6, r6, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #328] @ 0x148 │ │ │ │ + ldr r6, [sp, #8] │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #126 @ 0x7e │ │ │ │ + subs r7, #46 @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 36bc48 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - orr.w r0, r4, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf0f40040 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -405963,53 +405970,53 @@ │ │ │ │ ldr r2, [pc, #44] @ (36bd08 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (36bd0c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36add0 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 36add0 │ │ │ │ - add r3, pc, #328 @ (adr r3, 36be50 ) │ │ │ │ + add r4, pc, #8 @ (adr r4, 36bd10 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vmla.i16 d0, d0, d0[0] │ │ │ │ - vmla.i32 d0, d10, d0[0] │ │ │ │ + orr.w r0, r0, #64 @ 0x40 │ │ │ │ + orrs.w r0, sl, #64 @ 0x40 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (36bd54 ) │ │ │ │ ldr r2, [pc, #52] @ (36bd58 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (36bd5c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36b5bc │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 36b5bc │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e0524 │ │ │ │ - add r3, pc, #32 @ (adr r3, 36bd78 ) │ │ │ │ + b.w 5e05d4 │ │ │ │ + add r3, pc, #736 @ (adr r3, 36c038 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vhadd.s8 q8, q3, q0 │ │ │ │ - vhadd.s32 q8, q1, q0 │ │ │ │ + vext.8 q8, q3, q0, #0 │ │ │ │ + ands.w r0, r2, #64 @ 0x40 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (36bdd8 ) │ │ │ │ ldr r2, [pc, #104] @ (36bddc ) │ │ │ │ @@ -406017,15 +406024,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (36bde0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (36bde4 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #92] @ (36bde8 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (36bdec ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (36bdf0 ) │ │ │ │ @@ -406033,46 +406040,46 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5e5438 │ │ │ │ + bl 5e54e8 │ │ │ │ ldr r1, [pc, #68] @ (36bdf4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e5438 │ │ │ │ + bl 5e54e8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #736 @ (adr r2, 36c0bc ) │ │ │ │ + add r3, pc, #416 @ (adr r3, 36bf7c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cdp 0, 15, cr0, cr6, cr0, {2} │ │ │ │ - vhadd.s16 q0, q1, q0 │ │ │ │ + vmla.i32 d0, d6, d0[0] │ │ │ │ + vmla.i d16, d2, d0[0] │ │ │ │ vhadd.s16 q8, q5, q12 │ │ │ │ ldr r5, [pc, #848] @ (36c13c ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 10, cr0, cr12, cr0, {2} │ │ │ │ - vhadd.s q0, q6, q0 │ │ │ │ - vhadd.s32 q0, q4, q0 │ │ │ │ + vhadd.s16 q8, q6, q0 │ │ │ │ + vmla.i32 d16, d12, d0[0] │ │ │ │ + vmla.i16 d16, d8, d0[0] │ │ │ │ ldr r0, [pc, #4] @ (36be00 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ beq.n 36be48 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -406083,15 +406090,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (36bf18 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 38a310 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -406151,40 +406158,40 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (36bf30 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #376 @ (adr r2, 36c08c ) │ │ │ │ + add r3, pc, #56 @ (adr r3, 36bf4c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cdp 0, 15, cr0, cr4, cr0, {2} │ │ │ │ - vhadd.s16 q0, q0, q0 │ │ │ │ + vmla.i32 d0, d4, d0[0] │ │ │ │ + vmla.i d16, d0, d0[0] │ │ │ │ ldmia r7, {r1, r2, r4, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cdp 0, 11, cr0, cr8, cr0, {2} │ │ │ │ - cdp 0, 10, cr0, cr14, cr0, {2} │ │ │ │ - add r1, pc, #632 @ (adr r1, 36c1a4 ) │ │ │ │ + vhadd.s32 q8, q4, q0 │ │ │ │ + vhadd.s16 q8, q7, q0 │ │ │ │ + add r2, pc, #312 @ (adr r2, 36c064 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldcl 0, cr0, [r8], #256 @ 0x100 │ │ │ │ - cdp 0, 3, cr0, cr0, cr0, {2} │ │ │ │ + stc 0, cr0, [r8, #256]! @ 0x100 │ │ │ │ + cdp 0, 14, cr0, cr0, cr0, {2} │ │ │ │ mov r1, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ bcc.n 36bf4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -406252,26 +406259,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (36c074 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #120] @ (36c078 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (36c07c ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #104] @ (36c080 ) │ │ │ │ ldr r3, [pc, #104] @ (36c084 ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49922 @ 0xc302 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -406293,32 +406300,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5df064 │ │ │ │ + b.w 5df114 │ │ │ │ nop │ │ │ │ - add r0, pc, #592 @ (adr r0, 36c2c0 ) │ │ │ │ + add r1, pc, #272 @ (adr r1, 36c180 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r3, r5, r6} │ │ │ │ + pop {r1, r3, r4, pc} │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r6, #10 │ │ │ │ + lsrs r6, r4, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [sp, #520] @ 0x208 │ │ │ │ + ldr r2, [sp, #200] @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #174 @ 0xae │ │ │ │ + subs r3, #94 @ 0x5e │ │ │ │ movs r7, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stc 0, cr0, [r0, #-256]! @ 0xffffff00 │ │ │ │ + ldcl 0, cr0, [r0, #256] @ 0x100 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -406326,53 +406333,53 @@ │ │ │ │ ldr r2, [pc, #44] @ (36c0d8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (36c0dc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36add0 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 36add0 │ │ │ │ - ldr r7, [sp, #840] @ 0x348 │ │ │ │ + add r0, pc, #520 @ (adr r0, 36c2e0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stcl 0, cr0, [r8], #-256 @ 0xffffff00 │ │ │ │ - stc 0, cr0, [r2], {64} @ 0x40 │ │ │ │ + ldc 0, cr0, [r8, #-256] @ 0xffffff00 │ │ │ │ + ldc 0, cr0, [r2, #-256]! @ 0xffffff00 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (36c124 ) │ │ │ │ ldr r2, [pc, #52] @ (36c128 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (36c12c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36b5bc │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 36b5bc │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e0524 │ │ │ │ - ldr r7, [sp, #544] @ 0x220 │ │ │ │ + b.w 5e05d4 │ │ │ │ + add r0, pc, #224 @ (adr r0, 36c208 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldc 0, cr0, [lr], {64} @ 0x40 │ │ │ │ - ldc 0, cr0, [sl], #-256 @ 0xffffff00 │ │ │ │ + stcl 0, cr0, [lr], {64} @ 0x40 │ │ │ │ + stcl 0, cr0, [sl], #256 @ 0x100 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (36c1a8 ) │ │ │ │ ldr r2, [pc, #104] @ (36c1ac ) │ │ │ │ @@ -406380,15 +406387,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (36c1b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (36c1b4 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #92] @ (36c1b8 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (36c1bc ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (36c1c0 ) │ │ │ │ @@ -406396,43 +406403,43 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5e5438 │ │ │ │ + bl 5e54e8 │ │ │ │ ldr r1, [pc, #68] @ (36c1c4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e5438 │ │ │ │ + bl 5e54e8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #224] @ 0xe0 │ │ │ │ + ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - rsb r0, lr, r0, lsl #1 │ │ │ │ - @ instruction: 0xebea0040 │ │ │ │ + ldcl 0, cr0, [lr], #-256 @ 0xffffff00 │ │ │ │ + ldc 0, cr0, [sl], {64} @ 0x40 │ │ │ │ @ instruction: 0xeb8a0068 │ │ │ │ ldr r5, [pc, #848] @ (36c50c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeadc0040 │ │ │ │ - sbc.w r0, ip, r0, lsl #1 │ │ │ │ - adcs.w r0, r8, r0, lsl #1 │ │ │ │ + @ instruction: 0xeb8c0040 │ │ │ │ + ldc 0, cr0, [ip], {64} @ 0x40 │ │ │ │ + stc 0, cr0, [r8], {64} @ 0x40 │ │ │ │ │ │ │ │ 0036c1c8 : │ │ │ │ sub.w r0, r0, #8640 @ 0x21c0 │ │ │ │ subs r0, #20 │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ bx lr │ │ │ │ @@ -406452,17 +406459,17 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 36c20c │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ │ │ │ │ 0036c214 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -406644,15 +406651,15 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -406674,15 +406681,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ movw r3, #48879 @ 0xbeef │ │ │ │ movt r3, #57005 @ 0xdead │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ ldr.w r0, [r2, #464] @ 0x1d0 │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ nop │ │ │ │ │ │ │ │ 0036c4a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -407093,23 +407100,23 @@ │ │ │ │ @ instruction: 0xe81e0068 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ b.n 36c8bc │ │ │ │ lsls r0, r5, #1 │ │ │ │ b.n 36c840 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r2, [sp, #528] @ 0x210 │ │ │ │ + ldr r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb72c │ │ │ │ + @ instruction: 0xb7dc │ │ │ │ movs r7, r7 │ │ │ │ - str r7, [sp, #792] @ 0x318 │ │ │ │ + ldr r0, [sp, #472] @ 0x1d8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r4, 36c998 │ │ │ │ + push {r2, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - cbz r0, 36c9a2 │ │ │ │ + push {r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0036c93c : │ │ │ │ movw r1, #1281 @ 0x501 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 36ca3c │ │ │ │ @@ -407431,15 +407438,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r3, #464] @ 0x1d0 │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ mov r0, r4 │ │ │ │ bl 36c464 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -407447,15 +407454,15 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (36cd1c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ stmia r2!, {r1, r5, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -407466,15 +407473,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #256] @ (36ce40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r4, #16384 @ 0x4000 │ │ │ │ addw r7, r4, #2104 @ 0x838 │ │ │ │ strb.w r8, [r3, #61] @ 0x3d │ │ │ │ bl 38a310 │ │ │ │ mov r1, r0 │ │ │ │ @@ -407538,45 +407545,45 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #76] @ (36ce58 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #680] @ 0x2a8 │ │ │ │ + str r4, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 36d400 │ │ │ │ + b.n 36d560 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 36d42c │ │ │ │ + b.n 36d58c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r1!, {r4, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - b.n 36d3ac │ │ │ │ + b.n 36d50c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 36d394 │ │ │ │ + b.n 36d4f4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #888] @ 0x378 │ │ │ │ + str r3, [sp, #568] @ 0x238 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 36d2c8 │ │ │ │ + b.n 36d428 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 36d27c │ │ │ │ + b.n 36d3dc │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r2, #14 │ │ │ │ mov.w ip, r3, lsr #14 │ │ │ │ orr.w r1, r1, r3, lsl #18 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w ip, ip, #0 │ │ │ │ bcc.n 36ce7c │ │ │ │ @@ -407625,25 +407632,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (36cf6c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #120] @ (36cf70 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (36cf74 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #104] @ (36cf78 ) │ │ │ │ ldr r3, [pc, #108] @ (36cf7c ) │ │ │ │ mov.w r1, #5984 @ 0x1760 │ │ │ │ movt r1, #65280 @ 0xff00 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ @@ -407666,31 +407673,31 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5df064 │ │ │ │ + b.w 5df114 │ │ │ │ nop │ │ │ │ - str r2, [sp, #16] │ │ │ │ + str r2, [sp, #720] @ 0x2d0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r5, sp, #456 @ 0x1c8 │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xfbbe0041 │ │ │ │ - ldrh r2, [r1, #20] │ │ │ │ + stc2l 0, cr0, [lr], #-260 @ 0xfffffefc │ │ │ │ + ldrh r2, [r7, #24] │ │ │ │ movs r7, r7 │ │ │ │ - cmp r3, #182 @ 0xb6 │ │ │ │ + cmp r4, #102 @ 0x66 │ │ │ │ movs r7, r7 │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r2, r4, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - b.n 36d210 │ │ │ │ + b.n 36d370 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ it cs │ │ │ │ @@ -407722,61 +407729,61 @@ │ │ │ │ ldr r2, [pc, #48] @ (36d010 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #48] @ (36d014 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36c464 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 36c464 │ │ │ │ nop │ │ │ │ - str r1, [sp, #24] │ │ │ │ + str r1, [sp, #728] @ 0x2d8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 36d08c │ │ │ │ + b.n 36d1ec │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 36d0b4 │ │ │ │ + b.n 36d214 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (36d064 ) │ │ │ │ ldr r2, [pc, #60] @ (36d068 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #60] @ (36d06c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 36ccc8 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ bl 36ccc8 │ │ │ │ ldr.w r0, [r4, #3120] @ 0xc30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e0524 │ │ │ │ + b.w 5e05d4 │ │ │ │ nop │ │ │ │ - str r0, [sp, #736] @ 0x2e0 │ │ │ │ + str r1, [sp, #416] @ 0x1a0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 238 @ 0xee │ │ │ │ + b.n 36d1a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 36d074 │ │ │ │ + b.n 36d1d4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #104] @ (36d0ec ) │ │ │ │ @@ -407785,15 +407792,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (36d0f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #100] @ (36d0f8 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #96] @ (36d0fc ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #92] @ (36d100 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #92] @ (36d104 ) │ │ │ │ @@ -407802,49 +407809,49 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #19456 @ 0x4c00 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5e5438 │ │ │ │ + bl 5e54e8 │ │ │ │ ldr r1, [pc, #72] @ (36d108 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r7, #19456 @ 0x4c00 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e5438 │ │ │ │ + bl 5e54e8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #384] @ 0x180 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 150 @ 0x96 │ │ │ │ + b.n 36d180 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - svc 170 @ 0xaa │ │ │ │ + b.n 36d1ac │ │ │ │ lsls r0, r0, #1 │ │ │ │ bgt.n 36d190 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r5, [pc, #848] @ (36d450 ) │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 36d03c │ │ │ │ + bgt.n 36d19c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bgt.n 36d160 │ │ │ │ + bgt.n 36d0c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bgt.n 36d134 │ │ │ │ + bgt.n 36d094 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, lr} │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 36d152 │ │ │ │ @@ -408098,44 +408105,44 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36d36e │ │ │ │ ldr r0, [pc, #60] @ (36d3f0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36d36e │ │ │ │ ldr r3, [pc, #52] @ (36d3f4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36d388 │ │ │ │ ldr r3, [pc, #32] @ (36d3ec ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d388 │ │ │ │ ldr r0, [pc, #32] @ (36d3f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36d388 │ │ │ │ nop │ │ │ │ bls.n 36d354 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 36d3fc │ │ │ │ + ble.n 36d35c │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 36d448 │ │ │ │ + ble.n 36d3a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ movs r2, #1 │ │ │ │ @@ -408279,15 +408286,15 @@ │ │ │ │ ldrcc r5, [sp, #8] │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 36d506 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, fp, #8 │ │ │ │ add r1, r6 │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ b.n 36d506 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq.n 36d524 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldrh.w r7, [r2, #232] @ 0xe8 │ │ │ │ @@ -408297,19 +408304,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (36d5bc ) │ │ │ │ ldr r0, [pc, #20] @ (36d5c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, #28] │ │ │ │ + ldrh r4, [r6, #32] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 36d4dc │ │ │ │ + bgt.n 36d63c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - blt.n 36d4fc │ │ │ │ + bgt.n 36d65c │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -408346,15 +408353,15 @@ │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73adc4 │ │ │ │ + b.w 73ae74 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ b.n 36d610 │ │ │ │ ldr r1, [pc, #108] @ (36d6ac ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -408367,15 +408374,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ (36d6b4 ) │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b.n 36d5f2 │ │ │ │ ldr r1, [pc, #80] @ (36d6b8 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 36d606 │ │ │ │ @@ -408385,15 +408392,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 36d606 │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #56] @ (36d6bc ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36d606 │ │ │ │ ldr r3, [pc, #48] @ (36d6c0 ) │ │ │ │ movw r2, #1555 @ 0x613 │ │ │ │ ldr r1, [pc, #48] @ (36d6c4 ) │ │ │ │ ldr r0, [pc, #48] @ (36d6c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -408405,25 +408412,25 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 36d710 │ │ │ │ + blt.n 36d670 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 36d760 │ │ │ │ + bgt.n 36d6c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r3, #20] │ │ │ │ + ldrh r2, [r1, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bge.n 36d610 │ │ │ │ + blt.n 36d770 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bge.n 36d664 │ │ │ │ + blt.n 36d7c4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w fp, [pc, #372] @ 36d854 │ │ │ │ mov r7, r0 │ │ │ │ @@ -408511,15 +408518,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (36d860 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 36d786 │ │ │ │ ldr r0, [pc, #144] @ (36d864 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36d786 │ │ │ │ ldr r3, [pc, #140] @ (36d868 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36d77e │ │ │ │ ldr r3, [pc, #120] @ (36d860 ) │ │ │ │ @@ -408528,15 +408535,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d77e │ │ │ │ ldr r0, [pc, #120] @ (36d86c ) │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ ldrb r2, [r6, #21] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r6, #20] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36d77e │ │ │ │ ldr r3, [pc, #108] @ (36d870 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36d6f4 │ │ │ │ ldr r3, [pc, #76] @ (36d860 ) │ │ │ │ @@ -408544,51 +408551,51 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36d6f8 │ │ │ │ ldr r0, [pc, #80] @ (36d874 ) │ │ │ │ ldr.w r1, [r4, #1520] @ 0x5f0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36d6f8 │ │ │ │ ldr r3, [pc, #68] @ (36d878 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36d79a │ │ │ │ ldr r3, [pc, #32] @ (36d860 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 36d79a │ │ │ │ ldr r0, [pc, #48] @ (36d87c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ bvs.n 36d858 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ add r8, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 36d7bc │ │ │ │ + blt.n 36d91c │ │ │ │ lsls r0, r0, #1 │ │ │ │ blx fp │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 36d7d0 │ │ │ │ + blt.n 36d930 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 36d850 │ │ │ │ + bge.n 36d7b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 36d854 │ │ │ │ + bge.n 36d7b4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (36d974 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -408637,15 +408644,15 @@ │ │ │ │ ldr r0, [pc, #128] @ (36d980 ) │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36d93c │ │ │ │ ldr r0, [pc, #120] @ (36d984 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r2, #1520] @ 0x5f0 │ │ │ │ ldr.w r3, [r3, #2128] @ 0x850 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 36d8bc │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -408673,41 +408680,41 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d92a │ │ │ │ ldr r0, [pc, #36] @ (36d98c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ nop │ │ │ │ bmi.n 36da10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #336] @ (36dad0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 36d92c │ │ │ │ + bge.n 36d88c │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 36d8ec │ │ │ │ + bge.n 36da4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (36d9b4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ @ instruction: 0xb6b4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r1, #20480 @ 0x5000 │ │ │ │ @@ -408715,15 +408722,15 @@ │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ str r1, [sp, #28] │ │ │ │ str.w r6, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cbnz r3, 36da08 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 26109c │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cbnz r3, 36da48 │ │ │ │ @@ -408746,17 +408753,17 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ bl 43ba40 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73bd4c │ │ │ │ + bl 73bdfc │ │ │ │ mov r0, r7 │ │ │ │ - bl 726560 │ │ │ │ + bl 726610 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 26109c │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36d9f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ @@ -408865,21 +408872,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #60 @ 0x3c │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #6] │ │ │ │ - bl 726624 │ │ │ │ + bl 7266d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 36dba8 │ │ │ │ ldr r1, [pc, #80] @ (36dbc8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 73bd4c │ │ │ │ + bl 73bdfc │ │ │ │ lsls r2, r6, #3 │ │ │ │ vldr d7, [pc, #60] @ 36dbc0 │ │ │ │ adds r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ uxth r2, r2 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -408909,21 +408916,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #52 @ 0x34 │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ - bl 726624 │ │ │ │ + bl 7266d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 36dc22 │ │ │ │ ldr r1, [pc, #76] @ (36dc40 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 73bd4c │ │ │ │ + bl 73bdfc │ │ │ │ vldr d7, [pc, #56] @ 36dc38 │ │ │ │ lsls r2, r6, #3 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ str r4, [sp, #16] │ │ │ │ uxth r2, r2 │ │ │ │ movs r4, #4 │ │ │ │ @@ -408951,15 +408958,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 63218c │ │ │ │ + bl 63223c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -408981,15 +408988,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 63218c │ │ │ │ + bl 63223c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -409011,15 +409018,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 63218c │ │ │ │ + bl 63223c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409043,15 +409050,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 63218c │ │ │ │ + bl 63223c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -409072,15 +409079,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 63218c │ │ │ │ + bl 63223c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409128,15 +409135,15 @@ │ │ │ │ cbnz r3, 36de40 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #84] @ (36de70 ) │ │ │ │ str r3, [r2, #32] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 63222c │ │ │ │ + bl 6322dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409153,27 +409160,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36de18 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (36de7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 36de18 │ │ │ │ ldmia r7!, {r1, r3} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa3ffff │ │ │ │ asrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 36de44 │ │ │ │ + bpl.n 36dda4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ sub sp, #12 │ │ │ │ @@ -409207,15 +409214,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73a688 │ │ │ │ + b.w 73a738 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36ded4 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 36ddc4 │ │ │ │ @@ -409242,15 +409249,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 631288 │ │ │ │ + bl 631338 │ │ │ │ ldrb.w r3, [r6, #234] @ 0xea │ │ │ │ movs r6, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r6 │ │ │ │ mov r0, r6 │ │ │ │ lsls r5, r3 │ │ │ │ @@ -409278,15 +409285,15 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ strd sl, sl, [sp, #12] │ │ │ │ mov r6, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r7, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 693f6c │ │ │ │ + bl 69401c │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.n 36dffc │ │ │ │ ldr r0, [pc, #144] @ (36e03c ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409306,15 +409313,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (36e048 ) │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r7, r9, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ tst.w r8, r2 │ │ │ │ bne.n 36df6e │ │ │ │ movs r1, #1 │ │ │ │ b.n 36dffe │ │ │ │ mov r1, r8 │ │ │ │ @@ -409346,15 +409353,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 36df4c │ │ │ │ + bmi.n 36e0ac │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r4!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -409401,31 +409408,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (36e0f8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1756 @ 0x6dc │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ movs r0, #6 │ │ │ │ b.n 36e090 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r4, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r6, [r5, #2] │ │ │ │ + strh r6, [r3, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcs.n 36e0c8 │ │ │ │ + bcc.n 36e028 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - beq.n 36e1dc │ │ │ │ + bne.n 36e13c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #304] @ 36e240 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -409493,15 +409500,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ asrs r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r1, #4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631f3c │ │ │ │ + bl 631fec │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adc.w r5, r5, r2 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ @@ -409526,15 +409533,15 @@ │ │ │ │ add.w r1, r5, #12288 @ 0x3000 │ │ │ │ ldr r0, [pc, #64] @ (36e254 ) │ │ │ │ mov fp, r1 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, #356] @ 0x164 │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 36e166 │ │ │ │ ldr r3, [pc, #44] @ (36e258 ) │ │ │ │ movw r2, #6960 @ 0x1b30 │ │ │ │ ldr r1, [pc, #40] @ (36e25c ) │ │ │ │ ldr r0, [pc, #44] @ (36e260 ) │ │ │ │ add r3, pc │ │ │ │ @@ -409547,21 +409554,21 @@ │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ asrs r4, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 36e1b8 │ │ │ │ + bcs.n 36e318 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r7, #27] │ │ │ │ + ldrb r4, [r5, #30] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r7!, {r1, r2} │ │ │ │ + ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r1, #100] @ 0x64 │ │ │ │ + ldr r2, [r7, #108] @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -409594,15 +409601,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bne.n 36e29c │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 73a688 │ │ │ │ + b.w 73a738 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36e2ba │ │ │ │ add.w r3, r2, #12288 @ 0x3000 │ │ │ │ ldrb.w r1, [r3, #417] @ 0x1a1 │ │ │ │ cbnz r1, 36e322 │ │ │ │ ldrb.w ip, [r2, #257] @ 0x101 │ │ │ │ @@ -409647,25 +409654,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (36e3d0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #120] @ (36e3d4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #120] @ (36e3d8 ) │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #104] @ (36e3dc ) │ │ │ │ ldr r1, [pc, #108] @ (36e3e0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (36e3e4 ) │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #104] @ (36e3e8 ) │ │ │ │ @@ -409683,45 +409690,44 @@ │ │ │ │ ldr r0, [pc, #80] @ (36e3f0 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [pc, #64] @ (36e3f4 ) │ │ │ │ ldr r1, [pc, #68] @ (36e3f8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5df064 │ │ │ │ - ldrb r0, [r5, #23] │ │ │ │ + b.w 5df114 │ │ │ │ + ldrb r0, [r3, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36e288 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - strb r6, [r4, #24] │ │ │ │ + @ instruction: 0xe80a0041 │ │ │ │ + strb r6, [r2, #27] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r2, #29 │ │ │ │ + adds r2, r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #103 @ 0x67 │ │ │ │ movs r0, r0 │ │ │ │ bl 24e3e6 │ │ │ │ adds r2, #255 @ 0xff │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #56] @ (36e428 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - beq.n 36e4b0 │ │ │ │ + bne.n 36e410 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r4, sp, #632 @ 0x278 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #43 @ 0x2b │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -409743,23 +409749,23 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9417 @ 0x24c9 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w ip, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrb.w ip, [ip, #2290] @ 0x8f2 │ │ │ │ strb.w ip, [sp, #11] │ │ │ │ - bl 718cc0 │ │ │ │ + bl 718d70 │ │ │ │ ldr r2, [pc, #60] @ (36e498 ) │ │ │ │ ldr r3, [pc, #48] @ (36e48c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -409770,22 +409776,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ - ldrb r4, [r3, #20] │ │ │ │ + ldrb r4, [r1, #23] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r0!, {r1, r2, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r0], #252 @ 0xfc │ │ │ │ - ldmia r5!, {r4} │ │ │ │ + @ instruction: 0xe990003f │ │ │ │ + ldmia r5!, {r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r0!, {r3, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -409801,15 +409807,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r3, #12288 @ 0x3000 │ │ │ │ cbz r3, 36e506 │ │ │ │ ldrb.w r4, [r2, #234] @ 0xea │ │ │ │ ldr.w sl, [r9, #1524] @ 0x5f4 │ │ │ │ lsl.w r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 36e502 │ │ │ │ cmp sl, r0 │ │ │ │ ite cs │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -409969,15 +409975,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36e668 │ │ │ │ ldr r0, [pc, #252] @ (36e79c ) │ │ │ │ strd r4, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36e668 │ │ │ │ ldr r1, [pc, #216] @ (36e788 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 36e5e8 │ │ │ │ ldr r1, [pc, #228] @ (36e7a0 ) │ │ │ │ @@ -409990,15 +409996,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 36e5e8 │ │ │ │ ldr r0, [pc, #208] @ (36e7a4 ) │ │ │ │ strd ip, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36e5e8 │ │ │ │ ldr r3, [pc, #192] @ (36e7a8 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36e62a │ │ │ │ ldr r3, [pc, #164] @ (36e798 ) │ │ │ │ @@ -410006,15 +410012,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36e62a │ │ │ │ ldr r0, [pc, #172] @ (36e7ac ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36e62a │ │ │ │ ldr r3, [pc, #164] @ (36e7b0 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36e64a │ │ │ │ ldr r3, [pc, #128] @ (36e798 ) │ │ │ │ @@ -410022,15 +410028,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 36e64a │ │ │ │ ldr r0, [pc, #144] @ (36e7b4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36e64a │ │ │ │ ldr r3, [pc, #132] @ (36e7b8 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36e60a │ │ │ │ ldr r3, [pc, #88] @ (36e798 ) │ │ │ │ @@ -410038,64 +410044,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36e60a │ │ │ │ ldr r0, [pc, #108] @ (36e7bc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36e60a │ │ │ │ ldr r1, [pc, #100] @ (36e7c0 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 36e5e8 │ │ │ │ ldr r1, [pc, #44] @ (36e798 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 36e5e8 │ │ │ │ ldr r0, [pc, #76] @ (36e7c4 ) │ │ │ │ strd ip, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36e5e8 │ │ │ │ stmia r7!, {r5, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #10] │ │ │ │ + ldrb r0, [r5, #13] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r2!, {r6, r7} │ │ │ │ + ldmia r3!, {r4, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r7} │ │ │ │ + ldmia r7!, {r2, r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2} │ │ │ │ + ldmia r6!, {r2, r4, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4} │ │ │ │ + ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r3, r6} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ sbcs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r3, r5} │ │ │ │ + ldmia r5!, {r3, r4, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -410129,19 +410135,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (36e834 ) │ │ │ │ ldr r0, [pc, #20] @ (36e838 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrb r4, [r1, #4] │ │ │ │ + ldrb r4, [r7, #6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r4} │ │ │ │ + ldmia r1, {r1, r2, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (36e864 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -410149,17 +410155,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260d80 │ │ │ │ - ldrb r6, [r3, #3] │ │ │ │ + ldrb r6, [r1, #6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #144] @ 0x90 │ │ │ │ + str r5, [sp, #848] @ 0x350 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (36e894 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -410167,17 +410173,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 260d80 │ │ │ │ - ldrb r6, [r5, #2] │ │ │ │ + ldrb r6, [r3, #5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #976] @ 0x3d0 │ │ │ │ + str r5, [sp, #656] @ 0x290 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 36e926 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r4, r0, #32 │ │ │ │ adds r0, r2, r0 │ │ │ │ @@ -410299,15 +410305,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r5, [r4, #20] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73a688 │ │ │ │ + b.w 73a738 │ │ │ │ cmp.w ip, #14 │ │ │ │ beq.n 36e9f2 │ │ │ │ ldr.w r1, [r5, #312] @ 0x138 │ │ │ │ adds r2, #80 @ 0x50 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.n 36e9a4 │ │ │ │ b.n 36e9c6 │ │ │ │ @@ -410327,15 +410333,15 @@ │ │ │ │ strd r1, r4, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r2, r5 │ │ │ │ ldr.w r1, [ip] │ │ │ │ lsls r1, r5 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 631f3c │ │ │ │ + bl 631fec │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -410388,15 +410394,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36ea02 │ │ │ │ ldr r0, [pc, #100] @ (36eb28 ) │ │ │ │ str r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ b.n 36ea02 │ │ │ │ ldr r3, [pc, #88] @ (36eb2c ) │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ ldr r1, [pc, #88] @ (36eb30 ) │ │ │ │ ldr r0, [pc, #88] @ (36eb34 ) │ │ │ │ @@ -410430,33 +410436,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r2, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r2, #25] │ │ │ │ + strb r6, [r0, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r2!, {r3, r7} │ │ │ │ + ldmia r3, {r3, r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r3, {r2, r3, r5, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r0, #25] │ │ │ │ + strb r0, [r6, #27] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r2!, {r1, r4, r5, r6} │ │ │ │ + ldmia r3!, {r1, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r5, #24] │ │ │ │ + strb r2, [r3, #27] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r6} │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r3!, {r4, r6} │ │ │ │ + ldmia r4!, {} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 36ebe2 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 36ebe2 │ │ │ │ push {r4, lr} │ │ │ │ @@ -410490,15 +410496,15 @@ │ │ │ │ str.w lr, [sp, #8] │ │ │ │ adc.w r3, r3, #0 │ │ │ │ ldr.w lr, [r4] │ │ │ │ mul.w ip, lr, ip │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w ip, ip, asr #31 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 631f3c │ │ │ │ + bl 631fec │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r0, [r1, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -410647,29 +410653,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ blx 262b9c │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs.w ip, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ adds.w r2, r0, ip │ │ │ │ @@ -410723,26 +410729,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36ede2 │ │ │ │ ldr r0, [pc, #28] @ (36ee5c ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 36ede2 │ │ │ │ stmia r0!, {r3, r4, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r5, r7} │ │ │ │ + ldmia r1!, {r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #288] @ (36ef94 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -410760,23 +410766,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9426 @ 0x24d2 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ - bl 718cc0 │ │ │ │ + bl 718d70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36ef38 │ │ │ │ ldr.w r3, [r7, #2108] @ 0x83c │ │ │ │ ldrb.w r2, [sp, #11] │ │ │ │ lsls r3, r3, #7 │ │ │ │ ite pl │ │ │ │ movpl r1, #31 │ │ │ │ @@ -410847,39 +410853,39 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (36efb4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #9440 @ 0x24e0 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 36ef38 │ │ │ │ movs r2, #0 │ │ │ │ b.n 36ef28 │ │ │ │ movs r2, #2 │ │ │ │ b.n 36ef28 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r7, #10] │ │ │ │ + strb r0, [r5, #13] │ │ │ │ lsls r5, r2, #1 │ │ │ │ bkpt 0x0060 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - udf #120 @ 0x78 │ │ │ │ + svc 40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r2!, {r2, r3, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ pop {r3, r5, r7, pc} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r2, [r0, #7] │ │ │ │ + strb r2, [r6, #9] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r7!, {r1, r3, r5, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r1!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ sub sp, #12 │ │ │ │ @@ -410931,30 +410937,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36f012 │ │ │ │ ldrd r2, r3, [r0, #16] │ │ │ │ ldr r0, [pc, #32] @ (36f060 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36f012 │ │ │ │ nop │ │ │ │ pop {r1, r2, r4, pc} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r4, [r6, #4] │ │ │ │ + strb r4, [r4, #7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5} │ │ │ │ + stmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov r8, r0 │ │ │ │ @@ -411013,15 +411019,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r3, r8, #12608 @ 0x3140 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ b.n 36f0a0 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ @@ -411055,20 +411061,20 @@ │ │ │ │ ldr r0, [pc, #24] @ (36f190 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r7, #120] @ 0x78 │ │ │ │ + strb r0, [r5, #1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ittt gt │ │ │ │ - lslgt r0, r0, #1 │ │ │ │ - blt.n 36f0e4 @ unpredictable │ │ │ │ - lslgt r2, r1, #1 │ │ │ │ + stmia r0!, {r1, r4, r5, r6} │ │ │ │ + lsls r0, r0, #1 │ │ │ │ + bgt.n 36f244 │ │ │ │ + lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (36f220 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #124] @ (36f224 ) │ │ │ │ @@ -411076,26 +411082,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (36f228 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #428 @ 0x1ac │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #104] @ (36f22c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (36f230 ) │ │ │ │ add.w r4, r4, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #88] @ (36f234 ) │ │ │ │ ldr r2, [pc, #88] @ (36f238 ) │ │ │ │ add.w r1, r6, #9856 @ 0x2680 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ @@ -411108,42 +411114,42 @@ │ │ │ │ ldr r2, [pc, #72] @ (36f244 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (36f248 ) │ │ │ │ add r2, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5e3e7c │ │ │ │ + bl 5e3f2c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [r0, #120] @ 0x78 │ │ │ │ + strb r2, [r6, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - it hi │ │ │ │ - lslhi r0, r0, #1 │ │ │ │ - blt.n 36f2c4 │ │ │ │ + stmia r0!, {r3, r4, r5} │ │ │ │ + lsls r0, r0, #1 │ │ │ │ + blt.n 36f224 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r2, #20] │ │ │ │ + ldrh r2, [r0, #26] │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 36f1f0 │ │ │ │ + bls.n 36f150 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r3, r5, r6} │ │ │ │ + stmia r6!, {r3, r4} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #236 @ 0xec │ │ │ │ + adds r7, #156 @ 0x9c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stc2l 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ bl 56d242 │ │ │ │ - adds r4, r1, r6 │ │ │ │ + subs r4, r7, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r6} │ │ │ │ + stmia r6!, {r1, r2} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -411362,22 +411368,22 @@ │ │ │ │ ldr r1, [pc, #204] @ (36f554 ) │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #188] @ (36f558 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #184] @ (36f55c ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ add.w r1, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb.w r3, [r1, #2320] @ 0x910 │ │ │ │ cbz r3, 36f4e2 │ │ │ │ add.w ip, r5, #6400 @ 0x1900 │ │ │ │ lsls r3, r6, #3 │ │ │ │ mov r0, ip │ │ │ │ @@ -411430,29 +411436,29 @@ │ │ │ │ ldr r1, [pc, #40] @ (36f564 ) │ │ │ │ ldr r0, [pc, #40] @ (36f568 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r4, [r5, #72] @ 0x48 │ │ │ │ + ldr r4, [r3, #84] @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r1, #62] @ 0x3e │ │ │ │ + ldrh r6, [r7, #2] │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 36f58c │ │ │ │ + bvs.n 36f4ec │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r4, r6, r7} │ │ │ │ + stmia r3!, {r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r6!, {r0, r1, r3, r4, r6} │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #60] @ 0x3c │ │ │ │ + ldr r2, [r4, #72] @ 0x48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbnz r4, 36f5e6 │ │ │ │ + pop {r2, r3, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov.w r2, r3, lsr #4 │ │ │ │ bls.n 36f598 │ │ │ │ cmp r2, #4 │ │ │ │ bne.n 36f588 │ │ │ │ @@ -411500,20 +411506,20 @@ │ │ │ │ ldr r0, [pc, #24] @ (36f604 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ bl 263d08 │ │ │ │ - ldr r4, [r0, #52] @ 0x34 │ │ │ │ + ldr r4, [r6, #60] @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - itet vc │ │ │ │ - lslvc r0, r0, #1 │ │ │ │ - stmiavs r0!, {r1, r3, r5, r6} │ │ │ │ - lslvc r0, r0, #1 │ │ │ │ + stmia r0!, {r1, r2, r5} │ │ │ │ + lsls r0, r0, #1 │ │ │ │ + stmia r1!, {r1, r3, r4} │ │ │ │ + lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r3 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -411676,37 +411682,37 @@ │ │ │ │ movw r0, #447 @ 0x1bf │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ... │ │ │ │ - ldr r2, [r1, #28] │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r2, r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x00ac │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x0020 │ │ │ │ + bkpt 0x00d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r6, #24] │ │ │ │ + ldr r4, [r4, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r2, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0096 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x00da │ │ │ │ + itet hi │ │ │ │ + lslhi r0, r0, #1 │ │ │ │ + ldrls r6, [r1, #36] @ 0x24 │ │ │ │ + lslhi r5, r2, #1 │ │ │ │ + bkpt 0x0080 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r3, #24] │ │ │ │ - lsls r5, r2, #1 │ │ │ │ - pop {r4, r6, r7, pc} │ │ │ │ + stmia r0!, {r1, r2, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - itet │ │ │ │ - lsl r0, r0, #1 │ │ │ │ - ldral r6, [r0, #24] │ │ │ │ - lsl r5, r2, #1 │ │ │ │ - pop {r3, r4, r5, r7, pc} │ │ │ │ + ldr r6, [r6, #32] │ │ │ │ + lsls r5, r2, #1 │ │ │ │ + bkpt 0x0068 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r1, r6, r7, pc} │ │ │ │ + bkpt 0x0072 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb.w r3, [r3, #89] @ 0x59 │ │ │ │ @@ -411718,15 +411724,15 @@ │ │ │ │ ldr.w r2, [r3, #272] @ 0x110 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ lsls r2, r2, #30 │ │ │ │ bpl.n 36f862 │ │ │ │ ldrh.w r2, [r3, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r1, #64] @ 0x40 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 36f84e │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -411796,15 +411802,15 @@ │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 36f914 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ cbz r3, 36f93a │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 744e84 │ │ │ │ + bl 744f34 │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 36f960 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #200] @ (36f9e0 ) │ │ │ │ ldr r3, [pc, #188] @ (36f9d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -411819,15 +411825,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, r3 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 744e50 │ │ │ │ + bl 744f00 │ │ │ │ b.n 36f90e │ │ │ │ add.w r5, r0, #8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ @@ -411847,29 +411853,29 @@ │ │ │ │ ldr r3, [pc, #112] @ (36f9e8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36f8fa │ │ │ │ ldr r0, [pc, #108] @ (36f9ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36f8fa │ │ │ │ ldr r3, [pc, #88] @ (36f9e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36f8fa │ │ │ │ ldr r3, [pc, #84] @ (36f9e8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36f8fa │ │ │ │ ldr r0, [pc, #80] @ (36f9f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36f8fa │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (36f9f4 ) │ │ │ │ movw r2, #1358 @ 0x54e │ │ │ │ ldr r1, [pc, #68] @ (36f9f8 ) │ │ │ │ ldr r0, [pc, #72] @ (36f9fc ) │ │ │ │ add r3, pc │ │ │ │ @@ -411890,23 +411896,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 36fa56 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0040 │ │ │ │ + bkpt 0x00f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x0022 │ │ │ │ + bkpt 0x00d2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r7, #116] @ 0x74 │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb786 │ │ │ │ + @ instruction: 0xb836 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb790 │ │ │ │ + @ instruction: 0xb840 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #480] @ (36fbf4 ) │ │ │ │ @@ -411964,15 +411970,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldrb.w r2, [r2, #234] @ 0xea │ │ │ │ strd r1, r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ lsls r4, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ - bl 6321e4 │ │ │ │ + bl 632294 │ │ │ │ str r0, [r6, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -411988,15 +411994,15 @@ │ │ │ │ str r4, [r6, #20] │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ blx 26109c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73a688 │ │ │ │ + b.w 73a738 │ │ │ │ ldr r2, [pc, #272] @ (36fc04 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 36fb42 │ │ │ │ ldr r2, [pc, #264] @ (36fc08 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -412004,15 +412010,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 36fb42 │ │ │ │ ldr r0, [pc, #260] @ (36fc0c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [fp, #1524] @ 0x5f4 │ │ │ │ cmp r4, r2 │ │ │ │ bhi.n 36fbbe │ │ │ │ adds.w lr, r5, r4 │ │ │ │ mov.w r8, #0 │ │ │ │ adcs.w lr, r7, #0 │ │ │ │ mov r2, r8 │ │ │ │ @@ -412051,15 +412057,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36fbb8 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r2, [sl] │ │ │ │ cbz r2, 36fbb8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cbz r2, 36fbb8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -412067,15 +412073,15 @@ │ │ │ │ bpl.n 36fbb8 │ │ │ │ vldr d7, [r9, #232] @ 0xe8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 36face │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36fbb8 │ │ │ │ ldr r3, [pc, #76] @ (36fc14 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -412088,39 +412094,39 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 36fbb8 │ │ │ │ ldr r0, [pc, #56] @ (36fc18 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 36face │ │ │ │ mov r2, r1 │ │ │ │ str r1, [r6, #28] │ │ │ │ b.n 36fad4 │ │ │ │ uxtb r6, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x002c │ │ │ │ + bkpt 0x00dc │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r5, r6, r7} │ │ │ │ + pop {r1, r2, r5, r7, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r6} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412175,15 +412181,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631f3c │ │ │ │ + bl 631fec │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -412202,15 +412208,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #500 @ 0x1f4 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r5, #2116] @ 0x844 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ bl 38644c │ │ │ │ cbnz r0, 36fd16 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cbz r3, 36fd2a │ │ │ │ @@ -412230,19 +412236,19 @@ │ │ │ │ ldr.w r1, [r3, #2256] @ 0x8d0 │ │ │ │ bics r1, r5 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 38a360 │ │ │ │ - str r2, [r0, #68] @ 0x44 │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r2, r2] │ │ │ │ + ldrb r0, [r0, r5] │ │ │ │ movs r7, r7 │ │ │ │ - ldc2 0, cr0, [lr, #248]! @ 0xf8 │ │ │ │ + mcr2 0, 3, r0, cr14, cr14, {1} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (36fe0c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412288,15 +412294,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 36fd80 │ │ │ │ ldr r0, [pc, #76] @ (36fe1c ) │ │ │ │ mov r1, r6 │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 36fd80 │ │ │ │ ldr r2, [pc, #60] @ (36fe20 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36fd9c │ │ │ │ @@ -412306,31 +412312,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36fd9c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (36fe24 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36fd9c │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 36fd78 │ │ │ │ add r7, sp, #472 @ 0x1d8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #864] @ (370178 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r2, r4 │ │ │ │ + cbnz r2, 36fe84 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r6, r2 │ │ │ │ + cbnz r6, 36fe88 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #288] @ (36ff58 ) │ │ │ │ mov r5, r3 │ │ │ │ @@ -412353,15 +412359,15 @@ │ │ │ │ bcs.n 36fed0 │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ cbnz r3, 36fe9e │ │ │ │ add.w ip, r0, #12608 @ 0x3140 │ │ │ │ mov r1, lr │ │ │ │ mov r0, r2 │ │ │ │ ldrd r2, r3, [ip] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ cmp r3, r0 │ │ │ │ it hi │ │ │ │ movhi r0, #0 │ │ │ │ bls.n 36ff36 │ │ │ │ add sp, #28 │ │ │ │ @@ -412407,15 +412413,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36febe │ │ │ │ ldr r0, [pc, #108] @ (36ff68 ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 36febe │ │ │ │ ldr r3, [pc, #100] @ (36ff6c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36fed8 │ │ │ │ ldr r3, [pc, #80] @ (36ff64 ) │ │ │ │ @@ -412426,15 +412432,15 @@ │ │ │ │ vldr d7, [pc, #52] @ 36ff50 │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #76] @ (36ff70 ) │ │ │ │ strd r7, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 36fed8 │ │ │ │ ldr r3, [pc, #60] @ (36ff74 ) │ │ │ │ movw r2, #3890 @ 0xf32 │ │ │ │ ldr r1, [pc, #56] @ (36ff78 ) │ │ │ │ ldr r0, [pc, #60] @ (36ff7c ) │ │ │ │ add r3, pc │ │ │ │ @@ -412448,25 +412454,25 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rev r6, r0 │ │ │ │ + hlt 0x0036 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 36ff84 │ │ │ │ + cbnz r6, 36ffb0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r6, #28] │ │ │ │ + str r0, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r2, 36ffba │ │ │ │ + uxth r2, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r4, 36ffba │ │ │ │ + hlt 0x001c │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ @@ -412556,31 +412562,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (37009c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [r7, #12] │ │ │ │ + str r6, [r5, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + push {r5, r6, r7, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb624 │ │ │ │ + @ instruction: 0xb6d4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r3, #12] │ │ │ │ + str r0, [r1, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r1, r3, lr} │ │ │ │ + push {r1, r3, r4, r5, r7, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb616 │ │ │ │ + @ instruction: 0xb6c6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r0, #12] │ │ │ │ + str r2, [r6, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r2, r4, r5, r6, r7} │ │ │ │ + push {r2, r5, r7, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - setpan #1 │ │ │ │ + @ instruction: 0xb6c8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 36ff80 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -412594,22 +412600,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r7, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r6, #20480 @ 0x5000 │ │ │ │ ldrh r5, [r4, #6] │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #3144] @ 0xc48 │ │ │ │ str.w r7, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 73adc8 │ │ │ │ + bl 73ae78 │ │ │ │ ldrb.w r3, [r4, #72] @ 0x48 │ │ │ │ cbnz r3, 370118 │ │ │ │ mov r0, r8 │ │ │ │ bl 38644c │ │ │ │ cbz r0, 3700fe │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ cbnz r3, 37015c │ │ │ │ @@ -412635,33 +412641,33 @@ │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 43ba40 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 73bd4c │ │ │ │ + bl 73bdfc │ │ │ │ mov r0, r5 │ │ │ │ - bl 726560 │ │ │ │ + bl 726610 │ │ │ │ b.n 3700f2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 261098 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 386ea0 │ │ │ │ b.n 3700fe │ │ │ │ nop │ │ │ │ ... │ │ │ │ - str r2, [r6, #4] │ │ │ │ + str r2, [r4, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r0, r3] │ │ │ │ + ldr r6, [r6, r5] │ │ │ │ movs r7, r7 │ │ │ │ - ldr??.w r0, [r0, #62] @ 0x3e │ │ │ │ + @ instruction: 0xfaa0003e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #188] @ (370250 ) │ │ │ │ @@ -412671,15 +412677,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #188] @ (370258 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #160] @ (37025c ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -412726,33 +412732,33 @@ │ │ │ │ bpl.n 370210 │ │ │ │ ldr r0, [pc, #52] @ (37026c ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r3, r6] │ │ │ │ + str r0, [r1, #4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r6, [r4, r7] │ │ │ │ + ldr r6, [r2, r2] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb.w r0, [r4, lr, lsl #3] │ │ │ │ + vst1.8 @ instruction: 0xf9c4003e │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #10 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb714 │ │ │ │ + @ instruction: 0xb7c4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412763,15 +412769,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #192] @ (370350 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #164] @ (370354 ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -412818,34 +412824,34 @@ │ │ │ │ bpl.n 370304 │ │ │ │ ldr r0, [pc, #56] @ (370364 ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r4, r2] │ │ │ │ + ldrsh r4, [r2, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r2, [r6, r3] │ │ │ │ + ldrsb r2, [r4, r6] │ │ │ │ movs r7, r7 │ │ │ │ - strh.w r0, [r0, lr, lsl #3] │ │ │ │ + ldr.w r0, [r0, #62] @ 0x3e │ │ │ │ add r2, sp, #200 @ 0xc8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - setend le │ │ │ │ + @ instruction: 0xb700 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r3 │ │ │ │ @@ -412863,15 +412869,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrh.w r7, [sp, #68] @ 0x44 │ │ │ │ ldrh.w r6, [sp, #56] @ 0x38 │ │ │ │ ldrh.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 38644c │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -412927,22 +412933,22 @@ │ │ │ │ add.w r1, r1, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r0, r6, lsl #2] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (3704b0 ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #88] @ (3704b4 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #88] @ (3704b8 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 73bbfc │ │ │ │ + bl 73bcac │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -412954,26 +412960,26 @@ │ │ │ │ bne.n 370432 │ │ │ │ strb.w r7, [r4, #72] @ 0x48 │ │ │ │ b.n 370432 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ bl 386e4c │ │ │ │ b.n 3703c2 │ │ │ │ - ldrb r0, [r5, r6] │ │ │ │ + ldrsh r0, [r3, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf728003e │ │ │ │ - strb r4, [r6, r7] │ │ │ │ + @ instruction: 0xf7d8003e │ │ │ │ + ldrsb r4, [r4, r2] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r6, r3] │ │ │ │ + ldrb r4, [r4, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r2, #0] │ │ │ │ + ldrb r6, [r0, #3] │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r1, r3, r4, r6} │ │ │ │ + stmia r7!, {r1, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r4, r6, lr} │ │ │ │ + @ instruction: 0xb600 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cbnz r3, 3704ce │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -412994,15 +413000,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 38644c │ │ │ │ cbnz r0, 370530 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi.n 370544 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r3, #2260] @ 0x8d4 │ │ │ │ @@ -413027,32 +413033,32 @@ │ │ │ │ ldr r1, [pc, #28] @ (370564 ) │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ ldr r0, [pc, #28] @ (370568 ) │ │ │ │ movw r2, #699 @ 0x2bb │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrb r2, [r1, r1] │ │ │ │ + ldrb r2, [r7, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r3, r2] │ │ │ │ + strb r6, [r1, r5] │ │ │ │ movs r7, r7 │ │ │ │ - rsb r0, r8, #12451840 @ 0xbe0000 │ │ │ │ - add r3, sp, #944 @ 0x3b0 │ │ │ │ + @ instruction: 0xf678003e │ │ │ │ + add r4, sp, #624 @ 0x270 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r1, r2, r3, r5, r6} │ │ │ │ + push {r1, r2, r3, r4, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #-60] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ - bl 726718 │ │ │ │ + bl 7267c8 │ │ │ │ cbnz r0, 37059e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -413064,28 +413070,28 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldrd r3, r2, [r4, #-48] @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 3705c0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73adc4 │ │ │ │ + b.w 73ae74 │ │ │ │ ldrh.w r3, [r4, #-52] │ │ │ │ cbz r3, 3705d4 │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3704bc │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73adc4 │ │ │ │ + b.w 73ae74 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #388] @ (370784 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -413098,15 +413104,15 @@ │ │ │ │ ldr r7, [r4, #4] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #86] @ 0x56 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ ubfx r0, r0, #10, #4 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #348] @ (370790 ) │ │ │ │ @@ -413124,24 +413130,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 370752 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 3706e6 │ │ │ │ - bl 62c020 │ │ │ │ + bl 62c0d0 │ │ │ │ ldrb.w r3, [r7, #261] @ 0x105 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bne.n 3706ce │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 26109c │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ blx 26109c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -413173,15 +413179,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r5, #44] @ 0x2c │ │ │ │ bl 37facc │ │ │ │ cbz r0, 370726 │ │ │ │ strh r0, [r4, #12] │ │ │ │ b.n 37066c │ │ │ │ - bl 62c024 │ │ │ │ + bl 62c0d4 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ rsb r0, r8, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 26141c │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413197,15 +413203,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37066c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ (3707a0 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37066c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -413235,15 +413241,15 @@ │ │ │ │ bpl.w 370654 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r2, [sp] │ │ │ │ ldr r0, [pc, #52] @ (3707a8 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 370654 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #888 @ (adr r6, 370b00 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -413253,19 +413259,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #240 @ (adr r6, 370888 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3707d0 │ │ │ │ + sxtb r6, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r2, r3 │ │ │ │ + cbz r2, 3707ee │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -413283,15 +413289,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 631064 │ │ │ │ + bl 631114 │ │ │ │ ldr r3, [pc, #164] @ (37089c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 370872 │ │ │ │ cbnz r6, 370866 │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -413302,29 +413308,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 263554 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 744e04 │ │ │ │ + bl 744eb4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ ldr r1, [pc, #104] @ (3708a0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6320b0 │ │ │ │ + bl 632160 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -413345,26 +413351,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 370802 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (3708ac ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 370802 │ │ │ │ add r5, pc, #96 @ (adr r5, 3708fc ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ asrs r0, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 3708d2 │ │ │ │ + sxth r4, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 003708b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -413380,32 +413386,32 @@ │ │ │ │ ldr r6, [pc, #724] @ (370bb0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ - bl 631064 │ │ │ │ + bl 631114 │ │ │ │ ldr r3, [pc, #700] @ (370bb4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 370b32 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 370aae │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 62c024 │ │ │ │ + bl 62c0d4 │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ movweq r3, #641 @ 0x281 │ │ │ │ beq.n 37093c │ │ │ │ bls.w 370ace │ │ │ │ cmp r3, #8 │ │ │ │ @@ -413431,17 +413437,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #2174 @ 0x87e │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ add.w r7, r8, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r7, #417] @ 0x1a1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 370a7c │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ it ne │ │ │ │ @@ -413463,15 +413469,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 370ab4 │ │ │ │ add.w r3, r8, #12608 @ 0x3140 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr.w r3, [r7, #312] @ 0x138 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 370b90 │ │ │ │ ldr.w r5, [r7, #276] @ 0x114 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mla r5, r3, r0, r5 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -413499,15 +413505,15 @@ │ │ │ │ sbcs.w r1, r0, r1 │ │ │ │ bcs.n 370a7c │ │ │ │ ldrh.w r1, [r7, #258] @ 0x102 │ │ │ │ str r1, [sp, #8] │ │ │ │ subs r0, r1, #1 │ │ │ │ add r0, lr │ │ │ │ sub.w r0, r0, ip │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ uxth r7, r0 │ │ │ │ ldr.w lr, [fp] │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mul.w r7, r1, r7 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.w 370b58 │ │ │ │ @@ -413545,15 +413551,15 @@ │ │ │ │ ldrh r2, [r2, #6] │ │ │ │ add.w r3, r3, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r3, #3144] @ 0xc48 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 36d5c4 │ │ │ │ - bl 62c020 │ │ │ │ + bl 62c0d0 │ │ │ │ b.n 370976 │ │ │ │ rsb r2, r0, #32 │ │ │ │ sub.w r3, r0, #32 │ │ │ │ lsr.w r0, r5, r0 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ orrs r0, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ @@ -413575,15 +413581,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 370952 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ (370bd0 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 370952 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ adds.w r3, r9, r3 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r1, r1, r2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -413611,15 +413617,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 370904 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ (370bd8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 370904 │ │ │ │ ldr r1, [pc, #128] @ (370bdc ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 370a4c │ │ │ │ ldr r1, [pc, #100] @ (370bcc ) │ │ │ │ @@ -413628,15 +413634,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 370a4c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ (370be0 ) │ │ │ │ mov r2, ip │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.n 370a4c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ @@ -413653,41 +413659,41 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #24 @ (adr r4, 370bcc ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r2, r7] │ │ │ │ + ldr r6, [r0, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r4, 370bc6 │ │ │ │ + cbz r4, 370bf2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, pc, #864 @ (adr r7, 370f24 ) │ │ │ │ + add r0, sp, #544 @ 0x220 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r2, pc, #400 @ (adr r2, 370d58 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #872 @ 0x368 │ │ │ │ + add r6, sp, #552 @ 0x228 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #1008 @ 0x3f0 │ │ │ │ + add r7, sp, #688 @ 0x2b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #48 @ 0x30 │ │ │ │ + add r7, sp, #752 @ 0x2f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r2, r6] │ │ │ │ + ldrsb r6, [r0, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r5, pc, #640 @ (adr r5, 370e6c ) │ │ │ │ + add r6, pc, #320 @ (adr r6, 370d2c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #900] @ (370f88 ) │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -413728,15 +413734,15 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w fp, r3, #4096 @ 0x1000 │ │ │ │ b.n 370d7c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ adds r0, r7, #1 │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ cmp r6, r1 │ │ │ │ beq.w 370e2c │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ mov.w r9, #0 │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @@ -413756,15 +413762,15 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ lsls r6, r6, #4 │ │ │ │ adds.w sl, r6, r7 │ │ │ │ ldr r6, [r5, #36] @ 0x24 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ strd r9, r9, [sp, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #104] @ 0x68 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #100] @ 0x64 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r0, r1, [sp, #108] @ 0x6c │ │ │ │ @@ -413843,15 +413849,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 370f1a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #84] @ 0x54 │ │ │ │ strb.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrd r0, r1, [sp, #84] @ 0x54 │ │ │ │ @@ -413875,24 +413881,24 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ bl 443d14 │ │ │ │ mov r0, r5 │ │ │ │ bl 37017c │ │ │ │ ldr r6, [r5, #12] │ │ │ │ b.n 370c60 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ b.n 370d4c │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ b.n 370d0a │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 370d5e │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ - bl 73adc4 │ │ │ │ + bl 73ae74 │ │ │ │ b.n 370d5e │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r7 │ │ │ │ beq.n 370eca │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, #0 │ │ │ │ @@ -413909,15 +413915,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #348] @ (370fb8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 370ebc │ │ │ │ bl 38644c │ │ │ │ ldr r3, [pc, #316] @ (370fac ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -413998,15 +414004,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 370d9a │ │ │ │ ldr r0, [pc, #152] @ (370fcc ) │ │ │ │ uxth r2, r6 │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 370d9a │ │ │ │ ldr r1, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37105e │ │ │ │ ldr r2, [pc, #132] @ (370fd0 ) │ │ │ │ ldr r3, [pc, #68] @ (370f90 ) │ │ │ │ add r2, pc │ │ │ │ @@ -414033,40 +414039,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #872 @ (adr r0, 3712f4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r0, pc, #864 @ (adr r0, 3712f0 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, r3] │ │ │ │ + strb r6, [r4, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r4, [r5, r3] │ │ │ │ + strb r4, [r3, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [pc, #232] @ (371088 ) │ │ │ │ + ldr r5, [pc, #936] @ (371348 ) │ │ │ │ movs r7, r7 │ │ │ │ - mcr 0, 3, r0, cr4, cr14, {1} │ │ │ │ - ldr r5, [pc, #0] @ (370fa8 ) │ │ │ │ + vqadd.s16 d0, d4, d30 │ │ │ │ + ldr r5, [pc, #704] @ (371268 ) │ │ │ │ movs r7, r7 │ │ │ │ - mcr 0, 1, r0, cr6, cr14, {1} │ │ │ │ + mrc 0, 6, r0, cr6, cr14, {1} │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, r3] │ │ │ │ + strh r2, [r2, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [pc, #184] @ (371070 ) │ │ │ │ + ldr r3, [pc, #888] @ (371330 ) │ │ │ │ movs r7, r7 │ │ │ │ - mrrc 0, 3, r0, ip, cr14 │ │ │ │ + stc 0, cr0, [ip, #-248] @ 0xffffff08 │ │ │ │ ldr r6, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #528 @ 0x210 │ │ │ │ + add r4, sp, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r5, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r3, [pc, #236] @ (3710c4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414085,30 +414091,30 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 3710a6 │ │ │ │ ldr r0, [pc, #208] @ (3710d4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r3, [pc, #200] @ (3710d8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 371038 │ │ │ │ ldr r3, [pc, #176] @ (3710c8 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 370f04 │ │ │ │ ldr r0, [pc, #180] @ (3710dc ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370f04 │ │ │ │ ldr r3, [pc, #164] @ (3710e0 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -414118,29 +414124,29 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 370f04 │ │ │ │ ldr r0, [pc, #140] @ (3710e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 370f04 │ │ │ │ ldr r3, [pc, #136] @ (3710e8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 370f48 │ │ │ │ ldr r3, [pc, #92] @ (3710c8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 370f48 │ │ │ │ ldr r0, [pc, #116] @ (3710ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [r5, #20] │ │ │ │ b.n 370f48 │ │ │ │ ldr r3, [pc, #108] @ (3710f0 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414148,15 +414154,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (3710c8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 370e7e │ │ │ │ ldr r0, [pc, #84] @ (3710f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 370e7e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (3710f8 ) │ │ │ │ mov.w r2, #684 @ 0x2ac │ │ │ │ ldr r1, [pc, #72] @ (3710fc ) │ │ │ │ ldr r0, [pc, #76] @ (371100 ) │ │ │ │ add r3, pc │ │ │ │ @@ -414169,37 +414175,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #616 @ 0x268 │ │ │ │ + add r4, sp, #296 @ 0x128 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r0, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #808 @ 0x328 │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #792 @ 0x318 │ │ │ │ + add r3, sp, #472 @ 0x1d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r0, sl │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #832 @ 0x340 │ │ │ │ + add r3, sp, #512 @ 0x200 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #872 @ 0x368 │ │ │ │ + add r3, sp, #552 @ 0x228 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r7, r1] │ │ │ │ + str r4, [r5, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, pc, #536 @ (adr r0, 371318 ) │ │ │ │ + add r1, pc, #216 @ (adr r1, 3711d8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #16 │ │ │ │ + add r1, sp, #720 @ 0x2d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #672] @ (3713b8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -414211,15 +414217,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add.w r4, r6, #22528 @ 0x5800 │ │ │ │ add.w r5, r6, #23552 @ 0x5c00 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 37114a │ │ │ │ bl 381b6c │ │ │ │ cmp r5, r4 │ │ │ │ @@ -414299,15 +414305,15 @@ │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #624 @ 0x270 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #408] @ (3713cc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r6, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 371330 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [r3, #3868] @ 0xf1c │ │ │ │ bl 38f96c │ │ │ │ @@ -414341,30 +414347,30 @@ │ │ │ │ ldr r1, [pc, #308] @ (3713d8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 371380 │ │ │ │ mov r0, r6 │ │ │ │ bl 38f9b4 │ │ │ │ ldr r3, [pc, #276] @ (3713dc ) │ │ │ │ ldr r2, [pc, #280] @ (3713e0 ) │ │ │ │ ldr r1, [pc, #280] @ (3713e4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r6, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 371374 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [r3, #3868] @ 0xf1c │ │ │ │ bl 38f96c │ │ │ │ @@ -414432,35 +414438,35 @@ │ │ │ │ strh.w r0, [r3, #3936] @ 0xf60 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r5, #2296] @ 0x8f8 │ │ │ │ ldrh.w r1, [r3, #3938] @ 0xf62 │ │ │ │ add r1, r0 │ │ │ │ str.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 3711f2 │ │ │ │ - str r0, [r2, r0] │ │ │ │ + str r0, [r0, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #408] @ (371558 ) │ │ │ │ + ldr r1, [pc, #88] @ (371418 ) │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xe990003e │ │ │ │ - ldr r7, [pc, #24] @ (3713e0 ) │ │ │ │ + orr.w r0, r0, lr, rrx │ │ │ │ + ldr r7, [pc, #728] @ (3716a0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, pc, #192 @ (adr r3, 37148c ) │ │ │ │ + add r3, pc, #896 @ (adr r3, 37174c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - revsh r6, r1 │ │ │ │ + cbnz r6, 37142e │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [pc, #560] @ (371604 ) │ │ │ │ + ldr r7, [pc, #240] @ (3714c4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mov lr, fp │ │ │ │ + @ instruction: 0x478e │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xe80a003e │ │ │ │ - ldr r6, [pc, #408] @ (371578 ) │ │ │ │ + ldmia.w sl!, {r1, r2, r3, r4, r5} │ │ │ │ + ldr r7, [pc, #88] @ (371438 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, pc, #592 @ (adr r2, 371634 ) │ │ │ │ + add r3, pc, #272 @ (adr r3, 3714f4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - rev r0, r6 │ │ │ │ + revsh r0, r4 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (371460 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -414468,24 +414474,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #104] @ (371468 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #88] @ (37146c ) │ │ │ │ ldr r1, [pc, #92] @ (371470 ) │ │ │ │ add.w r4, r4, #636 @ 0x27c │ │ │ │ movw r3, #9459 @ 0x24f3 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #84] @ (371474 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #76] @ (371478 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 371440 │ │ │ │ movs r1, #0 │ │ │ │ @@ -414501,36 +414507,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (371480 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 371434 │ │ │ │ ldr r0, [pc, #44] @ (371484 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 371434 │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #192] @ (371524 ) │ │ │ │ + ldr r5, [pc, #896] @ (3717e4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp sl, r0 │ │ │ │ + mov r2, r6 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3711cc │ │ │ │ + b.n 37132c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ + ldr r5, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb8e2 │ │ │ │ + cbnz r2, 371498 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #424 @ (adr r7, 371630 ) │ │ │ │ + add r0, sp, #104 @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #276] @ (3715ac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -414541,15 +414547,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (3715b4 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r6, #28672 @ 0x7000 │ │ │ │ ldr.w lr, [r3, #3864] @ 0xf18 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 371514 │ │ │ │ ldr.w r1, [r3, #3868] @ 0xf1c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -414633,34 +414639,34 @@ │ │ │ │ ldr r1, [pc, #56] @ (3715c0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #652 @ 0x28c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #7205 @ 0x1c25 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r0 │ │ │ │ b.n 3714ee │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ strb r2, [r4, #4] │ │ │ │ bl 371104 │ │ │ │ b.n 371504 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #576] @ (3717f0 ) │ │ │ │ + ldr r5, [pc, #256] @ (3716b0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 3711d4 │ │ │ │ + b.n 371334 │ │ │ │ movs r6, r7 │ │ │ │ - add sl, fp │ │ │ │ + cmp sl, r1 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [pc, #680] @ (371864 ) │ │ │ │ + ldr r4, [pc, #360] @ (371724 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r4, [sp, #384] @ 0x180 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb774 │ │ │ │ + @ instruction: 0xb824 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -414692,15 +414698,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (371680 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #672 @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38fa2c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bge.n 371652 │ │ │ │ add.w r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -414723,19 +414729,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ addw r0, r4, #1700 @ 0x6a4 │ │ │ │ bl 3936ec │ │ │ │ b.n 3715f6 │ │ │ │ - ldr r3, [pc, #96] @ (3716dc ) │ │ │ │ + ldr r3, [pc, #800] @ (37199c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb6e4 │ │ │ │ + @ instruction: 0xb794 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #312] @ (3717cc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -414744,15 +414750,15 @@ │ │ │ │ ldr r1, [pc, #308] @ (3717d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #704 @ 0x2c0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 371104 │ │ │ │ add.w r2, r4, #22528 @ 0x5800 │ │ │ │ add.w r0, r4, #23552 @ 0x5c00 │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ @@ -414841,25 +414847,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (3717e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #584] @ (371a18 ) │ │ │ │ + ldr r3, [pc, #264] @ (3718d8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #624] @ 0x270 │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb65e │ │ │ │ + @ instruction: 0xb70e │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #464] @ (3719ac ) │ │ │ │ + ldr r2, [pc, #144] @ (37186c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, pc, #176 @ (adr r4, 371894 ) │ │ │ │ + add r4, pc, #880 @ (adr r4, 371b54 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w r3, [pc, #3400] @ 372540 │ │ │ │ @@ -414881,33 +414887,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ movw r3, #9262 @ 0x242e │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [pc, #3352] @ 372558 │ │ │ │ ldr.w r1, [pc, #3352] @ 37255c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 38f9b4 │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #9265 @ 0x2431 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r7, #1764] @ 0x6e4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 371996 │ │ │ │ movw r3, #6200 @ 0x1838 │ │ │ │ adds r2, r4, r3 │ │ │ │ add.w r1, r2, #64 @ 0x40 │ │ │ │ @@ -414929,15 +414935,15 @@ │ │ │ │ ldr.w r0, [r3, #2104] @ 0x838 │ │ │ │ blx 263340 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ add.w r4, r5, #4096 @ 0x1000 │ │ │ │ str.w r0, [r4, #2104] @ 0x838 │ │ │ │ ldr.w r0, [r3, #1564] @ 0x61c │ │ │ │ str.w r0, [r8, #1564] @ 0x61c │ │ │ │ - bl 5e3298 │ │ │ │ + bl 5e3348 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 371980 │ │ │ │ ldr.w r3, [r8, #1664] @ 0x680 │ │ │ │ cbz r3, 3718ee │ │ │ │ ldr.w r3, [r8, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414983,19 +414989,19 @@ │ │ │ │ ldr.w r1, [pc, #3072] @ 372568 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8622 @ 0x21ae │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 3719cc │ │ │ │ ldr.w r0, [pc, #3048] @ 37256c │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #2112] @ 0x840 │ │ │ │ b.n 3718e0 │ │ │ │ ldr.w r3, [r7, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37187c │ │ │ │ @@ -415008,15 +415014,15 @@ │ │ │ │ ldr.w r1, [pc, #3008] @ 372578 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8580 @ 0x2184 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr.w r2, [pc, #2988] @ 37257c │ │ │ │ ldr.w r3, [pc, #2936] @ 37254c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -415036,28 +415042,28 @@ │ │ │ │ ldr.w r1, [pc, #2944] @ 372588 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8611 @ 0x21a3 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 3719cc │ │ │ │ ldr.w r3, [pc, #2920] @ 37258c │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ ldr.w r2, [pc, #2916] @ 372590 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r1, [pc, #2916] @ 372594 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8587 @ 0x218b │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 3719cc │ │ │ │ mov r0, r2 │ │ │ │ movs r1, #1 │ │ │ │ bl 453438 │ │ │ │ ldrb.w r2, [r4, #2132] @ 0x854 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3722ac │ │ │ │ @@ -415109,15 +415115,15 @@ │ │ │ │ add.w r0, r5, #6240 @ 0x1860 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ adds r0, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r3, r6 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 5dc3f4 │ │ │ │ + bl 5dc4a4 │ │ │ │ ldr.w r6, [r8, #1564] @ 0x61c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 3723d2 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ add.w r6, r5, #20480 @ 0x5000 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r6, #3685] @ 0xe65 │ │ │ │ @@ -415148,15 +415154,15 @@ │ │ │ │ ldr.w r2, [pc, #2612] @ 3725a0 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ ldr.w r1, [pc, #2608] @ 3725a4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3724b4 │ │ │ │ mov r0, r5 │ │ │ │ bl 38f9b4 │ │ │ │ ldr.w r3, [pc, #2580] @ 3725a8 │ │ │ │ @@ -415164,15 +415170,15 @@ │ │ │ │ ldr.w r1, [pc, #2580] @ 3725b0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r5, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3724f8 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r6, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r5 │ │ │ │ bl 38f96c │ │ │ │ @@ -415202,22 +415208,22 @@ │ │ │ │ blx 260f38 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str.w r0, [r6, #3144] @ 0xc48 │ │ │ │ movs r0, #1 │ │ │ │ strh.w r3, [r4, #2288] @ 0x8f0 │ │ │ │ movw r3, #343 @ 0x157 │ │ │ │ strh.w r3, [fp, #3344] @ 0xd10 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ add.w r3, r5, #6368 @ 0x18e0 │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ movs r1, #4 │ │ │ │ ldrb.w r0, [r4, #2124] @ 0x84c │ │ │ │ adds r0, #1 │ │ │ │ blx 260f38 │ │ │ │ add.w r3, r5, #9664 @ 0x25c0 │ │ │ │ @@ -415352,15 +415358,15 @@ │ │ │ │ ldr.w r1, [pc, #2028] @ 3725c0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #800 @ 0x320 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #8985 @ 0x2319 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r0, r0, #24576 @ 0x6000 │ │ │ │ ldrh.w r3, [r0, #3908] @ 0xf44 │ │ │ │ ldrh.w r2, [r0, #3940] @ 0xf64 │ │ │ │ add.w r3, r3, #512 @ 0x200 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #3 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -415493,15 +415499,15 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ bl 38a040 │ │ │ │ ldr.w r0, [r8, #1488] @ 0x5d0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 43bd68 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [r5, #2104] @ 0x838 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r5, #2108] @ 0x83c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -415511,15 +415517,15 @@ │ │ │ │ ldr.w r1, [pc, #1568] @ 3725d8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r5, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37285c │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r9, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r5 │ │ │ │ bl 38f96c │ │ │ │ @@ -415552,26 +415558,26 @@ │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ strh.w r3, [r6, #3344] @ 0xd10 │ │ │ │ ldrh r3, [r2, #44] @ 0x2c │ │ │ │ ldr.w r2, [pc, #1432] @ 3725e0 │ │ │ │ strh.w r3, [r6, #3346] @ 0xd12 │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 723530 │ │ │ │ + bl 7235e0 │ │ │ │ ldr.w r2, [pc, #1420] @ 3725e4 │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #64 @ 0x40 │ │ │ │ - bl 723530 │ │ │ │ + bl 7235e0 │ │ │ │ movs r3, #32 │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r9, #4 │ │ │ │ - bl 723530 │ │ │ │ + bl 7235e0 │ │ │ │ ldrh.w r3, [r4, #2236] @ 0x8bc │ │ │ │ strh.w r3, [r6, #3422] @ 0xd5e │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #3436] @ 0xd6c │ │ │ │ strb.w r3, [r6, #3438] @ 0xd6e │ │ │ │ strb.w r3, [r6, #3439] @ 0xd6f │ │ │ │ movs r3, #1 │ │ │ │ @@ -415644,15 +415650,15 @@ │ │ │ │ strh.w r3, [r6, #3856] @ 0xf10 │ │ │ │ ldr.w r3, [r8, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37286c │ │ │ │ add.w r2, r3, #164 @ 0xa4 │ │ │ │ add.w r0, r9, #768 @ 0x300 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ - bl 723580 │ │ │ │ + bl 723630 │ │ │ │ movs r1, #0 │ │ │ │ mvn.w r3, #59 @ 0x3b │ │ │ │ strb.w r1, [fp, #1301] @ 0x515 │ │ │ │ mov.w r2, #66560 @ 0x10400 │ │ │ │ strb.w r3, [fp, #1296] @ 0x510 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r1, [fp, #1302] @ 0x516 │ │ │ │ @@ -415721,65 +415727,65 @@ │ │ │ │ ldr r1, [pc, #892] @ (3725f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8594 @ 0x2192 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 3719cc │ │ │ │ ldr r3, [pc, #868] @ (3725f4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #868] @ (3725f8 ) │ │ │ │ ldr r1, [pc, #872] @ (3725fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8605 @ 0x219d │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 3719cc │ │ │ │ ldr r3, [pc, #848] @ (372600 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #848] @ (372604 ) │ │ │ │ ldr r1, [pc, #852] @ (372608 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8630 @ 0x21b6 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 3719cc │ │ │ │ ldr r3, [pc, #828] @ (37260c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #828] @ (372610 ) │ │ │ │ ldr r1, [pc, #832] @ (372614 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8641 @ 0x21c1 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 3719cc │ │ │ │ ldr r3, [pc, #808] @ (372618 ) │ │ │ │ ldr r2, [pc, #812] @ (37261c ) │ │ │ │ ldr r1, [pc, #812] @ (372620 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #816 @ 0x330 │ │ │ │ movw r2, #8822 @ 0x2276 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.w 3719cc │ │ │ │ ldrh.w r2, [r4, #2116] @ 0x844 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 372a58 │ │ │ │ ldr.w r3, [r7, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371dc4 │ │ │ │ @@ -415833,41 +415839,41 @@ │ │ │ │ beq.w 372506 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ str.w r2, [r3, #3880] @ 0xf28 │ │ │ │ beq.w 371d04 │ │ │ │ b.n 371cfc │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ b.n 371d8e │ │ │ │ ldr.w fp, [pc, #592] @ 372624 │ │ │ │ add fp, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ ldr r1, [pc, #584] @ (372628 ) │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd8a8 │ │ │ │ + bl 5dd958 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5deb8c │ │ │ │ + bl 5dec3c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3719cc │ │ │ │ ldr r3, [pc, #556] @ (37262c ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #556] @ (372630 ) │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #9224 @ 0x2408 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str.w r0, [r8, #1564] @ 0x61c │ │ │ │ b.w 371b42 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r7 │ │ │ │ bl 3922c0 │ │ │ │ b.n 371da6 │ │ │ │ ldr.w r3, [r9, #1480] @ 0x5c8 │ │ │ │ @@ -415884,15 +415890,15 @@ │ │ │ │ strb.w r3, [fp, #3942] @ 0xf66 │ │ │ │ ldr.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbnz r3, 372468 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3940] @ 0xf64 │ │ │ │ b.n 371cca │ │ │ │ ldr.w r3, [r9, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371cae │ │ │ │ ldrh.w r0, [r4, #2142] @ 0x85e │ │ │ │ @@ -415907,15 +415913,15 @@ │ │ │ │ strb.w r3, [fp, #3910] @ 0xf46 │ │ │ │ ldr.w r3, [r4, #2148] @ 0x864 │ │ │ │ cbnz r3, 3724ae │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3908] @ 0xf44 │ │ │ │ b.n 371cb8 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371b8c │ │ │ │ ldrb.w r3, [r4, #2140] @ 0x85c │ │ │ │ @@ -415964,131 +415970,131 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ orr.w r3, r3, #98304 @ 0x18000 │ │ │ │ b.n 3720a2 │ │ │ │ str r4, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r4, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r5, r6, r7} │ │ │ │ + push {r1, r3, r4, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #72] @ (3725a0 ) │ │ │ │ + ldr r1, [pc, #776] @ (372860 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r2, #64] @ 0x40 │ │ │ │ + str r6, [r0, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ - sxtb r0, r4 │ │ │ │ + cbz r0, 3725a4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0x47c6 │ │ │ │ + ldr r0, [pc, #472] @ (37273c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, pc, #992 @ (adr r3, 372948 ) │ │ │ │ + add r4, pc, #672 @ (adr r4, 372808 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #800] @ 0x320 │ │ │ │ + ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, pc, #672 @ (adr r2, 372810 ) │ │ │ │ + add r3, pc, #352 @ (adr r3, 3726d0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bx pc │ │ │ │ + ldr r0, [pc, #160] @ (372614 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, pc, #696 @ (adr r2, 372830 ) │ │ │ │ + add r3, pc, #376 @ (adr r3, 3726f0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bx r4 │ │ │ │ + @ instruction: 0x47d6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, pc, #192 @ (adr r3, 372648 ) │ │ │ │ + add r3, pc, #896 @ (adr r3, 372908 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #160] @ 0xa0 │ │ │ │ + str r7, [sp, #864] @ 0x360 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov lr, pc │ │ │ │ + @ instruction: 0x47ae │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, pc, #512 @ (adr r2, 372794 ) │ │ │ │ + add r3, pc, #192 @ (adr r3, 372654 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #1016] @ 0x3f8 │ │ │ │ + str r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, pc, #480 @ (adr r5, 37277c ) │ │ │ │ + add r6, pc, #160 @ (adr r6, 37263c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp sl, r9 │ │ │ │ + mov r2, pc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r6, #18 │ │ │ │ + subs r6, #194 @ 0xc2 │ │ │ │ movs r7, r7 │ │ │ │ - svc 62 @ 0x3e │ │ │ │ + svc 238 @ 0xee │ │ │ │ movs r6, r7 │ │ │ │ - cmp sl, r2 │ │ │ │ + mov r2, r8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #768] @ 0x300 │ │ │ │ + ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r4, 3725ca │ │ │ │ + sxth r4, r1 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - muls r2, r3 │ │ │ │ + add r2, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #384] @ 0x180 │ │ │ │ + str r4, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, sp, #144 @ 0x90 │ │ │ │ + add r7, sp, #848 @ 0x350 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #128 @ (adr r2, 372648 ) │ │ │ │ + add r2, pc, #832 @ (adr r2, 372908 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r6, #6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r6, sp, #360 @ 0x168 │ │ │ │ + add r7, sp, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - adcs r0, r7 │ │ │ │ + tst r0, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #664] @ 0x298 │ │ │ │ + str r6, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, sp, #264 @ 0x108 │ │ │ │ + add r5, sp, #968 @ 0x3c8 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r6 │ │ │ │ + rors r6, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, pc, #616 @ (adr r0, 37284c ) │ │ │ │ + add r1, pc, #296 @ (adr r1, 37270c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + lsrs r0, r4, #32 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #190 @ 0xbe │ │ │ │ + subs r7, #110 @ 0x6e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r7, #52] @ 0x34 │ │ │ │ + ldrh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, #156 @ 0x9c │ │ │ │ + subs r7, #76 @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #520] @ 0x208 │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ + ldrh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, #124 @ 0x7c │ │ │ │ + subs r7, #44 @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [sp, #888] @ 0x378 │ │ │ │ + ldr r3, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r7, #50] @ 0x32 │ │ │ │ + ldrh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, #92 @ 0x5c │ │ │ │ + subs r7, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r3, #50] @ 0x32 │ │ │ │ + ldrh r6, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, #62 @ 0x3e │ │ │ │ + subs r6, #238 @ 0xee │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [sp, #816] @ 0x330 │ │ │ │ + ldr r6, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r0, #50] @ 0x32 │ │ │ │ + ldrh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [sp, #664] @ 0x298 │ │ │ │ + ldr r5, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [sp, #648] @ 0x288 │ │ │ │ + ldr r5, [sp, #328] @ 0x148 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r5, #44 @ 0x2c │ │ │ │ + subs r5, #220 @ 0xdc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r6, #40] @ 0x28 │ │ │ │ + ldrh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr.w r2, [r7, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 371f06 │ │ │ │ ldrh.w r1, [r4, #2140] @ 0x85c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 371f06 │ │ │ │ @@ -416149,30 +416155,30 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ bl 38f158 │ │ │ │ b.w 371f06 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 72e284 │ │ │ │ + bl 72e334 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.w 371efc │ │ │ │ ldr r3, [pc, #852] @ (372a74 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #852] @ (372a78 ) │ │ │ │ ldr r1, [pc, #856] @ (372a7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8600 @ 0x2198 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 3719cc │ │ │ │ lsls r2, r3, #20 │ │ │ │ lsrs r3, r3, #12 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r5, #2104] @ 0x838 │ │ │ │ ldr.w r9, [r5, #2108] @ 0x83c │ │ │ │ @@ -416280,27 +416286,27 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ blx 262b08 <__snprintf_chk@plt> │ │ │ │ b.n 372192 │ │ │ │ mov r0, r2 │ │ │ │ - bl 5e5504 │ │ │ │ + bl 5e55b4 │ │ │ │ ldr r3, [pc, #516] @ (372a94 ) │ │ │ │ ldr r2, [pc, #516] @ (372a98 ) │ │ │ │ ldr r1, [pc, #520] @ (372a9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ movw r2, #8616 @ 0x21a8 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 3719cc │ │ │ │ ldrh.w r3, [r4, #2140] @ 0x85c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ cmp r3, #0 │ │ │ │ mov.w r3, #1 │ │ │ │ strd r3, r1, [sp] │ │ │ │ @@ -416325,15 +416331,15 @@ │ │ │ │ ldr r1, [pc, #436] @ (372aac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8635 @ 0x21bb │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 3719cc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r2, #3880] @ 0xf28 │ │ │ │ b.w 371d04 │ │ │ │ ldr r3, [pc, #400] @ (372ab0 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -416341,54 +416347,54 @@ │ │ │ │ ldr r1, [pc, #404] @ (372ab8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8657 @ 0x21d1 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 3719cc │ │ │ │ clz r2, r1 │ │ │ │ adds r2, #32 │ │ │ │ b.n 3727f0 │ │ │ │ ldr r3, [pc, #372] @ (372abc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #372] @ (372ac0 ) │ │ │ │ ldr r1, [pc, #376] @ (372ac4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8662 @ 0x21d6 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 3719cc │ │ │ │ ldr r3, [pc, #352] @ (372ac8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #352] @ (372acc ) │ │ │ │ ldr r1, [pc, #356] @ (372ad0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8652 @ 0x21cc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 3719cc │ │ │ │ ldr r3, [pc, #332] @ (372ad4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #332] @ (372ad8 ) │ │ │ │ ldr r1, [pc, #336] @ (372adc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8647 @ 0x21c7 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 3719cc │ │ │ │ subs r2, r0, #1 │ │ │ │ str r2, [sp, #32] │ │ │ │ adc.w r9, lr, #4294967295 @ 0xffffffff │ │ │ │ b.n 3726aa │ │ │ │ ldr r3, [pc, #304] @ (372ae0 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -416396,165 +416402,165 @@ │ │ │ │ ldr r1, [pc, #304] @ (372ae8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8668 @ 0x21dc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 3719cc │ │ │ │ ldr r3, [pc, #280] @ (372aec ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (372af0 ) │ │ │ │ ldr r1, [pc, #284] @ (372af4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8674 @ 0x21e2 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 3719cc │ │ │ │ ldr r3, [pc, #260] @ (372af8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #260] @ (372afc ) │ │ │ │ ldr r1, [pc, #264] @ (372b00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8686 @ 0x21ee │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 3719cc │ │ │ │ ldr r3, [pc, #240] @ (372b04 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #240] @ (372b08 ) │ │ │ │ ldr r1, [pc, #244] @ (372b0c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8680 @ 0x21e8 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 3719cc │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #216] @ (372b10 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #216] @ (372b14 ) │ │ │ │ ldr r1, [pc, #216] @ (372b18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8702 @ 0x21fe │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 3719cc │ │ │ │ ldr r3, [pc, #192] @ (372b1c ) │ │ │ │ movw r2, #8976 @ 0x2310 │ │ │ │ ldr r1, [pc, #192] @ (372b20 ) │ │ │ │ ldr r0, [pc, #192] @ (372b24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - add r6, pc, #272 @ (adr r6, 372b84 ) │ │ │ │ + add r6, pc, #976 @ (adr r6, 372e44 ) │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #12 │ │ │ │ + subs r2, #188 @ 0xbc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #872] @ 0x368 │ │ │ │ + str r6, [sp, #552] @ 0x228 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r1, #16] │ │ │ │ + ldrh r6, [r7, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [r4, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r1, [sp, #248] @ 0xf8 │ │ │ │ + ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, pc, #888 @ (adr r4, 372e08 ) │ │ │ │ + add r5, pc, #568 @ (adr r5, 372cc8 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [sp, #512] @ 0x200 │ │ │ │ + ldr r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #156 @ 0x9c │ │ │ │ + subs r1, #76 @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #206 @ 0xce │ │ │ │ + adds r0, #126 @ 0x7e │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r4, #4] │ │ │ │ + ldrh r0, [r2, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r0, r0, #4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r0, #56 @ 0x38 │ │ │ │ + subs r0, #232 @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #712] @ 0x2c8 │ │ │ │ + str r5, [sp, #392] @ 0x188 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r7, #0] │ │ │ │ + ldrh r2, [r5, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #12 │ │ │ │ + subs r0, #188 @ 0xbc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #328] @ 0x148 │ │ │ │ + str r6, [sp, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r1, #0] │ │ │ │ + ldrh r6, [r7, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #228 @ 0xe4 │ │ │ │ + subs r0, #148 @ 0x94 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #312] @ 0x138 │ │ │ │ + str r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r4, #62] @ 0x3e │ │ │ │ + ldrh r6, [r2, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #196 @ 0xc4 │ │ │ │ + subs r0, #116 @ 0x74 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #920] @ 0x398 │ │ │ │ + str r5, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r0, #62] @ 0x3e │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #164 @ 0xa4 │ │ │ │ + subs r0, #84 @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #616] @ 0x268 │ │ │ │ + str r5, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r4, #60] @ 0x3c │ │ │ │ + ldrh r6, [r2, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #122 @ 0x7a │ │ │ │ + subs r0, #42 @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #208] @ 0xd0 │ │ │ │ + str r5, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r7, #58] @ 0x3a │ │ │ │ + ldrh r2, [r5, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #88 @ 0x58 │ │ │ │ + subs r0, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #376] @ 0x178 │ │ │ │ + str r6, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r1, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #56 @ 0x38 │ │ │ │ + adds r7, #232 @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #824] @ 0x338 │ │ │ │ + str r6, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r7, #56] @ 0x38 │ │ │ │ + strh r2, [r5, #62] @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #24 │ │ │ │ + adds r7, #200 @ 0xc8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #408] @ 0x198 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r3, #56] @ 0x38 │ │ │ │ + strh r0, [r1, #62] @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #242 @ 0xf2 │ │ │ │ + adds r7, #162 @ 0xa2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #816] @ 0x330 │ │ │ │ + str r6, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r6, #54] @ 0x36 │ │ │ │ + strh r2, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, #206 @ 0xce │ │ │ │ + adds r7, #126 @ 0x7e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r3, #54] @ 0x36 │ │ │ │ + strh r0, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #136] @ 0x88 │ │ │ │ + str r6, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #728] @ (372e14 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -416586,30 +416592,30 @@ │ │ │ │ ldr r1, [pc, #680] @ (372e24 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 372c54 │ │ │ │ mov r0, r4 │ │ │ │ bl 38f9b4 │ │ │ │ ldr r3, [pc, #652] @ (372e28 ) │ │ │ │ ldr r2, [pc, #652] @ (372e2c ) │ │ │ │ ldr r1, [pc, #656] @ (372e30 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 372c5e │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -416648,15 +416654,15 @@ │ │ │ │ bpl.n 372c42 │ │ │ │ ldr r0, [pc, #544] @ (372e3c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 372c42 │ │ │ │ ldr r3, [pc, #520] @ (372e38 ) │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 372dbc │ │ │ │ @@ -416751,37 +416757,37 @@ │ │ │ │ ldr r1, [pc, #288] @ (372e44 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #288] @ (372e48 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 372b64 │ │ │ │ ldr r3, [pc, #252] @ (372e38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 372b64 │ │ │ │ ldr r1, [pc, #260] @ (372e4c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #260] @ (372e50 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 372b64 │ │ │ │ bl 36e86c │ │ │ │ ldr r0, [pc, #244] @ (372e54 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 372e08 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 372b64 │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -416795,38 +416801,38 @@ │ │ │ │ beq.n 372d3e │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 372d3e │ │ │ │ ldr r0, [pc, #196] @ (372e5c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 372d3e │ │ │ │ ldr r1, [pc, #184] @ (372e60 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #184] @ (372e64 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 372c42 │ │ │ │ ldr r2, [pc, #168] @ (372e68 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 372c3c │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 372c3c │ │ │ │ ldr r0, [pc, #156] @ (372e6c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 372c3c │ │ │ │ ldr r3, [pc, #88] @ (372e38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #136] @ (372e70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -416836,71 +416842,71 @@ │ │ │ │ beq.n 372d1c │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 372d1c │ │ │ │ ldr r0, [pc, #124] @ (372e74 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 372d1c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 372de4 │ │ │ │ b.n 372e02 │ │ │ │ nop │ │ │ │ strh r4, [r4, #12] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #182 @ 0xb6 │ │ │ │ + adds r6, #102 @ 0x66 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #8 │ │ │ │ + cmp r6, #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7!, {r2, r4, r5} │ │ │ │ + ldmia r7, {r2, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - adds r5, #144 @ 0x90 │ │ │ │ + adds r6, #64 @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r7, #12] │ │ │ │ + ldrh r6, [r5, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, pc, #360 @ (adr r1, 372f9c ) │ │ │ │ + add r2, pc, #40 @ (adr r2, 372e5c ) │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #104] @ 0x68 │ │ │ │ + str r7, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #6 │ │ │ │ + adds r4, #182 @ 0xb6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #352] @ 0x160 │ │ │ │ + str r5, [sp, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #228 @ 0xe4 │ │ │ │ + adds r4, #148 @ 0x94 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #856] @ 0x358 │ │ │ │ + str r5, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r3, [sp, #688] @ 0x2b0 │ │ │ │ + str r4, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [pc, #448] @ (37301c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #264] @ 0x108 │ │ │ │ + str r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #130 @ 0x82 │ │ │ │ + adds r4, #50 @ 0x32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #160] @ 0xa0 │ │ │ │ + str r5, [sp, #864] @ 0x360 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #672] @ 0x2a0 │ │ │ │ + str r5, [sp, #352] @ 0x160 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r4, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r4, [pc, #3188] @ 373b00 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -416928,30 +416934,30 @@ │ │ │ │ ldr.w r1, [pc, #3144] @ 373b18 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 372ffe │ │ │ │ mov r0, r4 │ │ │ │ bl 38f9b4 │ │ │ │ ldr.w r3, [pc, #3108] @ 373b1c │ │ │ │ ldr.w r2, [pc, #3108] @ 373b20 │ │ │ │ ldr.w r1, [pc, #3108] @ 373b24 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373114 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -416970,15 +416976,15 @@ │ │ │ │ ldr.w r1, [pc, #3040] @ 373b30 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp.w r9, #3 │ │ │ │ ldr.w r3, [r4, #2124] @ 0x84c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #2116] @ 0x844 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -417020,15 +417026,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ str.w fp, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 372eee │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ @@ -417039,15 +417045,15 @@ │ │ │ │ ldr.w r1, [pc, #2852] @ 373b4c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [r4, #2108] @ 0x83c │ │ │ │ add.w r2, r4, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w r1, [r4, #2116] @ 0x844 │ │ │ │ @@ -417127,15 +417133,15 @@ │ │ │ │ ldr.w r1, [pc, #2600] @ 373b58 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ and.w r3, r5, #3 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 373d14 │ │ │ │ add.w r1, r4, #4096 @ 0x1000 │ │ │ │ subs.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -417167,15 +417173,15 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cmp fp, r1 │ │ │ │ bcs.w 373e6a │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 373eaa │ │ │ │ ldr r0, [r5, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 373db6 │ │ │ │ str.w r8, [r5, #12] │ │ │ │ cbnz r6, 373234 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r3, #2320] @ 0x910 │ │ │ │ @@ -417249,30 +417255,30 @@ │ │ │ │ ldr.w r0, [pc, #2244] @ 373b68 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str.w r9, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr.w r1, [pc, #2224] @ 373b6c │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 372ec4 │ │ │ │ ldr.w r1, [pc, #2152] @ 373b34 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 372ec4 │ │ │ │ ldr.w r0, [pc, #2200] @ 373b70 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 372ec4 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi.w 372fa6 │ │ │ │ add r3, pc, #8 @ (adr r3, 3732fc ) │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -417420,15 +417426,15 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 37440a │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73adc4 │ │ │ │ + b.w 73ae74 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #1600] @ 0x640 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr.w r3, [pc, #1608] @ 373b34 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -417442,15 +417448,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1648] @ 373b7c │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 373078 │ │ │ │ ldr.w r3, [pc, #1552] @ 373b34 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -417460,15 +417466,15 @@ │ │ │ │ ldr.w r1, [pc, #1600] @ 373b80 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1600] @ 373b84 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 373070 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ cbz r3, 373566 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ @@ -417534,15 +417540,15 @@ │ │ │ │ ldr.w r1, [pc, #1392] @ 373b90 │ │ │ │ ldr.w r0, [pc, #1392] @ 373b94 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r0, r3, #7 │ │ │ │ bpl.w 37323c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [r3, #1616] @ 0x650 │ │ │ │ b.n 37323c │ │ │ │ ldr.w r3, [pc, #1260] @ 373b34 │ │ │ │ @@ -417635,15 +417641,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 372fb8 │ │ │ │ ldr.w r0, [pc, #1140] @ 373bc0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 372fb8 │ │ │ │ str.w sl, [r4, #2188] @ 0x88c │ │ │ │ b.n 37323c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #6 │ │ │ │ bpl.w 37323c │ │ │ │ @@ -417795,15 +417801,15 @@ │ │ │ │ bne.w 37440a │ │ │ │ ldr r0, [pc, #724] @ (373be4 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ str.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3738d4 │ │ │ │ strh.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3738d4 │ │ │ │ strb.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3738d4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -417867,15 +417873,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [pc, #536] @ (373bf0 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2156] @ 0x86c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37323c │ │ │ │ ldr r3, [pc, #508] @ (373bf4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -417970,149 +417976,149 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 373a98 │ │ │ │ ldr r0, [pc, #280] @ (373c08 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 373a98 │ │ │ │ ldrb r0, [r2, #25] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #25] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #94 @ 0x5e │ │ │ │ + adds r3, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r2, #176 @ 0xb0 │ │ │ │ + cmp r3, #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #48 @ 0x30 │ │ │ │ + adds r2, #224 @ 0xe0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r3, #50] @ 0x32 │ │ │ │ + strh r6, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r6, [sp, #680] @ 0x2a8 │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #222 @ 0xde │ │ │ │ + adds r2, #142 @ 0x8e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r2, #48 @ 0x30 │ │ │ │ + cmp r2, #224 @ 0xe0 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r3, {r2, r3, r4, r6} │ │ │ │ + ldmia r4!, {r2, r3} │ │ │ │ movs r6, r7 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, #20] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r1, #76 @ 0x4c │ │ │ │ + adds r1, #252 @ 0xfc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r4, pc, #1016 @ (adr r4, 373f3c ) │ │ │ │ + add r5, pc, #696 @ (adr r5, 373dfc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r1, #8 │ │ │ │ + adds r1, #184 @ 0xb8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r1, #90 @ 0x5a │ │ │ │ + cmp r2, #10 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2!, {r3, r7} │ │ │ │ + ldmia r3, {r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #0 │ │ │ │ + adds r0, #176 @ 0xb0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r0, #82 @ 0x52 │ │ │ │ + cmp r1, #2 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ ldrb r0, [r4, #10] │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r0, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r2, #9] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r0, [sp, #568] @ 0x238 │ │ │ │ + str r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #616] @ 0x268 │ │ │ │ + str r1, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r4, [r4, #0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r4, #32 │ │ │ │ + cmp r4, #208 @ 0xd0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r2, #60] @ 0x3c │ │ │ │ + str r0, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #232 @ 0xe8 │ │ │ │ + cmp r4, #152 @ 0x98 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r6, #52] @ 0x34 │ │ │ │ + ldrh r2, [r4, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r6, [r6, #29] │ │ │ │ lsls r0, r5, #1 │ │ │ │ strb r2, [r3, #27] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r3, #12 │ │ │ │ + cmp r3, #188 @ 0xbc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r6, [r7, #25] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r2, #176 @ 0xb0 │ │ │ │ + cmp r3, #96 @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r6, [r7, #24] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r2, #112 @ 0x70 │ │ │ │ + cmp r3, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #184] @ 0xb8 │ │ │ │ + ldr r4, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r2, #23] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r2, #2 │ │ │ │ + cmp r2, #178 @ 0xb2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #288] @ 0x120 │ │ │ │ + ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r4, #18] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r0, #214 @ 0xd6 │ │ │ │ + cmp r1, #134 @ 0x86 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #288] @ 0x120 │ │ │ │ + ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r2, [r5, #17] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r0, #160 @ 0xa0 │ │ │ │ + cmp r1, #80 @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #360] @ 0x168 │ │ │ │ + ldr r1, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, #15] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r6, [sp, #88] @ 0x58 │ │ │ │ + str r6, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, #12] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r5, [sp, #624] @ 0x270 │ │ │ │ + str r6, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [pc, #864] @ (373f58 ) │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, #11] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r5, [sp, #968] @ 0x3c8 │ │ │ │ + str r6, [sp, #648] @ 0x288 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r1, #9] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsrs r4, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #22] │ │ │ │ + ldrh r4, [r2, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movw r3, #19813 @ 0x4d65 │ │ │ │ movt r3, #20054 @ 0x4e56 │ │ │ │ cmp.w fp, #0 │ │ │ │ it eq │ │ │ │ cmpeq sl, r3 │ │ │ │ bne.w 37323c │ │ │ │ @@ -418138,15 +418144,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 37440a │ │ │ │ ldr.w r0, [pc, #2780] @ 374740 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2140] @ 0x85c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37323c │ │ │ │ ldr.w r3, [pc, #2756] @ 374744 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -418222,15 +418228,15 @@ │ │ │ │ ldr.w r0, [pc, #2580] @ 374764 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373a6c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3745c6 │ │ │ │ ldr.w r2, [pc, #2544] @ 374768 │ │ │ │ ldr.w r3, [pc, #2496] @ 37473c │ │ │ │ @@ -418252,15 +418258,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 374582 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ bic.w r3, r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.n 373a58 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ - bl 73adc4 │ │ │ │ + bl 73ae74 │ │ │ │ b.w 3731ce │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ bl 43bd68 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strb.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ @@ -418331,15 +418337,15 @@ │ │ │ │ ldr.w r1, [pc, #2296] @ 37477c │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [pc, #2296] @ 374780 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 373e30 │ │ │ │ add.w r4, r4, #2160 @ 0x870 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ b.w 37323c │ │ │ │ ldr.w r3, [pc, #2264] @ 374784 │ │ │ │ @@ -418352,15 +418358,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3731be │ │ │ │ ldr.w r0, [pc, #2240] @ 374788 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [r5, #24] │ │ │ │ b.w 3731be │ │ │ │ ldr.w r1, [pc, #2224] @ 37478c │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 373456 │ │ │ │ @@ -418370,45 +418376,45 @@ │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.w 373456 │ │ │ │ ldr.w r0, [pc, #2200] @ 374790 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 373456 │ │ │ │ ldr.w r2, [pc, #2180] @ 374794 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3734fe │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3734fe │ │ │ │ ldr.w r0, [pc, #2164] @ 374798 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 3734fe │ │ │ │ ldr.w r2, [pc, #2144] @ 37479c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373536 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 373536 │ │ │ │ ldr.w r0, [pc, #2128] @ 3747a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 373536 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3745a4 │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ @@ -418455,15 +418461,15 @@ │ │ │ │ ldr.w r1, [pc, #1980] @ 3747ac │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37445e │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ bl 38f96c │ │ │ │ @@ -418474,15 +418480,15 @@ │ │ │ │ ldr.w r1, [pc, #1932] @ 3747b8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37446a │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3749cc │ │ │ │ add.w r3, r4, #20480 @ 0x5000 │ │ │ │ @@ -418555,19 +418561,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3748e0 │ │ │ │ add.w r5, r4, #6368 @ 0x18e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r5] │ │ │ │ movw lr, #5648 @ 0x1610 │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ movw ip, #257 @ 0x101 │ │ │ │ b.n 374170 │ │ │ │ ldr.w r6, [r2, #496] @ 0x1f0 │ │ │ │ @@ -418630,27 +418636,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3735fc │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3735fc │ │ │ │ ldr.w r0, [pc, #1452] @ 3747c0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 3735fc │ │ │ │ ldr.w r2, [pc, #1440] @ 3747c4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373870 │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 373870 │ │ │ │ ldr.w r0, [pc, #1424] @ 3747c8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 373870 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3746e8 │ │ │ │ ldr.w r3, [pc, #1248] @ 374734 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -418660,15 +418666,15 @@ │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 373ac6 │ │ │ │ ldr.w r1, [pc, #1384] @ 3747cc │ │ │ │ ldr.w r0, [pc, #1384] @ 3747d0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 373ac6 │ │ │ │ ldr.w r3, [pc, #1368] @ 3747d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37393a │ │ │ │ ldr.w r3, [pc, #1196] @ 374734 │ │ │ │ @@ -418676,15 +418682,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37393a │ │ │ │ ldr.w r0, [pc, #1344] @ 3747d8 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 37393a │ │ │ │ ldr.w r3, [pc, #1332] @ 3747dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373a98 │ │ │ │ ldr.w r3, [pc, #1148] @ 374734 │ │ │ │ @@ -418693,15 +418699,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 373a98 │ │ │ │ ldr.w r0, [pc, #1308] @ 3747e0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 373a98 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37470c │ │ │ │ ldr.w r3, [pc, #1104] @ 374734 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -418710,38 +418716,38 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 373a82 │ │ │ │ ldr.w r1, [pc, #1260] @ 3747e4 │ │ │ │ ldr.w r0, [pc, #1260] @ 3747e8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 373a82 │ │ │ │ ldr.w r2, [pc, #1244] @ 3747ec │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37383a │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37383a │ │ │ │ ldr.w r0, [pc, #1228] @ 3747f0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 37383a │ │ │ │ ldr.w r2, [pc, #1216] @ 3747f4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373708 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 373708 │ │ │ │ ldr.w r0, [pc, #1200] @ 3747f8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 373708 │ │ │ │ ldr.w r3, [pc, #1188] @ 3747fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373a44 │ │ │ │ @@ -418750,38 +418756,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 373a44 │ │ │ │ ldr.w r0, [pc, #1168] @ 374800 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 373a44 │ │ │ │ ldr.w r2, [pc, #1152] @ 374804 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373658 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 373658 │ │ │ │ ldr.w r0, [pc, #1136] @ 374808 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 373658 │ │ │ │ ldr.w r2, [pc, #1124] @ 37480c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373698 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 373698 │ │ │ │ ldr.w r0, [pc, #1108] @ 374810 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 373698 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 374958 │ │ │ │ ldr r3, [pc, #868] @ (374734 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -418818,15 +418824,15 @@ │ │ │ │ bpl.n 3743de │ │ │ │ ldr r1, [pc, #1012] @ (374818 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #1012] @ (37481c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3743de │ │ │ │ ldr r3, [pc, #1000] @ (374820 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373d1a │ │ │ │ ldr r3, [pc, #752] @ (374734 ) │ │ │ │ @@ -418835,15 +418841,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 373d22 │ │ │ │ ldr r0, [pc, #976] @ (374824 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 373d22 │ │ │ │ ldr.w r5, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 37400e │ │ │ │ b.n 374020 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -418858,15 +418864,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 373de6 │ │ │ │ ldr r0, [pc, #920] @ (37482c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 373de6 │ │ │ │ ldr r3, [pc, #916] @ (374830 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373e70 │ │ │ │ ldr r3, [pc, #652] @ (374734 ) │ │ │ │ @@ -418875,23 +418881,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 373e78 │ │ │ │ ldr r0, [pc, #892] @ (374834 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 373e78 │ │ │ │ ldr r1, [pc, #884] @ (374838 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #884] @ (37483c ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 373e30 │ │ │ │ ldr r1, [pc, #872] @ (374840 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 373e1e │ │ │ │ ldr r1, [pc, #592] @ (374734 ) │ │ │ │ @@ -418901,15 +418907,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 373e26 │ │ │ │ ldr r0, [pc, #848] @ (374844 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 373e26 │ │ │ │ ldr r3, [pc, #836] @ (374848 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373cda │ │ │ │ @@ -418917,15 +418923,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 373ce2 │ │ │ │ ldr r0, [pc, #812] @ (37484c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 373ce2 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3749aa │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.w 373a6c │ │ │ │ @@ -418939,15 +418945,15 @@ │ │ │ │ ldr r3, [pc, #488] @ (374734 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 374532 │ │ │ │ ldr r0, [pc, #764] @ (374854 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 374532 │ │ │ │ ldr r3, [pc, #752] @ (374858 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -418955,71 +418961,71 @@ │ │ │ │ ldr r3, [pc, #452] @ (374734 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 374532 │ │ │ │ ldr r0, [pc, #736] @ (37485c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 374532 │ │ │ │ ldr r3, [pc, #732] @ (374860 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373dac │ │ │ │ ldr r3, [pc, #420] @ (374734 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 373dac │ │ │ │ ldr r0, [pc, #712] @ (374864 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 373dac │ │ │ │ ldr r3, [pc, #704] @ (374868 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373f6e │ │ │ │ ldr r3, [pc, #384] @ (374734 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 373f6e │ │ │ │ ldr r0, [pc, #684] @ (37486c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 373f6e │ │ │ │ ldr r3, [pc, #680] @ (374870 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373d74 │ │ │ │ ldr r3, [pc, #352] @ (374734 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 373d74 │ │ │ │ ldr r0, [pc, #660] @ (374874 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 373d74 │ │ │ │ ldr r3, [pc, #652] @ (374878 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3741ee │ │ │ │ ldr r3, [pc, #316] @ (374734 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3741ee │ │ │ │ ldr r0, [pc, #632] @ (37487c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3741ee │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 374532 │ │ │ │ ldr r3, [pc, #616] @ (374880 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419029,15 +419035,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 374532 │ │ │ │ ldr r0, [pc, #600] @ (374884 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37455c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374532 │ │ │ │ ldr r3, [pc, #584] @ (374888 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419048,15 +419054,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 374532 │ │ │ │ ldr r0, [pc, #564] @ (37488c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37455c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374532 │ │ │ │ ldr r3, [pc, #544] @ (374890 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419065,15 +419071,15 @@ │ │ │ │ ldr r3, [pc, #184] @ (374734 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 374532 │ │ │ │ ldr r0, [pc, #524] @ (374894 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37455c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374532 │ │ │ │ ldr r3, [pc, #508] @ (374898 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419083,15 +419089,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 374532 │ │ │ │ ldr r0, [pc, #488] @ (37489c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37455c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374532 │ │ │ │ ldr r3, [pc, #472] @ (3748a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419100,239 +419106,239 @@ │ │ │ │ ldr r3, [pc, #96] @ (374734 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 374532 │ │ │ │ ldr r0, [pc, #452] @ (3748a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37455c │ │ │ │ ldr r3, [pc, #444] @ (3748a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374250 │ │ │ │ ldr r3, [pc, #60] @ (374734 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 374258 │ │ │ │ ldr r0, [pc, #424] @ (3748ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 374258 │ │ │ │ ldr r3, [pc, #408] @ (3748a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3742e2 │ │ │ │ ldr r3, [pc, #24] @ (374734 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3742ea │ │ │ │ ldr r0, [pc, #392] @ (3748b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3742ea │ │ │ │ adds r2, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, #2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ + str r2, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [pc, #928] @ (374ae8 ) │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r0, #1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r2, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [r6, #124] @ 0x7c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r4, #34 @ 0x22 │ │ │ │ + movs r4, #210 @ 0xd2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [r6, #120] @ 0x78 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r3, #222 @ 0xde │ │ │ │ + movs r4, #142 @ 0x8e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #256] @ 0x100 │ │ │ │ + ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [r5, #116] @ 0x74 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r4, [r5, #108] @ 0x6c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r3, #30 │ │ │ │ + movs r3, #206 @ 0xce │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r0, #58] @ 0x3a │ │ │ │ + ldrh r0, [r6, #62] @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r2, #164 @ 0xa4 │ │ │ │ + movs r3, #84 @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r1, [sp, #408] @ 0x198 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #856] @ 0x358 │ │ │ │ + ldr r3, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #40] @ 0x28 │ │ │ │ + strh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #34] @ 0x22 │ │ │ │ + strh r2, [r1, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #64 @ 0x40 │ │ │ │ + movs r1, #240 @ 0xf0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r5, #21] │ │ │ │ + strb r6, [r3, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r1, #40] @ 0x28 │ │ │ │ + ldrh r2, [r7, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #2 │ │ │ │ + movs r1, #178 @ 0xb2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r4, r2, r5 │ │ │ │ + subs r4, r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ - hlt 0x0000 │ │ │ │ + cbnz r0, 374808 │ │ │ │ movs r6, r7 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #872] @ 0x368 │ │ │ │ + str r2, [sp, #552] @ 0x228 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov ip, fp │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #50] @ 0x32 │ │ │ │ + ldrh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, r0, #3 │ │ │ │ + subs r6, r6, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r0, #24] │ │ │ │ + strh r0, [r6, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #40] @ 0x28 │ │ │ │ + ldrh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #30] │ │ │ │ + strh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, r6, #0 │ │ │ │ + subs r4, r4, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r6, #24] │ │ │ │ + strh r2, [r4, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r7, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #48] @ 0x30 │ │ │ │ + ldrh r0, [r4, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #52] @ 0x34 │ │ │ │ + ldrh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + strh r2, [r6, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #60] @ 0x3c │ │ │ │ + str r0, [sp, #384] @ 0x180 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bxns r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #54] @ 0x36 │ │ │ │ + ldrh r4, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [r6, #12] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r0, r1, #4 │ │ │ │ + adds r0, r7, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #232] @ 0xe8 │ │ │ │ + str r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ eors r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #904] @ 0x388 │ │ │ │ + str r1, [sp, #584] @ 0x248 │ │ │ │ lsls r0, r0, #1 │ │ │ │ negs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #2] │ │ │ │ + ldrh r2, [r0, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ + str r2, [sp, #776] @ 0x308 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, r5, #1 │ │ │ │ + adds r0, r3, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #520] @ 0x208 │ │ │ │ + str r5, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #880] @ 0x370 │ │ │ │ + str r4, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #4] │ │ │ │ + ldrh r6, [r3, #10] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #20] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #256] @ (37495c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #52] @ 0x34 │ │ │ │ + strh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #14] │ │ │ │ + strh r4, [r7, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #10] │ │ │ │ + strh r2, [r5, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #54] @ 0x36 │ │ │ │ + strh r4, [r7, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #50] @ 0x32 │ │ │ │ + strh r0, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r7, [pc, #720] @ (374b54 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #24] │ │ │ │ + strh r0, [r0, #30] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #18] │ │ │ │ + strh r2, [r2, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ bxns pc │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #28] │ │ │ │ + strh r2, [r0, #34] @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #24] │ │ │ │ + strh r0, [r7, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r0, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #28] │ │ │ │ + strh r0, [r4, #34] @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [pc, #704] @ (374b6c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #24] │ │ │ │ + ldrb r0, [r7, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r4, #23] │ │ │ │ + ldrb r4, [r2, #26] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374532 │ │ │ │ ldr r3, [pc, #324] @ (374a04 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419341,15 +419347,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (374a08 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 374532 │ │ │ │ ldr r0, [pc, #308] @ (374a0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37455c │ │ │ │ ldr r3, [pc, #300] @ (374a10 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37412e │ │ │ │ ldr r3, [pc, #280] @ (374a08 ) │ │ │ │ @@ -419357,15 +419363,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37412e │ │ │ │ ldr r0, [pc, #280] @ (374a14 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37412e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374532 │ │ │ │ ldr r3, [pc, #260] @ (374a18 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419374,15 +419380,15 @@ │ │ │ │ ldr r3, [pc, #232] @ (374a08 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 374532 │ │ │ │ ldr r0, [pc, #240] @ (374a1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37455c │ │ │ │ ldr r3, [pc, #236] @ (374a20 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374414 │ │ │ │ ldr r3, [pc, #200] @ (374a08 ) │ │ │ │ @@ -419390,15 +419396,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37441a │ │ │ │ ldr r0, [pc, #212] @ (374a24 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37441a │ │ │ │ ldr r3, [pc, #204] @ (374a28 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3743ce │ │ │ │ ldr r3, [pc, #160] @ (374a08 ) │ │ │ │ @@ -419406,23 +419412,23 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3743d4 │ │ │ │ ldr r0, [pc, #184] @ (374a2c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3743d4 │ │ │ │ ldr r1, [pc, #176] @ (374a30 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #176] @ (374a34 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3743de │ │ │ │ ldr r3, [pc, #164] @ (374a38 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #164] @ (374a3c ) │ │ │ │ movw r2, #6799 @ 0x1a8f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -419437,15 +419443,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (374a08 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 374532 │ │ │ │ ldr r0, [pc, #128] @ (374a44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37455c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374532 │ │ │ │ ldr r3, [pc, #112] @ (374a48 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419456,55 +419462,55 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 374532 │ │ │ │ ldr r0, [pc, #92] @ (374a4c ) │ │ │ │ ldrh r2, [r5, #10] │ │ │ │ ldrh r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37455c │ │ │ │ bl 263e00 │ │ │ │ bl 263cd8 │ │ │ │ movs r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #16] │ │ │ │ + strh r0, [r4, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #22] │ │ │ │ + strh r2, [r3, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #880] @ (374d8c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #18] │ │ │ │ + strh r6, [r7, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #52] @ 0x34 │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r4, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #34] @ 0x22 │ │ │ │ + ldrh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r5, #30 │ │ │ │ + adds r4, r3, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r2, #38] @ 0x26 │ │ │ │ + ldrh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r2, #30 │ │ │ │ + adds r4, r0, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r3, #120] @ 0x78 │ │ │ │ + ldr r4, [r1, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r4, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #26] │ │ │ │ + ldrb r0, [r1, #29] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #22] │ │ │ │ + ldrb r4, [r3, #25] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ adds.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -419560,15 +419566,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (374c30 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #1 │ │ │ │ strd r2, r2, [sp, #48] @ 0x30 │ │ │ │ strb.w lr, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -419655,19 +419661,19 @@ │ │ │ │ mov r1, r0 │ │ │ │ subs r3, r4, r3 │ │ │ │ ldrd r0, r2, [sp, #112] @ 0x70 │ │ │ │ add r1, r3 │ │ │ │ blx 261b74 │ │ │ │ b.n 374be8 │ │ │ │ bl 263cd8 │ │ │ │ - asrs r0, r7, #24 │ │ │ │ + asrs r0, r5, #27 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r1, #26 │ │ │ │ + lsrs r2, r7, #28 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #728 @ 0x2d8 │ │ │ │ + add sp, #408 @ 0x198 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r9, r3 │ │ │ │ @@ -419846,15 +419852,15 @@ │ │ │ │ ldr r1, [pc, #368] @ (374f7c ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -419975,25 +419981,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (374f88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3972 @ 0xf84 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ bl 263cd8 │ │ │ │ - asrs r0, r0, #19 │ │ │ │ + asrs r0, r6, #21 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r1, #20 │ │ │ │ + lsrs r6, r7, #22 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, sp, #672 @ 0x2a0 │ │ │ │ + add r5, sp, #352 @ 0x160 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r1, #7 │ │ │ │ + asrs r6, r7, #9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r3, #28] │ │ │ │ + str r0, [r1, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r4, #28] │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #908] @ (37532c ) │ │ │ │ @@ -420130,15 +420136,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3751c2 │ │ │ │ ldr.w r1, [r9, #1472] @ 0x5c0 │ │ │ │ subs r3, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ b.n 374fa6 │ │ │ │ ldrb.w r3, [r9, #1492] @ 0x5d4 │ │ │ │ cbz r3, 375188 │ │ │ │ ldr.w r3, [r9, #1488] @ 0x5d0 │ │ │ │ add.w r0, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r6, ip, [r3, #152] @ 0x98 │ │ │ │ ldr.w r2, [r3, #144] @ 0x90 │ │ │ │ @@ -420246,15 +420252,15 @@ │ │ │ │ bl 43b5c4 │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ subs r3, r5, r3 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ b.n 374fa6 │ │ │ │ ldr r3, [pc, #172] @ (375338 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37509e │ │ │ │ ldr r3, [pc, #156] @ (375334 ) │ │ │ │ @@ -420267,15 +420273,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w lr, [r9, #1476] @ 0x5c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37509e │ │ │ │ ldr r0, [pc, #128] @ (375340 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -420287,63 +420293,63 @@ │ │ │ │ bpl.w 374fce │ │ │ │ ldr r0, [pc, #108] @ (375344 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 374fce │ │ │ │ movs r3, #0 │ │ │ │ b.n 375076 │ │ │ │ add.w r2, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ b.n 3750bc │ │ │ │ ldr r1, [pc, #76] @ (375348 ) │ │ │ │ ldr r0, [pc, #80] @ (37534c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3992 @ 0xf98 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3751ea │ │ │ │ ldr r2, [pc, #68] @ (375350 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3751e4 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3751e4 │ │ │ │ ldr r0, [pc, #52] @ (375354 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 3751e4 │ │ │ │ bl 263cd8 │ │ │ │ ldrb r4, [r0, r5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #60] @ 0x3c │ │ │ │ + ldrh r2, [r6, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #56] @ 0x38 │ │ │ │ + strh r0, [r3, #62] @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r6, #24 │ │ │ │ + lsrs r4, r4, #27 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r2, #60] @ 0x3c │ │ │ │ + ldrh r6, [r0, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #56] @ 0x38 │ │ │ │ + strh r2, [r5, #62] @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -420357,15 +420363,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ ldr.w sl, [pc, #980] @ 375770 │ │ │ │ cmp r2, r4 │ │ │ │ sbcs.w r2, r9, r3 │ │ │ │ ldr r2, [pc, #972] @ (375774 ) │ │ │ │ @@ -420406,15 +420412,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 37542c │ │ │ │ add.w r3, r7, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 3754ba │ │ │ │ ldrb.w r3, [r1, #1492] @ 0x5d4 │ │ │ │ cbz r3, 375472 │ │ │ │ ldr.w r3, [r1, #1488] @ 0x5d0 │ │ │ │ add.w r0, r5, #9664 @ 0x25c0 │ │ │ │ @@ -420443,24 +420449,24 @@ │ │ │ │ ldr r1, [pc, #772] @ (375780 ) │ │ │ │ add r9, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #756] @ (375784 ) │ │ │ │ ldr r1, [pc, #756] @ (375788 ) │ │ │ │ add.w r3, r9, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r7, #8 │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ bl 431f94 │ │ │ │ @@ -420570,15 +420576,15 @@ │ │ │ │ blx 26109c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 3755ee │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 37560e │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 262b9c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ @@ -420627,15 +420633,15 @@ │ │ │ │ ldrh.w r2, [fp, #2244] @ 0x8c4 │ │ │ │ ldr r0, [pc, #300] @ (375794 ) │ │ │ │ lsr.w r2, r1, r2 │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3753bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3756f4 │ │ │ │ movs r6, #4 │ │ │ │ b.n 3755ce │ │ │ │ @@ -420664,29 +420670,29 @@ │ │ │ │ ldr r1, [pc, #212] @ (375790 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 3755ca │ │ │ │ ldr r0, [pc, #212] @ (37579c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3755ca │ │ │ │ ldr r1, [pc, #200] @ (375798 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3755ca │ │ │ │ ldr r1, [pc, #176] @ (375790 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 3755ca │ │ │ │ ldr r0, [pc, #180] @ (3757a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3755ca │ │ │ │ ldr r3, [pc, #172] @ (3757a4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 375680 │ │ │ │ ldr r3, [pc, #140] @ (375790 ) │ │ │ │ @@ -420694,15 +420700,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 375680 │ │ │ │ ldr r0, [pc, #152] @ (3757a8 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 375680 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 375680 │ │ │ │ ldr r1, [pc, #124] @ (3757a4 ) │ │ │ │ @@ -420713,67 +420719,67 @@ │ │ │ │ ldr r1, [pc, #92] @ (375790 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 375680 │ │ │ │ ldr r0, [pc, #108] @ (3757ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 375680 │ │ │ │ ldr r3, [pc, #100] @ (3757b0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 375696 │ │ │ │ ldr r3, [pc, #56] @ (375790 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 375696 │ │ │ │ ldr r0, [pc, #80] @ (3757b4 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 375696 │ │ │ │ bl 263cd8 │ │ │ │ ldr r6, [r7, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #18 │ │ │ │ + lsrs r4, r4, #21 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r2, r1, #20 │ │ │ │ + lsls r2, r7, #22 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, pc, #208 @ (adr r6, 375854 ) │ │ │ │ + add r6, pc, #912 @ (adr r6, 375b14 ) │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #198 @ 0xc6 │ │ │ │ + cmp r0, #118 @ 0x76 │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r2, #24] │ │ │ │ + strb r2, [r0, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #34] @ 0x22 │ │ │ │ + strh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #36] @ 0x24 │ │ │ │ + strh r6, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r4, #34] @ 0x22 │ │ │ │ + strh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #32] │ │ │ │ + strh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r5, #30] │ │ │ │ + strh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #32] │ │ │ │ + strh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #208] @ (37589c ) │ │ │ │ @@ -420852,27 +420858,27 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 375894 │ │ │ │ ldr r0, [pc, #32] @ (3758ac ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ movw r0, #16399 @ 0x400f │ │ │ │ b.n 3757f8 │ │ │ │ nop │ │ │ │ strb r0, [r3, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r0, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -420940,15 +420946,15 @@ │ │ │ │ sbcs.w r0, r5, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 3759d8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ ldr.w r3, [sl] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [sl] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 375a6c │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ movs r2, #1 │ │ │ │ @@ -421000,24 +421006,24 @@ │ │ │ │ ldr r1, [pc, #720] @ (375cf8 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #704] @ (375cfc ) │ │ │ │ ldr r1, [pc, #704] @ (375d00 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r8, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r9, #424 @ 0x1a8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 431f94 │ │ │ │ movs r3, #3 │ │ │ │ @@ -421168,15 +421174,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrb.w fp, [r3, #15] │ │ │ │ mov.w fp, fp, lsr #4 │ │ │ │ b.n 375a80 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ b.n 375b26 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 375b3c │ │ │ │ ldr r3, [pc, #256] @ (375d08 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421189,15 +421195,15 @@ │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r0, [pc, #232] @ (375d10 ) │ │ │ │ adds r3, #24 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 375922 │ │ │ │ movw r3, #16397 @ 0x400d │ │ │ │ b.n 375b4a │ │ │ │ ldr r3, [pc, #212] @ (375d14 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -421209,15 +421215,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 375b24 │ │ │ │ ldr r0, [pc, #188] @ (375d18 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 375b24 │ │ │ │ movw r3, #16399 @ 0x400f │ │ │ │ b.n 375b4a │ │ │ │ ldrd r3, r9, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 375b24 │ │ │ │ @@ -421232,15 +421238,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 375b24 │ │ │ │ ldr r0, [pc, #136] @ (375d1c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 375b24 │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ @@ -421265,36 +421271,37 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ strh r4, [r6, r7] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #28 │ │ │ │ + lsls r0, r7, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - vqadd.u16 d16, d14, d30 │ │ │ │ - add r0, pc, #544 @ (adr r0, 375f1c ) │ │ │ │ + movs r6, r1 │ │ │ │ + movs r7, r7 │ │ │ │ + add r1, pc, #224 @ (adr r1, 375ddc ) │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #24 │ │ │ │ + movs r2, #200 @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r4, #1] │ │ │ │ + strb r6, [r2, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r0, [r2, r6] │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r0, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #31] │ │ │ │ + strh r2, [r3, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #27] │ │ │ │ + ldrb r2, [r7, #29] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r2, #26] │ │ │ │ + ldrb r0, [r0, #29] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #492] @ (375f20 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -421341,15 +421348,15 @@ │ │ │ │ and.w r3, r3, #1 │ │ │ │ sbcs.w r0, r6, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 375e0c │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r8, r5, #8 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -421406,25 +421413,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #200] @ (375f38 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #200] @ (375f3c ) │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ mov r8, r0 │ │ │ │ bl 431f94 │ │ │ │ movs r3, #3 │ │ │ │ @@ -421469,33 +421476,33 @@ │ │ │ │ beq.w 375de0 │ │ │ │ ubfx r2, r0, #0, #11 │ │ │ │ movw r3, #16400 @ 0x4010 │ │ │ │ cmp r2, #15 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ b.n 375de0 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ b.n 375eca │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ bl 263cd8 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #688] @ (3761d4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #0] @ (375f2c ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r3, #11 │ │ │ │ + lsls r0, r1, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xfb2e003e │ │ │ │ - ldr r4, [sp, #360] @ 0x168 │ │ │ │ + @ instruction: 0xfbde003e │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r4, #7 │ │ │ │ + subs r4, r2, #2 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r6, #64] @ 0x40 │ │ │ │ + ldr r0, [r4, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-48] │ │ │ │ mov r4, r1 │ │ │ │ @@ -421762,15 +421769,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (376224 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 376150 │ │ │ │ ldr r0, [pc, #48] @ (376228 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r2, [sp, #20] │ │ │ │ orr.w r2, r2, #5 │ │ │ │ b.n 376152 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #800] @ (376530 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -421782,15 +421789,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #296] @ (376348 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #9] │ │ │ │ + ldrb r6, [r6, #11] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ ldr r2, [pc, #304] @ (376374 ) │ │ │ │ @@ -422040,15 +422047,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3763a6 │ │ │ │ ldr r0, [pc, #132] @ (37653c ) │ │ │ │ ldrb.w r2, [r4, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3763a6 │ │ │ │ cbnz r6, 3764e2 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cbz r3, 3764e2 │ │ │ │ add.w r1, r1, #362 @ 0x16a │ │ │ │ @@ -422092,15 +422099,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #30] │ │ │ │ + ldrb r6, [r4, #1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -422159,41 +422166,41 @@ │ │ │ │ movw r0, #16773 @ 0x4185 │ │ │ │ strh r0, [r5, #12] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [r4, #44] @ 0x2c │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ strne r3, [r5, #20] │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ blx 26109c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 376708 │ │ │ │ - bl 62c020 │ │ │ │ + bl 62c0d0 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 62c020 │ │ │ │ + bl 62c0d0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #32] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73a688 │ │ │ │ + b.w 73a738 │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.w 3767ca │ │ │ │ mov.w lr, lr, lsl #5 │ │ │ │ add.w r6, ip, lr │ │ │ │ ldr.w ip, [ip, lr] │ │ │ │ ldrh.w lr, [r6, #16] │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -422246,18 +422253,18 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 3765ec │ │ │ │ ldrb.w r3, [fp, #234] @ 0xea │ │ │ │ str r3, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 3768b6 │ │ │ │ - bl 62c024 │ │ │ │ + bl 62c0d4 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 62c024 │ │ │ │ + bl 62c0d4 │ │ │ │ b.n 376636 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mla r2, r2, lr, ip │ │ │ │ ldrh.w lr, [r2, #16] │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r6, [r4, #148] @ 0x94 │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -422432,40 +422439,40 @@ │ │ │ │ ldr.w r3, [fp, #240] @ 0xf0 │ │ │ │ ldrh.w r1, [fp, #232] @ 0xe8 │ │ │ │ ldrh.w r0, [r6, #306] @ 0x132 │ │ │ │ add r1, r3 │ │ │ │ blx 261378 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 744e04 │ │ │ │ + bl 744eb4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r3 │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldrb.w r2, [fp, #234] @ 0xea │ │ │ │ ldr r1, [pc, #260] @ (376a7c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ lsl.w r2, r9, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6320b0 │ │ │ │ + bl 632160 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -422505,15 +422512,15 @@ │ │ │ │ bpl.w 3768c4 │ │ │ │ ldr r0, [pc, #140] @ (376a88 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 3768c4 │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ mov fp, r3 │ │ │ │ ldrb.w r3, [r3, #234] @ 0xea │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 3768b6 │ │ │ │ @@ -422545,32 +422552,32 @@ │ │ │ │ ldr r0, [pc, #48] @ (376a90 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 376a24 │ │ │ │ blx 262fb8 │ │ │ │ blx r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #21 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #10] │ │ │ │ + strb r0, [r1, #13] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #40] @ (376abc ) │ │ │ │ + ldr r6, [pc, #744] @ (376d7c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ @@ -422680,18 +422687,18 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 744e04 │ │ │ │ + bl 744eb4 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ ldr.w r1, [r4, #136] @ 0x88 │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r1, [r3, #224] @ 0xe0 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ @@ -422701,15 +422708,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (376c40 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6320fc │ │ │ │ + bl 6321ac │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -422906,39 +422913,39 @@ │ │ │ │ adds.w r2, r2, fp │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 744e04 │ │ │ │ + bl 744eb4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldrb.w r3, [r8, #234] @ 0xea │ │ │ │ ldr.w r2, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [pc, #288] @ (376fa4 ) │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6320fc │ │ │ │ + bl 6321ac │ │ │ │ str r0, [r4, #20] │ │ │ │ b.n 376dce │ │ │ │ vldr d7, [r4, #128] @ 0x80 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, ip │ │ │ │ mov r0, r7 │ │ │ │ @@ -423002,15 +423009,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 376d08 │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #104] @ (376fb0 ) │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 376d08 │ │ │ │ ldr r0, [pc, #92] @ (376fb4 ) │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 376dbc │ │ │ │ ldr r0, [pc, #72] @ (376fac ) │ │ │ │ @@ -423020,15 +423027,15 @@ │ │ │ │ bpl.w 376dbc │ │ │ │ ldr r0, [pc, #68] @ (376fb8 ) │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 376dbc │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ blx 262fb8 │ │ │ │ nop │ │ │ │ lsls r0, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ @@ -423040,19 +423047,19 @@ │ │ │ │ subs r7, #18 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldc2l 15, cr15, [r9], {255} @ 0xff │ │ │ │ ldr r0, [pc, #576] @ (3771ec ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #88] @ 0x58 │ │ │ │ + ldr r0, [r6, #96] @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #976] @ (37738c ) │ │ │ │ + ldr r1, [pc, #656] @ (37724c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 37708c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 37708c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -423080,24 +423087,24 @@ │ │ │ │ mla r2, r1, r0, r2 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r7, r1 │ │ │ │ ldrh r1, [r2, #16] │ │ │ │ adds r1, #1 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ strd r3, r1, [sp, #16] │ │ │ │ - bl 744e04 │ │ │ │ + bl 744eb4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ ldrb.w r0, [r5, #234] @ 0xea │ │ │ │ mul.w r2, r1, r2 │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r1, [r3, #224] @ 0xe0 │ │ │ │ mul.w r2, r7, r2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -423106,15 +423113,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (377094 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6320b0 │ │ │ │ + bl 632160 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -423200,15 +423207,15 @@ │ │ │ │ ldr r5, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r0, #32] │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r3 │ │ │ │ - bl 631064 │ │ │ │ + bl 631114 │ │ │ │ ldr r3, [pc, #696] @ (37740c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 377240 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 37721c │ │ │ │ @@ -423298,15 +423305,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37715e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #448] @ (37741c ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37715e │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r1, r4, #128 @ 0x80 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ bl 375d20 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -423326,15 +423333,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6320fc │ │ │ │ + bl 6321ac │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r2, [pc, #368] @ (377424 ) │ │ │ │ ldr r3, [pc, #332] @ (377404 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -423345,15 +423352,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ b.n 3771c2 │ │ │ │ ldr r1, [pc, #320] @ (377428 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ @@ -423386,15 +423393,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (377430 ) │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631f3c │ │ │ │ + bl 631fec │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 3772b2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ands.w r1, r1, #2 │ │ │ │ beq.n 3773da │ │ │ │ ldr r7, [pc, #220] @ (377434 ) │ │ │ │ ldr r2, [pc, #224] @ (377438 ) │ │ │ │ @@ -423402,24 +423409,24 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #208] @ (377440 ) │ │ │ │ ldr r1, [pc, #208] @ (377444 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r7, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 431f94 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ @@ -423442,23 +423449,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6320b0 │ │ │ │ + bl 632160 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 3772b2 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 377396 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ b.n 37727a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ bl 263d98 │ │ │ │ bl 263dcc │ │ │ │ nop │ │ │ │ subs r3, #180 @ 0xb4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -423470,31 +423477,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #196 @ 0xc4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ + ldr r6, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ vtbl.8 d19, {d15-d17}, d30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r5, [sp, #772] @ 0x304 │ │ │ │ vsli.64 d25, d9, #63 @ 0x3f │ │ │ │ vsli.32 , , #31 │ │ │ │ - @ instruction: 0xffffedd6 │ │ │ │ + @ instruction: 0xffffee86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 377094 │ │ │ │ + b.n 3771f4 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r2, #58] @ 0x3a │ │ │ │ + ldrh r6, [r0, #0] │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r4, #3 │ │ │ │ + lsrs r4, r2, #6 │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r2, [r6, r4] │ │ │ │ + ldrsb r2, [r4, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r4, [sp, #908] @ 0x38c │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ ldr r7, [pc, #960] @ (377810 ) │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -423588,23 +423595,23 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add.w r7, r7, #448 @ 0x1c0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #128] @ (3775d8 ) │ │ │ │ ldr r1, [pc, #132] @ (3775dc ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 431f94 │ │ │ │ movs r3, #3 │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -423619,38 +423626,38 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3775b0 │ │ │ │ bl 43204c │ │ │ │ b.n 3774dc │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 377578 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ b.n 3774dc │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r7, #218 @ 0xda │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xebf20054 │ │ │ │ - b.n 376e5c │ │ │ │ + stc 0, cr0, [r2], #336 @ 0x150 │ │ │ │ + b.n 376fbc │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r6, #42] @ 0x2a │ │ │ │ + strh r2, [r4, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r0, #28 │ │ │ │ + lsls r2, r6, #30 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r1, r5] │ │ │ │ + strb r6, [r7, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r7, [r1, #4] │ │ │ │ @@ -423751,15 +423758,15 @@ │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 377970 │ │ │ │ add.w r3, r7, #12608 @ 0x3140 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr.w r3, [r9, #312] @ 0x138 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 377c26 │ │ │ │ ldr.w r3, [r9, #276] @ 0x114 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -423837,17 +423844,17 @@ │ │ │ │ mov r2, r4 │ │ │ │ bl 37744c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 377a4a │ │ │ │ orr.w r0, r0, #16384 @ 0x4000 │ │ │ │ uxth r4, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ movs r1, #2 │ │ │ │ - bl 62c028 │ │ │ │ + bl 62c0d8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -423982,15 +423989,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 631f3c │ │ │ │ + bl 631fec │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -424039,32 +424046,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #588] @ (377c78 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3776a0 │ │ │ │ ldr r2, [pc, #580] @ (377c7c ) │ │ │ │ add r2, pc │ │ │ │ b.n 37768e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 37fe70 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.w 377c22 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 377aba │ │ │ │ ldr r1, [pc, #528] @ (377c80 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -424102,15 +424109,15 @@ │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 6320fc │ │ │ │ + bl 6321ac │ │ │ │ b.n 3779a6 │ │ │ │ ldrb.w r3, [r0, #4004] @ 0xfa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 377bd4 │ │ │ │ rsb ip, r3, #15 │ │ │ │ rsb r1, r3, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -424174,15 +424181,15 @@ │ │ │ │ bpl.n 377b56 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #272] @ (377c98 ) │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 377b56 │ │ │ │ ldr r3, [pc, #260] @ (377c9c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3779f6 │ │ │ │ ldr r3, [pc, #208] @ (377c74 ) │ │ │ │ @@ -424194,15 +424201,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #232] @ (377ca0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3779f6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 377c00 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 37780c │ │ │ │ ldr.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -424217,101 +424224,101 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 377b56 │ │ │ │ ldr r0, [pc, #176] @ (377ca8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 377b56 │ │ │ │ ldr r3, [pc, #168] @ (377cac ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 377bce │ │ │ │ ldr r3, [pc, #100] @ (377c74 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 377bce │ │ │ │ ldr r0, [pc, #148] @ (377cb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 377bce │ │ │ │ bl 263dcc │ │ │ │ ldr r3, [pc, #140] @ (377cb4 ) │ │ │ │ movw r2, #3761 @ 0xeb1 │ │ │ │ ldr r1, [pc, #136] @ (377cb8 ) │ │ │ │ ldr r0, [pc, #140] @ (377cbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #4008 @ 0xfa8 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #226 @ 0xe2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r4, [r3, #104] @ 0x68 │ │ │ │ + str r4, [r1, #116] @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #84] @ 0x54 │ │ │ │ + str r0, [r0, #96] @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bl 2fbc52 │ │ │ │ - str r0, [r7, #64] @ 0x40 │ │ │ │ + str r0, [r5, #76] @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r4, #60] @ 0x3c │ │ │ │ + str r6, [r2, #72] @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r7, #56] @ 0x38 │ │ │ │ + str r0, [r5, #68] @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r0, #60] @ 0x3c │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r4, #52] @ 0x34 │ │ │ │ + str r4, [r2, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r4, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r0, #56] @ 0x38 │ │ │ │ + str r4, [r6, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #60] @ 0x3c │ │ │ │ + str r6, [r5, #72] @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r5, #56] @ 0x38 │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bl 217c82 │ │ │ │ - str r2, [r1, #56] @ 0x38 │ │ │ │ + str r2, [r7, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r0, #40] @ 0x28 │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bl 1c9c8e │ │ │ │ - str r0, [r1, #32] │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #48] @ 0x30 │ │ │ │ + str r4, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #174 @ 0xae │ │ │ │ + subs r5, #94 @ 0x5e │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #36] @ 0x24 │ │ │ │ + str r4, [r5, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #16] @ (377cc0 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #40] @ 0x28 │ │ │ │ + str r6, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 3776b8 │ │ │ │ + b.n 377818 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #10 │ │ │ │ + adds r5, #186 @ 0xba │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r6, r3] │ │ │ │ + str r0, [r4, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ mov r7, r0 │ │ │ │ @@ -424515,15 +424522,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ ldr.w r3, [ip, #248] @ 0xf8 │ │ │ │ mov r1, r6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [ip, #248] @ 0xf8 │ │ │ │ ldr.w r3, [r2, #1524] @ 0x5f4 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r3, 377f42 │ │ │ │ cmp r3, r0 │ │ │ │ mov.w ip, #65024 @ 0xfe00 │ │ │ │ movt ip, #32767 @ 0x7fff │ │ │ │ ite cs │ │ │ │ movcs r1, #0 │ │ │ │ @@ -424545,15 +424552,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 377d20 │ │ │ │ ldr r0, [pc, #124] @ (377fe0 ) │ │ │ │ ldrh.w r1, [r8, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 377d20 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #2 │ │ │ │ bl 36d880 │ │ │ │ b.n 377e4e │ │ │ │ movw r0, #16664 @ 0x4118 │ │ │ │ @@ -424592,25 +424599,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #120 @ 0x78 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r1, r6] │ │ │ │ + str r6, [r7, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 378314 │ │ │ │ + b.n 378474 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #158 @ 0x9e │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 3782ec │ │ │ │ + b.n 37844c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #136 @ 0x88 │ │ │ │ + adds r2, #56 @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r6, [r4, r5] │ │ │ │ + str r6, [r2, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #3092] @ 378c20 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -424729,17 +424736,17 @@ │ │ │ │ bl 37744c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 378cea │ │ │ │ orr.w r5, r0, #16384 @ 0x4000 │ │ │ │ uxth r6, r5 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 62c028 │ │ │ │ + bl 62c0d8 │ │ │ │ b.n 3782e4 │ │ │ │ ldr r6, [r1, #4] │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [pc, #2756] @ 378c24 │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ add.w sl, r2, #1 │ │ │ │ @@ -424828,39 +424835,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 263554 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #16] │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r0, r8 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [pc, #2456] @ 378c28 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ lsl.w r2, fp, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6320b0 │ │ │ │ + bl 632160 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 3782e4 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -424959,39 +424966,39 @@ │ │ │ │ adds r6, r5, #4 │ │ │ │ str r4, [r0, #0] │ │ │ │ mov r0, r7 │ │ │ │ blx 263554 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r1, [pc, #2100] @ 378c2c │ │ │ │ ldr.w r0, [sl, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6320b0 │ │ │ │ + bl 632160 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 3782aa │ │ │ │ ldr r3, [r1, #76] @ 0x4c │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ beq.w 3782e2 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 37872e │ │ │ │ @@ -425089,15 +425096,15 @@ │ │ │ │ ldr.w r2, [pc, #1788] @ 378c34 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r0, r0, #272 @ 0x110 │ │ │ │ mov r3, r4 │ │ │ │ - bl 633cf4 │ │ │ │ + bl 633da4 │ │ │ │ ldr.w r3, [pc, #1748] @ 378c24 │ │ │ │ ldrb.w r1, [r4, #85] @ 0x55 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r1 │ │ │ │ and.w r6, r1, #15 │ │ │ │ ldr.w r2, [r8, r3] │ │ │ │ ldrb.w r3, [r4, #84] @ 0x54 │ │ │ │ @@ -425148,15 +425155,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 378934 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ blx 26109c │ │ │ │ mov r0, sl │ │ │ │ - bl 73a688 │ │ │ │ + bl 73a738 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425254,15 +425261,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 37872e │ │ │ │ ldr.w r0, [pc, #1308] @ 378c40 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -425385,15 +425392,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #968] @ (378c50 ) │ │ │ │ mov.w r9, r6, lsl #4 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #264 @ 0x108 │ │ │ │ - bl 633cf4 │ │ │ │ + bl 633da4 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #16 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ mov r0, r6 │ │ │ │ add.w sl, r4, #128 @ 0x80 │ │ │ │ @@ -425513,15 +425520,15 @@ │ │ │ │ add.w r0, sl, #56 @ 0x38 │ │ │ │ strd fp, r6, [sl, #44] @ 0x2c │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ strd r3, r6, [sl, #128] @ 0x80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ str.w r3, [sl, #132] @ 0x84 │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w sl, [r4, #8] │ │ │ │ mov r0, sl │ │ │ │ str.w r3, [sl, #148] @ 0x94 │ │ │ │ str.w r5, [sl, #28] │ │ │ │ str.w r6, [sl, #52] @ 0x34 │ │ │ │ bl 376540 │ │ │ │ @@ -425558,15 +425565,15 @@ │ │ │ │ mov r2, fp │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #484] @ (378c58 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd sl, r1, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37881e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 36f064 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -425588,15 +425595,15 @@ │ │ │ │ bpl.w 378148 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #404] @ (378c60 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 378148 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 36e050 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -425619,15 +425626,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #320] @ (378c68 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.w 37818e │ │ │ │ ldr r3, [pc, #308] @ (378c6c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 378572 │ │ │ │ @@ -425640,15 +425647,15 @@ │ │ │ │ ldr r0, [pc, #280] @ (378c70 ) │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, #356] @ 0x164 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 378572 │ │ │ │ ldr r2, [pc, #260] @ (378c74 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 378332 │ │ │ │ ldr r2, [pc, #192] @ (378c3c ) │ │ │ │ @@ -425662,15 +425669,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (378c78 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 378332 │ │ │ │ ldr r3, [pc, #208] @ (378c7c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3780c4 │ │ │ │ @@ -425686,15 +425693,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ strd r1, fp, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 3780c4 │ │ │ │ mov r8, r6 │ │ │ │ movw r6, #16425 @ 0x4029 │ │ │ │ b.n 3786e6 │ │ │ │ ldr r3, [pc, #144] @ (378c84 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -425705,15 +425712,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3782dc │ │ │ │ ldr r0, [pc, #120] @ (378c88 ) │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.w 3782dc │ │ │ │ nop │ │ │ │ cmp r4, #210 @ 0xd2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ @@ -425723,50 +425730,50 @@ │ │ │ │ @ instruction: 0xffff0b1a │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldrb r7, [r2, #0] │ │ │ │ vtbl.8 d17, {d31}, d16 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r1, r5] │ │ │ │ + ldrsb r4, [r7, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 378c04 │ │ │ │ + bge.n 378b64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #230 @ 0xe6 │ │ │ │ + cmp r2, #150 @ 0x96 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r0, r1, #31 │ │ │ │ lsls r4, r4, #1 │ │ │ │ strb r5, [r0, #19] │ │ │ │ vqrdmlsh.s , , d16[0] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #248 @ 0xf8 │ │ │ │ + cmp r6, #168 @ 0xa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov r8, pc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, r2] │ │ │ │ + strb r4, [r2, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, r2] │ │ │ │ + strb r6, [r6, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, r3] │ │ │ │ + strb r6, [r1, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, r1] │ │ │ │ + strb r6, [r2, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, r5] │ │ │ │ + strb r6, [r2, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, r7] │ │ │ │ + strb r2, [r0, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 3786e6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -425789,30 +425796,30 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ bl 375358 │ │ │ │ mov r6, r0 │ │ │ │ b.n 3786ae │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #12608 @ 0x3140 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ b.n 378970 │ │ │ │ mov.w fp, #0 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ b.n 37887a │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb.w r3, [r3, #234] @ 0xea │ │ │ │ lsl.w r6, fp, r3 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.w 378ed8 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ beq.n 378dc4 │ │ │ │ ldr r1, [pc, #452] @ (378ee0 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -425827,15 +425834,15 @@ │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 3782aa │ │ │ │ ldr.w r3, [r8, #32] │ │ │ │ mov r7, r3 │ │ │ │ mov r0, r7 │ │ │ │ blx 26109c │ │ │ │ mov r0, r8 │ │ │ │ - bl 73a688 │ │ │ │ + bl 73a738 │ │ │ │ b.w 3782e4 │ │ │ │ movs r6, #2 │ │ │ │ b.n 378d42 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ @@ -425870,25 +425877,25 @@ │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ beq.w 378926 │ │ │ │ ldr r0, [pc, #312] @ (378eec ) │ │ │ │ mov r1, r6 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ b.n 3785f6 │ │ │ │ ldr r1, [pc, #296] @ (378ef0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #8] │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 6320b0 │ │ │ │ + bl 632160 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 3782aa │ │ │ │ movw r6, #16771 @ 0x4183 │ │ │ │ b.n 3785f6 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37872e │ │ │ │ @@ -425901,15 +425908,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 37872e │ │ │ │ ldr r0, [pc, #232] @ (378ef8 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37872e │ │ │ │ movs r6, #2 │ │ │ │ b.n 37887a │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ mov.w r6, #16512 @ 0x4080 │ │ │ │ str.w r3, [sl, #144] @ 0x90 │ │ │ │ @@ -425932,15 +425939,15 @@ │ │ │ │ bpl.w 37881e │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #152] @ (378f00 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37881e │ │ │ │ ldr r3, [pc, #128] @ (378efc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37880e │ │ │ │ ldr r3, [pc, #92] @ (378ee8 ) │ │ │ │ @@ -425952,52 +425959,52 @@ │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37880e │ │ │ │ ldr r3, [pc, #64] @ (378ef4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3787fe │ │ │ │ ldr r3, [pc, #40] @ (378ee8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3787fe │ │ │ │ ldr r0, [pc, #56] @ (378f08 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3787fe │ │ │ │ bl 263d98 │ │ │ │ blx 262fb8 │ │ │ │ b.n 3796ca │ │ │ │ vmla.i , , d28[0] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, r2] │ │ │ │ + strh r0, [r4, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 37958a │ │ │ │ vtbl.8 d17, {d31}, d16 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r1] │ │ │ │ + str r2, [r2, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #2 │ │ │ │ + cmp r2, #178 @ 0xb2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #202 @ 0xca │ │ │ │ + cmp r2, #122 @ 0x7a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [pc, #656] @ (37919c ) │ │ │ │ + str r4, [r2, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w r2, [pc, #2876] @ 379a5c │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -426165,15 +426172,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ bcc.w 3798ec │ │ │ │ adds r2, #1 │ │ │ │ ldrh.w r1, [ip, #258] @ 0x102 │ │ │ │ subs r4, r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3792aa │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ bl 36f608 │ │ │ │ @@ -426351,15 +426358,15 @@ │ │ │ │ ldr.w r0, [pc, #1976] @ 379aa4 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #1976] @ 379aa8 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ - bl 73a638 │ │ │ │ + bl 73a6e8 │ │ │ │ adds r3, r6, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ strd r3, r3, [r0, #32] │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ strb.w r3, [r0, #40] @ 0x28 │ │ │ │ @@ -426410,19 +426417,19 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r0, [pc, #1828] @ 379ab4 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ b.n 3792da │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ - bl 73a688 │ │ │ │ + bl 73a738 │ │ │ │ b.n 379158 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 3793aa │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ @@ -426471,15 +426478,15 @@ │ │ │ │ ldreq.w r3, [r9, #448] @ 0x1c0 │ │ │ │ addeq r3, #64 @ 0x40 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r3, r5, #64 @ 0x40 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #24] │ │ │ │ blx 260d68 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ @@ -426636,15 +426643,15 @@ │ │ │ │ ldr.w r3, [pc, #1220] @ 379aa0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3795be │ │ │ │ ldr.w r0, [pc, #1240] @ 379ac0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3795be │ │ │ │ ldr.w r3, [pc, #1144] @ 379a6c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 378fb6 │ │ │ │ ldr.w r2, [pc, #1220] @ 379ac4 │ │ │ │ @@ -426800,15 +426807,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #848] @ (379acc ) │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #288 @ 0x120 │ │ │ │ - bl 633cf4 │ │ │ │ + bl 633da4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r3, [r0, #32] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r4, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ str r1, [r0, #28] │ │ │ │ @@ -426829,15 +426836,15 @@ │ │ │ │ ldr.w r3, [r9, #272] @ 0x110 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 3799fe │ │ │ │ ldrh.w r2, [r9, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [fp, #64] @ 0x40 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 3799f8 │ │ │ │ movs r3, #2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r2, fp │ │ │ │ @@ -426926,29 +426933,29 @@ │ │ │ │ bpl.w 3792aa │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [pc, #540] @ (379adc ) │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3792aa │ │ │ │ ldr r3, [pc, #496] @ (379abc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3795be │ │ │ │ ldr r3, [pc, #456] @ (379aa0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3795be │ │ │ │ ldr r0, [pc, #508] @ (379ae0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3795be │ │ │ │ movw r6, #16824 @ 0x41b8 │ │ │ │ b.n 379158 │ │ │ │ ldr.w r2, [r4, #448] @ 0x1c0 │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r1, [r4, #340] @ 0x154 │ │ │ │ mla r1, r2, r6, r1 │ │ │ │ @@ -426992,15 +426999,15 @@ │ │ │ │ ldr.w r3, [r9, #272] @ 0x110 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3799fe │ │ │ │ ldrh.w r2, [r9, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r4, #64] @ 0x40 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3799f8 │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r1, r7 │ │ │ │ @@ -427036,15 +427043,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (379aa0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3792aa │ │ │ │ ldr r0, [pc, #272] @ (379ae8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3792aa │ │ │ │ mov r6, r8 │ │ │ │ b.w 379158 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov ip, r5 │ │ │ │ b.n 3794ba │ │ │ │ movs r2, #15 │ │ │ │ @@ -427087,100 +427094,100 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37969e │ │ │ │ ldr r0, [pc, #164] @ (379af0 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37969e │ │ │ │ adds r4, r7, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #96] @ (379ad4 ) │ │ │ │ + ldr r6, [pc, #800] @ (379d94 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r0, r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [pc, #384] @ (379bfc ) │ │ │ │ + ldr r5, [pc, #64] @ (379abc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [pc, #384] @ (379c00 ) │ │ │ │ + ldr r5, [pc, #64] @ (379ac0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #512] @ (379c84 ) │ │ │ │ + ldr r4, [pc, #192] @ (379b44 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #496] @ (379c78 ) │ │ │ │ + ldr r4, [pc, #176] @ (379b38 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #496] @ (379c7c ) │ │ │ │ + ldr r4, [pc, #176] @ (379b3c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #464] @ (379c60 ) │ │ │ │ + ldr r4, [pc, #144] @ (379b20 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #432] @ (379c44 ) │ │ │ │ + ldr r4, [pc, #112] @ (379b04 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, r7, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r3, [pc, #272] @ (379bac ) │ │ │ │ + ldr r3, [pc, #976] @ (379e6c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [pc, #464] @ (379c70 ) │ │ │ │ + ldr r3, [pc, #144] @ (379b30 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r0, #-396]! @ 0xfffffe74 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ vtbl.8 d17, {d31-) │ │ │ │ + ldr r2, [pc, #240] @ (379ba4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [pc, #24] @ (379ad0 ) │ │ │ │ + ldr r5, [pc, #728] @ (379d90 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r2, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #28 │ │ │ │ + movs r3, #204 @ 0xcc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bx r4 │ │ │ │ + @ instruction: 0x47d6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr.w r0, [r6, #99] @ 0x63 │ │ │ │ str r3, [r2, #92] @ 0x5c │ │ │ │ vqrshrun.s64 d22, , #1 │ │ │ │ @ instruction: 0xffff5d29 │ │ │ │ @ instruction: 0xffff49fc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #96] @ (379b40 ) │ │ │ │ + ldr r0, [pc, #800] @ (379e00 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r0, #32 │ │ │ │ + movs r0, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r3 │ │ │ │ + cmp r6, r9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r4, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - blxns r2 │ │ │ │ + ldr r0, [pc, #272] @ (379c04 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #648] @ (379d80 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37968a │ │ │ │ ldr r3, [pc, #640] @ (379d84 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37968a │ │ │ │ ldr r0, [pc, #632] @ (379d88 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37968a │ │ │ │ ldr r3, [pc, #624] @ (379d8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379774 │ │ │ │ ldr r3, [pc, #604] @ (379d84 ) │ │ │ │ @@ -427191,15 +427198,15 @@ │ │ │ │ ldr r0, [pc, #604] @ (379d90 ) │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 379774 │ │ │ │ ldr r3, [pc, #588] @ (379d94 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379736 │ │ │ │ ldr r3, [pc, #560] @ (379d84 ) │ │ │ │ @@ -427210,15 +427217,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #564] @ (379d98 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 379736 │ │ │ │ ldrb.w r3, [fp, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq.w 3799ea │ │ │ │ cmp r3, #15 │ │ │ │ beq.w 379158 │ │ │ │ @@ -427234,15 +427241,15 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37971e │ │ │ │ ldr r0, [pc, #508] @ (379da0 ) │ │ │ │ mov r1, sl │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37971e │ │ │ │ ldr r3, [pc, #492] @ (379da4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37992e │ │ │ │ ldr r3, [pc, #448] @ (379d84 ) │ │ │ │ @@ -427253,15 +427260,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #472] @ (379da8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37992e │ │ │ │ ldr r3, [pc, #448] @ (379da4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3797b8 │ │ │ │ ldr r3, [pc, #404] @ (379d84 ) │ │ │ │ @@ -427272,15 +427279,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #428] @ (379dac ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3797b8 │ │ │ │ ldr r3, [pc, #384] @ (379d94 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 379b74 │ │ │ │ ldr r3, [pc, #360] @ (379d84 ) │ │ │ │ @@ -427308,15 +427315,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #348] @ (379db4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 379818 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 36d310 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 37968c │ │ │ │ @@ -427349,15 +427356,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 379158 │ │ │ │ ldr r0, [pc, #240] @ (379dbc ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 379158 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #224] @ (379dc0 ) │ │ │ │ movw r2, #4722 @ 0x1272 │ │ │ │ ldr r1, [pc, #224] @ (379dc4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -427376,15 +427383,15 @@ │ │ │ │ bpl.w 379838 │ │ │ │ ldr r0, [pc, #192] @ (379dcc ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 379838 │ │ │ │ ldr r3, [pc, #172] @ (379dd0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379a10 │ │ │ │ @@ -427393,26 +427400,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 379a10 │ │ │ │ ldr r0, [pc, #152] @ (379dd4 ) │ │ │ │ mov r6, r4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 379158 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 379a06 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #132] @ (379dd8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 379c26 │ │ │ │ ldr r3, [pc, #116] @ (379ddc ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ ldr r1, [pc, #116] @ (379de0 ) │ │ │ │ ldr r0, [pc, #116] @ (379de4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -427421,61 +427428,61 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ bl 263d68 │ │ │ │ nop │ │ │ │ movs r3, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blx r8 │ │ │ │ + ldr r0, [pc, #448] @ (379f4c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, lr │ │ │ │ + bx r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #152] @ (379e34 ) │ │ │ │ + ldr r0, [pc, #856] @ (37a0f4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ - bx sl │ │ │ │ + ldr r0, [pc, #24] @ (379dbc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bxns pc │ │ │ │ + ldr r0, [pc, #176] @ (379e5c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bx r9 │ │ │ │ + @ instruction: 0x47fe │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r1 │ │ │ │ + cmp ip, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r7 │ │ │ │ + mov r6, sp │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r4!, {r2, r3, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r2, #17 │ │ │ │ + asrs r6, r0, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ negs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, r3 │ │ │ │ + add ip, r9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add sl, pc │ │ │ │ + cmp sl, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov r6, r6 │ │ │ │ + mov lr, ip │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r1, r6, r7} │ │ │ │ + stmia r4!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r6, #31 │ │ │ │ + adds r4, r4, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, r3, r0 │ │ │ │ + adds r0, r1, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #176] @ (379eac ) │ │ │ │ @@ -427503,15 +427510,15 @@ │ │ │ │ movwcs r0, #16386 @ 0x4002 │ │ │ │ bcs.n 379e6e │ │ │ │ ldr r2, [pc, #120] @ (379eb4 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 723530 │ │ │ │ + bl 7235e0 │ │ │ │ rsbs r2, r5, #512 @ 0x200 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ sbc.w r4, r4, r4, lsl #1 │ │ │ │ cmp r8, r2 │ │ │ │ sbcs r3, r4 │ │ │ │ add.w r1, r7, #128 @ 0x80 │ │ │ │ @@ -427544,15 +427551,15 @@ │ │ │ │ bl 36f874 │ │ │ │ b.n 379e6e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r4, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 379c54 │ │ │ │ + b.n 379db4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r2, r6, #25 │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -427656,15 +427663,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 379f60 │ │ │ │ ldr r0, [pc, #44] @ (37a00c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 379f60 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r1, #24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #23 │ │ │ │ @@ -427673,15 +427680,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #21 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r2, [pc, #384] @ (37a188 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r0, r5 │ │ │ │ + add r8, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -427811,15 +427818,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (37a1b4 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37a15c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r6, #18 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r0, #18 │ │ │ │ @@ -427828,15 +427835,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r4 │ │ │ │ + muls r2, r2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-32] │ │ │ │ mov r7, r0 │ │ │ │ @@ -427922,15 +427929,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (37a2dc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37a20c │ │ │ │ ldr r0, [pc, #44] @ (37a2e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r1, [r5, #83] @ 0x53 │ │ │ │ b.n 37a20c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r2, #12 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -427940,15 +427947,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r4, r6 │ │ │ │ + negs r4, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -428074,15 +428081,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37a33e │ │ │ │ ldr r0, [pc, #40] @ (37a474 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37a33e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r4, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #6 │ │ │ │ @@ -428091,15 +428098,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - eors r0, r3 │ │ │ │ + asrs r0, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3512] @ 0xdb8 │ │ │ │ sub.w sp, sp, #548 @ 0x224 │ │ │ │ ldr r3, [pc, #272] @ (37a5a0 ) │ │ │ │ @@ -428134,15 +428141,15 @@ │ │ │ │ add.w r8, r8, #64 @ 0x40 │ │ │ │ mov r7, r4 │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ cbz r3, 37a508 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ adds r3, r5, r3 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -428208,15 +428215,15 @@ │ │ │ │ bl 36d3fc │ │ │ │ b.n 37a52a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r7, #178 @ 0xb2 │ │ │ │ + eors r2, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r0, r1, #30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -428289,15 +428296,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 37a5d8 │ │ │ │ ldr r0, [pc, #76] @ (37a6c4 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 37a5d8 │ │ │ │ cbz r2, 37a6a6 │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 37a6a6 │ │ │ │ @@ -428315,15 +428322,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #96 @ 0x60 │ │ │ │ + subs r7, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -428466,15 +428473,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (37a88c ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37a838 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7, #23 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r2, r4, #23 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ @@ -428483,15 +428490,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #202 @ 0xca │ │ │ │ + subs r4, #122 @ 0x7a │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r4, r2 │ │ │ │ @@ -428607,15 +428614,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37a8ee │ │ │ │ ldr r0, [pc, #52] @ (37aa0c ) │ │ │ │ mov r2, sl │ │ │ │ ldrb.w r1, [r7, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37a8ee │ │ │ │ movs r2, #0 │ │ │ │ b.n 37a948 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r6, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -428627,15 +428634,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r7, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r4, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #34 @ 0x22 │ │ │ │ + subs r3, #210 @ 0xd2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -428769,15 +428776,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37aa6a │ │ │ │ ldr r0, [pc, #44] @ (37abb4 ) │ │ │ │ uxth r1, r4 │ │ │ │ ldrb.w r2, [r8, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37aa6a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ lsls r6, r6, #10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #10 │ │ │ │ @@ -428786,15 +428793,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r1, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #164 @ 0xa4 │ │ │ │ + subs r2, #84 @ 0x54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #252] @ 37acc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -428868,15 +428875,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 37abe0 │ │ │ │ ldr r0, [pc, #76] @ (37acd4 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 37abe0 │ │ │ │ cbnz r2, 37acb4 │ │ │ │ add.w r2, r6, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 37acb4 │ │ │ │ @@ -428894,15 +428901,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #212 @ 0xd4 │ │ │ │ + subs r1, #132 @ 0x84 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3504] @ 0xdb0 │ │ │ │ sub.w sp, sp, #556 @ 0x22c │ │ │ │ mov r7, r2 │ │ │ │ @@ -428967,15 +428974,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ cbz r3, 37add4 │ │ │ │ add.w r2, r8, #362 @ 0x16a │ │ │ │ ldr.w r3, [r3, r2, lsl #2] │ │ │ │ cbz r3, 37add4 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ @@ -429003,32 +429010,32 @@ │ │ │ │ b.n 37ad8c │ │ │ │ add r3, pc, #164 @ (adr r3, 37ae90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ movw r5, #51711 @ 0xc9ff │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #140 @ (adr r3, 37ae90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strd r0, r1, [r3, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, #120 @ (adr r3, 37ae90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #104 @ (adr r3, 37ae90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ strd r4, r7, [r3, #112] @ 0x70 │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ str r1, [r3, #68] @ 0x44 │ │ │ │ str r1, [r3, #84] @ 0x54 │ │ │ │ @@ -429127,15 +429134,15 @@ │ │ │ │ ldr.w r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 37b0c6 │ │ │ │ add.w r0, r5, #12608 @ 0x3140 │ │ │ │ add.w r9, sp, #60 @ 0x3c │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ - bl 732828 │ │ │ │ + bl 7328d8 │ │ │ │ cbnz r0, 37afa8 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ add.w r9, sp, #24 │ │ │ │ movw r3, #4099 @ 0x1003 │ │ │ │ add.w lr, sp, #20 │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ add.w ip, sp, #60 @ 0x3c │ │ │ │ @@ -429234,15 +429241,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37af1a │ │ │ │ ldr r0, [pc, #48] @ (37b0ec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37af1a │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 37aff4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ cdp2 0, 2, cr0, cr2, cr7, {3} │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -429250,15 +429257,15 @@ │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [r6], #412 @ 0x19c │ │ │ │ adds r7, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #194 @ 0xc2 │ │ │ │ + adds r5, #114 @ 0x72 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3496] @ 0xda8 │ │ │ │ sub.w sp, sp, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #560] @ (37b338 ) │ │ │ │ @@ -429295,15 +429302,15 @@ │ │ │ │ bhi.w 37b32e │ │ │ │ add.w r4, r4, #5632 @ 0x1600 │ │ │ │ adds r4, #16 │ │ │ │ ldr.w r3, [r7, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37b32e │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldrd r5, r8, [r0, #40] @ 0x28 │ │ │ │ ldrd r4, r9, [r0, #48] @ 0x30 │ │ │ │ ldrd r6, fp, [r0, #96] @ 0x60 │ │ │ │ ldrd sl, r3, [r0, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsrs r4, r4, #9 │ │ │ │ @@ -429328,23 +429335,23 @@ │ │ │ │ movw r8, #999 @ 0x3e7 │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ ldrb.w r7, [r5, #2290] @ 0x8f2 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ strb r7, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r3, #32] │ │ │ │ adds.w r0, r4, r8 │ │ │ │ mov.w r1, r9, lsr #9 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrh.w r3, [r5, #2288] @ 0x8f0 │ │ │ │ strd r0, r1, [r2, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ str.w sl, [r2, #64] @ 0x40 │ │ │ │ strd r6, fp, [r2, #80] @ 0x50 │ │ │ │ @@ -429354,29 +429361,29 @@ │ │ │ │ ldrh.w r1, [r2, #3344] @ 0xd10 │ │ │ │ cmp r1, r3 │ │ │ │ bls.n 37b2b0 │ │ │ │ ldrh.w r2, [r2, #3346] @ 0xd12 │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 37b2b0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r0, r0, r2 │ │ │ │ movw r2, #61056 @ 0xee80 │ │ │ │ movt r2, #54 @ 0x36 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strd r0, r1, [r3, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37b324 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -429427,15 +429434,15 @@ │ │ │ │ mov r8, r6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cbz r3, 37b31c │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w r8, r8, r3 │ │ │ │ @@ -429572,15 +429579,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37b44a │ │ │ │ ldr.w r0, [pc, #1704] @ 37bae8 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ ldr.w r2, [pc, #1692] @ 37baec │ │ │ │ ldr.w r3, [pc, #1664] @ 37bad4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -429610,15 +429617,15 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strd sl, r3, [sp] │ │ │ │ ubfx r3, r5, #8, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1612] @ 37baf4 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37b3a6 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ bne.n 37b4c0 │ │ │ │ ldrb.w r3, [r3, #2157] @ 0x86d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37b9fe │ │ │ │ ldr.w r3, [fp] │ │ │ │ @@ -429633,15 +429640,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37b44a │ │ │ │ ldr.w r0, [pc, #1556] @ 37baf8 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37b44a │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37b44a │ │ │ │ ldr.w r3, [pc, #1540] @ 37bafc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -429651,15 +429658,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37b44a │ │ │ │ ldr.w r0, [pc, #1520] @ 37bb00 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37b44a │ │ │ │ add r6, sp, #36 @ 0x24 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 262b9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -430219,26 +430226,26 @@ │ │ │ │ ldr??.w r0, [ip, r7, lsl #2] │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #172 @ 0xac │ │ │ │ + adds r2, #92 @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb.w r0, [lr, #103] @ 0x67 │ │ │ │ subs r4, r2, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #2 │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r1, #10 │ │ │ │ + adds r1, #186 @ 0xba │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #96 @ 0x60 │ │ │ │ + cmp r2, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r2, [pc, #3068] @ 37c714 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -430373,15 +430380,15 @@ │ │ │ │ and.w r2, r2, #1 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37bc3a │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ - bl 73adc4 │ │ │ │ + bl 73ae74 │ │ │ │ ldr.w r2, [pc, #2692] @ 37c720 │ │ │ │ ldr.w r3, [pc, #2684] @ 37c71c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -430400,15 +430407,15 @@ │ │ │ │ bne.n 37bc28 │ │ │ │ mov fp, sl │ │ │ │ ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ movs r6, #1 │ │ │ │ ldr.w r0, [fp, #8] │ │ │ │ ldr.w r1, [fp, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ ldr.w r4, [fp, #72] @ 0x48 │ │ │ │ str.w r1, [fp, #8] │ │ │ │ ldrd r3, r2, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37bf72 │ │ │ │ str.w r2, [r3, #176] @ 0xb0 │ │ │ │ ldrd r2, r3, [r4, #172] @ 0xac │ │ │ │ @@ -430479,15 +430486,15 @@ │ │ │ │ ldr.w r1, [pc, #2424] @ 37c730 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [fp] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #112] @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r6, [sp, #116] @ 0x74 │ │ │ │ ldr.w r2, [fp, #12] │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ @@ -431088,15 +431095,15 @@ │ │ │ │ lsrs r3, r5, #8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w r9, #0 │ │ │ │ bfi r6, r3, #24, #8 │ │ │ │ mov r3, r4 │ │ │ │ ands r7, r6 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ - bl 73a638 │ │ │ │ + bl 73a6e8 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [r0, #28] │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ sub.w r2, r6, #4294967295 @ 0xffffffff │ │ │ │ clz r2, r2 │ │ │ │ str r4, [r0, #24] │ │ │ │ @@ -431135,15 +431142,15 @@ │ │ │ │ ldr r1, [pc, #960] @ (37c788 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ ldr.w r3, [r0, #2240] @ 0x8c0 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr.w lr, [r4, #68] @ 0x44 │ │ │ │ @@ -431293,15 +431300,15 @@ │ │ │ │ bpl.w 37bf60 │ │ │ │ ldr r0, [pc, #508] @ (37c794 ) │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #68] @ 0x44 │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37bf60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrd r3, r7, [r4, #76] @ 0x4c │ │ │ │ and.w r2, r3, #15 │ │ │ │ mov.w r9, r3, lsr #8 │ │ │ │ uxth r5, r7 │ │ │ │ @@ -431429,72 +431436,72 @@ │ │ │ │ rsb r0, r0, #103 @ 0x67 │ │ │ │ subs.w r0, lr, #103 @ 0x67 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ orr.w r0, r4, #103 @ 0x67 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #504 @ (adr r3, 37c924 ) │ │ │ │ + add r4, pc, #184 @ (adr r4, 37c7e4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #808] @ 0x328 │ │ │ │ + ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #248 @ 0xf8 │ │ │ │ + subs r5, #168 @ 0xa8 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r0, #26 │ │ │ │ + cmp r0, #202 @ 0xca │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #224 @ 0xe0 │ │ │ │ + movs r4, #144 @ 0x90 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #244 @ 0xf4 │ │ │ │ + movs r4, #164 @ 0xa4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #236 @ 0xec │ │ │ │ + movs r5, #156 @ 0x9c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #204 @ 0xcc │ │ │ │ + movs r5, #124 @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #248 @ 0xf8 │ │ │ │ + movs r5, #168 @ 0xa8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #12 │ │ │ │ + movs r5, #188 @ 0xbc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #228 @ 0xe4 │ │ │ │ + movs r4, #148 @ 0x94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #244 @ 0xf4 │ │ │ │ + movs r4, #164 @ 0xa4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #4 │ │ │ │ + movs r4, #180 @ 0xb4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #16 │ │ │ │ + movs r4, #192 @ 0xc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #36 @ 0x24 │ │ │ │ + movs r4, #212 @ 0xd4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #56 @ 0x38 │ │ │ │ + movs r4, #232 @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #76 @ 0x4c │ │ │ │ + movs r4, #252 @ 0xfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #96 @ 0x60 │ │ │ │ + movs r5, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #220 @ 0xdc │ │ │ │ + movs r5, #140 @ 0x8c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #240 @ 0xf0 │ │ │ │ + movs r5, #160 @ 0xa0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldmia r5, {r2, r3, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ - vqrdmulh.s , , d26[0] │ │ │ │ + vcvt.f32.u32 d25, d10, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #752] @ 0x2f0 │ │ │ │ + str r6, [sp, #432] @ 0x1b0 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #234 @ 0xea │ │ │ │ + adds r7, #154 @ 0x9a │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #234 @ 0xea │ │ │ │ + cmp r4, #154 @ 0x9a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, sp, #848 @ 0x350 │ │ │ │ + add r4, sp, #528 @ 0x210 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #808] @ 0x328 │ │ │ │ + ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [r4, #80] @ 0x50 │ │ │ │ ldr r7, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ lsrs r1, r3, #31 │ │ │ │ @@ -431658,15 +431665,15 @@ │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cbz r3, 37c980 │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37e780 │ │ │ │ strh r6, [r3, #12] │ │ │ │ - bl 632148 │ │ │ │ + bl 6321f8 │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37c96c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r2, [r5, #6] │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ adds r3, #1 │ │ │ │ @@ -431831,15 +431838,15 @@ │ │ │ │ ldr.w r1, [pc, #1880] @ 37d298 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 38644c │ │ │ │ clz r0, r0 │ │ │ │ cmp r6, #0 │ │ │ │ mov.w r0, r0, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -431958,15 +431965,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.n 37ccb0 │ │ │ │ ldr.w r0, [pc, #1536] @ 37d2a8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ movw r8, #16385 @ 0x4001 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ strh.w r8, [r4, #12] │ │ │ │ bl 36d5c4 │ │ │ │ b.w 37bd8c │ │ │ │ ldr.w r3, [pc, #1508] @ 37d2ac │ │ │ │ @@ -432161,15 +432168,15 @@ │ │ │ │ cmn.w r7, #258 @ 0x102 │ │ │ │ it cs │ │ │ │ movwcs r8, #16655 @ 0x410f │ │ │ │ bcs.w 37bf60 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ b.w 37bf60 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ - bl 73a688 │ │ │ │ + bl 73a738 │ │ │ │ b.w 37bf60 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37d018 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #25 │ │ │ │ bhi.w 37d58e │ │ │ │ tbh [pc, r3, lsl #1] │ │ │ │ @@ -432209,15 +432216,15 @@ │ │ │ │ b.w 37c6f8 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #840] @ (37d2c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, sl, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r6, r2, #31 │ │ │ │ bmi.w 37bffe │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -432235,15 +432242,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37ccd4 │ │ │ │ ldr r0, [pc, #788] @ (37d2c8 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37ccd4 │ │ │ │ ldr r3, [pc, #772] @ (37d2cc ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -432253,15 +432260,15 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37ccd4 │ │ │ │ ldr r0, [pc, #748] @ (37d2d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37ccd4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 37d010 │ │ │ │ ldr r3, [pc, #736] @ (37d2d4 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -432271,15 +432278,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 37d010 │ │ │ │ ldr r0, [pc, #720] @ (37d2d8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ mov.w r8, #16640 @ 0x4100 │ │ │ │ b.w 37bf60 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #26 │ │ │ │ bhi.w 37cf14 │ │ │ │ add r2, pc, #8 @ (adr r2, 37d02c ) │ │ │ │ ldr.w r0, [r2, r3, lsl #2] │ │ │ │ @@ -432393,23 +432400,23 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 37d16a │ │ │ │ ldr r0, [pc, #384] @ (37d2e4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ movw r8, #16642 @ 0x4102 │ │ │ │ b.w 37bf60 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37bf60 │ │ │ │ movs r2, #7 │ │ │ │ strh r2, [r3, #12] │ │ │ │ - bl 63218c │ │ │ │ + bl 63223c │ │ │ │ b.w 37bf60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d13e │ │ │ │ ldr r3, [pc, #344] @ (37d2e8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -432421,15 +432428,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 37d13e │ │ │ │ ldr r0, [pc, #324] @ (37d2ec ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37d13e │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37d13e │ │ │ │ ldr r3, [pc, #312] @ (37d2f0 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -432439,15 +432446,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37d13e │ │ │ │ ldr r0, [pc, #296] @ (37d2f4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37d13e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d16a │ │ │ │ ldr r3, [pc, #280] @ (37d2f8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -432459,15 +432466,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37d16a │ │ │ │ ldr r0, [pc, #260] @ (37d2fc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37d16a │ │ │ │ ldr r3, [pc, #252] @ (37d300 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 37d216 │ │ │ │ ldr r3, [pc, #148] @ (37d2a0 ) │ │ │ │ @@ -432490,15 +432497,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (37d2a0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37d230 │ │ │ │ ldr r0, [pc, #196] @ (37d308 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37d230 │ │ │ │ ldr r3, [pc, #188] @ (37d30c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37bda8 │ │ │ │ ldr r3, [pc, #68] @ (37d2a0 ) │ │ │ │ @@ -432506,90 +432513,90 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 37bda8 │ │ │ │ ldr r0, [pc, #168] @ (37d310 ) │ │ │ │ ldrh.w r2, [fp, #12] │ │ │ │ ldrh.w r1, [fp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 37bda8 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ b.w 37c830 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #312 @ 0x138 │ │ │ │ + add r2, sp, #1016 @ 0x3f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #272] @ 0x110 │ │ │ │ + ldr r1, [sp, #976] @ 0x3d0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #952] @ 0x3b8 │ │ │ │ + str r6, [sp, #632] @ 0x278 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r0, #50] @ 0x32 │ │ │ │ + ldrh r0, [r6, #54] @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r7, #110 @ 0x6e │ │ │ │ + adds r0, #30 │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r4, r6 │ │ │ │ + adds r2, r2, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #200 @ (adr r5, 37d37c ) │ │ │ │ + add r5, pc, #904 @ (adr r5, 37d63c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37cb3c │ │ │ │ + b.n 37cc9c │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r5, #29 │ │ │ │ + adds r2, r3, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r1, #29 │ │ │ │ + asrs r2, r7, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r6, r3, r2 │ │ │ │ + adds r6, r1, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #13 │ │ │ │ + lsrs r0, r4, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb38003f │ │ │ │ + @ instruction: 0xebe8003f │ │ │ │ cmp r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r2, r4 │ │ │ │ + subs r6, r0, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, pc, #352 @ (adr r1, 37d440 ) │ │ │ │ + add r2, pc, #32 @ (adr r2, 37d300 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, r6 │ │ │ │ + adds r4, r1, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, r0 │ │ │ │ + adds r0, r2, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #27 │ │ │ │ + asrs r6, r3, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ orrs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, r0 │ │ │ │ + adds r0, r3, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #3 │ │ │ │ + subs r0, r1, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, #5 │ │ │ │ + subs r6, r7, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r8, [r4, #80] @ 0x50 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ubfx r5, r8, #16, #8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -432691,15 +432698,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37d098 │ │ │ │ ldr.w r0, [pc, #3032] @ 37e018 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ mov r0, r5 │ │ │ │ blx 26109c │ │ │ │ b.w 37c2fc │ │ │ │ mov.w r8, #2 │ │ │ │ mov r0, r7 │ │ │ │ blx 26109c │ │ │ │ b.w 37bf60 │ │ │ │ @@ -432724,15 +432731,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37c70a │ │ │ │ ldr.w r0, [pc, #2948] @ 37e020 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 37c70a │ │ │ │ ldr.w r3, [pc, #2936] @ 37e024 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37c7b8 │ │ │ │ @@ -432745,15 +432752,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 37c7b8 │ │ │ │ uxtb r7, r7 │ │ │ │ cmp r7, #1 │ │ │ │ bne.w 37bf5c │ │ │ │ add.w r3, sl, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432797,15 +432804,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37c6bc │ │ │ │ ldr.w r0, [pc, #2752] @ 37e030 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 37c6bc │ │ │ │ tst.w r7, #4128768 @ 0x3f0000 │ │ │ │ movw r5, #343 @ 0x157 │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ b.w 37c6bc │ │ │ │ ldr.w r3, [pc, #2724] @ 37e034 │ │ │ │ @@ -432827,15 +432834,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37bf5c │ │ │ │ ldr.w r0, [pc, #2676] @ 37e03c │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 37bf5c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37d622 │ │ │ │ movw r8, #16648 @ 0x4108 │ │ │ │ b.w 37bf60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -432852,15 +432859,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37d5dc │ │ │ │ ldr.w r0, [pc, #2620] @ 37e044 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37d5dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37d64a │ │ │ │ movw r8, #16403 @ 0x4013 │ │ │ │ b.w 37bf60 │ │ │ │ ldr.w r3, [pc, #2588] @ 37e040 │ │ │ │ @@ -432873,15 +432880,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37d5dc │ │ │ │ ldr.w r0, [pc, #2568] @ 37e048 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37d5dc │ │ │ │ ldr.w r3, [pc, #2560] @ 37e04c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d61a │ │ │ │ @@ -432890,15 +432897,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 37d61a │ │ │ │ ldr.w r0, [pc, #2536] @ 37e050 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37d61a │ │ │ │ movw r8, #16425 @ 0x4029 │ │ │ │ b.n 37d456 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 37d456 │ │ │ │ bic.w r1, r1, r6 │ │ │ │ b.n 37d3fe │ │ │ │ @@ -432928,26 +432935,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 37d13e │ │ │ │ ldr.w r0, [pc, #2444] @ 37e05c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37d13e │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2428] @ 37e060 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ cmp.w r9, #4 │ │ │ │ it eq │ │ │ │ cmpeq r1, #6 │ │ │ │ beq.w 37caee │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -432963,15 +432970,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37d16a │ │ │ │ ldr.w r0, [pc, #2360] @ 37e068 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37d16a │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 37a5b0 │ │ │ │ mov r8, r0 │ │ │ │ b.w 37bf60 │ │ │ │ @@ -433049,15 +433056,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r5, [sp] │ │ │ │ ldr.w r0, [pc, #2136] @ 37e074 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.w 37c5cc │ │ │ │ mvn.w r7, #256 @ 0x100 │ │ │ │ subs.w r3, r9, #0 │ │ │ │ add.w r2, r9, r7 │ │ │ │ it ne │ │ │ │ @@ -433208,22 +433215,22 @@ │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ bl 36f874 │ │ │ │ mov r8, r0 │ │ │ │ b.w 37bf60 │ │ │ │ movs r0, #1 │ │ │ │ movs r7, #0 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ add.w r3, sl, #6368 @ 0x18e0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r6, r5, [r3] │ │ │ │ ldrd r9, r8, [r3, #-8] │ │ │ │ movs r3, #0 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ subs.w r3, r9, r6 │ │ │ │ sbc.w r5, r8, r5 │ │ │ │ adds r6, r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ bfi r7, r5, #0, #16 │ │ │ │ @@ -433273,15 +433280,15 @@ │ │ │ │ b.n 37daa0 │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 37daf0 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37da9c │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 632b64 │ │ │ │ + bl 632c14 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37da9c │ │ │ │ ldr.w r1, [pc, #1480] @ 37e07c │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -433296,15 +433303,15 @@ │ │ │ │ ldr.w r3, [pc, #1340] @ 37e014 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37c6bc │ │ │ │ ldr.w r0, [pc, #1440] @ 37e084 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 37c6bc │ │ │ │ ldr.w r1, [pc, #1428] @ 37e088 │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ b.n 37daba │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ subs.w r3, r9, #0 │ │ │ │ @@ -433364,15 +433371,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37d79e │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ ldr.w r0, [pc, #1248] @ 37e090 │ │ │ │ add r0, pc │ │ │ │ ldrh.w r1, [r3, #3864] @ 0xf18 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37d79e │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ ldrh.w r5, [r3, #3344] @ 0xd10 │ │ │ │ b.w 37c6bc │ │ │ │ movs r5, #0 │ │ │ │ b.w 37c6bc │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -433400,15 +433407,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37da36 │ │ │ │ ldr.w r0, [pc, #1156] @ 37e098 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37da36 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -433512,15 +433519,15 @@ │ │ │ │ @ instruction: 0xfa9fffff │ │ │ │ ldrb.w r0, [r4, #83] @ 0x53 │ │ │ │ ldrh.w r3, [r4, #78] @ 0x4e │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (37e0a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r2, [r4, #76] @ 0x4c │ │ │ │ cmp r2, #31 │ │ │ │ bhi.w 37de54 │ │ │ │ add r3, pc, #8 @ (adr r3, 37dd44 ) │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ add r3, r1 │ │ │ │ bx r3 │ │ │ │ @@ -433620,15 +433627,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ bl 36f874 │ │ │ │ mov r8, r0 │ │ │ │ b.w 37bf60 │ │ │ │ ldr r0, [pc, #632] @ (37e0a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37ddde │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -433652,20 +433659,20 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37bf5c │ │ │ │ ldr r0, [pc, #564] @ (37e0b0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 37bf5c │ │ │ │ ldr r0, [pc, #556] @ (37e0b4 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrb.w r3, [r2, #2252] @ 0x8cc │ │ │ │ ldrb.w r2, [r2, #2124] @ 0x84c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 37c60c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -433766,19 +433773,19 @@ │ │ │ │ ldrd r6, r7, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37e0dc │ │ │ │ add.w r5, sl, #6368 @ 0x18e0 │ │ │ │ movs r0, #1 │ │ │ │ strd r6, r7, [r5, #-8] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ strd r0, r1, [r5] │ │ │ │ b.w 37bf60 │ │ │ │ ldr r3, [pc, #216] @ (37e0b8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -433787,107 +433794,107 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37deca │ │ │ │ ldr r0, [pc, #192] @ (37e0bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37deca │ │ │ │ mov.w r8, #2 │ │ │ │ b.w 37bf60 │ │ │ │ - ldr r6, [sp, #336] @ 0x150 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #8 │ │ │ │ + lsrs r2, r4, #11 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #28 │ │ │ │ + asrs r0, r4, #31 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, r1 │ │ │ │ + subs r2, r4, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, r5 │ │ │ │ + adds r0, r0, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [sp, #600] @ 0x258 │ │ │ │ + ldr r5, [sp, #280] @ 0x118 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, r0 │ │ │ │ + adds r4, r3, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #30 │ │ │ │ + adds r0, r1, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r4, #29 │ │ │ │ + adds r2, r2, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #27 │ │ │ │ + asrs r4, r2, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #23 │ │ │ │ + asrs r6, r1, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r3, #20 │ │ │ │ + asrs r4, r1, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #20 │ │ │ │ + asrs r6, r5, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #31 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, r5, r4 │ │ │ │ + adds r2, r3, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [sp, #368] @ 0x170 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r3, r0] │ │ │ │ + ldrb r0, [r1, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r4, [pc, #496] @ (37e274 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #22 │ │ │ │ + asrs r2, r0, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #22 │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #11 │ │ │ │ + asrs r2, r0, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 37e028 │ │ │ │ + blt.n 37e188 │ │ │ │ movs r7, r7 │ │ │ │ negs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #4 │ │ │ │ + asrs r2, r2, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #2 │ │ │ │ + asrs r2, r3, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #2 │ │ │ │ + asrs r0, r7, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r7, #9 │ │ │ │ + asrs r2, r5, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #31 │ │ │ │ + asrs r0, r4, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ movs r1, #8 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -433908,15 +433915,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37dfba │ │ │ │ ldr.w r0, [pc, #1748] @ 37e7d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37dfba │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.w 37bf60 │ │ │ │ mov r8, r3 │ │ │ │ b.w 37bf60 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -434006,29 +434013,29 @@ │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b.n 37e226 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ - bl 632b6c │ │ │ │ + bl 632c1c │ │ │ │ cmp r6, r7 │ │ │ │ beq.n 37e246 │ │ │ │ ldr.w r4, [r7, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 37e222 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37e21a │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 632b64 │ │ │ │ + bl 632c14 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37e21a │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 697e88 │ │ │ │ + bl 697f38 │ │ │ │ b.n 37e21a │ │ │ │ mov r4, r9 │ │ │ │ b.w 37bf60 │ │ │ │ ldr.w r0, [pc, #1412] @ 37e7d4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -434040,15 +434047,15 @@ │ │ │ │ lsls r6, r0, #16 │ │ │ │ bpl.n 37e1f6 │ │ │ │ ldr.w r0, [pc, #1392] @ 37e7d8 │ │ │ │ adds r2, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ b.n 37e1f6 │ │ │ │ movw r8, #16396 @ 0x400c │ │ │ │ b.w 37bf60 │ │ │ │ adds r7, #1 │ │ │ │ beq.n 37e2fc │ │ │ │ @@ -434149,15 +434156,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37c966 │ │ │ │ ldr.w r0, [pc, #1056] @ 37e7e0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ ldr.w r5, [r3, r6, lsl #2] │ │ │ │ b.w 37c966 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 37aea4 │ │ │ │ @@ -434236,15 +434243,15 @@ │ │ │ │ ldr r0, [pc, #844] @ (37e7e8 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strd r7, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r9 │ │ │ │ strd r6, r5, [sp] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 37c8a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37d010 │ │ │ │ @@ -434258,15 +434265,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37d010 │ │ │ │ ldr r0, [pc, #788] @ (37e7f0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 37d010 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37e4f6 │ │ │ │ mov.w r8, #268 @ 0x10c │ │ │ │ b.w 37bf60 │ │ │ │ ldr r3, [pc, #764] @ (37e7f4 ) │ │ │ │ @@ -434279,15 +434286,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37e4ee │ │ │ │ ldr r0, [pc, #744] @ (37e7f8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37e4ee │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 37e4c0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [r2, #2296] @ 0x8f8 │ │ │ │ adds r2, r1, #1 │ │ │ │ cmp r2, r5 │ │ │ │ @@ -434434,15 +434441,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ b.w 37c652 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ @@ -434469,15 +434476,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 37bf5c │ │ │ │ ldr r0, [pc, #240] @ (37e810 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 37bf5c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37d61a │ │ │ │ ldr r2, [pc, #220] @ (37e814 ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -434489,15 +434496,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 37d61a │ │ │ │ ldr r0, [pc, #196] @ (37e818 ) │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.w 37d61a │ │ │ │ mov r0, r5 │ │ │ │ blx 26109c │ │ │ │ b.w 37bf60 │ │ │ │ ldr r3, [pc, #176] @ (37e81c ) │ │ │ │ movw r2, #6660 @ 0x1a04 │ │ │ │ ldr r1, [pc, #176] @ (37e820 ) │ │ │ │ @@ -434534,81 +434541,81 @@ │ │ │ │ add.w r3, r3, #1040 @ 0x410 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ cmp r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeae6003f │ │ │ │ + @ instruction: 0xeb96003f │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #20 │ │ │ │ + lsrs r0, r1, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #19 │ │ │ │ + lsls r6, r6, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #17 │ │ │ │ + lsls r0, r4, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r4, #15 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #18 │ │ │ │ + lsls r2, r0, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #25 │ │ │ │ + lsls r4, r1, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #6 │ │ │ │ + lsls r6, r3, #9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #5 │ │ │ │ + lsrs r0, r5, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r7, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #14 │ │ │ │ + lsls r2, r3, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #12 │ │ │ │ + lsls r4, r2, #15 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r6, #20] │ │ │ │ + ldrh r6, [r4, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1!, {r3, r6, r7} │ │ │ │ + ldmia r2!, {r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r1, #16] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r4, #6] │ │ │ │ + ldrb r6, [r2, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1!, {r4, r5, r7} │ │ │ │ + ldmia r2!, {r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r6, #5 │ │ │ │ + lsls r2, r4, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r0, #20] │ │ │ │ + ldrh r6, [r6, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1!, {r3, r4, r7} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r2, #4 │ │ │ │ + lsrs r6, r0, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r5, #18] │ │ │ │ + ldrh r6, [r3, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1!, {r7} │ │ │ │ + ldmia r2!, {r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r0, #12] │ │ │ │ + ldr r2, [r6, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 726718 │ │ │ │ + bl 7267c8 │ │ │ │ cbnz r0, 37e870 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ sub.w r0, r4, #52 @ 0x34 │ │ │ │ @@ -434676,15 +434683,15 @@ │ │ │ │ ldr r6, [pc, #364] @ (37eaa8 ) │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r6, pc │ │ │ │ ldr.w r0, [r8, #96] @ 0x60 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldr r3, [pc, #348] @ (37eaac ) │ │ │ │ ldr r5, [r4, #16] │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 37e9fa │ │ │ │ @@ -434707,19 +434714,19 @@ │ │ │ │ bne.n 37ea7c │ │ │ │ add.w r3, r8, #12288 @ 0x3000 │ │ │ │ ldrh.w r3, [r3, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37ea1e │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ - bl 62c020 │ │ │ │ + bl 62c0d0 │ │ │ │ b.n 37e99e │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ blx 26109c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -434731,15 +434738,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 261098 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 62c024 │ │ │ │ + bl 62c0d4 │ │ │ │ negs r0, r7 │ │ │ │ movw r2, #641 @ 0x281 │ │ │ │ strh r2, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 26141c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -434757,15 +434764,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37e95a │ │ │ │ ldr r0, [pc, #168] @ (37eab8 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 37e95a │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ mla r2, r2, r3, r3 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr.w r1, [r8, #224] @ 0xe0 │ │ │ │ @@ -434777,28 +434784,28 @@ │ │ │ │ add.w r8, r5, #24 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 263554 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ ldr r1, [pc, #92] @ (37eabc ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6320b0 │ │ │ │ + bl 632160 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #8] │ │ │ │ b.n 37e9ca │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 37e99e │ │ │ │ @@ -434813,31 +434820,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37e9f6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (37eac4 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37e9f6 │ │ │ │ stmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #272] @ (37ebc4 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #31 │ │ │ │ + lsrs r2, r2, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r4, r5} │ │ │ │ + ldmia r6, {r2, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037eac8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -434896,15 +434903,15 @@ │ │ │ │ bl 374c34 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ b.n 37eb06 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #560] @ (37edc8 ) │ │ │ │ @@ -434932,15 +434939,15 @@ │ │ │ │ ldrh.w r3, [r4, #86] @ 0x56 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh.w r3, [r4, #96] @ 0x60 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r3, [r4, #98] @ 0x62 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [r4, #48] @ 0x30 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #32] │ │ │ │ orr.w r3, r3, r9 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #484] @ (37edd4 ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -434969,19 +434976,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37ecc6 │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 37ec3a │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 26109c │ │ │ │ add.w r0, r5, #24 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ blx 26109c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -435007,43 +435014,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 62c024 │ │ │ │ + bl 62c0d4 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ negs r0, r6 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r6, [r4, #32] │ │ │ │ blx 26141c │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37ed9e │ │ │ │ movs r7, #0 │ │ │ │ b.n 37ec3a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 62c020 │ │ │ │ + bl 62c0d0 │ │ │ │ b.n 37ec3a │ │ │ │ ldr r3, [pc, #264] @ (37eddc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37ebfa │ │ │ │ ldr r3, [pc, #260] @ (37ede0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37ebfa │ │ │ │ ldr r0, [pc, #252] @ (37ede4 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37ebfa │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ubfx r0, r2, #10, #4 │ │ │ │ ldrd r2, ip, [r5, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -435124,15 +435131,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 37ecc2 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ (37edec ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37ecc2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r1!, {r3, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -435142,19 +435149,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r3, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r1, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #20 │ │ │ │ + lsls r0, r4, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r3, r4} │ │ │ │ + ldmia r3, {r1, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037edf0 : │ │ │ │ adds r1, #1 │ │ │ │ cbz r0, 37edf6 │ │ │ │ adds r1, r2, #1 │ │ │ │ cmp r1, #1 │ │ │ │ @@ -435204,25 +435211,25 @@ │ │ │ │ ldr r6, [pc, #100] @ (37eed4 ) │ │ │ │ mov r7, r1 │ │ │ │ ldrh r3, [r5, #32] │ │ │ │ add r6, pc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 631064 │ │ │ │ + bl 631114 │ │ │ │ ldr r3, [pc, #88] @ (37eed8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37eeb2 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 26109c │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 26109c │ │ │ │ mov r0, r4 │ │ │ │ blx 26109c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -435237,25 +435244,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37ee86 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #24] @ (37eee4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37ee86 │ │ │ │ bkpt 0x0072 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #18 │ │ │ │ + lsls r4, r4, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -435273,15 +435280,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 631064 │ │ │ │ + bl 631114 │ │ │ │ ldr r3, [pc, #164] @ (37efd8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37efae │ │ │ │ cbnz r6, 37efa2 │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -435292,29 +435299,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 263554 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 744e04 │ │ │ │ + bl 744eb4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ ldr r1, [pc, #104] @ (37efdc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6320b0 │ │ │ │ + bl 632160 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -435335,27 +435342,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37ef3e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (37efe8 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37ef3e │ │ │ │ pop {r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #15 │ │ │ │ + lsls r0, r1, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -435373,15 +435380,15 @@ │ │ │ │ ldrh.w r2, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov fp, r2 │ │ │ │ - bl 631064 │ │ │ │ + bl 631114 │ │ │ │ ldr r3, [pc, #124] @ (37f0b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37f084 │ │ │ │ cbnz r6, 37f078 │ │ │ │ mul.w r2, sl, r9 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -435391,15 +435398,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ adds r4, #28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6320fc │ │ │ │ + bl 6321ac │ │ │ │ str r0, [r5, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -435420,27 +435427,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37f03c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (37f0c0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37f03c │ │ │ │ nop │ │ │ │ pop {r1, r3, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr7, cr15, {7} @ │ │ │ │ mov r4, fp │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #12 │ │ │ │ + lsls r2, r4, #15 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0037f0c4 : │ │ │ │ add.w ip, r0, #12288 @ 0x3000 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ ldrb.w r0, [r0, #261] @ 0x105 │ │ │ │ @@ -435729,15 +435736,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #112] @ (37f450 ) │ │ │ │ ldr.w r2, [r7, #240] @ 0xf0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r2, r8 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37f2b2 │ │ │ │ ldr r1, [pc, #92] @ (37f454 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37f19a │ │ │ │ ldr r1, [pc, #72] @ (37f44c ) │ │ │ │ @@ -435749,38 +435756,38 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #68] @ (37f458 ) │ │ │ │ vldr d7, [r4] │ │ │ │ ldr.w r2, [r7, #240] @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37f19a │ │ │ │ blx 262fb8 │ │ │ │ cbnz r2, 37f498 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #14] │ │ │ │ + ldrh r0, [r2, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r3, #14] │ │ │ │ + ldrh r2, [r1, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r0, #6] │ │ │ │ + ldrh r2, [r6, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r0, #6] │ │ │ │ + ldrh r0, [r6, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, r3 │ │ │ │ + lsls r6, r1, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #1 │ │ │ │ + lsls r4, r7, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0037f45c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -436088,15 +436095,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37f638 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ ldr r0, [pc, #712] @ (37fa8c ) │ │ │ │ rev r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r3, [r9, #261] @ 0x105 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 37f638 │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 37f560 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ @@ -436124,15 +436131,15 @@ │ │ │ │ bpl.w 37f638 │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ ldr r0, [pc, #628] @ (37fa94 ) │ │ │ │ rev16 r1, r1 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ uxth r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb.w r3, [r9, #261] @ 0x105 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 37f638 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ @@ -436233,15 +436240,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 37f616 │ │ │ │ ldr r0, [pc, #364] @ (37fa9c ) │ │ │ │ mov r3, ip │ │ │ │ strd r8, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ rev.w ip, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 37f616 │ │ │ │ ldr r3, [pc, #340] @ (37faa0 ) │ │ │ │ @@ -436254,15 +436261,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37f6fc │ │ │ │ ldr r0, [pc, #316] @ (37faa4 ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r1, r1 │ │ │ │ b.n 37f6fc │ │ │ │ movw r0, #642 @ 0x282 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ @@ -436280,15 +436287,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37f846 │ │ │ │ ldr r0, [pc, #260] @ (37faac ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 37f846 │ │ │ │ ldr r3, [pc, #240] @ (37faa8 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -436298,15 +436305,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37f876 │ │ │ │ ldr r0, [pc, #220] @ (37fab0 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 37f876 │ │ │ │ ldr r3, [pc, #208] @ (37fab4 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -436316,15 +436323,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37f71c │ │ │ │ ldr r0, [pc, #184] @ (37fab8 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ rev r1, r1 │ │ │ │ b.n 37f71c │ │ │ │ ldr r3, [pc, #172] @ (37fabc ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -436337,15 +436344,15 @@ │ │ │ │ bpl.w 37f892 │ │ │ │ ldr r0, [pc, #152] @ (37fac0 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37f892 │ │ │ │ ldr r2, [pc, #136] @ (37fac4 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37f4e8 │ │ │ │ ldr r2, [pc, #64] @ (37fa88 ) │ │ │ │ @@ -436355,57 +436362,57 @@ │ │ │ │ bpl.w 37f4e8 │ │ │ │ ldr.w r2, [r6, #240] @ 0xf0 │ │ │ │ ldr r0, [pc, #112] @ (37fac8 ) │ │ │ │ add r2, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37f4e8 │ │ │ │ blx 262fb8 │ │ │ │ nop │ │ │ │ @ instruction: 0xb85e │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #52] @ 0x34 │ │ │ │ + strh r0, [r0, #58] @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r1, #48] @ 0x30 │ │ │ │ + strh r6, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r0, #46] @ 0x2e │ │ │ │ + strh r0, [r6, #50] @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r4, #38] @ 0x26 │ │ │ │ + strh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [ip, #-252]! @ 0xffffff04 │ │ │ │ + stc2l 0, cr0, [ip, #252]! @ 0xfc │ │ │ │ subs r4, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r2, #252] @ 0xfc │ │ │ │ + mrc2 0, 3, r0, cr2, cr15, {1} │ │ │ │ cmp r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r4], #252 @ 0xfc │ │ │ │ + stc2 0, cr0, [r4, #252]! @ 0xfc │ │ │ │ adds r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbd4003f │ │ │ │ + stc2 0, cr0, [r4], {63} @ 0x3f │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbc6003f │ │ │ │ - @ instruction: 0xfb9a003f │ │ │ │ + ldc2l 0, cr0, [r6], #-252 @ 0xffffff04 │ │ │ │ + mcrr2 0, 3, r0, sl, cr15 │ │ │ │ ldr r4, [pc, #512] @ (37fcb8 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbb0003f │ │ │ │ + stc2l 0, cr0, [r0], #-252 @ 0xffffff04 │ │ │ │ subs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r4], #-252 @ 0xffffff04 │ │ │ │ + stc2l 0, cr0, [r4], #252 @ 0xfc │ │ │ │ mov r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa74003f │ │ │ │ + @ instruction: 0xfb24003f │ │ │ │ │ │ │ │ 0037facc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -436422,22 +436429,22 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 631288 │ │ │ │ + bl 631338 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r4, #12288 @ 0x3000 │ │ │ │ ldrh.w sl, [r6, #232] @ 0xe8 │ │ │ │ ldrb.w r7, [r6, #234] @ 0xea │ │ │ │ mov r1, sl │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldrb.w r3, [r4, #261] @ 0x105 │ │ │ │ lsls r5, r7 │ │ │ │ movs r1, #0 │ │ │ │ lsl.w r7, r0, r7 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ lsls r2, r3, #28 │ │ │ │ @@ -436479,15 +436486,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, sl │ │ │ │ str.w fp, [sp] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ - bl 693f6c │ │ │ │ + bl 69401c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 37fc86 │ │ │ │ ldr r3, [pc, #320] @ (37fcec ) │ │ │ │ and.w r4, r0, #2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -436564,32 +436571,32 @@ │ │ │ │ ldr r0, [pc, #140] @ (37fcf8 ) │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ strd fp, sl, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ b.n 37fbbe │ │ │ │ ldr r3, [pc, #116] @ (37fcfc ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #116] @ (37fd00 ) │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ ldr r1, [pc, #112] @ (37fd04 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #2560 @ 0xa00 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ movs r0, #6 │ │ │ │ ldr r2, [pc, #88] @ (37fd08 ) │ │ │ │ ldr r3, [pc, #52] @ (37fce8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -436615,21 +436622,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6ec │ │ │ │ + @ instruction: 0xb79c │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r7, #27] │ │ │ │ + ldrb r2, [r5, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb710 │ │ │ │ + @ instruction: 0xb7c0 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfa02003f │ │ │ │ + @ instruction: 0xfab2003f │ │ │ │ add sp, #200 @ 0xc8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #304] @ (37fe50 ) │ │ │ │ @@ -436748,15 +436755,15 @@ │ │ │ │ ldrh r2, [r4, #32] │ │ │ │ ldr r0, [pc, #52] @ (37fe6c ) │ │ │ │ mov r1, r2 │ │ │ │ strd fp, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r6, #15 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 37fd76 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #768 @ 0x300 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -436766,15 +436773,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #416 @ 0x1a0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r0, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r0, pc, lsl #3] │ │ │ │ + vld4.8 {d0-d3}, [r0 :256] │ │ │ │ │ │ │ │ 0037fe70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r1 │ │ │ │ @@ -436849,19 +436856,19 @@ │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 380096 │ │ │ │ add.w r8, r5, #4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 26109c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 744dac │ │ │ │ + bl 744e5c │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 26109c │ │ │ │ mov r0, r5 │ │ │ │ blx 26109c │ │ │ │ ldr r1, [pc, #840] @ (3802b8 ) │ │ │ │ ldr r2, [pc, #824] @ (3802ac ) │ │ │ │ add r1, pc │ │ │ │ @@ -436903,18 +436910,18 @@ │ │ │ │ movne r3, #16 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ blx 260d68 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ add.w r0, r5, #28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldrd r2, r0, [sp, #40] @ 0x28 │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ ldrb.w r1, [r9, #261] @ 0x105 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #28 │ │ │ │ add r0, r2 │ │ │ │ bmi.n 38000c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -436964,19 +436971,19 @@ │ │ │ │ b.n 38002a │ │ │ │ add.w r8, r5, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 263554 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 380242 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [r5, #20] │ │ │ │ @@ -437001,19 +437008,19 @@ │ │ │ │ blx 263554 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov fp, r3 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7448ec │ │ │ │ + bl 74499c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - bl 744954 │ │ │ │ + bl 744a04 │ │ │ │ and.w r3, r6, #8 │ │ │ │ cbz r3, 38012e │ │ │ │ ldrb.w r3, [r7, #252] @ 0xfc │ │ │ │ ldrh.w r2, [r7, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38021c │ │ │ │ cmp r2, #16 │ │ │ │ @@ -437056,43 +437063,43 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 37f45c │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 37ff50 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr r1, [pc, #268] @ (3802bc ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6320fc │ │ │ │ + bl 6321ac │ │ │ │ b.n 3801e6 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r1, [pc, #232] @ (3802c0 ) │ │ │ │ ldrd r0, r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 631f3c │ │ │ │ + bl 631fec │ │ │ │ str r0, [r4, #8] │ │ │ │ movw fp, #65535 @ 0xffff │ │ │ │ b.n 37ff6e │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ b.n 38014e │ │ │ │ ldr r1, [pc, #204] @ (3802c4 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -437104,15 +437111,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37ff16 │ │ │ │ ldr r0, [pc, #188] @ (3802cc ) │ │ │ │ and.w r2, r6, #15 │ │ │ │ lsrs r1, r3, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 37ff16 │ │ │ │ cmp r2, #8 │ │ │ │ bne.n 38012e │ │ │ │ b.n 38014c │ │ │ │ lsls r3, r6, #31 │ │ │ │ bpl.n 380160 │ │ │ │ movw fp, #385 @ 0x181 │ │ │ │ @@ -437123,31 +437130,31 @@ │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 37f134 │ │ │ │ b.n 380196 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr r1, [pc, #116] @ (3802d0 ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6320b0 │ │ │ │ + bl 632160 │ │ │ │ b.n 3801e6 │ │ │ │ lsls r1, r6, #31 │ │ │ │ bpl.w 380160 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ands r2, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -437176,15 +437183,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr3, cr15, {7} │ │ │ │ mcr 15, 0, pc, cr13, cr15, {7} @ │ │ │ │ lsrs r0, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4ec003f │ │ │ │ + @ instruction: 0xf59c003f │ │ │ │ stc 15, cr15, [r5], {255} @ 0xff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -437281,15 +437288,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 380374 │ │ │ │ ldr r0, [pc, #100] @ (380440 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 380374 │ │ │ │ ldr r0, [pc, #88] @ (380444 ) │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38038e │ │ │ │ ldr r0, [pc, #68] @ (38043c ) │ │ │ │ @@ -437297,52 +437304,52 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 38038e │ │ │ │ ldr r0, [pc, #68] @ (380448 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b.n 38038e │ │ │ │ ldr r3, [pc, #56] @ (38044c ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ ldr r1, [pc, #56] @ (380450 ) │ │ │ │ ldr r0, [pc, #56] @ (380454 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ add r1, sp, #888 @ 0x378 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r4, [r0, #18] │ │ │ │ + strh r4, [r6, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sxth r2, r0 │ │ │ │ + uxth r2, r6 │ │ │ │ movs r7, r7 │ │ │ │ - sxtb r4, r0 │ │ │ │ + uxtb r4, r6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf348003f │ │ │ │ + @ instruction: 0xf3f8003f │ │ │ │ strh r4, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf372003f │ │ │ │ - strh r2, [r1, #12] │ │ │ │ + bic.w r0, r2, #12517376 @ 0xbf0000 │ │ │ │ + strh r2, [r7, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r0, 380466 │ │ │ │ + cbz r0, 380492 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r6, 380472 │ │ │ │ + sxth r6, r3 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #4] @ (380460 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldrh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #100] @ 3804d8 │ │ │ │ @@ -437351,15 +437358,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (3804e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #80] @ (3804e4 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #80] @ 3804e8 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #72] @ (3804ec ) │ │ │ │ @@ -437368,43 +437375,43 @@ │ │ │ │ add r3, pc │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (3804f4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r6, [r4, #8] │ │ │ │ + strh r6, [r2, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r3, #31] │ │ │ │ + ldrb r0, [r1, #2] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r6!, {r1, r5} │ │ │ │ + stmia r6!, {r1, r4, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r1, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 38055e │ │ │ │ + pop {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ asrs r3, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #14 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf30a003f │ │ │ │ + @ instruction: 0xf3ba003f │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #116] @ (38057c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #116] @ (380580 ) │ │ │ │ @@ -437412,15 +437419,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (380584 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r0, #12288 @ 0x3000 │ │ │ │ add.w r7, r0, #188 @ 0xbc │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #24 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [r3, #356] @ 0x164 │ │ │ │ @@ -437432,15 +437439,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (38058c ) │ │ │ │ ldr r1, [pc, #72] @ (380590 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #60] @ (380594 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r5, #184 @ 0xb8 │ │ │ │ mov r0, r6 │ │ │ │ bl 42e110 │ │ │ │ @@ -437448,25 +437455,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + strh r2, [r0, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movt r0, #32831 @ 0x803f │ │ │ │ - ldmia r0!, {r3, r4, r6, r7} │ │ │ │ + @ instruction: 0xf378003f │ │ │ │ + ldmia r1!, {r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf2b2003f │ │ │ │ - strb r2, [r2, #28] │ │ │ │ + @ instruction: 0xf362003f │ │ │ │ + strb r2, [r0, #31] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r3} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #120 @ 0x78 │ │ │ │ + movs r4, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #12288 @ 0x3000 │ │ │ │ mov r6, r0 │ │ │ │ @@ -437637,35 +437644,35 @@ │ │ │ │ ldr r0, [pc, #56] @ (3807a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r7, #25] │ │ │ │ + ldrb r4, [r5, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #232 @ 0xe8 │ │ │ │ + add r6, sp, #936 @ 0x3a8 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #280 @ 0x118 │ │ │ │ + add r7, sp, #984 @ 0x3d8 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r4, #25] │ │ │ │ + ldrb r6, [r2, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf0a0003f │ │ │ │ - @ instruction: 0xf0bc003f │ │ │ │ - ldrb r0, [r2, #25] │ │ │ │ + adcs.w r0, r0, #63 @ 0x3f │ │ │ │ + sbc.w r0, ip, #63 @ 0x3f │ │ │ │ + ldrb r0, [r0, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #56 @ 0x38 │ │ │ │ + add r6, sp, #760 @ 0x2f8 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #8 │ │ │ │ + add r7, sp, #712 @ 0x2c8 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r7, #24] │ │ │ │ + ldrb r2, [r5, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #992 @ 0x3e0 │ │ │ │ + add r6, sp, #672 @ 0x2a0 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #112 @ 0x70 │ │ │ │ + add r7, sp, #816 @ 0x330 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003807a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -437698,15 +437705,15 @@ │ │ │ │ str.w r2, [r7, #240] @ 0xf0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ubfx r1, r1, #7, #2 │ │ │ │ strb.w r1, [r7, #252] @ 0xfc │ │ │ │ ldrh.w r1, [r7, #232] @ 0xe8 │ │ │ │ add r2, r1 │ │ │ │ ldrd r0, r1, [r4, #216] @ 0xd8 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ sub.w r3, r6, #32 │ │ │ │ str.w r1, [r4, #236] @ 0xec │ │ │ │ str.w r1, [r4, #244] @ 0xf4 │ │ │ │ lsl.w r3, r0, r3 │ │ │ │ str.w r1, [r4, #252] @ 0xfc │ │ │ │ lsls r1, r6 │ │ │ │ str.w r0, [r4, #232] @ 0xe8 │ │ │ │ @@ -437718,17 +437725,17 @@ │ │ │ │ orrs r1, r3 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r6 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ str.w r0, [r4, #224] @ 0xe0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsr.w r6, r3, r6 │ │ │ │ - bl 631288 │ │ │ │ + bl 631338 │ │ │ │ mov r1, sp │ │ │ │ - bl 694780 │ │ │ │ + bl 694830 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 380876 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r0, r3 │ │ │ │ bhi.n 3808bc │ │ │ │ subs r3, r6, #1 │ │ │ │ @@ -437754,15 +437761,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r1, [r7, #240] @ 0xf0 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ mov r6, r0 │ │ │ │ b.n 380876 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ add r5, pc, #152 @ (adr r5, 380968 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -437833,42 +437840,42 @@ │ │ │ │ beq.n 3809e8 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 381548 │ │ │ │ ldr.w r3, [r4, fp] │ │ │ │ ldr.w r2, [sl, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #28] │ │ │ │ beq.w 381064 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 38117c │ │ │ │ cbz r6, 3809e8 │ │ │ │ ldr.w r2, [r5, #452] @ 0x1c4 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.w 3811ac │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ bl 2e4904 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 380d3e │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 632a64 │ │ │ │ + bl 632b14 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r9 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ movs r2, #0 │ │ │ │ bl 2e4b48 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -437878,15 +437885,15 @@ │ │ │ │ bne.n 380a2a │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ it cc │ │ │ │ movcc.w r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 696998 │ │ │ │ + bl 696a48 │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, r1, [r4, #216] @ 0xd8 │ │ │ │ blt.w 3812fc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #244] @ 0xf4 │ │ │ │ strh.w r3, [r5, #246] @ 0xf6 │ │ │ │ movs r2, #1 │ │ │ │ @@ -438078,21 +438085,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ - bl 7236d4 │ │ │ │ + bl 723784 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 381274 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ - bl 7238c8 │ │ │ │ + bl 723978 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 38125a │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ @@ -438127,15 +438134,15 @@ │ │ │ │ ldr.w r2, [pc, #2216] @ 3815c4 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 261a84 │ │ │ │ mov r0, fp │ │ │ │ blx 26109c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 380c22 │ │ │ │ add.w r3, r4, #12672 @ 0x3180 │ │ │ │ @@ -438160,34 +438167,34 @@ │ │ │ │ bcc.w 3813e2 │ │ │ │ mov r7, fp │ │ │ │ mov r2, r8 │ │ │ │ add.w sl, r4, #12608 @ 0x3140 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r7, sl │ │ │ │ adds r7, #16 │ │ │ │ mov ip, r0 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sl] │ │ │ │ str.w r3, [sl, #4] │ │ │ │ movs r3, #0 │ │ │ │ mov r6, ip │ │ │ │ ldr.w r8, [sp, #24] │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ strd r0, r1, [r7, #-8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldrd r0, r1, [r4, #232] @ 0xe8 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #312] @ 0x138 │ │ │ │ str r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 381392 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ @@ -438350,30 +438357,30 @@ │ │ │ │ mla ip, lr, r8, ip │ │ │ │ str.w fp, [r4, #240] @ 0xf0 │ │ │ │ add.w sl, sl, #1 │ │ │ │ strd fp, ip, [r4, #232] @ 0xe8 │ │ │ │ mov r2, sl │ │ │ │ strd ip, fp, [r4, #244] @ 0xf4 │ │ │ │ str.w ip, [r4, #252] @ 0xfc │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 38107a │ │ │ │ str.w r6, [r5, #272] @ 0x110 │ │ │ │ b.n 380c0c │ │ │ │ ldr.w r3, [pc, #1500] @ 3815c8 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [pc, #1496] @ 3815cc │ │ │ │ ldr.w r1, [pc, #1496] @ 3815d0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #577 @ 0x241 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 380c22 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, r6 │ │ │ │ sbcs.w r3, fp, r7 │ │ │ │ bcc.w 38136c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -438392,15 +438399,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 380d3e │ │ │ │ str.w r6, [r5, #444] @ 0x1bc │ │ │ │ b.n 380974 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w r3, [r4, fp] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [sl, #4] │ │ │ │ @@ -438410,15 +438417,15 @@ │ │ │ │ movs r2, #8 │ │ │ │ b.n 38092c │ │ │ │ ldr.w r0, [pc, #1380] @ 3815e0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ ldrb.w r3, [r4, #256] @ 0x100 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ strb.w r3, [r4, #256] @ 0x100 │ │ │ │ b.n 380fe4 │ │ │ │ ldr.w r0, [r5, #312] @ 0x138 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ blx 260d68 │ │ │ │ @@ -438426,15 +438433,15 @@ │ │ │ │ str.w r0, [r5, #340] @ 0x154 │ │ │ │ ldr.w r0, [r5, #276] @ 0x114 │ │ │ │ b.n 380df2 │ │ │ │ movs r2, #0 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ - bl 7238c8 │ │ │ │ + bl 723978 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 381352 │ │ │ │ ldrd r3, lr, [sp, #52] @ 0x34 │ │ │ │ cmp lr, r3 │ │ │ │ bcs.w 380cce │ │ │ │ ldr.w r3, [pc, #1300] @ 3815e4 │ │ │ │ mov r0, r9 │ │ │ │ @@ -438478,29 +438485,29 @@ │ │ │ │ ldr.w r1, [pc, #1212] @ 3815f8 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ blx 26109c │ │ │ │ b.n 380d3e │ │ │ │ ldr.w r3, [pc, #1184] @ 3815fc │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1184] @ 381600 │ │ │ │ ldr.w r1, [pc, #1184] @ 381604 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #582 @ 0x246 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 380d3e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [pc, #1156] @ 381608 │ │ │ │ ldr.w r1, [pc, #1156] @ 38160c │ │ │ │ add r3, pc │ │ │ │ @@ -438510,29 +438517,29 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ mov.w r2, #640 @ 0x280 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 380d3e │ │ │ │ ldr.w r3, [pc, #1124] @ 381614 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1124] @ 381618 │ │ │ │ ldr.w r1, [pc, #1124] @ 38161c │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 380d3e │ │ │ │ movs r3, #0 │ │ │ │ b.n 3811e0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 3813d0 │ │ │ │ adds r3, #1 │ │ │ │ @@ -438619,15 +438626,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #498 @ 0x1f2 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, fp │ │ │ │ blx 26109c │ │ │ │ b.n 380d3e │ │ │ │ add.w ip, ip, #4 │ │ │ │ b.n 38128e │ │ │ │ ldr r3, [pc, #860] @ (381638 ) │ │ │ │ mov.w r4, #256 @ 0x100 │ │ │ │ @@ -438636,52 +438643,52 @@ │ │ │ │ ldr r1, [pc, #856] @ (381640 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 380d3e │ │ │ │ ldr r3, [pc, #836] @ (381644 ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #836] @ (381648 ) │ │ │ │ movs r2, #185 @ 0xb9 │ │ │ │ ldr r1, [pc, #836] @ (38164c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ b.n 380d3e │ │ │ │ ldr r3, [pc, #820] @ (381650 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #820] @ (381654 ) │ │ │ │ ldr r1, [pc, #820] @ (381658 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #559 @ 0x22f │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 380d3e │ │ │ │ ldr r3, [pc, #804] @ (38165c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #804] @ (381660 ) │ │ │ │ ldr r1, [pc, #804] @ (381664 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #565 @ 0x235 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 380d3e │ │ │ │ ldr r3, [pc, #788] @ (381668 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #788] @ (38166c ) │ │ │ │ ldr r1, [pc, #788] @ (381670 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -438701,42 +438708,42 @@ │ │ │ │ ldr r3, [pc, #764] @ (38167c ) │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 380d3e │ │ │ │ ldr r3, [pc, #748] @ (381680 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #748] @ (381684 ) │ │ │ │ ldr r1, [pc, #748] @ (381688 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ movs r2, #233 @ 0xe9 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 380d3e │ │ │ │ ldr r3, [pc, #724] @ (38168c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #724] @ (381690 ) │ │ │ │ ldr r1, [pc, #728] @ (381694 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 380d3e │ │ │ │ ldr r3, [pc, #708] @ (381698 ) │ │ │ │ mov.w r2, #430 @ 0x1ae │ │ │ │ ldr r4, [pc, #708] @ (38169c ) │ │ │ │ ldr r1, [pc, #708] @ (3816a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -438751,29 +438758,29 @@ │ │ │ │ add r4, pc │ │ │ │ strd r2, fp, [sp, #8] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 380d3e │ │ │ │ ldr r3, [pc, #680] @ (3816b0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #680] @ (3816b4 ) │ │ │ │ ldr r1, [pc, #680] @ (3816b8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #602 @ 0x25a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 380d3e │ │ │ │ bne.w 3812d4 │ │ │ │ movs r1, #2 │ │ │ │ blx 261378 │ │ │ │ ldrh.w r3, [r5, #504] @ 0x1f8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r0, [r5, #508] @ 0x1fc │ │ │ │ @@ -438836,15 +438843,15 @@ │ │ │ │ ldr r1, [pc, #480] @ (3816c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #541 @ 0x21d │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, fp │ │ │ │ blx 26109c │ │ │ │ b.n 380d3e │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r3, r2 │ │ │ │ beq.n 3814c8 │ │ │ │ @@ -438854,56 +438861,56 @@ │ │ │ │ ldr r1, [pc, #448] @ (3816d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, fp │ │ │ │ blx 26109c │ │ │ │ b.n 380d3e │ │ │ │ ldr r3, [pc, #424] @ (3816d4 ) │ │ │ │ mov.w r2, #620 @ 0x26c │ │ │ │ ldr r4, [pc, #420] @ (3816d8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #420] @ (3816dc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 380d3e │ │ │ │ ldr r3, [pc, #404] @ (3816e0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #404] @ (3816e4 ) │ │ │ │ ldr r1, [pc, #408] @ (3816e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #628 @ 0x274 │ │ │ │ strd r8, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 380d3e │ │ │ │ ldr r3, [pc, #380] @ (3816ec ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #380] @ (3816f0 ) │ │ │ │ ldr r1, [pc, #380] @ (3816f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #615 @ 0x267 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.w 380d3e │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #356] @ (3816f8 ) │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #356] @ (3816fc ) │ │ │ │ ldr r1, [pc, #356] @ (381700 ) │ │ │ │ add r3, pc │ │ │ │ @@ -438913,165 +438920,161 @@ │ │ │ │ nop │ │ │ │ add r3, pc, #960 @ (adr r3, 381968 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldrb r6, [r3, #9] │ │ │ │ + ldrb r6, [r1, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r0, pc, #744 @ (adr r0, 3818a0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r1, #206 @ 0xce │ │ │ │ + movs r2, #126 @ 0x7e │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r0, #2] │ │ │ │ + ldrb r6, [r6, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeabc003f │ │ │ │ - orn r0, lr, #63 @ 0x3f │ │ │ │ - strb r4, [r5, #22] │ │ │ │ + sbc.w r0, ip, pc, rrx │ │ │ │ + adds.w r0, lr, #63 @ 0x3f │ │ │ │ + strb r4, [r3, #25] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe852003f │ │ │ │ - b.n 381594 │ │ │ │ - movs r7, r7 │ │ │ │ - strb r6, [r3, #21] │ │ │ │ + stmdb r2, {r0, r1, r2, r3, r4, r5} │ │ │ │ + ldmia.w r0, {r0, r1, r2, r3, r4, r5} │ │ │ │ + strb r6, [r1, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sbc.w r0, r0, pc, rrx │ │ │ │ - b.n 381508 │ │ │ │ - movs r7, r7 │ │ │ │ - sub.w r0, r6, pc, rrx │ │ │ │ - strb r0, [r1, #19] │ │ │ │ + ldc 0, cr0, [r0], {63} @ 0x3f │ │ │ │ + strex r0, r0, [r4, #252] @ 0xfc │ │ │ │ + mrrc 0, 3, r0, r6, cr15 │ │ │ │ + strb r0, [r7, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc 0, cr0, [r6], {63} @ 0x3f │ │ │ │ - b.n 3813e4 │ │ │ │ + ldc 0, cr0, [r6, #-252]! @ 0xffffff04 │ │ │ │ + b.n 381544 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r4, #17] │ │ │ │ + strb r6, [r2, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeb90003f │ │ │ │ - b.n 381338 │ │ │ │ + mcrr 0, 3, r0, r0, cr15 │ │ │ │ + b.n 381498 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r7, #16] │ │ │ │ + strb r6, [r5, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3813ec │ │ │ │ + b.n 38154c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3812e8 │ │ │ │ + b.n 381448 │ │ │ │ movs r7, r7 │ │ │ │ - stmia.w r6, {r0, r1, r2, r3, r4, r5} │ │ │ │ - b.n 3812ac │ │ │ │ + ldmdb r6!, {r0, r1, r2, r3, r4, r5} │ │ │ │ + b.n 38140c │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r1, #16] │ │ │ │ + strb r6, [r7, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r5, #15] │ │ │ │ + strb r2, [r3, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe8dc003f │ │ │ │ - b.n 38125c │ │ │ │ + @ instruction: 0xe98c003f │ │ │ │ + b.n 3813bc │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r0, #13] │ │ │ │ + strb r2, [r6, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xead4003f │ │ │ │ - b.n 381114 │ │ │ │ + @ instruction: 0xeb84003f │ │ │ │ + b.n 381274 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r5, #11] │ │ │ │ + strb r6, [r3, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeaf8003f │ │ │ │ - b.n 381078 │ │ │ │ + sub.w r0, r8, pc, rrx │ │ │ │ + b.n 3811d8 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r7, #10] │ │ │ │ + strb r6, [r5, #13] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3811b8 │ │ │ │ + b.n 381318 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381024 │ │ │ │ + b.n 381184 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r3, #10] │ │ │ │ + strb r6, [r1, #13] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe824003f │ │ │ │ - b.n 380ff8 │ │ │ │ + @ instruction: 0xe8d4003f │ │ │ │ + b.n 381158 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r0, #10] │ │ │ │ + strb r2, [r6, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381040 │ │ │ │ + b.n 3811a0 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 380fc8 │ │ │ │ + b.n 381128 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r4, #9] │ │ │ │ + strb r6, [r2, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381054 │ │ │ │ + b.n 3811b4 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 380f9c │ │ │ │ + b.n 3810fc │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r1, #9] │ │ │ │ + strb r2, [r7, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrd r0, r0, [ip, #252] @ 0xfc │ │ │ │ - b.n 380f6c │ │ │ │ + eor.w r0, ip, pc, rrx │ │ │ │ + b.n 3810cc │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381618 │ │ │ │ + stmia.w r0, {r0, r1, r2, r3, r4, r5} │ │ │ │ + b.n 3810a0 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 380f40 │ │ │ │ - movs r7, r7 │ │ │ │ - strb r0, [r4, #8] │ │ │ │ + strb r0, [r2, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r1, #8] │ │ │ │ + strb r2, [r7, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strex r0, r0, [r2, #252] @ 0xfc │ │ │ │ - b.n 380f04 │ │ │ │ + ldrd r0, r0, [r2], #252 @ 0xfc │ │ │ │ + b.n 381064 │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r5, #7] │ │ │ │ + strb r0, [r3, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3810c0 │ │ │ │ + b.n 381220 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 380ed0 │ │ │ │ + b.n 381030 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r1, #7] │ │ │ │ + strb r2, [r7, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe8d0003f │ │ │ │ - b.n 380ea8 │ │ │ │ + @ instruction: 0xe980003f │ │ │ │ + b.n 381008 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r7, #6] │ │ │ │ + strb r2, [r5, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3815b8 │ │ │ │ - movs r7, r7 │ │ │ │ - b.n 381e84 │ │ │ │ + @ instruction: 0xe836003f │ │ │ │ + b.n 380fe4 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r2, #6] │ │ │ │ + strb r6, [r0, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381098 │ │ │ │ + b.n 3811f8 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381e50 │ │ │ │ + b.n 380fb0 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r0, #3] │ │ │ │ + strb r2, [r6, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe984003f │ │ │ │ - b.n 381cb0 │ │ │ │ + bics.w r0, r4, pc, rrx │ │ │ │ + b.n 381e10 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r2, #2] │ │ │ │ + strb r4, [r0, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrd r0, r0, [r6], #252 @ 0xfc │ │ │ │ - b.n 381c6c │ │ │ │ + @ instruction: 0xe9a6003f │ │ │ │ + b.n 381dcc │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r5, #1] │ │ │ │ + strb r6, [r3, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 380f4c │ │ │ │ + b.n 3810ac │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381c28 │ │ │ │ + b.n 381d88 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r2, #1] │ │ │ │ + strb r4, [r0, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 380f78 │ │ │ │ + b.n 3810d8 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381bf8 │ │ │ │ + b.n 381d58 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r5, #0] │ │ │ │ + strb r6, [r3, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381e6c │ │ │ │ + b.n 380fcc │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381bbc │ │ │ │ + b.n 381d1c │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r1, #0] │ │ │ │ + strb r2, [r7, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strex r0, r0, [r4, #252] @ 0xfc │ │ │ │ - b.n 381b88 │ │ │ │ + ldrd r0, r0, [r4], #252 @ 0xfc │ │ │ │ + b.n 381ce8 │ │ │ │ movs r7, r7 │ │ │ │ blx 262fb8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #972] @ (381ae8 ) │ │ │ │ @@ -439083,37 +439086,37 @@ │ │ │ │ add fp, pc │ │ │ │ mov.w r3, #832 @ 0x340 │ │ │ │ add.w r4, fp, #300 @ 0x12c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ ldr r1, [pc, #940] @ (381af4 ) │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movw r3, #834 @ 0x342 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add.w r4, r6, #12288 @ 0x3000 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ ldr.w r5, [r3, #1564] @ 0x61c │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 381acc │ │ │ │ mov r9, r0 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ - bl 5de72c │ │ │ │ + bl 5de7dc │ │ │ │ cbnz r0, 381794 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -439214,27 +439217,27 @@ │ │ │ │ ldr r1, [pc, #600] @ (381b00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #770 @ 0x302 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38177e │ │ │ │ ldr r3, [pc, #580] @ (381b04 ) │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ ldr r4, [pc, #576] @ (381b08 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #576] @ (381b0c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38177e │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3818a0 │ │ │ │ strh.w r3, [r6, #276] @ 0x114 │ │ │ │ add.w r3, r9, #28672 @ 0x7000 │ │ │ │ strb.w r2, [r6, #274] @ 0x112 │ │ │ │ strb.w r2, [r6, #275] @ 0x113 │ │ │ │ @@ -439293,24 +439296,24 @@ │ │ │ │ ldr r1, [pc, #396] @ (381b18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #811 @ 0x32b │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38177e │ │ │ │ ldr r4, [pc, #376] @ (381b1c ) │ │ │ │ add.w r3, fp, #332 @ 0x14c │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38177e │ │ │ │ ldrb.w r7, [r6, #256] @ 0x100 │ │ │ │ lsls r7, r7, #30 │ │ │ │ bpl.n 3818dc │ │ │ │ ldrh.w r7, [r6, #266] @ 0x10a │ │ │ │ cmp r7, r0 │ │ │ │ bls.w 38189a │ │ │ │ @@ -439320,15 +439323,15 @@ │ │ │ │ ldr r1, [pc, #340] @ (381b28 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #759 @ 0x2f7 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38177e │ │ │ │ add.w r2, r5, #1448 @ 0x5a8 │ │ │ │ movs r3, #1 │ │ │ │ movw r0, #257 @ 0x101 │ │ │ │ ldr.w r1, [r2, #4]! │ │ │ │ cbz r1, 381a3c │ │ │ │ adds r3, #1 │ │ │ │ @@ -439340,42 +439343,42 @@ │ │ │ │ ldr r1, [pc, #300] @ (381b34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38177e │ │ │ │ ldr r3, [pc, #280] @ (381b38 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (381b3c ) │ │ │ │ ldr r1, [pc, #280] @ (381b40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38177e │ │ │ │ str.w r3, [r4, #356] @ 0x164 │ │ │ │ add.w r3, r3, #362 @ 0x16a │ │ │ │ b.n 38194a │ │ │ │ ldr r3, [pc, #252] @ (381b44 ) │ │ │ │ mov.w r2, #748 @ 0x2ec │ │ │ │ ldr r4, [pc, #248] @ (381b48 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #248] @ (381b4c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38177e │ │ │ │ str.w r1, [r6, #272] @ 0x110 │ │ │ │ add.w r7, r6, #12800 @ 0x3200 │ │ │ │ add.w r1, r9, #28672 @ 0x7000 │ │ │ │ vldr d7, [pc, #108] @ 381ae0 │ │ │ │ strh.w r3, [r6, #276] @ 0x114 │ │ │ │ vstr d7, [r7, #16] │ │ │ │ @@ -439391,116 +439394,116 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ movw r2, #875 @ 0x36b │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38177e │ │ │ │ ldr r3, [pc, #172] @ (381b5c ) │ │ │ │ mov.w r2, #764 @ 0x2fc │ │ │ │ ldr r4, [pc, #168] @ (381b60 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #168] @ (381b64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38177e │ │ │ │ ldr r0, [pc, #152] @ (381b68 ) │ │ │ │ add.w r3, fp, #316 @ 0x13c │ │ │ │ mov r1, r7 │ │ │ │ movw r2, #839 @ 0x347 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - b.n 381c64 │ │ │ │ + b.n 381dc4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r7, #100] @ 0x64 │ │ │ │ + ldr r6, [r5, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb6c4 │ │ │ │ + @ instruction: 0xb774 │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r2, r4, r5, r7, lr} │ │ │ │ + cpsie ai │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r7, #76] @ 0x4c │ │ │ │ + ldr r4, [r5, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 38195c │ │ │ │ + b.n 381abc │ │ │ │ movs r7, r7 │ │ │ │ - svc 46 @ 0x2e │ │ │ │ + svc 222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r3, #76] @ 0x4c │ │ │ │ + ldr r2, [r1, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 38174c │ │ │ │ + b.n 3818ac │ │ │ │ movs r7, r7 │ │ │ │ - svc 14 │ │ │ │ + svc 190 @ 0xbe │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r3, #64] @ 0x40 │ │ │ │ + ldr r0, [r1, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 38157c │ │ │ │ + b.n 3816dc │ │ │ │ movs r7, r7 │ │ │ │ - udf #74 @ 0x4a │ │ │ │ + udf #250 @ 0xfa │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3814ec │ │ │ │ + b.n 38164c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r0, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 38166c │ │ │ │ + b.n 3817cc │ │ │ │ movs r7, r7 │ │ │ │ - udf #2 │ │ │ │ + udf #178 @ 0xb2 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r3, #56] @ 0x38 │ │ │ │ + ldr r4, [r1, #68] @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381738 │ │ │ │ + b.n 381898 │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 381ad4 │ │ │ │ + udf #126 @ 0x7e │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r7, #52] @ 0x34 │ │ │ │ + ldr r6, [r5, #64] @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381580 │ │ │ │ + b.n 3816e0 │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 381aa4 │ │ │ │ + udf #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3814dc │ │ │ │ + b.n 38163c │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 381a5c │ │ │ │ + udf #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ + ldr r0, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381670 │ │ │ │ + b.n 3817d0 │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 381be8 │ │ │ │ + ble.n 381b48 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 38153c │ │ │ │ + b.n 38169c │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 381ba4 │ │ │ │ + ble.n 381b04 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #560] @ (381d9c ) │ │ │ │ + ldr r5, [pc, #240] @ (381c5c ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00381b6c : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - b.w 6326f8 │ │ │ │ + b.w 6327a8 │ │ │ │ nop │ │ │ │ │ │ │ │ 00381b74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 697e88 │ │ │ │ + bl 697f38 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #417] @ 0x1a1 │ │ │ │ cbnz r3, 381ba2 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -439546,39 +439549,39 @@ │ │ │ │ movw r3, #721 @ 0x2d1 │ │ │ │ ldr r1, [pc, #80] @ (381c70 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #368 @ 0x170 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 6326f8 │ │ │ │ + bl 6327a8 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 697e88 │ │ │ │ + bl 697f38 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #417] @ 0x1a1 │ │ │ │ cbnz r3, 381c54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 381bac │ │ │ │ mov r0, r4 │ │ │ │ bl 380598 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 381bac │ │ │ │ nop │ │ │ │ - ldr r4, [r0, #24] │ │ │ │ + ldr r4, [r6, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 381be4 │ │ │ │ + bgt.n 381d44 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r4, 381ca6 │ │ │ │ + sxtb r4, r7 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00381c74 : │ │ │ │ cmp r0, #0 │ │ │ │ it eq │ │ │ │ moveq r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -439591,15 +439594,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (381c9c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ strb r2, [r5, #20] │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -439607,39 +439610,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (381cf8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (381cfc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w lr, [pc, #52] @ 381d00 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #5 │ │ │ │ ldr.w ip, [pc, #48] @ 381d04 │ │ │ │ add lr, pc │ │ │ │ ldr r1, [pc, #48] @ (381d08 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add ip, pc │ │ │ │ str.w lr, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ - ldr r6, [r5, #36] @ 0x24 │ │ │ │ + b.w 5ddd84 │ │ │ │ + ldr r6, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r0, [r4, r6] │ │ │ │ + str r0, [r2, #4] │ │ │ │ movs r5, r7 │ │ │ │ - add r5, sp, #936 @ 0x3a8 │ │ │ │ + add r6, sp, #616 @ 0x268 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 381670 │ │ │ │ + b.n 3817d0 │ │ │ │ movs r7, r7 │ │ │ │ movs r5, #234 @ 0xea │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -439679,19 +439682,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (381d8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #24] │ │ │ │ + ldr r2, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3815ec │ │ │ │ + b.n 38174c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 381610 │ │ │ │ + b.n 381770 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #424] @ (381f48 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -439701,25 +439704,25 @@ │ │ │ │ ldr r1, [pc, #420] @ (381f50 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #400] @ (381f54 ) │ │ │ │ add.w r4, r5, #8192 @ 0x2000 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 5dc3f4 │ │ │ │ + bl 5dc4a4 │ │ │ │ ldr.w r2, [r4, #2432] @ 0x980 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 381ec8 │ │ │ │ ldr r3, [pc, #380] @ (381f58 ) │ │ │ │ add.w r0, r5, #164 @ 0xa4 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp] │ │ │ │ @@ -439813,40 +439816,40 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #140] @ (381f64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 381df8 │ │ │ │ ldr r3, [pc, #128] @ (381f68 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ ldr r4, [pc, #128] @ (381f6c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #128] @ (381f70 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 381df8 │ │ │ │ ldr r3, [pc, #112] @ (381f74 ) │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #112] @ (381f78 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r1, [pc, #112] @ (381f7c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 381df8 │ │ │ │ movs r3, #0 │ │ │ │ b.n 381e5a │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #2388] @ 0x954 │ │ │ │ ldr r3, [pc, #84] @ (381f80 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -439856,50 +439859,50 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 381df8 │ │ │ │ nop │ │ │ │ - ldr r2, [r0, #24] │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 382740 │ │ │ │ + b.n 3818a0 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #808 @ (adr r2, 38227c ) │ │ │ │ + add r3, pc, #488 @ (adr r3, 38213c ) │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #664 @ (adr r2, 3821f0 ) │ │ │ │ + add r3, pc, #344 @ (adr r3, 3820b0 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r3, pc, #96 @ (adr r3, 381fbc ) │ │ │ │ + add r3, pc, #800 @ (adr r3, 38227c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ + ldr r2, [r0, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 382584 │ │ │ │ + b.n 3826e4 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 382500 │ │ │ │ + b.n 382660 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 382594 │ │ │ │ + b.n 3826f4 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3824d8 │ │ │ │ + b.n 382638 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ + ldr r6, [r1, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3825a4 │ │ │ │ + b.n 382704 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3824b0 │ │ │ │ + b.n 382610 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r7, #124] @ 0x7c │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3825bc │ │ │ │ + b.n 38271c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 38246c │ │ │ │ + b.n 3825cc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00381f8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -439914,15 +439917,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (382118 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cbz r3, 38201c │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ bl 38f96c │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ @@ -440014,64 +440017,64 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 382006 │ │ │ │ ldr r3, [pc, #72] @ (382128 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r4, [pc, #72] @ (38212c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #72] @ (382130 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 3820d6 │ │ │ │ ldr r3, [pc, #60] @ (382134 ) │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ ldr r4, [pc, #60] @ (382138 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (38213c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 3820d6 │ │ │ │ - str r4, [r6, #116] @ 0x74 │ │ │ │ + ldr r4, [r4, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #688] @ 0x2b0 │ │ │ │ + str r6, [sp, #368] @ 0x170 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #288 @ 0x120 │ │ │ │ + add r5, sp, #992 @ 0x3e0 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 382488 │ │ │ │ + b.n 3825e8 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r4, #100] @ 0x64 │ │ │ │ + str r2, [r2, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3822e4 │ │ │ │ + b.n 382444 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r0, #100] @ 0x64 │ │ │ │ + str r2, [r6, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3824c0 │ │ │ │ + b.n 382620 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3822ac │ │ │ │ + b.n 38240c │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r5, #96] @ 0x60 │ │ │ │ + str r0, [r3, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3824d0 │ │ │ │ + b.n 382630 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 382284 │ │ │ │ + b.n 3823e4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00382140 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -440118,24 +440121,24 @@ │ │ │ │ add r2, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r6 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38224c │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r1, [pc, #252] @ (3822ec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 262a08 │ │ │ │ @@ -440166,15 +440169,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3822d4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5dd650 │ │ │ │ + bl 5dd700 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 26109c │ │ │ │ ldr r2, [pc, #160] @ (3822f0 ) │ │ │ │ ldr r3, [pc, #152] @ (3822e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -440237,19 +440240,19 @@ │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 382238 │ │ │ │ b.n 38228e │ │ │ │ ldrh r6, [r4, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r4, r7} │ │ │ │ + stmia r3!, {r6} │ │ │ │ movs r6, r7 │ │ │ │ ldrh r4, [r2, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3823bc │ │ │ │ + b.n 38251c │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #224] @ (3823ec ) │ │ │ │ @@ -440259,15 +440262,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5dd644 │ │ │ │ + bl 5dd6f4 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ blx 262b9c │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldrb r3, [r4, #15] │ │ │ │ @@ -440309,15 +440312,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 262b08 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71949c │ │ │ │ + bl 71954c │ │ │ │ ldr r2, [pc, #52] @ (3823f8 ) │ │ │ │ ldr r3, [pc, #40] @ (3823f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ @@ -440332,15 +440335,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r2, #14] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - svc 102 @ 0x66 │ │ │ │ + b.n 382424 │ │ │ │ movs r7, r7 │ │ │ │ ldrh r6, [r3, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 003823fc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -440359,15 +440362,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ str r3, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r0, [pc, #4] @ (382438 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldr r2, [r5, #92] @ 0x5c │ │ │ │ lsls r3, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb.w r1, [sp, #4] │ │ │ │ @@ -440505,39 +440508,39 @@ │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r1, [pc, #28] @ (3825b0 ) │ │ │ │ ldr r0, [pc, #28] @ (3825b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - str r2, [r5, #32] │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #24 │ │ │ │ + udf #200 @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ - udf #42 @ 0x2a │ │ │ │ + udf #218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r2, #32] │ │ │ │ + str r6, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #4 │ │ │ │ + udf #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ - udf #70 @ 0x46 │ │ │ │ + udf #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3825e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldr r0, [r1, #72] @ 0x48 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -440577,15 +440580,15 @@ │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #92] @ (3826bc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -440595,35 +440598,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (3826c8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r4, [r1, #20] │ │ │ │ + str r4, [r7, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 382600 │ │ │ │ + udf #82 @ 0x52 │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 38272c │ │ │ │ + ble.n 38268c │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r4, #16] │ │ │ │ + str r2, [r2, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 382600 │ │ │ │ + udf #76 @ 0x4c │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 3826dc │ │ │ │ + ble.n 38263c │ │ │ │ movs r7, r7 │ │ │ │ sub.w r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ (3826d8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2feb94 │ │ │ │ adds r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -440637,35 +440640,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (382734 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #44] @ (382738 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (38273c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (382740 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ - str r6, [r6, #8] │ │ │ │ + b.w 5ddd84 │ │ │ │ + str r6, [r4, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r4, r5] │ │ │ │ + ldrsb r0, [r2, r0] │ │ │ │ movs r5, r7 │ │ │ │ - add r3, pc, #680 @ (adr r3, 3829e0 ) │ │ │ │ + add r4, pc, #360 @ (adr r4, 3828a0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r4, #1 │ │ │ │ adds r6, r3, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -440679,27 +440682,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ blx 261840 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3827a6 │ │ │ │ ldrd r0, r1, [r4, #1000] @ 0x3e8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3827a6 │ │ │ │ ldrd r0, r1, [r4, #1008] @ 0x3f0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 757840 │ │ │ │ + bl 7578f0 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 3827a6 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -440743,25 +440746,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ strh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3828fc │ │ │ │ + ble.n 38285c │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 38274c │ │ │ │ + ble.n 3828ac │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5ec330 │ │ │ │ + bl 5ec3e0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -440805,19 +440808,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3828c0 ) │ │ │ │ ldr r0, [pc, #20] @ (3828c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrsh r4, [r7, r3] │ │ │ │ + ldrsh r4, [r5, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 382898 │ │ │ │ + blt.n 3827f8 │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 3828bc │ │ │ │ + blt.n 38281c │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ (382944 ) │ │ │ │ @@ -440858,19 +440861,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r4, #210 @ 0xd2 │ │ │ │ + movs r5, #130 @ 0x82 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r3, #158 @ 0x9e │ │ │ │ + cmp r4, #78 @ 0x4e │ │ │ │ movs r6, r7 │ │ │ │ - movs r4, #252 @ 0xfc │ │ │ │ + movs r5, #172 @ 0xac │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #160] @ 382a00 │ │ │ │ sub sp, #16 │ │ │ │ @@ -440938,19 +440941,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #26] │ │ │ │ lsls r7, r4, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r2, [r7, r6] │ │ │ │ + ldrsh r2, [r5, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 38296c │ │ │ │ + bge.n 382acc │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 382990 │ │ │ │ + blt.n 382af0 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -441018,25 +441021,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (382b00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r3, #90 @ 0x5a │ │ │ │ + movs r4, #10 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #72 @ 0x48 │ │ │ │ + cmp r2, #248 @ 0xf8 │ │ │ │ movs r6, r7 │ │ │ │ - movs r3, #198 @ 0xc6 │ │ │ │ + movs r4, #118 @ 0x76 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r1, r3] │ │ │ │ + ldrb r6, [r7, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 382a78 │ │ │ │ + bls.n 382bd8 │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 382ad4 │ │ │ │ + bge.n 382a34 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -441083,19 +441086,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (382ba8 ) │ │ │ │ ldr r0, [pc, #20] @ (382bac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrb r4, [r2, r0] │ │ │ │ + ldrb r4, [r0, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r6, r3] │ │ │ │ + str r6, [r4, r6] │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 382c24 │ │ │ │ + bls.n 382b84 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #204] @ (382c90 ) │ │ │ │ @@ -441132,15 +441135,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 382c68 │ │ │ │ ldr r0, [pc, #148] @ (382ca4 ) │ │ │ │ mov r2, r1 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 382c68 │ │ │ │ lsrs r3, r2, #31 │ │ │ │ strh.w r1, [r4, #772] @ 0x304 │ │ │ │ mov.w ip, #24 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #756] @ 0x2f4 │ │ │ │ mla r3, ip, r0, r3 │ │ │ │ @@ -441172,37 +441175,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r6, #1 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 74d1f8 │ │ │ │ + bl 74d2a8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ b.n 382c5a │ │ │ │ ldr r3, [pc, #32] @ (382cac ) │ │ │ │ movs r6, #1 │ │ │ │ add r3, pc │ │ │ │ b.n 382c5e │ │ │ │ strh r4, [r3, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r7} │ │ │ │ + ldmia r2, {r2, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 382c94 │ │ │ │ + bls.n 382bf4 │ │ │ │ movs r7, r7 │ │ │ │ str r0, [r0, #96] @ 0x60 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldmia r0!, {r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 382cc2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -441223,30 +441226,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (382d1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #32] @ (382d20 ) │ │ │ │ ldr r3, [pc, #36] @ (382d24 ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ - ldrh r2, [r0, r3] │ │ │ │ + b.w 5ddd84 │ │ │ │ + ldrh r2, [r6, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [pc, #432] @ (382ecc ) │ │ │ │ + str r4, [r3, r0] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r2, r7, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -441258,30 +441261,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (382d74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #32] @ (382d78 ) │ │ │ │ ldr r3, [pc, #36] @ (382d7c ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ - ldrh r2, [r5, r1] │ │ │ │ + b.w 5ddd84 │ │ │ │ + ldrh r2, [r3, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [pc, #80] @ (382dc4 ) │ │ │ │ + ldr r7, [pc, #784] @ (383084 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r5, [sp, #392] @ 0x188 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r2, r4, #25 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -441352,15 +441355,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 382e66 │ │ │ │ ldr r0, [pc, #88] @ (382e9c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 382e66 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 382e76 │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #48] @ (382e90 ) │ │ │ │ @@ -441388,21 +441391,21 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ add r8, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 382ec4 │ │ │ │ + bvc.n 382e24 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r3, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 382edc │ │ │ │ + bpl.n 382e3c │ │ │ │ movs r7, r7 │ │ │ │ - bvs.n 382e10 │ │ │ │ + bvc.n 382f70 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 382ee4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -441410,25 +441413,25 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (382eec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 382bb0 │ │ │ │ nop │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ + ldr r6, [r2, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #400] @ 0x190 │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r5, [sp, #168] @ 0xa8 │ │ │ │ + ldr r5, [sp, #872] @ 0x368 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ ldr.w r1, [pc, #1040] @ 383314 │ │ │ │ @@ -441779,15 +441782,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3831d0 │ │ │ │ ldr r0, [pc, #48] @ (383330 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3831d0 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ b.n 383048 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r3, #23] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ @@ -441798,15 +441801,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r8, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 3833e4 │ │ │ │ + bcc.n 383344 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrd lr, r4, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 383362 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -441904,39 +441907,39 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3833de │ │ │ │ ldr r0, [pc, #64] @ (383478 ) │ │ │ │ mov r2, lr │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r1, r3, [sp, #20] │ │ │ │ b.n 3833de │ │ │ │ mov r0, r1 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 74d1f8 │ │ │ │ + bl 74d2a8 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 3833cc │ │ │ │ nop │ │ │ │ ldrb r6, [r5, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrsh r6, [r1, r2] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r5, r6} │ │ │ │ + stmia r2!, {r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 3834f4 │ │ │ │ + bne.n 383454 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038347c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -441988,33 +441991,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3834bc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (383528 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3834bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d1f8 │ │ │ │ + bl 74d2a8 │ │ │ │ b.n 3834b2 │ │ │ │ nop │ │ │ │ ldrb r6, [r1, #1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrb r0, [r5, r6] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r4, r7} │ │ │ │ + stmia r1!, {r2, r3, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 383480 │ │ │ │ + bne.n 3835e0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038352c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -442092,35 +442095,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3835b0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (383618 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3835b0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 74d1f8 │ │ │ │ + bl 74d2a8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3835a6 │ │ │ │ nop │ │ │ │ strb r0, [r3, #29] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrb r4, [r6, r2] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - nop {11} │ │ │ │ + stmia r0!, {r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov ip, ip │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ + beq.n 383558 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038361c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -442161,19 +442164,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3836a0 ) │ │ │ │ ldr r0, [pc, #20] @ (3836a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - str r4, [r3, r4] │ │ │ │ + str r4, [r1, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5!, {r1, r3} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5!, {r1, r3, r4} │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003836a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -442225,35 +442228,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3836ec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (383754 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3836ec │ │ │ │ mov r0, r1 │ │ │ │ - bl 74d1f8 │ │ │ │ + bl 74d2a8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3836e2 │ │ │ │ nop │ │ │ │ strb r4, [r3, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrh r0, [r7, r5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0074 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ - adds r4, r1, #5 │ │ │ │ + itt cs │ │ │ │ + lslcs r1, r1, #1 │ │ │ │ + addcs r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00383758 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -442294,19 +442297,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3837dc ) │ │ │ │ ldr r0, [pc, #20] @ (3837e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r7, [pc, #896] @ (383b5c ) │ │ │ │ + str r0, [r2, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003837e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -442363,35 +442366,35 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (3838a0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r7 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 383832 │ │ │ │ mov r0, r1 │ │ │ │ - bl 74d1f8 │ │ │ │ + bl 74d2a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 383828 │ │ │ │ nop │ │ │ │ strb r2, [r3, #19] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrh r2, [r6, r0] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r5, pc} │ │ │ │ + pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r6, r7} │ │ │ │ + ldmia r6, {r2, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003838a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -442434,19 +442437,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (383934 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #568] @ (383b68 ) │ │ │ │ + ldr r7, [pc, #248] @ (383a28 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2, {r2, r3, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00383938 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -442554,15 +442557,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r0, [r4, #768] @ 0x300 │ │ │ │ add r0, r6 │ │ │ │ - bl 723580 │ │ │ │ + bl 723630 │ │ │ │ cmp fp, r7 │ │ │ │ add.w fp, fp, #1 │ │ │ │ blt.n 383aae │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 383aa8 │ │ │ │ ldr.w r1, [r4, #768] @ 0x300 │ │ │ │ add.w sl, r1, r6 │ │ │ │ @@ -442639,21 +442642,21 @@ │ │ │ │ ldr r0, [pc, #76] @ (383b9c ) │ │ │ │ add r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 383b00 │ │ │ │ ldr r0, [pc, #56] @ (383ba0 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r3, [pc, #44] @ (383ba4 ) │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ ldr r1, [pc, #40] @ (383ba8 ) │ │ │ │ ldr r0, [pc, #44] @ (383bac ) │ │ │ │ add r3, pc │ │ │ │ @@ -442665,23 +442668,23 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r6} │ │ │ │ + ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r3!, {r1, r2, r4} │ │ │ │ + ldmia r3!, {r1, r2, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #176] @ (383c58 ) │ │ │ │ + ldr r4, [pc, #880] @ (383f18 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4} │ │ │ │ + ldmia r0!, {r1, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #736] @ (383ea4 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -442699,38 +442702,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ add.w sl, r8, #188 @ 0xbc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ ldr r2, [pc, #700] @ (383eb8 ) │ │ │ │ ldr r1, [pc, #700] @ (383ebc ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #684] @ (383ec0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #684] @ (383ec4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5e5b7c │ │ │ │ + bl 5e5c2c │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #15 │ │ │ │ mov r1, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ add r7, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 383e02 │ │ │ │ ldr r2, [pc, #656] @ (383ec8 ) │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ @@ -442905,15 +442908,15 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #232] @ (383ef4 ) │ │ │ │ mov r0, fp │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1001 @ 0x3e9 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r2, [pc, #216] @ (383ef8 ) │ │ │ │ ldr r3, [pc, #136] @ (383ea8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -442926,98 +442929,98 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #180] @ (383efc ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 26109c │ │ │ │ mov r0, r8 │ │ │ │ blx 26109c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ b.n 383d4a │ │ │ │ ldr r0, [pc, #156] @ (383f00 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ b.n 383e5c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #144] @ (383f04 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 2616a0 │ │ │ │ b.n 383e56 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ (383f08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ ldr r0, [pc, #116] @ (383f0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ nop │ │ │ │ strb r4, [r3, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #10] │ │ │ │ + ldrh r6, [r1, #16] │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [sp, #136] @ 0x88 │ │ │ │ + str r0, [sp, #840] @ 0x348 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #848] @ (384208 ) │ │ │ │ + ldr r4, [pc, #528] @ (3840c8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ands r2, r5 │ │ │ │ + lsrs r2, r3 │ │ │ │ movs r5, r7 │ │ │ │ - str r1, [sp, #568] @ 0x238 │ │ │ │ + str r2, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r4, #10] │ │ │ │ + ldrb r4, [r2, #13] │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r4, [r7, #2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r4, #38] @ 0x26 │ │ │ │ + ldrh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r6} │ │ │ │ + ldmia r3!, {r1} │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2!, {r7} │ │ │ │ + ldmia r3!, {r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ ldmdb pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldr r2, [r6, #112] @ 0x70 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r1!, {r3, r5, r7} │ │ │ │ + ldmia r2!, {r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf2e4003e │ │ │ │ - stmia r5!, {r1, r3, r7} │ │ │ │ + @ instruction: 0xf394003e │ │ │ │ + stmia r6!, {r1, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [r0, #108] @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r1, {r1, r4} │ │ │ │ + ldmia r1, {r1, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r3, r4, r5, r7} │ │ │ │ + ldmia r1!, {r3, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r2, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r1!, {r3, r4, r5} │ │ │ │ + ldmia r1!, {r3, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r1, r4, r5} │ │ │ │ + ldmia r0!, {r1, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -443048,39 +443051,39 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r7, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #17 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #460] @ (384140 ) │ │ │ │ add.w r3, r7, #268 @ 0x10c │ │ │ │ ldr r1, [pc, #456] @ (384144 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r4 │ │ │ │ bl 3825e8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 383fda │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #408] @ (384148 ) │ │ │ │ ldr r3, [pc, #376] @ (38412c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -443096,15 +443099,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #356] @ (38414c ) │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #292] @ 384110 │ │ │ │ ldr r2, [pc, #352] @ (384150 ) │ │ │ │ add r7, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ @@ -443139,15 +443142,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r3, #188 @ 0xbc │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #244] @ (384160 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ add.w r0, r5, #1184 @ 0x4a0 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -443160,34 +443163,34 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 2ff744 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 3840b0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 383bb0 │ │ │ │ b.n 383fa6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #72] @ 384118 │ │ │ │ ldr r2, [pc, #144] @ (384164 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #144] @ (384168 ) │ │ │ │ add.w r0, r8, #816 @ 0x330 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -443197,15 +443200,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 4374c0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r1, r0, #816 @ 0x330 │ │ │ │ mov r0, fp │ │ │ │ bl 2ff744 │ │ │ │ b.n 3840a6 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ @@ -443220,43 +443223,43 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r5, #88] @ 0x58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #46] @ 0x2e │ │ │ │ + strh r2, [r4, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [pc, #408] @ (3842d0 ) │ │ │ │ + ldr r1, [pc, #88] @ (384190 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r6, #36] @ 0x24 │ │ │ │ + ldrh r0, [r4, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r1, #8] │ │ │ │ + ldrh r4, [r7, #12] │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #224 @ 0xe0 │ │ │ │ + subs r7, #144 @ 0x90 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #244 @ 0xf4 │ │ │ │ + subs r7, #164 @ 0xa4 │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r6, #80] @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r0, [r4, r1] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldmia r0!, {r1, r5} │ │ │ │ + ldmia r0!, {r1, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r3, #38] @ 0x26 │ │ │ │ + strh r4, [r1, #44] @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ - bx sl │ │ │ │ + ldr r0, [pc, #24] @ (384174 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r3, #28] │ │ │ │ + ldrh r6, [r1, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ str r4, [r6, r5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r7!, {r1, r3, r6} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -443288,27 +443291,27 @@ │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r5, #284 @ 0x11c │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r4 │ │ │ │ bl 3825e8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 384216 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #232] @ (3842d8 ) │ │ │ │ ldr r3, [pc, #212] @ (3842c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -443323,15 +443326,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #136] @ 3842b0 │ │ │ │ ldr r1, [pc, #176] @ (3842dc ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #176] @ (3842e0 ) │ │ │ │ add.w r0, r9, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -443342,35 +443345,35 @@ │ │ │ │ mov r1, r9 │ │ │ │ bl 4374c0 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 384266 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 383bb0 │ │ │ │ b.n 3841e4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #108] @ (3842e4 ) │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov.w r8, #8 │ │ │ │ mov.w r9, #0 │ │ │ │ add.w r2, fp, #444 @ 0x1bc │ │ │ │ add.w r0, sl, #816 @ 0x330 │ │ │ │ @@ -443388,29 +443391,29 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #28] │ │ │ │ + strh r6, [r0, #34] @ 0x22 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r3, #18] │ │ │ │ + ldrh r2, [r1, #24] │ │ │ │ movs r6, r7 │ │ │ │ - mov r0, r0 │ │ │ │ + mov r8, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r2, #54] @ 0x36 │ │ │ │ + strh r6, [r0, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [r6, #44] @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ str r6, [r3, r0] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r6!, {r2} │ │ │ │ + stmia r6!, {r2, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r1, r3, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003842e8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -443521,26 +443524,26 @@ │ │ │ │ ldr r0, [pc, #36] @ (384424 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mvns r4, r0 │ │ │ │ + add r4, lr │ │ │ │ lsls r4, r2, #1 │ │ │ │ - itee lt │ │ │ │ - movlt r7, r7 │ │ │ │ - stmiage r0!, {r2, r3, r4, r6, r7} │ │ │ │ - movge r7, r7 │ │ │ │ - bics r4, r5 │ │ │ │ + stmia r0!, {r1, r5, r6} │ │ │ │ + movs r7, r7 │ │ │ │ + stmia r1!, {r2, r3, r7} │ │ │ │ + movs r7, r7 │ │ │ │ + add r4, fp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - itte ls │ │ │ │ - movls r7, r7 │ │ │ │ - stmials r4!, {r2, r3, r4, r5} │ │ │ │ - movhi r7, r7 │ │ │ │ + stmia r0!, {r1, r3, r6} │ │ │ │ + movs r7, r7 │ │ │ │ + stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ + movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #116] @ (3844ac ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #116] @ (3844b0 ) │ │ │ │ @@ -443589,17 +443592,17 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r4, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 003844c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -443627,35 +443630,35 @@ │ │ │ │ cmp r4, r0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5e58b4 │ │ │ │ + bl 5e5964 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3845ae │ │ │ │ ldr r7, [pc, #240] @ (384604 ) │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3845ce │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #224] @ (384608 ) │ │ │ │ ldr r2, [pc, #228] @ (38460c ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ clz r3, r0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -443663,15 +443666,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r4, r3 │ │ │ │ orrne.w r4, r3, #1 │ │ │ │ cbz r4, 38458c │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #172] @ (384610 ) │ │ │ │ ldr r3, [pc, #144] @ (3845f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -443705,58 +443708,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (38461c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #949 @ 0x3b5 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 384558 │ │ │ │ ldr r3, [pc, #80] @ (384620 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #80] @ (384624 ) │ │ │ │ ldr r1, [pc, #80] @ (384628 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #953 @ 0x3b9 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 384558 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r1, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #124] @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r2, [r7, #0] │ │ │ │ + strh r2, [r5, #6] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r2, r0 │ │ │ │ + orrs r2, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ + strh r0, [r6, #4] │ │ │ │ movs r5, r7 │ │ │ │ str r6, [r7, #116] @ 0x74 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - rors r6, r6 │ │ │ │ + cmp r6, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r3, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - pop {r1, r3, r4, r6, r7, pc} │ │ │ │ + bkpt 0x008a │ │ │ │ movs r7, r7 │ │ │ │ - rors r6, r2 │ │ │ │ + cmp r6, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r2, r6, r7} │ │ │ │ + stmia r3!, {r2, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - pop {r2, r3, r4, r5, r7, pc} │ │ │ │ + bkpt 0x006c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038462c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -443773,35 +443776,35 @@ │ │ │ │ ldr r7, [pc, #228] @ (38473c ) │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ add r0, pc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ add r7, pc │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3846fa │ │ │ │ ldr r6, [pc, #208] @ (384740 ) │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ ldr r4, [pc, #204] @ (384744 ) │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ - bl 5e5414 │ │ │ │ + bl 5e54c4 │ │ │ │ ldr r2, [pc, #196] @ (384748 ) │ │ │ │ ldr r1, [pc, #196] @ (38474c ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #180] @ (384750 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r7, [pc, #180] @ (384754 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2ffa90 │ │ │ │ ldr r1, [pc, #176] @ (384758 ) │ │ │ │ @@ -443809,42 +443812,42 @@ │ │ │ │ add.w r3, r4, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #16 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, fp │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 43bbac │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 384706 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #96] @ (38475c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd74c │ │ │ │ + bl 5dd7fc │ │ │ │ b.n 38466e │ │ │ │ str.w r9, [r0, #808] @ 0x328 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ mov r2, r8 │ │ │ │ strd r0, r1, [r4, #800] @ 0x320 │ │ │ │ movs r3, #0 │ │ │ │ @@ -443856,33 +443859,33 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strh r0, [r5, #16] │ │ │ │ + strh r0, [r3, #22] │ │ │ │ movs r6, r7 │ │ │ │ str r2, [r0, #104] @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r0, [r0, #44] @ 0x2c │ │ │ │ + strh r0, [r6, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r6 │ │ │ │ + rors r0, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r7, #210 @ 0xd2 │ │ │ │ + subs r0, #130 @ 0x82 │ │ │ │ movs r6, r7 │ │ │ │ - adds r7, #230 @ 0xe6 │ │ │ │ + subs r0, #150 @ 0x96 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #26] │ │ │ │ + ldrb r0, [r7, #28] │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r2, #14] │ │ │ │ + strh r6, [r0, #20] │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00384760 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -443899,40 +443902,40 @@ │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc │ │ │ │ ite ne │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ ldr r1, [pc, #216] @ (38487c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd7ec │ │ │ │ + bl 5dd89c │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 384834 │ │ │ │ ldr r5, [pc, #204] @ (384880 ) │ │ │ │ - bl 5df0e8 │ │ │ │ + bl 5df198 │ │ │ │ ldr r4, [pc, #200] @ (384884 ) │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ - bl 5e5414 │ │ │ │ + bl 5e54c4 │ │ │ │ ldr r2, [pc, #192] @ (384888 ) │ │ │ │ ldr r1, [pc, #192] @ (38488c ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #176] @ (384890 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2ffa90 │ │ │ │ movs r1, #0 │ │ │ │ @@ -443945,15 +443948,15 @@ │ │ │ │ bl 2ff490 │ │ │ │ ldr r2, [pc, #140] @ (384894 ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 384842 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -443961,15 +443964,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #96] @ (384898 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd74c │ │ │ │ + bl 5dd7fc │ │ │ │ b.n 3847b2 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str.w r1, [r4, #808] @ 0x328 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r6, #0 │ │ │ │ @@ -443984,31 +443987,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ str r6, [r5, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r2, [r1, #6] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r3, r5} │ │ │ │ + stmia r1!, {r3, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r7, #32] │ │ │ │ + strh r4, [r5, #38] @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #236 @ 0xec │ │ │ │ + lsls r4, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #142 @ 0x8e │ │ │ │ + adds r7, #62 @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #162 @ 0xa2 │ │ │ │ + adds r7, #82 @ 0x52 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #20] │ │ │ │ + ldrb r0, [r2, #23] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r1, r3, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038489c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -444039,38 +444042,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (384934 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #60] @ (384938 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e5b7c │ │ │ │ + bl 5e5c2c │ │ │ │ ldr.w ip, [pc, #48] @ 38493c │ │ │ │ ldr r2, [pc, #48] @ (384940 ) │ │ │ │ movs r3, #15 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r7, #22] │ │ │ │ + strh r2, [r5, #28] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r7, #88] @ 0x58 │ │ │ │ + ldr r4, [r5, #100] @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, #156 @ 0x9c │ │ │ │ + subs r7, #76 @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r3, #16] │ │ │ │ + ldrb r0, [r1, #19] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00384944 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -444136,26 +444139,26 @@ │ │ │ │ adds r2, r0, #1 │ │ │ │ bne.n 384994 │ │ │ │ b.n 38497c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #24] @ (384a08 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ str r2, [r1, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bkpt 0x00ec │ │ │ │ - movs r7, r7 │ │ │ │ - movw r0, #7096 @ 0x1bb8 │ │ │ │ + itt ls │ │ │ │ + movls r7, r7 │ │ │ │ + movwls r0, #7096 @ 0x1bb8 │ │ │ │ movt r0, #306 @ 0x132 │ │ │ │ subs r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ push {r3, lr} │ │ │ │ @@ -444180,25 +444183,25 @@ │ │ │ │ blx 260a68 │ │ │ │ movs r0, #0 │ │ │ │ blx 263178 │ │ │ │ str r4, [r5, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r6} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5ebfb0 │ │ │ │ + bl 5ec060 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strh r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -444347,15 +444350,15 @@ │ │ │ │ orr.w r2, r0, r2, lsl #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 384b0a │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ uxth r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ uxth r1, r1 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 384c56 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, r1 │ │ │ │ cbnz r5, 384c5c │ │ │ │ @@ -444435,15 +444438,15 @@ │ │ │ │ strb r3, [r0, #6] │ │ │ │ add r2, pc │ │ │ │ strb r5, [r0, #7] │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r3, #324 @ 0x144 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #4] │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #64] @ (384d20 ) │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -444461,26 +444464,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (384d28 ) │ │ │ │ ldr r0, [pc, #36] @ (384d2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r4, #114 @ 0x72 │ │ │ │ + subs r5, #34 @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x0034 │ │ │ │ + bkpt 0x00e4 │ │ │ │ movs r7, r7 │ │ │ │ - rsbs r0, ip, #12451840 @ 0xbe0000 │ │ │ │ + @ instruction: 0xf68c003e │ │ │ │ ldr r0, [pc, #128] @ (384da4 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - subs r4, #32 │ │ │ │ + subs r4, #208 @ 0xd0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x009a │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x0000 │ │ │ │ + bkpt 0x00b0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00384d30 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -444491,29 +444494,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (384d80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ mov.w r3, #332 @ 0x14c │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #32] @ (384d84 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 47a984 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 261098 │ │ │ │ nop │ │ │ │ - subs r3, #222 @ 0xde │ │ │ │ + subs r4, #142 @ 0x8e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r2, r3, r4, r7, pc} │ │ │ │ + bkpt 0x004c │ │ │ │ movs r7, r7 │ │ │ │ - adc.w r0, r6, #12451840 @ 0xbe0000 │ │ │ │ + @ instruction: 0xf5f6003e │ │ │ │ blx r4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 00384d88 : │ │ │ │ adds r0, #12 │ │ │ │ bx lr │ │ │ │ movs r0, r0 │ │ │ │ @@ -444529,41 +444532,41 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #48] @ (384ddc ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr.w r0, [ip, #20] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #405] @ 0x195 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r3, #178 @ 0xb2 │ │ │ │ + subs r4, #98 @ 0x62 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0098 │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x0006 │ │ │ │ + bkpt 0x00b6 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (384e04 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ bx ip │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #116] @ (384e8c ) │ │ │ │ @@ -444573,32 +444576,32 @@ │ │ │ │ ldr r1, [pc, #116] @ (384e94 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #100] @ (384e98 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (384e9c ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #88] @ (384ea0 ) │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #88] @ (384ea4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r2, [pc, #76] @ (384ea8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [pc, #76] @ (384eac ) │ │ │ │ ldr r1, [pc, #80] @ (384eb0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #76] @ (384eb4 ) │ │ │ │ @@ -444615,23 +444618,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r3, #56 @ 0x38 │ │ │ │ + subs r3, #232 @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r0, #18] │ │ │ │ + ldrb r2, [r6, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r4, r5] │ │ │ │ + ldrsh r4, [r2, r0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r6, r5] │ │ │ │ + ldrsh r6, [r4, r0] │ │ │ │ movs r6, r7 │ │ │ │ ldrsh r2, [r1, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ @ instruction: 0xfbcc0065 │ │ │ │ movs r7, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #192] @ (384f70 ) │ │ │ │ @@ -444651,28 +444654,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (384f04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #28] @ (384f08 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ nop │ │ │ │ - subs r2, #130 @ 0x82 │ │ │ │ + subs r3, #50 @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #128 @ 0x80 │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r1, #15] │ │ │ │ + ldrb r6, [r7, #17] │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xfb300065 │ │ │ │ │ │ │ │ 00384f0c : │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ strh r3, [r2, #6] │ │ │ │ @@ -444854,25 +444857,25 @@ │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 3850bc │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3850bc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ ldr r2, [pc, #84] @ (385138 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 3850bc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r0, #384] @ 0x180 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 3850bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -444885,19 +444888,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subs r0, #174 @ 0xae │ │ │ │ + subs r1, #94 @ 0x5e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r0, 38517c │ │ │ │ + cbnz r0, 3851a8 │ │ │ │ movs r7, r7 │ │ │ │ - hlt 0x002e │ │ │ │ + cbnz r6, 385192 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038513c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -444915,15 +444918,15 @@ │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 385158 │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 385158 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 385158 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -444931,15 +444934,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - rev16 r4, r5 │ │ │ │ + cbnz r4, 3851ea │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003851a4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -444952,32 +444955,32 @@ │ │ │ │ cbz r0, 3851de │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 3851de │ │ │ │ ldrb.w r3, [r0, #1440] @ 0x5a0 │ │ │ │ mov r1, r6 │ │ │ │ cbz r3, 3851de │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 3851de │ │ │ │ adds r7, #1 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 3851c0 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - rev r2, r0 │ │ │ │ + hlt 0x0032 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (385200 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ mvns r6, r0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -445017,15 +445020,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (3852e4 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #100] @ (3852e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ vldr d7, [pc, #68] @ 3852d8 │ │ │ │ add.w r1, r0, #1280 @ 0x500 │ │ │ │ ldr r2, [pc, #80] @ (3852ec ) │ │ │ │ ldr.w ip, [pc, #84] @ 3852f0 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ mov.w r0, #268435456 @ 0x10000000 │ │ │ │ @@ -445045,23 +445048,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - adds r7, #22 │ │ │ │ + adds r7, #198 @ 0xc6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r0, 385308 │ │ │ │ + rev r0, r6 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 385312 │ │ │ │ + rev16 r2, r1 │ │ │ │ movs r7, r7 │ │ │ │ orrs r0, r4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cbnz r6, 385316 │ │ │ │ + rev r6, r7 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r0, [r0, #1264] @ 0x4f0 │ │ │ │ @@ -445169,31 +445172,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (38544c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r5, #162 @ 0xa2 │ │ │ │ + adds r6, #82 @ 0x52 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb850 │ │ │ │ + cbnz r0, 385434 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb860 │ │ │ │ + cbnz r0, 38543c │ │ │ │ movs r7, r7 │ │ │ │ - adds r5, #142 @ 0x8e │ │ │ │ + adds r6, #62 @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb83c │ │ │ │ + @ instruction: 0xb8ec │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb880 │ │ │ │ + cbnz r0, 385450 │ │ │ │ movs r7, r7 │ │ │ │ - adds r5, #122 @ 0x7a │ │ │ │ + adds r6, #42 @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb828 │ │ │ │ + @ instruction: 0xb8d8 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb850 │ │ │ │ + cbnz r0, 385450 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385450 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -445303,19 +445306,19 @@ │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ ldr r1, [pc, #16] @ (3855a8 ) │ │ │ │ ldr r0, [pc, #16] @ (3855ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - adds r4, #42 @ 0x2a │ │ │ │ + adds r4, #218 @ 0xda │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb710 │ │ │ │ + @ instruction: 0xb7c0 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb71e │ │ │ │ + @ instruction: 0xb7ce │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003855b0 : │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ @@ -445521,15 +445524,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (38581c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 38575c │ │ │ │ ldr r3, [pc, #80] @ (385820 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r1, [pc, #80] @ (385824 ) │ │ │ │ ldr r0, [pc, #80] @ (385828 ) │ │ │ │ add r3, pc │ │ │ │ @@ -445555,37 +445558,37 @@ │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r4, #20] │ │ │ │ lsls r1, r7, #1 │ │ │ │ stc2l 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ - adds r2, #12 │ │ │ │ + adds r2, #188 @ 0xbc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r4, lr} │ │ │ │ + push {r2, r6, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ - push {r1, r2, r3, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #238 @ 0xee │ │ │ │ + adds r2, #158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r4, r6, r7} │ │ │ │ + push {r2, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ - push {r3, r4, r6, lr} │ │ │ │ + @ instruction: 0xb608 │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #218 @ 0xda │ │ │ │ + adds r2, #138 @ 0x8a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r6, r7} │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ movs r7, r7 │ │ │ │ - push {r2, r4, r5, lr} │ │ │ │ + push {r2, r5, r6, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #198 @ 0xc6 │ │ │ │ + adds r2, #118 @ 0x76 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r3, r5, r7} │ │ │ │ + push {r2, r3, r4, r6, lr} │ │ │ │ movs r7, r7 │ │ │ │ - push {r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r2, r3, r5, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385844 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 38585a │ │ │ │ movs r0, #0 │ │ │ │ @@ -445759,27 +445762,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ adds r2, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 74d218 │ │ │ │ + bl 74d2c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3859ee │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r3, #12 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3859c4 │ │ │ │ adds r2, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 74d218 │ │ │ │ + bl 74d2c8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3859ee │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ b.n 3859ea │ │ │ │ ldr r3, [pc, #28] @ (385a54 ) │ │ │ │ @@ -445792,19 +445795,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r0, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r0, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #134 @ 0x86 │ │ │ │ + adds r0, #54 @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sxtb r4, r5 │ │ │ │ + cbz r4, 385aa2 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r4, 385aa4 │ │ │ │ + cbz r4, 385ad0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385a60 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -445899,25 +445902,25 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ strh r0, [r6, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r1, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r6, #150 @ 0x96 │ │ │ │ + cmp r7, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r4, 385b82 │ │ │ │ + sxth r4, r5 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r0, 385b8a │ │ │ │ + sxth r0, r7 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #128 @ 0x80 │ │ │ │ + cmp r7, #48 @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r6, 385b88 │ │ │ │ + sxth r6, r2 │ │ │ │ movs r7, r7 │ │ │ │ - sxth r6, r5 │ │ │ │ + uxtb r6, r3 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385b74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -445975,15 +445978,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r2, #31 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -445995,19 +445998,19 @@ │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ adds r3, #16 │ │ │ │ uxtb r3, r3 │ │ │ │ add.w lr, r4, r3 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 385bce │ │ │ │ nop │ │ │ │ - cmp r5, #180 @ 0xb4 │ │ │ │ + cmp r6, #100 @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r6, 385c84 │ │ │ │ + sxth r6, r6 │ │ │ │ movs r7, r7 │ │ │ │ - sub sp, #72 @ 0x48 │ │ │ │ + cbz r2, 385c78 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00385c68 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -446195,15 +446198,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 5aab98 │ │ │ │ + bl 5aac48 │ │ │ │ cmp r5, r7 │ │ │ │ bne.n 385e42 │ │ │ │ b.n 385d78 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ str r0, [r4, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ @@ -446305,15 +446308,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r3, [r0, #892] @ 0x37c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 74d218 │ │ │ │ + bl 74d2c8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 385f4e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -446351,19 +446354,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (386008 ) │ │ │ │ ldr r0, [pc, #20] @ (38600c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #36 @ 0x24 │ │ │ │ + cmp r2, #212 @ 0xd4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #824 @ 0x338 │ │ │ │ + add r6, sp, #504 @ 0x1f8 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #880 @ 0x370 │ │ │ │ + add r6, sp, #560 @ 0x230 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #160] @ (3860c4 ) │ │ │ │ @@ -446393,59 +446396,59 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #96] @ (3860d8 ) │ │ │ │ ldr r1, [pc, #100] @ (3860dc ) │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 388c38 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ (3860e0 ) │ │ │ │ and.w ip, r3, #7 │ │ │ │ mov r1, r6 │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [pc, #752] @ (3863b8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #196 @ 0xc4 │ │ │ │ + cmp r2, #116 @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r7, r7 │ │ │ │ + adds r6, r5, #2 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r1, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [sp, #96] @ 0x60 │ │ │ │ + ldr r2, [sp, #800] @ 0x320 │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r2, r0] │ │ │ │ + str r4, [r0, r3] │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #456 @ 0x1c8 │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r2, [r1, #880] @ 0x370 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 3860fa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -446459,21 +446462,21 @@ │ │ │ │ ldr.w r4, [r1, #888] @ 0x378 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r1, #892] @ 0x37c │ │ │ │ mov r5, r0 │ │ │ │ lsls r2, r4, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5eb838 │ │ │ │ + bl 5eb8e8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 5eb838 │ │ │ │ + bl 5eb8e8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -446635,15 +446638,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r2, [r0, #892] @ 0x37c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r2, r2, r1, lsl #4 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ - bl 74d218 │ │ │ │ + bl 74d2c8 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 386282 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -446764,23 +446767,23 @@ │ │ │ │ ldr.w r2, [r0, #888] @ 0x378 │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r4, r2 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsls r2, r2, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5eb838 │ │ │ │ + bl 5eb8e8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5eb838 │ │ │ │ + b.w 5eb8e8 │ │ │ │ nop │ │ │ │ │ │ │ │ 00386440 : │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ and.w r0, r0, #2 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -446880,19 +446883,19 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #376] @ (3866b4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #224] @ (386624 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r4, #240 @ 0xf0 │ │ │ │ + movs r5, #160 @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #616 @ 0x268 │ │ │ │ + add r1, sp, #296 @ 0x128 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, sp, #184 @ 0xb8 │ │ │ │ + add r1, sp, #888 @ 0x378 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #312] @ (38669c ) │ │ │ │ @@ -446987,15 +446990,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w ip, lr, r6 │ │ │ │ ldr.w r3, [ip, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r6, [lr, r6] │ │ │ │ ldr.w ip, [ip, #4] │ │ │ │ strd r6, ip, [sp] │ │ │ │ - bl 5aab98 │ │ │ │ + bl 5aac48 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 38658e │ │ │ │ bic.w r1, r1, r2 │ │ │ │ ldr r2, [pc, #88] @ (3866b4 ) │ │ │ │ strb r1, [r0, r3] │ │ │ │ ldr r3, [pc, #64] @ (3866a0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -447033,19 +447036,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ bxns r8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ mov ip, fp │ │ │ │ lsls r7, r4, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r3, #140 @ 0x8c │ │ │ │ + movs r4, #60 @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #216 @ (adr r7, 386798 ) │ │ │ │ + add r7, pc, #920 @ (adr r7, 386a58 ) │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #234 @ 0xea │ │ │ │ + subs r7, #154 @ 0x9a │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003866c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -447081,19 +447084,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (386734 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r2, #254 @ 0xfe │ │ │ │ + movs r3, #174 @ 0xae │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #672 @ (adr r6, 3869d4 ) │ │ │ │ + add r7, pc, #352 @ (adr r7, 386894 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r7, pc, #240 @ (adr r7, 386828 ) │ │ │ │ + add r7, pc, #944 @ (adr r7, 386ae8 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386738 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -447175,15 +447178,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 386792 │ │ │ │ ldr r0, [pc, #72] @ (38685c ) │ │ │ │ ubfx r3, r3, #6, #1 │ │ │ │ lsrs r2, r2, #31 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strbpl.w r3, [r4, #1428] @ 0x594 │ │ │ │ bpl.n 3867ae │ │ │ │ ldrb.w r2, [r4, #885] @ 0x375 │ │ │ │ @@ -447200,15 +447203,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #400 @ (adr r6, 3869f0 ) │ │ │ │ + add r7, pc, #80 @ (adr r7, 3868b0 ) │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r1, [r0, #888] @ 0x378 │ │ │ │ @@ -447242,19 +447245,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3868d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r1, #94 @ 0x5e │ │ │ │ + movs r2, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #32 @ (adr r5, 3868f4 ) │ │ │ │ + add r5, pc, #736 @ (adr r5, 386bb4 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r5, pc, #80 @ (adr r5, 386928 ) │ │ │ │ + add r5, pc, #784 @ (adr r5, 386be8 ) │ │ │ │ movs r7, r7 │ │ │ │ cbz r1, 386930 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r6, #12 │ │ │ │ @@ -447455,70 +447458,70 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 386aec │ │ │ │ ldr r3, [pc, #92] @ (386b80 ) │ │ │ │ ldr r2, [pc, #96] @ (386b84 ) │ │ │ │ ldr r1, [pc, #96] @ (386b88 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #333 @ 0x14d │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 386aec │ │ │ │ ldr r3, [pc, #72] @ (386b8c ) │ │ │ │ mov.w r2, #338 @ 0x152 │ │ │ │ ldr r4, [pc, #72] @ (386b90 ) │ │ │ │ ldr r1, [pc, #72] @ (386b94 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 386b1a │ │ │ │ bics r4, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #144 @ 0x90 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r4, pc, #680 @ (adr r4, 386e14 ) │ │ │ │ + add r5, pc, #360 @ (adr r5, 386cd4 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r4, pc, #568 @ (adr r4, 386da8 ) │ │ │ │ + add r5, pc, #248 @ (adr r5, 386c68 ) │ │ │ │ movs r7, r7 │ │ │ │ - bl 756b72 │ │ │ │ - subs r6, r2, #4 │ │ │ │ + bl 756b72 │ │ │ │ + subs r6, r0, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #0 @ (adr r4, 386b7c ) │ │ │ │ + add r4, pc, #704 @ (adr r4, 386e3c ) │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #744 @ (adr r2, 386e68 ) │ │ │ │ + add r3, pc, #424 @ (adr r3, 386d28 ) │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r6, #3 │ │ │ │ + subs r6, r4, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #536 @ (adr r3, 386da0 ) │ │ │ │ + add r4, pc, #216 @ (adr r4, 386c60 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #624 @ (adr r2, 386dfc ) │ │ │ │ + add r3, pc, #304 @ (adr r3, 386cbc ) │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r2, #3 │ │ │ │ + subs r2, r0, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #592 @ (adr r3, 386de4 ) │ │ │ │ + add r4, pc, #272 @ (adr r4, 386ca4 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #480 @ (adr r2, 386d78 ) │ │ │ │ + add r3, pc, #160 @ (adr r3, 386c38 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386b98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -447604,23 +447607,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (386cac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mvn.w r4, #21 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 386c60 │ │ │ │ - add r3, pc, #400 @ (adr r3, 386e34 ) │ │ │ │ + add r4, pc, #80 @ (adr r4, 386cf4 ) │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, r2, #6 │ │ │ │ + subs r0, r0, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #328 @ (adr r2, 386df4 ) │ │ │ │ + add r3, pc, #8 @ (adr r3, 386cb4 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r1, pc, #208 @ (adr r1, 386d80 ) │ │ │ │ + add r1, pc, #912 @ (adr r1, 387040 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386cb0 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 386cc6 │ │ │ │ movs r0, #0 │ │ │ │ @@ -447656,20 +447659,20 @@ │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 386ce4 │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r6, r0 │ │ │ │ lsls r2, r5, #4 │ │ │ │ mov r0, lr │ │ │ │ mov r4, lr │ │ │ │ - bl 5ebdb0 │ │ │ │ + bl 5ebe60 │ │ │ │ adds r2, r5, #7 │ │ │ │ ldr.w r1, [r6, #896] @ 0x380 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 5ebdb0 │ │ │ │ + bl 5ebe60 │ │ │ │ ldr.w r3, [r6, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 386d4c │ │ │ │ ldrb.w r2, [r6, #885] @ 0x375 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrsb.w r2, [r3, #3] │ │ │ │ @@ -447798,19 +447801,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (386e98 ) │ │ │ │ ldr r0, [pc, #20] @ (386e9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - subs r4, r2, r6 │ │ │ │ + adds r4, r0, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #248] @ 0xf8 │ │ │ │ + ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #840] @ 0x348 │ │ │ │ + add r0, pc, #520 @ (adr r0, 3870a8 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386ea0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -447847,19 +447850,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (386f18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, r3, r4 │ │ │ │ + subs r2, r1, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [sp, #784] @ 0x310 │ │ │ │ + ldr r7, [sp, #464] @ 0x1d0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #352] @ 0x160 │ │ │ │ + add r0, pc, #32 @ (adr r0, 386f3c ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00386f1c : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 386f32 │ │ │ │ movs r0, #0 │ │ │ │ @@ -448019,19 +448022,19 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ subs r5, #56 @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #248 @ 0xf8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, r7, r5 │ │ │ │ + subs r0, r5, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [sp, #136] @ 0x88 │ │ │ │ + ldr r5, [sp, #840] @ 0x348 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r7, [sp, #440] @ 0x1b8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003870c8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -448083,19 +448086,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (387164 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, r1, r3 │ │ │ │ + adds r6, r7, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r5, [sp, #160] @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [sp, #224] @ 0xe0 │ │ │ │ + ldr r6, [sp, #928] @ 0x3a0 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -448128,46 +448131,46 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #176] @ (387274 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #164] @ (387278 ) │ │ │ │ ldr r1, [pc, #164] @ (38727c ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #144] @ (387280 ) │ │ │ │ ldr r1, [pc, #148] @ (387284 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #128] @ (387288 ) │ │ │ │ ldr r1, [pc, #132] @ (38728c ) │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r6, [pc, #120] @ (387290 ) │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #116] @ (387294 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #116] @ (387298 ) │ │ │ │ ldr r2, [pc, #120] @ (38729c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r2, pc │ │ │ │ @@ -448195,31 +448198,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adds r0, r2, r5 │ │ │ │ + subs r0, r0, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r2, #10 │ │ │ │ + lsrs r6, r0, #13 │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r3, r5] │ │ │ │ + ldrsb r6, [r1, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r7, #4] │ │ │ │ + ldrh r0, [r5, #10] │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, #180 @ 0xb4 │ │ │ │ + subs r7, #100 @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r0, #10 │ │ │ │ + lsrs r2, r6, #12 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r3, #10 │ │ │ │ + lsrs r2, r1, #13 │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r4, r4] │ │ │ │ + strh r2, [r2, r7] │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r7, r4] │ │ │ │ + strh r4, [r5, r7] │ │ │ │ movs r5, r7 │ │ │ │ subs r2, #198 @ 0xc6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ @@ -448243,15 +448246,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ asrs r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 5ec2a4 │ │ │ │ + bl 5ec354 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 3872cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -448275,15 +448278,15 @@ │ │ │ │ add r7, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ec3ac │ │ │ │ + bl 5ec45c │ │ │ │ cmp r0, #1 │ │ │ │ str r0, [r5, #0] │ │ │ │ bhi.n 387390 │ │ │ │ adds r5, #4 │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 38732a │ │ │ │ ldrd r0, r1, [sp, #4] │ │ │ │ @@ -448334,15 +448337,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #120 @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #272] @ 0x110 │ │ │ │ + ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 38f8a4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -448441,41 +448444,41 @@ │ │ │ │ nop │ │ │ │ subs r0, #226 @ 0xe2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #160 @ 0xa0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r3, #26 │ │ │ │ + asrs r4, r1, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #520] @ 0x208 │ │ │ │ + ldr r4, [sp, #200] @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [sp, #568] @ 0x238 │ │ │ │ + ldr r4, [sp, #248] @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (387544 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3875a8 │ │ │ │ @@ -448485,67 +448488,67 @@ │ │ │ │ ldr r1, [pc, #76] @ (3875b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #60] @ (3875b4 ) │ │ │ │ ldr r3, [pc, #60] @ (3875b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #60] @ (3875bc ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ (3875c0 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #15 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r2, [pc, #48] @ (3875c4 ) │ │ │ │ ldr r1, [pc, #48] @ (3875c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e68f8 │ │ │ │ + b.w 5e69a8 │ │ │ │ nop │ │ │ │ - asrs r2, r6, #22 │ │ │ │ + asrs r2, r4, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r6, #27 │ │ │ │ + lsls r4, r4, #30 │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r7, r4] │ │ │ │ + strb r6, [r5, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #476] @ (387794 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 38752c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r3, #10 │ │ │ │ + subs r3, #186 @ 0xba │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #608] @ 0x260 │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r3, [sp, #664] @ 0x298 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ tst.w r3, #4 │ │ │ │ ite eq │ │ │ │ moveq.w r3, #256 @ 0x100 │ │ │ │ movne.w r3, #4096 @ 0x1000 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 387608 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ - bl 5eb838 │ │ │ │ + bl 5eb8e8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -448555,71 +448558,71 @@ │ │ │ │ ldr r0, [pc, #20] @ (387628 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r0, #20 │ │ │ │ + asrs r2, r6, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r2, [sp, #608] @ 0x260 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r3, [sp, #384] @ 0x180 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2e5c │ │ │ │ + bl 5e2f0c │ │ │ │ cbz r0, 387654 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #60] @ (387694 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a08 │ │ │ │ + bl 5e2ab8 │ │ │ │ ldr r1, [pc, #56] @ (387698 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a08 │ │ │ │ + bl 5e2ab8 │ │ │ │ ldr r1, [pc, #48] @ (38769c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a08 │ │ │ │ + bl 5e2ab8 │ │ │ │ orr.w r3, r5, r6 │ │ │ │ orrs r0, r3 │ │ │ │ bne.n 387642 │ │ │ │ ldr r3, [pc, #32] @ (3876a0 ) │ │ │ │ movw r2, #2861 @ 0xb2d │ │ │ │ ldr r1, [pc, #28] @ (3876a4 ) │ │ │ │ ldr r0, [pc, #32] @ (3876a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - b.n 386fd8 │ │ │ │ + b.n 387138 │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r6, #6] │ │ │ │ + strh r0, [r4, #12] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [sp, #608] @ 0x260 │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r1, #18 │ │ │ │ + asrs r4, r7, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #536] @ 0x218 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #204] @ (387788 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -448653,15 +448656,15 @@ │ │ │ │ eors r2, r0 │ │ │ │ bics r2, r1 │ │ │ │ bne.n 3876f6 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cbz r2, 387720 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r1, #33 @ 0x21 │ │ │ │ - bl 723580 │ │ │ │ + bl 723630 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ cbnz r4, 387748 │ │ │ │ ldr r3, [pc, #120] @ (387794 ) │ │ │ │ add r3, pc │ │ │ │ b.n 38774c │ │ │ │ ldrh.w r3, [ip, #2] │ │ │ │ @@ -448708,21 +448711,21 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ adds r6, #34 @ 0x22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #86 @ 0x56 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - subs r7, #160 @ 0xa0 │ │ │ │ + eors r0, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #792] @ 0x318 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb66e │ │ │ │ + @ instruction: 0xb71e │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [sp, #0] │ │ │ │ + ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ movs r7, r7 │ │ │ │ adds r5, #130 @ 0x82 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -448731,31 +448734,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (3877ec ) │ │ │ │ ldr r1, [pc, #48] @ (3877f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #36] @ (3877f4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r6, r2, #13 │ │ │ │ + asrs r6, r0, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r3, #18 │ │ │ │ + lsls r4, r1, #21 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [pc, #400] @ (387984 ) │ │ │ │ + str r4, [r2, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -448765,32 +448768,32 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #60] @ (387850 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 2fab60 │ │ │ │ ldr r1, [pc, #32] @ (387854 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1228 @ 0x4cc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 47a984 │ │ │ │ - asrs r0, r0, #12 │ │ │ │ + asrs r0, r6, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r7, #18] │ │ │ │ + strh r2, [r5, #24] │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, #120 @ 0x78 │ │ │ │ + subs r1, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r1, #4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -448800,15 +448803,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #92] @ (3878d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #72] @ (3878d4 ) │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #1160] @ 0x488 │ │ │ │ bl 2fab1c │ │ │ │ @@ -448825,19 +448828,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r0, r4, #10 │ │ │ │ + asrs r0, r2, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r3, #16] │ │ │ │ + strh r2, [r1, #22] │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, #20 │ │ │ │ + subs r0, #196 @ 0xc4 │ │ │ │ movs r7, r7 │ │ │ │ subs r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r3, #2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -448856,15 +448859,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (3879a8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #28] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 387990 │ │ │ │ ldr.w r2, [r0, #1140] @ 0x474 │ │ │ │ cbz r2, 387990 │ │ │ │ mov.w ip, #0 │ │ │ │ mov r1, ip │ │ │ │ mov r0, ip │ │ │ │ @@ -448903,23 +448906,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 38796c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ - asrs r4, r3, #8 │ │ │ │ + asrs r4, r1, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r0, [r1, #12] │ │ │ │ + strh r0, [r7, #16] │ │ │ │ movs r5, r7 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #134 @ 0x86 │ │ │ │ + subs r0, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -448950,49 +448953,49 @@ │ │ │ │ ldr r6, [pc, #308] @ (387b34 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #288] @ (387b38 ) │ │ │ │ ldr r1, [pc, #288] @ (387b3c ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 387ad6 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 3879e2 │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #200] @ (387b2c ) │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3879f2 │ │ │ │ ldr r3, [pc, #208] @ (387b40 ) │ │ │ │ @@ -449007,15 +449010,15 @@ │ │ │ │ bpl.n 3879f2 │ │ │ │ ldr r0, [pc, #192] @ (387b48 ) │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3879f8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp.w sl, #0 │ │ │ │ blt.n 387b06 │ │ │ │ ldr.w r3, [r4, #1152] @ 0x480 │ │ │ │ @@ -449059,51 +449062,51 @@ │ │ │ │ ldr r0, [pc, #88] @ (387b68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r0, #5 │ │ │ │ + asrs r4, r6, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r1, #10 │ │ │ │ + lsls r2, r7, #12 │ │ │ │ movs r5, r7 │ │ │ │ adds r3, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r0, [sp, #184] @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r4, r2] │ │ │ │ + str r6, [r2, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r0, [r7, #2] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, #116 @ 0x74 │ │ │ │ + adds r7, #36 @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #976] @ 0x3d0 │ │ │ │ + str r7, [sp, #656] @ 0x290 │ │ │ │ movs r7, r7 │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ + str r5, [sp, #792] @ 0x318 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [sp, #560] @ 0x230 │ │ │ │ + str r7, [sp, #240] @ 0xf0 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r3, #32 │ │ │ │ + asrs r4, r1, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #8] │ │ │ │ + str r5, [sp, #712] @ 0x2c8 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [sp, #752] @ 0x2f0 │ │ │ │ + str r7, [sp, #432] @ 0x1b0 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r0, #32 │ │ │ │ + asrs r4, r6, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #936] @ 0x3a8 │ │ │ │ + str r5, [sp, #616] @ 0x268 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [sp, #592] @ 0x250 │ │ │ │ + str r7, [sp, #272] @ 0x110 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 387bf8 │ │ │ │ @@ -449155,25 +449158,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (387c20 ) │ │ │ │ ldr r0, [pc, #32] @ (387c24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - lsrs r2, r5, #28 │ │ │ │ + lsrs r2, r3, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #64] @ 0x40 │ │ │ │ + str r4, [sp, #768] @ 0x300 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [sp, #24] │ │ │ │ + str r6, [sp, #728] @ 0x2d8 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r2, #28 │ │ │ │ + lsrs r2, r0, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #992] @ 0x3e0 │ │ │ │ + str r4, [sp, #672] @ 0x2a0 │ │ │ │ movs r7, r7 │ │ │ │ - str r5, [sp, #792] @ 0x318 │ │ │ │ + str r6, [sp, #472] @ 0x1d8 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ (387cb8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -449181,24 +449184,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (387cc0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #104] @ (387cc4 ) │ │ │ │ ldr r1, [pc, #108] @ (387cc8 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 38d064 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 387c7e │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ ands.w r3, r3, #4 │ │ │ │ bne.n 387c90 │ │ │ │ mov r0, r3 │ │ │ │ @@ -449220,23 +449223,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3911a8 │ │ │ │ sub.w r0, r0, #6 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 387c7e │ │ │ │ nop │ │ │ │ - lsrs r4, r2, #27 │ │ │ │ + lsrs r4, r0, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, r2 │ │ │ │ + lsls r6, r0, #3 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [pc, #384] @ (387e44 ) │ │ │ │ + ldr r7, [pc, #64] @ (387d04 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r6, #24] │ │ │ │ + ldrb r4, [r4, #27] │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, #48 @ 0x30 │ │ │ │ + adds r4, #224 @ 0xe0 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #192] @ (387da0 ) │ │ │ │ @@ -449254,50 +449257,50 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #164] @ (387db4 ) │ │ │ │ ldr r1, [pc, #168] @ (387db8 ) │ │ │ │ add.w r3, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #148] @ (387dbc ) │ │ │ │ ldr r1, [pc, #152] @ (387dc0 ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r3, r5 │ │ │ │ add.w r2, sp, #19 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 718cc0 │ │ │ │ + bl 718d70 │ │ │ │ ldr r2, [pc, #80] @ (387dc4 ) │ │ │ │ ldr r3, [pc, #48] @ (387da4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -449313,26 +449316,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #24 │ │ │ │ + lsrs r0, r3, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r0, #23] │ │ │ │ + ldrb r6, [r6, #25] │ │ │ │ movs r5, r7 │ │ │ │ - bgt.n 387cc0 │ │ │ │ + ble.n 387e20 │ │ │ │ movs r5, r7 │ │ │ │ - vqadd.u8 d16, d8, d28 │ │ │ │ - ldr r5, [pc, #592] @ (38800c ) │ │ │ │ + vshr.u32 d16, d28, #8 │ │ │ │ + ldr r6, [pc, #272] @ (387ecc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r5, #21] │ │ │ │ + ldrb r0, [r3, #24] │ │ │ │ movs r5, r7 │ │ │ │ - adds r3, #100 @ 0x64 │ │ │ │ + adds r4, #20 │ │ │ │ movs r7, r7 │ │ │ │ cmp r7, #112 @ 0x70 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -449343,24 +449346,24 @@ │ │ │ │ ldr r1, [pc, #164] @ (387e84 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #144] @ (387e88 ) │ │ │ │ ldr r1, [pc, #144] @ (387e8c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r5, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ movs r2, #0 │ │ │ │ ldr r6, [pc, #128] @ (387e90 ) │ │ │ │ adds r3, #26 │ │ │ │ add r6, pc │ │ │ │ str.w r2, [r0, r3, lsl #2] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ @@ -449389,25 +449392,25 @@ │ │ │ │ add.w r1, r4, #688 @ 0x2b0 │ │ │ │ bl 43bbcc │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 43ca34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5aab9c │ │ │ │ + bl 5aac4c │ │ │ │ b.n 387e40 │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #20 │ │ │ │ + lsrs r4, r4, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mrc2 0, 3, r0, cr10, cr12, {1} │ │ │ │ - ldr r4, [pc, #784] @ (388198 ) │ │ │ │ + vqadd.u32 d0, d10, d28 │ │ │ │ + ldr r5, [pc, #464] @ (388058 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r0, #21] │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, #146 @ 0x92 │ │ │ │ + adds r3, #66 @ 0x42 │ │ │ │ movs r7, r7 │ │ │ │ cmp r6, #210 @ 0xd2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -449429,15 +449432,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add.w r6, r5, #228 @ 0xe4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ bl 387858 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 387f1c │ │ │ │ @@ -449464,42 +449467,42 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (387f70 ) │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 387ef2 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b.n 387eec │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #52 @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #15] │ │ │ │ + ldrb r2, [r1, #18] │ │ │ │ movs r5, r7 │ │ │ │ - adds r1, #214 @ 0xd6 │ │ │ │ + adds r2, #134 @ 0x86 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r2, #17 │ │ │ │ + lsrs r4, r0, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r5, #238 @ 0xee │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldc2 0, cr0, [r8, #-240]! @ 0xffffff10 │ │ │ │ - ldr r3, [pc, #520] @ (38817c ) │ │ │ │ + stc2l 0, cr0, [r8, #240]! @ 0xf0 │ │ │ │ + ldr r4, [pc, #200] @ (38803c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -449528,32 +449531,32 @@ │ │ │ │ ldr r1, [pc, #308] @ (3880f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #288] @ (3880f8 ) │ │ │ │ ldr r1, [pc, #288] @ (3880fc ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r3, r4, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ @@ -449584,100 +449587,100 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #156] @ (38810c ) │ │ │ │ ldr r1, [pc, #160] @ (388110 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ b.n 388014 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5aaba0 │ │ │ │ + bl 5aac50 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 387faa │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ (388114 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ cmp r5, #76 @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #13 │ │ │ │ + lsrs r4, r0, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc2 0, cr0, [sl], {60} @ 0x3c │ │ │ │ - ldr r2, [pc, #912] @ (388488 ) │ │ │ │ + stc2l 0, cr0, [sl, #-240] @ 0xffffff10 │ │ │ │ + ldr r3, [pc, #592] @ (388348 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r6, #10] │ │ │ │ + ldrb r6, [r4, #13] │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, #178 @ 0xb2 │ │ │ │ + adds r1, #98 @ 0x62 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r0, #11 │ │ │ │ + lsrs r0, r6, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc2 0, cr0, [r6], {60} @ 0x3c │ │ │ │ - ldr r2, [pc, #328] @ (388254 ) │ │ │ │ + ldc2 0, cr0, [r6], #240 @ 0xf0 │ │ │ │ + ldr r3, [pc, #8] @ (388114 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r4, #8] │ │ │ │ + ldrb r2, [r2, #11] │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, #30 │ │ │ │ + adds r0, #206 @ 0xce │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #240] @ 0xf0 │ │ │ │ + str r1, [sp, #944] @ 0x3b0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00388118 : │ │ │ │ cbz r1, 38815a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [r1, #16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5e5504 │ │ │ │ + bl 5e55b4 │ │ │ │ ldr r3, [pc, #44] @ (388168 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 3844c0 │ │ │ │ @@ -449690,15 +449693,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - str r0, [sp, #1008] @ 0x3f0 │ │ │ │ + str r1, [sp, #688] @ 0x2b0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038816c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -449728,19 +449731,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3881c8 ) │ │ │ │ ldr r0, [pc, #20] @ (3881cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - lsrs r6, r3, #5 │ │ │ │ + lsrs r6, r1, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r0, #50] @ 0x32 │ │ │ │ + ldrh r4, [r6, #54] @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [sp, #584] @ 0x248 │ │ │ │ + str r1, [sp, #264] @ 0x108 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r7, [r0, #1764] @ 0x6e4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -449782,15 +449785,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r1, #4] │ │ │ │ b.n 38822c │ │ │ │ ldrh r1, [r1, #22] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ umull r3, ip, r0, r4 │ │ │ │ add.w r1, r8, r7 │ │ │ │ mla ip, r0, r5, ip │ │ │ │ ldr.w r0, [r8, r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38822a │ │ │ │ @@ -449844,25 +449847,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (388308 ) │ │ │ │ ldr r0, [pc, #32] @ (38830c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsrs r2, r6, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r5, #40] @ 0x28 │ │ │ │ + ldrh r0, [r3, #46] @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r2, #54] @ 0x36 │ │ │ │ + ldrh r2, [r0, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r5, #32 │ │ │ │ + lsrs r2, r3, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r2, #40] @ 0x28 │ │ │ │ + ldrh r0, [r0, #46] @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r1, #54] @ 0x36 │ │ │ │ + ldrh r2, [r7, #58] @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00388310 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -449912,24 +449915,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (38842c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #140] @ (388430 ) │ │ │ │ ldr r1, [pc, #140] @ (388434 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 3883fa │ │ │ │ ldr r4, [pc, #124] @ (388438 ) │ │ │ │ ldr r6, [pc, #124] @ (38843c ) │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ @@ -449937,24 +449940,24 @@ │ │ │ │ ldr.w r0, [r0, #1128] @ 0x468 │ │ │ │ cbz r0, 38840c │ │ │ │ ldr r1, [pc, #112] @ (388440 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #100] @ (388444 ) │ │ │ │ ldr r1, [pc, #100] @ (388448 ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 3883c6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -449966,37 +449969,37 @@ │ │ │ │ ldr r1, [pc, #60] @ (388450 ) │ │ │ │ ldr r0, [pc, #60] @ (388454 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - lsls r0, r1, #30 │ │ │ │ + lsrs r0, r7, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str.w r0, [lr, #60] @ 0x3c │ │ │ │ - bx r3 │ │ │ │ + ldr??.w r0, [lr, ip, lsl #3] │ │ │ │ + blx r9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r5, #27] │ │ │ │ + strb r2, [r3, #30] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r4, #230 @ 0xe6 │ │ │ │ + cmp r5, #150 @ 0x96 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r2, #29 │ │ │ │ + lsrs r6, r0, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb.w r0, [ip, #60] @ 0x3c │ │ │ │ - mov r8, fp │ │ │ │ + vst4.8 {d16-d19}, [ip :256], ip │ │ │ │ + blx r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r5, #26] │ │ │ │ + strb r6, [r3, #29] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r4, #170 @ 0xaa │ │ │ │ + cmp r5, #90 @ 0x5a │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r7, #27 │ │ │ │ + lsls r6, r5, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r4, #30] │ │ │ │ + ldrh r4, [r2, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r0, #50] @ 0x32 │ │ │ │ + ldrh r2, [r6, #54] @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00388458 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -450010,22 +450013,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add.w r3, r4, #396 @ 0x18c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ add.w r3, r4, #412 @ 0x19c │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w r1, [r6, #1264] @ 0x4f0 │ │ │ │ cmp r1, r5 │ │ │ │ bne.n 3884cc │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 3884b8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ @@ -450042,23 +450045,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (3884ec ) │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [pc, #28] @ (3884f0 ) │ │ │ │ movw r2, #638 @ 0x27e │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - lsls r2, r4, #26 │ │ │ │ + lsls r2, r2, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r7, #46] @ 0x2e │ │ │ │ + ldrh r0, [r5, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - blxns r5 │ │ │ │ + ldr r0, [pc, #368] @ (38865c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r4, #24] │ │ │ │ + ldrh r4, [r2, #30] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r5, #44] @ 0x2c │ │ │ │ + ldrh r6, [r3, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #320] @ (388648 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -450090,25 +450093,25 @@ │ │ │ │ add.w r9, r8, #236 @ 0xec │ │ │ │ ldr r1, [pc, #268] @ (38865c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r7, r8, #228 @ 0xe4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #248] @ (388660 ) │ │ │ │ ldr r1, [pc, #248] @ (388664 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r6, [r0, #1128] @ 0x468 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 38854c │ │ │ │ add.w r4, r4, r4, lsl #2 │ │ │ │ add.w sl, r7, #8 │ │ │ │ add r4, fp │ │ │ │ adds r0, r4, #1 │ │ │ │ @@ -450138,23 +450141,23 @@ │ │ │ │ ldr r1, [pc, #160] @ (388670 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strb r3, [r4, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #136] @ (388674 ) │ │ │ │ ldr r1, [pc, #140] @ (388678 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r5, [r0, #1128] @ 0x468 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 3885a6 │ │ │ │ ldr r2, [pc, #120] @ (38867c ) │ │ │ │ ldr r3, [pc, #72] @ (388650 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -450179,35 +450182,35 @@ │ │ │ │ mov r8, r0 │ │ │ │ blx 261b74 │ │ │ │ b.n 388602 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #214 @ 0xd6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r0, [r4, #44] @ 0x2c │ │ │ │ + ldrh r0, [r2, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #23 │ │ │ │ + lsls r0, r0, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf716003c │ │ │ │ - cmp r0, fp │ │ │ │ + @ instruction: 0xf7c6003c │ │ │ │ + mov r0, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r4, #20] │ │ │ │ + strb r6, [r2, #23] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r0, #40] @ 0x28 │ │ │ │ + ldrh r6, [r6, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf688003c │ │ │ │ - add lr, sl │ │ │ │ + @ instruction: 0xf738003c │ │ │ │ + cmp lr, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r4, #18] │ │ │ │ + strb r4, [r2, #21] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r2, #160 @ 0xa0 │ │ │ │ + cmp r3, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ movs r6, #222 @ 0xde │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00388680 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -450224,15 +450227,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add.w r3, r5, #396 @ 0x18c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 3886dc │ │ │ │ ldrb.w r0, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -450247,23 +450250,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (3886fc ) │ │ │ │ add.w r3, r5, #460 @ 0x1cc │ │ │ │ ldr r0, [pc, #28] @ (388700 ) │ │ │ │ movw r2, #658 @ 0x292 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - lsls r6, r6, #17 │ │ │ │ + lsls r6, r4, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r0, #30] │ │ │ │ + ldrh r6, [r6, #34] @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, pc │ │ │ │ + mov r2, r5 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r2, #8] │ │ │ │ + ldrh r4, [r0, #14] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r3, #28] │ │ │ │ + ldrh r6, [r1, #34] @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #348] @ (388874 ) │ │ │ │ @@ -450275,23 +450278,23 @@ │ │ │ │ add.w r6, r4, #236 @ 0xec │ │ │ │ ldr r2, [pc, #332] @ (388878 ) │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ ldr r1, [pc, #332] @ (38887c ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #320] @ (388880 ) │ │ │ │ ldr r1, [pc, #324] @ (388884 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w sl, [r5, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 388812 │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #300] @ (388888 ) │ │ │ │ ldr.w r8, [pc, #304] @ 38888c │ │ │ │ mov r9, r0 │ │ │ │ @@ -450303,35 +450306,35 @@ │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ cbz r0, 3887ca │ │ │ │ ldr r1, [pc, #284] @ (388890 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #268] @ (388894 ) │ │ │ │ ldr r1, [pc, #272] @ (388898 ) │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #256] @ (38889c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 388830 │ │ │ │ ldr r1, [pc, #244] @ (3888a0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 38880e │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 38880e │ │ │ │ ldrb.w r3, [r5, #80] @ 0x50 │ │ │ │ cbnz r3, 3887ca │ │ │ │ mov r4, r5 │ │ │ │ @@ -450399,82 +450402,82 @@ │ │ │ │ ldr r1, [pc, #80] @ (3888b4 ) │ │ │ │ ldr r0, [pc, #80] @ (3888b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - lsls r0, r7, #15 │ │ │ │ + lsls r0, r5, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf52e003c │ │ │ │ - muls r2, r7 │ │ │ │ + rsbs r0, lr, #12320768 @ 0xbc0000 │ │ │ │ + add r2, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r2, #13] │ │ │ │ + strb r0, [r0, #16] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r1, #76 @ 0x4c │ │ │ │ + cmp r1, #252 @ 0xfc │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r6, #14 │ │ │ │ + lsls r4, r4, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf4f8003c │ │ │ │ - orrs r2, r6 │ │ │ │ + sub.w r0, r8, #12320768 @ 0xbc0000 │ │ │ │ + mvns r2, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r1, #12] │ │ │ │ + strb r0, [r7, #14] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r1, #4 │ │ │ │ + cmp r1, #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r3, #24] │ │ │ │ + ldrh r0, [r1, #30] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r1, #24] │ │ │ │ + ldrh r2, [r7, #28] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r6, #11 │ │ │ │ + lsls r2, r4, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r3, #62] @ 0x3e │ │ │ │ + ldrh r0, [r1, #4] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r7, #20] │ │ │ │ + ldrh r2, [r5, #26] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r3, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r2, #60] @ 0x3c │ │ │ │ + ldrh r4, [r0, #2] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r2, #18] │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003888bc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ (3888e8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r5, #14] │ │ │ │ + ldrh r4, [r3, #20] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003888ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r5, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 5dc3f4 │ │ │ │ + bl 5dc4a4 │ │ │ │ ands.w r2, r5, #7 │ │ │ │ bne.n 38897e │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r1, [r4, #1136] @ 0x470 │ │ │ │ ldr r1, [pc, #100] @ (388984 ) │ │ │ │ @@ -450489,15 +450492,15 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str r5, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [pc, #72] @ (388988 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (38898c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #64] @ (388990 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 388960 │ │ │ │ add.w r2, r0, #1272 @ 0x4f8 │ │ │ │ str.w r2, [r3, #1276] @ 0x4fc │ │ │ │ @@ -450511,19 +450514,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 263ec4 │ │ │ │ nop │ │ │ │ - lsls r6, r5, #7 │ │ │ │ + lsls r6, r3, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r5, #8] │ │ │ │ + ldrh r0, [r3, #14] │ │ │ │ movs r7, r7 │ │ │ │ - cmn r6, r3 │ │ │ │ + bics r6, r1 │ │ │ │ movs r6, r7 │ │ │ │ cmp r6, #190 @ 0xbe │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r6, #170 @ 0xaa │ │ │ │ lsls r1, r7, #1 │ │ │ │ │ │ │ │ 00388998 : │ │ │ │ @@ -450536,24 +450539,24 @@ │ │ │ │ ldr r5, [pc, #156] @ (388a4c ) │ │ │ │ mov r8, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, r3 │ │ │ │ ldrb.w r6, [sp, #40] @ 0x28 │ │ │ │ - bl 5dc41c │ │ │ │ + bl 5dc4cc │ │ │ │ ldr r2, [pc, #140] @ (388a50 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #140] @ (388a54 ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ands.w r2, r6, #7 │ │ │ │ bne.n 388a46 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ add.w r5, r5, #396 @ 0x18c │ │ │ │ str.w r2, [r0, #1140] @ 0x474 │ │ │ │ @@ -450565,15 +450568,15 @@ │ │ │ │ add r2, pc │ │ │ │ strb.w r6, [r0, #81] @ 0x51 │ │ │ │ str.w r8, [r0, #1132] @ 0x46c │ │ │ │ add r1, pc │ │ │ │ str.w r9, [r0, #1136] @ 0x470 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #76] @ (388a60 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 388a26 │ │ │ │ add.w r1, r0, #1272 @ 0x4f8 │ │ │ │ @@ -450588,23 +450591,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 263ec4 │ │ │ │ nop │ │ │ │ - lsls r2, r2, #5 │ │ │ │ + lsls r2, r0, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r1, #3] │ │ │ │ + strb r2, [r7, #5] │ │ │ │ movs r5, r7 │ │ │ │ - movs r6, #198 @ 0xc6 │ │ │ │ + movs r7, #118 @ 0x76 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r6, #2] │ │ │ │ + ldrh r4, [r4, #8] │ │ │ │ movs r7, r7 │ │ │ │ - tst r2, r4 │ │ │ │ + cmn r2, r2 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #248 @ 0xf8 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r5, #226 @ 0xe2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ │ │ │ │ 00388a68 : │ │ │ │ @@ -450619,24 +450622,24 @@ │ │ │ │ ldr r1, [pc, #132] @ (388b08 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #516 @ 0x204 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #116] @ (388b0c ) │ │ │ │ add.w r4, r4, #396 @ 0x18c │ │ │ │ ldr r1, [pc, #112] @ (388b10 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r2, 388abe │ │ │ │ ldr.w r3, [r0, #1276] @ 0x4fc │ │ │ │ str.w r3, [r2, #1276] @ 0x4fc │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ ldr.w r1, [r0, #1276] @ 0x4fc │ │ │ │ add.w r3, r0, #1280 @ 0x500 │ │ │ │ @@ -450649,33 +450652,33 @@ │ │ │ │ ldr r1, [pc, #68] @ (388b1c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dc488 │ │ │ │ + b.w 5dc538 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - lsls r2, r2, #2 │ │ │ │ + lsls r2, r0, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - rsbs r0, r4, #60 @ 0x3c │ │ │ │ - subs r4, #158 @ 0x9e │ │ │ │ + @ instruction: 0xf284003c │ │ │ │ + subs r5, #78 @ 0x4e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r1, #62] @ 0x3e │ │ │ │ + ldrh r2, [r7, #2] │ │ │ │ movs r7, r7 │ │ │ │ - sbcs r0, r0 │ │ │ │ + tst r0, r6 │ │ │ │ movs r6, r7 │ │ │ │ - movs r4, r7 │ │ │ │ + lsls r4, r5, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sbcs.w r0, lr, #60 @ 0x3c │ │ │ │ - subs r4, #70 @ 0x46 │ │ │ │ + @ instruction: 0xf22e003c │ │ │ │ + subs r4, #246 @ 0xf6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00388b20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -450784,73 +450787,73 @@ │ │ │ │ 00388c38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w ip, [pc, #44] @ 388c7c │ │ │ │ ldr r2, [pc, #44] @ (388c80 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #40] @ (388c84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - mrc2 0, 5, r0, cr10, cr3, {2} │ │ │ │ - ldr r4, [r6, #96] @ 0x60 │ │ │ │ + vqadd.u32 q8, q5, │ │ │ │ + ldr r4, [r4, #108] @ 0x6c │ │ │ │ movs r5, r7 │ │ │ │ - movs r4, #50 @ 0x32 │ │ │ │ + movs r4, #226 @ 0xe2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00388c88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #128] @ (388d28 ) │ │ │ │ ldr r2, [pc, #132] @ (388d2c ) │ │ │ │ add.w r5, r6, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (388d30 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r7, [pc, #116] @ (388d34 ) │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ add r7, pc │ │ │ │ mov r0, r6 │ │ │ │ addw r6, r6, #1124 @ 0x464 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ str.w r0, [r9] │ │ │ │ str.w r0, [r8] │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 388d0e │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 388d0e │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldrb r3, [r3, #25] │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ @@ -450868,56 +450871,56 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - mcr2 0, 3, r0, cr6, cr3, {2} │ │ │ │ - ldr r0, [r4, #92] @ 0x5c │ │ │ │ + vqadd.u16 q0, q3, │ │ │ │ + ldr r0, [r2, #104] @ 0x68 │ │ │ │ movs r5, r7 │ │ │ │ - movs r3, #222 @ 0xde │ │ │ │ + movs r4, #142 @ 0x8e │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, r7 │ │ │ │ + muls r2, r5 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00388d38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w ip, [pc, #56] @ 388d88 │ │ │ │ ldr r2, [pc, #56] @ (388d8c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #52] @ (388d90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [sl, #332]! @ 0x14c │ │ │ │ - ldr r4, [r6, #80] @ 0x50 │ │ │ │ + mcr2 0, 3, r0, cr10, cr3, {2} │ │ │ │ + ldr r4, [r4, #92] @ 0x5c │ │ │ │ movs r5, r7 │ │ │ │ - movs r3, #50 @ 0x32 │ │ │ │ + movs r3, #226 @ 0xe2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00388d94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -450939,15 +450942,15 @@ │ │ │ │ strb r2, [r1, #6] │ │ │ │ ldr r1, [pc, #104] @ (388e34 ) │ │ │ │ add r2, sp, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1292 @ 0x50c │ │ │ │ - bl 5ead5c │ │ │ │ + bl 5eae0c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 388e1e │ │ │ │ ldrb.w r1, [r4, #877] @ 0x36d │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ cbz r1, 388e18 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ @@ -450968,15 +450971,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ and.w r3, r3, #247 @ 0xf7 │ │ │ │ b.n 388dee │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ b.n 388de0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r7, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -451005,15 +451008,15 @@ │ │ │ │ str.w ip, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w ip, [pc, #108] @ 388ee4 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5e9a08 │ │ │ │ + bl 5e9ab8 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 388eca │ │ │ │ ldrb.w r0, [r4, #877] @ 0x36d │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ ldrb r2, [r1, #6] │ │ │ │ cbz r0, 388ec4 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ @@ -451034,15 +451037,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ and.w r2, r2, #247 @ 0xf7 │ │ │ │ b.n 388e9e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 388e90 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r5, #3 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r0, r0, #2 │ │ │ │ @@ -451070,33 +451073,33 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #228] @ (389004 ) │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #220] @ (389008 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ add sp, #16 │ │ │ │ @@ -451112,32 +451115,32 @@ │ │ │ │ ldr r1, [pc, #148] @ (389014 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #128] @ (389018 ) │ │ │ │ ldr r1, [pc, #132] @ (38901c ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ @@ -451146,35 +451149,35 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #52] @ (389020 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [r4], {83} @ 0x53 │ │ │ │ - stcl 0, cr0, [sl, #-240] @ 0xffffff10 │ │ │ │ - subs r3, #148 @ 0x94 │ │ │ │ + ldc2 0, cr0, [r4], #332 @ 0x14c │ │ │ │ + ldcl 0, cr0, [sl, #240]! @ 0xf0 │ │ │ │ + subs r4, #68 @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #106 @ 0x6a │ │ │ │ + movs r2, #26 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r4, #52] @ 0x34 │ │ │ │ + ldr r4, [r2, #64] @ 0x40 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xfb960053 │ │ │ │ - ldcl 0, cr0, [ip], {60} @ 0x3c │ │ │ │ - subs r3, #38 @ 0x26 │ │ │ │ + mcrr2 0, 5, r0, r6, cr3 │ │ │ │ + stc 0, cr0, [ip, #240] @ 0xf0 │ │ │ │ + subs r3, #214 @ 0xd6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [r7, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #56] @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - movs r0, #244 @ 0xf4 │ │ │ │ + movs r1, #164 @ 0xa4 │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r5, #16] │ │ │ │ + strh r2, [r3, #22] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00389024 : │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00389028 : │ │ │ │ @@ -451211,24 +451214,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r5, r8, #236 @ 0xec │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #276] @ (389198 ) │ │ │ │ ldr r1, [pc, #280] @ (38919c ) │ │ │ │ add.w r3, r8, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r3, [r4, #876] @ 0x36c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38913c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 437c80 │ │ │ │ sub.w r0, r0, #131072 @ 0x20000 │ │ │ │ @@ -451301,37 +451304,37 @@ │ │ │ │ ldr r1, [pc, #60] @ (3891b8 ) │ │ │ │ add.w r3, r8, #520 @ 0x208 │ │ │ │ ldr r0, [pc, #60] @ (3891bc ) │ │ │ │ movw r2, #1559 @ 0x617 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - @ instruction: 0xfab00053 │ │ │ │ - subs r2, #66 @ 0x42 │ │ │ │ + @ instruction: 0xfb600053 │ │ │ │ + subs r2, #242 @ 0xf2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xebee003c │ │ │ │ - ldr r4, [r1, #32] │ │ │ │ + ldc 0, cr0, [lr], {60} @ 0x3c │ │ │ │ + ldr r4, [r7, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ - movs r0, #8 │ │ │ │ + movs r0, #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r6, #26] │ │ │ │ + ldrb r4, [r4, #29] │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r4, #12] │ │ │ │ + strh r6, [r2, #18] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r4, #26] │ │ │ │ + ldrb r0, [r2, #29] │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r2, #16] │ │ │ │ + strh r2, [r0, #22] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r1, #26] │ │ │ │ + ldrb r4, [r7, #28] │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r0, #14] │ │ │ │ + strh r6, [r6, #18] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r7, #25] │ │ │ │ + ldrb r0, [r5, #28] │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r7, #10] │ │ │ │ + strh r6, [r5, #16] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003891c0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -451342,24 +451345,24 @@ │ │ │ │ ldr r1, [pc, #120] @ (389250 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #100] @ (389254 ) │ │ │ │ ldr r1, [pc, #100] @ (389258 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r3, [r5, #876] @ 0x36c │ │ │ │ cbz r3, 389234 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r5, #864] @ 0x360 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ bl 43bbcc │ │ │ │ ldr.w r1, [r5, #868] @ 0x364 │ │ │ │ @@ -451374,21 +451377,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsh.w r0, [ip, r3, lsl #1] │ │ │ │ - eor.w r0, r2, ip, rrx │ │ │ │ - subs r0, #204 @ 0xcc │ │ │ │ + vld1.8 @ instruction: 0xf9ec0053 │ │ │ │ + @ instruction: 0xeb32003c │ │ │ │ + subs r1, #124 @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [r3, #8] │ │ │ │ + ldr r6, [r1, #20] │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, r3, #2 │ │ │ │ + subs r2, r1, #5 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #236] @ (389358 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -451398,24 +451401,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #312 @ 0x138 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r4, r4, #540 @ 0x21c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r5 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ add.w r6, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r3, r2, [r4, #208] @ 0xd0 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 3892c6 │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ cmp.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -451476,18 +451479,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 263560 │ │ │ │ blx 2610f0 │ │ │ │ ldr.w r1, [r5, #1756] @ 0x6dc │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 389336 │ │ │ │ nop │ │ │ │ - ldr r6, [r0, #4] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ movs r5, r7 │ │ │ │ - strh.w r0, [r0, #83] @ 0x53 │ │ │ │ - stmia r7!, {r4} │ │ │ │ + ldr??.w r0, [r0, r3, lsl #1] │ │ │ │ + stmia r7!, {r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ movs r4, #220 @ 0xdc │ │ │ │ lsls r1, r7, #1 │ │ │ │ udf #43 @ 0x2b │ │ │ │ Address 0x38936a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ @@ -451505,26 +451508,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldrh.w r8, [r3, #4] │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ - bl 5df0e8 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5df198 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #332] @ (3894f0 ) │ │ │ │ ldr r2, [pc, #332] @ (3894f4 ) │ │ │ │ ldr r1, [pc, #336] @ (3894f8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #564 @ 0x234 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r6, #31 │ │ │ │ ubfx r3, r3, #4, #1 │ │ │ │ bpl.n 389432 │ │ │ │ tst.w r8, #1 │ │ │ │ beq.n 389438 │ │ │ │ mov r2, r6 │ │ │ │ @@ -451626,17 +451629,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ lsls r2, r0, #31 │ │ │ │ bpl.n 389438 │ │ │ │ b.n 389468 │ │ │ │ - @ instruction: 0xf76c0053 │ │ │ │ - ldrd r0, r0, [lr], #-240 @ 0xf0 │ │ │ │ - subs r1, #228 @ 0xe4 │ │ │ │ + ldrb.w r0, [ip, r3, lsl #1] │ │ │ │ + stmdb lr!, {r2, r3, r4, r5} │ │ │ │ + subs r2, #148 @ 0x94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #636] @ (38978c ) │ │ │ │ @@ -451693,32 +451696,32 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #512] @ (3897a4 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #496] @ (3897a8 ) │ │ │ │ ldr r1, [pc, #496] @ (3897ac ) │ │ │ │ add.w r3, sl, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #32] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldrd r1, r2, [sp, #32] │ │ │ │ add.w r3, sl, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #444] @ (3897b0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -451733,35 +451736,35 @@ │ │ │ │ beq.n 38968a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #400] @ (3897b4 ) │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w fp, [pc, #396] @ 3897b8 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r7, pc │ │ │ │ add fp, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #324] @ (3897b0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -451828,15 +451831,15 @@ │ │ │ │ ldr.w r3, [r8, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r6, r3, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ ldrd r6, r7, [r4, #208] @ 0xd0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 389678 │ │ │ │ ldr r3, [pc, #136] @ (3897c8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3895fe │ │ │ │ @@ -451854,47 +451857,47 @@ │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ vldr d7, [r4, #208] @ 0xd0 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [r4, #200] @ 0xc8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3895fe │ │ │ │ - b.n 389614 │ │ │ │ + b.n 389774 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf5f80053 │ │ │ │ - @ instruction: 0xf5f20053 │ │ │ │ - adds r5, #130 @ 0x82 │ │ │ │ + subw r0, r8, #2131 @ 0x853 │ │ │ │ + subw r0, r2, #2131 @ 0x853 │ │ │ │ + adds r6, #50 @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r2, r5, #30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 389510 │ │ │ │ + b.n 389670 │ │ │ │ movs r4, r7 │ │ │ │ - adds r5, #4 │ │ │ │ + adds r5, #180 @ 0xb4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r2, #76] @ 0x4c │ │ │ │ + str r6, [r0, #88] @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r0, r6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #68] @ 0x44 │ │ │ │ + str r2, [r2, #80] @ 0x50 │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, r4, r1 │ │ │ │ + subs r0, r2, r4 │ │ │ │ movs r7, r7 │ │ │ │ subs r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #19] │ │ │ │ + ldrb r4, [r6, #21] │ │ │ │ movs r7, r7 │ │ │ │ movs r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #17] │ │ │ │ + ldrb r0, [r6, #19] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -451911,15 +451914,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx 263554 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ebdb0 │ │ │ │ + bl 5ebe60 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ subs r3, r6, #1 │ │ │ │ add.w lr, r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -451949,26 +451952,26 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ blx 261b74 │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ bl 3894fc │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 3898a6 │ │ │ │ ldr r3, [pc, #176] @ (38993c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #176] @ (389940 ) │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 38d3cc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r0, r5, #588 @ 0x24c │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ ubfx r6, r6, #2, #1 │ │ │ │ and.w r1, r6, #1 │ │ │ │ bl 43bd68 │ │ │ │ @@ -451992,15 +451995,15 @@ │ │ │ │ add r2, r5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r9, fp, [sp, #8] │ │ │ │ add.w r1, r1, #608 @ 0x260 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 26109c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -452013,26 +452016,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (389954 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #584 @ 0x248 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r7, #20 │ │ │ │ + adds r7, #196 @ 0xc4 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf2820053 │ │ │ │ - ldrb r4, [r6, #15] │ │ │ │ + @ instruction: 0xf3320053 │ │ │ │ + ldrb r4, [r4, #18] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r2, #13] │ │ │ │ + ldrb r0, [r0, #16] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf2260053 │ │ │ │ - @ instruction: 0xf1ec0053 │ │ │ │ - strb r2, [r2, #27] │ │ │ │ + @ instruction: 0xf2d60053 │ │ │ │ + @ instruction: 0xf29c0053 │ │ │ │ + strb r2, [r0, #30] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r6, #11] │ │ │ │ + ldrb r0, [r4, #14] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ sub sp, #12 │ │ │ │ @@ -452151,28 +452154,28 @@ │ │ │ │ ldr r1, [pc, #20] @ (389aa0 ) │ │ │ │ ldr r0, [pc, #20] @ (389aa4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #644 @ 0x284 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - eor.w r0, r6, #83 @ 0x53 │ │ │ │ - strb r4, [r5, #21] │ │ │ │ + @ instruction: 0xf1360053 │ │ │ │ + strb r4, [r3, #24] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r2, #8] │ │ │ │ + ldrb r6, [r0, #11] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00389aa8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 5deb80 │ │ │ │ + bl 5dec30 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 389958 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -452183,15 +452186,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #116] @ (389b58 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ add.w r4, r0, #100 @ 0x64 │ │ │ │ addw r5, r0, #1124 @ 0x464 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 389b04 │ │ │ │ bl 389958 │ │ │ │ cmp r4, r5 │ │ │ │ @@ -452220,23 +452223,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (389b60 ) │ │ │ │ ldr r0, [pc, #32] @ (389b64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #664 @ 0x298 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - bics.w r0, r2, #83 @ 0x53 │ │ │ │ - ldrsh r6, [r5, r6] │ │ │ │ + @ instruction: 0xf0e20053 │ │ │ │ + str r6, [r3, #4] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r2, r5, #22 │ │ │ │ + asrs r2, r3, #25 │ │ │ │ movs r7, r7 │ │ │ │ - vshr.s16 q8, , #14 │ │ │ │ - strb r0, [r7, #18] │ │ │ │ + eor.w r0, r2, #83 @ 0x53 │ │ │ │ + strb r0, [r5, #21] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r6, #5] │ │ │ │ + ldrb r6, [r4, #8] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00389b68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -452431,34 +452434,34 @@ │ │ │ │ add r0, pc │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #520] @ (389f90 ) │ │ │ │ ldr r1, [pc, #520] @ (389f94 ) │ │ │ │ add.w r3, r7, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #464] @ (389f98 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -452481,15 +452484,15 @@ │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #428] @ (389fa4 ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 389c32 │ │ │ │ mov r0, r4 │ │ │ │ bl 3894fc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and.w r2, r3, #1024 @ 0x400 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -452549,34 +452552,34 @@ │ │ │ │ orr.w lr, fp, lr │ │ │ │ strh.w lr, [r7, ip] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #232] @ (389fb4 ) │ │ │ │ ldr r1, [pc, #236] @ (389fb8 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #148] @ (389f98 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -452600,15 +452603,15 @@ │ │ │ │ str.w fp, [sp, #4] │ │ │ │ ldr r0, [pc, #136] @ (389fc0 ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 389c2e │ │ │ │ ldr r3, [pc, #116] @ (389fc4 ) │ │ │ │ movw r2, #1793 @ 0x701 │ │ │ │ ldr r1, [pc, #112] @ (389fc8 ) │ │ │ │ ldr r0, [pc, #116] @ (389fcc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -452623,53 +452626,53 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #684 @ 0x2ac │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r3, #5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stc 0, cr0, [r4, #332]! @ 0x14c │ │ │ │ - udf #232 @ 0xe8 │ │ │ │ + mrc 0, 2, r0, cr4, cr3, {2} │ │ │ │ + svc 152 @ 0x98 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r5, #54 @ 0x36 │ │ │ │ + cmp r5, #230 @ 0xe6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r6, [r0, r4] │ │ │ │ + ldrb r6, [r6, r6] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r2, r0, #12 │ │ │ │ + asrs r2, r6, #14 │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #29] │ │ │ │ + ldrb r2, [r1, #0] │ │ │ │ movs r7, r7 │ │ │ │ - ldcl 0, cr0, [lr], #-332 @ 0xfffffeb4 │ │ │ │ - ble.n 389f18 │ │ │ │ + stc 0, cr0, [lr, #-332]! @ 0xfffffeb4 │ │ │ │ + udf #100 @ 0x64 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r3, #246 @ 0xf6 │ │ │ │ + cmp r4, #166 @ 0xa6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r0, r7] │ │ │ │ + ldrb r6, [r6, r1] │ │ │ │ movs r5, r7 │ │ │ │ - asrs r2, r0, #7 │ │ │ │ + asrs r2, r6, #9 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #23] │ │ │ │ + strb r2, [r0, #26] │ │ │ │ movs r7, r7 │ │ │ │ - subs.w r0, ip, r3, lsr #1 │ │ │ │ - strb r2, [r4, #2] │ │ │ │ + stcl 0, cr0, [ip], #-332 @ 0xfffffeb4 │ │ │ │ + strb r2, [r2, #5] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r3, #22] │ │ │ │ + strb r0, [r1, #25] │ │ │ │ movs r7, r7 │ │ │ │ - sub.w r0, r4, r3, lsr #1 │ │ │ │ - strb r2, [r1, #2] │ │ │ │ + mrrc 0, 5, r0, r4, cr3 │ │ │ │ + strb r2, [r7, #4] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r4, #21] │ │ │ │ + strb r0, [r2, #24] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -452693,15 +452696,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5deb80 │ │ │ │ + bl 5dec30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 389958 │ │ │ │ │ │ │ │ 0038a040 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -452759,25 +452762,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #444] @ (38a2ac ) │ │ │ │ ldr r1, [pc, #448] @ (38a2b0 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r4, r9 │ │ │ │ ldr.w r2, [r0, #1136] @ 0x470 │ │ │ │ str.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38a19a │ │ │ │ add r9, r4 │ │ │ │ @@ -452808,25 +452811,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #332] @ (38a2c0 ) │ │ │ │ ldr r1, [pc, #332] @ (38a2c4 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r3, r4, r9 │ │ │ │ ldr.w r2, [r0, #1132] @ 0x46c │ │ │ │ str.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 38a114 │ │ │ │ ldr.w r2, [r4, #1480] @ 0x5c8 │ │ │ │ @@ -452924,56 +452927,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (38a2fc ) │ │ │ │ ldr r0, [pc, #108] @ (38a300 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - orr.w r0, r0, r3, lsr #1 │ │ │ │ - blt.n 38a1b4 │ │ │ │ + @ instruction: 0xeaf00053 │ │ │ │ + bgt.n 38a314 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r1, #210 @ 0xd2 │ │ │ │ + cmp r2, #130 @ 0x82 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r4, r6] │ │ │ │ + ldrh r2, [r2, r1] │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r6, r3, #30 │ │ │ │ + asrs r6, r1, #1 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xe9ba0053 │ │ │ │ - blt.n 38a2bc │ │ │ │ + orn r0, sl, r3, lsr #1 │ │ │ │ + blt.n 38a21c │ │ │ │ movs r4, r7 │ │ │ │ - cmp r1, #76 @ 0x4c │ │ │ │ + cmp r1, #252 @ 0xfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r3, r4] │ │ │ │ + ldr r4, [r1, r7] │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r0, r3, #28 │ │ │ │ + lsrs r0, r1, #31 │ │ │ │ movs r7, r7 │ │ │ │ - strd r0, r0, [r2], #332 @ 0x14c │ │ │ │ - ldr r0, [r1, #92] @ 0x5c │ │ │ │ + @ instruction: 0xe9920053 │ │ │ │ + ldr r0, [r7, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r2, #15] │ │ │ │ + strb r2, [r0, #18] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xe8ca0053 │ │ │ │ - ldr r0, [r6, #88] @ 0x58 │ │ │ │ + ldrd r0, r0, [sl, #-332]! @ 0x14c │ │ │ │ + ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r0, #14] │ │ │ │ + strb r2, [r6, #16] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia.w r2!, {r0, r1, r4, r6} │ │ │ │ - ldr r0, [r3, #88] @ 0x58 │ │ │ │ + strd r0, r0, [r2, #-332]! @ 0x14c │ │ │ │ + ldr r0, [r1, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r2, #13] │ │ │ │ + strb r6, [r0, #16] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia.w sl, {r0, r1, r4, r6} │ │ │ │ - ldr r0, [r0, #88] @ 0x58 │ │ │ │ + strd r0, r0, [sl, #-332] @ 0x14c │ │ │ │ + ldr r0, [r6, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r3, #12] │ │ │ │ + strb r6, [r1, #15] │ │ │ │ movs r7, r7 │ │ │ │ - stmia.w r2, {r0, r1, r4, r6} │ │ │ │ - ldr r0, [r5, #84] @ 0x54 │ │ │ │ + ldmdb r2!, {r0, r1, r4, r6} │ │ │ │ + ldr r0, [r3, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r6, #11] │ │ │ │ + strb r6, [r4, #14] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038a304 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ and.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ @@ -452989,30 +452992,30 @@ │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 38a338 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (38a350 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 5e049c │ │ │ │ + b.w 5e054c │ │ │ │ ldr r3, [pc, #24] @ (38a354 ) │ │ │ │ movw r2, #1844 @ 0x734 │ │ │ │ ldr r1, [pc, #24] @ (38a358 ) │ │ │ │ ldr r0, [pc, #24] @ (38a35c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #732 @ 0x2dc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ bhi.n 38a3c2 │ │ │ │ - vqshl.u64 q15, q1, #63 @ 0x3f │ │ │ │ + vtbl.8 d30, {d31}, d2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r7, #72] @ 0x48 │ │ │ │ + ldr r0, [r5, #84] @ 0x54 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r1, #11] │ │ │ │ + strb r6, [r7, #13] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038a360 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, r1 │ │ │ │ ldrb.w r1, [r3, #61] @ 0x3d │ │ │ │ subs r1, #1 │ │ │ │ @@ -453039,19 +453042,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (38a3b0 ) │ │ │ │ ldr r0, [pc, #20] @ (38a3b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #752 @ 0x2f0 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - b.n 38a29c │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - ldr r4, [r3, #68] @ 0x44 │ │ │ │ + @ instruction: 0xe8260053 │ │ │ │ + ldr r4, [r1, #80] @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r2, #10] │ │ │ │ + strb r6, [r0, #13] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038a3b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -453088,47 +453090,47 @@ │ │ │ │ ldr r6, [pc, #272] @ (38a528 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #256] @ (38a52c ) │ │ │ │ ldr r1, [pc, #256] @ (38a530 ) │ │ │ │ add.w r3, sl, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 38a400 │ │ │ │ ldr.w r0, [r5, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38a40c │ │ │ │ ldr r3, [pc, #176] @ (38a534 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -453142,15 +453144,15 @@ │ │ │ │ bpl.n 38a40c │ │ │ │ ldr r0, [pc, #164] @ (38a53c ) │ │ │ │ mov r3, fp │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr.w r4, [r5, #1128] @ 0x468 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 38a414 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ cbz r3, 38a4e8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -453171,19 +453173,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ (38a544 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ ldr r3, [pc, #76] @ (38a548 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r0, r1, [r3, #780] @ 0x30c │ │ │ │ stmia.w sl, {r0, r1} │ │ │ │ b.n 38a4be │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -453191,37 +453193,37 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 38a384 │ │ │ │ + b.n 38a4e4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 38a5f8 │ │ │ │ + bls.n 38a558 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r3, #84] @ 0x54 │ │ │ │ + ldr r6, [r1, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #144 @ 0x90 │ │ │ │ + movs r7, #64 @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r2, [r4, r1] │ │ │ │ + ldrsb r2, [r2, r4] │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r6, r3, #17 │ │ │ │ + lsrs r6, r1, #20 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #76] @ 0x4c │ │ │ │ + ldr r4, [r2, #88] @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r2, r4, #32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r2, [r4, #5] │ │ │ │ + strb r2, [r2, #8] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 38a180 │ │ │ │ + b.n 38a2e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038a54c : │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 38a55e │ │ │ │ @@ -453372,42 +453374,42 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r5, #124] @ 0x7c │ │ │ │ + strb r2, [r3, #2] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 38ab54 │ │ │ │ + b.n 38acb4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r2, r0] │ │ │ │ + strb r6, [r0, r3] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038a6c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38a782 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r1, [pc, #264] @ (38a7f0 ) │ │ │ │ ldr r2, [pc, #264] @ (38a7f4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #256] @ (38a7f8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 38a786 │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -453427,21 +453429,21 @@ │ │ │ │ ldrb r3, [r3, #26] │ │ │ │ cmp r9, r3 │ │ │ │ bgt.n 38a778 │ │ │ │ ldr.w r8, [r8, #1140] @ 0x474 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 38a782 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r1, [pc, #192] @ (38a808 ) │ │ │ │ mov r2, fp │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 38a786 │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -453477,15 +453479,15 @@ │ │ │ │ b.n 38a782 │ │ │ │ add.w r5, r8, #100 @ 0x64 │ │ │ │ addw r6, r8, #1124 @ 0x464 │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 38a7de │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 38a7de │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r2, #25 │ │ │ │ bmi.n 38a7de │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ cmp r9, r2 │ │ │ │ @@ -453496,27 +453498,27 @@ │ │ │ │ cmp r6, r5 │ │ │ │ bne.n 38a7ba │ │ │ │ ldr.w r8, [r8, #1144] @ 0x478 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 38a740 │ │ │ │ b.n 38a782 │ │ │ │ nop │ │ │ │ - b.n 38a040 │ │ │ │ + b.n 38a1a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r3, r6] │ │ │ │ + strb r4, [r1, r1] │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r3, #6 │ │ │ │ + lsrs r2, r1, #9 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 38afec │ │ │ │ + b.n 38a14c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #96 @ 0x60 │ │ │ │ + cmp r1, #16 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r5, r5] │ │ │ │ + strb r6, [r3, r0] │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r6, r0, #5 │ │ │ │ + lsrs r6, r6, #7 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038a80c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -453647,46 +453649,46 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 38a6c8 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38aa38 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ ldr r1, [pc, #252] @ (38aa68 ) │ │ │ │ orr.w r2, r4, r6, lsl #3 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd82c │ │ │ │ + bl 5dd8dc │ │ │ │ ldr r1, [pc, #240] @ (38aa6c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd74c │ │ │ │ + bl 5dd7fc │ │ │ │ ldr r3, [pc, #232] @ (38aa70 ) │ │ │ │ ldr r2, [pc, #236] @ (38aa74 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #236] @ (38aa78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ bl 2fe94c │ │ │ │ ldr r3, [pc, #212] @ (38aa7c ) │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dec4c │ │ │ │ + bl 5decfc │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #196] @ (38aa80 ) │ │ │ │ ldr r3, [pc, #160] @ (38aa60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -453738,46 +453740,46 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ ldrb.w r0, [ip] │ │ │ │ b.n 38aa06 │ │ │ │ ldr r0, [pc, #72] @ (38aa84 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ (38aa88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ movs r0, #1 │ │ │ │ blx 263178 │ │ │ │ lsls r0, r6, #16 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r4, #16 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r6, r5 │ │ │ │ + muls r6, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r4, #84] @ 0x54 │ │ │ │ + ldr r6, [r2, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 38ad84 │ │ │ │ + b.n 38aee4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, sp, #1000 @ 0x3e8 │ │ │ │ + sub sp, #168 @ 0xa8 │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r4, r4] │ │ │ │ + str r4, [r2, r7] │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r2, #68] @ 0x44 │ │ │ │ + ldr r6, [r0, #80] @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [r4, #80] @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038aa8c : │ │ │ │ cbz r0, 38aae6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -453842,227 +453844,227 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ ldr r1, [pc, #68] @ (38ab84 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd82c │ │ │ │ + bl 5dd8dc │ │ │ │ ldr r1, [pc, #60] @ (38ab88 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd74c │ │ │ │ + bl 5dd7fc │ │ │ │ ldr.w ip, [pc, #52] @ 38ab8c │ │ │ │ ldr r2, [pc, #52] @ (38ab90 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (38ab94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r6, r3 │ │ │ │ + sbcs r6, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r2, #56] @ 0x38 │ │ │ │ + ldr r6, [r0, #68] @ 0x44 │ │ │ │ movs r7, r7 │ │ │ │ - svc 182 @ 0xb6 │ │ │ │ + b.n 38ac5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #144 @ 0x90 │ │ │ │ + add r6, sp, #848 @ 0x350 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [pc, #328] @ (38ace0 ) │ │ │ │ + str r2, [r0, r0] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038ab98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ ldr r1, [pc, #68] @ (38abf8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd82c │ │ │ │ + bl 5dd8dc │ │ │ │ ldr r1, [pc, #60] @ (38abfc ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd74c │ │ │ │ + bl 5dd7fc │ │ │ │ ldr.w ip, [pc, #52] @ 38ac00 │ │ │ │ ldr r2, [pc, #52] @ (38ac04 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (38ac08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - eors r2, r5 │ │ │ │ + asrs r2, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r4, #48] @ 0x30 │ │ │ │ + ldr r2, [r2, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - svc 66 @ 0x42 │ │ │ │ + svc 242 @ 0xf2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #704 @ 0x2c0 │ │ │ │ + add r6, sp, #384 @ 0x180 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [pc, #888] @ (38af84 ) │ │ │ │ + ldr r7, [pc, #568] @ (38ae44 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038ac0c : │ │ │ │ - b.w 5dec4c │ │ │ │ + b.w 5decfc │ │ │ │ │ │ │ │ 0038ac10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (38ac84 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ ldr r1, [pc, #88] @ (38ac88 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd82c │ │ │ │ + bl 5dd8dc │ │ │ │ ldr r1, [pc, #80] @ (38ac8c ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd74c │ │ │ │ + bl 5dd7fc │ │ │ │ ldr r1, [pc, #72] @ (38ac90 ) │ │ │ │ ldr r2, [pc, #72] @ (38ac94 ) │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (38ac98 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #56] @ (38ac9c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dec4c │ │ │ │ + bl 5decfc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r2, r6, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #236 @ 0xec │ │ │ │ + lsls r4, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r4, #40] @ 0x28 │ │ │ │ + ldr r4, [r2, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - udf #200 @ 0xc8 │ │ │ │ + svc 120 @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #192 @ 0xc0 │ │ │ │ + add r5, sp, #896 @ 0x380 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [pc, #376] @ (38ae14 ) │ │ │ │ + ldr r7, [pc, #56] @ (38acd4 ) │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ ... │ │ │ │ │ │ │ │ 0038aca0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (38ad14 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ ldr r1, [pc, #88] @ (38ad18 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd82c │ │ │ │ + bl 5dd8dc │ │ │ │ ldr r1, [pc, #80] @ (38ad1c ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd74c │ │ │ │ + bl 5dd7fc │ │ │ │ ldr r1, [pc, #72] @ (38ad20 ) │ │ │ │ ldr r2, [pc, #72] @ (38ad24 ) │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (38ad28 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #56] @ (38ad2c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5dec4c │ │ │ │ + bl 5decfc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r2, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #92 @ 0x5c │ │ │ │ + ands r4, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r2, #32] │ │ │ │ + ldr r4, [r0, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - udf #56 @ 0x38 │ │ │ │ + udf #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #640 @ 0x280 │ │ │ │ + add r5, sp, #320 @ 0x140 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r5, [pc, #824] @ (38b064 ) │ │ │ │ + ldr r6, [pc, #504] @ (38af24 ) │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ ... │ │ │ │ │ │ │ │ 0038ad30 : │ │ │ │ ldr r3, [pc, #112] @ (38ada4 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -454109,22 +454111,22 @@ │ │ │ │ add r2, pc │ │ │ │ b.w 38aca0 │ │ │ │ vmla.i32 q0, q6, d6[1] │ │ │ │ subs r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, r6, #12648448 @ 0xc10000 │ │ │ │ - subs r6, r0, r6 │ │ │ │ + @ instruction: 0xf5360041 │ │ │ │ + adds r6, r6, #0 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r6, #1 │ │ │ │ + adds r6, r4, #4 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r6, #1 │ │ │ │ + adds r6, r4, #4 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r1, #5 │ │ │ │ + adds r6, r7, #7 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038adc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -454260,32 +454262,32 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r5, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #184] @ (38afe4 ) │ │ │ │ ldr r1, [pc, #184] @ (38afe8 ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r5, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ strd r8, r7, [sp, #28] │ │ │ │ str r6, [sp, #24] │ │ │ │ add.w r3, r5, #840 @ 0x348 │ │ │ │ @@ -454298,15 +454300,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (38aff0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ movw r2, #2655 @ 0xa5f │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #20] │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mvn.w r3, #21 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -454318,39 +454320,39 @@ │ │ │ │ ldr r0, [pc, #64] @ (38affc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #808 @ 0x328 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ble.n 38afd4 │ │ │ │ + ble.n 38af34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r5, #28] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r4, #32] │ │ │ │ + str r6, [r2, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bgt.n 38afe4 │ │ │ │ + bgt.n 38af44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5!, {r3, r6} │ │ │ │ + ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - subs r6, r2, r6 │ │ │ │ + adds r6, r0, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #392] @ (38b170 ) │ │ │ │ + ldr r4, [pc, #72] @ (38b030 ) │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r3, #5 │ │ │ │ + lsls r6, r1, #8 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r4, #120] @ 0x78 │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r6, #4] │ │ │ │ + str r2, [r4, #16] │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 38b0a8 │ │ │ │ + bgt.n 38b008 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r7, #0] │ │ │ │ + str r6, [r5, #12] │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r6, #112] @ 0x70 │ │ │ │ + str r0, [r4, #124] @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038b000 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -454472,31 +454474,31 @@ │ │ │ │ ldr r6, [pc, #124] @ (38b1a8 ) │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ mvn.w r9, #18 │ │ │ │ add r6, pc │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r4, #1264] @ 0x4f0 │ │ │ │ - bl 5dedbc │ │ │ │ + bl 5dee6c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 38b180 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 38b17c │ │ │ │ ldr.w ip, [pc, #96] @ 38b1ac │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [pc, #92] @ (38b1b0 ) │ │ │ │ mov r1, r6 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str r0, [r7, #0] │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -454513,19 +454515,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r9, #18 │ │ │ │ b.n 38b16a │ │ │ │ lsls r4, r5, #27 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldr r1, [pc, #536] @ (38b3c4 ) │ │ │ │ + ldr r2, [pc, #216] @ (38b284 ) │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 38b130 │ │ │ │ + bge.n 38b290 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, sp, #176 @ 0xb0 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038b1b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -454535,41 +454537,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (38b214 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #48] @ (38b218 ) │ │ │ │ ldr r1, [pc, #52] @ (38b21c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bls.n 38b2a0 │ │ │ │ + bls.n 38b200 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2!, {r1, r3, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, r2, r3 │ │ │ │ + adds r4, r0, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [pc, #672] @ (38b4bc ) │ │ │ │ + ldr r1, [pc, #352] @ (38b37c ) │ │ │ │ movs r5, r7 │ │ │ │ - mcr2 0, 5, r0, cr4, cr14, {1} │ │ │ │ + vqadd.u16 d16, d4, d30 │ │ │ │ │ │ │ │ 0038b220 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (38b278 ) │ │ │ │ @@ -454578,41 +454580,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (38b280 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #48] @ (38b284 ) │ │ │ │ ldr r1, [pc, #52] @ (38b288 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bhi.n 38b234 │ │ │ │ + bls.n 38b194 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4} │ │ │ │ + ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - adds r0, r5, r1 │ │ │ │ + adds r0, r3, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [pc, #240] @ (38b378 ) │ │ │ │ + ldr r0, [pc, #944] @ (38b638 ) │ │ │ │ movs r5, r7 │ │ │ │ - mrc2 0, 1, r0, cr8, cr14, {1} │ │ │ │ + mcr2 0, 7, r0, cr8, cr14, {1} │ │ │ │ │ │ │ │ 0038b28c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -454714,15 +454716,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r2, [r4, #64] @ 0x40 │ │ │ │ + str r2, [r2, #76] @ 0x4c │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subw r4, r0, #1060 @ 0x424 │ │ │ │ sub.w r5, r0, #36 @ 0x24 │ │ │ │ @@ -454853,44 +454855,44 @@ │ │ │ │ ldr r1, [pc, #84] @ (38b544 ) │ │ │ │ ldr r7, [r3, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #236 @ 0xec │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #64] @ (38b548 ) │ │ │ │ ldr r1, [pc, #64] @ (38b54c ) │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r8, #120] @ 0x78 │ │ │ │ blx r7 │ │ │ │ b.n 38b4b4 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr.w r0, [r4, r6, lsl #2] │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strh.w r0, [ip, r6, lsl #2] │ │ │ │ - bvs.n 38b590 │ │ │ │ + bvs.n 38b4f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r1, r3, r5, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r7, #22 │ │ │ │ + asrs r0, r5, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp lr, r0 │ │ │ │ + mov r6, r6 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xfb82003e │ │ │ │ + ldc2 0, cr0, [r2], #-248 @ 0xffffff08 │ │ │ │ │ │ │ │ 0038b550 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #176] @ 38b610 │ │ │ │ @@ -454935,24 +454937,24 @@ │ │ │ │ ldr r1, [pc, #104] @ (38b624 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #84] @ (38b628 ) │ │ │ │ ldr r1, [pc, #84] @ (38b62c ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #68] @ (38b630 ) │ │ │ │ ldr r3, [pc, #40] @ (38b614 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -454966,23 +454968,23 @@ │ │ │ │ bx r3 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf77c0066 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7540066 │ │ │ │ - bpl.n 38b6d0 │ │ │ │ + bvs.n 38b630 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r6} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r5, #19 │ │ │ │ + asrs r0, r3, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add sl, r7 │ │ │ │ + cmp r2, sp │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xfab6003e │ │ │ │ + @ instruction: 0xfb66003e │ │ │ │ @ instruction: 0xf6f80066 │ │ │ │ │ │ │ │ 0038b634 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -455497,19 +455499,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (38bb40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ bl 263ef4 │ │ │ │ - ldmia r7, {r2, r3, r5, r6, r7} │ │ │ │ + beq.n 38ba74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r2, r3] │ │ │ │ + strb r2, [r0, r6] │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #776] @ 0x308 │ │ │ │ + str r5, [sp, #456] @ 0x1c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0038bb44 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -455532,19 +455534,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ bl 263ef4 │ │ │ │ nop │ │ │ │ - ldmia r7, {r1, r3, r4, r7} │ │ │ │ + beq.n 38bc24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r0, r2] │ │ │ │ + strb r0, [r6, r4] │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #448] @ 0x1c0 │ │ │ │ + str r5, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0038bb98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -455565,15 +455567,15 @@ │ │ │ │ beq.n 38bc76 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ lsls r0, r3, #30 │ │ │ │ bpl.n 38bc76 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cbz r0, 38bc0c │ │ │ │ movs r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 38d074 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #8 │ │ │ │ @@ -455703,15 +455705,15 @@ │ │ │ │ adc.w r1, r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r2, r0 │ │ │ │ beq.w 38bc0c │ │ │ │ b.n 38bd1e │ │ │ │ nop │ │ │ │ - asrs r2, r1, #15 │ │ │ │ + asrs r2, r7, #17 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038bd60 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -455722,24 +455724,24 @@ │ │ │ │ ldr r1, [pc, #112] @ (38bde8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #92] @ (38bdec ) │ │ │ │ ldr r1, [pc, #92] @ (38bdf0 ) │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 387c28 │ │ │ │ cbz r0, 38bdc0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -455756,23 +455758,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldmia r5!, {r2, r3, r4, r7} │ │ │ │ + ldmia r6, {r2, r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bkpt 0x00e2 │ │ │ │ - movs r4, r7 │ │ │ │ - lsrs r4, r5, #20 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ - subs r5, #0 │ │ │ │ + itee ls │ │ │ │ + movls r4, r7 │ │ │ │ + lsrhi r4, r3, #23 │ │ │ │ + lslhi r0, r0, #1 │ │ │ │ + subs r5, #176 @ 0xb0 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf2fc003e │ │ │ │ + @ instruction: 0xf3ac003e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr.w r3, [pc, #3048] @ 38c9f0 │ │ │ │ ldr.w r2, [pc, #3048] @ 38c9f4 │ │ │ │ @@ -455784,23 +455786,23 @@ │ │ │ │ ldr.w r3, [pc, #3040] @ 38c9fc │ │ │ │ add r5, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w r2, [pc, #3020] @ 38ca00 │ │ │ │ add.w r3, r5, #540 @ 0x21c │ │ │ │ ldr.w r1, [pc, #3016] @ 38ca04 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w r1, [r4, #1756] @ 0x6dc │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp.w r1, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bcs.w 38c0d2 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -455813,50 +455815,50 @@ │ │ │ │ subs r3, r2, #1 │ │ │ │ tst r3, r2 │ │ │ │ bne.w 38c032 │ │ │ │ ldr.w r1, [pc, #2960] @ 38ca08 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2a08 │ │ │ │ + bl 5e2ab8 │ │ │ │ cbz r0, 38bea0 │ │ │ │ ldr.w r1, [pc, #2948] @ 38ca0c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a08 │ │ │ │ + bl 5e2ab8 │ │ │ │ cbnz r0, 38bea0 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ ldr.w r1, [pc, #2924] @ 38ca10 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2a08 │ │ │ │ + bl 5e2ab8 │ │ │ │ cbz r0, 38beba │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #1024 @ 0x400 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [pc, #2900] @ 38ca14 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w r2, [pc, #2888] @ 38ca18 │ │ │ │ ldr.w r1, [pc, #2888] @ 38ca1c │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w sl, [pc, #2876] @ 38ca20 │ │ │ │ movs r3, #11 │ │ │ │ ldr.w fp, [pc, #2872] @ 38ca24 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add sl, pc │ │ │ │ add fp, pc │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ add.w r7, r6, #236 @ 0xec │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ @@ -455864,36 +455866,36 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr.w r2, [pc, #2808] @ 38ca28 │ │ │ │ ldr.w r1, [pc, #2808] @ 38ca2c │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [pc, #2792] @ 38ca30 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.w 38c10e │ │ │ │ cmp r5, #0 │ │ │ │ blt.w 38c444 │ │ │ │ ubfx r1, r5, #3, #5 │ │ │ │ @@ -455928,41 +455930,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r5, [pc, #2676] @ 38ca40 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r4, [pc, #2672] @ 38ca44 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r7, r3, #228 @ 0xe4 │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 38c156 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r4, [r0, #1128] @ 0x468 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r1, r3, #29 │ │ │ │ itt pl │ │ │ │ movpl.w fp, #1 │ │ │ │ strpl r4, [sp, #28] │ │ │ │ bmi.n 38c0f6 │ │ │ │ @@ -455974,15 +455976,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2267 @ 0x8db │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr.w r2, [pc, #2556] @ 38ca54 │ │ │ │ ldr.w r3, [pc, #2464] @ 38c9fc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -456016,26 +456018,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2257 @ 0x8d1 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38c056 │ │ │ │ ldr.w r2, [pc, #2456] @ 38ca6c │ │ │ │ movw r4, #16383 @ 0x3fff │ │ │ │ ldr.w r1, [pc, #2452] @ 38ca70 │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2243 @ 0x8c3 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38c056 │ │ │ │ mov r0, r4 │ │ │ │ bl 3911a8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #7 │ │ │ │ itt eq │ │ │ │ moveq r3, r6 │ │ │ │ @@ -456057,15 +456059,15 @@ │ │ │ │ ldr.w r1, [pc, #2376] @ 38ca78 │ │ │ │ add.w r3, r6, #880 @ 0x370 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1326 @ 0x52e │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38c056 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ blx 2621e8 │ │ │ │ b.n 38be60 │ │ │ │ @@ -456076,29 +456078,29 @@ │ │ │ │ add.w r9, r4, #132 @ 0x84 │ │ │ │ strd r2, fp, [r4, #124] @ 0x7c │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 723580 │ │ │ │ + bl 723630 │ │ │ │ ldr.w r2, [pc, #2304] @ 38ca7c │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #520 @ 0x208 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r2, pc │ │ │ │ bl 437484 │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ mov r2, r9 │ │ │ │ add.w r1, r4, #520 @ 0x208 │ │ │ │ bl 43c970 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ movs r0, #5 │ │ │ │ str.w r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 5df6ac │ │ │ │ + bl 5df75c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38c540 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ tst.w r3, #4 │ │ │ │ mov.w r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w r6, #256 @ 0x100 │ │ │ │ @@ -456291,27 +456293,27 @@ │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, sl │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r7, #236 @ 0xec │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr.w r2, [pc, #1732] @ 38ca8c │ │ │ │ ldr.w r1, [pc, #1732] @ 38ca90 │ │ │ │ add.w r3, r7, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [pc, #1712] @ 38ca94 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38c888 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ bne.w 38c782 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ @@ -456330,15 +456332,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr.w r2, [pc, #1644] @ 38caa4 │ │ │ │ ldr.w r1, [pc, #1644] @ 38caa8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 38c522 │ │ │ │ ldrb.w r5, [r7, #81] @ 0x51 │ │ │ │ add.w r2, r7, #104 @ 0x68 │ │ │ │ @@ -456365,15 +456367,15 @@ │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ movw r2, #1340 @ 0x53c │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38c056 │ │ │ │ ldr.w r3, [r4, #1492] @ 0x5d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38c76e │ │ │ │ movs r5, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #32 │ │ │ │ @@ -456399,37 +456401,37 @@ │ │ │ │ ldr.w r1, [pc, #1500] @ 38cac0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2559 @ 0x9ff │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r6 │ │ │ │ blx 26109c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 38c674 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [pc, #1464] @ 38cac4 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr.w r2, [pc, #1460] @ 38cac8 │ │ │ │ ldr.w r1, [pc, #1460] @ 38cacc │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 38925c │ │ │ │ b.n 38c056 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 387dc8 │ │ │ │ b.n 38c056 │ │ │ │ mov r0, r4 │ │ │ │ bl 38b340 │ │ │ │ b.n 38c1b0 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -456466,15 +456468,15 @@ │ │ │ │ ldr.w r1, [pc, #1328] @ 38cad8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1154 @ 0x482 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38c336 │ │ │ │ movs r1, #14 │ │ │ │ mov r0, r4 │ │ │ │ bl 392018 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38c394 │ │ │ │ mov r0, r4 │ │ │ │ @@ -456484,15 +456486,15 @@ │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ tst.w r1, #248 @ 0xf8 │ │ │ │ beq.w 38c394 │ │ │ │ ldr.w r0, [pc, #1268] @ 38cadc │ │ │ │ mov r2, r9 │ │ │ │ ubfx r1, r1, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 72eaf8 │ │ │ │ + bl 72eba8 │ │ │ │ b.n 38c394 │ │ │ │ strh r3, [r2, #44] @ 0x2c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r8, #118] @ 0x76 │ │ │ │ strh r2, [r3, #46] @ 0x2e │ │ │ │ b.n 38c22e │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -456505,29 +456507,29 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1224] @ 38cae8 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38c056 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r5, [pc, #1204] @ 38caec │ │ │ │ ldr.w r2, [pc, #1204] @ 38caf0 │ │ │ │ ldr.w r1, [pc, #1204] @ 38caf4 │ │ │ │ add r5, pc │ │ │ │ ldrh r7, [r3, #10] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38c8c8 │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ cmp.w r7, #768 @ 0x300 │ │ │ │ beq.w 38c90e │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ @@ -456560,15 +456562,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1104] @ 38cb0c │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 38925c │ │ │ │ b.n 38c056 │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38bf92 │ │ │ │ mov r0, r4 │ │ │ │ bl 38bd60 │ │ │ │ @@ -456591,15 +456593,15 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1024] @ 38cb18 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1364 @ 0x554 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38c056 │ │ │ │ ldr r3, [pc, #1004] @ (38cb1c ) │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ strd r1, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -456611,19 +456613,19 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1350 @ 0x546 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38c056 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 387dc8 │ │ │ │ b.n 38c056 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38c884 │ │ │ │ @@ -456634,21 +456636,21 @@ │ │ │ │ add.w r3, r7, #860 @ 0x35c │ │ │ │ ldr r2, [pc, #928] @ (38cb2c ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2331 @ 0x91b │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 38925c │ │ │ │ b.n 38c056 │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38c67e │ │ │ │ ldrb.w r3, [r4, #97] @ 0x61 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -456674,16 +456676,16 @@ │ │ │ │ ldr r1, [pc, #828] @ (38cb38 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5de6dc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5de78c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38c9e8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r3, [pc, #804] @ (38cb3c ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #92 @ 0x5c │ │ │ │ @@ -456757,15 +456759,15 @@ │ │ │ │ add.w r3, r5, #952 @ 0x3b8 │ │ │ │ ldr r1, [pc, #640] @ (38cb50 ) │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #2544 @ 0x9f0 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38c4fa │ │ │ │ ldr.w r1, [r1, #1480] @ 0x5c8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 38c8c0 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ ldr r3, [pc, #612] @ (38cb54 ) │ │ │ │ ldr r2, [pc, #612] @ (38cb58 ) │ │ │ │ @@ -456774,15 +456776,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38c336 │ │ │ │ bl 2f4dc4 │ │ │ │ b.n 38c4fa │ │ │ │ movs r0, #0 │ │ │ │ bl 430270 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 38c97e │ │ │ │ @@ -456815,15 +456817,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #504] @ (38cb64 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #500] @ (38cb68 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38c4fa │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ blx 263340 │ │ │ │ mov r7, r0 │ │ │ │ b.n 38c91e │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ @@ -456834,15 +456836,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #472] @ (38cb74 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #2576 @ 0xa10 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38c4fa │ │ │ │ adds.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ adc.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ orrs.w r1, r3, r2 │ │ │ │ beq.w 38ccc4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38ccbc │ │ │ │ @@ -456853,200 +456855,200 @@ │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r4, #1496] @ 0x5d8 │ │ │ │ b.n 38c7f2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ b.n 38c816 │ │ │ │ cdp 0, 13, cr0, cr4, cr6, {3} │ │ │ │ cdp 0, 12, cr0, cr12, cr6, {3} │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #296] @ 0x128 │ │ │ │ + ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, #120 @ 0x78 │ │ │ │ + subs r5, #40 @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, #216 @ 0xd8 │ │ │ │ + subs r1, #136 @ 0x88 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r5, [sp, #112] @ 0x70 │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r4, r1] │ │ │ │ + strh r2, [r2, r4] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r3, [sp, #384] @ 0x180 │ │ │ │ movs r5, r7 │ │ │ │ - subs r3, #218 @ 0xda │ │ │ │ + subs r4, #138 @ 0x8a │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r3, r5, r6, pc} │ │ │ │ + bkpt 0x001a │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r7, #14 │ │ │ │ + lsrs r0, r5, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #92 @ 0x5c │ │ │ │ + subs r4, #12 │ │ │ │ movs r5, r7 │ │ │ │ - adcs.w r0, r8, #62 @ 0x3e │ │ │ │ - asrs r2, r6, #32 │ │ │ │ + addw r0, r8, #62 @ 0x3e │ │ │ │ + asrs r2, r4, #3 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r3!, {r2, r4, r5, r6} │ │ │ │ + ldmia r4!, {r2, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r3, r4, r5, r7} │ │ │ │ + pop {r3, r5, r6, pc} │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r5, #11 │ │ │ │ + lsrs r4, r3, #14 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #186 @ 0xba │ │ │ │ + subs r3, #106 @ 0x6a │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf0b8003e │ │ │ │ - ldmia r2, {r1, r2, r4, r6, r7} │ │ │ │ + sbc.w r0, r8, #62 @ 0x3e │ │ │ │ + ldmia r3!, {r1, r2, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r0, [r7, r6] │ │ │ │ + ldr r0, [r5, r1] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #720] @ (38cd24 ) │ │ │ │ + str r4, [r4, r1] │ │ │ │ movs r7, r7 │ │ │ │ stc 0, cr0, [r6], {102} @ 0x66 │ │ │ │ @ instruction: 0xf7820078 │ │ │ │ sub sp, #292 @ 0x124 │ │ │ │ - @ instruction: 0xffffca5c │ │ │ │ + vtbl.8 d28, {d15-d18}, d12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r6, [r1, r4] │ │ │ │ + ldrsb r6, [r7, r6] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #232] @ (38cb54 ) │ │ │ │ + ldr r7, [pc, #936] @ (38ce14 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r2, [r7, r2] │ │ │ │ + ldrsb r2, [r5, r5] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #72] @ (38cabc ) │ │ │ │ + ldr r7, [pc, #776] @ (38cd7c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r0, [r5, r3] │ │ │ │ + ldrsb r0, [r3, r6] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [pc, #768] @ (38cd7c ) │ │ │ │ + ldr r7, [pc, #448] @ (38cc3c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r4, [r3, r7] │ │ │ │ + ldr r4, [r1, r2] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb8b0 │ │ │ │ + cbnz r0, 38ca9c │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r7, #27 │ │ │ │ + lsls r6, r5, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r7!, {r1, r5, r6} │ │ │ │ + ldmia r0!, {r1, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #194 @ 0xc2 │ │ │ │ + adds r7, #114 @ 0x72 │ │ │ │ movs r5, r7 │ │ │ │ - ldc 0, cr0, [lr], #248 @ 0xf8 │ │ │ │ - ldr r6, [pc, #848] @ (38cde8 ) │ │ │ │ + stcl 0, cr0, [lr, #-248]! @ 0xffffff08 │ │ │ │ + ldr r7, [pc, #528] @ (38cca8 ) │ │ │ │ movs r7, r7 │ │ │ │ - stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r0, [r2, r3] │ │ │ │ + ldrsb r0, [r0, r6] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [pc, #848] @ (38cdf4 ) │ │ │ │ + ldr r4, [pc, #528] @ (38ccb4 ) │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb81e │ │ │ │ + @ instruction: 0xb8ce │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r5, #25 │ │ │ │ + lsls r4, r3, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r7} │ │ │ │ + stmia r7!, {r1, r2, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r1, r7] │ │ │ │ + strb r6, [r7, r1] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [pc, #472] @ (38cc90 ) │ │ │ │ + ldr r4, [pc, #152] @ (38cb50 ) │ │ │ │ movs r7, r7 │ │ │ │ - stmia r6!, {r1, r2, r3, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r0, [r0, r2] │ │ │ │ + ldrsb r0, [r6, r4] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [pc, #48] @ (38caf4 ) │ │ │ │ + ldr r3, [pc, #752] @ (38cdb4 ) │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb740 │ │ │ │ + @ instruction: 0xb7f0 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r1, #22 │ │ │ │ + lsls r4, r7, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r5!, {r1, r3, r5, r6} │ │ │ │ + stmia r6!, {r1, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r0, r0] │ │ │ │ + strb r0, [r6, r2] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [pc, #288] @ (38cbfc ) │ │ │ │ + ldr r2, [pc, #992] @ (38cebc ) │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r1, r1] │ │ │ │ + strb r2, [r7, r3] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r1} │ │ │ │ + stmia r5!, {r1, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r6, r1] │ │ │ │ + strh r0, [r4, r4] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #856] @ (38ce44 ) │ │ │ │ + ldr r2, [pc, #536] @ (38cd04 ) │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r1, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb616 │ │ │ │ + @ instruction: 0xb6c6 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r4, #17 │ │ │ │ + lsls r0, r2, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xb8ef │ │ │ │ vmls.i , , d7[0] │ │ │ │ vcvt.u16.f16 d26, d29, #1 │ │ │ │ - vsri.32 q14, q3, #1 │ │ │ │ + vabal.u q14, d15, d6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r2, r3, r4, r7, lr} │ │ │ │ + @ instruction: 0xb64c │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r5, #15 │ │ │ │ + lsls r0, r3, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r4!, {r3} │ │ │ │ + stmia r4!, {r3, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r6, r7] │ │ │ │ + strh r2, [r4, r2] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #880] @ (38ce8c ) │ │ │ │ + ldr r1, [pc, #560] @ (38cd4c ) │ │ │ │ movs r7, r7 │ │ │ │ - stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r0, r6] │ │ │ │ + strh r0, [r6, r0] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #704] @ (38cde8 ) │ │ │ │ + ldr r1, [pc, #384] @ (38cca8 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #448] @ (38ccec ) │ │ │ │ + ldr r1, [pc, #128] @ (38cbac ) │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r6, r4] │ │ │ │ + strh r2, [r4, r7] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r3!, {r1, r3, r4} │ │ │ │ + stmia r3!, {r1, r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ + push {r1, r2, r3, lr} │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r5, #10 │ │ │ │ + lsls r4, r3, #13 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r2, r0] │ │ │ │ + strb r2, [r0, r3] │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, r7] │ │ │ │ + strh r4, [r5, r2] │ │ │ │ movs r7, r7 │ │ │ │ - bx ip │ │ │ │ + ldr r0, [pc, #88] @ (38cba4 ) │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r3, r1] │ │ │ │ + strh r2, [r1, r4] │ │ │ │ movs r7, r7 │ │ │ │ - bx r4 │ │ │ │ + @ instruction: 0x47d6 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r2!, {r5} │ │ │ │ + stmia r2!, {r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r7, r3] │ │ │ │ + str r2, [r5, r6] │ │ │ │ movs r7, r7 │ │ │ │ - mov ip, pc │ │ │ │ + blxns r5 │ │ │ │ movs r7, r7 │ │ │ │ - mov ip, r2 │ │ │ │ + bxns r8 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r1, r2] │ │ │ │ + strh r4, [r7, r4] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r1, r5, r7} │ │ │ │ + stmia r2!, {r1, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r4, fp │ │ │ │ + bxns r1 │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r1, r0] │ │ │ │ + strh r2, [r7, r2] │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #544] @ (38cd9c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r1, [r6, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movw r2, #43605 @ 0xaa55 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -457121,15 +457123,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38c870 │ │ │ │ ldr r0, [pc, #368] @ (38cdac ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 38c870 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38c870 │ │ │ │ ldr r3, [pc, #352] @ (38cdb0 ) │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -457138,45 +457140,45 @@ │ │ │ │ ldr r3, [pc, #332] @ (38cda8 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 38c870 │ │ │ │ ldr r0, [pc, #332] @ (38cdb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 38c870 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #320] @ (38cdb8 ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #316] @ (38cdbc ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #316] @ (38cdc0 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2579 @ 0xa13 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38c4fa │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #292] @ (38cdc4 ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #292] @ (38cdc8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #292] @ (38cdcc ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2573 @ 0xa0d │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38c4fa │ │ │ │ clz r3, r3 │ │ │ │ adds r3, #32 │ │ │ │ b.n 38c9ca │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ b.n 38c9ca │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ @@ -457188,15 +457190,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #252] @ (38cdd8 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #2608 @ 0xa30 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38c4fa │ │ │ │ ldr r3, [pc, #236] @ (38cddc ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38cbe6 │ │ │ │ @@ -457204,15 +457206,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38cbe6 │ │ │ │ ldr r0, [pc, #212] @ (38cde0 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 38cbe6 │ │ │ │ ldr r3, [pc, #204] @ (38cde4 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38cbc8 │ │ │ │ @@ -457223,15 +457225,15 @@ │ │ │ │ bpl.w 38cbc8 │ │ │ │ strd r5, sl, [sp] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #176] @ (38cde8 ) │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r1, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 38cbc8 │ │ │ │ ldr r3, [pc, #148] @ (38cddc ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38cc0e │ │ │ │ @@ -457240,15 +457242,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38cc0e │ │ │ │ ldr r0, [pc, #140] @ (38cdec ) │ │ │ │ mov r2, r5 │ │ │ │ ldrb r1, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 38cc0e │ │ │ │ ldr r3, [pc, #128] @ (38cdf0 ) │ │ │ │ movw r2, #1407 @ 0x57f │ │ │ │ ldr r1, [pc, #128] @ (38cdf4 ) │ │ │ │ ldr r0, [pc, #128] @ (38cdf8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -457262,65 +457264,65 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #904 @ 0x388 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, r3] │ │ │ │ + str r6, [r4, r6] │ │ │ │ movs r7, r7 │ │ │ │ adds r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, r1] │ │ │ │ + str r6, [r1, r4] │ │ │ │ movs r7, r7 │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #944] @ (38d168 ) │ │ │ │ - movs r7, r7 │ │ │ │ - bkpt 0x0096 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - muls r6, r6 │ │ │ │ + str r4, [r3, r2] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #240] @ (38ceb4 ) │ │ │ │ + itte mi │ │ │ │ + lslmi r3, r2, #1 │ │ │ │ + addmi r6, r4 │ │ │ │ + movpl r7, r7 │ │ │ │ + ldr r7, [pc, #944] @ (38d174 ) │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x0070 │ │ │ │ + wfe │ │ │ │ lsls r3, r2, #1 │ │ │ │ - muls r0, r2 │ │ │ │ + add r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [pc, #904] @ (38d158 ) │ │ │ │ + ldr r7, [pc, #584] @ (38d018 ) │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x003e │ │ │ │ + bkpt 0x00ee │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orrs r6, r3 │ │ │ │ + mvns r6, r1 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #352] @ (38cf3c ) │ │ │ │ + str r0, [r1, r0] │ │ │ │ movs r7, r7 │ │ │ │ blx sp │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, r0] │ │ │ │ + str r0, [r7, r2] │ │ │ │ movs r7, r7 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #608] @ (38d04c ) │ │ │ │ + str r0, [r1, r1] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #704] @ (38d0b0 ) │ │ │ │ + str r0, [r4, r1] │ │ │ │ movs r7, r7 │ │ │ │ - pop {r1, r2, r3, r4, r7, pc} │ │ │ │ + bkpt 0x004e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, r0 │ │ │ │ + orrs r4, r6 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #104] @ (38ce64 ) │ │ │ │ + ldr r4, [pc, #808] @ (38d124 ) │ │ │ │ movs r7, r7 │ │ │ │ - pop {r1, r2, r7, pc} │ │ │ │ + bkpt 0x0036 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - negs r4, r5 │ │ │ │ + orrs r4, r3 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [pc, #920] @ (38d1a0 ) │ │ │ │ + ldr r4, [pc, #600] @ (38d060 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038ce08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -457368,26 +457370,26 @@ │ │ │ │ bl 385608 │ │ │ │ b.n 38ce40 │ │ │ │ ldr r1, [pc, #32] @ (38cea0 ) │ │ │ │ ldr r0, [pc, #36] @ (38cea4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #972 @ 0x3cc │ │ │ │ - bl 72ea8c │ │ │ │ + bl 72eb3c │ │ │ │ blx 262fb8 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ udf #198 @ 0xc6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ udf #160 @ 0xa0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r2, r4, r7} │ │ │ │ + pop {r2, r6, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #840] @ (38d1f0 ) │ │ │ │ + ldr r7, [pc, #520] @ (38d0b0 ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038cea8 : │ │ │ │ ldr.w r2, [r0, #1764] @ 0x6e4 │ │ │ │ cbz r2, 38cebc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -457411,15 +457413,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (38cef0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -457428,51 +457430,51 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (38cf60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #72] @ (38cf64 ) │ │ │ │ ldr r1, [pc, #72] @ (38cf68 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #56] @ (38cf6c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r5, [pc, #56] @ (38cf70 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [pc, #52] @ (38cf74 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - it al │ │ │ │ - lslal r3, r2, #1 │ │ │ │ - ldrb r6, [r0, #19] │ │ │ │ + stmia r0!, {r3, r4, r7} │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + ldrb r6, [r6, #21] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r5, #18] │ │ │ │ + ldrb r2, [r3, #21] │ │ │ │ movs r5, r7 │ │ │ │ - add r5, sp, #224 @ 0xe0 │ │ │ │ + add r5, sp, #928 @ 0x3a0 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xfb84003f │ │ │ │ + ldc2 0, cr0, [r4], #-252 @ 0xffffff04 │ │ │ │ strh r6, [r2, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ble.n 38cec0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -457486,59 +457488,59 @@ │ │ │ │ ldr r1, [pc, #120] @ (38d008 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #104] @ (38d00c ) │ │ │ │ ldr r1, [pc, #104] @ (38d010 ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #84] @ (38d014 ) │ │ │ │ ldr r1, [pc, #88] @ (38d018 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r5, #336 @ 0x150 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ bl 43bbcc │ │ │ │ add.w r1, r5, #168 @ 0xa8 │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ bl 43bbcc │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ mov r1, r5 │ │ │ │ bl 43bbcc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3891c0 │ │ │ │ - itt vs │ │ │ │ - lslvs r3, r2, #1 │ │ │ │ - ldrhvs r2, [r6, #14] │ │ │ │ + stmia r0!, {r2, r4} │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + ldrh r2, [r4, #20] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r3, #30 │ │ │ │ + cmp r3, #206 @ 0xce │ │ │ │ movs r5, r7 │ │ │ │ - add r4, sp, #712 @ 0x2c8 │ │ │ │ + add r5, sp, #392 @ 0x188 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xfafe003f │ │ │ │ - cmp r2, #208 @ 0xd0 │ │ │ │ + @ instruction: 0xfbae003f │ │ │ │ + cmp r3, #128 @ 0x80 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 38d1b4 │ │ │ │ + b.n 38d314 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038d01c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -457680,15 +457682,15 @@ │ │ │ │ ldrb.w r4, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ and.w r4, r4, #1 │ │ │ │ ldrd r9, sl, [sp, #64] @ 0x40 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r0 │ │ │ │ bl 38d074 │ │ │ │ mov r3, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ @@ -457716,19 +457718,19 @@ │ │ │ │ mov r0, sl │ │ │ │ strd r6, r1, [sp, #64] @ 0x40 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 43bbbc │ │ │ │ mov r1, r4 │ │ │ │ b.n 38d1ae │ │ │ │ - ldrh r6, [r4, #0] │ │ │ │ + ldrh r6, [r2, #6] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r1, #82 @ 0x52 │ │ │ │ + cmp r2, #2 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r3, r7, pc} │ │ │ │ + bkpt 0x0038 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #412] @ (38d398 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -457740,33 +457742,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w sl, r7, #40 @ 0x28 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #388] @ (38d3a4 ) │ │ │ │ ldr r1, [pc, #392] @ (38d3a8 ) │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #372] @ (38d3ac ) │ │ │ │ ldr r1, [pc, #372] @ (38d3b0 ) │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r8, #100] @ 0x64 │ │ │ │ mov r9, r0 │ │ │ │ add.w r8, r4, #2944 @ 0xb80 │ │ │ │ movs r2, #8 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ ldrh r7, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ @@ -457799,15 +457801,15 @@ │ │ │ │ add r3, pc │ │ │ │ bl 38d144 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ vldr d7, [pc, #160] @ 38d368 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #240] @ (38d3c0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r5, [r6, #100] @ 0x64 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ @@ -457874,63 +457876,63 @@ │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #60] @ 0x3c │ │ │ │ + ldrh r6, [r6, #0] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, #180 @ 0xb4 │ │ │ │ + cmp r1, #100 @ 0x64 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r2, r3, r5, r6, r7} │ │ │ │ + pop {r2, r3, r4, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #224 @ 0xe0 │ │ │ │ + add r2, sp, #928 @ 0x3a0 │ │ │ │ movs r4, r7 │ │ │ │ - strb.w r0, [r4, #63] @ 0x3f │ │ │ │ - cmp r0, #88 @ 0x58 │ │ │ │ + ldrsh.w r0, [r4, pc, lsl #3] │ │ │ │ + cmp r1, #8 │ │ │ │ movs r5, r7 │ │ │ │ - udf #84 @ 0x54 │ │ │ │ + svc 4 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [pc, #448] @ (38d578 ) │ │ │ │ + str r0, [r4, r0] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #400] @ (38d54c ) │ │ │ │ + str r4, [r2, r0] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #312] @ (38d4f8 ) │ │ │ │ + ldr r7, [pc, #1016] @ (38d7b8 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #216] @ (38d49c ) │ │ │ │ + ldr r7, [pc, #920] @ (38d75c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #152] @ (38d460 ) │ │ │ │ + ldr r7, [pc, #856] @ (38d720 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [pc, #112] @ (38d43c ) │ │ │ │ + ldr r7, [pc, #816] @ (38d6fc ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038d3cc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ bl 437454 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 38cf78 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ mov r0, r4 │ │ │ │ bl 38d1e8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 439fa4 │ │ │ │ nop │ │ │ │ │ │ │ │ 0038d42c : │ │ │ │ @@ -457948,15 +457950,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (38d548 ) │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrh r7, [r3, #62] @ 0x3e │ │ │ │ mov r3, r4 │ │ │ │ @@ -458033,29 +458035,29 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #44] @ (38d554 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5dc3e8 │ │ │ │ + b.w 5dc498 │ │ │ │ nop │ │ │ │ - hlt 0x002a │ │ │ │ + cbnz r2, 38d59a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ands r4, r7 │ │ │ │ + lsrs r4, r5 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfb2c003d │ │ │ │ - cbnz r6, 38d582 │ │ │ │ + @ instruction: 0xfbdc003d │ │ │ │ + rev16 r6, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #208 @ (adr r7, 38d624 ) │ │ │ │ + add r7, pc, #912 @ (adr r7, 38d8e4 ) │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf1fc003f │ │ │ │ + subw r0, ip, #63 @ 0x3f │ │ │ │ │ │ │ │ 0038d558 : │ │ │ │ push {lr} │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ @@ -458099,15 +458101,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #92] @ (38d630 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldrb r1, [r3, #29] │ │ │ │ ldrb r0, [r3, #28] │ │ │ │ ldr.w ip, [r3, #36] @ 0x24 │ │ │ │ and.w r1, r1, #15 │ │ │ │ strb r1, [r3, #29] │ │ │ │ @@ -458126,19 +458128,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbnz r2, 38d634 │ │ │ │ + cbnz r2, 38d660 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r6, #28] │ │ │ │ + strh r0, [r4, #34] @ 0x22 │ │ │ │ movs r5, r7 │ │ │ │ - movs r4, #218 @ 0xda │ │ │ │ + movs r5, #138 @ 0x8a │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0038d634 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -458153,34 +458155,34 @@ │ │ │ │ ldr r3, [pc, #404] @ (38d7ec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov sl, r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #384] @ (38d7f0 ) │ │ │ │ ldr r1, [pc, #388] @ (38d7f4 ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #372] @ (38d7f8 ) │ │ │ │ ldr r1, [pc, #372] @ (38d7fc ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ movw r0, #1540 @ 0x604 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ mov.w r1, #160 @ 0xa0 │ │ │ │ ldrh r3, [r2, #6] │ │ │ │ add.w r8, r4, #1768 @ 0x6e8 │ │ │ │ @@ -458204,22 +458206,22 @@ │ │ │ │ ldr r1, [pc, #300] @ (38d808 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r1, [r7, #372] @ 0x174 │ │ │ │ mov r3, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ movw r1, #1172 @ 0x494 │ │ │ │ - bl 5dc3f4 │ │ │ │ + bl 5dc4a4 │ │ │ │ str.w r5, [r4, #2896] @ 0xb50 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38d7b4 │ │ │ │ vldr d7, [pc, #196] @ 38d7d0 │ │ │ │ add.w r0, r4, #2944 @ 0xb80 │ │ │ │ ldr r2, [pc, #248] @ (38d80c ) │ │ │ │ @@ -458290,40 +458292,40 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8a8 │ │ │ │ + cbnz r0, 38d7fa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, pc, #16 @ (adr r6, 38d7f8 ) │ │ │ │ + add r6, pc, #720 @ (adr r6, 38dab8 ) │ │ │ │ movs r4, r7 │ │ │ │ - orrs.w r0, r2, #12517376 @ 0xbf0000 │ │ │ │ + add.w r0, r2, #12517376 @ 0xbf0000 │ │ │ │ bvs.n 38d6fc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r4, #32 │ │ │ │ + movs r4, #208 @ 0xd0 │ │ │ │ movs r5, r7 │ │ │ │ - bge.n 38d830 │ │ │ │ + bge.n 38d790 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #2 │ │ │ │ + subs r6, #178 @ 0xb2 │ │ │ │ movs r7, r7 │ │ │ │ - ldr??.w r0, [r4, #61] @ 0x3d │ │ │ │ - @ instruction: 0xb81a │ │ │ │ + vld1.8 @ instruction: 0xf9a4003d │ │ │ │ + @ instruction: 0xb8ca │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #504 @ (adr r5, 38da00 ) │ │ │ │ + add r6, pc, #184 @ (adr r6, 38d8c0 ) │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf3cc003f │ │ │ │ - ldr r3, [pc, #200] @ (38d8d8 ) │ │ │ │ + orns r0, ip, #12517376 @ 0xbf0000 │ │ │ │ + ldr r3, [pc, #904] @ (38db98 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [pc, #184] @ (38d8cc ) │ │ │ │ + ldr r3, [pc, #888] @ (38db8c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [pc, #720] @ (38dae8 ) │ │ │ │ + ldr r3, [pc, #400] @ (38d9a8 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [pc, #96] @ (38d87c ) │ │ │ │ + ldr r3, [pc, #800] @ (38db3c ) │ │ │ │ movs r7, r7 │ │ │ │ adds r4, r0, #3 │ │ │ │ ... │ │ │ │ │ │ │ │ 0038d820 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -458335,15 +458337,15 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #184] @ (38d8f0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #2908] @ 0xb5c │ │ │ │ cbnz r3, 38d8c6 │ │ │ │ ldr.w r3, [r0, #2912] @ 0xb60 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 38d862 │ │ │ │ ldr.w r2, [r0, #2916] @ 0xb64 │ │ │ │ str.w r2, [r3, #1148] @ 0x47c │ │ │ │ @@ -458357,46 +458359,46 @@ │ │ │ │ bl 43ca34 │ │ │ │ addw r0, r4, #3368 @ 0xd28 │ │ │ │ bl 43ca34 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 38cf78 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5e290c │ │ │ │ + b.w 5e29bc │ │ │ │ ldr r1, [pc, #44] @ (38d8f4 ) │ │ │ │ add.w r3, r5, #84 @ 0x54 │ │ │ │ ldr r0, [pc, #40] @ (38d8f8 ) │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - @ instruction: 0xb6bc │ │ │ │ + @ instruction: 0xb76c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #82 @ 0x52 │ │ │ │ + subs r5, #2 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf740003d │ │ │ │ - ldr r1, [pc, #728] @ (38dbd0 ) │ │ │ │ + @ instruction: 0xf7f0003d │ │ │ │ + ldr r2, [pc, #408] @ (38da90 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #800] @ (38dc1c ) │ │ │ │ + ldr r2, [pc, #480] @ (38dadc ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038d8fc : │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strd r2, r1, [r0, #368] @ 0x170 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -458522,66 +458524,66 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #100] @ (38dabc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 38d9e2 │ │ │ │ ldr r3, [pc, #84] @ (38dac0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #84] @ (38dac4 ) │ │ │ │ ldr r1, [pc, #84] @ (38dac8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38da64 │ │ │ │ ldr r3, [pc, #68] @ (38dacc ) │ │ │ │ mov.w r2, #444 @ 0x1bc │ │ │ │ ldr r4, [pc, #64] @ (38dad0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (38dad4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38da64 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 38da28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 38dab0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - push {r1, r2, r3, r4, r7} │ │ │ │ + push {r1, r2, r3, r6, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #400] @ (38dc4c ) │ │ │ │ + ldr r1, [pc, #80] @ (38db0c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #176] @ (38db70 ) │ │ │ │ + ldr r0, [pc, #880] @ (38de30 ) │ │ │ │ movs r7, r7 │ │ │ │ - push {r1, r7} │ │ │ │ + push {r1, r4, r5, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #512] @ (38dcc8 ) │ │ │ │ + ldr r1, [pc, #192] @ (38db88 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [pc, #56] @ (38db04 ) │ │ │ │ + ldr r0, [pc, #760] @ (38ddc4 ) │ │ │ │ movs r7, r7 │ │ │ │ - push {r1, r5, r6} │ │ │ │ + push {r1, r4, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #624] @ (38dd44 ) │ │ │ │ + ldr r1, [pc, #304] @ (38dc04 ) │ │ │ │ movs r7, r7 │ │ │ │ - blx lr │ │ │ │ + ldr r0, [pc, #640] @ (38dd58 ) │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ orrs r2, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ cmpeq r1, #4 │ │ │ │ @@ -458596,15 +458598,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #1260] @ 0x4ec │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (38db0c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ stmia r2!, {r1, r3} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -458612,39 +458614,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (38db68 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (38db6c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #52] @ (38db70 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (38db74 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - push {r1, r2, r4, r6} │ │ │ │ + push {r1, r2, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, pc, #192 @ (adr r1, 38dc2c ) │ │ │ │ + add r1, pc, #896 @ (adr r1, 38deec ) │ │ │ │ movs r4, r7 │ │ │ │ - vqadd.s64 d16, d10, d31 │ │ │ │ + bic.w r0, sl, #63 @ 0x3f │ │ │ │ strb r6, [r7, #18] │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmia r1!, {r3, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 0038db78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -458665,24 +458667,24 @@ │ │ │ │ mov sl, r3 │ │ │ │ add.w r3, r4, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ adds r4, #24 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #284] @ (38dcd8 ) │ │ │ │ ldr r1, [pc, #288] @ (38dcdc ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp.w r5, #256 @ 0x100 │ │ │ │ bls.n 38dbdc │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r5, #256 @ 0x100 │ │ │ │ cmp r8, r5 │ │ │ │ @@ -458707,23 +458709,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #204] @ (38dcec ) │ │ │ │ ldr r1, [pc, #204] @ (38dcf0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 388c38 │ │ │ │ ldr r3, [pc, #188] @ (38dcf4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38dc7c │ │ │ │ sub.w r3, r5, r8 │ │ │ │ ldr.w r4, [r6, #860] @ 0x35c │ │ │ │ @@ -458764,58 +458766,58 @@ │ │ │ │ ldr r0, [pc, #100] @ (38dd00 ) │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r4, r3, #7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 38dc3e │ │ │ │ ldr r3, [pc, #76] @ (38dd04 ) │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ ldr r1, [pc, #76] @ (38dd08 ) │ │ │ │ ldr r0, [pc, #80] @ (38dd0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - cbz r2, 38dd46 │ │ │ │ + push {r1, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ bne.n 38dd64 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r0, pc, #784 @ (adr r0, 38dfe4 ) │ │ │ │ + add r1, pc, #464 @ (adr r1, 38dea4 ) │ │ │ │ movs r4, r7 │ │ │ │ - vqadd.s16 d0, d0, d31 │ │ │ │ - subs r4, r2, #3 │ │ │ │ + vmvn.i32 d16, #15 @ 0x0000000f │ │ │ │ + subs r4, r0, #6 │ │ │ │ movs r5, r7 │ │ │ │ - bmi.n 38dc80 │ │ │ │ + bpl.n 38dbe0 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r2, 38dd42 │ │ │ │ + push {r1, r3, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #336 @ (adr r0, 38de38 ) │ │ │ │ + add r1, pc, #16 @ (adr r1, 38dcf8 ) │ │ │ │ movs r4, r7 │ │ │ │ - mrc 0, 4, r0, cr14, cr15, {1} │ │ │ │ - subs r6, r5, #1 │ │ │ │ + vqadd.s8 d16, d14, d31 │ │ │ │ + subs r6, r3, #4 │ │ │ │ movs r5, r7 │ │ │ │ - bmi.n 38ddc8 │ │ │ │ + bpl.n 38dd28 │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, sp │ │ │ │ + @ instruction: 0x479e │ │ │ │ movs r7, r7 │ │ │ │ - uxtb r4, r0 │ │ │ │ + cbz r4, 38dd64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov sl, r6 │ │ │ │ + bx ip │ │ │ │ movs r7, r7 │ │ │ │ - mov sl, r8 │ │ │ │ + bx lr │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038dd10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -458829,26 +458831,26 @@ │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r9, [pc, #292] @ 38de68 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #288] @ (38de6c ) │ │ │ │ ldr r1, [pc, #288] @ (38de70 ) │ │ │ │ adds r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r9, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bls.n 38dd72 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r4, #256 @ 0x100 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -458889,23 +458891,23 @@ │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #156] @ (38de80 ) │ │ │ │ ldr r1, [pc, #160] @ (38de84 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 388c38 │ │ │ │ ldr r3, [pc, #144] @ (38de88 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38dd96 │ │ │ │ ldr r3, [pc, #136] @ (38de8c ) │ │ │ │ @@ -458923,15 +458925,15 @@ │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ and.w r0, r3, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #100] @ (38de94 ) │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 38dd96 │ │ │ │ mov r0, r6 │ │ │ │ bl 38bd60 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 38dd82 │ │ │ │ b.n 38dd92 │ │ │ │ ldr r3, [pc, #80] @ (38de98 ) │ │ │ │ @@ -458940,47 +458942,47 @@ │ │ │ │ ldr r0, [pc, #80] @ (38dea0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - sxtb r6, r2 │ │ │ │ + cbz r6, 38dea0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #176] @ 0xb0 │ │ │ │ + ldr r7, [sp, #880] @ 0x370 │ │ │ │ movs r4, r7 │ │ │ │ - ldcl 0, cr0, [r6, #-252]! @ 0xffffff04 │ │ │ │ + mcr 0, 1, r0, cr6, cr15, {1} │ │ │ │ ldmia r7, {r1, r3, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r4, r0, #5 │ │ │ │ + adds r4, r6, #7 │ │ │ │ movs r5, r7 │ │ │ │ - bcc.n 38def4 │ │ │ │ + bcc.n 38de54 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r4, 38dea6 │ │ │ │ + sxtb r4, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #600] @ 0x258 │ │ │ │ + ldr r7, [sp, #280] @ 0x118 │ │ │ │ movs r4, r7 │ │ │ │ - stcl 0, cr0, [r0], #252 @ 0xfc │ │ │ │ - adds r4, r5, #2 │ │ │ │ + ldc 0, cr0, [r0, #252] @ 0xfc │ │ │ │ + adds r4, r3, #5 │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 38ddd8 │ │ │ │ + bcc.n 38df38 │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r1 │ │ │ │ + mov r6, r7 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r2, 38dea8 │ │ │ │ + cbz r2, 38ded4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, r4 │ │ │ │ + cmp r8, sl │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, r6 │ │ │ │ + cmp r8, ip │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038dea4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -459032,28 +459034,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (38df54 ) │ │ │ │ and.w r5, r5, #7 │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 38dee6 │ │ │ │ nop │ │ │ │ ldmia r6!, {r3, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, ip │ │ │ │ + cmp r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #140 @ 0x8c │ │ │ │ + subs r5, #60 @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 38df72 │ │ │ │ movs r0, #0 │ │ │ │ @@ -459122,28 +459124,28 @@ │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r1, [pc, #36] @ (38e030 ) │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ldr r0, [pc, #36] @ (38e034 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 38dfd2 │ │ │ │ nop │ │ │ │ ldmia r5!, {r1, r2, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #172 @ 0xac │ │ │ │ + subs r4, #92 @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ - bics r2, r5 │ │ │ │ + add r2, fp │ │ │ │ movs r7, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -459166,40 +459168,40 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #28 │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #616] @ (38e2f4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #612] @ (38e2f8 ) │ │ │ │ ldrd r2, r3, [r6, #16] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #8] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [pc, #592] @ (38e2fc ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 38e2cc │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a3b70 │ │ │ │ + bl 6a3c20 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #556] @ (38e300 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrb.w r3, [r1, #32] │ │ │ │ cbz r3, 38e0ea │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38e2dc │ │ │ │ ldrb.w r3, [r6, #32] │ │ │ │ @@ -459209,59 +459211,59 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38e182 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #516] @ (38e304 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #504] @ (38e308 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #488] @ (38e30c ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #460] @ (38e310 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #436] @ (38e314 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #32] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #412] @ (38e318 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r5, [r6, #64] @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 38e242 │ │ │ │ ldr.w sl, [pc, #400] @ 38e31c │ │ │ │ ldr r3, [pc, #400] @ (38e320 ) │ │ │ │ ldr.w fp, [pc, #404] @ 38e324 │ │ │ │ add sl, pc │ │ │ │ @@ -459285,25 +459287,25 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 38e240 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r7] │ │ │ │ ldrd r6, r9, [r7, #16] │ │ │ │ ldrd r4, r7, [r7, #24] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ cmp r1, #105 @ 0x69 │ │ │ │ beq.n 38e19e │ │ │ │ ldrb.w r2, [r3, #35] @ 0x23 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ @@ -459325,24 +459327,24 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 38e1d8 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r1, [pc, #236] @ (38e330 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ cbz r3, 38e268 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cbz r2, 38e268 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cbz r4, 38e268 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -459358,27 +459360,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #180] @ (38e334 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 38e1d2 │ │ │ │ ldrb.w r3, [r3, #33] @ 0x21 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, #32 │ │ │ │ movne r2, #64 @ 0x40 │ │ │ │ cbz r3, 38e2ac │ │ │ │ ldr r3, [pc, #156] @ (38e338 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 38e1d2 │ │ │ │ ldr r3, [pc, #148] @ (38e33c ) │ │ │ │ add r3, pc │ │ │ │ b.n 38e21c │ │ │ │ ldr r3, [pc, #144] @ (38e340 ) │ │ │ │ add r3, pc │ │ │ │ b.n 38e29c │ │ │ │ @@ -459386,74 +459388,74 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #40] @ 0x28 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxtb r1, r1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (38e344 ) │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 38e0f4 │ │ │ │ ldr r1, [pc, #120] @ (38e348 ) │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 38e0c2 │ │ │ │ ldrd r2, r3, [r1, #40] @ 0x28 │ │ │ │ ldrd r0, r1, [r1, #24] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #96] @ (38e34c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 38e0ea │ │ │ │ - bics r4, r2 │ │ │ │ + add r4, r8 │ │ │ │ movs r7, r7 │ │ │ │ - bics r4, r2 │ │ │ │ + add r4, r8 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf0fc003c │ │ │ │ - bics r4, r1 │ │ │ │ + sub.w r0, ip, #60 @ 0x3c │ │ │ │ + add r4, r7 │ │ │ │ movs r7, r7 │ │ │ │ - bics r4, r6 │ │ │ │ + add r4, ip │ │ │ │ movs r7, r7 │ │ │ │ - bics r2, r7 │ │ │ │ + add r2, sp │ │ │ │ movs r7, r7 │ │ │ │ - mvns r4, r0 │ │ │ │ + add r4, lr │ │ │ │ movs r7, r7 │ │ │ │ - mvns r4, r0 │ │ │ │ + add r4, lr │ │ │ │ movs r7, r7 │ │ │ │ - mvns r0, r2 │ │ │ │ + add r8, r0 │ │ │ │ movs r7, r7 │ │ │ │ - mvns r0, r4 │ │ │ │ + add r8, r2 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, r2 │ │ │ │ + add sl, r8 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc │ │ │ │ + cmp r0, r5 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, r9 │ │ │ │ + add ip, pc │ │ │ │ movs r7, r7 │ │ │ │ - mvns r2, r6 │ │ │ │ + add sl, r4 │ │ │ │ movs r7, r7 │ │ │ │ - rors r6, r6 │ │ │ │ + cmp r6, r4 │ │ │ │ movs r7, r7 │ │ │ │ - muls r4, r1 │ │ │ │ + mvns r4, r7 │ │ │ │ movs r7, r7 │ │ │ │ - muls r6, r1 │ │ │ │ + mvns r6, r7 │ │ │ │ movs r7, r7 │ │ │ │ - adcs r6, r6 │ │ │ │ + tst r6, r4 │ │ │ │ movs r7, r7 │ │ │ │ - bmi.n 38e368 │ │ │ │ + bmi.n 38e2c8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bmi.n 38e360 │ │ │ │ + bmi.n 38e2c0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - rors r4, r3 │ │ │ │ + cmp r4, r1 │ │ │ │ movs r7, r7 │ │ │ │ - adcs r4, r7 │ │ │ │ + tst r4, r5 │ │ │ │ movs r7, r7 │ │ │ │ - sbcs r0, r2 │ │ │ │ + negs r0, r0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038e350 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -459480,15 +459482,15 @@ │ │ │ │ bne.n 38e37e │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 38e378 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7086c0 │ │ │ │ + b.w 708770 │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ blxns ip │ │ │ │ ... │ │ │ │ │ │ │ │ 0038e3a8 : │ │ │ │ @@ -459531,23 +459533,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #288] @ (38e52c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r5, #8 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #272] @ (38e530 ) │ │ │ │ ldr r1, [pc, #276] @ (38e534 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 388c38 │ │ │ │ ldr.w ip, [r4, #100] @ 0x64 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [pc, #252] @ (38e538 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrh.w r2, [ip, #46] @ 0x2e │ │ │ │ @@ -459569,15 +459571,15 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr.w r9, [pc, #204] @ 38e544 │ │ │ │ ldr.w r8, [pc, #204] @ 38e548 │ │ │ │ strd lr, r5, [sp, #4] │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ ldrd r3, r1, [r4, #208] @ 0xd0 │ │ │ │ orrs.w r2, r3, r1 │ │ │ │ beq.n 38e4d0 │ │ │ │ ldrb.w r2, [r4, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #31 │ │ │ │ it pl │ │ │ │ movpl r0, sl │ │ │ │ @@ -459594,15 +459596,15 @@ │ │ │ │ subs r2, #1 │ │ │ │ adc.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp, #20] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #32 │ │ │ │ cmp r5, #7 │ │ │ │ bne.n 38e48c │ │ │ │ ldr r2, [pc, #116] @ (38e550 ) │ │ │ │ ldr r3, [pc, #64] @ (38e51c ) │ │ │ │ add r2, pc │ │ │ │ @@ -459630,41 +459632,41 @@ │ │ │ │ blx 262b08 <__snprintf_chk@plt> │ │ │ │ b.n 38e400 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldmia r1!, {r2, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #8] │ │ │ │ + str r2, [r4, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, sp, #840 @ 0x348 │ │ │ │ + add r4, sp, #520 @ 0x208 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #320] @ 0x140 │ │ │ │ + ldr r1, [sp, #0] │ │ │ │ movs r4, r7 │ │ │ │ - b.n 38e268 │ │ │ │ + b.n 38e3c8 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r6, #25 │ │ │ │ + asrs r0, r4, #28 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r4!, {r2, r3, r5, r6} │ │ │ │ + ldmia r5!, {r2, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 38e618 │ │ │ │ + bcc.n 38e578 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - rors r2, r4 │ │ │ │ + cmp r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, sp, #736 @ 0x2e0 │ │ │ │ + add r2, sp, #416 @ 0x1a0 │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 38e5bc │ │ │ │ + bcs.n 38e51c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - rors r4, r7 │ │ │ │ + cmp r4, r5 │ │ │ │ movs r7, r7 │ │ │ │ - sbcs r0, r1 │ │ │ │ + tst r0, r7 │ │ │ │ movs r7, r7 │ │ │ │ ldmia r0!, {r3} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r2, r5 │ │ │ │ + rors r2, r3 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038e558 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -459680,15 +459682,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r4, [sp, #24] │ │ │ │ strb.w r4, [sp, #19] │ │ │ │ str r4, [sp, #32] │ │ │ │ @@ -459710,15 +459712,15 @@ │ │ │ │ ldr r1, [pc, #604] @ (38e828 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r0, r6, [sp] │ │ │ │ adds r3, #16 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ bl 487e10 │ │ │ │ ldr r2, [pc, #580] @ (38e82c ) │ │ │ │ ldr r3, [pc, #560] @ (38e818 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -459734,114 +459736,114 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #540] @ (38e830 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e8ac │ │ │ │ + bl 71e95c │ │ │ │ add.w r2, sp, #19 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r8, r0 │ │ │ │ bl 393294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38e786 │ │ │ │ ldr r1, [pc, #516] @ (38e834 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e630 │ │ │ │ + bl 71e6e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38e7f6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 388eec │ │ │ │ ldr r1, [pc, #496] @ (38e838 ) │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [sp, #19] │ │ │ │ strh.w r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ - bl 71e99c │ │ │ │ + bl 71ea4c │ │ │ │ cbz r0, 38e66c │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #460] @ (38e83c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e630 │ │ │ │ + bl 71e6e0 │ │ │ │ cbz r0, 38e684 │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #440] @ (38e840 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e630 │ │ │ │ + bl 71e6e0 │ │ │ │ cbz r0, 38e69c │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #420] @ (38e844 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71e8f8 │ │ │ │ + bl 71e9a8 │ │ │ │ ldr r1, [pc, #412] @ (38e848 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e8f8 │ │ │ │ + bl 71e9a8 │ │ │ │ ldr r1, [pc, #400] @ (38e84c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e8f8 │ │ │ │ + bl 71e9a8 │ │ │ │ ldr r1, [pc, #388] @ (38e850 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e8f8 │ │ │ │ + bl 71e9a8 │ │ │ │ ldr r1, [pc, #376] @ (38e854 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e8f8 │ │ │ │ + bl 71e9a8 │ │ │ │ ldr r1, [pc, #364] @ (38e858 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e8f8 │ │ │ │ + bl 71e9a8 │ │ │ │ ldr r1, [pc, #352] @ (38e85c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e8f8 │ │ │ │ + bl 71e9a8 │ │ │ │ ldr r1, [pc, #340] @ (38e860 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e8f8 │ │ │ │ + bl 71e9a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 392a74 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 38e7bc │ │ │ │ @@ -459854,52 +459856,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #8 │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #288] @ (38e870 ) │ │ │ │ ldr r1, [pc, #288] @ (38e874 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 388c38 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r1, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #264] @ (38e878 ) │ │ │ │ and.w r5, r4, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ubfx r4, r4, #3, #5 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 6a3bfc │ │ │ │ + bl 6a3cac │ │ │ │ b.n 38e5dc │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7238c8 │ │ │ │ + bl 723978 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 38e7da │ │ │ │ ldr r1, [pc, #228] @ (38e87c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 71e99c │ │ │ │ + bl 71ea4c │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ b.n 38e63c │ │ │ │ ldr r3, [pc, #208] @ (38e880 ) │ │ │ │ movs r2, #187 @ 0xbb │ │ │ │ ldr r0, [pc, #208] @ (38e884 ) │ │ │ │ ldr r1, [pc, #212] @ (38e888 ) │ │ │ │ add r3, pc │ │ │ │ @@ -459913,118 +459915,118 @@ │ │ │ │ ldr r1, [pc, #204] @ (38e894 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ b.n 38e5dc │ │ │ │ ldr r3, [pc, #188] @ (38e898 ) │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ ldr r0, [pc, #188] @ (38e89c ) │ │ │ │ ldr r1, [pc, #188] @ (38e8a0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38e5dc │ │ │ │ ldr r3, [pc, #172] @ (38e8a4 ) │ │ │ │ movs r2, #205 @ 0xcd │ │ │ │ ldr r0, [pc, #172] @ (38e8a8 ) │ │ │ │ ldr r1, [pc, #172] @ (38e8ac ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38e5dc │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ stmia r7!, {r2, r4, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, #5 │ │ │ │ + subs r4, r3, #0 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ + add r2, sp, #776 @ 0x308 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r1 │ │ │ │ + sbcs r0, r7 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r2 │ │ │ │ + sbcs r6, r0 │ │ │ │ movs r7, r7 │ │ │ │ stmia r6!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r4, #80 @ 0x50 │ │ │ │ + subs r5, #0 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r0, r5 │ │ │ │ + sbcs r0, r3 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r7 │ │ │ │ + sbcs r6, r5 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r6 │ │ │ │ + sbcs r4, r4 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r4 │ │ │ │ + sbcs r4, r2 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r0 │ │ │ │ + adcs r0, r6 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r0 │ │ │ │ + adcs r2, r6 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r7 │ │ │ │ + adcs r2, r5 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r6 │ │ │ │ + adcs r2, r4 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r1 │ │ │ │ + asrs r2, r7 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r3 │ │ │ │ + adcs r2, r1 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r2 │ │ │ │ + adcs r2, r0 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r1 │ │ │ │ + asrs r2, r7 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, sp, #624 @ 0x270 │ │ │ │ + add r1, sp, #304 @ 0x130 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #136] @ 0x88 │ │ │ │ + str r5, [sp, #840] @ 0x348 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 38ef4c │ │ │ │ + b.n 38e0ac │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r7, #12 │ │ │ │ + asrs r6, r5, #15 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r1, {r1, r3, r4, r5} │ │ │ │ + ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - eors r4, r0 │ │ │ │ + lsrs r4, r6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #122 @ 0x7a │ │ │ │ + ands r2, r5 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, sp, #160 @ 0xa0 │ │ │ │ + add r0, sp, #864 @ 0x360 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #6 │ │ │ │ + subs r7, #182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #236 @ 0xec │ │ │ │ + subs r7, #156 @ 0x9c │ │ │ │ movs r7, r7 │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ + add r0, sp, #792 @ 0x318 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #220 @ 0xdc │ │ │ │ + lsls r4, r1 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #212 @ 0xd4 │ │ │ │ + subs r7, #132 @ 0x84 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, pc, #1000 @ (adr r7, 38ec84 ) │ │ │ │ + add r0, sp, #680 @ 0x2a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #20 │ │ │ │ + subs r7, #196 @ 0xc4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #184 @ 0xb8 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, pc, #888 @ (adr r7, 38ec20 ) │ │ │ │ + add r0, sp, #568 @ 0x238 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #36 @ 0x24 │ │ │ │ + subs r7, #212 @ 0xd4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #158 @ 0x9e │ │ │ │ + subs r7, #78 @ 0x4e │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #732] @ (38eba0 ) │ │ │ │ @@ -460294,23 +460296,23 @@ │ │ │ │ bl 38e8b0 │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 38eb78 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r4!, {r3, r4} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r7, #172 @ 0xac │ │ │ │ + cmp r0, #92 @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #384] @ 0x180 │ │ │ │ + ldr r7, [sp, #64] @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ stmia r2!, {r2, r3, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r3!, {r5, r6, r7} │ │ │ │ + ldmia r4, {r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0038ebb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -460416,15 +460418,15 @@ │ │ │ │ ldr r3, [pc, #224] @ (38eda4 ) │ │ │ │ ldr r1, [pc, #228] @ (38eda8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -460445,26 +460447,26 @@ │ │ │ │ ldr r3, [pc, #164] @ (38edb0 ) │ │ │ │ ldr r1, [pc, #168] @ (38edb4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38ecd4 │ │ │ │ ldr.w ip, [pc, #152] @ 38edb8 │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r3, [pc, #148] @ (38edbc ) │ │ │ │ ldr r1, [pc, #152] @ (38edc0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38ecd4 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r5, r4 │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #16 │ │ │ │ adds r4, r3, r4 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ @@ -460492,37 +460494,37 @@ │ │ │ │ strh r3, [r4, #32] │ │ │ │ movs r4, #25 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ add r3, r5 │ │ │ │ strh r4, [r3, #8] │ │ │ │ strh.w lr, [r3, #16] │ │ │ │ strh.w ip, [r3, #32] │ │ │ │ - bl 5dd74c │ │ │ │ + bl 5dd7fc │ │ │ │ movs r0, #1 │ │ │ │ b.n 38ecd6 │ │ │ │ nop │ │ │ │ - subs r3, #100 @ 0x64 │ │ │ │ + subs r4, #20 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, pc, #256 @ (adr r3, 38eea8 ) │ │ │ │ + add r3, pc, #960 @ (adr r3, 38f168 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #34 @ 0x22 │ │ │ │ + subs r3, #210 @ 0xd2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #88 @ 0x58 │ │ │ │ + subs r4, #8 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #992 @ (adr r2, 38f194 ) │ │ │ │ + add r3, pc, #672 @ (adr r3, 38f054 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #218 @ 0xda │ │ │ │ + subs r3, #138 @ 0x8a │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #216 @ 0xd8 │ │ │ │ + subs r3, #136 @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #880 @ (adr r2, 38f130 ) │ │ │ │ + add r3, pc, #560 @ (adr r3, 38eff0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #190 @ 0xbe │ │ │ │ + subs r3, #110 @ 0x6e │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #128 @ 0x80 │ │ │ │ + cmp r2, #48 @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ (38ee54 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -460569,26 +460571,26 @@ │ │ │ │ bpl.n 38edec │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #32] @ (38ee64 ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 38edec │ │ │ │ nop │ │ │ │ it eq │ │ │ │ lsleq r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #50 @ 0x32 │ │ │ │ + subs r2, #226 @ 0xe2 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -460660,15 +460662,15 @@ │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #60] @ (38ef50 ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 38eea0 │ │ │ │ b.n 38eeb6 │ │ │ │ ldr r3, [pc, #40] @ (38ef54 ) │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #40] @ (38ef58 ) │ │ │ │ ldr r0, [pc, #40] @ (38ef5c ) │ │ │ │ @@ -460682,21 +460684,21 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #162 @ 0xa2 │ │ │ │ + subs r2, #82 @ 0x52 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #856 @ (adr r0, 38f2b0 ) │ │ │ │ + add r1, pc, #536 @ (adr r1, 38f170 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #184 @ 0xb8 │ │ │ │ + subs r1, #104 @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #120 @ 0x78 │ │ │ │ + subs r2, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038ef60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -460705,15 +460707,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r8, [sp, #72] @ 0x48 │ │ │ │ ldrh.w r9, [sp, #76] @ 0x4c │ │ │ │ ldrh.w r4, [sp, #80] @ 0x50 │ │ │ │ ldrh.w sl, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ ldr r3, [pc, #280] @ (38f0a8 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ ldr.w fp, [r6, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 38efa6 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -460760,32 +460762,32 @@ │ │ │ │ bl 38ab98 │ │ │ │ uxth r7, r5 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str.w r6, [r0, #1480] @ 0x5c8 │ │ │ │ strh.w r7, [r0, #1484] @ 0x5cc │ │ │ │ - bl 5deb8c │ │ │ │ + bl 5dec3c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 38efe8 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ cbz r7, 38f050 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ lsls r5, r5, #2 │ │ │ │ ldr.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ ldr r7, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 38f038 │ │ │ │ ldr.w r0, [r6, #1472] @ 0x5c0 │ │ │ │ blx 26109c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -460812,23 +460814,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (38f0b4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38f05e │ │ │ │ ldmia r0!, {r1, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ + add r0, pc, #136 @ (adr r0, 38f138 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #92 @ 0x5c │ │ │ │ + subs r1, #12 │ │ │ │ movs r7, r7 │ │ │ │ - adds r7, #80 @ 0x50 │ │ │ │ + subs r0, #0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038f0b8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -460869,17 +460871,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ cbz r7, 38f138 │ │ │ │ lsls r7, r7, #2 │ │ │ │ ldr.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ ldr r6, [r3, r5] │ │ │ │ adds r5, #4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 38f120 │ │ │ │ ldr.w r0, [r4, #1472] @ 0x5c0 │ │ │ │ blx 26109c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -460973,37 +460975,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (38f258 ) │ │ │ │ ldr r0, [pc, #56] @ (38f25c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ + ldr r6, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #2 │ │ │ │ + adds r6, #178 @ 0xb2 │ │ │ │ movs r7, r7 │ │ │ │ - adds r7, #54 @ 0x36 │ │ │ │ + adds r7, #230 @ 0xe6 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ + ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #238 @ 0xee │ │ │ │ + adds r6, #158 @ 0x9e │ │ │ │ movs r7, r7 │ │ │ │ - movs r3, #158 @ 0x9e │ │ │ │ + movs r4, #78 @ 0x4e │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #218 @ 0xda │ │ │ │ + adds r6, #138 @ 0x8a │ │ │ │ movs r7, r7 │ │ │ │ - movs r3, #122 @ 0x7a │ │ │ │ + movs r4, #42 @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [sp, #912] @ 0x390 │ │ │ │ + ldr r6, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #198 @ 0xc6 │ │ │ │ + adds r6, #118 @ 0x76 │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, #134 @ 0x86 │ │ │ │ + adds r7, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038f260 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -461016,16 +461018,16 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [pc, #704] @ (38f544 ) │ │ │ │ ldr r2, [pc, #704] @ (38f548 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r3, [pc, #692] @ (38f54c ) │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38f386 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -461063,15 +461065,15 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ mov.w r8, #0 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov sl, r8 │ │ │ │ mov r9, fp │ │ │ │ strd r3, ip, [sp, #36] @ 0x24 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ cmp r0, r7 │ │ │ │ bne.n 38f3da │ │ │ │ ldr.w r1, [r4, sl, lsl #2] │ │ │ │ ldr r3, [r1, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cmp r2, r9 │ │ │ │ bne.n 38f3f6 │ │ │ │ @@ -461131,15 +461133,15 @@ │ │ │ │ ldr r1, [pc, #436] @ (38f55c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -461155,39 +461157,39 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38f3b6 │ │ │ │ ldr r3, [pc, #372] @ (38f56c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ ldr r4, [pc, #368] @ (38f570 ) │ │ │ │ ldr r1, [pc, #372] @ (38f574 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38f3b6 │ │ │ │ ldr r3, [pc, #356] @ (38f578 ) │ │ │ │ ldr r2, [pc, #356] @ (38f57c ) │ │ │ │ ldr r1, [pc, #360] @ (38f580 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #307 @ 0x133 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38f3b6 │ │ │ │ ldrd r3, ip, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ sub.w r1, r3, ip │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ @@ -461260,15 +461262,15 @@ │ │ │ │ ldr r1, [pc, #164] @ (38f58c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38f3b6 │ │ │ │ str r2, [sp, #24] │ │ │ │ b.n 38f434 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxth r1, r1 │ │ │ │ @@ -461279,72 +461281,72 @@ │ │ │ │ add.w r3, r8, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (38f594 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #279 @ 0x117 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38f3b6 │ │ │ │ ldr r2, [pc, #112] @ (38f598 ) │ │ │ │ add.w r3, r8, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #108] @ (38f59c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #287 @ 0x11f │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38f3b6 │ │ │ │ - ldr r5, [sp, #576] @ 0x240 │ │ │ │ + ldr r6, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 38f594 │ │ │ │ + bhi.n 38f4f4 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r2, #14] │ │ │ │ + ldrh r2, [r0, #20] │ │ │ │ movs r4, r7 │ │ │ │ stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ - ldr r4, [sp, #392] @ 0x188 │ │ │ │ + ldr r5, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #88 @ 0x58 │ │ │ │ + adds r7, #8 │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #64 @ 0x40 │ │ │ │ + adds r4, #240 @ 0xf0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [sp, #160] @ 0xa0 │ │ │ │ + ldr r4, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #170 @ 0xaa │ │ │ │ + adds r6, #90 @ 0x5a │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #4 │ │ │ │ + adds r4, #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ + ldr r4, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #178 @ 0xb2 │ │ │ │ + adds r6, #98 @ 0x62 │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #230 @ 0xe6 │ │ │ │ + adds r4, #150 @ 0x96 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r4, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #194 @ 0xc2 │ │ │ │ + adds r6, #114 @ 0x72 │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #204 @ 0xcc │ │ │ │ + adds r4, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #840] @ 0x348 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #52 @ 0x34 │ │ │ │ + adds r5, #228 @ 0xe4 │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #0 │ │ │ │ + adds r3, #176 @ 0xb0 │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r4, #220 @ 0xdc │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, #210 @ 0xd2 │ │ │ │ + adds r3, #130 @ 0x82 │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, #34 @ 0x22 │ │ │ │ + adds r4, #210 @ 0xd2 │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, #184 @ 0xb8 │ │ │ │ + adds r3, #104 @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038f5a0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -461367,24 +461369,24 @@ │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38f63e │ │ │ │ ldr r5, [pc, #348] @ (38f738 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #340] @ (38f73c ) │ │ │ │ ldr r1, [pc, #340] @ (38f740 ) │ │ │ │ add r5, pc │ │ │ │ movs r3, #11 │ │ │ │ add.w ip, r5, #172 @ 0xac │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38f696 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 38f6b2 │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ @@ -461439,46 +461441,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #208] @ (38f758 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38f6ae │ │ │ │ ldr r2, [pc, #196] @ (38f75c ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #192] @ (38f760 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #371 @ 0x173 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ b.n 38f640 │ │ │ │ ldr r4, [pc, #176] @ (38f764 ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #172] @ (38f768 ) │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38f6ae │ │ │ │ ldr r2, [pc, #156] @ (38f76c ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #156] @ (38f770 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 38f6ae │ │ │ │ blx 262a2c │ │ │ │ ldr r3, [pc, #136] @ (38f774 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -461507,43 +461509,43 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb72e │ │ │ │ lsls r6, r4, #1 │ │ │ │ @ instruction: 0xb726 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #120] @ 0x78 │ │ │ │ + ldr r2, [sp, #824] @ 0x338 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r2, #56] @ 0x38 │ │ │ │ + str r6, [r0, #68] @ 0x44 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r0, #19 │ │ │ │ + lsls r4, r6, #21 │ │ │ │ movs r5, r7 │ │ │ │ stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ @ instruction: 0xb6a0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmia r1!, {r1, r3, r5, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r1, [sp, #520] @ 0x208 │ │ │ │ + ldr r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #108 @ 0x6c │ │ │ │ + adds r3, #28 │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #96 @ 0x60 │ │ │ │ + adds r2, #16 │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #152 @ 0x98 │ │ │ │ + adds r4, #72 @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #72 @ 0x48 │ │ │ │ + adds r1, #248 @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #174 @ 0xae │ │ │ │ + adds r4, #94 @ 0x5e │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #42 @ 0x2a │ │ │ │ + adds r1, #218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #190 @ 0xbe │ │ │ │ + adds r4, #110 @ 0x6e │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #18 │ │ │ │ + adds r1, #194 @ 0xc2 │ │ │ │ movs r7, r7 │ │ │ │ stmia r1!, {r1, r5} │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ @@ -461648,26 +461650,26 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ and.w r3, r0, #7 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ldr r0, [pc, #28] @ (38f8a0 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 38f84e │ │ │ │ nop │ │ │ │ push {r1, r2, r3, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #66 @ 0x42 │ │ │ │ + adds r2, #242 @ 0xf2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038f8a4 : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbnz r3, 38f8b4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -461766,19 +461768,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38f9b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [sp, #440] @ 0x1b8 │ │ │ │ + str r7, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #80 @ 0x50 │ │ │ │ + cmp r7, #0 │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #108 @ 0x6c │ │ │ │ + adds r2, #28 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038f9b4 : │ │ │ │ ldr.w r0, [r0, #1480] @ 0x5c8 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -461816,19 +461818,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38fa28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r5, [sp, #984] @ 0x3d8 │ │ │ │ + str r6, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #216 @ 0xd8 │ │ │ │ + cmp r6, #136 @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ - adds r1, #12 │ │ │ │ + adds r1, #188 @ 0xbc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0038fa2c : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbz r3, 38fa40 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add r2, r3 │ │ │ │ @@ -461913,15 +461915,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 5eb838 │ │ │ │ + bl 5eb8e8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -461931,15 +461933,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub.w r4, r1, #1488 @ 0x5d0 │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 5ebdb0 │ │ │ │ + bl 5ebe60 │ │ │ │ ldr.w r2, [r4, #1488] @ 0x5d0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #9 │ │ │ │ cmp.w r0, r3, lsl #2 │ │ │ │ bne.n 38fb8c │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -461999,48 +462001,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r5, [r0, r5, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 38fc46 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 2fcb70 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #64] @ (38fc70 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2f1cbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ adds r4, #1 │ │ │ │ cmp sl, r4 │ │ │ │ bge.n 38fbfa │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + strh r6, [r4, #8] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6, {r2, r6, r7} │ │ │ │ + ldmia r7!, {r2, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - str r5, [sp, #80] @ 0x50 │ │ │ │ + str r5, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r2, #1 │ │ │ │ sub sp, #432 @ 0x1b0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -462215,26 +462217,26 @@ │ │ │ │ ldr r1, [pc, #412] @ (38ffd4 ) │ │ │ │ ldr r7, [pc, #412] @ (38ffd8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp, #52] @ 0x34 │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [r5, #192] @ 0xc0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ ldrd r1, r2, [sp, #52] @ 0x34 │ │ │ │ uxtb r3, r3 │ │ │ │ adds r3, #26 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38ff38 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 38ffba │ │ │ │ cmp r2, #3 │ │ │ │ @@ -462306,15 +462308,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ ldr r0, [pc, #204] @ (38fff8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 38fd86 │ │ │ │ ldr r3, [pc, #192] @ (38fffc ) │ │ │ │ add r3, pc │ │ │ │ b.n 38fe6e │ │ │ │ ldr.w lr, [pc, #192] @ 390000 │ │ │ │ add lr, pc │ │ │ │ b.n 38fef6 │ │ │ │ @@ -462378,73 +462380,73 @@ │ │ │ │ nop │ │ │ │ add r7, sp, #808 @ 0x328 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #24] │ │ │ │ + ldrb r2, [r2, #27] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4, {r4, r5, r6} │ │ │ │ + ldmia r5, {r5} │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #760] @ 0x2f8 │ │ │ │ + str r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 38ff10 │ │ │ │ + bls.n 390070 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 3900dc │ │ │ │ + bls.n 39003c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 3900b8 │ │ │ │ + bls.n 390018 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 390090 │ │ │ │ + bls.n 38fff0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 390064 │ │ │ │ + bhi.n 38ffc4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 390044 │ │ │ │ + bhi.n 38ffa4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #36 @ 0x24 │ │ │ │ + cmp r4, #212 @ 0xd4 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r3, #250 @ 0xfa │ │ │ │ + cmp r4, #170 @ 0xaa │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #6 │ │ │ │ + cmp r4, #182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r0, #19 │ │ │ │ + asrs r2, r6, #21 │ │ │ │ movs r5, r7 │ │ │ │ - adds r7, #126 @ 0x7e │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #238 @ 0xee │ │ │ │ + cmp r4, #158 @ 0x9e │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r3, #21 │ │ │ │ movs r5, r7 │ │ │ │ - adds r7, #102 @ 0x66 │ │ │ │ + subs r0, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r1, #16] │ │ │ │ + ldrh r0, [r7, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bhi.n 39000c │ │ │ │ + bls.n 38ff6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #196 @ 0xc4 │ │ │ │ + cmp r4, #116 @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r6, #14] │ │ │ │ + ldrh r6, [r4, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bhi.n 38fff4 │ │ │ │ + bls.n 38ff54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #178 @ 0xb2 │ │ │ │ + cmp r4, #98 @ 0x62 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r4, #14] │ │ │ │ + ldrh r4, [r2, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bhi.n 38ffd8 │ │ │ │ + bls.n 38ff38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #156 @ 0x9c │ │ │ │ + cmp r4, #76 @ 0x4c │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r1, #14] │ │ │ │ + ldrh r4, [r7, #18] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bhi.n 38ffb4 │ │ │ │ + bls.n 390114 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #132 @ 0x84 │ │ │ │ + cmp r4, #52 @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -462657,19 +462659,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (39026c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r5, #52] @ 0x34 │ │ │ │ + ldrh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #68 @ 0x44 │ │ │ │ + cmp r1, #244 @ 0xf4 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r3, #10 │ │ │ │ + asrs r4, r1, #13 │ │ │ │ movs r7, r7 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrd r3, r4, [sp, #4] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ @@ -462799,23 +462801,23 @@ │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r7, [r6, #1488] @ 0x5d0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 390454 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -462865,15 +462867,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (3904c4 ) │ │ │ │ add r5, pc │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -462886,29 +462888,29 @@ │ │ │ │ strh.w r2, [r1, r3, lsl #2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrb r2, [r1, r0] │ │ │ │ orr.w r2, r2, #13 │ │ │ │ strb r2, [r1, r0] │ │ │ │ b.n 39043a │ │ │ │ nop │ │ │ │ - ldrh r2, [r2, #42] @ 0x2a │ │ │ │ + ldrh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf708003c │ │ │ │ - strb r4, [r2, r7] │ │ │ │ + @ instruction: 0xf7b8003c │ │ │ │ + ldrsb r4, [r0, r2] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r4, #36] @ 0x24 │ │ │ │ + ldrh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r7, #72 @ 0x48 │ │ │ │ + movs r7, #248 @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ - movs r7, #50 @ 0x32 │ │ │ │ + movs r7, #226 @ 0xe2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003904c8 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5dec7c │ │ │ │ + b.w 5ded2c │ │ │ │ nop │ │ │ │ │ │ │ │ 003904d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -462922,22 +462924,22 @@ │ │ │ │ add.w r7, r4, #20 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r6, [r5, #1488] @ 0x5d0 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cbz r2, 39056c │ │ │ │ subs r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bge.n 39056c │ │ │ │ @@ -462974,15 +462976,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (390604 ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -462991,15 +462993,15 @@ │ │ │ │ add.w r3, r4, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #96] @ (39060c ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #626 @ 0x272 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 39058e │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 38fbc8 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh.w r3, [r1, r2, lsl #2] │ │ │ │ @@ -463010,28 +463012,28 @@ │ │ │ │ orr.w r3, r3, #3072 @ 0xc00 │ │ │ │ strh.w r3, [r1, r2, lsl #2] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldrb r3, [r1, r4] │ │ │ │ orr.w r3, r3, #9 │ │ │ │ strb r3, [r1, r4] │ │ │ │ b.n 390552 │ │ │ │ - ldrh r6, [r2, #32] │ │ │ │ + ldrh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rsb r0, r6, #12320768 @ 0xbc0000 │ │ │ │ - strb r2, [r2, r2] │ │ │ │ + @ instruction: 0xf676003c │ │ │ │ + strb r2, [r0, r5] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r1, #28] │ │ │ │ + ldrh r0, [r7, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r6, #48 @ 0x30 │ │ │ │ + movs r6, #224 @ 0xe0 │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #26 │ │ │ │ + movs r6, #202 @ 0xca │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #90 @ 0x5a │ │ │ │ + movs r7, #10 │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #234 @ 0xea │ │ │ │ + movs r6, #154 @ 0x9a │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00390610 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -463153,17 +463155,17 @@ │ │ │ │ ldr r1, [pc, #112] @ (3907b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5dc250 │ │ │ │ + bl 5dc300 │ │ │ │ ldr.w r2, [r5, #880] @ 0x370 │ │ │ │ movs r3, #0 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ str.w r2, [r5, #880] @ 0x370 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -463183,26 +463185,26 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - movs r5, #44 @ 0x2c │ │ │ │ + movs r5, #220 @ 0xdc │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r0, #14] │ │ │ │ + ldrh r0, [r6, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r3, #20] │ │ │ │ + strb r2, [r1, #23] │ │ │ │ movs r4, r7 │ │ │ │ - ittt al │ │ │ │ - moval r7, r7 │ │ │ │ + stmia r0!, {r1, r4, r7} │ │ │ │ + movs r7, r7 │ │ │ │ │ │ │ │ 003907b4 : │ │ │ │ - moval.w r0, #256 @ 0x100 │ │ │ │ - bxal lr │ │ │ │ + mov.w r0, #256 @ 0x100 │ │ │ │ + bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 003907bc : │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r3, #880] @ 0x370 │ │ │ │ ldr.w r1, [r3, #1488] @ 0x5d0 │ │ │ │ @@ -463218,15 +463220,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r4, [r0, #1488] @ 0x5d0 │ │ │ │ sub sp, #8 │ │ │ │ cbz r4, 39081e │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 26109c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx 26109c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ blx 26109c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ @@ -463362,22 +463364,22 @@ │ │ │ │ ldr r3, [pc, #24] @ (390974 ) │ │ │ │ ldr r1, [pc, #28] @ (390978 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 390946 │ │ │ │ - movs r3, #8 │ │ │ │ + movs r3, #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r7, #62] @ 0x3e │ │ │ │ + ldrh r4, [r5, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #238 @ 0xee │ │ │ │ + movs r3, #158 @ 0x9e │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0039097c : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ movs r0, #0 │ │ │ │ @@ -463451,25 +463453,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (390a4c ) │ │ │ │ ldr r0, [pc, #32] @ (390a50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - strh r2, [r2, #58] @ 0x3a │ │ │ │ + ldrh r2, [r0, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #168 @ 0xa8 │ │ │ │ + movs r3, #88 @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #220 @ 0xdc │ │ │ │ + movs r3, #140 @ 0x8c │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r7, #56] @ 0x38 │ │ │ │ + strh r4, [r5, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #146 @ 0x92 │ │ │ │ + movs r3, #66 @ 0x42 │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #166 @ 0xa6 │ │ │ │ + movs r3, #86 @ 0x56 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 390af8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -463487,15 +463489,15 @@ │ │ │ │ add r4, r5 │ │ │ │ ldr r5, [pc, #128] @ (390b08 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 38d06c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r5, r0 │ │ │ │ lsls r3, r3, #30 │ │ │ │ iteee pl │ │ │ │ movpl r3, #1 │ │ │ │ ldrhmi r3, [r4, #24] │ │ │ │ @@ -463524,21 +463526,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r7, #54] @ 0x36 │ │ │ │ + strh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r2, #8 │ │ │ │ + lsrs r0, r0, #11 │ │ │ │ movs r7, r7 │ │ │ │ add r2, pc, #400 @ (adr r2, 390c94 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r3, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr3, cr15, {7} @ │ │ │ │ add r2, pc, #88 @ (adr r2, 390b6c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -463552,15 +463554,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (390b98 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 38d06c │ │ │ │ ldrb.w r3, [r6, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #80] @ (390b9c ) │ │ │ │ add r4, r3 │ │ │ │ add r1, pc │ │ │ │ @@ -463584,19 +463586,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r0, #50] @ 0x32 │ │ │ │ + strh r0, [r6, #54] @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r3, #5 │ │ │ │ + lsrs r6, r1, #8 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r1, r2, r3, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -463610,15 +463612,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 2fcb70 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ ldr r6, [pc, #84] @ (390c30 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r6, pc │ │ │ │ cbz r3, 390bfa │ │ │ │ movs r3, #0 │ │ │ │ @@ -463632,31 +463634,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #40] @ (390c34 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2f1cbc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5e290c │ │ │ │ - bkpt 0x00f2 │ │ │ │ - movs r7, r7 │ │ │ │ - strh r0, [r6, #44] @ 0x2c │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - strb r4, [r3, #2] │ │ │ │ + b.w 5e29bc │ │ │ │ + ittt ge │ │ │ │ + movge r7, r7 │ │ │ │ + strhge r0, [r4, #50] @ 0x32 │ │ │ │ + lslge r3, r2, #1 │ │ │ │ + strb r4, [r1, #5] │ │ │ │ movs r4, r7 │ │ │ │ add r1, pc, #32 @ (adr r1, 390c54 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ blxns ip │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -463821,15 +463823,15 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov.w r1, #17 │ │ │ │ strh.w r1, [ip, #18] │ │ │ │ mov.w r1, #0 │ │ │ │ strh r1, [r2, #18] │ │ │ │ ldr r1, [pc, #244] @ (390ee8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bb0 │ │ │ │ + bl 5e2c60 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 390e88 │ │ │ │ ldrb.w r2, [r4, #1440] @ 0x5a0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r1, r2 │ │ │ │ @@ -463911,20 +463913,20 @@ │ │ │ │ ldr r0, [pc, #24] @ (390ef4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [r0, #248] @ 0xf8 │ │ │ │ - strh r2, [r2, #20] │ │ │ │ + mrc2 0, 3, r0, cr0, cr14, {1} │ │ │ │ + strh r2, [r0, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r5, #7 │ │ │ │ + subs r0, r3, #2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, r0, #1 │ │ │ │ + subs r0, r6, #3 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00390ef8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -463989,15 +463991,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 390f82 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #32] @ (390fdc ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ ldr r1, [pc, #28] @ (390fe0 ) │ │ │ │ ldr r0, [pc, #32] @ (390fe4 ) │ │ │ │ @@ -464008,19 +464010,19 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ ldr r5, [sp, #848] @ 0x350 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #376] @ 0x178 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r0, [r5, #12] │ │ │ │ + strh r0, [r3, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r7, #3 │ │ │ │ + adds r6, r5, #6 │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, r2, #5 │ │ │ │ + subs r6, r0, #0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00390fe8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -464046,23 +464048,23 @@ │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ add r9, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add r5, pc │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 3888bc │ │ │ │ cbnz r0, 391092 │ │ │ │ movs r2, #0 │ │ │ │ add r4, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ @@ -464088,43 +464090,43 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 391054 │ │ │ │ movs r2, #9 │ │ │ │ b.n 391056 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 72df50 │ │ │ │ + bl 72e000 │ │ │ │ b.n 391068 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [sp, #912] @ 0x390 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r2, #68] @ 0x44 │ │ │ │ + ldr r6, [r0, #80] @ 0x50 │ │ │ │ movs r4, r7 │ │ │ │ - hlt 0x0022 │ │ │ │ + cbnz r2, 39112c │ │ │ │ movs r7, r7 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #10] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orn r0, r2, ip, rrx │ │ │ │ - add r0, pc, #368 @ (adr r0, 391258 ) │ │ │ │ + adds.w r0, r2, ip, rrx │ │ │ │ + add r1, pc, #48 @ (adr r1, 391118 ) │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 003910ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -464143,58 +464145,58 @@ │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, r4, #60 @ 0x3c │ │ │ │ mov fp, r1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r0 │ │ │ │ add r9, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add r5, pc │ │ │ │ - bl 5decdc │ │ │ │ + bl 5ded8c │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 3888bc │ │ │ │ cbnz r0, 391156 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 390ef8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 391144 │ │ │ │ movs r2, #9 │ │ │ │ b.n 391146 │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ + ldr r6, [r0, #64] @ 0x40 │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r0, 3911b4 │ │ │ │ + rev16 r0, r2 │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r3, #2] │ │ │ │ + strh r6, [r1, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrd r0, r0, [r2, #-240]! @ 0xf0 │ │ │ │ - ldr r7, [sp, #432] @ 0x1b0 │ │ │ │ + bic.w r0, r2, ip, rrx │ │ │ │ + add r0, pc, #112 @ (adr r0, 391208 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00391198 : │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r1, #16 │ │ │ │ b.w 38b044 │ │ │ │ │ │ │ │ @@ -464241,19 +464243,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (391218 ) │ │ │ │ ldr r0, [pc, #20] @ (39121c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrb r4, [r4, #29] │ │ │ │ + strh r4, [r2, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r7, r2 │ │ │ │ + subs r2, r5, r5 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r0, r3 │ │ │ │ + subs r6, r6, r5 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00391220 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -464278,19 +464280,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (391274 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r1, #28] │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, r4, r1 │ │ │ │ + subs r4, r2, r4 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, pc, #384 @ (adr r7, 3913f8 ) │ │ │ │ + add r0, sp, #64 @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00391278 : │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r0, [r3, #2] │ │ │ │ @@ -464395,15 +464397,15 @@ │ │ │ │ ldr r2, [pc, #220] @ (39143c ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cbz r2, 391384 │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #20] │ │ │ │ lsls r2, r3, #25 │ │ │ │ @@ -464414,15 +464416,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (391448 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #26] │ │ │ │ lsls r3, r3, #24 │ │ │ │ bmi.n 3913c0 │ │ │ │ add sp, #12 │ │ │ │ @@ -464438,73 +464440,72 @@ │ │ │ │ ldr r4, [pc, #136] @ (391450 ) │ │ │ │ mov.w lr, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ strd lr, r4, [sp] │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #96] @ (391454 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (391458 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #80] @ (39145c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ ldr r4, [pc, #72] @ (391460 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r0, [r2, #24] │ │ │ │ + ldrb r0, [r0, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3912e4 │ │ │ │ - movs r4, r7 │ │ │ │ - mov r0, r4 │ │ │ │ + @ instruction: 0xe804003c │ │ │ │ + mov r8, sl │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r4, #23] │ │ │ │ + ldrb r0, [r2, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp sl, pc │ │ │ │ + mov sl, r5 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 391294 │ │ │ │ + b.n 3913f4 │ │ │ │ movs r4, r7 │ │ │ │ - adds r0, r7, r3 │ │ │ │ + adds r0, r5, r6 │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, r3, r6 │ │ │ │ + subs r0, r1, r1 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r4, #4] │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb6b0 │ │ │ │ + @ instruction: 0xb760 │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, r6, r2 │ │ │ │ + adds r6, r4, r5 │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, r3, r4 │ │ │ │ + adds r4, r1, r7 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00391464 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -464518,24 +464519,24 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ ldr r6, [r5, #100] @ 0x64 │ │ │ │ mov r7, r6 │ │ │ │ ldrb.w r6, [r5, #1440] @ 0x5a0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cbz r3, 3914c8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -464590,24 +464591,24 @@ │ │ │ │ and.w r3, r3, #9 │ │ │ │ cmp r3, #9 │ │ │ │ strh r0, [r1, r2] │ │ │ │ beq.n 3914fc │ │ │ │ mov r0, r5 │ │ │ │ bl 390c38 │ │ │ │ b.n 3914fc │ │ │ │ - ldrb r4, [r5, #19] │ │ │ │ + ldrb r4, [r3, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, r0 │ │ │ │ + cmp lr, r6 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 3911cc │ │ │ │ + b.n 39132c │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00391564 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5dec7c │ │ │ │ + b.w 5ded2c │ │ │ │ nop │ │ │ │ │ │ │ │ 0039156c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -464635,38 +464636,38 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add r9, pc │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w fp, r6, #60 @ 0x3c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str.w fp, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr r2, [pc, #396] @ (391768 ) │ │ │ │ ldr r1, [pc, #396] @ (39176c ) │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldrb.w r3, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #20] │ │ │ │ lsls r1, r3, #25 │ │ │ │ bpl.n 3916d6 │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ @@ -464678,19 +464679,19 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 391682 │ │ │ │ and.w r7, r7, #768 @ 0x300 │ │ │ │ cmp.w r7, #512 @ 0x200 │ │ │ │ beq.n 391716 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r8, #29] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ movw r3, #5000 @ 0x1388 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ str.w r0, [r8, #32] │ │ │ │ str.w r1, [r8, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -464707,15 +464708,15 @@ │ │ │ │ strh r0, [r1, r3] │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.n 391688 │ │ │ │ mov r0, r5 │ │ │ │ bl 390c38 │ │ │ │ b.n 391688 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #228] @ (391770 ) │ │ │ │ ldr r3, [pc, #204] @ (391758 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -464735,35 +464736,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ - bl 72e1a8 │ │ │ │ + bl 72e258 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 391620 │ │ │ │ b.n 391682 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r4, [pc, #148] @ (39177c ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #144] @ (391780 ) │ │ │ │ ldr r5, [r2, #20] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r2, #621 @ 0x26d │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 391688 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 39165c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ @@ -464775,58 +464776,58 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movw r2, #634 @ 0x27a │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 391688 │ │ │ │ mov r0, r5 │ │ │ │ bl 390b14 │ │ │ │ mov r0, r5 │ │ │ │ bl 390c38 │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strh r3, [r4, #26] │ │ │ │ b.n 391688 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ - mvns r6, r7 │ │ │ │ + add lr, r5 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 3911a8 │ │ │ │ + b.n 391308 │ │ │ │ movs r4, r7 │ │ │ │ str r7, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #15] │ │ │ │ + ldrb r0, [r7, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r5, #104] @ 0x68 │ │ │ │ + str r6, [r3, #116] @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - push {r2, r4, r5, r6, r7} │ │ │ │ + push {r2, r5, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ - b.n 3910d0 │ │ │ │ + b.n 391230 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ movs r6, r7 │ │ │ │ str r6, [sp, #352] @ 0x160 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r0, r6, #26 │ │ │ │ + asrs r0, r4, #29 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r0, #24 │ │ │ │ + asrs r4, r6, #26 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r4, #26 │ │ │ │ + asrs r0, r2, #29 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r2, #23 │ │ │ │ + asrs r0, r0, #26 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r2, #9] │ │ │ │ + ldrb r0, [r0, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r5, #19 │ │ │ │ + asrs r2, r3, #22 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r4, #22 │ │ │ │ + asrs r0, r2, #25 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00391790 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -464912,56 +464913,56 @@ │ │ │ │ ldr.w lr, [r4, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ ldrh.w ip, [lr, r6] │ │ │ │ bic.w ip, ip, #64 @ 0x40 │ │ │ │ strh.w ip, [lr, r6] │ │ │ │ strb.w r8, [r4, #1441] @ 0x5a1 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 38d06c │ │ │ │ ldr r2, [pc, #72] @ (3918e0 ) │ │ │ │ ldr r1, [pc, #72] @ (3918e4 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5dc250 │ │ │ │ + b.w 5dc300 │ │ │ │ ldr r3, [pc, #48] @ (3918e8 ) │ │ │ │ ldr r2, [pc, #52] @ (3918ec ) │ │ │ │ ldr r1, [pc, #52] @ (3918f0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3917f0 │ │ │ │ b.n 3917fa │ │ │ │ nop │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + ldrb r2, [r5, #7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb718 │ │ │ │ + @ instruction: 0xb7c8 │ │ │ │ movs r5, r7 │ │ │ │ - ldc2 0, cr0, [r2], {62} @ 0x3e │ │ │ │ - str r6, [r7, #56] @ 0x38 │ │ │ │ + stc2l 0, cr0, [r2], {62} @ 0x3e │ │ │ │ + str r6, [r5, #68] @ 0x44 │ │ │ │ movs r4, r7 │ │ │ │ - add r6, sp, #536 @ 0x218 │ │ │ │ + add r7, sp, #216 @ 0xd8 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r6, #2] │ │ │ │ + ldrb r2, [r4, #5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r1, #68] @ 0x44 │ │ │ │ movs r4, r7 │ │ │ │ - cbz r2, 39192e │ │ │ │ + uxth r2, r3 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003918f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -465017,15 +465018,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (3919d4 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (3919d8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 38d06c │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldrh r3, [r4, #24] │ │ │ │ cbz r2, 3919aa │ │ │ │ bic.w r2, r3, #1024 @ 0x400 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -465040,24 +465041,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (3919e0 ) │ │ │ │ ldr r0, [pc, #32] @ (3919e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - strb r2, [r5, #31] │ │ │ │ + ldrb r2, [r3, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfb02003e │ │ │ │ - push {r2, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xfbb2003e │ │ │ │ + @ instruction: 0xb6a4 │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r5, #30] │ │ │ │ + ldrb r2, [r3, #1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r0, #12 │ │ │ │ + asrs r0, r6, #14 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r7, #15 │ │ │ │ + asrs r6, r5, #18 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003919e8 : │ │ │ │ ldrb.w ip, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, ip │ │ │ │ ldrh r0, [r3, #24] │ │ │ │ @@ -465254,25 +465255,25 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r1 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #504] @ (391e00 ) │ │ │ │ ldr r1, [pc, #508] @ (391e04 ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 38d06c │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 388c38 │ │ │ │ ldr r2, [pc, #476] @ (391e08 ) │ │ │ │ mov r1, r0 │ │ │ │ @@ -465282,15 +465283,15 @@ │ │ │ │ bl 38a854 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 391d50 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 391cd4 │ │ │ │ ldr r3, [pc, #436] @ (391e0c ) │ │ │ │ add r3, pc │ │ │ │ @@ -465362,15 +465363,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #300] @ (391e30 ) │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ strd r8, fp, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ ldr r1, [r1, #24] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 391b40 │ │ │ │ b.n 391b1e │ │ │ │ ldr.w ip, [pc, #272] @ 391e34 │ │ │ │ add ip, pc │ │ │ │ b.n 391cbe │ │ │ │ cmp.w lr, #512 @ 0x200 │ │ │ │ @@ -465452,77 +465453,77 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #512] @ 0x200 │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r1, [sp, #376] @ 0x178 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r4, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #22] │ │ │ │ + strb r0, [r6, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r2, [r3, #16] │ │ │ │ movs r4, r7 │ │ │ │ - add r6, sp, #736 @ 0x2e0 │ │ │ │ + add r7, sp, #416 @ 0x1a0 │ │ │ │ movs r7, r7 │ │ │ │ - strb.w r0, [r0, #62] @ 0x3e │ │ │ │ - cbz r0, 391e64 │ │ │ │ + ldrsh.w r0, [r0, lr, lsl #3] │ │ │ │ + push {r5} │ │ │ │ movs r5, r7 │ │ │ │ ldcl 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - lsrs r2, r6, #16 │ │ │ │ + lsrs r2, r4, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - hlt 0x0032 │ │ │ │ + cbnz r2, 391e6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - hlt 0x001a │ │ │ │ + cbnz r2, 391e6a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - hlt 0x0002 │ │ │ │ + cbnz r2, 391e68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - rev16 r4, r5 │ │ │ │ + cbnz r4, 391e66 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r0, 391e90 │ │ │ │ + pop {r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r6, r0] │ │ │ │ + strh r6, [r4, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r1, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #4 │ │ │ │ + asrs r0, r7, #6 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r2, #68] @ 0x44 │ │ │ │ + ldr r4, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r4, 391e88 │ │ │ │ + cbnz r4, 391eb4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r2, 391e88 │ │ │ │ + cbnz r2, 391eb4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r4, #23 │ │ │ │ + lsrs r2, r2, #26 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [r1, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r2, 391e8e │ │ │ │ + cbnz r2, 391eba │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r2, #23 │ │ │ │ + lsrs r6, r0, #26 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r0, #64] @ 0x40 │ │ │ │ + ldr r6, [r6, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - revsh r2, r6 │ │ │ │ + cbnz r2, 391ec0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + lsrs r6, r5, #25 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r6, #60] @ 0x3c │ │ │ │ + ldr r0, [r4, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r4, 391e86 │ │ │ │ + rev r4, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r5, #22 │ │ │ │ + lsrs r0, r3, #25 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r2, #60] @ 0x3c │ │ │ │ + ldr r6, [r0, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r2, 391e8c │ │ │ │ + rev r2, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r1, #22 │ │ │ │ + lsrs r6, r7, #24 │ │ │ │ movs r7, r7 │ │ │ │ - hlt 0x001e │ │ │ │ + cbnz r6, 391eca │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00391e78 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -465848,55 +465849,55 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r3, #32] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + strb r4, [r4, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r1, #15 │ │ │ │ + lsrs r2, r7, #17 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r2, #24 │ │ │ │ + lsrs r0, r0, #27 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r3, #1] │ │ │ │ + strb r4, [r1, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r6, #14 │ │ │ │ + lsrs r2, r4, #17 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r3, #23 │ │ │ │ + lsrs r0, r1, #26 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r0, #1] │ │ │ │ + strb r4, [r6, #3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r3, #14 │ │ │ │ + lsrs r2, r1, #17 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r6, #15 │ │ │ │ + lsrs r0, r4, #18 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r5, #0] │ │ │ │ + strb r4, [r3, #3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r0, #14 │ │ │ │ + lsrs r2, r6, #16 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r3, #22 │ │ │ │ + lsrs r4, r1, #25 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r2, #0] │ │ │ │ + strb r4, [r0, #3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r5, #13 │ │ │ │ + lsrs r2, r3, #16 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r2, #21 │ │ │ │ + lsrs r0, r0, #24 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r7, #124] @ 0x7c │ │ │ │ + strb r4, [r5, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r2, #13 │ │ │ │ + lsrs r2, r0, #16 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r2, #20 │ │ │ │ + lsrs r4, r0, #23 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r4, #124] @ 0x7c │ │ │ │ + strb r4, [r2, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r7, #12 │ │ │ │ + lsrs r2, r5, #15 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r3, #19 │ │ │ │ + lsrs r4, r1, #22 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003921f8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -465907,15 +465908,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (3922bc ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 38d06c │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ cbz r0, 392238 │ │ │ │ @@ -465963,18 +465964,18 @@ │ │ │ │ cmp r1, r2 │ │ │ │ ittt cc │ │ │ │ movwcc r2, #65520 @ 0xfff0 │ │ │ │ andcc r2, r3 │ │ │ │ orrcc.w r3, r2, r1 │ │ │ │ b.n 392238 │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #116] @ 0x74 │ │ │ │ + strb r4, [r1, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf274003e │ │ │ │ - add r5, sp, #408 @ 0x198 │ │ │ │ + @ instruction: 0xf324003e │ │ │ │ + add r6, sp, #88 @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003922c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -466138,19 +466139,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 392020 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #95 @ 0x5f │ │ │ │ b.n 3923ee │ │ │ │ nop │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r7, #92] @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r4, #2 │ │ │ │ + lsrs r0, r2, #5 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r1, #12 │ │ │ │ + lsrs r2, r7, #14 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00392460 : │ │ │ │ ldrh.w r3, [r0, #1458] @ 0x5b2 │ │ │ │ cbz r3, 392470 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov.w r1, #0 │ │ │ │ @@ -466210,19 +466211,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (39250c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r7, #68] @ 0x44 │ │ │ │ + ldr r0, [r5, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r1, #31 │ │ │ │ + lsrs r6, r7, #1 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r2, #10 │ │ │ │ + lsrs r4, r0, #13 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00392510 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -466450,31 +466451,31 @@ │ │ │ │ ldr r1, [pc, #40] @ (39276c ) │ │ │ │ ldr r0, [pc, #44] @ (392770 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r7, #56] @ 0x38 │ │ │ │ + ldr r4, [r5, #68] @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r3, #2 │ │ │ │ + lsrs r6, r1, #5 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r7, #2 │ │ │ │ + lsrs r4, r5, #5 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ + ldr r0, [r3, #68] @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r1, #2 │ │ │ │ + lsrs r2, r7, #4 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r3, #2 │ │ │ │ + lsrs r4, r1, #5 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r2, #56] @ 0x38 │ │ │ │ + ldr r4, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r6, #1 │ │ │ │ + lsrs r6, r4, #4 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r7, #2 │ │ │ │ + lsrs r0, r5, #5 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrh.w r2, [r0, #1442] @ 0x5a2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -466550,25 +466551,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (392874 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #40] @ 0x28 │ │ │ │ + ldr r4, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r7, #29 │ │ │ │ + lsrs r6, r5, #32 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r3, #30 │ │ │ │ + lsrs r2, r1, #1 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r0, #40] @ 0x28 │ │ │ │ + ldr r6, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r5, #29 │ │ │ │ + lsrs r0, r3, #32 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r7, #29 │ │ │ │ + lsrs r0, r5, #32 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 38644c │ │ │ │ @@ -466707,23 +466708,23 @@ │ │ │ │ add r3, pc │ │ │ │ strd r0, r5, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 3929c0 │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ + ldr r4, [r3, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r7, #24 │ │ │ │ + lsls r6, r5, #27 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r0, #23 │ │ │ │ + lsls r6, r6, #25 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00392a14 : │ │ │ │ ldr.w r0, [r0, #1448] @ 0x5a8 │ │ │ │ b.w 261098 │ │ │ │ │ │ │ │ 00392a1c : │ │ │ │ @@ -466752,19 +466753,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (392a70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r4, #21 │ │ │ │ + lsls r0, r2, #24 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r1, #24 │ │ │ │ + lsls r0, r7, #26 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00392a74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -466868,24 +466869,24 @@ │ │ │ │ beq.w 392df6 │ │ │ │ ldr.w r1, [pc, #1164] @ 393034 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5e2ca4 │ │ │ │ + bl 5ded8c │ │ │ │ ldr.w r2, [pc, #1144] @ 393038 │ │ │ │ ldr.w r1, [pc, #1144] @ 39303c │ │ │ │ add.w r3, sl, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ bl 38d064 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 392c06 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r0, r3, #29 │ │ │ │ bpl.n 392c06 │ │ │ │ mov r0, r4 │ │ │ │ @@ -467271,30 +467272,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r2, #18] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #120] @ 0x78 │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r2, r4] │ │ │ │ + str r0, [r0, r7] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r7, [sp, #688] @ 0x2b0 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r6, {r2, r3, r6, r7} │ │ │ │ + ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r1, #38] @ 0x26 │ │ │ │ + strh r0, [r7, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r5, #4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r2, [r0, #44] @ 0x2c │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vshr.u32 d0, d30, #28 │ │ │ │ - lsls r4, r4, #19 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + movs r7, r7 │ │ │ │ + lsls r4, r2, #22 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00393050 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -467416,18 +467418,18 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ ldrb r6, [r7, #17] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #17] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r0, [r7, #16] │ │ │ │ + str r0, [r5, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mrc2 0, 0, r0, cr10, cr14, {1} │ │ │ │ - mcr2 0, 7, r0, cr2, cr14, {1} │ │ │ │ + mcr2 0, 6, r0, cr10, cr14, {1} │ │ │ │ + vshr.u16 d0, d30, #14 │ │ │ │ │ │ │ │ 003931c4 : │ │ │ │ ldrh.w r3, [r0, #1442] @ 0x5a2 │ │ │ │ mov.w ip, #127 @ 0x7f │ │ │ │ ldr r2, [r0, #108] @ 0x6c │ │ │ │ mvn.w r1, #4160749568 @ 0xf8000000 │ │ │ │ push {lr} │ │ │ │ @@ -467743,18 +467745,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (39350c ) │ │ │ │ ldr r0, [pc, #20] @ (393510 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r4, [r5, r1] │ │ │ │ + ldrsh r4, [r3, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc2l 0, cr0, [r6], #248 @ 0xf8 │ │ │ │ - ldc2l 0, cr0, [r8], #248 @ 0xf8 │ │ │ │ + ldc2 0, cr0, [r6, #248] @ 0xf8 │ │ │ │ + stc2 0, cr0, [r8, #248]! @ 0xf8 │ │ │ │ │ │ │ │ 00393514 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -467923,19 +467925,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3936e4 ) │ │ │ │ ldr r0, [pc, #20] @ (3936e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldrb r4, [r2, r2] │ │ │ │ + ldrb r4, [r0, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp sl, r7 │ │ │ │ + mov r2, sp │ │ │ │ movs r5, r7 │ │ │ │ - cmp lr, r9 │ │ │ │ + mov r6, pc │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003936ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -468128,35 +468130,35 @@ │ │ │ │ ldr r0, [pc, #24] @ (3938f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ @ instruction: 0xfab5ffff │ │ │ │ - ldrh r0, [r1, r2] │ │ │ │ + ldrh r0, [r7, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bics r6, r5 │ │ │ │ + add r6, fp │ │ │ │ movs r5, r7 │ │ │ │ - mvns r2, r0 │ │ │ │ + add r2, lr │ │ │ │ movs r5, r7 │ │ │ │ ldrb.w r0, [r0, #880] @ 0x370 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (39392c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ str r0, [r3, #108] @ 0x6c │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -468165,35 +468167,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #188] @ (393a04 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #172] @ (393a08 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #168] @ (393a0c ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #156] @ (393a10 ) │ │ │ │ ldr r1, [pc, #160] @ (393a14 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #144] @ (393a18 ) │ │ │ │ ldr r3, [pc, #148] @ (393a1c ) │ │ │ │ movw r1, #1540 @ 0x604 │ │ │ │ add r2, pc │ │ │ │ strh.w r1, [r6, #114] @ 0x72 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #136] @ (393a20 ) │ │ │ │ @@ -468206,20 +468208,20 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ movw r2, #6966 @ 0x1b36 │ │ │ │ movt r2, #1 │ │ │ │ str r2, [r6, #108] @ 0x6c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r1, [pc, #112] @ (393a2c ) │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [pc, #104] @ (393a30 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (393a34 ) │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -468235,37 +468237,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrh r0, [r1, r1] │ │ │ │ + ldrh r0, [r7, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orrs r2, r2 │ │ │ │ + mvns r2, r0 │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #376] @ 0x178 │ │ │ │ + str r2, [sp, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #36 @ 0x24 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r1!, {r1, r2, r3, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r5, #8] │ │ │ │ + strb r0, [r3, #11] │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r7, #8] │ │ │ │ + strb r2, [r5, #11] │ │ │ │ movs r5, r7 │ │ │ │ lsls r1, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb.w r0, [r4, #62] @ 0x3e │ │ │ │ + ldrsh.w r0, [r4, lr, lsl #3] │ │ │ │ adds r4, r6, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r6, [r4, #96] @ 0x60 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r7, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #22 │ │ │ │ @@ -468328,24 +468330,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #424] @ (393c90 ) │ │ │ │ ldr r1, [pc, #428] @ (393c94 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ add.w r5, r6, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #408] @ (393c98 ) │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ bl 38d634 │ │ │ │ @@ -468381,15 +468383,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 393c18 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ cbz r0, 393b68 │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 393c68 │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ add.w lr, r6, #4672 @ 0x1240 │ │ │ │ str r7, [sp, #32] │ │ │ │ mov ip, sp │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ @@ -468453,18 +468455,18 @@ │ │ │ │ b.n 393bd4 │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 393b5c │ │ │ │ ldr r1, [pc, #128] @ (393ca4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 72de24 │ │ │ │ + bl 72ded4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 393bc6 │ │ │ │ mov r1, r0 │ │ │ │ add.w r3, r6, #4480 @ 0x1180 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 38a040 │ │ │ │ b.n 393b9a │ │ │ │ @@ -468487,42 +468489,42 @@ │ │ │ │ ldr r1, [pc, #72] @ (393cb8 ) │ │ │ │ ldr r0, [pc, #76] @ (393cbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr r0, [r3, r3] │ │ │ │ + ldr r0, [r1, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r4, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bls.n 393c10 │ │ │ │ + bge.n 393d70 │ │ │ │ movs r6, r7 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #712] @ 0x2c8 │ │ │ │ + str r5, [sp, #392] @ 0x188 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf756003e │ │ │ │ - ldrh r2, [r4, #44] @ 0x2c │ │ │ │ + strb.w r0, [r6, lr, lsl #3] │ │ │ │ + ldrh r2, [r2, #50] @ 0x32 │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r1, #22] │ │ │ │ + strb r6, [r7, #24] │ │ │ │ movs r6, r7 │ │ │ │ strb r6, [r0, #5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf668003e │ │ │ │ - movs r6, #132 @ 0x84 │ │ │ │ + @ instruction: 0xf718003e │ │ │ │ + movs r7, #52 @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r4, [r6, r4] │ │ │ │ + ldrsb r4, [r4, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf5e2003e │ │ │ │ - addw r0, sl, #2110 @ 0x83e │ │ │ │ - ldrsb r0, [r4, r4] │ │ │ │ + @ instruction: 0xf692003e │ │ │ │ + @ instruction: 0xf6ba003e │ │ │ │ + ldrsb r0, [r2, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rsb r0, lr, #12451840 @ 0xbe0000 │ │ │ │ - addw r0, lr, #2110 @ 0x83e │ │ │ │ + @ instruction: 0xf67e003e │ │ │ │ + @ instruction: 0xf6be003e │ │ │ │ │ │ │ │ 00393cc0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (393d38 ) │ │ │ │ @@ -468534,101 +468536,101 @@ │ │ │ │ ldr r2, [pc, #100] @ (393d40 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 393d06 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 390394 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ add.w r3, r4, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #48] @ (393d44 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r4, [pc, #48] @ (393d48 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsb r0, [r7, r2] │ │ │ │ + ldrsb r0, [r5, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r3, r4, r6, r7, pc} │ │ │ │ + bkpt 0x0088 │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, r4, #2 │ │ │ │ + adds r4, r2, #5 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf528003e │ │ │ │ - @ instruction: 0xf59c003e │ │ │ │ + rsbs r0, r8, #12451840 @ 0xbe0000 │ │ │ │ + movw r0, #51262 @ 0xc83e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (393da8 ) │ │ │ │ ldr r2, [pc, #76] @ (393dac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (393db0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #64] @ (393db4 ) │ │ │ │ ldr r1, [pc, #64] @ (393db8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #48] @ (393dbc ) │ │ │ │ movs r2, #10 │ │ │ │ strh.w r2, [r0, #110] @ 0x6e │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsb r4, [r5, r0] │ │ │ │ + ldrsb r4, [r3, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, #246 @ 0xf6 │ │ │ │ + subs r7, #166 @ 0xa6 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r0, #42] @ 0x2a │ │ │ │ + ldrh r2, [r6, #46] @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, r1, #0 │ │ │ │ + adds r6, r7, #2 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r2, r3, r4, r5, pc} │ │ │ │ + pop {r2, r3, r5, r6, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ - sbc.w r0, r4, #12451840 @ 0xbe0000 │ │ │ │ + @ instruction: 0xf614003e │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (393e40 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #112] @ (393e44 ) │ │ │ │ @@ -468636,15 +468638,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (393e48 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #32 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #9 │ │ │ │ mov r0, r4 │ │ │ │ bl 38b044 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r2, r3, #31 │ │ │ │ @@ -468668,18 +468670,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r5, #4480 @ 0x1180 │ │ │ │ bl 3907bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d820 │ │ │ │ - strb r0, [r7, r6] │ │ │ │ + ldrsb r0, [r5, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orn r0, r0, #12451840 @ 0xbe0000 │ │ │ │ - ldrh r6, [r5, #20] │ │ │ │ + adds.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ + ldrh r6, [r3, #26] │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 393e84 │ │ │ │ sub sp, #12 │ │ │ │ @@ -468687,24 +468689,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #36] @ (393e8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3907d8 │ │ │ │ nop │ │ │ │ - strb r2, [r5, r4] │ │ │ │ + strb r2, [r3, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, r3, r4 │ │ │ │ + subs r4, r1, r7 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r3, r6} │ │ │ │ + pop {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 393eec │ │ │ │ sub sp, #12 │ │ │ │ @@ -468713,15 +468715,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (393ef4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38d5b8 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bmi.n 393ee0 │ │ │ │ add sp, #12 │ │ │ │ @@ -468732,19 +468734,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 390284 │ │ │ │ - strb r6, [r4, r3] │ │ │ │ + strb r6, [r2, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r3, r3 │ │ │ │ + subs r0, r1, r6 │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r2} │ │ │ │ + pop {r1, r2, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00393ef8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -468757,15 +468759,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (393f5c ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ ands.w r0, r0, #32 │ │ │ │ beq.n 393f40 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -468775,22 +468777,22 @@ │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ ldr r4, [pc, #28] @ (393f64 ) │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 260d80 │ │ │ │ - strb r0, [r0, r2] │ │ │ │ + strb r0, [r6, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 393fc4 │ │ │ │ + pop {r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, r5, r1 │ │ │ │ + subs r4, r3, r4 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf2f6003e │ │ │ │ - @ instruction: 0xf3c8003e │ │ │ │ + @ instruction: 0xf3a6003e │ │ │ │ + orns r0, r8, #12451840 @ 0xbe0000 │ │ │ │ │ │ │ │ 00393f68 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (393fe0 ) │ │ │ │ @@ -468802,55 +468804,55 @@ │ │ │ │ ldr r2, [pc, #100] @ (393fe8 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 393fae │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3904d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2efc │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #48] @ (393fec ) │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ ldr r4, [pc, #48] @ (393ff0 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r0, [r2, r0] │ │ │ │ + strb r0, [r0, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 394034 │ │ │ │ + cbnz r0, 394060 │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, r7, r7 │ │ │ │ + subs r4, r5, r2 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf280003e │ │ │ │ - @ instruction: 0xf2f4003e │ │ │ │ + @ instruction: 0xf330003e │ │ │ │ + @ instruction: 0xf3a4003e │ │ │ │ ldr r0, [pc, #4] @ (393ffc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ str r6, [r5, #8] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -468878,15 +468880,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d820 │ │ │ │ - strb r6, [r7, #1] │ │ │ │ + strb r6, [r5, #4] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #124] @ (3940e8 ) │ │ │ │ @@ -468894,25 +468896,25 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #128] @ (3940f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #116] @ (3940f4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #116] @ (3940f8 ) │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ movt r3, #9294 @ 0x244e │ │ │ │ str r3, [r6, #108] @ 0x6c │ │ │ │ movs r3, #146 @ 0x92 │ │ │ │ strb.w r3, [r6, #112] @ 0x70 │ │ │ │ ldr r3, [pc, #84] @ (3940fc ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -468927,49 +468929,49 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #76] @ (39410c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r6, r7] │ │ │ │ + strb r4, [r4, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r2, r4 │ │ │ │ + adds r6, r0, r7 │ │ │ │ movs r5, r7 │ │ │ │ - rev16 r2, r0 │ │ │ │ + revsh r2, r6 │ │ │ │ movs r4, r7 │ │ │ │ - subs r3, #216 @ 0xd8 │ │ │ │ + subs r4, #136 @ 0x88 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r3, #16] │ │ │ │ + ldrh r6, [r1, #22] │ │ │ │ movs r7, r7 │ │ │ │ vmaxnm.f16 , , │ │ │ │ ldr r4, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r5, r7] │ │ │ │ lsls r2, r4, #1 │ │ │ │ strh r4, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (394118 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ str r6, [r1, #0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ b.w 385844 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -468998,36 +469000,36 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (39420c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #144] @ (394210 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (394214 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #128] @ (394218 ) │ │ │ │ ldr r1, [pc, #132] @ (39421c ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #116] @ (394220 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #116] @ (394224 ) │ │ │ │ strb.w r2, [r6, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ movw r2, #32902 @ 0x8086 │ │ │ │ movt r2, #13344 @ 0x3420 │ │ │ │ @@ -469054,29 +469056,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r3, r4] │ │ │ │ + strh r4, [r1, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #238 @ 0xee │ │ │ │ + subs r3, #158 @ 0x9e │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r7, #8] │ │ │ │ + ldrh r2, [r5, #14] │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, r0, r0 │ │ │ │ + adds r0, r6, r2 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r2, 394222 │ │ │ │ + cbnz r2, 39424e │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r0, #8] │ │ │ │ + ldrh r2, [r6, #12] │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf214003e │ │ │ │ + movt r0, #16446 @ 0x403e │ │ │ │ asrs r4, r1, #16 │ │ │ │ lsls r5, r4, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ push {lr} │ │ │ │ @@ -469107,21 +469109,21 @@ │ │ │ │ ldr r0, [pc, #20] @ (394290 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r1, r0] │ │ │ │ + strh r6, [r7, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sbcs.w r0, r4, #62 @ 0x3e │ │ │ │ - @ instruction: 0xf188003e │ │ │ │ + @ instruction: 0xf224003e │ │ │ │ + @ instruction: 0xf238003e │ │ │ │ ldr r0, [pc, #4] @ (39429c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldrsh r6, [r7, r2] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -469130,35 +469132,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (394330 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #104] @ (394334 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #100] @ (394338 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #88] @ (39433c ) │ │ │ │ ldr r1, [pc, #92] @ (394340 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #76] @ (394344 ) │ │ │ │ ldr r3, [pc, #80] @ (394348 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #76] @ (39434c ) │ │ │ │ add r3, pc │ │ │ │ @@ -469173,28 +469175,28 @@ │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5ddcd4 │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + b.w 5ddd84 │ │ │ │ + strh r4, [r2, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #162 @ 0xa2 │ │ │ │ + subs r2, #82 @ 0x52 │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r5, #62] @ 0x3e │ │ │ │ + ldrh r6, [r3, #4] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r6, #26 │ │ │ │ + asrs r4, r4, #29 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb7de │ │ │ │ + @ instruction: 0xb88e │ │ │ │ movs r4, r7 │ │ │ │ - subs r1, #144 @ 0x90 │ │ │ │ + subs r2, #64 @ 0x40 │ │ │ │ movs r4, r7 │ │ │ │ - subs r1, #166 @ 0xa6 │ │ │ │ + subs r2, #86 @ 0x56 │ │ │ │ movs r4, r7 │ │ │ │ lsls r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ @@ -469212,15 +469214,15 @@ │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #72] @ (3943bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r0, #396] @ 0x18c │ │ │ │ cbnz r3, 394394 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #396] @ 0x18c │ │ │ │ ldr.w r3, [r0, #400] @ 0x190 │ │ │ │ cbnz r3, 3943a0 │ │ │ │ @@ -469230,37 +469232,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r5, r5] │ │ │ │ + strh r2, [r3, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4} │ │ │ │ + ldmia r0!, {r2, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5} │ │ │ │ + ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w ip, [pc, #72] @ 394420 │ │ │ │ ldr r2, [pc, #72] @ (394424 ) │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #72] @ (394428 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 39440a │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -469271,19 +469273,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r4, [r7, r3] │ │ │ │ + str r4, [r5, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r7, #52] @ 0x34 │ │ │ │ + strh r4, [r5, #58] @ 0x3a │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #112] @ (3944ac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -469292,25 +469294,25 @@ │ │ │ │ ldr r1, [pc, #112] @ (3944b4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #96] @ (3944b8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (3944bc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3943c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 391f04 │ │ │ │ mov r0, r4 │ │ │ │ bl 3912d0 │ │ │ │ @@ -469325,23 +469327,23 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 38d5b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 38d558 │ │ │ │ nop │ │ │ │ - str r0, [r3, r2] │ │ │ │ + str r0, [r1, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r7, #20 │ │ │ │ + asrs r6, r5, #23 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb66a │ │ │ │ + @ instruction: 0xb71a │ │ │ │ movs r4, r7 │ │ │ │ - adds r7, #254 @ 0xfe │ │ │ │ + subs r0, #174 @ 0xae │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r1, #50] @ 0x32 │ │ │ │ + strh r2, [r7, #54] @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #440] @ (39468c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -469352,45 +469354,45 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #420] @ (394698 ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #396] @ (39469c ) │ │ │ │ ldr r1, [pc, #396] @ (3946a0 ) │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r1, [pc, #372] @ (3946a4 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r2, [r3, #61] @ 0x3d │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 394632 │ │ │ │ @@ -469464,15 +469466,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #152] @ (3946ac ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 72de24 │ │ │ │ + bl 72ded4 │ │ │ │ ldr.w r3, [r5, #152] @ 0x98 │ │ │ │ cbz r3, 394626 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -469481,15 +469483,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 38d634 │ │ │ │ b.n 394556 │ │ │ │ ldr r1, [pc, #116] @ (3946b4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 72de24 │ │ │ │ + bl 72ded4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 38d820 │ │ │ │ ldr r3, [pc, #96] @ (3946b8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #96] @ (3946bc ) │ │ │ │ @@ -469497,50 +469499,50 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #96] @ (3946c0 ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 391198 │ │ │ │ b.n 39461c │ │ │ │ mov r0, r8 │ │ │ │ bl 38504c │ │ │ │ b.n 39466e │ │ │ │ uxth r1, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 3923b4 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r0, r0] │ │ │ │ + str r0, [r6, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r4, #20 │ │ │ │ movs r5, r7 │ │ │ │ - push {r1, r2, r3, r4, r7, lr} │ │ │ │ + @ instruction: 0xb64e │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r6, #42] @ 0x2a │ │ │ │ + strh r0, [r4, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ - bgt.n 3946cc │ │ │ │ + bgt.n 39462c │ │ │ │ movs r6, r7 │ │ │ │ - mrc 0, 4, r0, cr10, cr14, {1} │ │ │ │ - ldmia r4!, {r1, r7} │ │ │ │ + vqadd.s8 d16, d10, d30 │ │ │ │ + ldmia r5, {r1, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - mcr 0, 2, r0, cr14, cr14, {1} │ │ │ │ - ldr r6, [pc, #512] @ (3948bc ) │ │ │ │ + mrc 0, 7, r0, cr14, cr14, {1} │ │ │ │ + ldr r7, [pc, #192] @ (39477c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mrc 0, 3, r0, cr10, cr14, {1} │ │ │ │ - mrc 0, 4, r0, cr8, cr14, {1} │ │ │ │ + vqadd.s32 d0, d10, d30 │ │ │ │ + vqadd.s8 d16, d8, d30 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #164] @ (39477c ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -469617,34 +469619,34 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #96] @ (3947f8 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r2, [pc, #88] @ (3947fc ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #88] @ (394800 ) │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #72] @ (394804 ) │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 392a14 │ │ │ │ mov r0, r5 │ │ │ │ bl 38504c │ │ │ │ mov r0, r4 │ │ │ │ bl 391198 │ │ │ │ @@ -469653,31 +469655,31 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 38d820 │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #232] @ (3948e4 ) │ │ │ │ + ldr r5, [pc, #936] @ (394ba4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r6, #22] │ │ │ │ + strh r6, [r4, #28] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #416] @ 0x1a0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (394820 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldr r6, [r6, r5] │ │ │ │ lsls r2, r4, #1 │ │ │ │ b.w 3863cc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -469696,44 +469698,44 @@ │ │ │ │ ldr r5, [r6, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #312] @ (394990 ) │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #300] @ (394994 ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r4, #12 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #284] @ (394998 ) │ │ │ │ ldr r1, [pc, #284] @ (39499c ) │ │ │ │ add.w r3, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r1, [pc, #256] @ (3949a0 ) │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r3, [r7, #128] @ 0x80 │ │ │ │ blx r3 │ │ │ │ @@ -469793,15 +469795,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ b.n 39492e │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ b.n 39492e │ │ │ │ ldrb.w r3, [r3, #405] @ 0x195 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -469809,30 +469811,30 @@ │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r1] │ │ │ │ b.n 3948e0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r5, [pc, #240] @ (394a74 ) │ │ │ │ + ldr r5, [pc, #944] @ (394d34 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #4 │ │ │ │ + asrs r6, r4, #7 │ │ │ │ movs r5, r7 │ │ │ │ - sxtb r4, r4 │ │ │ │ + cbz r4, 3949d4 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r2, r3, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r2, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldc 0, cr0, [sl], #248 @ 0xf8 │ │ │ │ - strh r2, [r6, #4] │ │ │ │ + stcl 0, cr0, [sl, #-248]! @ 0xffffff08 │ │ │ │ + strh r2, [r4, #10] │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r0, #16] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ movs r5, r7 │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -469843,54 +469845,54 @@ │ │ │ │ ldr r1, [pc, #176] @ (394a70 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ ldr r2, [pc, #156] @ (394a74 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (394a78 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #140] @ (394a7c ) │ │ │ │ ldr r1, [pc, #144] @ (394a80 ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #128] @ (394a84 ) │ │ │ │ ldr r3, [pc, #132] @ (394a88 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ movw r2, #6966 @ 0x1b36 │ │ │ │ movt r2, #12 │ │ │ │ str r2, [r7, #108] @ 0x6c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r1, [pc, #104] @ (394a8c ) │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5df0c8 │ │ │ │ + bl 5df178 │ │ │ │ ldr r1, [pc, #92] @ (394a90 ) │ │ │ │ ldr r2, [pc, #96] @ (394a94 ) │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ ldr r3, [pc, #92] @ (394a98 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ @@ -469903,31 +469905,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r3, [pc, #768] @ (394d6c ) │ │ │ │ + ldr r4, [pc, #448] @ (394c2c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #150 @ 0x96 │ │ │ │ + adds r3, #70 @ 0x46 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r4, #6] │ │ │ │ + strh r2, [r2, #12] │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r5, #30 │ │ │ │ + asrs r2, r3, #1 │ │ │ │ movs r5, r7 │ │ │ │ - sub sp, #336 @ 0x150 │ │ │ │ + cbz r4, 394a9c │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r5, r7} │ │ │ │ + stmia r2!, {r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r5, #4] │ │ │ │ + strh r2, [r3, #10] │ │ │ │ movs r5, r7 │ │ │ │ lsrs r6, r1, #20 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adcs.w r0, r6, lr, rrx │ │ │ │ + stc 0, cr0, [r6], {62} @ 0x3e │ │ │ │ ldc2l 15, cr15, [fp, #1020]! @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [pc, #1020] @ 394e98 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -469970,21 +469972,21 @@ │ │ │ │ ldr r0, [pc, #20] @ (394b14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #520] @ (394d18 ) │ │ │ │ + ldr r3, [pc, #200] @ (394bd8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bics.w r0, ip, lr, rrx │ │ │ │ - stmdb r4, {r1, r2, r3, r4, r5} │ │ │ │ + @ instruction: 0xeaec003e │ │ │ │ + @ instruction: 0xe9b4003e │ │ │ │ ldr r0, [pc, #4] @ (394b20 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldrsb r2, [r5, r2] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -469993,15 +469995,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #68] @ (394b84 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38d5b8 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 394b6a │ │ │ │ mov r0, r4 │ │ │ │ @@ -470010,19 +470012,19 @@ │ │ │ │ b.w 390284 │ │ │ │ mov r0, r4 │ │ │ │ bl 3858cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 390284 │ │ │ │ - ldr r2, [pc, #888] @ (394ef8 ) │ │ │ │ + ldr r3, [pc, #568] @ (394db8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r1, #25 │ │ │ │ + lsrs r0, r7, #27 │ │ │ │ movs r5, r7 │ │ │ │ - add r7, sp, #456 @ 0x1c8 │ │ │ │ + add sp, #136 @ 0x88 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -470069,26 +470071,26 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #360] @ (394d84 ) │ │ │ │ ldr r1, [pc, #360] @ (394d88 ) │ │ │ │ mov sl, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #32 │ │ │ │ mov fp, r2 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #340] @ (394d8c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add.w r5, r8, #4480 @ 0x1180 │ │ │ │ add r1, pc │ │ │ │ adds r5, #8 │ │ │ │ bl 38d634 │ │ │ │ @@ -470180,58 +470182,58 @@ │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 38a040 │ │ │ │ b.n 394c7c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 392a14 │ │ │ │ mov r0, r4 │ │ │ │ bl 391198 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3907bc │ │ │ │ b.n 394c76 │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ bne.n 394d5e │ │ │ │ ldr.w r3, [r8, #384] @ 0x180 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 394d28 │ │ │ │ - bl 72e49c │ │ │ │ + bl 72e54c │ │ │ │ b.n 394d1a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ (394d98 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #176] @ (394e24 ) │ │ │ │ + ldr r2, [pc, #880] @ (3950e4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r0, [r5, #12] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r0!, {r2, r3, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #26] │ │ │ │ + strh r0, [r5, #32] │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xe984003e │ │ │ │ - @ instruction: 0xe99e003e │ │ │ │ - str r6, [r2, #68] @ 0x44 │ │ │ │ + bics.w r0, r4, lr, rrx │ │ │ │ + orr.w r0, lr, lr, rrx │ │ │ │ + str r6, [r0, #80] @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3949a4 │ │ │ │ + b.n 394b04 │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r4, #4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 394adc │ │ │ │ + b.n 394c3c │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (394e68 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -470240,36 +470242,36 @@ │ │ │ │ ldr r1, [pc, #184] @ (394e70 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #168] @ (394e74 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #168] @ (394e78 ) │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #152] @ (394e7c ) │ │ │ │ ldr r1, [pc, #152] @ (394e80 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (394e84 ) │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #14 │ │ │ │ str r3, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #132] @ (394e88 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #132] @ (394e8c ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -470284,19 +470286,19 @@ │ │ │ │ ldr r3, [pc, #120] @ (394e94 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r7, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #116] @ (394e98 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r1, [pc, #108] @ (394e9c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #100] @ (394ea0 ) │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #96] @ (394ea4 ) │ │ │ │ ldr r3, [pc, #100] @ (394ea8 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -470310,27 +470312,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #408] @ (395004 ) │ │ │ │ + ldr r1, [pc, #88] @ (394ec4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r1, #15 │ │ │ │ + lsrs r4, r7, #17 │ │ │ │ movs r5, r7 │ │ │ │ - add r4, sp, #992 @ 0x3e0 │ │ │ │ + add r5, sp, #672 @ 0x2a0 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r6, #138 @ 0x8a │ │ │ │ + cmp r7, #58 @ 0x3a │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r2, #19] │ │ │ │ + ldrb r6, [r0, #22] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r6, r6] │ │ │ │ + ldrsh r2, [r4, r1] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r1, r7] │ │ │ │ + ldrsh r0, [r7, r1] │ │ │ │ movs r5, r7 │ │ │ │ ldrsh r0, [r2, r3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ stc2l 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ lsrs r2, r4, #14 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r3, r2, #2 │ │ │ │ @@ -470356,39 +470358,39 @@ │ │ │ │ ldr r1, [pc, #56] @ (394f00 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 391198 │ │ │ │ add.w r1, r5, #4480 @ 0x1180 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #8 │ │ │ │ bl 3907bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d820 │ │ │ │ - bx sl │ │ │ │ + ldr r0, [pc, #24] @ (394f14 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 394cb0 │ │ │ │ + b.n 394e10 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 394cf0 │ │ │ │ + b.n 394e50 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00394f04 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (394f10 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ strh r2, [r7, r4] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -470397,28 +470399,28 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #44] @ (394f5c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38d5b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3912d0 │ │ │ │ nop │ │ │ │ - bx sp │ │ │ │ + ldr r0, [pc, #120] @ (394fd0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r3, #9 │ │ │ │ + lsrs r0, r1, #12 │ │ │ │ movs r5, r7 │ │ │ │ - add r3, sp, #528 @ 0x210 │ │ │ │ + add r4, sp, #208 @ 0xd0 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 392a14 │ │ │ │ @@ -470442,15 +470444,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #12 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #192] @ (39507c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r6, #0 │ │ │ │ bl 38d634 │ │ │ │ mov r0, r4 │ │ │ │ @@ -470513,25 +470515,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (395080 ) │ │ │ │ add.w r3, r7, #24 │ │ │ │ ldr r0, [pc, #28] @ (395084 ) │ │ │ │ movs r2, #70 @ 0x46 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - mov lr, lr │ │ │ │ + @ instruction: 0x47a6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r4, 3950f2 │ │ │ │ + pop {r2, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r4} │ │ │ │ + pop {r1, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - b.n 394b5c │ │ │ │ + b.n 394cbc │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3957c4 │ │ │ │ + b.n 394924 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -470560,25 +470562,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (395160 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #120] @ (395164 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (395168 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #104] @ (39516c ) │ │ │ │ ldr r2, [pc, #108] @ (395170 ) │ │ │ │ ldr r3, [pc, #108] @ (395174 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -470593,49 +470595,49 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #80] @ (39517c ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [pc, #68] @ (395180 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp ip, r8 │ │ │ │ + mov r4, lr │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #126 @ 0x7e │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r1, #7] │ │ │ │ + ldrb r2, [r7, #9] │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r2, #2 │ │ │ │ + lsrs r6, r0, #5 │ │ │ │ movs r5, r7 │ │ │ │ - add r1, sp, #776 @ 0x308 │ │ │ │ + add r2, sp, #456 @ 0x1c8 │ │ │ │ movs r4, r7 │ │ │ │ vminnm.f16 , , │ │ │ │ mcr2 15, 4, pc, cr1, cr15, {7} @ │ │ │ │ mrc2 15, 2, pc, cr1, cr15, {7} │ │ │ │ - b.n 394b18 │ │ │ │ + b.n 394c78 │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ str r0, [r1, r4] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (39518c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ str r2, [r7, r4] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -470644,30 +470646,30 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (3951e0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ bl 3912d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3918f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 391fd4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d5b8 │ │ │ │ - cmp r2, r9 │ │ │ │ + cmp sl, pc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r3, #31 │ │ │ │ + lsrs r4, r1, #2 │ │ │ │ movs r5, r7 │ │ │ │ - add r1, sp, #24 │ │ │ │ + add r1, sp, #728 @ 0x2d8 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #300] @ (395324 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -470678,24 +470680,24 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #12 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #280] @ (395330 ) │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r6, #24 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #264] @ (395334 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r7, #0 │ │ │ │ bl 38d634 │ │ │ │ mov r0, r4 │ │ │ │ @@ -470762,15 +470764,15 @@ │ │ │ │ add.w r3, r6, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #84] @ (39533c ) │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 391198 │ │ │ │ mov r0, r4 │ │ │ │ bl 385844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -470783,31 +470785,31 @@ │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ mov r0, r9 │ │ │ │ bl 38504c │ │ │ │ b.n 3952ee │ │ │ │ - add lr, lr │ │ │ │ + cmp lr, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r4, 395350 │ │ │ │ + rev16 r4, r0 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r2, 39535e │ │ │ │ + rev16 r2, r5 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r6, 395358 │ │ │ │ + rev16 r6, r0 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r0!, {r3, r7} │ │ │ │ + stmia r1!, {r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - b.n 395778 │ │ │ │ + b.n 3958d8 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 395a98 │ │ │ │ + b.n 394bf8 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 395a44 │ │ │ │ + b.n 394ba4 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39552c │ │ │ │ + b.n 39568c │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #140] @ (3953e8 ) │ │ │ │ @@ -470883,26 +470885,26 @@ │ │ │ │ ldr r1, [pc, #128] @ (39548c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #112] @ (395490 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #112] @ (395494 ) │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #96] @ (395498 ) │ │ │ │ ldr r2, [pc, #96] @ (39549c ) │ │ │ │ ldr r3, [pc, #100] @ (3954a0 ) │ │ │ │ add r1, pc │ │ │ │ strb.w r5, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -470916,40 +470918,40 @@ │ │ │ │ ldr r0, [pc, #76] @ (3954a8 ) │ │ │ │ add r1, pc │ │ │ │ orrs r3, r5 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [pc, #60] @ (3954ac ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add.w r1, r3, #64 @ 0x40 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddcd4 │ │ │ │ - cmn r0, r5 │ │ │ │ + b.w 5ddd84 │ │ │ │ + bics r0, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #74 @ 0x4a │ │ │ │ + cmp r0, #250 @ 0xfa │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r2, #26] │ │ │ │ + strb r6, [r0, #29] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r4, #21 │ │ │ │ + lsls r2, r2, #24 │ │ │ │ movs r5, r7 │ │ │ │ - add r6, pc, #568 @ (adr r6, 3956d0 ) │ │ │ │ + add r7, pc, #248 @ (adr r7, 395590 ) │ │ │ │ movs r4, r7 │ │ │ │ vmaxnm.f32 , , │ │ │ │ ldc2 15, cr15, [pc, #1020] @ 39589c │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1, #-1020]! @ 0xfffffc04 │ │ │ │ - b.n 395958 │ │ │ │ + b.n 395ab8 │ │ │ │ movs r6, r7 │ │ │ │ lsls r2, r0, #27 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -470960,34 +470962,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (39550c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 392a14 │ │ │ │ mov r0, r5 │ │ │ │ bl 38504c │ │ │ │ mov r0, r4 │ │ │ │ bl 391198 │ │ │ │ mov r0, r4 │ │ │ │ bl 385844 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38d820 │ │ │ │ nop │ │ │ │ - tst r2, r5 │ │ │ │ + cmn r2, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb6c4 │ │ │ │ + @ instruction: 0xb774 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb6e2 │ │ │ │ + @ instruction: 0xb792 │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r3, [r1, #3904] @ 0xf40 │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [r0, #4] │ │ │ │ lsrs r3, r3, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -470997,27 +470999,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (395534 ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - b.n 395914 │ │ │ │ + b.n 395a74 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (39555c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ ldr r5, [pc, #720] @ (395830 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -471027,45 +471029,45 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #520] @ (395788 ) │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #508] @ (39578c ) │ │ │ │ ldr r1, [pc, #512] @ (395790 ) │ │ │ │ add.w r3, r7, #16 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #30 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #492] @ (395794 ) │ │ │ │ ldr r1, [pc, #496] @ (395798 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r7, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #476] @ (39579c ) │ │ │ │ ldr r1, [pc, #480] @ (3957a0 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r7, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ ldrb.w r0, [r4, #3908] @ 0xf44 │ │ │ │ blx 260f38 │ │ │ │ mov.w r1, #268435456 @ 0x10000000 │ │ │ │ str.w r0, [r4, #3904] @ 0xf40 │ │ │ │ mov r0, r7 │ │ │ │ @@ -471179,34 +471181,34 @@ │ │ │ │ ldr r1, [pc, #196] @ (3957d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r2 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #180] @ (3957dc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [r7, #1264] @ 0x4f0 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [pc, #160] @ (3957e0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5deb8c │ │ │ │ + b.w 5dec3c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ff744 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ff744 │ │ │ │ b.n 39569a │ │ │ │ @@ -471214,87 +471216,87 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - rors r6, r6 │ │ │ │ + cmp r6, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r2, r3, r5, r6, r7} │ │ │ │ + pop {r2, r3, r4, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r4, #26] │ │ │ │ + strb r0, [r2, #29] │ │ │ │ movs r5, r7 │ │ │ │ - b.n 395ab0 │ │ │ │ + b.n 395c10 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r3, #0] │ │ │ │ + ldrb r4, [r1, #3] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, #174 @ 0xae │ │ │ │ + cmp r1, #94 @ 0x5e │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, #196 @ 0xc4 │ │ │ │ + cmp r1, #116 @ 0x74 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb642 │ │ │ │ + @ instruction: 0xb6f2 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb65c │ │ │ │ + @ instruction: 0xb70c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 395a2c │ │ │ │ + b.n 395b8c │ │ │ │ movs r6, r7 │ │ │ │ - b.n 395a14 │ │ │ │ + b.n 395b74 │ │ │ │ movs r6, r7 │ │ │ │ ldrsb r6, [r6, r2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3959d8 │ │ │ │ + b.n 395b38 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3959dc │ │ │ │ + b.n 395b3c │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r6, 395836 │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 395900 │ │ │ │ + b.n 395a60 │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr13, cr15, {7} @ │ │ │ │ - eors r2, r4 │ │ │ │ + asrs r2, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #72 @ 0x48 │ │ │ │ + movs r5, #248 @ 0xf8 │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r2, #14] │ │ │ │ + strb r2, [r0, #17] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r7, #124] @ 0x7c │ │ │ │ + strb r0, [r5, #2] │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ bl 388374 │ │ │ │ ldr.w r1, [r0, #1152] @ 0x480 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ubfx r0, r3, #3, #5 │ │ │ │ add r0, r4 │ │ │ │ - bl 7571f4 │ │ │ │ + bl 7572a4 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ mov ip, r1 │ │ │ │ ldr.w r3, [r0, #3904] @ 0xf40 │ │ │ │ mov r1, r2 │ │ │ │ ldr.w r0, [r3, ip, lsl #3] │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (3958b4 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #120] @ (3958b8 ) │ │ │ │ @@ -471302,26 +471304,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (3958bc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #104] @ (3958c0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (3958c4 ) │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [pc, #88] @ (3958c8 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ movw ip, #6966 @ 0x1b36 │ │ │ │ movt ip, #8 │ │ │ │ ldr r1, [pc, #80] @ (3958cc ) │ │ │ │ add r3, pc │ │ │ │ orr.w r2, r2, #1 │ │ │ │ @@ -471339,27 +471341,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r7, #48 @ 0x30 │ │ │ │ + subs r7, #224 @ 0xe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r7, #4 │ │ │ │ + lsls r6, r5, #7 │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #424 @ (adr r2, 395a68 ) │ │ │ │ + add r3, pc, #104 @ (adr r3, 395928 ) │ │ │ │ movs r4, r7 │ │ │ │ - movs r3, #254 @ 0xfe │ │ │ │ + movs r4, #174 @ 0xae │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r1, #9] │ │ │ │ + strb r2, [r7, #11] │ │ │ │ movs r7, r7 │ │ │ │ ldr r2, [pc, #512] @ (395acc ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - svc 10 │ │ │ │ + svc 186 @ 0xba │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #100] @ (395944 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -471368,25 +471370,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (39594c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #84] @ (395950 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #84] @ (395954 ) │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #68] @ (395958 ) │ │ │ │ ldr r3, [pc, #72] @ (39595c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #68] @ (395960 ) │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ @@ -471400,31 +471402,31 @@ │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ nop │ │ │ │ - subs r6, #140 @ 0x8c │ │ │ │ + subs r7, #60 @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #110 @ 0x6e │ │ │ │ + movs r4, #30 │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r7, #6] │ │ │ │ + strb r2, [r5, #9] │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 39596e │ │ │ │ + rev r2, r3 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r3, #12] │ │ │ │ + strb r6, [r1, #15] │ │ │ │ movs r5, r7 │ │ │ │ ldc2 15, cr15, [r5], {255} @ 0xff │ │ │ │ mcrr2 15, 15, pc, r5, cr15 @ │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #24] │ │ │ │ + ldrb r2, [r2, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -471434,25 +471436,25 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #40] @ (3959b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r0, [r0, #3904] @ 0xf40 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 261098 │ │ │ │ nop │ │ │ │ - subs r5, #238 @ 0xee │ │ │ │ + subs r6, #158 @ 0x9e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 3958e0 │ │ │ │ + udf #72 @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r4, #16] │ │ │ │ + strb r6, [r2, #19] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #116] @ (395a38 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -471462,68 +471464,68 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ ldr r7, [pc, #104] @ (395a44 ) │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #100] @ (395a48 ) │ │ │ │ add.w r5, r0, #1464 @ 0x5b8 │ │ │ │ ldr r1, [pc, #100] @ (395a4c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #100] @ (395a50 ) │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r3, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 5e524c │ │ │ │ + bl 5e52fc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #64] @ (395a54 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5dd82c │ │ │ │ + bl 5dd8dc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #44] @ (395a58 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5dd74c │ │ │ │ - subs r5, #168 @ 0xa8 │ │ │ │ + b.w 5dd7fc │ │ │ │ + subs r6, #88 @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 395ae4 │ │ │ │ + udf #2 │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r3, #15] │ │ │ │ + strb r6, [r1, #18] │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #112 @ 0x70 │ │ │ │ + movs r3, #32 │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 3959e0 │ │ │ │ + udf #122 @ 0x7a │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 3959b4 │ │ │ │ + udf #98 @ 0x62 │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r7, #2] │ │ │ │ + strb r4, [r5, #5] │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r3, r4, r5, r7} │ │ │ │ + pop {r3, r5, r6, pc} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00395a5c : │ │ │ │ ldrb.w r3, [r0, #3908] @ 0xf44 │ │ │ │ cmp r3, r1 │ │ │ │ ittet gt │ │ │ │ ldrgt.w r3, [r0, #3904] @ 0xf40 │ │ │ │ @@ -471716,29 +471718,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 395bd8 │ │ │ │ + udf #110 @ 0x6e │ │ │ │ movs r6, r7 │ │ │ │ strh r0, [r0, r1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ble.n 395ccc │ │ │ │ + ble.n 395c2c │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 395cb0 │ │ │ │ + ble.n 395c10 │ │ │ │ movs r6, r7 │ │ │ │ - orns r0, r6, #12320768 @ 0xbc0000 │ │ │ │ - orn r0, r4, #12320768 @ 0xbc0000 │ │ │ │ - bgt.n 395bf4 │ │ │ │ + @ instruction: 0xf526003c │ │ │ │ + adds.w r0, r4, #12320768 @ 0xbc0000 │ │ │ │ + ble.n 395d54 │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 395ba8 │ │ │ │ + ble.n 395d08 │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 395b94 │ │ │ │ + ble.n 395cf4 │ │ │ │ movs r6, r7 │ │ │ │ str r4, [r7, r2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -471822,17 +471824,17 @@ │ │ │ │ b.w 2d26d0 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r1, r1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r1, #12] │ │ │ │ movs r6, r7 │ │ │ │ - blt.n 395d14 │ │ │ │ + bgt.n 395c74 │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #656] @ (396008 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00395d78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -471971,25 +471973,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r2, [pc, #1240] @ 3963ec │ │ │ │ ldr.w r1, [pc, #1240] @ 3963f0 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ strd r8, r9, [sp] │ │ │ │ bl 2d7a0c │ │ │ │ mov r1, r0 │ │ │ │ @@ -472025,15 +472027,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ it ge │ │ │ │ movge fp, r8 │ │ │ │ and.w r7, r7, #4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e4c54 │ │ │ │ + bl 5e4d04 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr.w r0, [pc, #1104] @ 3963fc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ bl 2d47a8 │ │ │ │ mov r6, r0 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -472415,90 +472417,90 @@ │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r7, [pc, #320] @ (3964e8 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #272] @ (3964c0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r2, #24 │ │ │ │ + subs r2, #200 @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr??.w r0, [r6, #60] @ 0x3c │ │ │ │ - str??.w r0, [sl, #60] @ 0x3c │ │ │ │ - rsbs r0, sl, #60 @ 0x3c │ │ │ │ - bge.n 39630c │ │ │ │ + vld1.8 @ instruction: 0xf9a6003c │ │ │ │ + ldrsb.w r0, [sl, #60] @ 0x3c │ │ │ │ + @ instruction: 0xf28a003c │ │ │ │ + blt.n 39646c │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 3962fc │ │ │ │ + blt.n 39645c │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r6, r7] │ │ │ │ + ldrsb r6, [r4, r2] │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 3964b4 │ │ │ │ + blt.n 396414 │ │ │ │ movs r6, r7 │ │ │ │ - sbcs.w r0, r2, #60 @ 0x3c │ │ │ │ - bge.n 396470 │ │ │ │ + @ instruction: 0xf222003c │ │ │ │ + bge.n 3963d0 │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 396474 │ │ │ │ + bge.n 3963d4 │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 396450 │ │ │ │ + bge.n 3963b0 │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 396420 │ │ │ │ + bge.n 396380 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r3, #5 │ │ │ │ + subs r4, r1, #0 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r4, #0] │ │ │ │ + ldr r6, [r2, #12] │ │ │ │ movs r7, r7 │ │ │ │ - cbz r4, 396442 │ │ │ │ + cbz r4, 39646e │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r0, #80] @ 0x50 │ │ │ │ + ldr r0, [r6, #88] @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ - bls.n 396478 │ │ │ │ + bls.n 3963d8 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 39641c │ │ │ │ + bls.n 39637c │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 39640c │ │ │ │ + bls.n 39636c │ │ │ │ movs r6, r7 │ │ │ │ - ands.w r0, ip, #60 @ 0x3c │ │ │ │ - bhi.n 3963e8 │ │ │ │ + @ instruction: 0xf0cc003c │ │ │ │ + bls.n 396348 │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r2, r1] │ │ │ │ + strb r2, [r0, r4] │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 3963f4 │ │ │ │ + bls.n 396354 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 395d4c │ │ │ │ + b.n 395eac │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 39636c │ │ │ │ + bls.n 3964cc │ │ │ │ movs r6, r7 │ │ │ │ - vmvn.i32 d16, #44 @ 0x0000002c │ │ │ │ - bhi.n 396350 │ │ │ │ + orns r0, r2, #60 @ 0x3c │ │ │ │ + bls.n 3964b0 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r7, r7] │ │ │ │ + strb r4, [r5, r2] │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 396388 │ │ │ │ + bls.n 3964e8 │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 3964f0 │ │ │ │ + bls.n 396450 │ │ │ │ movs r6, r7 │ │ │ │ - vqadd.s32 d16, d2, d28 │ │ │ │ - bhi.n 39651c │ │ │ │ + ands.w r0, r2, #60 @ 0x3c │ │ │ │ + bls.n 39647c │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 3964bc │ │ │ │ + bhi.n 39641c │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 39649c │ │ │ │ + bhi.n 3963fc │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 3964c0 │ │ │ │ + bhi.n 396420 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 396490 │ │ │ │ + bvc.n 3963f0 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 3963a0 │ │ │ │ + bhi.n 396500 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 396aa8 │ │ │ │ + b.n 396c08 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 3963a0 │ │ │ │ + bhi.n 396500 │ │ │ │ movs r6, r7 │ │ │ │ - mrc 0, 2, r0, cr4, cr12, {1} │ │ │ │ + vqadd.s8 d0, d4, d28 │ │ │ │ ldr r2, [pc, #832] @ (39679c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0039645c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -472517,15 +472519,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [pc, #136] @ (396514 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 5e5b7c │ │ │ │ + bl 5e5c2c │ │ │ │ cbz r0, 3964a2 │ │ │ │ ldrb.w r3, [sp, #19] │ │ │ │ cbz r3, 3964cc │ │ │ │ ldr r2, [pc, #116] @ (396518 ) │ │ │ │ ldr r3, [pc, #104] @ (396510 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -472548,46 +472550,46 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add.w r6, r3, #20 │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r1, r4 │ │ │ │ str.w r7, [r0, #3976] @ 0xf88 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #30 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ addw r1, r0, #3912 @ 0xf48 │ │ │ │ mov r0, r8 │ │ │ │ bl 395d78 │ │ │ │ b.n 3964a2 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #416] @ (3966ac ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r6, #16] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ movs r5, r7 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, r0] │ │ │ │ + strh r0, [r3, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #248] @ (396614 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r3, #40 @ 0x28 │ │ │ │ + adds r3, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 3965b8 │ │ │ │ + bcs.n 396518 │ │ │ │ movs r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (396530 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ subs r6, #130 @ 0x82 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r1, r3 │ │ │ │ @@ -472675,15 +472677,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3965ea │ │ │ │ ldr r0, [pc, #120] @ (396698 ) │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3965ea │ │ │ │ ldr.w r4, [r4, #948] @ 0x3b4 │ │ │ │ movs r1, #0 │ │ │ │ b.n 3965e2 │ │ │ │ ldr.w r4, [r4, #944] @ 0x3b0 │ │ │ │ movs r1, #0 │ │ │ │ b.n 3965e2 │ │ │ │ @@ -472693,47 +472695,47 @@ │ │ │ │ ldr r1, [pc, #84] @ (39669c ) │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r5, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r6, [r4, #932] @ 0x3a4 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ str.w r1, [r4, #964] @ 0x3c4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ b.n 3965e2 │ │ │ │ ldr r1, [pc, #44] @ (3966a0 ) │ │ │ │ ldr r0, [pc, #48] @ (3966a4 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 396560 │ │ │ │ nop │ │ │ │ blxns r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 3966f8 │ │ │ │ + bcc.n 396658 │ │ │ │ movs r6, r7 │ │ │ │ add r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #168 @ 0xa8 │ │ │ │ + adds r2, #88 @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 396628 │ │ │ │ + bcc.n 396788 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 39670c │ │ │ │ sub sp, #8 │ │ │ │ @@ -472741,45 +472743,45 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (396714 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #68] @ (396718 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5ddcd4 │ │ │ │ + bl 5ddd84 │ │ │ │ ldr r3, [pc, #60] @ (39671c ) │ │ │ │ ldr r1, [pc, #60] @ (396720 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5df064 │ │ │ │ + bl 5df114 │ │ │ │ ldr r3, [pc, #52] @ (396724 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r1, #90 @ 0x5a │ │ │ │ + adds r2, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r2, #22 │ │ │ │ + asrs r4, r0, #25 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r4, #60] @ 0x3c │ │ │ │ + str r0, [r2, #72] @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xf7c40064 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #188 @ 0xbc │ │ │ │ @@ -472804,25 +472806,25 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ mov.w r6, #0 │ │ │ │ ldr r6, [pc, #280] @ (39687c ) │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #276] @ (396880 ) │ │ │ │ add r6, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [pc, #264] @ (396884 ) │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ add r5, pc │ │ │ │ blx 262b9c │ │ │ │ ldrb.w r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -472855,31 +472857,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73e188 │ │ │ │ + bl 73e238 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str.w r6, [r4, #920] @ 0x398 │ │ │ │ bl 44cb20 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 723728 │ │ │ │ + bl 7237d8 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ umull r2, r5, r2, r3 │ │ │ │ str.w r2, [r4, #928] @ 0x3a0 │ │ │ │ mla r5, r3, r1, r5 │ │ │ │ str.w r5, [r4, #932] @ 0x3a4 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldrd r3, r2, [r4, #928] @ 0x3a0 │ │ │ │ subs r3, r3, r0 │ │ │ │ str.w r3, [r4, #928] @ 0x3a0 │ │ │ │ sbc.w r2, r2, r1 │ │ │ │ str.w r2, [r4, #932] @ 0x3a4 │ │ │ │ ldr r2, [pc, #96] @ (396894 ) │ │ │ │ ldr r3, [pc, #60] @ (396870 ) │ │ │ │ @@ -472902,25 +472904,25 @@ │ │ │ │ nop │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp sl, r4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r0, #216 @ 0xd8 │ │ │ │ + adds r1, #136 @ 0x88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #28 │ │ │ │ + asrs r4, r7, #30 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r3, #28 │ │ │ │ + asrs r6, r1, #31 │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 3968f4 │ │ │ │ + bcs.n 396854 │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 3968ac │ │ │ │ + bcs.n 39680c │ │ │ │ movs r6, r7 │ │ │ │ cmp r6, fp │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r4, #18 │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -472938,18 +472940,18 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #72] @ (3968fc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #944] @ 0x3b0 │ │ │ │ strd r2, r3, [r4, #952] @ 0x3b8 │ │ │ │ str.w r1, [r4, #960] @ 0x3c0 │ │ │ │ add sp, #8 │ │ │ │ @@ -472957,27 +472959,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r7, #106 @ 0x6a │ │ │ │ + adds r0, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 396894 │ │ │ │ + bne.n 3969f4 │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 3968d4 │ │ │ │ + bne.n 396834 │ │ │ │ movs r6, r7 │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #28] @ 396920 │ │ │ │ ldr.w r1, [r0, #960] @ 0x3c0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ and.w r1, r1, #1 │ │ │ │ vstr d7, [r3, #952] @ 0x3b8 │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -472987,36 +472989,36 @@ │ │ │ │ ldr r3, [pc, #116] @ (3969ac ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #116] @ (3969b0 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r6, r5, [r0, #928] @ 0x3a0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ adds.w ip, r0, r6 │ │ │ │ ldrd r2, r3, [r4, #944] @ 0x3b0 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ cmp ip, r2 │ │ │ │ sbcs r5, r3 │ │ │ │ bcc.n 396980 │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr.w r1, [r4, #960] @ 0x3c0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strd r2, r3, [r4, #952] @ 0x3b8 │ │ │ │ and.w r1, r1, #1 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5e02cc │ │ │ │ + b.w 5e037c │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ subs r2, r2, r1 │ │ │ │ ldr.w r1, [r4, #932] @ 0x3a4 │ │ │ │ sbc.w r3, r3, r1 │ │ │ │ - bl 73e504 │ │ │ │ + bl 73e5b4 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #952] @ 0x3b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -473047,19 +473049,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #80] @ (396a3c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r4, r1 │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs r0, r5, r0 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ ldr.w r2, [r3, #936] @ 0x3a8 │ │ │ │ subs r2, r2, r0 │ │ │ │ str.w r2, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r2, [r3, #940] @ 0x3ac │ │ │ │ @@ -473152,15 +473154,15 @@ │ │ │ │ @ instruction: 0xffc9ffff │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ movs r1, #0 │ │ │ │ str.w r1, [r3, #956] @ 0x3bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr r3, [pc, #268] @ (396c30 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 396a7a │ │ │ │ ldr r3, [pc, #260] @ (396c34 ) │ │ │ │ @@ -473175,31 +473177,31 @@ │ │ │ │ bpl.n 396a7a │ │ │ │ ldr r0, [pc, #244] @ (396c38 ) │ │ │ │ mov r3, r9 │ │ │ │ strd r7, r8, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 73e21c │ │ │ │ + bl 73e2cc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r1, [r3, #952] @ 0x3b8 │ │ │ │ b.n 396a70 │ │ │ │ ldr.w r0, [r3, #956] @ 0x3bc │ │ │ │ and.w r1, r7, #1 │ │ │ │ str.w r1, [r3, #960] @ 0x3c0 │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5e02cc │ │ │ │ + bl 5e037c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 396a70 │ │ │ │ str.w r7, [r3, #948] @ 0x3b4 │ │ │ │ b.n 396a70 │ │ │ │ mov r0, r3 │ │ │ │ str.w r7, [r3, #944] @ 0x3b0 │ │ │ │ str r2, [sp, #0] │ │ │ │ @@ -473208,15 +473210,15 @@ │ │ │ │ b.n 396a70 │ │ │ │ ldr r1, [pc, #156] @ (396c3c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrd r5, r6, [r3, #928] @ 0x3a0 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ ldr.w r2, [r3, #928] @ 0x3a0 │ │ │ │ subs.w ip, r2, r0 │ │ │ │ ldr.w r2, [r3, #932] @ 0x3a4 │ │ │ │ sbc.w r1, r2, r1 │ │ │ │ @@ -473228,15 +473230,15 @@ │ │ │ │ b.n 396a70 │ │ │ │ ldr r1, [pc, #92] @ (396c3c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrd r5, r6, [r3, #928] @ 0x3a0 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 73e5d8 │ │ │ │ + bl 73e688 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ ldr.w r2, [r3, #928] @ 0x3a0 │ │ │ │ subs r0, r2, r0 │ │ │ │ ldr.w r2, [r3, #932] @ 0x3a4 │ │ │ │ sbc.w ip, r2, r1 │ │ │ │ @@ -473247,33 +473249,33 @@ │ │ │ │ b.n 396a70 │ │ │ │ ldr r1, [pc, #44] @ (396c40 ) │ │ │ │ ldr r0, [pc, #44] @ (396c44 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 396a70 │ │ │ │ nop │ │ │ │ cmp r4, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #720] @ (396f08 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r3, r5, r6} │ │ │ │ + ldmia r7!, {r2, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ add r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #6 │ │ │ │ + cmp r4, #182 @ 0xb6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5!, {r2, r3, r4} │ │ │ │ + ldmia r5!, {r2, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00396c48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -473394,15 +473396,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ subs r7, #160 @ 0xa0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #20 │ │ │ │ + asrs r6, r3, #23 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (396dd0 ) │ │ │ │ @@ -473410,25 +473412,25 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #92] @ (396dd8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #80] @ (396ddc ) │ │ │ │ ldr r1, [pc, #84] @ (396de0 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r2, [pc, #68] @ (396de4 ) │ │ │ │ ldr r5, [pc, #68] @ (396de8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #68] @ (396dec ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [pc, #68] @ (396df0 ) │ │ │ │ @@ -473444,23 +473446,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cmp r2, #250 @ 0xfa │ │ │ │ + cmp r3, #170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r4, #27 │ │ │ │ + lsrs r0, r2, #30 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r5, r6] │ │ │ │ + ldrh r0, [r3, r1] │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #16 │ │ │ │ + subs r6, #192 @ 0xc0 │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, #34 @ 0x22 │ │ │ │ + subs r6, #210 @ 0xd2 │ │ │ │ movs r5, r7 │ │ │ │ lsls r3, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #60 @ 0x3c │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -473469,17 +473471,17 @@ │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ b.w 261098 │ │ │ │ ldr r1, [pc, #8] @ (396e0c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 728568 │ │ │ │ + b.w 728618 │ │ │ │ nop │ │ │ │ - asrs r0, r7, #17 │ │ │ │ + asrs r0, r5, #20 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -473488,42 +473490,42 @@ │ │ │ │ blx 263554 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldrd r0, r1, [r2] │ │ │ │ strd r0, r1, [r4] │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 5e3298 │ │ │ │ + bl 5e3348 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 631e84 │ │ │ │ + bl 631f34 │ │ │ │ ldr r3, [pc, #20] @ (396e5c ) │ │ │ │ ldr r1, [pc, #20] @ (396e60 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73ad84 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r6, r7} │ │ │ │ + b.w 73ae34 │ │ │ │ + ldmia r4!, {r2, r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ movs r2, #121 @ 0x79 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (396e88 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ adds r6, #12 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 396ee8 │ │ │ │ @@ -473532,15 +473534,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (396ef0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r1, [pc, #56] @ (396ef4 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 396ef8 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #48] @ (396efc ) │ │ │ │ @@ -473550,39 +473552,39 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ddcd4 │ │ │ │ + b.w 5ddd84 │ │ │ │ nop │ │ │ │ - cmp r1, #206 @ 0xce │ │ │ │ + cmp r2, #126 @ 0x7e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r6, #22 │ │ │ │ + lsrs r0, r4, #25 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r7, r7] │ │ │ │ + ldrb r2, [r5, r2] │ │ │ │ movs r7, r7 │ │ │ │ lsrs r5, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r5, r7} │ │ │ │ + ldmia r4, {r1, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ adds r5, #47 @ 0x2f │ │ │ │ movs r0, r0 │ │ │ │ subs.w r0, sl, #100 @ 0x64 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 62a608 │ │ │ │ + bl 62a6b8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r4, #20] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi.w 397098 │ │ │ │ cmp r3, #29 │ │ │ │ bls.w 3970ac │ │ │ │ @@ -473998,15 +474000,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 397326 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #488] @ 0x1e8 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 3972f0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 3972f0 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ @@ -474046,19 +474048,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ b.n 39732a │ │ │ │ nop │ │ │ │ - movs r5, #152 @ 0x98 │ │ │ │ + movs r6, #72 @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r1, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r2, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 3973e0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -474067,15 +474069,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (3973e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r2, [pc, #48] @ (3973ec ) │ │ │ │ add.w r1, r0, #128 @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 42e110 │ │ │ │ @@ -474083,21 +474085,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r4, #206 @ 0xce │ │ │ │ + movs r5, #126 @ 0x7e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {} │ │ │ │ + stmia r7!, {r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r1, r2, r4} │ │ │ │ + stmia r7!, {r1, r2, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - push {r4, lr} │ │ │ │ + push {r6, r7, lr} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 397450 │ │ │ │ sub sp, #20 │ │ │ │ @@ -474106,15 +474108,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (397458 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #488] @ 0x1e8 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2fc810 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (39745c ) │ │ │ │ @@ -474127,21 +474129,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r4, #106 @ 0x6a │ │ │ │ + movs r5, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r7} │ │ │ │ + stmia r7!, {r2, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r2, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r5, r7} │ │ │ │ + stmia r7!, {r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #136] @ 3974f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -474150,19 +474152,19 @@ │ │ │ │ ldr r1, [pc, #132] @ (397500 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 5deec4 │ │ │ │ + bl 5def74 │ │ │ │ ldr.w r1, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r4, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 3974d0 │ │ │ │ ldr r0, [pc, #92] @ (397504 ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -474194,23 +474196,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - movs r3, #250 @ 0xfa │ │ │ │ + movs r4, #170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r2, r3, r5} │ │ │ │ + stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r1, r2, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r2, r3, r4, r5} │ │ │ │ + stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r5} │ │ │ │ + stmia r6!, {r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #416] @ (3976c0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -474225,24 +474227,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #392] @ (3976d0 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #14 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr.w r7, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r7, r2 │ │ │ │ bhi.n 397618 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ adds r2, r6, #1 │ │ │ │ @@ -474253,15 +474255,15 @@ │ │ │ │ ldr.w r4, [r4, #492] @ 0x1ec │ │ │ │ adds r2, r4, #1 │ │ │ │ beq.n 3975d6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi.n 3975fa │ │ │ │ mov r8, r0 │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 397664 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -474273,15 +474275,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 3975b0 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ cmp r4, r3 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ movne r5, #0 │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3976aa │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3975d2 │ │ │ │ dmb ish │ │ │ │ @@ -474313,25 +474315,25 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #212] @ (3976dc ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 397632 │ │ │ │ ldr r4, [pc, #196] @ (3976e0 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #196] @ (3976e4 ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -474340,15 +474342,15 @@ │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #156] @ (3976ec ) │ │ │ │ mov.w r2, #344 @ 0x158 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 397632 │ │ │ │ ldr r3, [pc, #136] @ (3976f0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 397590 │ │ │ │ @@ -474359,74 +474361,74 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 397632 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (397700 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ad84 │ │ │ │ + bl 72ae34 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 3975d6 │ │ │ │ b.n 397674 │ │ │ │ ldr r3, [pc, #88] @ (397704 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #88] @ (397708 ) │ │ │ │ ldr r0, [pc, #88] @ (39770c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r3, #70 @ 0x46 │ │ │ │ + movs r3, #246 @ 0xf6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r7, #186 @ 0xba │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r5!, {r7} │ │ │ │ + stmia r6!, {r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r3, r4, r7} │ │ │ │ + stmia r6!, {r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r3, r4} │ │ │ │ + stmia r5!, {r1, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #110 @ 0x6e │ │ │ │ + movs r3, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r3, r5} │ │ │ │ + stmia r5!, {r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r3, r5, r6} │ │ │ │ + stmia r5!, {r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r2, r3, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r2, r6, r7} │ │ │ │ + stmia r5!, {r2, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r2, r3, r4} │ │ │ │ + stmia r4!, {r2, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #248 @ 0xf8 │ │ │ │ + movs r2, #168 @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r3, r6, r7} │ │ │ │ + stmia r5!, {r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #194 @ 0xc2 │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r3, r4, r6} │ │ │ │ + stmia r1!, {r3} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r0!, {r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r2, r3, r4} │ │ │ │ movs r4, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ (39784c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -474463,25 +474465,25 @@ │ │ │ │ bne.n 39780a │ │ │ │ ldrb.w r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3977f4 │ │ │ │ ldrb.w r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 5ebc54 │ │ │ │ + bl 5ebd04 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5eb838 │ │ │ │ + bl 5eb8e8 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ec2a4 │ │ │ │ + bl 5ec354 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ec2a4 │ │ │ │ + bl 5ec354 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cbz r3, 3977b0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -474493,15 +474495,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 397752 │ │ │ │ mov r0, r7 │ │ │ │ bl 396e00 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5ebc54 │ │ │ │ + bl 5ebd04 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -474551,45 +474553,45 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #192 @ 0xc0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #12 │ │ │ │ + lsrs r6, r4, #15 │ │ │ │ movs r4, r7 │ │ │ │ - movs r0, #140 @ 0x8c │ │ │ │ + movs r1, #60 @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r3, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r5} │ │ │ │ movs r6, r7 │ │ │ │ - movs r0, #118 @ 0x76 │ │ │ │ + movs r1, #38 @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r5} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r4, r6, r7} │ │ │ │ + stmia r4!, {r7} │ │ │ │ movs r6, r7 │ │ │ │ - movs r0, #96 @ 0x60 │ │ │ │ + movs r1, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r3} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r2, r3, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - movs r0, #74 @ 0x4a │ │ │ │ + movs r0, #250 @ 0xfa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r3, r6} │ │ │ │ + stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r2, r5, r6} │ │ │ │ + stmia r4!, {r2, r4} │ │ │ │ movs r6, r7 │ │ │ │ - movs r0, #54 @ 0x36 │ │ │ │ + movs r0, #230 @ 0xe6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r2, r4, r5} │ │ │ │ + stmia r2!, {r2, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r3, r4, r5} │ │ │ │ + stmia r3!, {r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #184] @ (397960 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -474672,24 +474674,24 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #50 @ 0x32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #6 │ │ │ │ + lsrs r4, r1, #9 │ │ │ │ movs r4, r7 │ │ │ │ bl 9f976 │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r2, r4, #4 │ │ │ │ + subs r2, r2, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r5} │ │ │ │ + stmia r1!, {r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r2!, {r2, r5} │ │ │ │ + stmia r2!, {r2, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -474720,19 +474722,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r4, #2 │ │ │ │ + subs r2, r2, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r5, r7} │ │ │ │ + stmia r1!, {r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r2, r5, r7} │ │ │ │ + stmia r2!, {r2, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #348] @ 0x15c │ │ │ │ sub sp, #8 │ │ │ │ @@ -474797,22 +474799,22 @@ │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ adds r2, #222 @ 0xde │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #32 │ │ │ │ + lsrs r2, r2, #3 │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, r3, #7 │ │ │ │ + subs r4, r1, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - itte le │ │ │ │ - movle r6, r7 │ │ │ │ - stmiale r1!, {r1, r2, r6} │ │ │ │ - movgt r6, r7 │ │ │ │ + stmia r0!, {r1, r3, r7} │ │ │ │ + movs r6, r7 │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #608] @ (397d30 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r5, [pc, #608] @ (397d34 ) │ │ │ │ @@ -474829,52 +474831,52 @@ │ │ │ │ ldr.w r8, [pc, #604] @ 397d44 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r8, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r7, [r0, #492] @ 0x1ec │ │ │ │ adds r1, r5, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.w 397c26 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 397bb0 │ │ │ │ add.w r0, r4, #452 @ 0x1c4 │ │ │ │ - bl 728334 │ │ │ │ + bl 7283e4 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r4, #480 @ 0x1e0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #480] @ 0x1e0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r1, [pc, #536] @ (397d48 ) │ │ │ │ ldr r2, [pc, #540] @ (397d4c ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #532] @ (397d50 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 397b4e │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cbz r5, 397b86 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ ldr r2, [pc, #504] @ (397d54 ) │ │ │ │ ldr r3, [pc, #476] @ (397d3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -474894,25 +474896,25 @@ │ │ │ │ ldr r1, [pc, #464] @ (397d60 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr r1, [pc, #448] @ (397d64 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ bl 2ffba8 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b.n 397b5a │ │ │ │ mov.w r9, #1 │ │ │ │ ldr.w sl, [r4, #488] @ 0x1e8 │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r7, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 397bd4 │ │ │ │ ldr r3, [pc, #416] @ (397d68 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -474927,15 +474929,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ bl 3972b4 │ │ │ │ cbz r0, 397bf2 │ │ │ │ ldr.w r5, [r0, #492] @ 0x1ec │ │ │ │ subs r5, r5, r7 │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 397d1a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 397c16 │ │ │ │ dmb ish │ │ │ │ @@ -474957,15 +474959,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ moveq r7, r3 │ │ │ │ mov.w r9, #1 │ │ │ │ it eq │ │ │ │ streq.w r3, [r0, #492] @ 0x1ec │ │ │ │ ldr.w sl, [r4, #488] @ 0x1e8 │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r5, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 397c5a │ │ │ │ ldr r3, [pc, #280] @ (397d68 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -474979,15 +474981,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 3972b4 │ │ │ │ cbz r0, 397ca6 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ subs r7, r3, r7 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 397d1a │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r2, 397c96 │ │ │ │ dmb ish │ │ │ │ @@ -475008,109 +475010,109 @@ │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ b.n 397b14 │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r3, [pc, #184] @ (397d6c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ad84 │ │ │ │ + bl 72ae34 │ │ │ │ b.n 397c96 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #168] @ (397d6c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ad84 │ │ │ │ + bl 72ae34 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 397c1a │ │ │ │ str.w r7, [r4, #492] @ 0x1ec │ │ │ │ b.n 397b14 │ │ │ │ ldr r3, [pc, #148] @ (397d70 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #148] @ (397d74 ) │ │ │ │ ldr r1, [pc, #148] @ (397d78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 397b5a │ │ │ │ ldr r3, [pc, #128] @ (397d7c ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #128] @ (397d80 ) │ │ │ │ ldr r1, [pc, #132] @ (397d84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 397b5a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (397d88 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #108] @ (397d8c ) │ │ │ │ ldr r0, [pc, #108] @ (397d90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, r4, #6 │ │ │ │ + subs r0, r2, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r2, #6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - it gt │ │ │ │ - movgt r6, r7 │ │ │ │ + stmia r0!, {r3, r4, r5, r6} │ │ │ │ + movs r6, r7 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ittt le │ │ │ │ - movle r6, r7 │ │ │ │ - addle r1, #246 @ 0xf6 │ │ │ │ - lslle r6, r4, #1 │ │ │ │ - adds r2, r0, #5 │ │ │ │ + stmia r0!, {r1, r2, r3, r7} │ │ │ │ + movs r6, r7 │ │ │ │ + adds r1, #246 @ 0xf6 │ │ │ │ + lsls r6, r4, #1 │ │ │ │ + adds r2, r6, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - nop {7} │ │ │ │ + stmia r0!, {r5} │ │ │ │ movs r6, r7 │ │ │ │ - itet hi │ │ │ │ - movhi r6, r7 │ │ │ │ - addls r1, #134 @ 0x86 │ │ │ │ - lslhi r6, r4, #1 │ │ │ │ - adds r6, r4, #3 │ │ │ │ + stmia r0!, {r1, r3, r4, r5} │ │ │ │ + movs r6, r7 │ │ │ │ + adds r1, #134 @ 0x86 │ │ │ │ + lsls r6, r4, #1 │ │ │ │ + adds r6, r2, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r1, #3 │ │ │ │ + lsls r4, r7, #5 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #88] @ (397dbc ) │ │ │ │ + ldr r7, [pc, #792] @ (39807c ) │ │ │ │ movs r7, r7 │ │ │ │ ldc2l 15, cr15, [pc, #1020] @ 398164 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, r6 │ │ │ │ + adds r2, r0, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - yield │ │ │ │ + nop {12} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r3, r7, pc} │ │ │ │ + bkpt 0x0038 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r6, r5 │ │ │ │ + adds r4, r4, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ittt eq │ │ │ │ - moveq r6, r7 │ │ │ │ - popeq {r1, r3, r5, r6, pc} │ │ │ │ - moveq r6, r7 │ │ │ │ - subs r2, r2, r5 │ │ │ │ + itee lt │ │ │ │ + movlt r6, r7 │ │ │ │ + bkpt 0x001a │ │ │ │ + movge r6, r7 │ │ │ │ + adds r2, r0, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 397dca │ │ │ │ + hlt 0x0018 │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r4, 397dd2 │ │ │ │ + hlt 0x002c │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #24 │ │ │ │ @@ -475144,15 +475146,15 @@ │ │ │ │ cbnz r2, 397e28 │ │ │ │ movs r3, #6 │ │ │ │ strb.w r6, [sp, #21] │ │ │ │ strb.w r3, [sp, #20] │ │ │ │ add.w r0, r8, #92 @ 0x5c │ │ │ │ strb.w r7, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 62a81c │ │ │ │ + bl 62a8cc │ │ │ │ ldr r3, [pc, #88] @ (397e5c ) │ │ │ │ str.w r0, [r8, #344] @ 0x158 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r3, [r4, #2] │ │ │ │ @@ -475177,41 +475179,41 @@ │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ movs r3, #6 │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (397e68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 397dea │ │ │ │ cmp r7, #54 @ 0x36 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #368] @ (397fd4 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r6, r7, pc} │ │ │ │ + bkpt 0x0074 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00397e6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #160] @ (397f20 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 397eb8 │ │ │ │ @@ -475221,15 +475223,15 @@ │ │ │ │ str.w ip, [r0] │ │ │ │ dmb ish │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 3972b4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 397f0c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 397eea │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ @@ -475247,15 +475249,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 397ed6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (397f28 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ad84 │ │ │ │ + bl 72ae34 │ │ │ │ b.n 397ed6 │ │ │ │ ldr r3, [pc, #28] @ (397f2c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (397f30 ) │ │ │ │ ldr r0, [pc, #32] @ (397f34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -475264,33 +475266,33 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, r5 │ │ │ │ + subs r0, r2, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb7f6 │ │ │ │ + @ instruction: 0xb8a6 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb80a │ │ │ │ + @ instruction: 0xb8ba │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00397f38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #148] @ (397fe0 ) │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w ip, r4, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r4, 397f76 │ │ │ │ ldr r4, [pc, #120] @ (397fe4 ) │ │ │ │ @@ -475300,16 +475302,16 @@ │ │ │ │ dmb ish │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 3972b4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 397f88 │ │ │ │ - bl 5e3298 │ │ │ │ - bl 732ea8 │ │ │ │ + bl 5e3348 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 397fcc │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 397faa │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ @@ -475327,15 +475329,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 397f96 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (397fe8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ad84 │ │ │ │ + bl 72ae34 │ │ │ │ b.n 397f96 │ │ │ │ ldr r3, [pc, #28] @ (397fec ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (397ff0 ) │ │ │ │ ldr r0, [pc, #32] @ (397ff4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -475344,58 +475346,58 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ cmp r5, #148 @ 0x94 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, r2 │ │ │ │ + adds r0, r2, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb736 │ │ │ │ + @ instruction: 0xb7e6 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb74a │ │ │ │ + @ instruction: 0xb7fa │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00397ff8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w ip, [pc, #60] @ 39804c │ │ │ │ ldr r2, [pc, #60] @ (398050 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #60] @ (398054 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 398038 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r4, r3, r1 │ │ │ │ + adds r4, r1, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - hlt 0x000e │ │ │ │ + cbnz r6, 3980a2 │ │ │ │ movs r6, r7 │ │ │ │ - hlt 0x0028 │ │ │ │ + cbnz r0, 3980ae │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00398058 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -475405,15 +475407,15 @@ │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #72] @ (3980c0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5dc3f4 │ │ │ │ + bl 5dc4a4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w ip, [pc, #64] @ 3980c4 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r2, [pc, #56] @ (3980c8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #56] @ (3980cc ) │ │ │ │ @@ -475421,27 +475423,27 @@ │ │ │ │ str r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #68] @ 0x44 │ │ │ │ add.w lr, lr, #1 │ │ │ │ str.w lr, [r4] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5dc278 │ │ │ │ + b.w 5dc328 │ │ │ │ nop │ │ │ │ adds r7, #168 @ 0xa8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - cbnz r4, 398100 │ │ │ │ + hlt 0x0024 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r4, #31 │ │ │ │ + adds r6, r2, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfbc4003b │ │ │ │ - mov sl, r1 │ │ │ │ + ldc2l 0, cr0, [r4], #-236 @ 0xffffff14 │ │ │ │ + bx r7 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003980d0 : │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #350] @ 0x15e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -475467,43 +475469,43 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 632af8 │ │ │ │ + bl 632ba8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 398204 │ │ │ │ ldr r0, [pc, #296] @ (398248 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5de93c │ │ │ │ + bl 5de9ec │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ (39824c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 260ddc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5e5414 │ │ │ │ + bl 5e54c4 │ │ │ │ mov r0, r5 │ │ │ │ blx 26109c │ │ │ │ ldr r3, [pc, #264] @ (398250 ) │ │ │ │ ldr r2, [pc, #268] @ (398254 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #268] @ (398258 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ blx 261b74 │ │ │ │ ldr r0, [r6, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -475516,46 +475518,46 @@ │ │ │ │ bl 42de04 │ │ │ │ ldr r6, [pc, #220] @ (39825c ) │ │ │ │ ldr r1, [pc, #220] @ (398260 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5dd7ec │ │ │ │ + bl 5dd89c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e3c2c │ │ │ │ + bl 5e3cdc │ │ │ │ cbz r0, 3981a2 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd74c │ │ │ │ + bl 5dd7fc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 3981be │ │ │ │ ldr r6, [pc, #188] @ (398264 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e3c2c │ │ │ │ + bl 5e3cdc │ │ │ │ cbz r0, 3981be │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dd8a8 │ │ │ │ + bl 5dd958 │ │ │ │ ldr r1, [pc, #168] @ (398268 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2fe7d0 │ │ │ │ cbz r0, 39822e │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5dec4c │ │ │ │ + bl 5decfc │ │ │ │ cbz r0, 39822e │ │ │ │ ldr r2, [pc, #144] @ (39826c ) │ │ │ │ ldr r3, [pc, #100] @ (398244 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -475567,67 +475569,67 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 631364 │ │ │ │ + bl 631414 │ │ │ │ cbz r0, 398236 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cbz r3, 398228 │ │ │ │ ldr r0, [pc, #92] @ (398270 ) │ │ │ │ add r0, pc │ │ │ │ b.n 398122 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 72e544 │ │ │ │ + bl 72e5f4 │ │ │ │ movs r5, #0 │ │ │ │ b.n 3981da │ │ │ │ ldr r0, [pc, #72] @ (398274 ) │ │ │ │ add r0, pc │ │ │ │ b.n 398122 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e290c │ │ │ │ + bl 5e29bc │ │ │ │ b.n 398224 │ │ │ │ ldr r0, [pc, #64] @ (398278 ) │ │ │ │ add r0, pc │ │ │ │ b.n 398122 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ cmp r3, #240 @ 0xf0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 39829c │ │ │ │ + cbnz r0, 3982c8 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r4, 3982a0 │ │ │ │ + cbnz r4, 3982cc │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r5, #28 │ │ │ │ + asrs r0, r3, #31 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r4, 39826e │ │ │ │ + rev r4, r1 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r6, 398278 │ │ │ │ + rev r6, r4 │ │ │ │ movs r6, r7 │ │ │ │ - revsh r6, r7 │ │ │ │ + cbnz r6, 3982ca │ │ │ │ movs r6, r7 │ │ │ │ - revsh r4, r6 │ │ │ │ + cbnz r4, 3982cc │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #230 @ 0xe6 │ │ │ │ + movs r6, #150 @ 0x96 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r0, #19 │ │ │ │ + lsls r2, r6, #21 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [pc, #552] @ (39849c ) │ │ │ │ + ldr r7, [pc, #232] @ (39835c ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [pc, #296] @ (3983a0 ) │ │ │ │ + ldr r6, [pc, #1000] @ (398660 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [pc, #240] @ (39836c ) │ │ │ │ + ldr r6, [pc, #944] @ (39862c ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0039827c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -475652,46 +475654,46 @@ │ │ │ │ blx 262b9c │ │ │ │ add r0, sp, #16 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ - bl 72e8e8 │ │ │ │ + bl 72e998 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ blt.n 398316 │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 60b060 │ │ │ │ + bl 60b110 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 39830c │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 731324 │ │ │ │ + bl 7313d4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #100] @ (398358 ) │ │ │ │ - bl 631430 │ │ │ │ + bl 6314e0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r7, r5] │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ bl 3980dc │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge.n 3982da │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 72e900 │ │ │ │ + bl 72e9b0 │ │ │ │ ldr r2, [pc, #60] @ (39835c ) │ │ │ │ ldr r3, [pc, #48] @ (398350 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -475748,15 +475750,15 @@ │ │ │ │ str r3, [r4, #24] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r8, [r4, #20] │ │ │ │ strd r3, r2, [r4, #28] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [r4, #8] │ │ │ │ str r3, [r4, #16] │ │ │ │ - bl 72fb2c │ │ │ │ + bl 72fbdc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 3983c8 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #68] @ (398410 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -475780,25 +475782,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3983d0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [pc, #28] @ (39841c ) │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3983d0 │ │ │ │ cmp r1, #100 @ 0x64 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb88e │ │ │ │ + cbnz r6, 39842e │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00398420 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -475824,15 +475826,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r2 │ │ │ │ mov.w ip, #1 │ │ │ │ mov r2, r1 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 62a8bc │ │ │ │ + bl 62a96c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldrb.w r2, [r3, #195] @ 0xc3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 398446 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ @@ -475856,34 +475858,34 @@ │ │ │ │ ldr r1, [pc, #20] @ (3984c0 ) │ │ │ │ ldr r0, [pc, #20] @ (3984c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - asrs r6, r0, #15 │ │ │ │ + asrs r6, r6, #17 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r2, r6, r7, lr} │ │ │ │ + cpsid a │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb802 │ │ │ │ + @ instruction: 0xb8b2 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003984c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov ip, r3 │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #252] @ 0xfc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 62a8bc │ │ │ │ + bl 62a96c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -475901,15 +475903,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 398542 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 62a81c │ │ │ │ + bl 62a8cc │ │ │ │ str.w r0, [r4, #344] @ 0x158 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -475931,41 +475933,41 @@ │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #20] │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (39858c ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 398520 │ │ │ │ nop │ │ │ │ movs r7, #206 @ 0xce │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #368] @ (3986f8 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb69e │ │ │ │ + @ instruction: 0xb74e │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00398590 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr d7, [pc, #792] @ 3988b8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ strd r3, r0, [sp] │ │ │ │ mov r0, r2 │ │ │ │ vstr d7, [r1, #24] │ │ │ │ - bl 62a6a4 │ │ │ │ + bl 62a754 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ orrs.w r3, r3, r0, lsr #31 │ │ │ │ bne.w 398922 │ │ │ │ @@ -476043,15 +476045,15 @@ │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ movt r2, #10528 @ 0x2920 │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ and.w r3, r3, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 62a654 │ │ │ │ + bl 62a704 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -476330,19 +476332,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3989ac ) │ │ │ │ ldr r0, [pc, #20] @ (3989b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - lsrs r2, r3, #27 │ │ │ │ + lsrs r2, r1, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sub sp, #352 @ 0x160 │ │ │ │ + cbz r0, 3989d2 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r2, 3989fc │ │ │ │ + cbz r2, 398a28 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003989b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -476358,26 +476360,26 @@ │ │ │ │ add r4, sp, #24 │ │ │ │ ldr.w r9, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w fp, [pc, #1076] @ 398e1c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w r3, [pc, #1064] @ 398e20 │ │ │ │ add fp, pc │ │ │ │ ldr.w r2, [pc, #1064] @ 398e24 │ │ │ │ ldr.w r1, [pc, #1064] @ 398e28 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ blx 262b9c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -476418,15 +476420,15 @@ │ │ │ │ beq.w 398c86 │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 398360 │ │ │ │ mov sl, r0 │ │ │ │ - bl 73b324 │ │ │ │ + bl 73b3d4 │ │ │ │ str.w r0, [sl, #12] │ │ │ │ add.w ip, sl, #48 @ 0x30 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -476527,15 +476529,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 398ae2 │ │ │ │ ldr r0, [pc, #664] @ (398e48 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 398ae2 │ │ │ │ ldr r3, [pc, #624] @ (398e30 ) │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 398b4a │ │ │ │ ldr r3, [pc, #636] @ (398e4c ) │ │ │ │ @@ -476551,15 +476553,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #612] @ (398e50 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 398b4a │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 398ae2 │ │ │ │ ldr r3, [pc, #592] @ (398e54 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -476575,15 +476577,15 @@ │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #25] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #552] @ (398e58 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 398ae2 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 398ae2 │ │ │ │ ldr r3, [pc, #532] @ (398e5c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -476595,38 +476597,38 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 398ae2 │ │ │ │ ldr r0, [pc, #508] @ (398e60 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 398ae2 │ │ │ │ ldr r3, [pc, #496] @ (398e64 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 398a4c │ │ │ │ ldr r0, [pc, #492] @ (398e68 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ b.n 398a88 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #476] @ (398e6c ) │ │ │ │ ldr r2, [pc, #480] @ (398e70 ) │ │ │ │ ldr r1, [pc, #480] @ (398e74 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 398df2 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -476674,15 +476676,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #352] @ (398e84 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ beq.n 398d0c │ │ │ │ ldr.w r0, [r9] │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -476701,15 +476703,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 398ae2 │ │ │ │ ldr r0, [pc, #284] @ (398e8c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 398ae2 │ │ │ │ str.w r9, [sp, #20] │ │ │ │ b.n 398a4c │ │ │ │ ldrb.w r3, [r5, #195] @ 0xc3 │ │ │ │ cbnz r3, 398dc4 │ │ │ │ ldr r3, [pc, #260] @ (398e90 ) │ │ │ │ add r3, pc │ │ │ │ @@ -476729,15 +476731,15 @@ │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #220] @ (398e94 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 398b4a │ │ │ │ ldr.w r3, [r5, #492] @ 0x1ec │ │ │ │ cmp r8, r3 │ │ │ │ beq.w 398cc0 │ │ │ │ ldr r3, [pc, #200] @ (398e98 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ @@ -476745,18 +476747,18 @@ │ │ │ │ b.n 398a4c │ │ │ │ ldr r0, [pc, #192] @ (398e9c ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 398d0c │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ - bl 73b324 │ │ │ │ + bl 73b3d4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #12] │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r3, [pc, #160] @ (398ea0 ) │ │ │ │ movw r2, #897 @ 0x381 │ │ │ │ ldr r1, [pc, #160] @ (398ea4 ) │ │ │ │ ldr r0, [pc, #160] @ (398ea8 ) │ │ │ │ @@ -476767,19 +476769,19 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ movs r3, #16 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r2, r6, #25 │ │ │ │ + lsrs r2, r4, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sub sp, #144 @ 0x90 │ │ │ │ + cbz r4, 398e3c │ │ │ │ movs r6, r7 │ │ │ │ - sub sp, #248 @ 0xf8 │ │ │ │ + cbz r6, 398e46 │ │ │ │ movs r6, r7 │ │ │ │ subs r2, r7, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #254 @ 0xfe │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -476787,63 +476789,63 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r6, r7, r3 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r6, r3 │ │ │ │ + cbz r6, 398e8e │ │ │ │ movs r6, r7 │ │ │ │ mov ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #400 @ 0x190 │ │ │ │ + cbz r4, 398e78 │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #416] @ (398ff8 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 398e78 │ │ │ │ + sxth r6, r4 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 398e82 │ │ │ │ + sxth r4, r5 │ │ │ │ movs r6, r7 │ │ │ │ adds r6, r1, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, r0, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsrs r2, r4, #15 │ │ │ │ + lsrs r2, r2, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #80 @ 0x50 │ │ │ │ + add r6, sp, #784 @ 0x310 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #176 @ 0xb0 │ │ │ │ + add r6, sp, #880 @ 0x370 │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r6, #30 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #984 @ 0x3d8 │ │ │ │ + sub sp, #152 @ 0x98 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #296 @ 0x128 │ │ │ │ + cbz r2, 398eae │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r6, #27 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r7, sp, #96 @ 0x60 │ │ │ │ + add r7, sp, #800 @ 0x320 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r6, #26 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r7, sp, #520 @ 0x208 │ │ │ │ + add sp, #200 @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r5, #9 │ │ │ │ + lsrs r6, r3, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #432 @ 0x1b0 │ │ │ │ + add r5, sp, #112 @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #1016 @ 0x3f8 │ │ │ │ + add r7, sp, #696 @ 0x2b8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00398eac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -476908,25 +476910,25 @@ │ │ │ │ bpl.n 398ef0 │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r0, #492] @ 0x1ec │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ ldr r0, [pc, #24] @ (398f70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 398ef0 │ │ │ │ subs r4, r4, #0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r9 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #80 @ 0x50 │ │ │ │ + add r7, sp, #784 @ 0x310 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00398f74 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -476998,19 +477000,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (39903c ) │ │ │ │ ldr r0, [pc, #20] @ (399040 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - lsrs r2, r1, #1 │ │ │ │ + lsrs r2, r7, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #288 @ 0x120 │ │ │ │ + add r2, sp, #992 @ 0x3e0 │ │ │ │ movs r6, r7 │ │ │ │ - add r2, sp, #344 @ 0x158 │ │ │ │ + add r3, sp, #24 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00399044 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -477050,19 +477052,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ bl 263f54 │ │ │ │ nop │ │ │ │ - lsls r0, r1, #31 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, sp, #792 @ 0x318 │ │ │ │ + add r2, sp, #472 @ 0x1d8 │ │ │ │ movs r6, r7 │ │ │ │ - add r6, sp, #0 │ │ │ │ + add r6, sp, #704 @ 0x2c0 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #172] @ (39918c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -477072,15 +477074,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #168] @ (399194 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r7, #452 @ 0x1c4 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 73b324 │ │ │ │ + bl 73b3d4 │ │ │ │ ldr.w r4, [r7, #480] @ 0x1e0 │ │ │ │ mov r6, r4 │ │ │ │ cbz r4, 399116 │ │ │ │ mov r8, r0 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r4, [r4, #360] @ 0x168 │ │ │ │ @@ -477100,17 +477102,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 398fb0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 399128 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e33b8 │ │ │ │ + bl 5e3468 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 631ea8 │ │ │ │ + bl 631f58 │ │ │ │ cbz r6, 399150 │ │ │ │ mov r0, r6 │ │ │ │ blx 261b04 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 261098 │ │ │ │ add.w r3, r1, #16 │ │ │ │ @@ -477131,15 +477133,15 @@ │ │ │ │ b.n 399116 │ │ │ │ bl 263f54 │ │ │ │ nop │ │ │ │ adds r2, r0, #0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf18a003b │ │ │ │ + @ instruction: 0xf23a003b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #196] @ (399270 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #196] @ (399274 ) │ │ │ │ @@ -477157,21 +477159,21 @@ │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ sub.w r4, r4, #1 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ clz r4, r4 │ │ │ │ strd r7, r7, [sp, #20] │ │ │ │ - bl 5ebdb0 │ │ │ │ + bl 5ebe60 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 5ec3ac │ │ │ │ + bl 5ec45c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ec3ac │ │ │ │ + bl 5ec45c │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ strd sl, r7, [sp] │ │ │ │ bl 3989b4 │ │ │ │ strb.w r4, [r0, #350] @ 0x15e │ │ │ │ @@ -477190,15 +477192,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, fp │ │ │ │ bl 3979f0 │ │ │ │ mov r0, fp │ │ │ │ bl 398fb0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ebfb0 │ │ │ │ + bl 5ec060 │ │ │ │ sxtb r4, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bgt.n 3991ca │ │ │ │ ldr r2, [pc, #52] @ (399278 ) │ │ │ │ ldr r3, [pc, #44] @ (399274 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -477282,32 +477284,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39929a │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #44] @ (399344 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 39929a │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r2, [r3, #484] @ 0x1e4 │ │ │ │ b.n 3992d8 │ │ │ │ nop │ │ │ │ subs r2, r2, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 d0, d27, #12 │ │ │ │ + orn r0, r4, #59 @ 0x3b │ │ │ │ subs r2, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #664 @ 0x298 │ │ │ │ + add r4, sp, #344 @ 0x158 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00399348 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -477351,15 +477353,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 399376 │ │ │ │ ldr r0, [pc, #64] @ (3993fc ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 399376 │ │ │ │ ldr r3, [pc, #56] @ (399400 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 399394 │ │ │ │ ldr r3, [pc, #36] @ (3993f8 ) │ │ │ │ @@ -477367,28 +477369,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 399394 │ │ │ │ ldr r0, [pc, #36] @ (399404 ) │ │ │ │ mov r3, lr │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 733c5c │ │ │ │ + b.w 733d0c │ │ │ │ adds r0, r1, r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #392 @ 0x188 │ │ │ │ + add r4, sp, #72 @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #24 │ │ │ │ + add r3, sp, #728 @ 0x2d8 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ @@ -477536,15 +477538,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3994ba │ │ │ │ ldr r0, [pc, #112] @ (39960c ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3994ba │ │ │ │ ldr r3, [pc, #100] @ (399610 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 399526 │ │ │ │ ldr r3, [pc, #84] @ (399608 ) │ │ │ │ @@ -477553,15 +477555,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 399526 │ │ │ │ ldr r0, [pc, #84] @ (399614 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 399526 │ │ │ │ ldr r3, [pc, #72] @ (399618 ) │ │ │ │ movw r2, #1555 @ 0x613 │ │ │ │ ldr r1, [pc, #72] @ (39961c ) │ │ │ │ ldr r0, [pc, #72] @ (399620 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -477581,31 +477583,31 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #912 @ 0x390 │ │ │ │ + add r2, sp, #592 @ 0x250 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #544 @ 0x220 │ │ │ │ + add r2, sp, #224 @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r3, #10 │ │ │ │ + lsls r6, r1, #13 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #624 @ (adr r4, 399890 ) │ │ │ │ + add r5, pc, #304 @ (adr r5, 399750 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r1, sp, #984 @ 0x3d8 │ │ │ │ + add r2, sp, #664 @ 0x298 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r6, r6, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #528 @ (adr r4, 39983c ) │ │ │ │ + add r5, pc, #208 @ (adr r5, 3996fc ) │ │ │ │ movs r6, r7 │ │ │ │ - add r1, sp, #760 @ 0x2f8 │ │ │ │ + add r2, sp, #440 @ 0x1b8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00399630 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -477617,15 +477619,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r0, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r1, #48] @ 0x30 │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ ldr r7, [r2, #0] │ │ │ │ ldr r5, [r3, #24] │ │ │ │ - bl 62abe8 │ │ │ │ + bl 62ac98 │ │ │ │ ldr r2, [pc, #144] @ (3996f0 ) │ │ │ │ movs r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -477679,25 +477681,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 262f00 <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ asrs r2, r3, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ mov r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #520 @ 0x208 │ │ │ │ + add r2, sp, #200 @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ - add r1, sp, #488 @ 0x1e8 │ │ │ │ + add r2, sp, #168 @ 0xa8 │ │ │ │ movs r6, r7 │ │ │ │ - add r1, sp, #352 @ 0x160 │ │ │ │ + add r2, sp, #32 │ │ │ │ movs r6, r7 │ │ │ │ - add r1, sp, #496 @ 0x1f0 │ │ │ │ + add r2, sp, #176 @ 0xb0 │ │ │ │ movs r6, r7 │ │ │ │ - add r1, sp, #368 @ 0x170 │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - add r1, sp, #200 @ 0xc8 │ │ │ │ + add r1, sp, #904 @ 0x388 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00399708 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -477737,15 +477739,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72fb70 │ │ │ │ + bl 72fc20 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 398fb0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 39973e │ │ │ │ add.w r1, r4, #92 @ 0x5c │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ @@ -477780,25 +477782,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r3, #19 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsls r0, r5, #2 │ │ │ │ + lsls r0, r3, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, pc, #664 @ (adr r2, 399a98 ) │ │ │ │ + add r3, pc, #344 @ (adr r3, 399958 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, sp, #448 @ 0x1c0 │ │ │ │ + add r1, sp, #128 @ 0x80 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r2, #2 │ │ │ │ + lsls r0, r0, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, pc, #568 @ (adr r2, 399a44 ) │ │ │ │ + add r3, pc, #248 @ (adr r3, 399904 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #752 @ (adr r3, 399b00 ) │ │ │ │ + add r4, pc, #432 @ (adr r4, 3999c0 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (39989c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -477812,15 +477814,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 39986a │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 62a81c │ │ │ │ + bl 62a8cc │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 399708 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -477845,28 +477847,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (3998b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 399836 │ │ │ │ nop │ │ │ │ asrs r6, r7, #18 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #368] @ (399a1c ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #504 @ (adr r3, 399aac ) │ │ │ │ + add r4, pc, #184 @ (adr r4, 39996c ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (399940 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -477880,15 +477882,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 39990e │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 62a81c │ │ │ │ + bl 62a8cc │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 399708 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -477913,28 +477915,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (399954 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 3998da │ │ │ │ nop │ │ │ │ asrs r2, r3, #16 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r4, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #368] @ (399ac0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #872 @ (adr r2, 399cc0 ) │ │ │ │ + add r3, pc, #552 @ (adr r3, 399b80 ) │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r1, [r0, #368] @ 0x170 │ │ │ │ cbz r1, 399968 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #368] @ 0x170 │ │ │ │ b.w 399484 │ │ │ │ b.w 399708 │ │ │ │ @@ -477988,15 +477990,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ it cs │ │ │ │ movcs r3, r1 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add.w r0, r1, #196 @ 0xc4 │ │ │ │ ldr.w r1, [r1, #448] @ 0x1c0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 62a8bc │ │ │ │ + bl 62a96c │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb.w r3, [r0, #195] @ 0xc3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 399b48 │ │ │ │ bl 397ff8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -478049,15 +478051,15 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r9, r3 │ │ │ │ blx 261d84 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ blx 261d84 │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 399ce6 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -478080,15 +478082,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 399c22 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ ldr.w r3, [r0, #488] @ 0x1e8 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 399ae4 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 399ae4 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ @@ -478184,25 +478186,25 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r5, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh.w r5, [sp, #24] │ │ │ │ strb.w r2, [sp, #26] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 62a770 │ │ │ │ + bl 62a820 │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ b.n 399a06 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 399ca8 │ │ │ │ ldr r3, [pc, #404] @ (399db4 ) │ │ │ │ mov r0, r4 │ │ │ │ b.n 399b62 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ - bl 732ea8 │ │ │ │ + bl 732f58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 399d4a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 399cc4 │ │ │ │ @@ -478269,15 +478271,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 399c3a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (399dc0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72ad84 │ │ │ │ + bl 72ae34 │ │ │ │ b.n 399c3a │ │ │ │ ldr r3, [pc, #220] @ (399dc4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 399aba │ │ │ │ @@ -478303,19 +478305,19 @@ │ │ │ │ movne r3, #18 │ │ │ │ strb r3, [r6, #7] │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str r0, [r6, #16] │ │ │ │ - bl 723334 │ │ │ │ + bl 7233e4 │ │ │ │ movs r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 723580 │ │ │ │ + bl 723630 │ │ │ │ ldr.w r5, [r4, #368] @ 0x170 │ │ │ │ b.n 399a28 │ │ │ │ mov.w sl, #16 │ │ │ │ b.n 399c26 │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ (399dd0 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ @@ -478349,18 +478351,18 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r2, #13 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r2, r6, #10 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stc2 0, cr0, [r4, #328]! @ 0x148 │ │ │ │ - ldr r7, [sp, #864] @ 0x360 │ │ │ │ + mrc2 0, 2, r0, cr4, cr2, {2} │ │ │ │ + add r0, pc, #544 @ (adr r0, 399fc8 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ + add r0, pc, #632 @ (adr r0, 39a024 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ @@ -478368,32 +478370,32 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #608 @ (adr r3, 39a02c ) │ │ │ │ + add r4, pc, #288 @ (adr r4, 399eec ) │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #640 @ (adr r3, 39a050 ) │ │ │ │ + add r4, pc, #320 @ (adr r4, 399f10 ) │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xfb220052 │ │ │ │ - ldr r1, [sp, #736] @ 0x2e0 │ │ │ │ + @ instruction: 0xfbd20052 │ │ │ │ + ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [sp, #816] @ 0x330 │ │ │ │ + ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xfb0c0052 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ + @ instruction: 0xfbbc0052 │ │ │ │ + ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ movs r6, r7 │ │ │ │ - add r2, pc, #1008 @ (adr r2, 39a1d8 ) │ │ │ │ + add r3, pc, #688 @ (adr r3, 39a098 ) │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xfaf40052 │ │ │ │ - ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ + @ instruction: 0xfba40052 │ │ │ │ + ldr r5, [sp, #648] @ 0x288 │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #16 @ (adr r3, 399e04 ) │ │ │ │ + add r3, pc, #720 @ (adr r3, 39a0c4 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #2 │ │ │ │ bl 399708 │ │ │ │ @@ -478454,15 +478456,15 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72fb70 │ │ │ │ + bl 72fc20 │ │ │ │ mov r0, r4 │ │ │ │ bl 398fb0 │ │ │ │ ldr r2, [pc, #144] @ (399f48 ) │ │ │ │ ldr r3, [pc, #136] @ (399f40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -478476,15 +478478,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ - bl 62ad30 │ │ │ │ + bl 62ade0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 399ef4 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 399708 │ │ │ │ b.n 399eb4 │ │ │ │ @@ -478519,23 +478521,23 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #24 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsrs r4, r5, #24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - vld4.16 {d16-d19}, [r0 :64], r2 │ │ │ │ - ldr r3, [sp, #376] @ 0x178 │ │ │ │ + @ instruction: 0xfa100052 │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #656 @ (adr r1, 39a1e8 ) │ │ │ │ + add r2, pc, #336 @ (adr r2, 39a0a8 ) │ │ │ │ movs r6, r7 │ │ │ │ - vst4.16 {d16-d19}, [r8 :64], r2 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ + ldr??.w r0, [r8, #82] @ 0x52 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r5, [sp, #144] @ 0x90 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00399f64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -478545,31 +478547,31 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 399f84 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72fb70 │ │ │ │ + bl 72fc20 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 398fb0 │ │ │ │ ldr r3, [pc, #20] @ (399fb0 ) │ │ │ │ mov.w r2, #1656 @ 0x678 │ │ │ │ ldr r1, [pc, #20] @ (399fb4 ) │ │ │ │ ldr r0, [pc, #20] @ (399fb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ldr.w r0, [r2, #82] @ 0x52 │ │ │ │ - ldr r2, [sp, #832] @ 0x340 │ │ │ │ + vst1.8 @ instruction: 0xf9820052 │ │ │ │ + ldr r3, [sp, #512] @ 0x200 │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #232 @ (adr r1, 39a0a4 ) │ │ │ │ + add r1, pc, #936 @ (adr r1, 39a364 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00399fbc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -478580,15 +478582,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 39a03c │ │ │ │ cbz r5, 399fe6 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 72fb38 │ │ │ │ + bl 72fbe8 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r3, 39a002 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39a086 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -478610,15 +478612,15 @@ │ │ │ │ dmb ish │ │ │ │ bl 39927c │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 39a062 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 63218c │ │ │ │ + b.w 63223c │ │ │ │ ldr r3, [pc, #104] @ (39a0a8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 399fda │ │ │ │ ldr r3, [pc, #100] @ (39a0ac ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -478626,25 +478628,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 399fda │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #88] @ (39a0b0 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 399fda │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 39a06e │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72fb70 │ │ │ │ + bl 72fc20 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 398fb0 │ │ │ │ bl 263f54 │ │ │ │ ldr r3, [pc, #44] @ (39a0b4 ) │ │ │ │ movw r2, #1679 @ 0x68f │ │ │ │ ldr r1, [pc, #40] @ (39a0b8 ) │ │ │ │ @@ -478659,20 +478661,20 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #632 @ (adr r0, 39a32c ) │ │ │ │ + add r1, pc, #312 @ (adr r1, 39a1ec ) │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf7e40052 │ │ │ │ - ldr r1, [sp, #904] @ 0x388 │ │ │ │ + ldrb.w r0, [r4, #82] @ 0x52 │ │ │ │ + ldr r2, [sp, #584] @ 0x248 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #560 @ (adr r0, 39a2f0 ) │ │ │ │ + add r1, pc, #240 @ (adr r1, 39a1b0 ) │ │ │ │ movs r6, r7 │ │ │ │ movs r1, #0 │ │ │ │ b.w 399fbc │ │ │ │ nop │ │ │ │ │ │ │ │ 0039a0c8 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -478706,30 +478708,30 @@ │ │ │ │ dmb ish │ │ │ │ bl 39927c │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 39a13c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 632148 │ │ │ │ + b.w 6321f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 39a148 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72fb70 │ │ │ │ + bl 72fc20 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 398fb0 │ │ │ │ ldr r3, [pc, #72] @ (39a1a8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -478740,15 +478742,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39a0e6 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (39a1b0 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 39a0e6 │ │ │ │ ldr r3, [pc, #48] @ (39a1b4 ) │ │ │ │ movw r2, #1699 @ 0x6a3 │ │ │ │ ldr r1, [pc, #44] @ (39a1b8 ) │ │ │ │ ldr r0, [pc, #48] @ (39a1bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -478761,20 +478763,20 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ + add r0, pc, #184 @ (adr r0, 39a26c ) │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf6e80052 │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + @ instruction: 0xf7980052 │ │ │ │ + ldr r1, [sp, #600] @ 0x258 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [sp, #0] │ │ │ │ + ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039a1c0 : │ │ │ │ sub sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -479012,25 +479014,25 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldrb.w ip, [sp, #14] │ │ │ │ ldr.w r2, [r4, #492] @ 0x1ec │ │ │ │ strd r0, ip, [sp] │ │ │ │ ldr r0, [pc, #24] @ (39a3fc ) │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 39a386 │ │ │ │ lsrs r2, r0, #6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r9 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #544] @ 0x220 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (39a498 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -479038,15 +479040,15 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #136] @ (39a4a0 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [pc, #120] @ (39a4a4 ) │ │ │ │ add r5, pc │ │ │ │ cbz r0, 39a434 │ │ │ │ bl 44d6dc │ │ │ │ ldr r3, [pc, #112] @ (39a4a8 ) │ │ │ │ @@ -479056,69 +479058,69 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #12] │ │ │ │ strb.w r3, [sp, #14] │ │ │ │ bl 397894 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 6326f8 │ │ │ │ + bl 6327a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 39a350 │ │ │ │ add.w r0, r4, #452 @ 0x1c4 │ │ │ │ - bl 728370 │ │ │ │ + bl 728420 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w ip, [pc, #68] @ 39a4b0 │ │ │ │ ldr r2, [pc, #68] @ (39a4b4 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #68] @ (39a4b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5e2d18 │ │ │ │ + bl 5e2dc8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 39a48c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 60ae38 │ │ │ │ - orrs.w r0, ip, #13762560 @ 0xd20000 │ │ │ │ - str r6, [sp, #576] @ 0x240 │ │ │ │ + b.w 60aee8 │ │ │ │ + add.w r0, ip, #13762560 @ 0xd20000 │ │ │ │ + str r7, [sp, #256] @ 0x100 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [sp, #672] @ 0x2a0 │ │ │ │ + str r7, [sp, #352] @ 0x160 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r0, r7, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r3], {255} @ 0xff │ │ │ │ - and.w r0, r0, #13762560 @ 0xd20000 │ │ │ │ - str r6, [sp, #200] @ 0xc8 │ │ │ │ + @ instruction: 0xf4b00052 │ │ │ │ + str r6, [sp, #904] @ 0x388 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [sp, #304] @ 0x130 │ │ │ │ + str r6, [sp, #1008] @ 0x3f0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039a4bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #24] @ (39a4ec ) │ │ │ │ add r1, pc │ │ │ │ bl 397894 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 6326f8 │ │ │ │ + bl 6327a8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39a350 │ │ │ │ @ instruction: 0xfbebffff │ │ │ │ │ │ │ │ @@ -479131,17 +479133,17 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 73b324 │ │ │ │ + bl 73b3d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73b7f0 │ │ │ │ + bl 73b8a0 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 39a5aa │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 39a592 │ │ │ │ @@ -479184,15 +479186,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39a54e │ │ │ │ ldr r0, [pc, #80] @ (39a5d4 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 39a54e │ │ │ │ ldr r3, [pc, #68] @ (39a5d8 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ ldr r1, [pc, #64] @ (39a5dc ) │ │ │ │ ldr r0, [pc, #68] @ (39a5e0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -479214,25 +479216,25 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #0] │ │ │ │ + ldr r4, [sp, #704] @ 0x2c0 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf2d80052 │ │ │ │ - str r4, [sp, #856] @ 0x358 │ │ │ │ + usat r0, #18, r8, lsl #1 │ │ │ │ + str r5, [sp, #536] @ 0x218 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [sp, #800] @ 0x320 │ │ │ │ + ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ movs r6, r7 │ │ │ │ - movt r0, #82 @ 0x52 │ │ │ │ - str r4, [sp, #760] @ 0x2f8 │ │ │ │ + @ instruction: 0xf3700052 │ │ │ │ + str r5, [sp, #440] @ 0x1b8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r4, [sp, #144] @ 0x90 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0039a5f0 : │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #200] @ (39a6bc ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 39a640 │ │ │ │ @@ -479240,17 +479242,17 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 73b324 │ │ │ │ + bl 73b3d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73b7f0 │ │ │ │ + bl 73b8a0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 39a6a4 │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 39a68c │ │ │ │ subs r2, r3, #1 │ │ │ │ @@ -479293,15 +479295,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39a656 │ │ │ │ ldr r0, [pc, #76] @ (39a6cc ) │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 39a656 │ │ │ │ ldr r3, [pc, #64] @ (39a6d0 ) │ │ │ │ movw r2, #1830 @ 0x726 │ │ │ │ ldr r1, [pc, #64] @ (39a6d4 ) │ │ │ │ ldr r0, [pc, #64] @ (39a6d8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -479322,25 +479324,25 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ add r8, sp │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ movs r6, r7 │ │ │ │ - rsbs r0, lr, #82 @ 0x52 │ │ │ │ - str r3, [sp, #880] @ 0x370 │ │ │ │ + @ instruction: 0xf28e0052 │ │ │ │ + str r4, [sp, #560] @ 0x230 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #776] @ 0x308 │ │ │ │ movs r6, r7 │ │ │ │ - rsb r0, r6, #82 @ 0x52 │ │ │ │ - str r3, [sp, #784] @ 0x310 │ │ │ │ + @ instruction: 0xf2760052 │ │ │ │ + str r4, [sp, #464] @ 0x1d0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r3, [sp, #168] @ 0xa8 │ │ │ │ movs r6, r7 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi.n 39a72e │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls.n 39a724 │ │ │ │ subs r3, #136 @ 0x88 │ │ │ │ @@ -479543,22 +479545,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (39a930 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5e27b4 │ │ │ │ + bl 5e2864 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5e27b4 │ │ │ │ + b.w 5e2864 │ │ │ │ stc2 0, cr0, [r8, #-388] @ 0xfffffe7c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -479569,20 +479571,20 @@ │ │ │ │ ldr.w r8, [r6, #496] @ 0x1f0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 39ab8a │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 756f44 │ │ │ │ + bl 756ff4 │ │ │ │ str r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 39ab62 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w r3, [r4, #444] @ 0x1bc │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ str.w r3, [r4, #440] @ 0x1b8 │ │ │ │ @@ -479599,20 +479601,20 @@ │ │ │ │ addw r3, r4, #507 @ 0x1fb │ │ │ │ str.w r3, [r4, #460] @ 0x1cc │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ ldr.w r5, [r6, #496] @ 0x1f0 │ │ │ │ mov r2, r5 │ │ │ │ asrs r3, r5, #31 │ │ │ │ - bl 7577a0 │ │ │ │ + bl 757850 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 756ce8 │ │ │ │ + bl 756d98 │ │ │ │ ldrb.w r3, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r2, r3, #5 │ │ │ │ bne.n 39a9f4 │ │ │ │ cmp.w fp, #131072 @ 0x20000 │ │ │ │ sbcs.w r1, sl, #0 │ │ │ │ bcs.n 39aab8 │ │ │ │ orr.w r3, fp, r3, lsl #24 │ │ │ │ @@ -479672,15 +479674,15 @@ │ │ │ │ bne.n 39ab26 │ │ │ │ ldr r3, [pc, #280] @ (39aba8 ) │ │ │ │ add.w r2, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 632190 │ │ │ │ + bl 632240 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39ab76 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -479729,15 +479731,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39aa8c │ │ │ │ strd r0, r5, [sp, #8] │ │ │ │ strd fp, sl, [sp] │ │ │ │ ldr r0, [pc, #112] @ (39abb4 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 39aa8c │ │ │ │ ldr r3, [pc, #104] @ (39abb8 ) │ │ │ │ movw r2, #2879 @ 0xb3f │ │ │ │ ldr r1, [pc, #100] @ (39abbc ) │ │ │ │ ldr r0, [pc, #104] @ (39abc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -479773,35 +479775,35 @@ │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ movs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r0, [sp, #360] @ 0x168 │ │ │ │ movs r6, r7 │ │ │ │ - vshr.s8 q0, q1, #8 │ │ │ │ - str r7, [sp, #104] @ 0x68 │ │ │ │ + bics.w r0, r8, #82 @ 0x52 │ │ │ │ + str r7, [sp, #808] @ 0x328 │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ movs r6, r7 │ │ │ │ - vqadd.s64 q8, q2, q1 │ │ │ │ - str r7, [sp, #24] │ │ │ │ + bic.w r0, r4, #82 @ 0x52 │ │ │ │ + str r7, [sp, #728] @ 0x2d8 │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #224] @ 0xe0 │ │ │ │ + str r7, [sp, #928] @ 0x3a0 │ │ │ │ movs r6, r7 │ │ │ │ - vqadd.s32 q8, q0, q1 │ │ │ │ - str r6, [sp, #968] @ 0x3c8 │ │ │ │ + ands.w r0, r0, #82 @ 0x52 │ │ │ │ + str r7, [sp, #648] @ 0x288 │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #816] @ 0x330 │ │ │ │ + ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ movs r6, r7 │ │ │ │ - vqadd.s8 q8, q6, q1 │ │ │ │ - str r6, [sp, #888] @ 0x378 │ │ │ │ + vshr.s32 q8, q1, #4 │ │ │ │ + str r7, [sp, #568] @ 0x238 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [sp, #960] @ 0x3c0 │ │ │ │ + str r7, [sp, #640] @ 0x280 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ @@ -479906,25 +479908,25 @@ │ │ │ │ ldrb.w r0, [sp, #14] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #32] @ (39ad24 ) │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ ldrb.w r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 39acd0 │ │ │ │ movs r6, r3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #960] @ (39b0e0 ) │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #336] @ 0x150 │ │ │ │ + str r7, [sp, #16] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #388] @ (39aec0 ) │ │ │ │ @@ -479939,15 +479941,15 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r3 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr r3, [pc, #360] @ (39aecc ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrsh.w r7, [r5, #30] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ @@ -479959,29 +479961,29 @@ │ │ │ │ itt eq │ │ │ │ movweq r3, #65535 @ 0xffff │ │ │ │ strheq r3, [r5, #30] │ │ │ │ bne.w 39aeac │ │ │ │ rsb r8, r4, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 62ac18 │ │ │ │ + bl 62acc8 │ │ │ │ mov r4, r0 │ │ │ │ sub.w r9, r9, #1 │ │ │ │ mov r2, r8 │ │ │ │ clz r9, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov.w r9, r9, lsr #5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 632990 │ │ │ │ + bl 632a40 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 6329f8 │ │ │ │ + bl 632aa8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 39ade2 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 39ae84 │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 39ae0a │ │ │ │ @@ -480023,17 +480025,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 62c024 │ │ │ │ + bl 62c0d4 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 39adec │ │ │ │ b.n 39ae00 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 39ad8a │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 39ae5e │ │ │ │ @@ -480043,15 +480045,15 @@ │ │ │ │ movne.w r8, #22 │ │ │ │ bne.n 39ad9a │ │ │ │ b.n 39adf6 │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 62aa44 │ │ │ │ + bl 62aaf4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r0, 39ae96 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ @@ -480064,15 +480066,15 @@ │ │ │ │ b.n 39ae08 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 398500 │ │ │ │ b.n 39adf6 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ - bl 62aabc │ │ │ │ + bl 62ab6c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39ae72 │ │ │ │ mov.w fp, #1 │ │ │ │ b.n 39ad9a │ │ │ │ blx 26130c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (39aedc ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ @@ -480085,33 +480087,33 @@ │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ vmla.i32 q0, q2, d5[1] │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ vmla.i16 q0, q4, d5[2] │ │ │ │ asrs r4, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [sl, #-328] @ 0xfffffeb8 │ │ │ │ - str r4, [sp, #616] @ 0x268 │ │ │ │ + ldc 0, cr0, [sl, #328]! @ 0x148 │ │ │ │ + str r5, [sp, #296] @ 0x128 │ │ │ │ movs r6, r7 │ │ │ │ cdp2 0, 13, cr0, cr6, cr5, {3} │ │ │ │ - stc 0, cr0, [ip], #-328 @ 0xfffffeb8 │ │ │ │ - str r3, [sp, #760] @ 0x2f8 │ │ │ │ + ldcl 0, cr0, [ip], {82} @ 0x52 │ │ │ │ + str r4, [sp, #440] @ 0x1b8 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [sp, #936] @ 0x3a8 │ │ │ │ + str r5, [sp, #616] @ 0x268 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 39b03c │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 39af8a │ │ │ │ @@ -480175,23 +480177,23 @@ │ │ │ │ sbcs r1, r3 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ - bl 744920 │ │ │ │ + bl 7449d0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 62be98 │ │ │ │ + bl 62bf48 │ │ │ │ ldr r3, [pc, #112] @ (39b058 ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -480211,15 +480213,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 398fb0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 633aa8 │ │ │ │ + bl 633b58 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 39afa4 │ │ │ │ ldr r3, [pc, #28] @ (39b05c ) │ │ │ │ movw r2, #469 @ 0x1d5 │ │ │ │ ldr r1, [pc, #28] @ (39b060 ) │ │ │ │ ldr r0, [pc, #28] @ (39b064 ) │ │ │ │ add r3, pc │ │ │ │ @@ -480228,18 +480230,18 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #93 @ 0x5d │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #239 @ 0xef │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, sl, r2, lsr #1 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + adc.w r0, sl, r2, lsr #1 │ │ │ │ + str r2, [sp, #880] @ 0x370 │ │ │ │ movs r6, r7 │ │ │ │ - str r3, [sp, #416] @ 0x1a0 │ │ │ │ + str r4, [sp, #96] @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -480247,64 +480249,64 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ cmp r1, r2 │ │ │ │ blt.n 39b0a4 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 62c020 │ │ │ │ + bl 62c0d0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 39aee8 │ │ │ │ - bl 633cf0 │ │ │ │ + bl 633da0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 62c024 │ │ │ │ + bl 62c0d4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 39aee8 │ │ │ │ ldr r3, [pc, #20] @ (39b0d0 ) │ │ │ │ movw r2, #501 @ 0x1f5 │ │ │ │ ldr r1, [pc, #16] @ (39b0d4 ) │ │ │ │ ldr r0, [pc, #20] @ (39b0d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ - ands.w r0, ip, r2, lsr #1 │ │ │ │ - str r1, [sp, #696] @ 0x2b8 │ │ │ │ + @ instruction: 0xeacc0052 │ │ │ │ + str r2, [sp, #376] @ 0x178 │ │ │ │ movs r6, r7 │ │ │ │ - str r3, [sp, #8] │ │ │ │ + str r3, [sp, #712] @ 0x2c8 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [pc, #780] @ (39b400 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e2e58 │ │ │ │ + bl 5e2f08 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ - bl 696528 │ │ │ │ + bl 6965d8 │ │ │ │ ldr r2, [pc, #760] @ (39b404 ) │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39b338 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ add.w sl, r4, #48 @ 0x30 │ │ │ │ - bl 62a5bc │ │ │ │ + bl 62a66c │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r8, r0 │ │ │ │ bls.n 39b18c │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 39b3e4 │ │ │ │ @@ -480395,15 +480397,15 @@ │ │ │ │ movs r0, r5 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 632aec │ │ │ │ + bl 632b9c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39b336 │ │ │ │ and.w r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq.w 39b360 │ │ │ │ ldr r1, [pc, #512] @ (39b408 ) │ │ │ │ add r1, pc │ │ │ │ @@ -480555,15 +480557,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 39b2d8 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #128] @ (39b428 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 39b2d8 │ │ │ │ ldr r3, [pc, #120] @ (39b42c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39b216 │ │ │ │ ldr r3, [pc, #100] @ (39b424 ) │ │ │ │ @@ -480571,15 +480573,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 39b216 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #96] @ (39b430 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 733c5c │ │ │ │ + bl 733d0c │ │ │ │ b.n 39b216 │ │ │ │ mov r0, r4 │ │ │ │ bl 399708 │ │ │ │ b.n 39b2a2 │ │ │ │ blx 262fb8 │ │ │ │ ldr r3, [pc, #72] @ (39b434 ) │ │ │ │ movw r2, #2374 @ 0x946 │ │ │ │ @@ -480590,41 +480592,41 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ nop │ │ │ │ umaal r0, r0, r4, r5 │ │ │ │ movs r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #18 │ │ │ │ + lsls r4, r4, #21 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #520] @ 0x208 │ │ │ │ + str r1, [sp, #200] @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #280] @ 0x118 │ │ │ │ + str r0, [sp, #984] @ 0x3d8 │ │ │ │ movs r6, r7 │ │ │ │ mov r8, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #352] @ 0x160 │ │ │ │ + str r1, [sp, #32] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39b214 │ │ │ │ + b.n 39b374 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r0, #52] @ 0x34 │ │ │ │ + ldrh r0, [r6, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [sp, #464] @ 0x1d0 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #156] @ (39b4f0 ) │ │ │ │ @@ -480679,15 +480681,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ blx 262fb8 │ │ │ │ strb.w r0, [sl, #101] @ 0x65 │ │ │ │ asrs r4, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ - b.w 738b24 │ │ │ │ + b.w 738bd4 │ │ │ │ b.w 39a5f0 │ │ │ │ b.w 39a4f0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ (39b560 ) │ │ │ │ @@ -480728,15 +480730,15 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39b6d2 │ │ │ │ ldr.w r3, [r4, #544] @ 0x220 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 39b596 │ │ │ │ - bl 6963b0 │ │ │ │ + bl 696460 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39b6b6 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ add.w r7, r4, #104 @ 0x68 │ │ │ │ bl 2e4904 │ │ │ │ cbnz r0, 39b5ba │ │ │ │ @@ -480745,17 +480747,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 633ab4 │ │ │ │ + bl 633b64 │ │ │ │ mov r6, r0 │ │ │ │ - bl 73b7f0 │ │ │ │ + bl 73b8a0 │ │ │ │ cmp r6, r0 │ │ │ │ beq.n 39b5d4 │ │ │ │ ldrb.w r3, [r4, #541] @ 0x21d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39b6fe │ │ │ │ ldr.w r1, [r4, #500] @ 0x1f4 │ │ │ │ cbnz r1, 39b5ee │ │ │ │ @@ -480763,15 +480765,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ bl 2e4c2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39b5a6 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 632a64 │ │ │ │ + bl 632b14 │ │ │ │ ldr.w r2, [r4, #500] @ 0x1f4 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #5 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ clz r2, r2 │ │ │ │ @@ -480803,29 +480805,29 @@ │ │ │ │ blx 2623c4 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi.w 39b7a0 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 39b6ee │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 632af8 │ │ │ │ + bl 632ba8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 39b784 │ │ │ │ ldr.w r3, [r4, #544] @ 0x220 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and.w r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 39b7c0 │ │ │ │ ldr r1, [pc, #336] @ (39b7d0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ - bl 6318a4 │ │ │ │ + bl 631954 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 631b80 │ │ │ │ + bl 631c30 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ ldrd r3, r5, [r4, #152] @ 0x98 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 42e184 │ │ │ │ add sp, #20 │ │ │ │ @@ -480842,27 +480844,27 @@ │ │ │ │ ldr r1, [pc, #284] @ (39b7dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2507 @ 0x9cb │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 39b5a6 │ │ │ │ ldr r3, [pc, #268] @ (39b7e0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #268] @ (39b7e4 ) │ │ │ │ ldr r1, [pc, #268] @ (39b7e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2501 @ 0x9c5 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 39b5a6 │ │ │ │ cmp r0, #20 │ │ │ │ bhi.n 39b73c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 263340 │ │ │ │ str.w r0, [r4, #596] @ 0x254 │ │ │ │ b.n 39b662 │ │ │ │ @@ -480872,21 +480874,21 @@ │ │ │ │ ldr r1, [pc, #236] @ (39b7f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2518 @ 0x9d6 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 39b5a6 │ │ │ │ ldr.w r3, [r4, #596] @ 0x254 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 39b662 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 631064 │ │ │ │ + bl 631114 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39b662 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39b662 │ │ │ │ blx 263340 │ │ │ │ str.w r0, [r4, #596] @ 0x254 │ │ │ │ @@ -480898,17 +480900,17 @@ │ │ │ │ ldr r1, [pc, #184] @ (39b800 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2557 @ 0x9fd │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 39b5a6 │ │ │ │ - bl 723334 │ │ │ │ + bl 7233e4 │ │ │ │ blx 263340 │ │ │ │ str.w r0, [r4, #580] @ 0x244 │ │ │ │ b.n 39b63a │ │ │ │ movs r0, #5 │ │ │ │ blx 263554 │ │ │ │ ldr r3, [pc, #144] @ (39b804 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -480925,74 +480927,74 @@ │ │ │ │ ldr r1, [pc, #132] @ (39b810 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2572 @ 0xa0c │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 39b5a6 │ │ │ │ ldr r3, [pc, #112] @ (39b814 ) │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #112] @ (39b818 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #112] @ (39b81c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ b.n 39b5a6 │ │ │ │ ldr r1, [pc, #92] @ (39b820 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ - bl 6318a4 │ │ │ │ + bl 631954 │ │ │ │ b.n 39b68a │ │ │ │ nop │ │ │ │ vmla.i16 d0, d2, d1[2] │ │ │ │ - b.n 39b01c │ │ │ │ + b.n 39b17c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ + ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r6, [r5, #28] │ │ │ │ + ldrh r6, [r3, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39aff0 │ │ │ │ + b.n 39b150 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r4, #44] @ 0x2c │ │ │ │ + ldrh r4, [r2, #50] @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r2, #28] │ │ │ │ + ldrh r2, [r0, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39bfa4 │ │ │ │ + b.n 39b104 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r2, #44] @ 0x2c │ │ │ │ + ldrh r0, [r0, #50] @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r4, #26] │ │ │ │ + ldrh r6, [r2, #32] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39bf30 │ │ │ │ + b.n 39b090 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r5, #44] @ 0x2c │ │ │ │ + ldrh r0, [r3, #50] @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r4, #24] │ │ │ │ + ldrh r4, [r2, #30] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r5, #6 │ │ │ │ + asrs r0, r3, #9 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 39beb4 │ │ │ │ + b.n 39b014 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r1, #46] @ 0x2e │ │ │ │ + ldrh r2, [r7, #50] @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r4, #22] │ │ │ │ + ldrh r0, [r2, #28] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 39be84 │ │ │ │ + b.n 39bfe4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r1, #40] @ 0x28 │ │ │ │ + ldrh r4, [r7, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r0, #22] │ │ │ │ + ldrh r0, [r6, #26] │ │ │ │ movs r6, r7 │ │ │ │ cdp 0, 5, cr0, cr0, cr1, {3} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ @@ -481038,15 +481040,15 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldrh.w r2, [ip] │ │ │ │ strh.w r2, [lr, #12] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 39b568 │ │ │ │ - ldr r6, [r6, #24] │ │ │ │ + ldr r6, [r4, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #800] @ (39bbe8 ) │ │ │ │ ldr.w ip, [r0, #500] @ 0x1f4 │ │ │ │ @@ -481257,15 +481259,15 @@ │ │ │ │ movw r3, #6165 @ 0x1815 │ │ │ │ strh r3, [r5, #28] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ b.n 39b9aa │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 39bafa │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 632b64 │ │ │ │ + bl 632c14 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39bb74 │ │ │ │ movs r3, #4 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov.w ip, #20 │ │ │ │ mov.w r8, #18 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ @@ -481348,17 +481350,17 @@ │ │ │ │ strh r3, [r5, #2] │ │ │ │ mov.w ip, #4 │ │ │ │ mov.w r8, #2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov lr, ip │ │ │ │ b.n 39b9aa │ │ │ │ nop │ │ │ │ - b.n 39c018 │ │ │ │ + b.n 39c178 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r6, #30] │ │ │ │ + ldrh r6, [r4, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #268] @ (39bd10 ) │ │ │ │ @@ -481462,19 +481464,19 @@ │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ blx 2612dc <__assert_fail@plt> │ │ │ │ @ instruction: 0xf0dc0065 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ands.w r0, r8, #101 @ 0x65 │ │ │ │ - ble.n 39bcdc │ │ │ │ + udf #142 @ 0x8e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r6, #42] @ 0x2a │ │ │ │ + strh r0, [r4, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r7, #2] │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r3 │ │ │ │ @@ -481485,15 +481487,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldrb.w r1, [r1, #385] @ 0x181 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r1, #4 │ │ │ │ strd lr, r4, [sp, #8] │ │ │ │ strd ip, r1, [sp] │ │ │ │ - bl 6320fc │ │ │ │ + bl 6321ac │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -481518,24 +481520,24 @@ │ │ │ │ str.w r3, [r4, #496] @ 0x1f0 │ │ │ │ cbz r1, 39bdec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 39b568 │ │ │ │ - bl 73b7f0 │ │ │ │ + bl 73b8a0 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 630ddc │ │ │ │ + bl 630e8c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 631708 │ │ │ │ + bl 6317b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39bd80 │ │ │ │ ldr r3, [pc, #64] @ (39be18 ) │ │ │ │ movw r2, #2627 @ 0xa43 │ │ │ │ ldr r1, [pc, #64] @ (39be1c ) │ │ │ │ ldr r0, [pc, #64] @ (39be20 ) │ │ │ │ add r3, pc │ │ │ │ @@ -481554,34 +481556,34 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str.w r2, [ip, #8] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 39b568 │ │ │ │ - ble.n 39be20 │ │ │ │ + ble.n 39bd80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r2, #36] @ 0x24 │ │ │ │ + strh r4, [r0, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r2, #1] │ │ │ │ + ldrb r6, [r0, #4] │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r4, #60] @ 0x3c │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #152] @ (39bed4 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5e480c │ │ │ │ + bl 5e48bc │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 39bea4 │ │ │ │ mov r0, r4 │ │ │ │ blx 2623c4 │ │ │ │ adds r0, #1 │ │ │ │ blx 260d68 │ │ │ │ mov r2, r5 │ │ │ │ @@ -481595,15 +481597,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (39bee0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2bf4 │ │ │ │ + bl 5e2ca4 │ │ │ │ str.w r7, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -481619,36 +481621,36 @@ │ │ │ │ ldr r1, [pc, #64] @ (39beec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3131 @ 0xc3b │ │ │ │ - bl 72e12c │ │ │ │ + bl 72e1dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ + ldr r6, [r0, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ - bgt.n 39bfbc │ │ │ │ + ble.n 39bf1c │ │ │ │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes